]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/arm/Kconfig
ARM: SPEAr: conditionalize SMP code
[karo-tx-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_STRNCPY_FROM_USER
19         select GENERIC_STRNLEN_USER
20         select HARDIRQS_SW_RESEND
21         select HAVE_AOUT
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_SECCOMP_FILTER
25         select HAVE_ARCH_TRACEHOOK
26         select HAVE_BPF_JIT
27         select HAVE_C_RECORDMCOUNT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_DMA_API_DEBUG
30         select HAVE_DMA_ATTRS
31         select HAVE_DMA_CONTIGUOUS if MMU
32         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
33         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
34         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
35         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
36         select HAVE_GENERIC_DMA_COHERENT
37         select HAVE_GENERIC_HARDIRQS
38         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
39         select HAVE_IDE if PCI || ISA || PCMCIA
40         select HAVE_KERNEL_GZIP
41         select HAVE_KERNEL_LZMA
42         select HAVE_KERNEL_LZO
43         select HAVE_KERNEL_XZ
44         select HAVE_KPROBES if !XIP_KERNEL
45         select HAVE_KRETPROBES if (HAVE_KPROBES)
46         select HAVE_MEMBLOCK
47         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
48         select HAVE_PERF_EVENTS
49         select HAVE_REGS_AND_STACK_ACCESS_API
50         select HAVE_SYSCALL_TRACEPOINTS
51         select HAVE_UID16
52         select KTIME_SCALAR
53         select PERF_USE_VMALLOC
54         select RTC_LIB
55         select SYS_SUPPORTS_APM_EMULATION
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select MODULES_USE_ELF_REL
58         select CLONE_BACKWARDS
59         select OLD_SIGSUSPEND3
60         select OLD_SIGACTION
61         help
62           The ARM series is a line of low-power-consumption RISC chip designs
63           licensed by ARM Ltd and targeted at embedded applications and
64           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
65           manufactured, but legacy ARM-based PC hardware remains popular in
66           Europe.  There is an ARM Linux project with a web page at
67           <http://www.arm.linux.org.uk/>.
68
69 config ARM_HAS_SG_CHAIN
70         bool
71
72 config NEED_SG_DMA_LENGTH
73         bool
74
75 config ARM_DMA_USE_IOMMU
76         bool
77         select ARM_HAS_SG_CHAIN
78         select NEED_SG_DMA_LENGTH
79
80 if ARM_DMA_USE_IOMMU
81
82 config ARM_DMA_IOMMU_ALIGNMENT
83         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
84         range 4 9
85         default 8
86         help
87           DMA mapping framework by default aligns all buffers to the smallest
88           PAGE_SIZE order which is greater than or equal to the requested buffer
89           size. This works well for buffers up to a few hundreds kilobytes, but
90           for larger buffers it just a waste of address space. Drivers which has
91           relatively small addressing window (like 64Mib) might run out of
92           virtual space with just a few allocations.
93
94           With this parameter you can specify the maximum PAGE_SIZE order for
95           DMA IOMMU buffers. Larger buffers will be aligned only to this
96           specified order. The order is expressed as a power of two multiplied
97           by the PAGE_SIZE.
98
99 endif
100
101 config HAVE_PWM
102         bool
103
104 config MIGHT_HAVE_PCI
105         bool
106
107 config SYS_SUPPORTS_APM_EMULATION
108         bool
109
110 config GENERIC_GPIO
111         bool
112
113 config HAVE_TCM
114         bool
115         select GENERIC_ALLOCATOR
116
117 config HAVE_PROC_CPU
118         bool
119
120 config NO_IOPORT
121         bool
122
123 config EISA
124         bool
125         ---help---
126           The Extended Industry Standard Architecture (EISA) bus was
127           developed as an open alternative to the IBM MicroChannel bus.
128
129           The EISA bus provided some of the features of the IBM MicroChannel
130           bus while maintaining backward compatibility with cards made for
131           the older ISA bus.  The EISA bus saw limited use between 1988 and
132           1995 when it was made obsolete by the PCI bus.
133
134           Say Y here if you are building a kernel for an EISA-based machine.
135
136           Otherwise, say N.
137
138 config SBUS
139         bool
140
141 config STACKTRACE_SUPPORT
142         bool
143         default y
144
145 config HAVE_LATENCYTOP_SUPPORT
146         bool
147         depends on !SMP
148         default y
149
150 config LOCKDEP_SUPPORT
151         bool
152         default y
153
154 config TRACE_IRQFLAGS_SUPPORT
155         bool
156         default y
157
158 config RWSEM_GENERIC_SPINLOCK
159         bool
160         default y
161
162 config RWSEM_XCHGADD_ALGORITHM
163         bool
164
165 config ARCH_HAS_ILOG2_U32
166         bool
167
168 config ARCH_HAS_ILOG2_U64
169         bool
170
171 config ARCH_HAS_CPUFREQ
172         bool
173         help
174           Internal node to signify that the ARCH has CPUFREQ support
175           and that the relevant menu configurations are displayed for
176           it.
177
178 config GENERIC_HWEIGHT
179         bool
180         default y
181
182 config GENERIC_CALIBRATE_DELAY
183         bool
184         default y
185
186 config ARCH_MAY_HAVE_PC_FDC
187         bool
188
189 config ZONE_DMA
190         bool
191
192 config NEED_DMA_MAP_STATE
193        def_bool y
194
195 config ARCH_HAS_DMA_SET_COHERENT_MASK
196         bool
197
198 config GENERIC_ISA_DMA
199         bool
200
201 config FIQ
202         bool
203
204 config NEED_RET_TO_USER
205         bool
206
207 config ARCH_MTD_XIP
208         bool
209
210 config VECTORS_BASE
211         hex
212         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
213         default DRAM_BASE if REMAP_VECTORS_TO_RAM
214         default 0x00000000
215         help
216           The base address of exception vectors.
217
218 config ARM_PATCH_PHYS_VIRT
219         bool "Patch physical to virtual translations at runtime" if EMBEDDED
220         default y
221         depends on !XIP_KERNEL && MMU
222         depends on !ARCH_REALVIEW || !SPARSEMEM
223         help
224           Patch phys-to-virt and virt-to-phys translation functions at
225           boot and module load time according to the position of the
226           kernel in system memory.
227
228           This can only be used with non-XIP MMU kernels where the base
229           of physical memory is at a 16MB boundary.
230
231           Only disable this option if you know that you do not require
232           this feature (eg, building a kernel for a single machine) and
233           you need to shrink the kernel to the minimal size.
234
235 config NEED_MACH_GPIO_H
236         bool
237         help
238           Select this when mach/gpio.h is required to provide special
239           definitions for this platform. The need for mach/gpio.h should
240           be avoided when possible.
241
242 config NEED_MACH_IO_H
243         bool
244         help
245           Select this when mach/io.h is required to provide special
246           definitions for this platform.  The need for mach/io.h should
247           be avoided when possible.
248
249 config NEED_MACH_MEMORY_H
250         bool
251         help
252           Select this when mach/memory.h is required to provide special
253           definitions for this platform.  The need for mach/memory.h should
254           be avoided when possible.
255
256 config PHYS_OFFSET
257         hex "Physical address of main memory" if MMU
258         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
259         default DRAM_BASE if !MMU
260         help
261           Please provide the physical address corresponding to the
262           location of main memory in your system.
263
264 config GENERIC_BUG
265         def_bool y
266         depends on BUG
267
268 source "init/Kconfig"
269
270 source "kernel/Kconfig.freezer"
271
272 menu "System Type"
273
274 config MMU
275         bool "MMU-based Paged Memory Management Support"
276         default y
277         help
278           Select if you want MMU-based virtualised addressing space
279           support by paged memory management. If unsure, say 'Y'.
280
281 #
282 # The "ARM system type" choice list is ordered alphabetically by option
283 # text.  Please add new entries in the option alphabetic order.
284 #
285 choice
286         prompt "ARM system type"
287         default ARCH_VERSATILE if !MMU
288         default ARCH_MULTIPLATFORM if MMU
289
290 config ARCH_MULTIPLATFORM
291         bool "Allow multiple platforms to be selected"
292         depends on MMU
293         select ARM_PATCH_PHYS_VIRT
294         select AUTO_ZRELADDR
295         select COMMON_CLK
296         select MULTI_IRQ_HANDLER
297         select SPARSE_IRQ
298         select USE_OF
299
300 config ARCH_INTEGRATOR
301         bool "ARM Ltd. Integrator family"
302         select ARCH_HAS_CPUFREQ
303         select ARM_AMBA
304         select COMMON_CLK
305         select COMMON_CLK_VERSATILE
306         select GENERIC_CLOCKEVENTS
307         select HAVE_TCM
308         select ICST
309         select MULTI_IRQ_HANDLER
310         select NEED_MACH_MEMORY_H
311         select PLAT_VERSATILE
312         select SPARSE_IRQ
313         select VERSATILE_FPGA_IRQ
314         help
315           Support for ARM's Integrator platform.
316
317 config ARCH_REALVIEW
318         bool "ARM Ltd. RealView family"
319         select ARCH_WANT_OPTIONAL_GPIOLIB
320         select ARM_AMBA
321         select ARM_TIMER_SP804
322         select COMMON_CLK
323         select COMMON_CLK_VERSATILE
324         select GENERIC_CLOCKEVENTS
325         select GPIO_PL061 if GPIOLIB
326         select ICST
327         select NEED_MACH_MEMORY_H
328         select PLAT_VERSATILE
329         select PLAT_VERSATILE_CLCD
330         help
331           This enables support for ARM Ltd RealView boards.
332
333 config ARCH_VERSATILE
334         bool "ARM Ltd. Versatile family"
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         select ARM_AMBA
337         select ARM_TIMER_SP804
338         select ARM_VIC
339         select CLKDEV_LOOKUP
340         select GENERIC_CLOCKEVENTS
341         select HAVE_MACH_CLKDEV
342         select ICST
343         select PLAT_VERSATILE
344         select PLAT_VERSATILE_CLCD
345         select PLAT_VERSATILE_CLOCK
346         select VERSATILE_FPGA_IRQ
347         help
348           This enables support for ARM Ltd Versatile board.
349
350 config ARCH_AT91
351         bool "Atmel AT91"
352         select ARCH_REQUIRE_GPIOLIB
353         select CLKDEV_LOOKUP
354         select HAVE_CLK
355         select IRQ_DOMAIN
356         select NEED_MACH_GPIO_H
357         select NEED_MACH_IO_H if PCCARD
358         select PINCTRL
359         select PINCTRL_AT91 if USE_OF
360         help
361           This enables support for systems based on Atmel
362           AT91RM9200 and AT91SAM9* processors.
363
364 config ARCH_BCM2835
365         bool "Broadcom BCM2835 family"
366         select ARCH_REQUIRE_GPIOLIB
367         select ARM_AMBA
368         select ARM_ERRATA_411920
369         select ARM_TIMER_SP804
370         select CLKDEV_LOOKUP
371         select CLKSRC_OF
372         select COMMON_CLK
373         select CPU_V6
374         select GENERIC_CLOCKEVENTS
375         select MULTI_IRQ_HANDLER
376         select PINCTRL
377         select PINCTRL_BCM2835
378         select SPARSE_IRQ
379         select USE_OF
380         help
381           This enables support for the Broadcom BCM2835 SoC. This SoC is
382           use in the Raspberry Pi, and Roku 2 devices.
383
384 config ARCH_CNS3XXX
385         bool "Cavium Networks CNS3XXX family"
386         select ARM_GIC
387         select CPU_V6K
388         select GENERIC_CLOCKEVENTS
389         select MIGHT_HAVE_CACHE_L2X0
390         select MIGHT_HAVE_PCI
391         select PCI_DOMAINS if PCI
392         help
393           Support for Cavium Networks CNS3XXX platform.
394
395 config ARCH_CLPS711X
396         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
397         select ARCH_REQUIRE_GPIOLIB
398         select AUTO_ZRELADDR
399         select CLKDEV_LOOKUP
400         select COMMON_CLK
401         select CPU_ARM720T
402         select GENERIC_CLOCKEVENTS
403         select MULTI_IRQ_HANDLER
404         select NEED_MACH_MEMORY_H
405         select SPARSE_IRQ
406         help
407           Support for Cirrus Logic 711x/721x/731x based boards.
408
409 config ARCH_GEMINI
410         bool "Cortina Systems Gemini"
411         select ARCH_REQUIRE_GPIOLIB
412         select ARCH_USES_GETTIMEOFFSET
413         select CPU_FA526
414         help
415           Support for the Cortina Systems Gemini family SoCs
416
417 config ARCH_SIRF
418         bool "CSR SiRF"
419         select ARCH_REQUIRE_GPIOLIB
420         select AUTO_ZRELADDR
421         select COMMON_CLK
422         select GENERIC_CLOCKEVENTS
423         select GENERIC_IRQ_CHIP
424         select MIGHT_HAVE_CACHE_L2X0
425         select NO_IOPORT
426         select PINCTRL
427         select PINCTRL_SIRF
428         select USE_OF
429         help
430           Support for CSR SiRFprimaII/Marco/Polo platforms
431
432 config ARCH_EBSA110
433         bool "EBSA-110"
434         select ARCH_USES_GETTIMEOFFSET
435         select CPU_SA110
436         select ISA
437         select NEED_MACH_IO_H
438         select NEED_MACH_MEMORY_H
439         select NO_IOPORT
440         help
441           This is an evaluation board for the StrongARM processor available
442           from Digital. It has limited hardware on-board, including an
443           Ethernet interface, two PCMCIA sockets, two serial ports and a
444           parallel port.
445
446 config ARCH_EP93XX
447         bool "EP93xx-based"
448         select ARCH_HAS_HOLES_MEMORYMODEL
449         select ARCH_REQUIRE_GPIOLIB
450         select ARCH_USES_GETTIMEOFFSET
451         select ARM_AMBA
452         select ARM_VIC
453         select CLKDEV_LOOKUP
454         select CPU_ARM920T
455         select NEED_MACH_MEMORY_H
456         help
457           This enables support for the Cirrus EP93xx series of CPUs.
458
459 config ARCH_FOOTBRIDGE
460         bool "FootBridge"
461         select CPU_SA110
462         select FOOTBRIDGE
463         select GENERIC_CLOCKEVENTS
464         select HAVE_IDE
465         select NEED_MACH_IO_H if !MMU
466         select NEED_MACH_MEMORY_H
467         help
468           Support for systems based on the DC21285 companion chip
469           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
470
471 config ARCH_MXS
472         bool "Freescale MXS-based"
473         select ARCH_REQUIRE_GPIOLIB
474         select CLKDEV_LOOKUP
475         select CLKSRC_MMIO
476         select COMMON_CLK
477         select GENERIC_CLOCKEVENTS
478         select HAVE_CLK_PREPARE
479         select MULTI_IRQ_HANDLER
480         select PINCTRL
481         select SPARSE_IRQ
482         select USE_OF
483         help
484           Support for Freescale MXS-based family of processors
485
486 config ARCH_NETX
487         bool "Hilscher NetX based"
488         select ARM_VIC
489         select CLKSRC_MMIO
490         select CPU_ARM926T
491         select GENERIC_CLOCKEVENTS
492         help
493           This enables support for systems based on the Hilscher NetX Soc
494
495 config ARCH_H720X
496         bool "Hynix HMS720x-based"
497         select ARCH_USES_GETTIMEOFFSET
498         select CPU_ARM720T
499         select ISA_DMA_API
500         help
501           This enables support for systems based on the Hynix HMS720x
502
503 config ARCH_IOP13XX
504         bool "IOP13xx-based"
505         depends on MMU
506         select ARCH_SUPPORTS_MSI
507         select CPU_XSC3
508         select NEED_MACH_MEMORY_H
509         select NEED_RET_TO_USER
510         select PCI
511         select PLAT_IOP
512         select VMSPLIT_1G
513         help
514           Support for Intel's IOP13XX (XScale) family of processors.
515
516 config ARCH_IOP32X
517         bool "IOP32x-based"
518         depends on MMU
519         select ARCH_REQUIRE_GPIOLIB
520         select CPU_XSCALE
521         select NEED_MACH_GPIO_H
522         select NEED_RET_TO_USER
523         select PCI
524         select PLAT_IOP
525         help
526           Support for Intel's 80219 and IOP32X (XScale) family of
527           processors.
528
529 config ARCH_IOP33X
530         bool "IOP33x-based"
531         depends on MMU
532         select ARCH_REQUIRE_GPIOLIB
533         select CPU_XSCALE
534         select NEED_MACH_GPIO_H
535         select NEED_RET_TO_USER
536         select PCI
537         select PLAT_IOP
538         help
539           Support for Intel's IOP33X (XScale) family of processors.
540
541 config ARCH_IXP4XX
542         bool "IXP4xx-based"
543         depends on MMU
544         select ARCH_HAS_DMA_SET_COHERENT_MASK
545         select ARCH_REQUIRE_GPIOLIB
546         select CLKSRC_MMIO
547         select CPU_XSCALE
548         select DMABOUNCE if PCI
549         select GENERIC_CLOCKEVENTS
550         select MIGHT_HAVE_PCI
551         select NEED_MACH_IO_H
552         help
553           Support for Intel's IXP4XX (XScale) family of processors.
554
555 config ARCH_DOVE
556         bool "Marvell Dove"
557         select ARCH_REQUIRE_GPIOLIB
558         select CPU_V7
559         select GENERIC_CLOCKEVENTS
560         select MIGHT_HAVE_PCI
561         select PINCTRL
562         select PINCTRL_DOVE
563         select PLAT_ORION_LEGACY
564         select USB_ARCH_HAS_EHCI
565         help
566           Support for the Marvell Dove SoC 88AP510
567
568 config ARCH_KIRKWOOD
569         bool "Marvell Kirkwood"
570         select ARCH_REQUIRE_GPIOLIB
571         select CPU_FEROCEON
572         select GENERIC_CLOCKEVENTS
573         select PCI
574         select PCI_QUIRKS
575         select PINCTRL
576         select PINCTRL_KIRKWOOD
577         select PLAT_ORION_LEGACY
578         help
579           Support for the following Marvell Kirkwood series SoCs:
580           88F6180, 88F6192 and 88F6281.
581
582 config ARCH_MV78XX0
583         bool "Marvell MV78xx0"
584         select ARCH_REQUIRE_GPIOLIB
585         select CPU_FEROCEON
586         select GENERIC_CLOCKEVENTS
587         select PCI
588         select PLAT_ORION_LEGACY
589         help
590           Support for the following Marvell MV78xx0 series SoCs:
591           MV781x0, MV782x0.
592
593 config ARCH_ORION5X
594         bool "Marvell Orion"
595         depends on MMU
596         select ARCH_REQUIRE_GPIOLIB
597         select CPU_FEROCEON
598         select GENERIC_CLOCKEVENTS
599         select PCI
600         select PLAT_ORION_LEGACY
601         help
602           Support for the following Marvell Orion 5x series SoCs:
603           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
604           Orion-2 (5281), Orion-1-90 (6183).
605
606 config ARCH_MMP
607         bool "Marvell PXA168/910/MMP2"
608         depends on MMU
609         select ARCH_REQUIRE_GPIOLIB
610         select CLKDEV_LOOKUP
611         select GENERIC_ALLOCATOR
612         select GENERIC_CLOCKEVENTS
613         select GPIO_PXA
614         select IRQ_DOMAIN
615         select NEED_MACH_GPIO_H
616         select PINCTRL
617         select PLAT_PXA
618         select SPARSE_IRQ
619         help
620           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
621
622 config ARCH_KS8695
623         bool "Micrel/Kendin KS8695"
624         select ARCH_REQUIRE_GPIOLIB
625         select CLKSRC_MMIO
626         select CPU_ARM922T
627         select GENERIC_CLOCKEVENTS
628         select NEED_MACH_MEMORY_H
629         help
630           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
631           System-on-Chip devices.
632
633 config ARCH_W90X900
634         bool "Nuvoton W90X900 CPU"
635         select ARCH_REQUIRE_GPIOLIB
636         select CLKDEV_LOOKUP
637         select CLKSRC_MMIO
638         select CPU_ARM926T
639         select GENERIC_CLOCKEVENTS
640         help
641           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
642           At present, the w90x900 has been renamed nuc900, regarding
643           the ARM series product line, you can login the following
644           link address to know more.
645
646           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
647                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
648
649 config ARCH_LPC32XX
650         bool "NXP LPC32XX"
651         select ARCH_REQUIRE_GPIOLIB
652         select ARM_AMBA
653         select CLKDEV_LOOKUP
654         select CLKSRC_MMIO
655         select CPU_ARM926T
656         select GENERIC_CLOCKEVENTS
657         select HAVE_IDE
658         select HAVE_PWM
659         select USB_ARCH_HAS_OHCI
660         select USE_OF
661         help
662           Support for the NXP LPC32XX family of processors
663
664 config ARCH_TEGRA
665         bool "NVIDIA Tegra"
666         select ARCH_HAS_CPUFREQ
667         select ARCH_REQUIRE_GPIOLIB
668         select CLKDEV_LOOKUP
669         select CLKSRC_MMIO
670         select CLKSRC_OF
671         select COMMON_CLK
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SMP
675         select MIGHT_HAVE_CACHE_L2X0
676         select SPARSE_IRQ
677         select USE_OF
678         help
679           This enables support for NVIDIA Tegra based systems (Tegra APX,
680           Tegra 6xx and Tegra 2 series).
681
682 config ARCH_PXA
683         bool "PXA2xx/PXA3xx-based"
684         depends on MMU
685         select ARCH_HAS_CPUFREQ
686         select ARCH_MTD_XIP
687         select ARCH_REQUIRE_GPIOLIB
688         select ARM_CPU_SUSPEND if PM
689         select AUTO_ZRELADDR
690         select CLKDEV_LOOKUP
691         select CLKSRC_MMIO
692         select GENERIC_CLOCKEVENTS
693         select GPIO_PXA
694         select HAVE_IDE
695         select MULTI_IRQ_HANDLER
696         select NEED_MACH_GPIO_H
697         select PLAT_PXA
698         select SPARSE_IRQ
699         help
700           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
701
702 config ARCH_MSM
703         bool "Qualcomm MSM"
704         select ARCH_REQUIRE_GPIOLIB
705         select CLKDEV_LOOKUP
706         select GENERIC_CLOCKEVENTS
707         select HAVE_CLK
708         help
709           Support for Qualcomm MSM/QSD based systems.  This runs on the
710           apps processor of the MSM/QSD and depends on a shared memory
711           interface to the modem processor which runs the baseband
712           stack and controls some vital subsystems
713           (clock and power control, etc).
714
715 config ARCH_SHMOBILE
716         bool "Renesas SH-Mobile / R-Mobile"
717         select CLKDEV_LOOKUP
718         select GENERIC_CLOCKEVENTS
719         select HAVE_CLK
720         select HAVE_MACH_CLKDEV
721         select HAVE_SMP
722         select MIGHT_HAVE_CACHE_L2X0
723         select MULTI_IRQ_HANDLER
724         select NEED_MACH_MEMORY_H
725         select NO_IOPORT
726         select PINCTRL
727         select PM_GENERIC_DOMAINS if PM
728         select SPARSE_IRQ
729         help
730           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
731
732 config ARCH_RPC
733         bool "RiscPC"
734         select ARCH_ACORN
735         select ARCH_MAY_HAVE_PC_FDC
736         select ARCH_SPARSEMEM_ENABLE
737         select ARCH_USES_GETTIMEOFFSET
738         select FIQ
739         select HAVE_IDE
740         select HAVE_PATA_PLATFORM
741         select ISA_DMA_API
742         select NEED_MACH_IO_H
743         select NEED_MACH_MEMORY_H
744         select NO_IOPORT
745         select VIRT_TO_BUS
746         help
747           On the Acorn Risc-PC, Linux can support the internal IDE disk and
748           CD-ROM interface, serial and parallel port, and the floppy drive.
749
750 config ARCH_SA1100
751         bool "SA1100-based"
752         select ARCH_HAS_CPUFREQ
753         select ARCH_MTD_XIP
754         select ARCH_REQUIRE_GPIOLIB
755         select ARCH_SPARSEMEM_ENABLE
756         select CLKDEV_LOOKUP
757         select CLKSRC_MMIO
758         select CPU_FREQ
759         select CPU_SA1100
760         select GENERIC_CLOCKEVENTS
761         select HAVE_IDE
762         select ISA
763         select NEED_MACH_GPIO_H
764         select NEED_MACH_MEMORY_H
765         select SPARSE_IRQ
766         help
767           Support for StrongARM 11x0 based boards.
768
769 config ARCH_S3C24XX
770         bool "Samsung S3C24XX SoCs"
771         select ARCH_HAS_CPUFREQ
772         select ARCH_USES_GETTIMEOFFSET
773         select CLKDEV_LOOKUP
774         select HAVE_CLK
775         select HAVE_S3C2410_I2C if I2C
776         select HAVE_S3C2410_WATCHDOG if WATCHDOG
777         select HAVE_S3C_RTC if RTC_CLASS
778         select NEED_MACH_GPIO_H
779         select NEED_MACH_IO_H
780         help
781           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
782           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
783           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
784           Samsung SMDK2410 development board (and derivatives).
785
786 config ARCH_S3C64XX
787         bool "Samsung S3C64XX"
788         select ARCH_HAS_CPUFREQ
789         select ARCH_REQUIRE_GPIOLIB
790         select ARCH_USES_GETTIMEOFFSET
791         select ARM_VIC
792         select CLKDEV_LOOKUP
793         select CPU_V6
794         select HAVE_CLK
795         select HAVE_S3C2410_I2C if I2C
796         select HAVE_S3C2410_WATCHDOG if WATCHDOG
797         select HAVE_TCM
798         select NEED_MACH_GPIO_H
799         select NO_IOPORT
800         select PLAT_SAMSUNG
801         select S3C_DEV_NAND
802         select S3C_GPIO_TRACK
803         select SAMSUNG_CLKSRC
804         select SAMSUNG_GPIOLIB_4BIT
805         select SAMSUNG_IRQ_VIC_TIMER
806         select USB_ARCH_HAS_OHCI
807         help
808           Samsung S3C64XX series based systems
809
810 config ARCH_S5P64X0
811         bool "Samsung S5P6440 S5P6450"
812         select CLKDEV_LOOKUP
813         select CLKSRC_MMIO
814         select CPU_V6
815         select GENERIC_CLOCKEVENTS
816         select HAVE_CLK
817         select HAVE_S3C2410_I2C if I2C
818         select HAVE_S3C2410_WATCHDOG if WATCHDOG
819         select HAVE_S3C_RTC if RTC_CLASS
820         select NEED_MACH_GPIO_H
821         help
822           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
823           SMDK6450.
824
825 config ARCH_S5PC100
826         bool "Samsung S5PC100"
827         select ARCH_USES_GETTIMEOFFSET
828         select CLKDEV_LOOKUP
829         select CPU_V7
830         select HAVE_CLK
831         select HAVE_S3C2410_I2C if I2C
832         select HAVE_S3C2410_WATCHDOG if WATCHDOG
833         select HAVE_S3C_RTC if RTC_CLASS
834         select NEED_MACH_GPIO_H
835         help
836           Samsung S5PC100 series based systems
837
838 config ARCH_S5PV210
839         bool "Samsung S5PV210/S5PC110"
840         select ARCH_HAS_CPUFREQ
841         select ARCH_HAS_HOLES_MEMORYMODEL
842         select ARCH_SPARSEMEM_ENABLE
843         select CLKDEV_LOOKUP
844         select CLKSRC_MMIO
845         select CPU_V7
846         select GENERIC_CLOCKEVENTS
847         select HAVE_CLK
848         select HAVE_S3C2410_I2C if I2C
849         select HAVE_S3C2410_WATCHDOG if WATCHDOG
850         select HAVE_S3C_RTC if RTC_CLASS
851         select NEED_MACH_GPIO_H
852         select NEED_MACH_MEMORY_H
853         help
854           Samsung S5PV210/S5PC110 series based systems
855
856 config ARCH_EXYNOS
857         bool "Samsung EXYNOS"
858         select ARCH_HAS_CPUFREQ
859         select ARCH_HAS_HOLES_MEMORYMODEL
860         select ARCH_SPARSEMEM_ENABLE
861         select CLKDEV_LOOKUP
862         select CPU_V7
863         select GENERIC_CLOCKEVENTS
864         select HAVE_CLK
865         select HAVE_S3C2410_I2C if I2C
866         select HAVE_S3C2410_WATCHDOG if WATCHDOG
867         select HAVE_S3C_RTC if RTC_CLASS
868         select NEED_MACH_GPIO_H
869         select NEED_MACH_MEMORY_H
870         help
871           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
872
873 config ARCH_SHARK
874         bool "Shark"
875         select ARCH_USES_GETTIMEOFFSET
876         select CPU_SA110
877         select ISA
878         select ISA_DMA
879         select NEED_MACH_MEMORY_H
880         select PCI
881         select VIRT_TO_BUS
882         select ZONE_DMA
883         help
884           Support for the StrongARM based Digital DNARD machine, also known
885           as "Shark" (<http://www.shark-linux.de/shark.html>).
886
887 config ARCH_U300
888         bool "ST-Ericsson U300 Series"
889         depends on MMU
890         select ARCH_REQUIRE_GPIOLIB
891         select ARM_AMBA
892         select ARM_PATCH_PHYS_VIRT
893         select ARM_VIC
894         select CLKDEV_LOOKUP
895         select CLKSRC_MMIO
896         select COMMON_CLK
897         select CPU_ARM926T
898         select GENERIC_CLOCKEVENTS
899         select HAVE_TCM
900         select SPARSE_IRQ
901         help
902           Support for ST-Ericsson U300 series mobile platforms.
903
904 config ARCH_U8500
905         bool "ST-Ericsson U8500 Series"
906         depends on MMU
907         select ARCH_HAS_CPUFREQ
908         select ARCH_REQUIRE_GPIOLIB
909         select ARM_AMBA
910         select CLKDEV_LOOKUP
911         select CPU_V7
912         select GENERIC_CLOCKEVENTS
913         select HAVE_SMP
914         select MIGHT_HAVE_CACHE_L2X0
915         select SPARSE_IRQ
916         help
917           Support for ST-Ericsson's Ux500 architecture
918
919 config ARCH_NOMADIK
920         bool "STMicroelectronics Nomadik"
921         select ARCH_REQUIRE_GPIOLIB
922         select ARM_AMBA
923         select ARM_VIC
924         select CLKSRC_NOMADIK_MTU
925         select COMMON_CLK
926         select CPU_ARM926T
927         select GENERIC_CLOCKEVENTS
928         select MIGHT_HAVE_CACHE_L2X0
929         select USE_OF
930         select PINCTRL
931         select PINCTRL_STN8815
932         select SPARSE_IRQ
933         help
934           Support for the Nomadik platform by ST-Ericsson
935
936 config PLAT_SPEAR_SINGLE
937         bool "ST SPEAr"
938         help
939           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
940
941 config ARCH_DAVINCI
942         bool "TI DaVinci"
943         select ARCH_HAS_HOLES_MEMORYMODEL
944         select ARCH_REQUIRE_GPIOLIB
945         select CLKDEV_LOOKUP
946         select GENERIC_ALLOCATOR
947         select GENERIC_CLOCKEVENTS
948         select GENERIC_IRQ_CHIP
949         select HAVE_IDE
950         select NEED_MACH_GPIO_H
951         select USE_OF
952         select ZONE_DMA
953         help
954           Support for TI's DaVinci platform.
955
956 config ARCH_OMAP1
957         bool "TI OMAP1"
958         depends on MMU
959         select ARCH_HAS_CPUFREQ
960         select ARCH_HAS_HOLES_MEMORYMODEL
961         select ARCH_OMAP
962         select ARCH_REQUIRE_GPIOLIB
963         select CLKDEV_LOOKUP
964         select CLKSRC_MMIO
965         select GENERIC_CLOCKEVENTS
966         select GENERIC_IRQ_CHIP
967         select HAVE_CLK
968         select HAVE_IDE
969         select IRQ_DOMAIN
970         select NEED_MACH_IO_H if PCCARD
971         select NEED_MACH_MEMORY_H
972         help
973           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
974
975 endchoice
976
977 menu "Multiple platform selection"
978         depends on ARCH_MULTIPLATFORM
979
980 comment "CPU Core family selection"
981
982 config ARCH_MULTI_V4
983         bool "ARMv4 based platforms (FA526, StrongARM)"
984         depends on !ARCH_MULTI_V6_V7
985         select ARCH_MULTI_V4_V5
986
987 config ARCH_MULTI_V4T
988         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
989         depends on !ARCH_MULTI_V6_V7
990         select ARCH_MULTI_V4_V5
991
992 config ARCH_MULTI_V5
993         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
994         depends on !ARCH_MULTI_V6_V7
995         select ARCH_MULTI_V4_V5
996
997 config ARCH_MULTI_V4_V5
998         bool
999
1000 config ARCH_MULTI_V6
1001         bool "ARMv6 based platforms (ARM11)"
1002         select ARCH_MULTI_V6_V7
1003         select CPU_V6
1004
1005 config ARCH_MULTI_V7
1006         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
1007         default y
1008         select ARCH_MULTI_V6_V7
1009         select ARCH_VEXPRESS
1010         select CPU_V7
1011
1012 config ARCH_MULTI_V6_V7
1013         bool
1014
1015 config ARCH_MULTI_CPU_AUTO
1016         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1017         select ARCH_MULTI_V5
1018
1019 endmenu
1020
1021 #
1022 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1023 # Kconfigs may be included either alphabetically (according to the
1024 # plat- suffix) or along side the corresponding mach-* source.
1025 #
1026 source "arch/arm/mach-mvebu/Kconfig"
1027
1028 source "arch/arm/mach-at91/Kconfig"
1029
1030 source "arch/arm/mach-bcm/Kconfig"
1031
1032 source "arch/arm/mach-clps711x/Kconfig"
1033
1034 source "arch/arm/mach-cns3xxx/Kconfig"
1035
1036 source "arch/arm/mach-davinci/Kconfig"
1037
1038 source "arch/arm/mach-dove/Kconfig"
1039
1040 source "arch/arm/mach-ep93xx/Kconfig"
1041
1042 source "arch/arm/mach-footbridge/Kconfig"
1043
1044 source "arch/arm/mach-gemini/Kconfig"
1045
1046 source "arch/arm/mach-h720x/Kconfig"
1047
1048 source "arch/arm/mach-highbank/Kconfig"
1049
1050 source "arch/arm/mach-integrator/Kconfig"
1051
1052 source "arch/arm/mach-iop32x/Kconfig"
1053
1054 source "arch/arm/mach-iop33x/Kconfig"
1055
1056 source "arch/arm/mach-iop13xx/Kconfig"
1057
1058 source "arch/arm/mach-ixp4xx/Kconfig"
1059
1060 source "arch/arm/mach-kirkwood/Kconfig"
1061
1062 source "arch/arm/mach-ks8695/Kconfig"
1063
1064 source "arch/arm/mach-msm/Kconfig"
1065
1066 source "arch/arm/mach-mv78xx0/Kconfig"
1067
1068 source "arch/arm/mach-imx/Kconfig"
1069
1070 source "arch/arm/mach-mxs/Kconfig"
1071
1072 source "arch/arm/mach-netx/Kconfig"
1073
1074 source "arch/arm/mach-nomadik/Kconfig"
1075
1076 source "arch/arm/plat-omap/Kconfig"
1077
1078 source "arch/arm/mach-omap1/Kconfig"
1079
1080 source "arch/arm/mach-omap2/Kconfig"
1081
1082 source "arch/arm/mach-orion5x/Kconfig"
1083
1084 source "arch/arm/mach-picoxcell/Kconfig"
1085
1086 source "arch/arm/mach-pxa/Kconfig"
1087 source "arch/arm/plat-pxa/Kconfig"
1088
1089 source "arch/arm/mach-mmp/Kconfig"
1090
1091 source "arch/arm/mach-realview/Kconfig"
1092
1093 source "arch/arm/mach-sa1100/Kconfig"
1094
1095 source "arch/arm/plat-samsung/Kconfig"
1096
1097 source "arch/arm/mach-socfpga/Kconfig"
1098
1099 source "arch/arm/mach-spear/Kconfig"
1100
1101 source "arch/arm/mach-s3c24xx/Kconfig"
1102
1103 if ARCH_S3C64XX
1104 source "arch/arm/mach-s3c64xx/Kconfig"
1105 endif
1106
1107 source "arch/arm/mach-s5p64x0/Kconfig"
1108
1109 source "arch/arm/mach-s5pc100/Kconfig"
1110
1111 source "arch/arm/mach-s5pv210/Kconfig"
1112
1113 source "arch/arm/mach-exynos/Kconfig"
1114
1115 source "arch/arm/mach-shmobile/Kconfig"
1116
1117 source "arch/arm/mach-sunxi/Kconfig"
1118
1119 source "arch/arm/mach-prima2/Kconfig"
1120
1121 source "arch/arm/mach-tegra/Kconfig"
1122
1123 source "arch/arm/mach-u300/Kconfig"
1124
1125 source "arch/arm/mach-ux500/Kconfig"
1126
1127 source "arch/arm/mach-versatile/Kconfig"
1128
1129 source "arch/arm/mach-vexpress/Kconfig"
1130 source "arch/arm/plat-versatile/Kconfig"
1131
1132 source "arch/arm/mach-virt/Kconfig"
1133
1134 source "arch/arm/mach-vt8500/Kconfig"
1135
1136 source "arch/arm/mach-w90x900/Kconfig"
1137
1138 source "arch/arm/mach-zynq/Kconfig"
1139
1140 # Definitions to make life easier
1141 config ARCH_ACORN
1142         bool
1143
1144 config PLAT_IOP
1145         bool
1146         select GENERIC_CLOCKEVENTS
1147
1148 config PLAT_ORION
1149         bool
1150         select CLKSRC_MMIO
1151         select COMMON_CLK
1152         select GENERIC_IRQ_CHIP
1153         select IRQ_DOMAIN
1154
1155 config PLAT_ORION_LEGACY
1156         bool
1157         select PLAT_ORION
1158
1159 config PLAT_PXA
1160         bool
1161
1162 config PLAT_VERSATILE
1163         bool
1164
1165 config ARM_TIMER_SP804
1166         bool
1167         select CLKSRC_MMIO
1168         select HAVE_SCHED_CLOCK
1169
1170 source arch/arm/mm/Kconfig
1171
1172 config ARM_NR_BANKS
1173         int
1174         default 16 if ARCH_EP93XX
1175         default 8
1176
1177 config IWMMXT
1178         bool "Enable iWMMXt support" if !CPU_PJ4
1179         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1180         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1181         help
1182           Enable support for iWMMXt context switching at run time if
1183           running on a CPU that supports it.
1184
1185 config XSCALE_PMU
1186         bool
1187         depends on CPU_XSCALE
1188         default y
1189
1190 config MULTI_IRQ_HANDLER
1191         bool
1192         help
1193           Allow each machine to specify it's own IRQ handler at run time.
1194
1195 if !MMU
1196 source "arch/arm/Kconfig-nommu"
1197 endif
1198
1199 config ARM_ERRATA_326103
1200         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1201         depends on CPU_V6
1202         help
1203           Executing a SWP instruction to read-only memory does not set bit 11
1204           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1205           treat the access as a read, preventing a COW from occurring and
1206           causing the faulting task to livelock.
1207
1208 config ARM_ERRATA_411920
1209         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1210         depends on CPU_V6 || CPU_V6K
1211         help
1212           Invalidation of the Instruction Cache operation can
1213           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1214           It does not affect the MPCore. This option enables the ARM Ltd.
1215           recommended workaround.
1216
1217 config ARM_ERRATA_430973
1218         bool "ARM errata: Stale prediction on replaced interworking branch"
1219         depends on CPU_V7
1220         help
1221           This option enables the workaround for the 430973 Cortex-A8
1222           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1223           interworking branch is replaced with another code sequence at the
1224           same virtual address, whether due to self-modifying code or virtual
1225           to physical address re-mapping, Cortex-A8 does not recover from the
1226           stale interworking branch prediction. This results in Cortex-A8
1227           executing the new code sequence in the incorrect ARM or Thumb state.
1228           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1229           and also flushes the branch target cache at every context switch.
1230           Note that setting specific bits in the ACTLR register may not be
1231           available in non-secure mode.
1232
1233 config ARM_ERRATA_458693
1234         bool "ARM errata: Processor deadlock when a false hazard is created"
1235         depends on CPU_V7
1236         depends on !ARCH_MULTIPLATFORM
1237         help
1238           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1239           erratum. For very specific sequences of memory operations, it is
1240           possible for a hazard condition intended for a cache line to instead
1241           be incorrectly associated with a different cache line. This false
1242           hazard might then cause a processor deadlock. The workaround enables
1243           the L1 caching of the NEON accesses and disables the PLD instruction
1244           in the ACTLR register. Note that setting specific bits in the ACTLR
1245           register may not be available in non-secure mode.
1246
1247 config ARM_ERRATA_460075
1248         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1249         depends on CPU_V7
1250         depends on !ARCH_MULTIPLATFORM
1251         help
1252           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1253           erratum. Any asynchronous access to the L2 cache may encounter a
1254           situation in which recent store transactions to the L2 cache are lost
1255           and overwritten with stale memory contents from external memory. The
1256           workaround disables the write-allocate mode for the L2 cache via the
1257           ACTLR register. Note that setting specific bits in the ACTLR register
1258           may not be available in non-secure mode.
1259
1260 config ARM_ERRATA_742230
1261         bool "ARM errata: DMB operation may be faulty"
1262         depends on CPU_V7 && SMP
1263         depends on !ARCH_MULTIPLATFORM
1264         help
1265           This option enables the workaround for the 742230 Cortex-A9
1266           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1267           between two write operations may not ensure the correct visibility
1268           ordering of the two writes. This workaround sets a specific bit in
1269           the diagnostic register of the Cortex-A9 which causes the DMB
1270           instruction to behave as a DSB, ensuring the correct behaviour of
1271           the two writes.
1272
1273 config ARM_ERRATA_742231
1274         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1275         depends on CPU_V7 && SMP
1276         depends on !ARCH_MULTIPLATFORM
1277         help
1278           This option enables the workaround for the 742231 Cortex-A9
1279           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1280           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1281           accessing some data located in the same cache line, may get corrupted
1282           data due to bad handling of the address hazard when the line gets
1283           replaced from one of the CPUs at the same time as another CPU is
1284           accessing it. This workaround sets specific bits in the diagnostic
1285           register of the Cortex-A9 which reduces the linefill issuing
1286           capabilities of the processor.
1287
1288 config PL310_ERRATA_588369
1289         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1290         depends on CACHE_L2X0
1291         help
1292            The PL310 L2 cache controller implements three types of Clean &
1293            Invalidate maintenance operations: by Physical Address
1294            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1295            They are architecturally defined to behave as the execution of a
1296            clean operation followed immediately by an invalidate operation,
1297            both performing to the same memory location. This functionality
1298            is not correctly implemented in PL310 as clean lines are not
1299            invalidated as a result of these operations.
1300
1301 config ARM_ERRATA_720789
1302         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1303         depends on CPU_V7
1304         help
1305           This option enables the workaround for the 720789 Cortex-A9 (prior to
1306           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1307           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1308           As a consequence of this erratum, some TLB entries which should be
1309           invalidated are not, resulting in an incoherency in the system page
1310           tables. The workaround changes the TLB flushing routines to invalidate
1311           entries regardless of the ASID.
1312
1313 config PL310_ERRATA_727915
1314         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1315         depends on CACHE_L2X0
1316         help
1317           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1318           operation (offset 0x7FC). This operation runs in background so that
1319           PL310 can handle normal accesses while it is in progress. Under very
1320           rare circumstances, due to this erratum, write data can be lost when
1321           PL310 treats a cacheable write transaction during a Clean &
1322           Invalidate by Way operation.
1323
1324 config ARM_ERRATA_743622
1325         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1326         depends on CPU_V7
1327         depends on !ARCH_MULTIPLATFORM
1328         help
1329           This option enables the workaround for the 743622 Cortex-A9
1330           (r2p*) erratum. Under very rare conditions, a faulty
1331           optimisation in the Cortex-A9 Store Buffer may lead to data
1332           corruption. This workaround sets a specific bit in the diagnostic
1333           register of the Cortex-A9 which disables the Store Buffer
1334           optimisation, preventing the defect from occurring. This has no
1335           visible impact on the overall performance or power consumption of the
1336           processor.
1337
1338 config ARM_ERRATA_751472
1339         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1340         depends on CPU_V7
1341         depends on !ARCH_MULTIPLATFORM
1342         help
1343           This option enables the workaround for the 751472 Cortex-A9 (prior
1344           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1345           completion of a following broadcasted operation if the second
1346           operation is received by a CPU before the ICIALLUIS has completed,
1347           potentially leading to corrupted entries in the cache or TLB.
1348
1349 config PL310_ERRATA_753970
1350         bool "PL310 errata: cache sync operation may be faulty"
1351         depends on CACHE_PL310
1352         help
1353           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1354
1355           Under some condition the effect of cache sync operation on
1356           the store buffer still remains when the operation completes.
1357           This means that the store buffer is always asked to drain and
1358           this prevents it from merging any further writes. The workaround
1359           is to replace the normal offset of cache sync operation (0x730)
1360           by another offset targeting an unmapped PL310 register 0x740.
1361           This has the same effect as the cache sync operation: store buffer
1362           drain and waiting for all buffers empty.
1363
1364 config ARM_ERRATA_754322
1365         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1366         depends on CPU_V7
1367         help
1368           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1369           r3p*) erratum. A speculative memory access may cause a page table walk
1370           which starts prior to an ASID switch but completes afterwards. This
1371           can populate the micro-TLB with a stale entry which may be hit with
1372           the new ASID. This workaround places two dsb instructions in the mm
1373           switching code so that no page table walks can cross the ASID switch.
1374
1375 config ARM_ERRATA_754327
1376         bool "ARM errata: no automatic Store Buffer drain"
1377         depends on CPU_V7 && SMP
1378         help
1379           This option enables the workaround for the 754327 Cortex-A9 (prior to
1380           r2p0) erratum. The Store Buffer does not have any automatic draining
1381           mechanism and therefore a livelock may occur if an external agent
1382           continuously polls a memory location waiting to observe an update.
1383           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1384           written polling loops from denying visibility of updates to memory.
1385
1386 config ARM_ERRATA_364296
1387         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1388         depends on CPU_V6 && !SMP
1389         help
1390           This options enables the workaround for the 364296 ARM1136
1391           r0p2 erratum (possible cache data corruption with
1392           hit-under-miss enabled). It sets the undocumented bit 31 in
1393           the auxiliary control register and the FI bit in the control
1394           register, thus disabling hit-under-miss without putting the
1395           processor into full low interrupt latency mode. ARM11MPCore
1396           is not affected.
1397
1398 config ARM_ERRATA_764369
1399         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1400         depends on CPU_V7 && SMP
1401         help
1402           This option enables the workaround for erratum 764369
1403           affecting Cortex-A9 MPCore with two or more processors (all
1404           current revisions). Under certain timing circumstances, a data
1405           cache line maintenance operation by MVA targeting an Inner
1406           Shareable memory region may fail to proceed up to either the
1407           Point of Coherency or to the Point of Unification of the
1408           system. This workaround adds a DSB instruction before the
1409           relevant cache maintenance functions and sets a specific bit
1410           in the diagnostic control register of the SCU.
1411
1412 config PL310_ERRATA_769419
1413         bool "PL310 errata: no automatic Store Buffer drain"
1414         depends on CACHE_L2X0
1415         help
1416           On revisions of the PL310 prior to r3p2, the Store Buffer does
1417           not automatically drain. This can cause normal, non-cacheable
1418           writes to be retained when the memory system is idle, leading
1419           to suboptimal I/O performance for drivers using coherent DMA.
1420           This option adds a write barrier to the cpu_idle loop so that,
1421           on systems with an outer cache, the store buffer is drained
1422           explicitly.
1423
1424 config ARM_ERRATA_775420
1425        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1426        depends on CPU_V7
1427        help
1428          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1429          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1430          operation aborts with MMU exception, it might cause the processor
1431          to deadlock. This workaround puts DSB before executing ISB if
1432          an abort may occur on cache maintenance.
1433
1434 config ARM_ERRATA_798181
1435         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1436         depends on CPU_V7 && SMP
1437         help
1438           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1439           adequately shooting down all use of the old entries. This
1440           option enables the Linux kernel workaround for this erratum
1441           which sends an IPI to the CPUs that are running the same ASID
1442           as the one being invalidated.
1443
1444 endmenu
1445
1446 source "arch/arm/common/Kconfig"
1447
1448 menu "Bus support"
1449
1450 config ARM_AMBA
1451         bool
1452
1453 config ISA
1454         bool
1455         help
1456           Find out whether you have ISA slots on your motherboard.  ISA is the
1457           name of a bus system, i.e. the way the CPU talks to the other stuff
1458           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1459           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1460           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1461
1462 # Select ISA DMA controller support
1463 config ISA_DMA
1464         bool
1465         select ISA_DMA_API
1466
1467 # Select ISA DMA interface
1468 config ISA_DMA_API
1469         bool
1470
1471 config PCI
1472         bool "PCI support" if MIGHT_HAVE_PCI
1473         help
1474           Find out whether you have a PCI motherboard. PCI is the name of a
1475           bus system, i.e. the way the CPU talks to the other stuff inside
1476           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1477           VESA. If you have PCI, say Y, otherwise N.
1478
1479 config PCI_DOMAINS
1480         bool
1481         depends on PCI
1482
1483 config PCI_NANOENGINE
1484         bool "BSE nanoEngine PCI support"
1485         depends on SA1100_NANOENGINE
1486         help
1487           Enable PCI on the BSE nanoEngine board.
1488
1489 config PCI_SYSCALL
1490         def_bool PCI
1491
1492 # Select the host bridge type
1493 config PCI_HOST_VIA82C505
1494         bool
1495         depends on PCI && ARCH_SHARK
1496         default y
1497
1498 config PCI_HOST_ITE8152
1499         bool
1500         depends on PCI && MACH_ARMCORE
1501         default y
1502         select DMABOUNCE
1503
1504 source "drivers/pci/Kconfig"
1505
1506 source "drivers/pcmcia/Kconfig"
1507
1508 endmenu
1509
1510 menu "Kernel Features"
1511
1512 config HAVE_SMP
1513         bool
1514         help
1515           This option should be selected by machines which have an SMP-
1516           capable CPU.
1517
1518           The only effect of this option is to make the SMP-related
1519           options available to the user for configuration.
1520
1521 config SMP
1522         bool "Symmetric Multi-Processing"
1523         depends on CPU_V6K || CPU_V7
1524         depends on GENERIC_CLOCKEVENTS
1525         depends on HAVE_SMP
1526         depends on MMU
1527         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1528         select USE_GENERIC_SMP_HELPERS
1529         help
1530           This enables support for systems with more than one CPU. If you have
1531           a system with only one CPU, like most personal computers, say N. If
1532           you have a system with more than one CPU, say Y.
1533
1534           If you say N here, the kernel will run on single and multiprocessor
1535           machines, but will use only one CPU of a multiprocessor machine. If
1536           you say Y here, the kernel will run on many, but not all, single
1537           processor machines. On a single processor machine, the kernel will
1538           run faster if you say N here.
1539
1540           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1541           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1542           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1543
1544           If you don't know what to do here, say N.
1545
1546 config SMP_ON_UP
1547         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1548         depends on SMP && !XIP_KERNEL
1549         default y
1550         help
1551           SMP kernels contain instructions which fail on non-SMP processors.
1552           Enabling this option allows the kernel to modify itself to make
1553           these instructions safe.  Disabling it allows about 1K of space
1554           savings.
1555
1556           If you don't know what to do here, say Y.
1557
1558 config ARM_CPU_TOPOLOGY
1559         bool "Support cpu topology definition"
1560         depends on SMP && CPU_V7
1561         default y
1562         help
1563           Support ARM cpu topology definition. The MPIDR register defines
1564           affinity between processors which is then used to describe the cpu
1565           topology of an ARM System.
1566
1567 config SCHED_MC
1568         bool "Multi-core scheduler support"
1569         depends on ARM_CPU_TOPOLOGY
1570         help
1571           Multi-core scheduler support improves the CPU scheduler's decision
1572           making when dealing with multi-core CPU chips at a cost of slightly
1573           increased overhead in some places. If unsure say N here.
1574
1575 config SCHED_SMT
1576         bool "SMT scheduler support"
1577         depends on ARM_CPU_TOPOLOGY
1578         help
1579           Improves the CPU scheduler's decision making when dealing with
1580           MultiThreading at a cost of slightly increased overhead in some
1581           places. If unsure say N here.
1582
1583 config HAVE_ARM_SCU
1584         bool
1585         help
1586           This option enables support for the ARM system coherency unit
1587
1588 config HAVE_ARM_ARCH_TIMER
1589         bool "Architected timer support"
1590         depends on CPU_V7
1591         select ARM_ARCH_TIMER
1592         help
1593           This option enables support for the ARM architected timer
1594
1595 config HAVE_ARM_TWD
1596         bool
1597         depends on SMP
1598         help
1599           This options enables support for the ARM timer and watchdog unit
1600
1601 choice
1602         prompt "Memory split"
1603         default VMSPLIT_3G
1604         help
1605           Select the desired split between kernel and user memory.
1606
1607           If you are not absolutely sure what you are doing, leave this
1608           option alone!
1609
1610         config VMSPLIT_3G
1611                 bool "3G/1G user/kernel split"
1612         config VMSPLIT_2G
1613                 bool "2G/2G user/kernel split"
1614         config VMSPLIT_1G
1615                 bool "1G/3G user/kernel split"
1616 endchoice
1617
1618 config PAGE_OFFSET
1619         hex
1620         default 0x40000000 if VMSPLIT_1G
1621         default 0x80000000 if VMSPLIT_2G
1622         default 0xC0000000
1623
1624 config NR_CPUS
1625         int "Maximum number of CPUs (2-32)"
1626         range 2 32
1627         depends on SMP
1628         default "4"
1629
1630 config HOTPLUG_CPU
1631         bool "Support for hot-pluggable CPUs"
1632         depends on SMP && HOTPLUG
1633         help
1634           Say Y here to experiment with turning CPUs off and on.  CPUs
1635           can be controlled through /sys/devices/system/cpu.
1636
1637 config ARM_PSCI
1638         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1639         depends on CPU_V7
1640         help
1641           Say Y here if you want Linux to communicate with system firmware
1642           implementing the PSCI specification for CPU-centric power
1643           management operations described in ARM document number ARM DEN
1644           0022A ("Power State Coordination Interface System Software on
1645           ARM processors").
1646
1647 config LOCAL_TIMERS
1648         bool "Use local timer interrupts"
1649         depends on SMP
1650         default y
1651         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1652         help
1653           Enable support for local timers on SMP platforms, rather then the
1654           legacy IPI broadcast method.  Local timers allows the system
1655           accounting to be spread across the timer interval, preventing a
1656           "thundering herd" at every timer tick.
1657
1658 # The GPIO number here must be sorted by descending number. In case of
1659 # a multiplatform kernel, we just want the highest value required by the
1660 # selected platforms.
1661 config ARCH_NR_GPIO
1662         int
1663         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1664         default 512 if SOC_OMAP5
1665         default 355 if ARCH_U8500
1666         default 288 if ARCH_VT8500 || ARCH_SUNXI
1667         default 264 if MACH_H4700
1668         default 0
1669         help
1670           Maximum number of GPIOs in the system.
1671
1672           If unsure, leave the default value.
1673
1674 source kernel/Kconfig.preempt
1675
1676 config HZ
1677         int
1678         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1679                 ARCH_S5PV210 || ARCH_EXYNOS4
1680         default AT91_TIMER_HZ if ARCH_AT91
1681         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1682         default 100
1683
1684 config SCHED_HRTICK
1685         def_bool HIGH_RES_TIMERS
1686
1687 config THUMB2_KERNEL
1688         bool "Compile the kernel in Thumb-2 mode"
1689         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1690         select AEABI
1691         select ARM_ASM_UNIFIED
1692         select ARM_UNWIND
1693         help
1694           By enabling this option, the kernel will be compiled in
1695           Thumb-2 mode. A compiler/assembler that understand the unified
1696           ARM-Thumb syntax is needed.
1697
1698           If unsure, say N.
1699
1700 config THUMB2_AVOID_R_ARM_THM_JUMP11
1701         bool "Work around buggy Thumb-2 short branch relocations in gas"
1702         depends on THUMB2_KERNEL && MODULES
1703         default y
1704         help
1705           Various binutils versions can resolve Thumb-2 branches to
1706           locally-defined, preemptible global symbols as short-range "b.n"
1707           branch instructions.
1708
1709           This is a problem, because there's no guarantee the final
1710           destination of the symbol, or any candidate locations for a
1711           trampoline, are within range of the branch.  For this reason, the
1712           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1713           relocation in modules at all, and it makes little sense to add
1714           support.
1715
1716           The symptom is that the kernel fails with an "unsupported
1717           relocation" error when loading some modules.
1718
1719           Until fixed tools are available, passing
1720           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1721           code which hits this problem, at the cost of a bit of extra runtime
1722           stack usage in some cases.
1723
1724           The problem is described in more detail at:
1725               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1726
1727           Only Thumb-2 kernels are affected.
1728
1729           Unless you are sure your tools don't have this problem, say Y.
1730
1731 config ARM_ASM_UNIFIED
1732         bool
1733
1734 config AEABI
1735         bool "Use the ARM EABI to compile the kernel"
1736         help
1737           This option allows for the kernel to be compiled using the latest
1738           ARM ABI (aka EABI).  This is only useful if you are using a user
1739           space environment that is also compiled with EABI.
1740
1741           Since there are major incompatibilities between the legacy ABI and
1742           EABI, especially with regard to structure member alignment, this
1743           option also changes the kernel syscall calling convention to
1744           disambiguate both ABIs and allow for backward compatibility support
1745           (selected with CONFIG_OABI_COMPAT).
1746
1747           To use this you need GCC version 4.0.0 or later.
1748
1749 config OABI_COMPAT
1750         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1751         depends on AEABI && !THUMB2_KERNEL
1752         default y
1753         help
1754           This option preserves the old syscall interface along with the
1755           new (ARM EABI) one. It also provides a compatibility layer to
1756           intercept syscalls that have structure arguments which layout
1757           in memory differs between the legacy ABI and the new ARM EABI
1758           (only for non "thumb" binaries). This option adds a tiny
1759           overhead to all syscalls and produces a slightly larger kernel.
1760           If you know you'll be using only pure EABI user space then you
1761           can say N here. If this option is not selected and you attempt
1762           to execute a legacy ABI binary then the result will be
1763           UNPREDICTABLE (in fact it can be predicted that it won't work
1764           at all). If in doubt say Y.
1765
1766 config ARCH_HAS_HOLES_MEMORYMODEL
1767         bool
1768
1769 config ARCH_SPARSEMEM_ENABLE
1770         bool
1771
1772 config ARCH_SPARSEMEM_DEFAULT
1773         def_bool ARCH_SPARSEMEM_ENABLE
1774
1775 config ARCH_SELECT_MEMORY_MODEL
1776         def_bool ARCH_SPARSEMEM_ENABLE
1777
1778 config HAVE_ARCH_PFN_VALID
1779         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1780
1781 config HIGHMEM
1782         bool "High Memory Support"
1783         depends on MMU
1784         help
1785           The address space of ARM processors is only 4 Gigabytes large
1786           and it has to accommodate user address space, kernel address
1787           space as well as some memory mapped IO. That means that, if you
1788           have a large amount of physical memory and/or IO, not all of the
1789           memory can be "permanently mapped" by the kernel. The physical
1790           memory that is not permanently mapped is called "high memory".
1791
1792           Depending on the selected kernel/user memory split, minimum
1793           vmalloc space and actual amount of RAM, you may not need this
1794           option which should result in a slightly faster kernel.
1795
1796           If unsure, say n.
1797
1798 config HIGHPTE
1799         bool "Allocate 2nd-level pagetables from highmem"
1800         depends on HIGHMEM
1801
1802 config HW_PERF_EVENTS
1803         bool "Enable hardware performance counter support for perf events"
1804         depends on PERF_EVENTS
1805         default y
1806         help
1807           Enable hardware performance counter support for perf events. If
1808           disabled, perf events will use software events only.
1809
1810 source "mm/Kconfig"
1811
1812 config FORCE_MAX_ZONEORDER
1813         int "Maximum zone order" if ARCH_SHMOBILE
1814         range 11 64 if ARCH_SHMOBILE
1815         default "12" if SOC_AM33XX
1816         default "9" if SA1111
1817         default "11"
1818         help
1819           The kernel memory allocator divides physically contiguous memory
1820           blocks into "zones", where each zone is a power of two number of
1821           pages.  This option selects the largest power of two that the kernel
1822           keeps in the memory allocator.  If you need to allocate very large
1823           blocks of physically contiguous memory, then you may need to
1824           increase this value.
1825
1826           This config option is actually maximum order plus one. For example,
1827           a value of 11 means that the largest free memory block is 2^10 pages.
1828
1829 config ALIGNMENT_TRAP
1830         bool
1831         depends on CPU_CP15_MMU
1832         default y if !ARCH_EBSA110
1833         select HAVE_PROC_CPU if PROC_FS
1834         help
1835           ARM processors cannot fetch/store information which is not
1836           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1837           address divisible by 4. On 32-bit ARM processors, these non-aligned
1838           fetch/store instructions will be emulated in software if you say
1839           here, which has a severe performance impact. This is necessary for
1840           correct operation of some network protocols. With an IP-only
1841           configuration it is safe to say N, otherwise say Y.
1842
1843 config UACCESS_WITH_MEMCPY
1844         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1845         depends on MMU
1846         default y if CPU_FEROCEON
1847         help
1848           Implement faster copy_to_user and clear_user methods for CPU
1849           cores where a 8-word STM instruction give significantly higher
1850           memory write throughput than a sequence of individual 32bit stores.
1851
1852           A possible side effect is a slight increase in scheduling latency
1853           between threads sharing the same address space if they invoke
1854           such copy operations with large buffers.
1855
1856           However, if the CPU data cache is using a write-allocate mode,
1857           this option is unlikely to provide any performance gain.
1858
1859 config SECCOMP
1860         bool
1861         prompt "Enable seccomp to safely compute untrusted bytecode"
1862         ---help---
1863           This kernel feature is useful for number crunching applications
1864           that may need to compute untrusted bytecode during their
1865           execution. By using pipes or other transports made available to
1866           the process as file descriptors supporting the read/write
1867           syscalls, it's possible to isolate those applications in
1868           their own address space using seccomp. Once seccomp is
1869           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1870           and the task is only allowed to execute a few safe syscalls
1871           defined by each seccomp mode.
1872
1873 config CC_STACKPROTECTOR
1874         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1875         help
1876           This option turns on the -fstack-protector GCC feature. This
1877           feature puts, at the beginning of functions, a canary value on
1878           the stack just before the return address, and validates
1879           the value just before actually returning.  Stack based buffer
1880           overflows (that need to overwrite this return address) now also
1881           overwrite the canary, which gets detected and the attack is then
1882           neutralized via a kernel panic.
1883           This feature requires gcc version 4.2 or above.
1884
1885 config XEN_DOM0
1886         def_bool y
1887         depends on XEN
1888
1889 config XEN
1890         bool "Xen guest support on ARM (EXPERIMENTAL)"
1891         depends on ARM && AEABI && OF
1892         depends on CPU_V7 && !CPU_V6
1893         depends on !GENERIC_ATOMIC64
1894         help
1895           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1896
1897 endmenu
1898
1899 menu "Boot options"
1900
1901 config USE_OF
1902         bool "Flattened Device Tree support"
1903         select IRQ_DOMAIN
1904         select OF
1905         select OF_EARLY_FLATTREE
1906         help
1907           Include support for flattened device tree machine descriptions.
1908
1909 config ATAGS
1910         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1911         default y
1912         help
1913           This is the traditional way of passing data to the kernel at boot
1914           time. If you are solely relying on the flattened device tree (or
1915           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1916           to remove ATAGS support from your kernel binary.  If unsure,
1917           leave this to y.
1918
1919 config DEPRECATED_PARAM_STRUCT
1920         bool "Provide old way to pass kernel parameters"
1921         depends on ATAGS
1922         help
1923           This was deprecated in 2001 and announced to live on for 5 years.
1924           Some old boot loaders still use this way.
1925
1926 # Compressed boot loader in ROM.  Yes, we really want to ask about
1927 # TEXT and BSS so we preserve their values in the config files.
1928 config ZBOOT_ROM_TEXT
1929         hex "Compressed ROM boot loader base address"
1930         default "0"
1931         help
1932           The physical address at which the ROM-able zImage is to be
1933           placed in the target.  Platforms which normally make use of
1934           ROM-able zImage formats normally set this to a suitable
1935           value in their defconfig file.
1936
1937           If ZBOOT_ROM is not enabled, this has no effect.
1938
1939 config ZBOOT_ROM_BSS
1940         hex "Compressed ROM boot loader BSS address"
1941         default "0"
1942         help
1943           The base address of an area of read/write memory in the target
1944           for the ROM-able zImage which must be available while the
1945           decompressor is running. It must be large enough to hold the
1946           entire decompressed kernel plus an additional 128 KiB.
1947           Platforms which normally make use of ROM-able zImage formats
1948           normally set this to a suitable value in their defconfig file.
1949
1950           If ZBOOT_ROM is not enabled, this has no effect.
1951
1952 config ZBOOT_ROM
1953         bool "Compressed boot loader in ROM/flash"
1954         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1955         help
1956           Say Y here if you intend to execute your compressed kernel image
1957           (zImage) directly from ROM or flash.  If unsure, say N.
1958
1959 choice
1960         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1961         depends on ZBOOT_ROM && ARCH_SH7372
1962         default ZBOOT_ROM_NONE
1963         help
1964           Include experimental SD/MMC loading code in the ROM-able zImage.
1965           With this enabled it is possible to write the ROM-able zImage
1966           kernel image to an MMC or SD card and boot the kernel straight
1967           from the reset vector. At reset the processor Mask ROM will load
1968           the first part of the ROM-able zImage which in turn loads the
1969           rest the kernel image to RAM.
1970
1971 config ZBOOT_ROM_NONE
1972         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1973         help
1974           Do not load image from SD or MMC
1975
1976 config ZBOOT_ROM_MMCIF
1977         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1978         help
1979           Load image from MMCIF hardware block.
1980
1981 config ZBOOT_ROM_SH_MOBILE_SDHI
1982         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1983         help
1984           Load image from SDHI hardware block
1985
1986 endchoice
1987
1988 config ARM_APPENDED_DTB
1989         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1990         depends on OF && !ZBOOT_ROM
1991         help
1992           With this option, the boot code will look for a device tree binary
1993           (DTB) appended to zImage
1994           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1995
1996           This is meant as a backward compatibility convenience for those
1997           systems with a bootloader that can't be upgraded to accommodate
1998           the documented boot protocol using a device tree.
1999
2000           Beware that there is very little in terms of protection against
2001           this option being confused by leftover garbage in memory that might
2002           look like a DTB header after a reboot if no actual DTB is appended
2003           to zImage.  Do not leave this option active in a production kernel
2004           if you don't intend to always append a DTB.  Proper passing of the
2005           location into r2 of a bootloader provided DTB is always preferable
2006           to this option.
2007
2008 config ARM_ATAG_DTB_COMPAT
2009         bool "Supplement the appended DTB with traditional ATAG information"
2010         depends on ARM_APPENDED_DTB
2011         help
2012           Some old bootloaders can't be updated to a DTB capable one, yet
2013           they provide ATAGs with memory configuration, the ramdisk address,
2014           the kernel cmdline string, etc.  Such information is dynamically
2015           provided by the bootloader and can't always be stored in a static
2016           DTB.  To allow a device tree enabled kernel to be used with such
2017           bootloaders, this option allows zImage to extract the information
2018           from the ATAG list and store it at run time into the appended DTB.
2019
2020 choice
2021         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2022         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2023
2024 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2025         bool "Use bootloader kernel arguments if available"
2026         help
2027           Uses the command-line options passed by the boot loader instead of
2028           the device tree bootargs property. If the boot loader doesn't provide
2029           any, the device tree bootargs property will be used.
2030
2031 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2032         bool "Extend with bootloader kernel arguments"
2033         help
2034           The command-line arguments provided by the boot loader will be
2035           appended to the the device tree bootargs property.
2036
2037 endchoice
2038
2039 config CMDLINE
2040         string "Default kernel command string"
2041         default ""
2042         help
2043           On some architectures (EBSA110 and CATS), there is currently no way
2044           for the boot loader to pass arguments to the kernel. For these
2045           architectures, you should supply some command-line options at build
2046           time by entering them here. As a minimum, you should specify the
2047           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2048
2049 choice
2050         prompt "Kernel command line type" if CMDLINE != ""
2051         default CMDLINE_FROM_BOOTLOADER
2052         depends on ATAGS
2053
2054 config CMDLINE_FROM_BOOTLOADER
2055         bool "Use bootloader kernel arguments if available"
2056         help
2057           Uses the command-line options passed by the boot loader. If
2058           the boot loader doesn't provide any, the default kernel command
2059           string provided in CMDLINE will be used.
2060
2061 config CMDLINE_EXTEND
2062         bool "Extend bootloader kernel arguments"
2063         help
2064           The command-line arguments provided by the boot loader will be
2065           appended to the default kernel command string.
2066
2067 config CMDLINE_FORCE
2068         bool "Always use the default kernel command string"
2069         help
2070           Always use the default kernel command string, even if the boot
2071           loader passes other arguments to the kernel.
2072           This is useful if you cannot or don't want to change the
2073           command-line options your boot loader passes to the kernel.
2074 endchoice
2075
2076 config XIP_KERNEL
2077         bool "Kernel Execute-In-Place from ROM"
2078         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2079         help
2080           Execute-In-Place allows the kernel to run from non-volatile storage
2081           directly addressable by the CPU, such as NOR flash. This saves RAM
2082           space since the text section of the kernel is not loaded from flash
2083           to RAM.  Read-write sections, such as the data section and stack,
2084           are still copied to RAM.  The XIP kernel is not compressed since
2085           it has to run directly from flash, so it will take more space to
2086           store it.  The flash address used to link the kernel object files,
2087           and for storing it, is configuration dependent. Therefore, if you
2088           say Y here, you must know the proper physical address where to
2089           store the kernel image depending on your own flash memory usage.
2090
2091           Also note that the make target becomes "make xipImage" rather than
2092           "make zImage" or "make Image".  The final kernel binary to put in
2093           ROM memory will be arch/arm/boot/xipImage.
2094
2095           If unsure, say N.
2096
2097 config XIP_PHYS_ADDR
2098         hex "XIP Kernel Physical Location"
2099         depends on XIP_KERNEL
2100         default "0x00080000"
2101         help
2102           This is the physical address in your flash memory the kernel will
2103           be linked for and stored to.  This address is dependent on your
2104           own flash usage.
2105
2106 config KEXEC
2107         bool "Kexec system call (EXPERIMENTAL)"
2108         depends on (!SMP || HOTPLUG_CPU)
2109         help
2110           kexec is a system call that implements the ability to shutdown your
2111           current kernel, and to start another kernel.  It is like a reboot
2112           but it is independent of the system firmware.   And like a reboot
2113           you can start any kernel with it, not just Linux.
2114
2115           It is an ongoing process to be certain the hardware in a machine
2116           is properly shutdown, so do not be surprised if this code does not
2117           initially work for you.  It may help to enable device hotplugging
2118           support.
2119
2120 config ATAGS_PROC
2121         bool "Export atags in procfs"
2122         depends on ATAGS && KEXEC
2123         default y
2124         help
2125           Should the atags used to boot the kernel be exported in an "atags"
2126           file in procfs. Useful with kexec.
2127
2128 config CRASH_DUMP
2129         bool "Build kdump crash kernel (EXPERIMENTAL)"
2130         help
2131           Generate crash dump after being started by kexec. This should
2132           be normally only set in special crash dump kernels which are
2133           loaded in the main kernel with kexec-tools into a specially
2134           reserved region and then later executed after a crash by
2135           kdump/kexec. The crash dump kernel must be compiled to a
2136           memory address not used by the main kernel
2137
2138           For more details see Documentation/kdump/kdump.txt
2139
2140 config AUTO_ZRELADDR
2141         bool "Auto calculation of the decompressed kernel image address"
2142         depends on !ZBOOT_ROM && !ARCH_U300
2143         help
2144           ZRELADDR is the physical address where the decompressed kernel
2145           image will be placed. If AUTO_ZRELADDR is selected, the address
2146           will be determined at run-time by masking the current IP with
2147           0xf8000000. This assumes the zImage being placed in the first 128MB
2148           from start of memory.
2149
2150 endmenu
2151
2152 menu "CPU Power Management"
2153
2154 if ARCH_HAS_CPUFREQ
2155
2156 source "drivers/cpufreq/Kconfig"
2157
2158 config CPU_FREQ_IMX
2159         tristate "CPUfreq driver for i.MX CPUs"
2160         depends on ARCH_MXC && CPU_FREQ
2161         select CPU_FREQ_TABLE
2162         help
2163           This enables the CPUfreq driver for i.MX CPUs.
2164
2165 config CPU_FREQ_SA1100
2166         bool
2167
2168 config CPU_FREQ_SA1110
2169         bool
2170
2171 config CPU_FREQ_INTEGRATOR
2172         tristate "CPUfreq driver for ARM Integrator CPUs"
2173         depends on ARCH_INTEGRATOR && CPU_FREQ
2174         default y
2175         help
2176           This enables the CPUfreq driver for ARM Integrator CPUs.
2177
2178           For details, take a look at <file:Documentation/cpu-freq>.
2179
2180           If in doubt, say Y.
2181
2182 config CPU_FREQ_PXA
2183         bool
2184         depends on CPU_FREQ && ARCH_PXA && PXA25x
2185         default y
2186         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2187         select CPU_FREQ_TABLE
2188
2189 config CPU_FREQ_S3C
2190         bool
2191         help
2192           Internal configuration node for common cpufreq on Samsung SoC
2193
2194 config CPU_FREQ_S3C24XX
2195         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2196         depends on ARCH_S3C24XX && CPU_FREQ
2197         select CPU_FREQ_S3C
2198         help
2199           This enables the CPUfreq driver for the Samsung S3C24XX family
2200           of CPUs.
2201
2202           For details, take a look at <file:Documentation/cpu-freq>.
2203
2204           If in doubt, say N.
2205
2206 config CPU_FREQ_S3C24XX_PLL
2207         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2208         depends on CPU_FREQ_S3C24XX
2209         help
2210           Compile in support for changing the PLL frequency from the
2211           S3C24XX series CPUfreq driver. The PLL takes time to settle
2212           after a frequency change, so by default it is not enabled.
2213
2214           This also means that the PLL tables for the selected CPU(s) will
2215           be built which may increase the size of the kernel image.
2216
2217 config CPU_FREQ_S3C24XX_DEBUG
2218         bool "Debug CPUfreq Samsung driver core"
2219         depends on CPU_FREQ_S3C24XX
2220         help
2221           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2222
2223 config CPU_FREQ_S3C24XX_IODEBUG
2224         bool "Debug CPUfreq Samsung driver IO timing"
2225         depends on CPU_FREQ_S3C24XX
2226         help
2227           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2228
2229 config CPU_FREQ_S3C24XX_DEBUGFS
2230         bool "Export debugfs for CPUFreq"
2231         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2232         help
2233           Export status information via debugfs.
2234
2235 endif
2236
2237 source "drivers/cpuidle/Kconfig"
2238
2239 endmenu
2240
2241 menu "Floating point emulation"
2242
2243 comment "At least one emulation must be selected"
2244
2245 config FPE_NWFPE
2246         bool "NWFPE math emulation"
2247         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2248         ---help---
2249           Say Y to include the NWFPE floating point emulator in the kernel.
2250           This is necessary to run most binaries. Linux does not currently
2251           support floating point hardware so you need to say Y here even if
2252           your machine has an FPA or floating point co-processor podule.
2253
2254           You may say N here if you are going to load the Acorn FPEmulator
2255           early in the bootup.
2256
2257 config FPE_NWFPE_XP
2258         bool "Support extended precision"
2259         depends on FPE_NWFPE
2260         help
2261           Say Y to include 80-bit support in the kernel floating-point
2262           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2263           Note that gcc does not generate 80-bit operations by default,
2264           so in most cases this option only enlarges the size of the
2265           floating point emulator without any good reason.
2266
2267           You almost surely want to say N here.
2268
2269 config FPE_FASTFPE
2270         bool "FastFPE math emulation (EXPERIMENTAL)"
2271         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2272         ---help---
2273           Say Y here to include the FAST floating point emulator in the kernel.
2274           This is an experimental much faster emulator which now also has full
2275           precision for the mantissa.  It does not support any exceptions.
2276           It is very simple, and approximately 3-6 times faster than NWFPE.
2277
2278           It should be sufficient for most programs.  It may be not suitable
2279           for scientific calculations, but you have to check this for yourself.
2280           If you do not feel you need a faster FP emulation you should better
2281           choose NWFPE.
2282
2283 config VFP
2284         bool "VFP-format floating point maths"
2285         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2286         help
2287           Say Y to include VFP support code in the kernel. This is needed
2288           if your hardware includes a VFP unit.
2289
2290           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2291           release notes and additional status information.
2292
2293           Say N if your target does not have VFP hardware.
2294
2295 config VFPv3
2296         bool
2297         depends on VFP
2298         default y if CPU_V7
2299
2300 config NEON
2301         bool "Advanced SIMD (NEON) Extension support"
2302         depends on VFPv3 && CPU_V7
2303         help
2304           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2305           Extension.
2306
2307 endmenu
2308
2309 menu "Userspace binary formats"
2310
2311 source "fs/Kconfig.binfmt"
2312
2313 config ARTHUR
2314         tristate "RISC OS personality"
2315         depends on !AEABI
2316         help
2317           Say Y here to include the kernel code necessary if you want to run
2318           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2319           experimental; if this sounds frightening, say N and sleep in peace.
2320           You can also say M here to compile this support as a module (which
2321           will be called arthur).
2322
2323 endmenu
2324
2325 menu "Power management options"
2326
2327 source "kernel/power/Kconfig"
2328
2329 config ARCH_SUSPEND_POSSIBLE
2330         depends on !ARCH_S5PC100
2331         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2332                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2333         def_bool y
2334
2335 config ARM_CPU_SUSPEND
2336         def_bool PM_SLEEP
2337
2338 endmenu
2339
2340 source "net/Kconfig"
2341
2342 source "drivers/Kconfig"
2343
2344 source "fs/Kconfig"
2345
2346 source "arch/arm/Kconfig.debug"
2347
2348 source "security/Kconfig"
2349
2350 source "crypto/Kconfig"
2351
2352 source "lib/Kconfig"
2353
2354 source "arch/arm/kvm/Kconfig"