]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/arm/Kconfig
Merge tag 'irq-s3c24xx-for-v3.10' of git://git.kernel.org/pub/scm/linux/kernel/git...
[karo-tx-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_STRNCPY_FROM_USER
19         select GENERIC_STRNLEN_USER
20         select HARDIRQS_SW_RESEND
21         select HAVE_AOUT
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_SECCOMP_FILTER
25         select HAVE_ARCH_TRACEHOOK
26         select HAVE_BPF_JIT
27         select HAVE_C_RECORDMCOUNT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_DMA_API_DEBUG
30         select HAVE_DMA_ATTRS
31         select HAVE_DMA_CONTIGUOUS if MMU
32         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
33         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
34         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
35         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
36         select HAVE_GENERIC_DMA_COHERENT
37         select HAVE_GENERIC_HARDIRQS
38         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
39         select HAVE_IDE if PCI || ISA || PCMCIA
40         select HAVE_KERNEL_GZIP
41         select HAVE_KERNEL_LZMA
42         select HAVE_KERNEL_LZO
43         select HAVE_KERNEL_XZ
44         select HAVE_KPROBES if !XIP_KERNEL
45         select HAVE_KRETPROBES if (HAVE_KPROBES)
46         select HAVE_MEMBLOCK
47         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
48         select HAVE_PERF_EVENTS
49         select HAVE_REGS_AND_STACK_ACCESS_API
50         select HAVE_SYSCALL_TRACEPOINTS
51         select HAVE_UID16
52         select KTIME_SCALAR
53         select PERF_USE_VMALLOC
54         select RTC_LIB
55         select SYS_SUPPORTS_APM_EMULATION
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select MODULES_USE_ELF_REL
58         select CLONE_BACKWARDS
59         select OLD_SIGSUSPEND3
60         select OLD_SIGACTION
61         help
62           The ARM series is a line of low-power-consumption RISC chip designs
63           licensed by ARM Ltd and targeted at embedded applications and
64           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
65           manufactured, but legacy ARM-based PC hardware remains popular in
66           Europe.  There is an ARM Linux project with a web page at
67           <http://www.arm.linux.org.uk/>.
68
69 config ARM_HAS_SG_CHAIN
70         bool
71
72 config NEED_SG_DMA_LENGTH
73         bool
74
75 config ARM_DMA_USE_IOMMU
76         bool
77         select ARM_HAS_SG_CHAIN
78         select NEED_SG_DMA_LENGTH
79
80 if ARM_DMA_USE_IOMMU
81
82 config ARM_DMA_IOMMU_ALIGNMENT
83         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
84         range 4 9
85         default 8
86         help
87           DMA mapping framework by default aligns all buffers to the smallest
88           PAGE_SIZE order which is greater than or equal to the requested buffer
89           size. This works well for buffers up to a few hundreds kilobytes, but
90           for larger buffers it just a waste of address space. Drivers which has
91           relatively small addressing window (like 64Mib) might run out of
92           virtual space with just a few allocations.
93
94           With this parameter you can specify the maximum PAGE_SIZE order for
95           DMA IOMMU buffers. Larger buffers will be aligned only to this
96           specified order. The order is expressed as a power of two multiplied
97           by the PAGE_SIZE.
98
99 endif
100
101 config HAVE_PWM
102         bool
103
104 config MIGHT_HAVE_PCI
105         bool
106
107 config SYS_SUPPORTS_APM_EMULATION
108         bool
109
110 config GENERIC_GPIO
111         bool
112
113 config HAVE_TCM
114         bool
115         select GENERIC_ALLOCATOR
116
117 config HAVE_PROC_CPU
118         bool
119
120 config NO_IOPORT
121         bool
122
123 config EISA
124         bool
125         ---help---
126           The Extended Industry Standard Architecture (EISA) bus was
127           developed as an open alternative to the IBM MicroChannel bus.
128
129           The EISA bus provided some of the features of the IBM MicroChannel
130           bus while maintaining backward compatibility with cards made for
131           the older ISA bus.  The EISA bus saw limited use between 1988 and
132           1995 when it was made obsolete by the PCI bus.
133
134           Say Y here if you are building a kernel for an EISA-based machine.
135
136           Otherwise, say N.
137
138 config SBUS
139         bool
140
141 config STACKTRACE_SUPPORT
142         bool
143         default y
144
145 config HAVE_LATENCYTOP_SUPPORT
146         bool
147         depends on !SMP
148         default y
149
150 config LOCKDEP_SUPPORT
151         bool
152         default y
153
154 config TRACE_IRQFLAGS_SUPPORT
155         bool
156         default y
157
158 config RWSEM_GENERIC_SPINLOCK
159         bool
160         default y
161
162 config RWSEM_XCHGADD_ALGORITHM
163         bool
164
165 config ARCH_HAS_ILOG2_U32
166         bool
167
168 config ARCH_HAS_ILOG2_U64
169         bool
170
171 config ARCH_HAS_CPUFREQ
172         bool
173         help
174           Internal node to signify that the ARCH has CPUFREQ support
175           and that the relevant menu configurations are displayed for
176           it.
177
178 config GENERIC_HWEIGHT
179         bool
180         default y
181
182 config GENERIC_CALIBRATE_DELAY
183         bool
184         default y
185
186 config ARCH_MAY_HAVE_PC_FDC
187         bool
188
189 config ZONE_DMA
190         bool
191
192 config NEED_DMA_MAP_STATE
193        def_bool y
194
195 config ARCH_HAS_DMA_SET_COHERENT_MASK
196         bool
197
198 config GENERIC_ISA_DMA
199         bool
200
201 config FIQ
202         bool
203
204 config NEED_RET_TO_USER
205         bool
206
207 config ARCH_MTD_XIP
208         bool
209
210 config VECTORS_BASE
211         hex
212         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
213         default DRAM_BASE if REMAP_VECTORS_TO_RAM
214         default 0x00000000
215         help
216           The base address of exception vectors.
217
218 config ARM_PATCH_PHYS_VIRT
219         bool "Patch physical to virtual translations at runtime" if EMBEDDED
220         default y
221         depends on !XIP_KERNEL && MMU
222         depends on !ARCH_REALVIEW || !SPARSEMEM
223         help
224           Patch phys-to-virt and virt-to-phys translation functions at
225           boot and module load time according to the position of the
226           kernel in system memory.
227
228           This can only be used with non-XIP MMU kernels where the base
229           of physical memory is at a 16MB boundary.
230
231           Only disable this option if you know that you do not require
232           this feature (eg, building a kernel for a single machine) and
233           you need to shrink the kernel to the minimal size.
234
235 config NEED_MACH_GPIO_H
236         bool
237         help
238           Select this when mach/gpio.h is required to provide special
239           definitions for this platform. The need for mach/gpio.h should
240           be avoided when possible.
241
242 config NEED_MACH_IO_H
243         bool
244         help
245           Select this when mach/io.h is required to provide special
246           definitions for this platform.  The need for mach/io.h should
247           be avoided when possible.
248
249 config NEED_MACH_MEMORY_H
250         bool
251         help
252           Select this when mach/memory.h is required to provide special
253           definitions for this platform.  The need for mach/memory.h should
254           be avoided when possible.
255
256 config PHYS_OFFSET
257         hex "Physical address of main memory" if MMU
258         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
259         default DRAM_BASE if !MMU
260         help
261           Please provide the physical address corresponding to the
262           location of main memory in your system.
263
264 config GENERIC_BUG
265         def_bool y
266         depends on BUG
267
268 source "init/Kconfig"
269
270 source "kernel/Kconfig.freezer"
271
272 menu "System Type"
273
274 config MMU
275         bool "MMU-based Paged Memory Management Support"
276         default y
277         help
278           Select if you want MMU-based virtualised addressing space
279           support by paged memory management. If unsure, say 'Y'.
280
281 #
282 # The "ARM system type" choice list is ordered alphabetically by option
283 # text.  Please add new entries in the option alphabetic order.
284 #
285 choice
286         prompt "ARM system type"
287         default ARCH_VERSATILE if !MMU
288         default ARCH_MULTIPLATFORM if MMU
289
290 config ARCH_MULTIPLATFORM
291         bool "Allow multiple platforms to be selected"
292         depends on MMU
293         select ARM_PATCH_PHYS_VIRT
294         select AUTO_ZRELADDR
295         select COMMON_CLK
296         select MULTI_IRQ_HANDLER
297         select SPARSE_IRQ
298         select USE_OF
299
300 config ARCH_INTEGRATOR
301         bool "ARM Ltd. Integrator family"
302         select ARCH_HAS_CPUFREQ
303         select ARM_AMBA
304         select COMMON_CLK
305         select COMMON_CLK_VERSATILE
306         select GENERIC_CLOCKEVENTS
307         select HAVE_TCM
308         select ICST
309         select MULTI_IRQ_HANDLER
310         select NEED_MACH_MEMORY_H
311         select PLAT_VERSATILE
312         select SPARSE_IRQ
313         select VERSATILE_FPGA_IRQ
314         help
315           Support for ARM's Integrator platform.
316
317 config ARCH_REALVIEW
318         bool "ARM Ltd. RealView family"
319         select ARCH_WANT_OPTIONAL_GPIOLIB
320         select ARM_AMBA
321         select ARM_TIMER_SP804
322         select COMMON_CLK
323         select COMMON_CLK_VERSATILE
324         select GENERIC_CLOCKEVENTS
325         select GPIO_PL061 if GPIOLIB
326         select ICST
327         select NEED_MACH_MEMORY_H
328         select PLAT_VERSATILE
329         select PLAT_VERSATILE_CLCD
330         help
331           This enables support for ARM Ltd RealView boards.
332
333 config ARCH_VERSATILE
334         bool "ARM Ltd. Versatile family"
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         select ARM_AMBA
337         select ARM_TIMER_SP804
338         select ARM_VIC
339         select CLKDEV_LOOKUP
340         select GENERIC_CLOCKEVENTS
341         select HAVE_MACH_CLKDEV
342         select ICST
343         select PLAT_VERSATILE
344         select PLAT_VERSATILE_CLCD
345         select PLAT_VERSATILE_CLOCK
346         select VERSATILE_FPGA_IRQ
347         help
348           This enables support for ARM Ltd Versatile board.
349
350 config ARCH_AT91
351         bool "Atmel AT91"
352         select ARCH_REQUIRE_GPIOLIB
353         select CLKDEV_LOOKUP
354         select HAVE_CLK
355         select IRQ_DOMAIN
356         select NEED_MACH_GPIO_H
357         select NEED_MACH_IO_H if PCCARD
358         select PINCTRL
359         select PINCTRL_AT91 if USE_OF
360         help
361           This enables support for systems based on Atmel
362           AT91RM9200 and AT91SAM9* processors.
363
364 config ARCH_BCM2835
365         bool "Broadcom BCM2835 family"
366         select ARCH_REQUIRE_GPIOLIB
367         select ARM_AMBA
368         select ARM_ERRATA_411920
369         select ARM_TIMER_SP804
370         select CLKDEV_LOOKUP
371         select CLKSRC_OF
372         select COMMON_CLK
373         select CPU_V6
374         select GENERIC_CLOCKEVENTS
375         select MULTI_IRQ_HANDLER
376         select PINCTRL
377         select PINCTRL_BCM2835
378         select SPARSE_IRQ
379         select USE_OF
380         help
381           This enables support for the Broadcom BCM2835 SoC. This SoC is
382           use in the Raspberry Pi, and Roku 2 devices.
383
384 config ARCH_CNS3XXX
385         bool "Cavium Networks CNS3XXX family"
386         select ARM_GIC
387         select CPU_V6K
388         select GENERIC_CLOCKEVENTS
389         select MIGHT_HAVE_CACHE_L2X0
390         select MIGHT_HAVE_PCI
391         select PCI_DOMAINS if PCI
392         help
393           Support for Cavium Networks CNS3XXX platform.
394
395 config ARCH_CLPS711X
396         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
397         select ARCH_REQUIRE_GPIOLIB
398         select AUTO_ZRELADDR
399         select CLKDEV_LOOKUP
400         select COMMON_CLK
401         select CPU_ARM720T
402         select GENERIC_CLOCKEVENTS
403         select MULTI_IRQ_HANDLER
404         select NEED_MACH_MEMORY_H
405         select SPARSE_IRQ
406         help
407           Support for Cirrus Logic 711x/721x/731x based boards.
408
409 config ARCH_GEMINI
410         bool "Cortina Systems Gemini"
411         select ARCH_REQUIRE_GPIOLIB
412         select ARCH_USES_GETTIMEOFFSET
413         select CPU_FA526
414         help
415           Support for the Cortina Systems Gemini family SoCs
416
417 config ARCH_SIRF
418         bool "CSR SiRF"
419         select ARCH_REQUIRE_GPIOLIB
420         select AUTO_ZRELADDR
421         select COMMON_CLK
422         select GENERIC_CLOCKEVENTS
423         select GENERIC_IRQ_CHIP
424         select MIGHT_HAVE_CACHE_L2X0
425         select NO_IOPORT
426         select PINCTRL
427         select PINCTRL_SIRF
428         select USE_OF
429         help
430           Support for CSR SiRFprimaII/Marco/Polo platforms
431
432 config ARCH_EBSA110
433         bool "EBSA-110"
434         select ARCH_USES_GETTIMEOFFSET
435         select CPU_SA110
436         select ISA
437         select NEED_MACH_IO_H
438         select NEED_MACH_MEMORY_H
439         select NO_IOPORT
440         help
441           This is an evaluation board for the StrongARM processor available
442           from Digital. It has limited hardware on-board, including an
443           Ethernet interface, two PCMCIA sockets, two serial ports and a
444           parallel port.
445
446 config ARCH_EP93XX
447         bool "EP93xx-based"
448         select ARCH_HAS_HOLES_MEMORYMODEL
449         select ARCH_REQUIRE_GPIOLIB
450         select ARCH_USES_GETTIMEOFFSET
451         select ARM_AMBA
452         select ARM_VIC
453         select CLKDEV_LOOKUP
454         select CPU_ARM920T
455         select NEED_MACH_MEMORY_H
456         help
457           This enables support for the Cirrus EP93xx series of CPUs.
458
459 config ARCH_FOOTBRIDGE
460         bool "FootBridge"
461         select CPU_SA110
462         select FOOTBRIDGE
463         select GENERIC_CLOCKEVENTS
464         select HAVE_IDE
465         select NEED_MACH_IO_H if !MMU
466         select NEED_MACH_MEMORY_H
467         help
468           Support for systems based on the DC21285 companion chip
469           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
470
471 config ARCH_MXS
472         bool "Freescale MXS-based"
473         select ARCH_REQUIRE_GPIOLIB
474         select CLKDEV_LOOKUP
475         select CLKSRC_MMIO
476         select COMMON_CLK
477         select GENERIC_CLOCKEVENTS
478         select HAVE_CLK_PREPARE
479         select MULTI_IRQ_HANDLER
480         select PINCTRL
481         select SPARSE_IRQ
482         select USE_OF
483         help
484           Support for Freescale MXS-based family of processors
485
486 config ARCH_NETX
487         bool "Hilscher NetX based"
488         select ARM_VIC
489         select CLKSRC_MMIO
490         select CPU_ARM926T
491         select GENERIC_CLOCKEVENTS
492         help
493           This enables support for systems based on the Hilscher NetX Soc
494
495 config ARCH_H720X
496         bool "Hynix HMS720x-based"
497         select ARCH_USES_GETTIMEOFFSET
498         select CPU_ARM720T
499         select ISA_DMA_API
500         help
501           This enables support for systems based on the Hynix HMS720x
502
503 config ARCH_IOP13XX
504         bool "IOP13xx-based"
505         depends on MMU
506         select ARCH_SUPPORTS_MSI
507         select CPU_XSC3
508         select NEED_MACH_MEMORY_H
509         select NEED_RET_TO_USER
510         select PCI
511         select PLAT_IOP
512         select VMSPLIT_1G
513         help
514           Support for Intel's IOP13XX (XScale) family of processors.
515
516 config ARCH_IOP32X
517         bool "IOP32x-based"
518         depends on MMU
519         select ARCH_REQUIRE_GPIOLIB
520         select CPU_XSCALE
521         select NEED_MACH_GPIO_H
522         select NEED_RET_TO_USER
523         select PCI
524         select PLAT_IOP
525         help
526           Support for Intel's 80219 and IOP32X (XScale) family of
527           processors.
528
529 config ARCH_IOP33X
530         bool "IOP33x-based"
531         depends on MMU
532         select ARCH_REQUIRE_GPIOLIB
533         select CPU_XSCALE
534         select NEED_MACH_GPIO_H
535         select NEED_RET_TO_USER
536         select PCI
537         select PLAT_IOP
538         help
539           Support for Intel's IOP33X (XScale) family of processors.
540
541 config ARCH_IXP4XX
542         bool "IXP4xx-based"
543         depends on MMU
544         select ARCH_HAS_DMA_SET_COHERENT_MASK
545         select ARCH_REQUIRE_GPIOLIB
546         select CLKSRC_MMIO
547         select CPU_XSCALE
548         select DMABOUNCE if PCI
549         select GENERIC_CLOCKEVENTS
550         select MIGHT_HAVE_PCI
551         select NEED_MACH_IO_H
552         help
553           Support for Intel's IXP4XX (XScale) family of processors.
554
555 config ARCH_DOVE
556         bool "Marvell Dove"
557         select ARCH_REQUIRE_GPIOLIB
558         select CPU_V7
559         select GENERIC_CLOCKEVENTS
560         select MIGHT_HAVE_PCI
561         select PINCTRL
562         select PINCTRL_DOVE
563         select PLAT_ORION_LEGACY
564         select USB_ARCH_HAS_EHCI
565         help
566           Support for the Marvell Dove SoC 88AP510
567
568 config ARCH_KIRKWOOD
569         bool "Marvell Kirkwood"
570         select ARCH_REQUIRE_GPIOLIB
571         select CPU_FEROCEON
572         select GENERIC_CLOCKEVENTS
573         select PCI
574         select PCI_QUIRKS
575         select PINCTRL
576         select PINCTRL_KIRKWOOD
577         select PLAT_ORION_LEGACY
578         help
579           Support for the following Marvell Kirkwood series SoCs:
580           88F6180, 88F6192 and 88F6281.
581
582 config ARCH_MV78XX0
583         bool "Marvell MV78xx0"
584         select ARCH_REQUIRE_GPIOLIB
585         select CPU_FEROCEON
586         select GENERIC_CLOCKEVENTS
587         select PCI
588         select PLAT_ORION_LEGACY
589         help
590           Support for the following Marvell MV78xx0 series SoCs:
591           MV781x0, MV782x0.
592
593 config ARCH_ORION5X
594         bool "Marvell Orion"
595         depends on MMU
596         select ARCH_REQUIRE_GPIOLIB
597         select CPU_FEROCEON
598         select GENERIC_CLOCKEVENTS
599         select PCI
600         select PLAT_ORION_LEGACY
601         help
602           Support for the following Marvell Orion 5x series SoCs:
603           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
604           Orion-2 (5281), Orion-1-90 (6183).
605
606 config ARCH_MMP
607         bool "Marvell PXA168/910/MMP2"
608         depends on MMU
609         select ARCH_REQUIRE_GPIOLIB
610         select CLKDEV_LOOKUP
611         select GENERIC_ALLOCATOR
612         select GENERIC_CLOCKEVENTS
613         select GPIO_PXA
614         select IRQ_DOMAIN
615         select NEED_MACH_GPIO_H
616         select PINCTRL
617         select PLAT_PXA
618         select SPARSE_IRQ
619         help
620           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
621
622 config ARCH_KS8695
623         bool "Micrel/Kendin KS8695"
624         select ARCH_REQUIRE_GPIOLIB
625         select CLKSRC_MMIO
626         select CPU_ARM922T
627         select GENERIC_CLOCKEVENTS
628         select NEED_MACH_MEMORY_H
629         help
630           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
631           System-on-Chip devices.
632
633 config ARCH_W90X900
634         bool "Nuvoton W90X900 CPU"
635         select ARCH_REQUIRE_GPIOLIB
636         select CLKDEV_LOOKUP
637         select CLKSRC_MMIO
638         select CPU_ARM926T
639         select GENERIC_CLOCKEVENTS
640         help
641           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
642           At present, the w90x900 has been renamed nuc900, regarding
643           the ARM series product line, you can login the following
644           link address to know more.
645
646           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
647                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
648
649 config ARCH_LPC32XX
650         bool "NXP LPC32XX"
651         select ARCH_REQUIRE_GPIOLIB
652         select ARM_AMBA
653         select CLKDEV_LOOKUP
654         select CLKSRC_MMIO
655         select CPU_ARM926T
656         select GENERIC_CLOCKEVENTS
657         select HAVE_IDE
658         select HAVE_PWM
659         select USB_ARCH_HAS_OHCI
660         select USE_OF
661         help
662           Support for the NXP LPC32XX family of processors
663
664 config ARCH_TEGRA
665         bool "NVIDIA Tegra"
666         select ARCH_HAS_CPUFREQ
667         select ARCH_REQUIRE_GPIOLIB
668         select CLKDEV_LOOKUP
669         select CLKSRC_MMIO
670         select CLKSRC_OF
671         select COMMON_CLK
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SMP
675         select MIGHT_HAVE_CACHE_L2X0
676         select SOC_BUS
677         select SPARSE_IRQ
678         select USE_OF
679         help
680           This enables support for NVIDIA Tegra based systems (Tegra APX,
681           Tegra 6xx and Tegra 2 series).
682
683 config ARCH_PXA
684         bool "PXA2xx/PXA3xx-based"
685         depends on MMU
686         select ARCH_HAS_CPUFREQ
687         select ARCH_MTD_XIP
688         select ARCH_REQUIRE_GPIOLIB
689         select ARM_CPU_SUSPEND if PM
690         select AUTO_ZRELADDR
691         select CLKDEV_LOOKUP
692         select CLKSRC_MMIO
693         select GENERIC_CLOCKEVENTS
694         select GPIO_PXA
695         select HAVE_IDE
696         select MULTI_IRQ_HANDLER
697         select NEED_MACH_GPIO_H
698         select PLAT_PXA
699         select SPARSE_IRQ
700         help
701           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
702
703 config ARCH_MSM
704         bool "Qualcomm MSM"
705         select ARCH_REQUIRE_GPIOLIB
706         select CLKDEV_LOOKUP
707         select GENERIC_CLOCKEVENTS
708         select HAVE_CLK
709         help
710           Support for Qualcomm MSM/QSD based systems.  This runs on the
711           apps processor of the MSM/QSD and depends on a shared memory
712           interface to the modem processor which runs the baseband
713           stack and controls some vital subsystems
714           (clock and power control, etc).
715
716 config ARCH_SHMOBILE
717         bool "Renesas SH-Mobile / R-Mobile"
718         select CLKDEV_LOOKUP
719         select GENERIC_CLOCKEVENTS
720         select HAVE_CLK
721         select HAVE_MACH_CLKDEV
722         select HAVE_SMP
723         select MIGHT_HAVE_CACHE_L2X0
724         select MULTI_IRQ_HANDLER
725         select NEED_MACH_MEMORY_H
726         select NO_IOPORT
727         select PINCTRL
728         select PM_GENERIC_DOMAINS if PM
729         select SPARSE_IRQ
730         help
731           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
732
733 config ARCH_RPC
734         bool "RiscPC"
735         select ARCH_ACORN
736         select ARCH_MAY_HAVE_PC_FDC
737         select ARCH_SPARSEMEM_ENABLE
738         select ARCH_USES_GETTIMEOFFSET
739         select FIQ
740         select HAVE_IDE
741         select HAVE_PATA_PLATFORM
742         select ISA_DMA_API
743         select NEED_MACH_IO_H
744         select NEED_MACH_MEMORY_H
745         select NO_IOPORT
746         select VIRT_TO_BUS
747         help
748           On the Acorn Risc-PC, Linux can support the internal IDE disk and
749           CD-ROM interface, serial and parallel port, and the floppy drive.
750
751 config ARCH_SA1100
752         bool "SA1100-based"
753         select ARCH_HAS_CPUFREQ
754         select ARCH_MTD_XIP
755         select ARCH_REQUIRE_GPIOLIB
756         select ARCH_SPARSEMEM_ENABLE
757         select CLKDEV_LOOKUP
758         select CLKSRC_MMIO
759         select CPU_FREQ
760         select CPU_SA1100
761         select GENERIC_CLOCKEVENTS
762         select HAVE_IDE
763         select ISA
764         select NEED_MACH_GPIO_H
765         select NEED_MACH_MEMORY_H
766         select SPARSE_IRQ
767         help
768           Support for StrongARM 11x0 based boards.
769
770 config ARCH_S3C24XX
771         bool "Samsung S3C24XX SoCs"
772         select ARCH_HAS_CPUFREQ
773         select CLKDEV_LOOKUP
774         select CLKSRC_MMIO
775         select GENERIC_CLOCKEVENTS
776         select GENERIC_GPIO
777         select HAVE_CLK
778         select HAVE_S3C2410_I2C if I2C
779         select HAVE_S3C2410_WATCHDOG if WATCHDOG
780         select HAVE_S3C_RTC if RTC_CLASS
781         select MULTI_IRQ_HANDLER
782         select NEED_MACH_GPIO_H
783         select NEED_MACH_IO_H
784         help
785           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
786           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
787           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
788           Samsung SMDK2410 development board (and derivatives).
789
790 config ARCH_S3C64XX
791         bool "Samsung S3C64XX"
792         select ARCH_HAS_CPUFREQ
793         select ARCH_REQUIRE_GPIOLIB
794         select ARM_VIC
795         select CLKDEV_LOOKUP
796         select CLKSRC_MMIO
797         select CPU_V6
798         select GENERIC_CLOCKEVENTS
799         select HAVE_CLK
800         select HAVE_S3C2410_I2C if I2C
801         select HAVE_S3C2410_WATCHDOG if WATCHDOG
802         select HAVE_TCM
803         select NEED_MACH_GPIO_H
804         select NO_IOPORT
805         select PLAT_SAMSUNG
806         select S3C_DEV_NAND
807         select S3C_GPIO_TRACK
808         select SAMSUNG_CLKSRC
809         select SAMSUNG_GPIOLIB_4BIT
810         select SAMSUNG_IRQ_VIC_TIMER
811         select USB_ARCH_HAS_OHCI
812         help
813           Samsung S3C64XX series based systems
814
815 config ARCH_S5P64X0
816         bool "Samsung S5P6440 S5P6450"
817         select CLKDEV_LOOKUP
818         select CLKSRC_MMIO
819         select CPU_V6
820         select GENERIC_CLOCKEVENTS
821         select HAVE_CLK
822         select HAVE_S3C2410_I2C if I2C
823         select HAVE_S3C2410_WATCHDOG if WATCHDOG
824         select HAVE_S3C_RTC if RTC_CLASS
825         select NEED_MACH_GPIO_H
826         help
827           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
828           SMDK6450.
829
830 config ARCH_S5PC100
831         bool "Samsung S5PC100"
832         select CLKDEV_LOOKUP
833         select CLKSRC_MMIO
834         select CPU_V7
835         select GENERIC_CLOCKEVENTS
836         select GENERIC_GPIO
837         select HAVE_CLK
838         select HAVE_S3C2410_I2C if I2C
839         select HAVE_S3C2410_WATCHDOG if WATCHDOG
840         select HAVE_S3C_RTC if RTC_CLASS
841         select NEED_MACH_GPIO_H
842         help
843           Samsung S5PC100 series based systems
844
845 config ARCH_S5PV210
846         bool "Samsung S5PV210/S5PC110"
847         select ARCH_HAS_CPUFREQ
848         select ARCH_HAS_HOLES_MEMORYMODEL
849         select ARCH_SPARSEMEM_ENABLE
850         select CLKDEV_LOOKUP
851         select CLKSRC_MMIO
852         select CPU_V7
853         select GENERIC_CLOCKEVENTS
854         select HAVE_CLK
855         select HAVE_S3C2410_I2C if I2C
856         select HAVE_S3C2410_WATCHDOG if WATCHDOG
857         select HAVE_S3C_RTC if RTC_CLASS
858         select NEED_MACH_GPIO_H
859         select NEED_MACH_MEMORY_H
860         help
861           Samsung S5PV210/S5PC110 series based systems
862
863 config ARCH_EXYNOS
864         bool "Samsung EXYNOS"
865         select ARCH_HAS_CPUFREQ
866         select ARCH_HAS_HOLES_MEMORYMODEL
867         select ARCH_SPARSEMEM_ENABLE
868         select CLKDEV_LOOKUP
869         select CPU_V7
870         select GENERIC_CLOCKEVENTS
871         select HAVE_CLK
872         select HAVE_S3C2410_I2C if I2C
873         select HAVE_S3C2410_WATCHDOG if WATCHDOG
874         select HAVE_S3C_RTC if RTC_CLASS
875         select NEED_MACH_GPIO_H
876         select NEED_MACH_MEMORY_H
877         help
878           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
879
880 config ARCH_SHARK
881         bool "Shark"
882         select ARCH_USES_GETTIMEOFFSET
883         select CPU_SA110
884         select ISA
885         select ISA_DMA
886         select NEED_MACH_MEMORY_H
887         select PCI
888         select VIRT_TO_BUS
889         select ZONE_DMA
890         help
891           Support for the StrongARM based Digital DNARD machine, also known
892           as "Shark" (<http://www.shark-linux.de/shark.html>).
893
894 config ARCH_U300
895         bool "ST-Ericsson U300 Series"
896         depends on MMU
897         select ARCH_REQUIRE_GPIOLIB
898         select ARM_AMBA
899         select ARM_PATCH_PHYS_VIRT
900         select ARM_VIC
901         select CLKDEV_LOOKUP
902         select CLKSRC_MMIO
903         select COMMON_CLK
904         select CPU_ARM926T
905         select GENERIC_CLOCKEVENTS
906         select HAVE_TCM
907         select SPARSE_IRQ
908         help
909           Support for ST-Ericsson U300 series mobile platforms.
910
911 config ARCH_U8500
912         bool "ST-Ericsson U8500 Series"
913         depends on MMU
914         select ARCH_HAS_CPUFREQ
915         select ARCH_REQUIRE_GPIOLIB
916         select ARM_AMBA
917         select CLKDEV_LOOKUP
918         select CPU_V7
919         select GENERIC_CLOCKEVENTS
920         select HAVE_SMP
921         select MIGHT_HAVE_CACHE_L2X0
922         select SPARSE_IRQ
923         help
924           Support for ST-Ericsson's Ux500 architecture
925
926 config ARCH_NOMADIK
927         bool "STMicroelectronics Nomadik"
928         select ARCH_REQUIRE_GPIOLIB
929         select ARM_AMBA
930         select ARM_VIC
931         select CLKSRC_NOMADIK_MTU
932         select COMMON_CLK
933         select CPU_ARM926T
934         select GENERIC_CLOCKEVENTS
935         select MIGHT_HAVE_CACHE_L2X0
936         select USE_OF
937         select PINCTRL
938         select PINCTRL_STN8815
939         select SPARSE_IRQ
940         help
941           Support for the Nomadik platform by ST-Ericsson
942
943 config PLAT_SPEAR
944         bool "ST SPEAr"
945         select ARCH_HAS_CPUFREQ
946         select ARCH_REQUIRE_GPIOLIB
947         select ARM_AMBA
948         select CLKDEV_LOOKUP
949         select CLKSRC_MMIO
950         select COMMON_CLK
951         select GENERIC_CLOCKEVENTS
952         select HAVE_CLK
953         help
954           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
955
956 config ARCH_DAVINCI
957         bool "TI DaVinci"
958         select ARCH_HAS_HOLES_MEMORYMODEL
959         select ARCH_REQUIRE_GPIOLIB
960         select CLKDEV_LOOKUP
961         select GENERIC_ALLOCATOR
962         select GENERIC_CLOCKEVENTS
963         select GENERIC_IRQ_CHIP
964         select HAVE_IDE
965         select NEED_MACH_GPIO_H
966         select USE_OF
967         select ZONE_DMA
968         help
969           Support for TI's DaVinci platform.
970
971 config ARCH_OMAP1
972         bool "TI OMAP1"
973         depends on MMU
974         select ARCH_HAS_CPUFREQ
975         select ARCH_HAS_HOLES_MEMORYMODEL
976         select ARCH_OMAP
977         select ARCH_REQUIRE_GPIOLIB
978         select CLKDEV_LOOKUP
979         select CLKSRC_MMIO
980         select GENERIC_CLOCKEVENTS
981         select GENERIC_IRQ_CHIP
982         select HAVE_CLK
983         select HAVE_IDE
984         select IRQ_DOMAIN
985         select NEED_MACH_IO_H if PCCARD
986         select NEED_MACH_MEMORY_H
987         help
988           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
989
990 endchoice
991
992 menu "Multiple platform selection"
993         depends on ARCH_MULTIPLATFORM
994
995 comment "CPU Core family selection"
996
997 config ARCH_MULTI_V4
998         bool "ARMv4 based platforms (FA526, StrongARM)"
999         depends on !ARCH_MULTI_V6_V7
1000         select ARCH_MULTI_V4_V5
1001
1002 config ARCH_MULTI_V4T
1003         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
1004         depends on !ARCH_MULTI_V6_V7
1005         select ARCH_MULTI_V4_V5
1006
1007 config ARCH_MULTI_V5
1008         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
1009         depends on !ARCH_MULTI_V6_V7
1010         select ARCH_MULTI_V4_V5
1011
1012 config ARCH_MULTI_V4_V5
1013         bool
1014
1015 config ARCH_MULTI_V6
1016         bool "ARMv6 based platforms (ARM11)"
1017         select ARCH_MULTI_V6_V7
1018         select CPU_V6
1019
1020 config ARCH_MULTI_V7
1021         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
1022         default y
1023         select ARCH_MULTI_V6_V7
1024         select ARCH_VEXPRESS
1025         select CPU_V7
1026
1027 config ARCH_MULTI_V6_V7
1028         bool
1029
1030 config ARCH_MULTI_CPU_AUTO
1031         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1032         select ARCH_MULTI_V5
1033
1034 endmenu
1035
1036 #
1037 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1038 # Kconfigs may be included either alphabetically (according to the
1039 # plat- suffix) or along side the corresponding mach-* source.
1040 #
1041 source "arch/arm/mach-mvebu/Kconfig"
1042
1043 source "arch/arm/mach-at91/Kconfig"
1044
1045 source "arch/arm/mach-bcm/Kconfig"
1046
1047 source "arch/arm/mach-clps711x/Kconfig"
1048
1049 source "arch/arm/mach-cns3xxx/Kconfig"
1050
1051 source "arch/arm/mach-davinci/Kconfig"
1052
1053 source "arch/arm/mach-dove/Kconfig"
1054
1055 source "arch/arm/mach-ep93xx/Kconfig"
1056
1057 source "arch/arm/mach-footbridge/Kconfig"
1058
1059 source "arch/arm/mach-gemini/Kconfig"
1060
1061 source "arch/arm/mach-h720x/Kconfig"
1062
1063 source "arch/arm/mach-highbank/Kconfig"
1064
1065 source "arch/arm/mach-integrator/Kconfig"
1066
1067 source "arch/arm/mach-iop32x/Kconfig"
1068
1069 source "arch/arm/mach-iop33x/Kconfig"
1070
1071 source "arch/arm/mach-iop13xx/Kconfig"
1072
1073 source "arch/arm/mach-ixp4xx/Kconfig"
1074
1075 source "arch/arm/mach-kirkwood/Kconfig"
1076
1077 source "arch/arm/mach-ks8695/Kconfig"
1078
1079 source "arch/arm/mach-msm/Kconfig"
1080
1081 source "arch/arm/mach-mv78xx0/Kconfig"
1082
1083 source "arch/arm/mach-imx/Kconfig"
1084
1085 source "arch/arm/mach-mxs/Kconfig"
1086
1087 source "arch/arm/mach-netx/Kconfig"
1088
1089 source "arch/arm/mach-nomadik/Kconfig"
1090
1091 source "arch/arm/plat-omap/Kconfig"
1092
1093 source "arch/arm/mach-omap1/Kconfig"
1094
1095 source "arch/arm/mach-omap2/Kconfig"
1096
1097 source "arch/arm/mach-orion5x/Kconfig"
1098
1099 source "arch/arm/mach-picoxcell/Kconfig"
1100
1101 source "arch/arm/mach-pxa/Kconfig"
1102 source "arch/arm/plat-pxa/Kconfig"
1103
1104 source "arch/arm/mach-mmp/Kconfig"
1105
1106 source "arch/arm/mach-realview/Kconfig"
1107
1108 source "arch/arm/mach-sa1100/Kconfig"
1109
1110 source "arch/arm/plat-samsung/Kconfig"
1111
1112 source "arch/arm/mach-socfpga/Kconfig"
1113
1114 source "arch/arm/plat-spear/Kconfig"
1115
1116 source "arch/arm/mach-s3c24xx/Kconfig"
1117
1118 if ARCH_S3C64XX
1119 source "arch/arm/mach-s3c64xx/Kconfig"
1120 endif
1121
1122 source "arch/arm/mach-s5p64x0/Kconfig"
1123
1124 source "arch/arm/mach-s5pc100/Kconfig"
1125
1126 source "arch/arm/mach-s5pv210/Kconfig"
1127
1128 source "arch/arm/mach-exynos/Kconfig"
1129
1130 source "arch/arm/mach-shmobile/Kconfig"
1131
1132 source "arch/arm/mach-sunxi/Kconfig"
1133
1134 source "arch/arm/mach-prima2/Kconfig"
1135
1136 source "arch/arm/mach-tegra/Kconfig"
1137
1138 source "arch/arm/mach-u300/Kconfig"
1139
1140 source "arch/arm/mach-ux500/Kconfig"
1141
1142 source "arch/arm/mach-versatile/Kconfig"
1143
1144 source "arch/arm/mach-vexpress/Kconfig"
1145 source "arch/arm/plat-versatile/Kconfig"
1146
1147 source "arch/arm/mach-virt/Kconfig"
1148
1149 source "arch/arm/mach-vt8500/Kconfig"
1150
1151 source "arch/arm/mach-w90x900/Kconfig"
1152
1153 source "arch/arm/mach-zynq/Kconfig"
1154
1155 # Definitions to make life easier
1156 config ARCH_ACORN
1157         bool
1158
1159 config PLAT_IOP
1160         bool
1161         select GENERIC_CLOCKEVENTS
1162
1163 config PLAT_ORION
1164         bool
1165         select CLKSRC_MMIO
1166         select COMMON_CLK
1167         select GENERIC_IRQ_CHIP
1168         select IRQ_DOMAIN
1169
1170 config PLAT_ORION_LEGACY
1171         bool
1172         select PLAT_ORION
1173
1174 config PLAT_PXA
1175         bool
1176
1177 config PLAT_VERSATILE
1178         bool
1179
1180 config ARM_TIMER_SP804
1181         bool
1182         select CLKSRC_MMIO
1183         select HAVE_SCHED_CLOCK
1184
1185 source arch/arm/mm/Kconfig
1186
1187 config ARM_NR_BANKS
1188         int
1189         default 16 if ARCH_EP93XX
1190         default 8
1191
1192 config IWMMXT
1193         bool "Enable iWMMXt support"
1194         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1195         default y if PXA27x || PXA3xx || ARCH_MMP
1196         help
1197           Enable support for iWMMXt context switching at run time if
1198           running on a CPU that supports it.
1199
1200 config XSCALE_PMU
1201         bool
1202         depends on CPU_XSCALE
1203         default y
1204
1205 config MULTI_IRQ_HANDLER
1206         bool
1207         help
1208           Allow each machine to specify it's own IRQ handler at run time.
1209
1210 if !MMU
1211 source "arch/arm/Kconfig-nommu"
1212 endif
1213
1214 config ARM_ERRATA_326103
1215         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1216         depends on CPU_V6
1217         help
1218           Executing a SWP instruction to read-only memory does not set bit 11
1219           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1220           treat the access as a read, preventing a COW from occurring and
1221           causing the faulting task to livelock.
1222
1223 config ARM_ERRATA_411920
1224         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1225         depends on CPU_V6 || CPU_V6K
1226         help
1227           Invalidation of the Instruction Cache operation can
1228           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1229           It does not affect the MPCore. This option enables the ARM Ltd.
1230           recommended workaround.
1231
1232 config ARM_ERRATA_430973
1233         bool "ARM errata: Stale prediction on replaced interworking branch"
1234         depends on CPU_V7
1235         help
1236           This option enables the workaround for the 430973 Cortex-A8
1237           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1238           interworking branch is replaced with another code sequence at the
1239           same virtual address, whether due to self-modifying code or virtual
1240           to physical address re-mapping, Cortex-A8 does not recover from the
1241           stale interworking branch prediction. This results in Cortex-A8
1242           executing the new code sequence in the incorrect ARM or Thumb state.
1243           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1244           and also flushes the branch target cache at every context switch.
1245           Note that setting specific bits in the ACTLR register may not be
1246           available in non-secure mode.
1247
1248 config ARM_ERRATA_458693
1249         bool "ARM errata: Processor deadlock when a false hazard is created"
1250         depends on CPU_V7
1251         depends on !ARCH_MULTIPLATFORM
1252         help
1253           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1254           erratum. For very specific sequences of memory operations, it is
1255           possible for a hazard condition intended for a cache line to instead
1256           be incorrectly associated with a different cache line. This false
1257           hazard might then cause a processor deadlock. The workaround enables
1258           the L1 caching of the NEON accesses and disables the PLD instruction
1259           in the ACTLR register. Note that setting specific bits in the ACTLR
1260           register may not be available in non-secure mode.
1261
1262 config ARM_ERRATA_460075
1263         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1264         depends on CPU_V7
1265         depends on !ARCH_MULTIPLATFORM
1266         help
1267           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1268           erratum. Any asynchronous access to the L2 cache may encounter a
1269           situation in which recent store transactions to the L2 cache are lost
1270           and overwritten with stale memory contents from external memory. The
1271           workaround disables the write-allocate mode for the L2 cache via the
1272           ACTLR register. Note that setting specific bits in the ACTLR register
1273           may not be available in non-secure mode.
1274
1275 config ARM_ERRATA_742230
1276         bool "ARM errata: DMB operation may be faulty"
1277         depends on CPU_V7 && SMP
1278         depends on !ARCH_MULTIPLATFORM
1279         help
1280           This option enables the workaround for the 742230 Cortex-A9
1281           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1282           between two write operations may not ensure the correct visibility
1283           ordering of the two writes. This workaround sets a specific bit in
1284           the diagnostic register of the Cortex-A9 which causes the DMB
1285           instruction to behave as a DSB, ensuring the correct behaviour of
1286           the two writes.
1287
1288 config ARM_ERRATA_742231
1289         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1290         depends on CPU_V7 && SMP
1291         depends on !ARCH_MULTIPLATFORM
1292         help
1293           This option enables the workaround for the 742231 Cortex-A9
1294           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1295           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1296           accessing some data located in the same cache line, may get corrupted
1297           data due to bad handling of the address hazard when the line gets
1298           replaced from one of the CPUs at the same time as another CPU is
1299           accessing it. This workaround sets specific bits in the diagnostic
1300           register of the Cortex-A9 which reduces the linefill issuing
1301           capabilities of the processor.
1302
1303 config PL310_ERRATA_588369
1304         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1305         depends on CACHE_L2X0
1306         help
1307            The PL310 L2 cache controller implements three types of Clean &
1308            Invalidate maintenance operations: by Physical Address
1309            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1310            They are architecturally defined to behave as the execution of a
1311            clean operation followed immediately by an invalidate operation,
1312            both performing to the same memory location. This functionality
1313            is not correctly implemented in PL310 as clean lines are not
1314            invalidated as a result of these operations.
1315
1316 config ARM_ERRATA_720789
1317         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1318         depends on CPU_V7
1319         help
1320           This option enables the workaround for the 720789 Cortex-A9 (prior to
1321           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1322           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1323           As a consequence of this erratum, some TLB entries which should be
1324           invalidated are not, resulting in an incoherency in the system page
1325           tables. The workaround changes the TLB flushing routines to invalidate
1326           entries regardless of the ASID.
1327
1328 config PL310_ERRATA_727915
1329         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1330         depends on CACHE_L2X0
1331         help
1332           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1333           operation (offset 0x7FC). This operation runs in background so that
1334           PL310 can handle normal accesses while it is in progress. Under very
1335           rare circumstances, due to this erratum, write data can be lost when
1336           PL310 treats a cacheable write transaction during a Clean &
1337           Invalidate by Way operation.
1338
1339 config ARM_ERRATA_743622
1340         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1341         depends on CPU_V7
1342         depends on !ARCH_MULTIPLATFORM
1343         help
1344           This option enables the workaround for the 743622 Cortex-A9
1345           (r2p*) erratum. Under very rare conditions, a faulty
1346           optimisation in the Cortex-A9 Store Buffer may lead to data
1347           corruption. This workaround sets a specific bit in the diagnostic
1348           register of the Cortex-A9 which disables the Store Buffer
1349           optimisation, preventing the defect from occurring. This has no
1350           visible impact on the overall performance or power consumption of the
1351           processor.
1352
1353 config ARM_ERRATA_751472
1354         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1355         depends on CPU_V7
1356         depends on !ARCH_MULTIPLATFORM
1357         help
1358           This option enables the workaround for the 751472 Cortex-A9 (prior
1359           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1360           completion of a following broadcasted operation if the second
1361           operation is received by a CPU before the ICIALLUIS has completed,
1362           potentially leading to corrupted entries in the cache or TLB.
1363
1364 config PL310_ERRATA_753970
1365         bool "PL310 errata: cache sync operation may be faulty"
1366         depends on CACHE_PL310
1367         help
1368           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1369
1370           Under some condition the effect of cache sync operation on
1371           the store buffer still remains when the operation completes.
1372           This means that the store buffer is always asked to drain and
1373           this prevents it from merging any further writes. The workaround
1374           is to replace the normal offset of cache sync operation (0x730)
1375           by another offset targeting an unmapped PL310 register 0x740.
1376           This has the same effect as the cache sync operation: store buffer
1377           drain and waiting for all buffers empty.
1378
1379 config ARM_ERRATA_754322
1380         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1381         depends on CPU_V7
1382         help
1383           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1384           r3p*) erratum. A speculative memory access may cause a page table walk
1385           which starts prior to an ASID switch but completes afterwards. This
1386           can populate the micro-TLB with a stale entry which may be hit with
1387           the new ASID. This workaround places two dsb instructions in the mm
1388           switching code so that no page table walks can cross the ASID switch.
1389
1390 config ARM_ERRATA_754327
1391         bool "ARM errata: no automatic Store Buffer drain"
1392         depends on CPU_V7 && SMP
1393         help
1394           This option enables the workaround for the 754327 Cortex-A9 (prior to
1395           r2p0) erratum. The Store Buffer does not have any automatic draining
1396           mechanism and therefore a livelock may occur if an external agent
1397           continuously polls a memory location waiting to observe an update.
1398           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1399           written polling loops from denying visibility of updates to memory.
1400
1401 config ARM_ERRATA_364296
1402         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1403         depends on CPU_V6 && !SMP
1404         help
1405           This options enables the workaround for the 364296 ARM1136
1406           r0p2 erratum (possible cache data corruption with
1407           hit-under-miss enabled). It sets the undocumented bit 31 in
1408           the auxiliary control register and the FI bit in the control
1409           register, thus disabling hit-under-miss without putting the
1410           processor into full low interrupt latency mode. ARM11MPCore
1411           is not affected.
1412
1413 config ARM_ERRATA_764369
1414         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1415         depends on CPU_V7 && SMP
1416         help
1417           This option enables the workaround for erratum 764369
1418           affecting Cortex-A9 MPCore with two or more processors (all
1419           current revisions). Under certain timing circumstances, a data
1420           cache line maintenance operation by MVA targeting an Inner
1421           Shareable memory region may fail to proceed up to either the
1422           Point of Coherency or to the Point of Unification of the
1423           system. This workaround adds a DSB instruction before the
1424           relevant cache maintenance functions and sets a specific bit
1425           in the diagnostic control register of the SCU.
1426
1427 config PL310_ERRATA_769419
1428         bool "PL310 errata: no automatic Store Buffer drain"
1429         depends on CACHE_L2X0
1430         help
1431           On revisions of the PL310 prior to r3p2, the Store Buffer does
1432           not automatically drain. This can cause normal, non-cacheable
1433           writes to be retained when the memory system is idle, leading
1434           to suboptimal I/O performance for drivers using coherent DMA.
1435           This option adds a write barrier to the cpu_idle loop so that,
1436           on systems with an outer cache, the store buffer is drained
1437           explicitly.
1438
1439 config ARM_ERRATA_775420
1440        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1441        depends on CPU_V7
1442        help
1443          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1444          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1445          operation aborts with MMU exception, it might cause the processor
1446          to deadlock. This workaround puts DSB before executing ISB if
1447          an abort may occur on cache maintenance.
1448
1449 endmenu
1450
1451 source "arch/arm/common/Kconfig"
1452
1453 menu "Bus support"
1454
1455 config ARM_AMBA
1456         bool
1457
1458 config ISA
1459         bool
1460         help
1461           Find out whether you have ISA slots on your motherboard.  ISA is the
1462           name of a bus system, i.e. the way the CPU talks to the other stuff
1463           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1464           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1465           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1466
1467 # Select ISA DMA controller support
1468 config ISA_DMA
1469         bool
1470         select ISA_DMA_API
1471
1472 # Select ISA DMA interface
1473 config ISA_DMA_API
1474         bool
1475
1476 config PCI
1477         bool "PCI support" if MIGHT_HAVE_PCI
1478         help
1479           Find out whether you have a PCI motherboard. PCI is the name of a
1480           bus system, i.e. the way the CPU talks to the other stuff inside
1481           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1482           VESA. If you have PCI, say Y, otherwise N.
1483
1484 config PCI_DOMAINS
1485         bool
1486         depends on PCI
1487
1488 config PCI_NANOENGINE
1489         bool "BSE nanoEngine PCI support"
1490         depends on SA1100_NANOENGINE
1491         help
1492           Enable PCI on the BSE nanoEngine board.
1493
1494 config PCI_SYSCALL
1495         def_bool PCI
1496
1497 # Select the host bridge type
1498 config PCI_HOST_VIA82C505
1499         bool
1500         depends on PCI && ARCH_SHARK
1501         default y
1502
1503 config PCI_HOST_ITE8152
1504         bool
1505         depends on PCI && MACH_ARMCORE
1506         default y
1507         select DMABOUNCE
1508
1509 source "drivers/pci/Kconfig"
1510
1511 source "drivers/pcmcia/Kconfig"
1512
1513 endmenu
1514
1515 menu "Kernel Features"
1516
1517 config HAVE_SMP
1518         bool
1519         help
1520           This option should be selected by machines which have an SMP-
1521           capable CPU.
1522
1523           The only effect of this option is to make the SMP-related
1524           options available to the user for configuration.
1525
1526 config SMP
1527         bool "Symmetric Multi-Processing"
1528         depends on CPU_V6K || CPU_V7
1529         depends on GENERIC_CLOCKEVENTS
1530         depends on HAVE_SMP
1531         depends on MMU
1532         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1533         select USE_GENERIC_SMP_HELPERS
1534         help
1535           This enables support for systems with more than one CPU. If you have
1536           a system with only one CPU, like most personal computers, say N. If
1537           you have a system with more than one CPU, say Y.
1538
1539           If you say N here, the kernel will run on single and multiprocessor
1540           machines, but will use only one CPU of a multiprocessor machine. If
1541           you say Y here, the kernel will run on many, but not all, single
1542           processor machines. On a single processor machine, the kernel will
1543           run faster if you say N here.
1544
1545           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1546           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1547           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1548
1549           If you don't know what to do here, say N.
1550
1551 config SMP_ON_UP
1552         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1553         depends on SMP && !XIP_KERNEL
1554         default y
1555         help
1556           SMP kernels contain instructions which fail on non-SMP processors.
1557           Enabling this option allows the kernel to modify itself to make
1558           these instructions safe.  Disabling it allows about 1K of space
1559           savings.
1560
1561           If you don't know what to do here, say Y.
1562
1563 config ARM_CPU_TOPOLOGY
1564         bool "Support cpu topology definition"
1565         depends on SMP && CPU_V7
1566         default y
1567         help
1568           Support ARM cpu topology definition. The MPIDR register defines
1569           affinity between processors which is then used to describe the cpu
1570           topology of an ARM System.
1571
1572 config SCHED_MC
1573         bool "Multi-core scheduler support"
1574         depends on ARM_CPU_TOPOLOGY
1575         help
1576           Multi-core scheduler support improves the CPU scheduler's decision
1577           making when dealing with multi-core CPU chips at a cost of slightly
1578           increased overhead in some places. If unsure say N here.
1579
1580 config SCHED_SMT
1581         bool "SMT scheduler support"
1582         depends on ARM_CPU_TOPOLOGY
1583         help
1584           Improves the CPU scheduler's decision making when dealing with
1585           MultiThreading at a cost of slightly increased overhead in some
1586           places. If unsure say N here.
1587
1588 config HAVE_ARM_SCU
1589         bool
1590         help
1591           This option enables support for the ARM system coherency unit
1592
1593 config HAVE_ARM_ARCH_TIMER
1594         bool "Architected timer support"
1595         depends on CPU_V7
1596         select ARM_ARCH_TIMER
1597         help
1598           This option enables support for the ARM architected timer
1599
1600 config HAVE_ARM_TWD
1601         bool
1602         depends on SMP
1603         select CLKSRC_OF if OF
1604         help
1605           This options enables support for the ARM timer and watchdog unit
1606
1607 choice
1608         prompt "Memory split"
1609         default VMSPLIT_3G
1610         help
1611           Select the desired split between kernel and user memory.
1612
1613           If you are not absolutely sure what you are doing, leave this
1614           option alone!
1615
1616         config VMSPLIT_3G
1617                 bool "3G/1G user/kernel split"
1618         config VMSPLIT_2G
1619                 bool "2G/2G user/kernel split"
1620         config VMSPLIT_1G
1621                 bool "1G/3G user/kernel split"
1622 endchoice
1623
1624 config PAGE_OFFSET
1625         hex
1626         default 0x40000000 if VMSPLIT_1G
1627         default 0x80000000 if VMSPLIT_2G
1628         default 0xC0000000
1629
1630 config NR_CPUS
1631         int "Maximum number of CPUs (2-32)"
1632         range 2 32
1633         depends on SMP
1634         default "4"
1635
1636 config HOTPLUG_CPU
1637         bool "Support for hot-pluggable CPUs"
1638         depends on SMP && HOTPLUG
1639         help
1640           Say Y here to experiment with turning CPUs off and on.  CPUs
1641           can be controlled through /sys/devices/system/cpu.
1642
1643 config ARM_PSCI
1644         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1645         depends on CPU_V7
1646         help
1647           Say Y here if you want Linux to communicate with system firmware
1648           implementing the PSCI specification for CPU-centric power
1649           management operations described in ARM document number ARM DEN
1650           0022A ("Power State Coordination Interface System Software on
1651           ARM processors").
1652
1653 config LOCAL_TIMERS
1654         bool "Use local timer interrupts"
1655         depends on SMP
1656         default y
1657         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1658         help
1659           Enable support for local timers on SMP platforms, rather then the
1660           legacy IPI broadcast method.  Local timers allows the system
1661           accounting to be spread across the timer interval, preventing a
1662           "thundering herd" at every timer tick.
1663
1664 # The GPIO number here must be sorted by descending number. In case of
1665 # a multiplatform kernel, we just want the highest value required by the
1666 # selected platforms.
1667 config ARCH_NR_GPIO
1668         int
1669         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1670         default 512 if SOC_OMAP5
1671         default 355 if ARCH_U8500
1672         default 352 if ARCH_VT8500
1673         default 288 if ARCH_SUNXI
1674         default 264 if MACH_H4700
1675         default 0
1676         help
1677           Maximum number of GPIOs in the system.
1678
1679           If unsure, leave the default value.
1680
1681 source kernel/Kconfig.preempt
1682
1683 config HZ
1684         int
1685         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1686                 ARCH_S5PV210 || ARCH_EXYNOS4
1687         default AT91_TIMER_HZ if ARCH_AT91
1688         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1689         default 100
1690
1691 config SCHED_HRTICK
1692         def_bool HIGH_RES_TIMERS
1693
1694 config THUMB2_KERNEL
1695         bool "Compile the kernel in Thumb-2 mode"
1696         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1697         select AEABI
1698         select ARM_ASM_UNIFIED
1699         select ARM_UNWIND
1700         help
1701           By enabling this option, the kernel will be compiled in
1702           Thumb-2 mode. A compiler/assembler that understand the unified
1703           ARM-Thumb syntax is needed.
1704
1705           If unsure, say N.
1706
1707 config THUMB2_AVOID_R_ARM_THM_JUMP11
1708         bool "Work around buggy Thumb-2 short branch relocations in gas"
1709         depends on THUMB2_KERNEL && MODULES
1710         default y
1711         help
1712           Various binutils versions can resolve Thumb-2 branches to
1713           locally-defined, preemptible global symbols as short-range "b.n"
1714           branch instructions.
1715
1716           This is a problem, because there's no guarantee the final
1717           destination of the symbol, or any candidate locations for a
1718           trampoline, are within range of the branch.  For this reason, the
1719           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1720           relocation in modules at all, and it makes little sense to add
1721           support.
1722
1723           The symptom is that the kernel fails with an "unsupported
1724           relocation" error when loading some modules.
1725
1726           Until fixed tools are available, passing
1727           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1728           code which hits this problem, at the cost of a bit of extra runtime
1729           stack usage in some cases.
1730
1731           The problem is described in more detail at:
1732               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1733
1734           Only Thumb-2 kernels are affected.
1735
1736           Unless you are sure your tools don't have this problem, say Y.
1737
1738 config ARM_ASM_UNIFIED
1739         bool
1740
1741 config AEABI
1742         bool "Use the ARM EABI to compile the kernel"
1743         help
1744           This option allows for the kernel to be compiled using the latest
1745           ARM ABI (aka EABI).  This is only useful if you are using a user
1746           space environment that is also compiled with EABI.
1747
1748           Since there are major incompatibilities between the legacy ABI and
1749           EABI, especially with regard to structure member alignment, this
1750           option also changes the kernel syscall calling convention to
1751           disambiguate both ABIs and allow for backward compatibility support
1752           (selected with CONFIG_OABI_COMPAT).
1753
1754           To use this you need GCC version 4.0.0 or later.
1755
1756 config OABI_COMPAT
1757         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1758         depends on AEABI && !THUMB2_KERNEL
1759         default y
1760         help
1761           This option preserves the old syscall interface along with the
1762           new (ARM EABI) one. It also provides a compatibility layer to
1763           intercept syscalls that have structure arguments which layout
1764           in memory differs between the legacy ABI and the new ARM EABI
1765           (only for non "thumb" binaries). This option adds a tiny
1766           overhead to all syscalls and produces a slightly larger kernel.
1767           If you know you'll be using only pure EABI user space then you
1768           can say N here. If this option is not selected and you attempt
1769           to execute a legacy ABI binary then the result will be
1770           UNPREDICTABLE (in fact it can be predicted that it won't work
1771           at all). If in doubt say Y.
1772
1773 config ARCH_HAS_HOLES_MEMORYMODEL
1774         bool
1775
1776 config ARCH_SPARSEMEM_ENABLE
1777         bool
1778
1779 config ARCH_SPARSEMEM_DEFAULT
1780         def_bool ARCH_SPARSEMEM_ENABLE
1781
1782 config ARCH_SELECT_MEMORY_MODEL
1783         def_bool ARCH_SPARSEMEM_ENABLE
1784
1785 config HAVE_ARCH_PFN_VALID
1786         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1787
1788 config HIGHMEM
1789         bool "High Memory Support"
1790         depends on MMU
1791         help
1792           The address space of ARM processors is only 4 Gigabytes large
1793           and it has to accommodate user address space, kernel address
1794           space as well as some memory mapped IO. That means that, if you
1795           have a large amount of physical memory and/or IO, not all of the
1796           memory can be "permanently mapped" by the kernel. The physical
1797           memory that is not permanently mapped is called "high memory".
1798
1799           Depending on the selected kernel/user memory split, minimum
1800           vmalloc space and actual amount of RAM, you may not need this
1801           option which should result in a slightly faster kernel.
1802
1803           If unsure, say n.
1804
1805 config HIGHPTE
1806         bool "Allocate 2nd-level pagetables from highmem"
1807         depends on HIGHMEM
1808
1809 config HW_PERF_EVENTS
1810         bool "Enable hardware performance counter support for perf events"
1811         depends on PERF_EVENTS
1812         default y
1813         help
1814           Enable hardware performance counter support for perf events. If
1815           disabled, perf events will use software events only.
1816
1817 source "mm/Kconfig"
1818
1819 config FORCE_MAX_ZONEORDER
1820         int "Maximum zone order" if ARCH_SHMOBILE
1821         range 11 64 if ARCH_SHMOBILE
1822         default "12" if SOC_AM33XX
1823         default "9" if SA1111
1824         default "11"
1825         help
1826           The kernel memory allocator divides physically contiguous memory
1827           blocks into "zones", where each zone is a power of two number of
1828           pages.  This option selects the largest power of two that the kernel
1829           keeps in the memory allocator.  If you need to allocate very large
1830           blocks of physically contiguous memory, then you may need to
1831           increase this value.
1832
1833           This config option is actually maximum order plus one. For example,
1834           a value of 11 means that the largest free memory block is 2^10 pages.
1835
1836 config ALIGNMENT_TRAP
1837         bool
1838         depends on CPU_CP15_MMU
1839         default y if !ARCH_EBSA110
1840         select HAVE_PROC_CPU if PROC_FS
1841         help
1842           ARM processors cannot fetch/store information which is not
1843           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1844           address divisible by 4. On 32-bit ARM processors, these non-aligned
1845           fetch/store instructions will be emulated in software if you say
1846           here, which has a severe performance impact. This is necessary for
1847           correct operation of some network protocols. With an IP-only
1848           configuration it is safe to say N, otherwise say Y.
1849
1850 config UACCESS_WITH_MEMCPY
1851         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1852         depends on MMU
1853         default y if CPU_FEROCEON
1854         help
1855           Implement faster copy_to_user and clear_user methods for CPU
1856           cores where a 8-word STM instruction give significantly higher
1857           memory write throughput than a sequence of individual 32bit stores.
1858
1859           A possible side effect is a slight increase in scheduling latency
1860           between threads sharing the same address space if they invoke
1861           such copy operations with large buffers.
1862
1863           However, if the CPU data cache is using a write-allocate mode,
1864           this option is unlikely to provide any performance gain.
1865
1866 config SECCOMP
1867         bool
1868         prompt "Enable seccomp to safely compute untrusted bytecode"
1869         ---help---
1870           This kernel feature is useful for number crunching applications
1871           that may need to compute untrusted bytecode during their
1872           execution. By using pipes or other transports made available to
1873           the process as file descriptors supporting the read/write
1874           syscalls, it's possible to isolate those applications in
1875           their own address space using seccomp. Once seccomp is
1876           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1877           and the task is only allowed to execute a few safe syscalls
1878           defined by each seccomp mode.
1879
1880 config CC_STACKPROTECTOR
1881         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1882         help
1883           This option turns on the -fstack-protector GCC feature. This
1884           feature puts, at the beginning of functions, a canary value on
1885           the stack just before the return address, and validates
1886           the value just before actually returning.  Stack based buffer
1887           overflows (that need to overwrite this return address) now also
1888           overwrite the canary, which gets detected and the attack is then
1889           neutralized via a kernel panic.
1890           This feature requires gcc version 4.2 or above.
1891
1892 config XEN_DOM0
1893         def_bool y
1894         depends on XEN
1895
1896 config XEN
1897         bool "Xen guest support on ARM (EXPERIMENTAL)"
1898         depends on ARM && AEABI && OF
1899         depends on CPU_V7 && !CPU_V6
1900         depends on !GENERIC_ATOMIC64
1901         help
1902           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1903
1904 endmenu
1905
1906 menu "Boot options"
1907
1908 config USE_OF
1909         bool "Flattened Device Tree support"
1910         select IRQ_DOMAIN
1911         select OF
1912         select OF_EARLY_FLATTREE
1913         help
1914           Include support for flattened device tree machine descriptions.
1915
1916 config ATAGS
1917         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1918         default y
1919         help
1920           This is the traditional way of passing data to the kernel at boot
1921           time. If you are solely relying on the flattened device tree (or
1922           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1923           to remove ATAGS support from your kernel binary.  If unsure,
1924           leave this to y.
1925
1926 config DEPRECATED_PARAM_STRUCT
1927         bool "Provide old way to pass kernel parameters"
1928         depends on ATAGS
1929         help
1930           This was deprecated in 2001 and announced to live on for 5 years.
1931           Some old boot loaders still use this way.
1932
1933 # Compressed boot loader in ROM.  Yes, we really want to ask about
1934 # TEXT and BSS so we preserve their values in the config files.
1935 config ZBOOT_ROM_TEXT
1936         hex "Compressed ROM boot loader base address"
1937         default "0"
1938         help
1939           The physical address at which the ROM-able zImage is to be
1940           placed in the target.  Platforms which normally make use of
1941           ROM-able zImage formats normally set this to a suitable
1942           value in their defconfig file.
1943
1944           If ZBOOT_ROM is not enabled, this has no effect.
1945
1946 config ZBOOT_ROM_BSS
1947         hex "Compressed ROM boot loader BSS address"
1948         default "0"
1949         help
1950           The base address of an area of read/write memory in the target
1951           for the ROM-able zImage which must be available while the
1952           decompressor is running. It must be large enough to hold the
1953           entire decompressed kernel plus an additional 128 KiB.
1954           Platforms which normally make use of ROM-able zImage formats
1955           normally set this to a suitable value in their defconfig file.
1956
1957           If ZBOOT_ROM is not enabled, this has no effect.
1958
1959 config ZBOOT_ROM
1960         bool "Compressed boot loader in ROM/flash"
1961         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1962         help
1963           Say Y here if you intend to execute your compressed kernel image
1964           (zImage) directly from ROM or flash.  If unsure, say N.
1965
1966 choice
1967         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1968         depends on ZBOOT_ROM && ARCH_SH7372
1969         default ZBOOT_ROM_NONE
1970         help
1971           Include experimental SD/MMC loading code in the ROM-able zImage.
1972           With this enabled it is possible to write the ROM-able zImage
1973           kernel image to an MMC or SD card and boot the kernel straight
1974           from the reset vector. At reset the processor Mask ROM will load
1975           the first part of the ROM-able zImage which in turn loads the
1976           rest the kernel image to RAM.
1977
1978 config ZBOOT_ROM_NONE
1979         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1980         help
1981           Do not load image from SD or MMC
1982
1983 config ZBOOT_ROM_MMCIF
1984         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1985         help
1986           Load image from MMCIF hardware block.
1987
1988 config ZBOOT_ROM_SH_MOBILE_SDHI
1989         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1990         help
1991           Load image from SDHI hardware block
1992
1993 endchoice
1994
1995 config ARM_APPENDED_DTB
1996         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1997         depends on OF && !ZBOOT_ROM
1998         help
1999           With this option, the boot code will look for a device tree binary
2000           (DTB) appended to zImage
2001           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2002
2003           This is meant as a backward compatibility convenience for those
2004           systems with a bootloader that can't be upgraded to accommodate
2005           the documented boot protocol using a device tree.
2006
2007           Beware that there is very little in terms of protection against
2008           this option being confused by leftover garbage in memory that might
2009           look like a DTB header after a reboot if no actual DTB is appended
2010           to zImage.  Do not leave this option active in a production kernel
2011           if you don't intend to always append a DTB.  Proper passing of the
2012           location into r2 of a bootloader provided DTB is always preferable
2013           to this option.
2014
2015 config ARM_ATAG_DTB_COMPAT
2016         bool "Supplement the appended DTB with traditional ATAG information"
2017         depends on ARM_APPENDED_DTB
2018         help
2019           Some old bootloaders can't be updated to a DTB capable one, yet
2020           they provide ATAGs with memory configuration, the ramdisk address,
2021           the kernel cmdline string, etc.  Such information is dynamically
2022           provided by the bootloader and can't always be stored in a static
2023           DTB.  To allow a device tree enabled kernel to be used with such
2024           bootloaders, this option allows zImage to extract the information
2025           from the ATAG list and store it at run time into the appended DTB.
2026
2027 choice
2028         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2029         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2030
2031 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2032         bool "Use bootloader kernel arguments if available"
2033         help
2034           Uses the command-line options passed by the boot loader instead of
2035           the device tree bootargs property. If the boot loader doesn't provide
2036           any, the device tree bootargs property will be used.
2037
2038 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2039         bool "Extend with bootloader kernel arguments"
2040         help
2041           The command-line arguments provided by the boot loader will be
2042           appended to the the device tree bootargs property.
2043
2044 endchoice
2045
2046 config CMDLINE
2047         string "Default kernel command string"
2048         default ""
2049         help
2050           On some architectures (EBSA110 and CATS), there is currently no way
2051           for the boot loader to pass arguments to the kernel. For these
2052           architectures, you should supply some command-line options at build
2053           time by entering them here. As a minimum, you should specify the
2054           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2055
2056 choice
2057         prompt "Kernel command line type" if CMDLINE != ""
2058         default CMDLINE_FROM_BOOTLOADER
2059         depends on ATAGS
2060
2061 config CMDLINE_FROM_BOOTLOADER
2062         bool "Use bootloader kernel arguments if available"
2063         help
2064           Uses the command-line options passed by the boot loader. If
2065           the boot loader doesn't provide any, the default kernel command
2066           string provided in CMDLINE will be used.
2067
2068 config CMDLINE_EXTEND
2069         bool "Extend bootloader kernel arguments"
2070         help
2071           The command-line arguments provided by the boot loader will be
2072           appended to the default kernel command string.
2073
2074 config CMDLINE_FORCE
2075         bool "Always use the default kernel command string"
2076         help
2077           Always use the default kernel command string, even if the boot
2078           loader passes other arguments to the kernel.
2079           This is useful if you cannot or don't want to change the
2080           command-line options your boot loader passes to the kernel.
2081 endchoice
2082
2083 config XIP_KERNEL
2084         bool "Kernel Execute-In-Place from ROM"
2085         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2086         help
2087           Execute-In-Place allows the kernel to run from non-volatile storage
2088           directly addressable by the CPU, such as NOR flash. This saves RAM
2089           space since the text section of the kernel is not loaded from flash
2090           to RAM.  Read-write sections, such as the data section and stack,
2091           are still copied to RAM.  The XIP kernel is not compressed since
2092           it has to run directly from flash, so it will take more space to
2093           store it.  The flash address used to link the kernel object files,
2094           and for storing it, is configuration dependent. Therefore, if you
2095           say Y here, you must know the proper physical address where to
2096           store the kernel image depending on your own flash memory usage.
2097
2098           Also note that the make target becomes "make xipImage" rather than
2099           "make zImage" or "make Image".  The final kernel binary to put in
2100           ROM memory will be arch/arm/boot/xipImage.
2101
2102           If unsure, say N.
2103
2104 config XIP_PHYS_ADDR
2105         hex "XIP Kernel Physical Location"
2106         depends on XIP_KERNEL
2107         default "0x00080000"
2108         help
2109           This is the physical address in your flash memory the kernel will
2110           be linked for and stored to.  This address is dependent on your
2111           own flash usage.
2112
2113 config KEXEC
2114         bool "Kexec system call (EXPERIMENTAL)"
2115         depends on (!SMP || HOTPLUG_CPU)
2116         help
2117           kexec is a system call that implements the ability to shutdown your
2118           current kernel, and to start another kernel.  It is like a reboot
2119           but it is independent of the system firmware.   And like a reboot
2120           you can start any kernel with it, not just Linux.
2121
2122           It is an ongoing process to be certain the hardware in a machine
2123           is properly shutdown, so do not be surprised if this code does not
2124           initially work for you.  It may help to enable device hotplugging
2125           support.
2126
2127 config ATAGS_PROC
2128         bool "Export atags in procfs"
2129         depends on ATAGS && KEXEC
2130         default y
2131         help
2132           Should the atags used to boot the kernel be exported in an "atags"
2133           file in procfs. Useful with kexec.
2134
2135 config CRASH_DUMP
2136         bool "Build kdump crash kernel (EXPERIMENTAL)"
2137         help
2138           Generate crash dump after being started by kexec. This should
2139           be normally only set in special crash dump kernels which are
2140           loaded in the main kernel with kexec-tools into a specially
2141           reserved region and then later executed after a crash by
2142           kdump/kexec. The crash dump kernel must be compiled to a
2143           memory address not used by the main kernel
2144
2145           For more details see Documentation/kdump/kdump.txt
2146
2147 config AUTO_ZRELADDR
2148         bool "Auto calculation of the decompressed kernel image address"
2149         depends on !ZBOOT_ROM && !ARCH_U300
2150         help
2151           ZRELADDR is the physical address where the decompressed kernel
2152           image will be placed. If AUTO_ZRELADDR is selected, the address
2153           will be determined at run-time by masking the current IP with
2154           0xf8000000. This assumes the zImage being placed in the first 128MB
2155           from start of memory.
2156
2157 endmenu
2158
2159 menu "CPU Power Management"
2160
2161 if ARCH_HAS_CPUFREQ
2162
2163 source "drivers/cpufreq/Kconfig"
2164
2165 config CPU_FREQ_IMX
2166         tristate "CPUfreq driver for i.MX CPUs"
2167         depends on ARCH_MXC && CPU_FREQ
2168         select CPU_FREQ_TABLE
2169         help
2170           This enables the CPUfreq driver for i.MX CPUs.
2171
2172 config CPU_FREQ_SA1100
2173         bool
2174
2175 config CPU_FREQ_SA1110
2176         bool
2177
2178 config CPU_FREQ_INTEGRATOR
2179         tristate "CPUfreq driver for ARM Integrator CPUs"
2180         depends on ARCH_INTEGRATOR && CPU_FREQ
2181         default y
2182         help
2183           This enables the CPUfreq driver for ARM Integrator CPUs.
2184
2185           For details, take a look at <file:Documentation/cpu-freq>.
2186
2187           If in doubt, say Y.
2188
2189 config CPU_FREQ_PXA
2190         bool
2191         depends on CPU_FREQ && ARCH_PXA && PXA25x
2192         default y
2193         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2194         select CPU_FREQ_TABLE
2195
2196 config CPU_FREQ_S3C
2197         bool
2198         help
2199           Internal configuration node for common cpufreq on Samsung SoC
2200
2201 config CPU_FREQ_S3C24XX
2202         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2203         depends on ARCH_S3C24XX && CPU_FREQ
2204         select CPU_FREQ_S3C
2205         help
2206           This enables the CPUfreq driver for the Samsung S3C24XX family
2207           of CPUs.
2208
2209           For details, take a look at <file:Documentation/cpu-freq>.
2210
2211           If in doubt, say N.
2212
2213 config CPU_FREQ_S3C24XX_PLL
2214         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2215         depends on CPU_FREQ_S3C24XX
2216         help
2217           Compile in support for changing the PLL frequency from the
2218           S3C24XX series CPUfreq driver. The PLL takes time to settle
2219           after a frequency change, so by default it is not enabled.
2220
2221           This also means that the PLL tables for the selected CPU(s) will
2222           be built which may increase the size of the kernel image.
2223
2224 config CPU_FREQ_S3C24XX_DEBUG
2225         bool "Debug CPUfreq Samsung driver core"
2226         depends on CPU_FREQ_S3C24XX
2227         help
2228           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2229
2230 config CPU_FREQ_S3C24XX_IODEBUG
2231         bool "Debug CPUfreq Samsung driver IO timing"
2232         depends on CPU_FREQ_S3C24XX
2233         help
2234           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2235
2236 config CPU_FREQ_S3C24XX_DEBUGFS
2237         bool "Export debugfs for CPUFreq"
2238         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2239         help
2240           Export status information via debugfs.
2241
2242 endif
2243
2244 source "drivers/cpuidle/Kconfig"
2245
2246 endmenu
2247
2248 menu "Floating point emulation"
2249
2250 comment "At least one emulation must be selected"
2251
2252 config FPE_NWFPE
2253         bool "NWFPE math emulation"
2254         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2255         ---help---
2256           Say Y to include the NWFPE floating point emulator in the kernel.
2257           This is necessary to run most binaries. Linux does not currently
2258           support floating point hardware so you need to say Y here even if
2259           your machine has an FPA or floating point co-processor podule.
2260
2261           You may say N here if you are going to load the Acorn FPEmulator
2262           early in the bootup.
2263
2264 config FPE_NWFPE_XP
2265         bool "Support extended precision"
2266         depends on FPE_NWFPE
2267         help
2268           Say Y to include 80-bit support in the kernel floating-point
2269           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2270           Note that gcc does not generate 80-bit operations by default,
2271           so in most cases this option only enlarges the size of the
2272           floating point emulator without any good reason.
2273
2274           You almost surely want to say N here.
2275
2276 config FPE_FASTFPE
2277         bool "FastFPE math emulation (EXPERIMENTAL)"
2278         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2279         ---help---
2280           Say Y here to include the FAST floating point emulator in the kernel.
2281           This is an experimental much faster emulator which now also has full
2282           precision for the mantissa.  It does not support any exceptions.
2283           It is very simple, and approximately 3-6 times faster than NWFPE.
2284
2285           It should be sufficient for most programs.  It may be not suitable
2286           for scientific calculations, but you have to check this for yourself.
2287           If you do not feel you need a faster FP emulation you should better
2288           choose NWFPE.
2289
2290 config VFP
2291         bool "VFP-format floating point maths"
2292         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2293         help
2294           Say Y to include VFP support code in the kernel. This is needed
2295           if your hardware includes a VFP unit.
2296
2297           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2298           release notes and additional status information.
2299
2300           Say N if your target does not have VFP hardware.
2301
2302 config VFPv3
2303         bool
2304         depends on VFP
2305         default y if CPU_V7
2306
2307 config NEON
2308         bool "Advanced SIMD (NEON) Extension support"
2309         depends on VFPv3 && CPU_V7
2310         help
2311           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2312           Extension.
2313
2314 endmenu
2315
2316 menu "Userspace binary formats"
2317
2318 source "fs/Kconfig.binfmt"
2319
2320 config ARTHUR
2321         tristate "RISC OS personality"
2322         depends on !AEABI
2323         help
2324           Say Y here to include the kernel code necessary if you want to run
2325           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2326           experimental; if this sounds frightening, say N and sleep in peace.
2327           You can also say M here to compile this support as a module (which
2328           will be called arthur).
2329
2330 endmenu
2331
2332 menu "Power management options"
2333
2334 source "kernel/power/Kconfig"
2335
2336 config ARCH_SUSPEND_POSSIBLE
2337         depends on !ARCH_S5PC100
2338         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2339                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2340         def_bool y
2341
2342 config ARM_CPU_SUSPEND
2343         def_bool PM_SLEEP
2344
2345 endmenu
2346
2347 source "net/Kconfig"
2348
2349 source "drivers/Kconfig"
2350
2351 source "fs/Kconfig"
2352
2353 source "arch/arm/Kconfig.debug"
2354
2355 source "security/Kconfig"
2356
2357 source "crypto/Kconfig"
2358
2359 source "lib/Kconfig"
2360
2361 source "arch/arm/kvm/Kconfig"