]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/arm/Kconfig
Merge branch 'topic/omap3isp' of git://git.kernel.org/pub/scm/linux/kernel/git/mcheha...
[karo-tx-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_IDLE_POLL_SETUP
19         select GENERIC_STRNCPY_FROM_USER
20         select GENERIC_STRNLEN_USER
21         select HARDIRQS_SW_RESEND
22         select HAVE_AOUT
23         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
24         select HAVE_ARCH_KGDB
25         select HAVE_ARCH_SECCOMP_FILTER
26         select HAVE_ARCH_TRACEHOOK
27         select HAVE_BPF_JIT
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_DEBUG_KMEMLEAK
30         select HAVE_DMA_API_DEBUG
31         select HAVE_DMA_ATTRS
32         select HAVE_DMA_CONTIGUOUS if MMU
33         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
34         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
35         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
36         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
37         select HAVE_GENERIC_DMA_COHERENT
38         select HAVE_GENERIC_HARDIRQS
39         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
40         select HAVE_IDE if PCI || ISA || PCMCIA
41         select HAVE_KERNEL_GZIP
42         select HAVE_KERNEL_LZMA
43         select HAVE_KERNEL_LZO
44         select HAVE_KERNEL_XZ
45         select HAVE_KPROBES if !XIP_KERNEL
46         select HAVE_KRETPROBES if (HAVE_KPROBES)
47         select HAVE_MEMBLOCK
48         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
49         select HAVE_PERF_EVENTS
50         select HAVE_REGS_AND_STACK_ACCESS_API
51         select HAVE_SYSCALL_TRACEPOINTS
52         select HAVE_UID16
53         select KTIME_SCALAR
54         select PERF_USE_VMALLOC
55         select RTC_LIB
56         select SYS_SUPPORTS_APM_EMULATION
57         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
58         select MODULES_USE_ELF_REL
59         select CLONE_BACKWARDS
60         select OLD_SIGSUSPEND3
61         select OLD_SIGACTION
62         help
63           The ARM series is a line of low-power-consumption RISC chip designs
64           licensed by ARM Ltd and targeted at embedded applications and
65           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
66           manufactured, but legacy ARM-based PC hardware remains popular in
67           Europe.  There is an ARM Linux project with a web page at
68           <http://www.arm.linux.org.uk/>.
69
70 config ARM_HAS_SG_CHAIN
71         bool
72
73 config NEED_SG_DMA_LENGTH
74         bool
75
76 config ARM_DMA_USE_IOMMU
77         bool
78         select ARM_HAS_SG_CHAIN
79         select NEED_SG_DMA_LENGTH
80
81 if ARM_DMA_USE_IOMMU
82
83 config ARM_DMA_IOMMU_ALIGNMENT
84         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
85         range 4 9
86         default 8
87         help
88           DMA mapping framework by default aligns all buffers to the smallest
89           PAGE_SIZE order which is greater than or equal to the requested buffer
90           size. This works well for buffers up to a few hundreds kilobytes, but
91           for larger buffers it just a waste of address space. Drivers which has
92           relatively small addressing window (like 64Mib) might run out of
93           virtual space with just a few allocations.
94
95           With this parameter you can specify the maximum PAGE_SIZE order for
96           DMA IOMMU buffers. Larger buffers will be aligned only to this
97           specified order. The order is expressed as a power of two multiplied
98           by the PAGE_SIZE.
99
100 endif
101
102 config HAVE_PWM
103         bool
104
105 config MIGHT_HAVE_PCI
106         bool
107
108 config SYS_SUPPORTS_APM_EMULATION
109         bool
110
111 config GENERIC_GPIO
112         bool
113
114 config HAVE_TCM
115         bool
116         select GENERIC_ALLOCATOR
117
118 config HAVE_PROC_CPU
119         bool
120
121 config NO_IOPORT
122         bool
123
124 config EISA
125         bool
126         ---help---
127           The Extended Industry Standard Architecture (EISA) bus was
128           developed as an open alternative to the IBM MicroChannel bus.
129
130           The EISA bus provided some of the features of the IBM MicroChannel
131           bus while maintaining backward compatibility with cards made for
132           the older ISA bus.  The EISA bus saw limited use between 1988 and
133           1995 when it was made obsolete by the PCI bus.
134
135           Say Y here if you are building a kernel for an EISA-based machine.
136
137           Otherwise, say N.
138
139 config SBUS
140         bool
141
142 config STACKTRACE_SUPPORT
143         bool
144         default y
145
146 config HAVE_LATENCYTOP_SUPPORT
147         bool
148         depends on !SMP
149         default y
150
151 config LOCKDEP_SUPPORT
152         bool
153         default y
154
155 config TRACE_IRQFLAGS_SUPPORT
156         bool
157         default y
158
159 config RWSEM_GENERIC_SPINLOCK
160         bool
161         default y
162
163 config RWSEM_XCHGADD_ALGORITHM
164         bool
165
166 config ARCH_HAS_ILOG2_U32
167         bool
168
169 config ARCH_HAS_ILOG2_U64
170         bool
171
172 config ARCH_HAS_CPUFREQ
173         bool
174         help
175           Internal node to signify that the ARCH has CPUFREQ support
176           and that the relevant menu configurations are displayed for
177           it.
178
179 config GENERIC_HWEIGHT
180         bool
181         default y
182
183 config GENERIC_CALIBRATE_DELAY
184         bool
185         default y
186
187 config ARCH_MAY_HAVE_PC_FDC
188         bool
189
190 config ZONE_DMA
191         bool
192
193 config NEED_DMA_MAP_STATE
194        def_bool y
195
196 config ARCH_HAS_DMA_SET_COHERENT_MASK
197         bool
198
199 config GENERIC_ISA_DMA
200         bool
201
202 config FIQ
203         bool
204
205 config NEED_RET_TO_USER
206         bool
207
208 config ARCH_MTD_XIP
209         bool
210
211 config VECTORS_BASE
212         hex
213         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
214         default DRAM_BASE if REMAP_VECTORS_TO_RAM
215         default 0x00000000
216         help
217           The base address of exception vectors.
218
219 config ARM_PATCH_PHYS_VIRT
220         bool "Patch physical to virtual translations at runtime" if EMBEDDED
221         default y
222         depends on !XIP_KERNEL && MMU
223         depends on !ARCH_REALVIEW || !SPARSEMEM
224         help
225           Patch phys-to-virt and virt-to-phys translation functions at
226           boot and module load time according to the position of the
227           kernel in system memory.
228
229           This can only be used with non-XIP MMU kernels where the base
230           of physical memory is at a 16MB boundary.
231
232           Only disable this option if you know that you do not require
233           this feature (eg, building a kernel for a single machine) and
234           you need to shrink the kernel to the minimal size.
235
236 config NEED_MACH_GPIO_H
237         bool
238         help
239           Select this when mach/gpio.h is required to provide special
240           definitions for this platform. The need for mach/gpio.h should
241           be avoided when possible.
242
243 config NEED_MACH_IO_H
244         bool
245         help
246           Select this when mach/io.h is required to provide special
247           definitions for this platform.  The need for mach/io.h should
248           be avoided when possible.
249
250 config NEED_MACH_MEMORY_H
251         bool
252         help
253           Select this when mach/memory.h is required to provide special
254           definitions for this platform.  The need for mach/memory.h should
255           be avoided when possible.
256
257 config PHYS_OFFSET
258         hex "Physical address of main memory" if MMU
259         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
260         default DRAM_BASE if !MMU
261         help
262           Please provide the physical address corresponding to the
263           location of main memory in your system.
264
265 config GENERIC_BUG
266         def_bool y
267         depends on BUG
268
269 source "init/Kconfig"
270
271 source "kernel/Kconfig.freezer"
272
273 menu "System Type"
274
275 config MMU
276         bool "MMU-based Paged Memory Management Support"
277         default y
278         help
279           Select if you want MMU-based virtualised addressing space
280           support by paged memory management. If unsure, say 'Y'.
281
282 #
283 # The "ARM system type" choice list is ordered alphabetically by option
284 # text.  Please add new entries in the option alphabetic order.
285 #
286 choice
287         prompt "ARM system type"
288         default ARCH_VERSATILE if !MMU
289         default ARCH_MULTIPLATFORM if MMU
290
291 config ARCH_MULTIPLATFORM
292         bool "Allow multiple platforms to be selected"
293         depends on MMU
294         select ARM_PATCH_PHYS_VIRT
295         select AUTO_ZRELADDR
296         select COMMON_CLK
297         select MULTI_IRQ_HANDLER
298         select SPARSE_IRQ
299         select USE_OF
300
301 config ARCH_INTEGRATOR
302         bool "ARM Ltd. Integrator family"
303         select ARCH_HAS_CPUFREQ
304         select ARM_AMBA
305         select COMMON_CLK
306         select COMMON_CLK_VERSATILE
307         select GENERIC_CLOCKEVENTS
308         select HAVE_TCM
309         select ICST
310         select MULTI_IRQ_HANDLER
311         select NEED_MACH_MEMORY_H
312         select PLAT_VERSATILE
313         select SPARSE_IRQ
314         select VERSATILE_FPGA_IRQ
315         help
316           Support for ARM's Integrator platform.
317
318 config ARCH_REALVIEW
319         bool "ARM Ltd. RealView family"
320         select ARCH_WANT_OPTIONAL_GPIOLIB
321         select ARM_AMBA
322         select ARM_TIMER_SP804
323         select COMMON_CLK
324         select COMMON_CLK_VERSATILE
325         select GENERIC_CLOCKEVENTS
326         select GPIO_PL061 if GPIOLIB
327         select ICST
328         select NEED_MACH_MEMORY_H
329         select PLAT_VERSATILE
330         select PLAT_VERSATILE_CLCD
331         help
332           This enables support for ARM Ltd RealView boards.
333
334 config ARCH_VERSATILE
335         bool "ARM Ltd. Versatile family"
336         select ARCH_WANT_OPTIONAL_GPIOLIB
337         select ARM_AMBA
338         select ARM_TIMER_SP804
339         select ARM_VIC
340         select CLKDEV_LOOKUP
341         select GENERIC_CLOCKEVENTS
342         select HAVE_MACH_CLKDEV
343         select ICST
344         select PLAT_VERSATILE
345         select PLAT_VERSATILE_CLCD
346         select PLAT_VERSATILE_CLOCK
347         select VERSATILE_FPGA_IRQ
348         help
349           This enables support for ARM Ltd Versatile board.
350
351 config ARCH_AT91
352         bool "Atmel AT91"
353         select ARCH_REQUIRE_GPIOLIB
354         select CLKDEV_LOOKUP
355         select HAVE_CLK
356         select IRQ_DOMAIN
357         select NEED_MACH_GPIO_H
358         select NEED_MACH_IO_H if PCCARD
359         select PINCTRL
360         select PINCTRL_AT91 if USE_OF
361         help
362           This enables support for systems based on Atmel
363           AT91RM9200 and AT91SAM9* processors.
364
365 config ARCH_BCM2835
366         bool "Broadcom BCM2835 family"
367         select ARCH_REQUIRE_GPIOLIB
368         select ARM_AMBA
369         select ARM_ERRATA_411920
370         select ARM_TIMER_SP804
371         select CLKDEV_LOOKUP
372         select CLKSRC_OF
373         select COMMON_CLK
374         select CPU_V6
375         select GENERIC_CLOCKEVENTS
376         select MULTI_IRQ_HANDLER
377         select PINCTRL
378         select PINCTRL_BCM2835
379         select SPARSE_IRQ
380         select USE_OF
381         help
382           This enables support for the Broadcom BCM2835 SoC. This SoC is
383           use in the Raspberry Pi, and Roku 2 devices.
384
385 config ARCH_CNS3XXX
386         bool "Cavium Networks CNS3XXX family"
387         select ARM_GIC
388         select CPU_V6K
389         select GENERIC_CLOCKEVENTS
390         select MIGHT_HAVE_CACHE_L2X0
391         select MIGHT_HAVE_PCI
392         select PCI_DOMAINS if PCI
393         help
394           Support for Cavium Networks CNS3XXX platform.
395
396 config ARCH_CLPS711X
397         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
398         select ARCH_REQUIRE_GPIOLIB
399         select AUTO_ZRELADDR
400         select CLKDEV_LOOKUP
401         select COMMON_CLK
402         select CPU_ARM720T
403         select GENERIC_CLOCKEVENTS
404         select MULTI_IRQ_HANDLER
405         select NEED_MACH_MEMORY_H
406         select SPARSE_IRQ
407         help
408           Support for Cirrus Logic 711x/721x/731x based boards.
409
410 config ARCH_GEMINI
411         bool "Cortina Systems Gemini"
412         select ARCH_REQUIRE_GPIOLIB
413         select ARCH_USES_GETTIMEOFFSET
414         select CPU_FA526
415         help
416           Support for the Cortina Systems Gemini family SoCs
417
418 config ARCH_SIRF
419         bool "CSR SiRF"
420         select ARCH_REQUIRE_GPIOLIB
421         select AUTO_ZRELADDR
422         select COMMON_CLK
423         select GENERIC_CLOCKEVENTS
424         select GENERIC_IRQ_CHIP
425         select MIGHT_HAVE_CACHE_L2X0
426         select NO_IOPORT
427         select PINCTRL
428         select PINCTRL_SIRF
429         select USE_OF
430         help
431           Support for CSR SiRFprimaII/Marco/Polo platforms
432
433 config ARCH_EBSA110
434         bool "EBSA-110"
435         select ARCH_USES_GETTIMEOFFSET
436         select CPU_SA110
437         select ISA
438         select NEED_MACH_IO_H
439         select NEED_MACH_MEMORY_H
440         select NO_IOPORT
441         help
442           This is an evaluation board for the StrongARM processor available
443           from Digital. It has limited hardware on-board, including an
444           Ethernet interface, two PCMCIA sockets, two serial ports and a
445           parallel port.
446
447 config ARCH_EP93XX
448         bool "EP93xx-based"
449         select ARCH_HAS_HOLES_MEMORYMODEL
450         select ARCH_REQUIRE_GPIOLIB
451         select ARCH_USES_GETTIMEOFFSET
452         select ARM_AMBA
453         select ARM_VIC
454         select CLKDEV_LOOKUP
455         select CPU_ARM920T
456         select NEED_MACH_MEMORY_H
457         help
458           This enables support for the Cirrus EP93xx series of CPUs.
459
460 config ARCH_FOOTBRIDGE
461         bool "FootBridge"
462         select CPU_SA110
463         select FOOTBRIDGE
464         select GENERIC_CLOCKEVENTS
465         select HAVE_IDE
466         select NEED_MACH_IO_H if !MMU
467         select NEED_MACH_MEMORY_H
468         help
469           Support for systems based on the DC21285 companion chip
470           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
471
472 config ARCH_MXS
473         bool "Freescale MXS-based"
474         select ARCH_REQUIRE_GPIOLIB
475         select CLKDEV_LOOKUP
476         select CLKSRC_MMIO
477         select COMMON_CLK
478         select GENERIC_CLOCKEVENTS
479         select HAVE_CLK_PREPARE
480         select MULTI_IRQ_HANDLER
481         select PINCTRL
482         select SPARSE_IRQ
483         select USE_OF
484         help
485           Support for Freescale MXS-based family of processors
486
487 config ARCH_NETX
488         bool "Hilscher NetX based"
489         select ARM_VIC
490         select CLKSRC_MMIO
491         select CPU_ARM926T
492         select GENERIC_CLOCKEVENTS
493         help
494           This enables support for systems based on the Hilscher NetX Soc
495
496 config ARCH_H720X
497         bool "Hynix HMS720x-based"
498         select ARCH_USES_GETTIMEOFFSET
499         select CPU_ARM720T
500         select ISA_DMA_API
501         help
502           This enables support for systems based on the Hynix HMS720x
503
504 config ARCH_IOP13XX
505         bool "IOP13xx-based"
506         depends on MMU
507         select ARCH_SUPPORTS_MSI
508         select CPU_XSC3
509         select NEED_MACH_MEMORY_H
510         select NEED_RET_TO_USER
511         select PCI
512         select PLAT_IOP
513         select VMSPLIT_1G
514         help
515           Support for Intel's IOP13XX (XScale) family of processors.
516
517 config ARCH_IOP32X
518         bool "IOP32x-based"
519         depends on MMU
520         select ARCH_REQUIRE_GPIOLIB
521         select CPU_XSCALE
522         select NEED_MACH_GPIO_H
523         select NEED_RET_TO_USER
524         select PCI
525         select PLAT_IOP
526         help
527           Support for Intel's 80219 and IOP32X (XScale) family of
528           processors.
529
530 config ARCH_IOP33X
531         bool "IOP33x-based"
532         depends on MMU
533         select ARCH_REQUIRE_GPIOLIB
534         select CPU_XSCALE
535         select NEED_MACH_GPIO_H
536         select NEED_RET_TO_USER
537         select PCI
538         select PLAT_IOP
539         help
540           Support for Intel's IOP33X (XScale) family of processors.
541
542 config ARCH_IXP4XX
543         bool "IXP4xx-based"
544         depends on MMU
545         select ARCH_HAS_DMA_SET_COHERENT_MASK
546         select ARCH_REQUIRE_GPIOLIB
547         select CLKSRC_MMIO
548         select CPU_XSCALE
549         select DMABOUNCE if PCI
550         select GENERIC_CLOCKEVENTS
551         select MIGHT_HAVE_PCI
552         select NEED_MACH_IO_H
553         select USB_EHCI_BIG_ENDIAN_MMIO
554         select USB_EHCI_BIG_ENDIAN_DESC
555         help
556           Support for Intel's IXP4XX (XScale) family of processors.
557
558 config ARCH_DOVE
559         bool "Marvell Dove"
560         select ARCH_REQUIRE_GPIOLIB
561         select CPU_V7
562         select GENERIC_CLOCKEVENTS
563         select MIGHT_HAVE_PCI
564         select PINCTRL
565         select PINCTRL_DOVE
566         select PLAT_ORION_LEGACY
567         select USB_ARCH_HAS_EHCI
568         help
569           Support for the Marvell Dove SoC 88AP510
570
571 config ARCH_KIRKWOOD
572         bool "Marvell Kirkwood"
573         select ARCH_REQUIRE_GPIOLIB
574         select CPU_FEROCEON
575         select GENERIC_CLOCKEVENTS
576         select PCI
577         select PCI_QUIRKS
578         select PINCTRL
579         select PINCTRL_KIRKWOOD
580         select PLAT_ORION_LEGACY
581         help
582           Support for the following Marvell Kirkwood series SoCs:
583           88F6180, 88F6192 and 88F6281.
584
585 config ARCH_MV78XX0
586         bool "Marvell MV78xx0"
587         select ARCH_REQUIRE_GPIOLIB
588         select CPU_FEROCEON
589         select GENERIC_CLOCKEVENTS
590         select PCI
591         select PLAT_ORION_LEGACY
592         help
593           Support for the following Marvell MV78xx0 series SoCs:
594           MV781x0, MV782x0.
595
596 config ARCH_ORION5X
597         bool "Marvell Orion"
598         depends on MMU
599         select ARCH_REQUIRE_GPIOLIB
600         select CPU_FEROCEON
601         select GENERIC_CLOCKEVENTS
602         select PCI
603         select PLAT_ORION_LEGACY
604         help
605           Support for the following Marvell Orion 5x series SoCs:
606           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
607           Orion-2 (5281), Orion-1-90 (6183).
608
609 config ARCH_MMP
610         bool "Marvell PXA168/910/MMP2"
611         depends on MMU
612         select ARCH_REQUIRE_GPIOLIB
613         select CLKDEV_LOOKUP
614         select GENERIC_ALLOCATOR
615         select GENERIC_CLOCKEVENTS
616         select GPIO_PXA
617         select IRQ_DOMAIN
618         select NEED_MACH_GPIO_H
619         select PINCTRL
620         select PLAT_PXA
621         select SPARSE_IRQ
622         help
623           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
624
625 config ARCH_KS8695
626         bool "Micrel/Kendin KS8695"
627         select ARCH_REQUIRE_GPIOLIB
628         select CLKSRC_MMIO
629         select CPU_ARM922T
630         select GENERIC_CLOCKEVENTS
631         select NEED_MACH_MEMORY_H
632         help
633           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
634           System-on-Chip devices.
635
636 config ARCH_W90X900
637         bool "Nuvoton W90X900 CPU"
638         select ARCH_REQUIRE_GPIOLIB
639         select CLKDEV_LOOKUP
640         select CLKSRC_MMIO
641         select CPU_ARM926T
642         select GENERIC_CLOCKEVENTS
643         help
644           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
645           At present, the w90x900 has been renamed nuc900, regarding
646           the ARM series product line, you can login the following
647           link address to know more.
648
649           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
650                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
651
652 config ARCH_LPC32XX
653         bool "NXP LPC32XX"
654         select ARCH_REQUIRE_GPIOLIB
655         select ARM_AMBA
656         select CLKDEV_LOOKUP
657         select CLKSRC_MMIO
658         select CPU_ARM926T
659         select GENERIC_CLOCKEVENTS
660         select HAVE_IDE
661         select HAVE_PWM
662         select USB_ARCH_HAS_OHCI
663         select USE_OF
664         help
665           Support for the NXP LPC32XX family of processors
666
667 config ARCH_TEGRA
668         bool "NVIDIA Tegra"
669         select ARCH_HAS_CPUFREQ
670         select ARCH_REQUIRE_GPIOLIB
671         select CLKDEV_LOOKUP
672         select CLKSRC_MMIO
673         select CLKSRC_OF
674         select COMMON_CLK
675         select GENERIC_CLOCKEVENTS
676         select HAVE_CLK
677         select HAVE_SMP
678         select MIGHT_HAVE_CACHE_L2X0
679         select SPARSE_IRQ
680         select USE_OF
681         help
682           This enables support for NVIDIA Tegra based systems (Tegra APX,
683           Tegra 6xx and Tegra 2 series).
684
685 config ARCH_PXA
686         bool "PXA2xx/PXA3xx-based"
687         depends on MMU
688         select ARCH_HAS_CPUFREQ
689         select ARCH_MTD_XIP
690         select ARCH_REQUIRE_GPIOLIB
691         select ARM_CPU_SUSPEND if PM
692         select AUTO_ZRELADDR
693         select CLKDEV_LOOKUP
694         select CLKSRC_MMIO
695         select GENERIC_CLOCKEVENTS
696         select GPIO_PXA
697         select HAVE_IDE
698         select MULTI_IRQ_HANDLER
699         select NEED_MACH_GPIO_H
700         select PLAT_PXA
701         select SPARSE_IRQ
702         help
703           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
704
705 config ARCH_MSM
706         bool "Qualcomm MSM"
707         select ARCH_REQUIRE_GPIOLIB
708         select CLKDEV_LOOKUP
709         select GENERIC_CLOCKEVENTS
710         select HAVE_CLK
711         help
712           Support for Qualcomm MSM/QSD based systems.  This runs on the
713           apps processor of the MSM/QSD and depends on a shared memory
714           interface to the modem processor which runs the baseband
715           stack and controls some vital subsystems
716           (clock and power control, etc).
717
718 config ARCH_SHMOBILE
719         bool "Renesas SH-Mobile / R-Mobile"
720         select CLKDEV_LOOKUP
721         select GENERIC_CLOCKEVENTS
722         select HAVE_CLK
723         select HAVE_MACH_CLKDEV
724         select HAVE_SMP
725         select MIGHT_HAVE_CACHE_L2X0
726         select MULTI_IRQ_HANDLER
727         select NEED_MACH_MEMORY_H
728         select NO_IOPORT
729         select PINCTRL
730         select PM_GENERIC_DOMAINS if PM
731         select SPARSE_IRQ
732         help
733           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
734
735 config ARCH_RPC
736         bool "RiscPC"
737         select ARCH_ACORN
738         select ARCH_MAY_HAVE_PC_FDC
739         select ARCH_SPARSEMEM_ENABLE
740         select ARCH_USES_GETTIMEOFFSET
741         select FIQ
742         select HAVE_IDE
743         select HAVE_PATA_PLATFORM
744         select ISA_DMA_API
745         select NEED_MACH_IO_H
746         select NEED_MACH_MEMORY_H
747         select NO_IOPORT
748         select VIRT_TO_BUS
749         help
750           On the Acorn Risc-PC, Linux can support the internal IDE disk and
751           CD-ROM interface, serial and parallel port, and the floppy drive.
752
753 config ARCH_SA1100
754         bool "SA1100-based"
755         select ARCH_HAS_CPUFREQ
756         select ARCH_MTD_XIP
757         select ARCH_REQUIRE_GPIOLIB
758         select ARCH_SPARSEMEM_ENABLE
759         select CLKDEV_LOOKUP
760         select CLKSRC_MMIO
761         select CPU_FREQ
762         select CPU_SA1100
763         select GENERIC_CLOCKEVENTS
764         select HAVE_IDE
765         select ISA
766         select NEED_MACH_GPIO_H
767         select NEED_MACH_MEMORY_H
768         select SPARSE_IRQ
769         help
770           Support for StrongARM 11x0 based boards.
771
772 config ARCH_S3C24XX
773         bool "Samsung S3C24XX SoCs"
774         select ARCH_HAS_CPUFREQ
775         select ARCH_USES_GETTIMEOFFSET
776         select CLKDEV_LOOKUP
777         select HAVE_CLK
778         select HAVE_S3C2410_I2C if I2C
779         select HAVE_S3C2410_WATCHDOG if WATCHDOG
780         select HAVE_S3C_RTC if RTC_CLASS
781         select NEED_MACH_GPIO_H
782         select NEED_MACH_IO_H
783         help
784           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
785           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
786           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
787           Samsung SMDK2410 development board (and derivatives).
788
789 config ARCH_S3C64XX
790         bool "Samsung S3C64XX"
791         select ARCH_HAS_CPUFREQ
792         select ARCH_REQUIRE_GPIOLIB
793         select ARCH_USES_GETTIMEOFFSET
794         select ARM_VIC
795         select CLKDEV_LOOKUP
796         select CPU_V6
797         select HAVE_CLK
798         select HAVE_S3C2410_I2C if I2C
799         select HAVE_S3C2410_WATCHDOG if WATCHDOG
800         select HAVE_TCM
801         select NEED_MACH_GPIO_H
802         select NO_IOPORT
803         select PLAT_SAMSUNG
804         select S3C_DEV_NAND
805         select S3C_GPIO_TRACK
806         select SAMSUNG_CLKSRC
807         select SAMSUNG_GPIOLIB_4BIT
808         select SAMSUNG_IRQ_VIC_TIMER
809         select USB_ARCH_HAS_OHCI
810         help
811           Samsung S3C64XX series based systems
812
813 config ARCH_S5P64X0
814         bool "Samsung S5P6440 S5P6450"
815         select CLKDEV_LOOKUP
816         select CLKSRC_MMIO
817         select CPU_V6
818         select GENERIC_CLOCKEVENTS
819         select HAVE_CLK
820         select HAVE_S3C2410_I2C if I2C
821         select HAVE_S3C2410_WATCHDOG if WATCHDOG
822         select HAVE_S3C_RTC if RTC_CLASS
823         select NEED_MACH_GPIO_H
824         help
825           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
826           SMDK6450.
827
828 config ARCH_S5PC100
829         bool "Samsung S5PC100"
830         select ARCH_USES_GETTIMEOFFSET
831         select CLKDEV_LOOKUP
832         select CPU_V7
833         select HAVE_CLK
834         select HAVE_S3C2410_I2C if I2C
835         select HAVE_S3C2410_WATCHDOG if WATCHDOG
836         select HAVE_S3C_RTC if RTC_CLASS
837         select NEED_MACH_GPIO_H
838         help
839           Samsung S5PC100 series based systems
840
841 config ARCH_S5PV210
842         bool "Samsung S5PV210/S5PC110"
843         select ARCH_HAS_CPUFREQ
844         select ARCH_HAS_HOLES_MEMORYMODEL
845         select ARCH_SPARSEMEM_ENABLE
846         select CLKDEV_LOOKUP
847         select CLKSRC_MMIO
848         select CPU_V7
849         select GENERIC_CLOCKEVENTS
850         select HAVE_CLK
851         select HAVE_S3C2410_I2C if I2C
852         select HAVE_S3C2410_WATCHDOG if WATCHDOG
853         select HAVE_S3C_RTC if RTC_CLASS
854         select NEED_MACH_GPIO_H
855         select NEED_MACH_MEMORY_H
856         help
857           Samsung S5PV210/S5PC110 series based systems
858
859 config ARCH_EXYNOS
860         bool "Samsung EXYNOS"
861         select ARCH_HAS_CPUFREQ
862         select ARCH_HAS_HOLES_MEMORYMODEL
863         select ARCH_SPARSEMEM_ENABLE
864         select CLKDEV_LOOKUP
865         select CPU_V7
866         select GENERIC_CLOCKEVENTS
867         select HAVE_CLK
868         select HAVE_S3C2410_I2C if I2C
869         select HAVE_S3C2410_WATCHDOG if WATCHDOG
870         select HAVE_S3C_RTC if RTC_CLASS
871         select NEED_MACH_GPIO_H
872         select NEED_MACH_MEMORY_H
873         help
874           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
875
876 config ARCH_SHARK
877         bool "Shark"
878         select ARCH_USES_GETTIMEOFFSET
879         select CPU_SA110
880         select ISA
881         select ISA_DMA
882         select NEED_MACH_MEMORY_H
883         select PCI
884         select VIRT_TO_BUS
885         select ZONE_DMA
886         help
887           Support for the StrongARM based Digital DNARD machine, also known
888           as "Shark" (<http://www.shark-linux.de/shark.html>).
889
890 config ARCH_U300
891         bool "ST-Ericsson U300 Series"
892         depends on MMU
893         select ARCH_REQUIRE_GPIOLIB
894         select ARM_AMBA
895         select ARM_PATCH_PHYS_VIRT
896         select ARM_VIC
897         select CLKDEV_LOOKUP
898         select CLKSRC_MMIO
899         select COMMON_CLK
900         select CPU_ARM926T
901         select GENERIC_CLOCKEVENTS
902         select HAVE_TCM
903         select SPARSE_IRQ
904         help
905           Support for ST-Ericsson U300 series mobile platforms.
906
907 config ARCH_U8500
908         bool "ST-Ericsson U8500 Series"
909         depends on MMU
910         select ARCH_HAS_CPUFREQ
911         select ARCH_REQUIRE_GPIOLIB
912         select ARM_AMBA
913         select CLKDEV_LOOKUP
914         select CPU_V7
915         select GENERIC_CLOCKEVENTS
916         select HAVE_SMP
917         select MIGHT_HAVE_CACHE_L2X0
918         select SPARSE_IRQ
919         help
920           Support for ST-Ericsson's Ux500 architecture
921
922 config ARCH_NOMADIK
923         bool "STMicroelectronics Nomadik"
924         select ARCH_REQUIRE_GPIOLIB
925         select ARM_AMBA
926         select ARM_VIC
927         select CLKSRC_NOMADIK_MTU
928         select COMMON_CLK
929         select CPU_ARM926T
930         select GENERIC_CLOCKEVENTS
931         select MIGHT_HAVE_CACHE_L2X0
932         select USE_OF
933         select PINCTRL
934         select PINCTRL_STN8815
935         select SPARSE_IRQ
936         help
937           Support for the Nomadik platform by ST-Ericsson
938
939 config PLAT_SPEAR
940         bool "ST SPEAr"
941         select ARCH_HAS_CPUFREQ
942         select ARCH_REQUIRE_GPIOLIB
943         select ARM_AMBA
944         select CLKDEV_LOOKUP
945         select CLKSRC_MMIO
946         select COMMON_CLK
947         select GENERIC_CLOCKEVENTS
948         select HAVE_CLK
949         help
950           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
951
952 config ARCH_DAVINCI
953         bool "TI DaVinci"
954         select ARCH_HAS_HOLES_MEMORYMODEL
955         select ARCH_REQUIRE_GPIOLIB
956         select CLKDEV_LOOKUP
957         select GENERIC_ALLOCATOR
958         select GENERIC_CLOCKEVENTS
959         select GENERIC_IRQ_CHIP
960         select HAVE_IDE
961         select NEED_MACH_GPIO_H
962         select USE_OF
963         select ZONE_DMA
964         help
965           Support for TI's DaVinci platform.
966
967 config ARCH_OMAP1
968         bool "TI OMAP1"
969         depends on MMU
970         select ARCH_HAS_CPUFREQ
971         select ARCH_HAS_HOLES_MEMORYMODEL
972         select ARCH_OMAP
973         select ARCH_REQUIRE_GPIOLIB
974         select CLKDEV_LOOKUP
975         select CLKSRC_MMIO
976         select GENERIC_CLOCKEVENTS
977         select GENERIC_IRQ_CHIP
978         select HAVE_CLK
979         select HAVE_IDE
980         select IRQ_DOMAIN
981         select NEED_MACH_IO_H if PCCARD
982         select NEED_MACH_MEMORY_H
983         help
984           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
985
986 endchoice
987
988 menu "Multiple platform selection"
989         depends on ARCH_MULTIPLATFORM
990
991 comment "CPU Core family selection"
992
993 config ARCH_MULTI_V4
994         bool "ARMv4 based platforms (FA526, StrongARM)"
995         depends on !ARCH_MULTI_V6_V7
996         select ARCH_MULTI_V4_V5
997
998 config ARCH_MULTI_V4T
999         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
1000         depends on !ARCH_MULTI_V6_V7
1001         select ARCH_MULTI_V4_V5
1002
1003 config ARCH_MULTI_V5
1004         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
1005         depends on !ARCH_MULTI_V6_V7
1006         select ARCH_MULTI_V4_V5
1007
1008 config ARCH_MULTI_V4_V5
1009         bool
1010
1011 config ARCH_MULTI_V6
1012         bool "ARMv6 based platforms (ARM11)"
1013         select ARCH_MULTI_V6_V7
1014         select CPU_V6
1015
1016 config ARCH_MULTI_V7
1017         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
1018         default y
1019         select ARCH_MULTI_V6_V7
1020         select ARCH_VEXPRESS
1021         select CPU_V7
1022
1023 config ARCH_MULTI_V6_V7
1024         bool
1025
1026 config ARCH_MULTI_CPU_AUTO
1027         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1028         select ARCH_MULTI_V5
1029
1030 endmenu
1031
1032 #
1033 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1034 # Kconfigs may be included either alphabetically (according to the
1035 # plat- suffix) or along side the corresponding mach-* source.
1036 #
1037 source "arch/arm/mach-mvebu/Kconfig"
1038
1039 source "arch/arm/mach-at91/Kconfig"
1040
1041 source "arch/arm/mach-bcm/Kconfig"
1042
1043 source "arch/arm/mach-clps711x/Kconfig"
1044
1045 source "arch/arm/mach-cns3xxx/Kconfig"
1046
1047 source "arch/arm/mach-davinci/Kconfig"
1048
1049 source "arch/arm/mach-dove/Kconfig"
1050
1051 source "arch/arm/mach-ep93xx/Kconfig"
1052
1053 source "arch/arm/mach-footbridge/Kconfig"
1054
1055 source "arch/arm/mach-gemini/Kconfig"
1056
1057 source "arch/arm/mach-h720x/Kconfig"
1058
1059 source "arch/arm/mach-highbank/Kconfig"
1060
1061 source "arch/arm/mach-integrator/Kconfig"
1062
1063 source "arch/arm/mach-iop32x/Kconfig"
1064
1065 source "arch/arm/mach-iop33x/Kconfig"
1066
1067 source "arch/arm/mach-iop13xx/Kconfig"
1068
1069 source "arch/arm/mach-ixp4xx/Kconfig"
1070
1071 source "arch/arm/mach-kirkwood/Kconfig"
1072
1073 source "arch/arm/mach-ks8695/Kconfig"
1074
1075 source "arch/arm/mach-msm/Kconfig"
1076
1077 source "arch/arm/mach-mv78xx0/Kconfig"
1078
1079 source "arch/arm/mach-imx/Kconfig"
1080
1081 source "arch/arm/mach-mxs/Kconfig"
1082
1083 source "arch/arm/mach-netx/Kconfig"
1084
1085 source "arch/arm/mach-nomadik/Kconfig"
1086
1087 source "arch/arm/plat-omap/Kconfig"
1088
1089 source "arch/arm/mach-omap1/Kconfig"
1090
1091 source "arch/arm/mach-omap2/Kconfig"
1092
1093 source "arch/arm/mach-orion5x/Kconfig"
1094
1095 source "arch/arm/mach-picoxcell/Kconfig"
1096
1097 source "arch/arm/mach-pxa/Kconfig"
1098 source "arch/arm/plat-pxa/Kconfig"
1099
1100 source "arch/arm/mach-mmp/Kconfig"
1101
1102 source "arch/arm/mach-realview/Kconfig"
1103
1104 source "arch/arm/mach-sa1100/Kconfig"
1105
1106 source "arch/arm/plat-samsung/Kconfig"
1107
1108 source "arch/arm/mach-socfpga/Kconfig"
1109
1110 source "arch/arm/plat-spear/Kconfig"
1111
1112 source "arch/arm/mach-s3c24xx/Kconfig"
1113
1114 if ARCH_S3C64XX
1115 source "arch/arm/mach-s3c64xx/Kconfig"
1116 endif
1117
1118 source "arch/arm/mach-s5p64x0/Kconfig"
1119
1120 source "arch/arm/mach-s5pc100/Kconfig"
1121
1122 source "arch/arm/mach-s5pv210/Kconfig"
1123
1124 source "arch/arm/mach-exynos/Kconfig"
1125
1126 source "arch/arm/mach-shmobile/Kconfig"
1127
1128 source "arch/arm/mach-sunxi/Kconfig"
1129
1130 source "arch/arm/mach-prima2/Kconfig"
1131
1132 source "arch/arm/mach-tegra/Kconfig"
1133
1134 source "arch/arm/mach-u300/Kconfig"
1135
1136 source "arch/arm/mach-ux500/Kconfig"
1137
1138 source "arch/arm/mach-versatile/Kconfig"
1139
1140 source "arch/arm/mach-vexpress/Kconfig"
1141 source "arch/arm/plat-versatile/Kconfig"
1142
1143 source "arch/arm/mach-virt/Kconfig"
1144
1145 source "arch/arm/mach-vt8500/Kconfig"
1146
1147 source "arch/arm/mach-w90x900/Kconfig"
1148
1149 source "arch/arm/mach-zynq/Kconfig"
1150
1151 # Definitions to make life easier
1152 config ARCH_ACORN
1153         bool
1154
1155 config PLAT_IOP
1156         bool
1157         select GENERIC_CLOCKEVENTS
1158
1159 config PLAT_ORION
1160         bool
1161         select CLKSRC_MMIO
1162         select COMMON_CLK
1163         select GENERIC_IRQ_CHIP
1164         select IRQ_DOMAIN
1165
1166 config PLAT_ORION_LEGACY
1167         bool
1168         select PLAT_ORION
1169
1170 config PLAT_PXA
1171         bool
1172
1173 config PLAT_VERSATILE
1174         bool
1175
1176 config ARM_TIMER_SP804
1177         bool
1178         select CLKSRC_MMIO
1179         select HAVE_SCHED_CLOCK
1180
1181 source arch/arm/mm/Kconfig
1182
1183 config ARM_NR_BANKS
1184         int
1185         default 16 if ARCH_EP93XX
1186         default 8
1187
1188 config IWMMXT
1189         bool "Enable iWMMXt support" if !CPU_PJ4
1190         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1191         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1192         help
1193           Enable support for iWMMXt context switching at run time if
1194           running on a CPU that supports it.
1195
1196 config XSCALE_PMU
1197         bool
1198         depends on CPU_XSCALE
1199         default y
1200
1201 config MULTI_IRQ_HANDLER
1202         bool
1203         help
1204           Allow each machine to specify it's own IRQ handler at run time.
1205
1206 if !MMU
1207 source "arch/arm/Kconfig-nommu"
1208 endif
1209
1210 config ARM_ERRATA_326103
1211         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1212         depends on CPU_V6
1213         help
1214           Executing a SWP instruction to read-only memory does not set bit 11
1215           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1216           treat the access as a read, preventing a COW from occurring and
1217           causing the faulting task to livelock.
1218
1219 config ARM_ERRATA_411920
1220         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1221         depends on CPU_V6 || CPU_V6K
1222         help
1223           Invalidation of the Instruction Cache operation can
1224           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1225           It does not affect the MPCore. This option enables the ARM Ltd.
1226           recommended workaround.
1227
1228 config ARM_ERRATA_430973
1229         bool "ARM errata: Stale prediction on replaced interworking branch"
1230         depends on CPU_V7
1231         help
1232           This option enables the workaround for the 430973 Cortex-A8
1233           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1234           interworking branch is replaced with another code sequence at the
1235           same virtual address, whether due to self-modifying code or virtual
1236           to physical address re-mapping, Cortex-A8 does not recover from the
1237           stale interworking branch prediction. This results in Cortex-A8
1238           executing the new code sequence in the incorrect ARM or Thumb state.
1239           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1240           and also flushes the branch target cache at every context switch.
1241           Note that setting specific bits in the ACTLR register may not be
1242           available in non-secure mode.
1243
1244 config ARM_ERRATA_458693
1245         bool "ARM errata: Processor deadlock when a false hazard is created"
1246         depends on CPU_V7
1247         depends on !ARCH_MULTIPLATFORM
1248         help
1249           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1250           erratum. For very specific sequences of memory operations, it is
1251           possible for a hazard condition intended for a cache line to instead
1252           be incorrectly associated with a different cache line. This false
1253           hazard might then cause a processor deadlock. The workaround enables
1254           the L1 caching of the NEON accesses and disables the PLD instruction
1255           in the ACTLR register. Note that setting specific bits in the ACTLR
1256           register may not be available in non-secure mode.
1257
1258 config ARM_ERRATA_460075
1259         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1260         depends on CPU_V7
1261         depends on !ARCH_MULTIPLATFORM
1262         help
1263           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1264           erratum. Any asynchronous access to the L2 cache may encounter a
1265           situation in which recent store transactions to the L2 cache are lost
1266           and overwritten with stale memory contents from external memory. The
1267           workaround disables the write-allocate mode for the L2 cache via the
1268           ACTLR register. Note that setting specific bits in the ACTLR register
1269           may not be available in non-secure mode.
1270
1271 config ARM_ERRATA_742230
1272         bool "ARM errata: DMB operation may be faulty"
1273         depends on CPU_V7 && SMP
1274         depends on !ARCH_MULTIPLATFORM
1275         help
1276           This option enables the workaround for the 742230 Cortex-A9
1277           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1278           between two write operations may not ensure the correct visibility
1279           ordering of the two writes. This workaround sets a specific bit in
1280           the diagnostic register of the Cortex-A9 which causes the DMB
1281           instruction to behave as a DSB, ensuring the correct behaviour of
1282           the two writes.
1283
1284 config ARM_ERRATA_742231
1285         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1286         depends on CPU_V7 && SMP
1287         depends on !ARCH_MULTIPLATFORM
1288         help
1289           This option enables the workaround for the 742231 Cortex-A9
1290           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1291           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1292           accessing some data located in the same cache line, may get corrupted
1293           data due to bad handling of the address hazard when the line gets
1294           replaced from one of the CPUs at the same time as another CPU is
1295           accessing it. This workaround sets specific bits in the diagnostic
1296           register of the Cortex-A9 which reduces the linefill issuing
1297           capabilities of the processor.
1298
1299 config PL310_ERRATA_588369
1300         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1301         depends on CACHE_L2X0
1302         help
1303            The PL310 L2 cache controller implements three types of Clean &
1304            Invalidate maintenance operations: by Physical Address
1305            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1306            They are architecturally defined to behave as the execution of a
1307            clean operation followed immediately by an invalidate operation,
1308            both performing to the same memory location. This functionality
1309            is not correctly implemented in PL310 as clean lines are not
1310            invalidated as a result of these operations.
1311
1312 config ARM_ERRATA_720789
1313         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1314         depends on CPU_V7
1315         help
1316           This option enables the workaround for the 720789 Cortex-A9 (prior to
1317           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1318           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1319           As a consequence of this erratum, some TLB entries which should be
1320           invalidated are not, resulting in an incoherency in the system page
1321           tables. The workaround changes the TLB flushing routines to invalidate
1322           entries regardless of the ASID.
1323
1324 config PL310_ERRATA_727915
1325         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1326         depends on CACHE_L2X0
1327         help
1328           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1329           operation (offset 0x7FC). This operation runs in background so that
1330           PL310 can handle normal accesses while it is in progress. Under very
1331           rare circumstances, due to this erratum, write data can be lost when
1332           PL310 treats a cacheable write transaction during a Clean &
1333           Invalidate by Way operation.
1334
1335 config ARM_ERRATA_743622
1336         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1337         depends on CPU_V7
1338         depends on !ARCH_MULTIPLATFORM
1339         help
1340           This option enables the workaround for the 743622 Cortex-A9
1341           (r2p*) erratum. Under very rare conditions, a faulty
1342           optimisation in the Cortex-A9 Store Buffer may lead to data
1343           corruption. This workaround sets a specific bit in the diagnostic
1344           register of the Cortex-A9 which disables the Store Buffer
1345           optimisation, preventing the defect from occurring. This has no
1346           visible impact on the overall performance or power consumption of the
1347           processor.
1348
1349 config ARM_ERRATA_751472
1350         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1351         depends on CPU_V7
1352         depends on !ARCH_MULTIPLATFORM
1353         help
1354           This option enables the workaround for the 751472 Cortex-A9 (prior
1355           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1356           completion of a following broadcasted operation if the second
1357           operation is received by a CPU before the ICIALLUIS has completed,
1358           potentially leading to corrupted entries in the cache or TLB.
1359
1360 config PL310_ERRATA_753970
1361         bool "PL310 errata: cache sync operation may be faulty"
1362         depends on CACHE_PL310
1363         help
1364           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1365
1366           Under some condition the effect of cache sync operation on
1367           the store buffer still remains when the operation completes.
1368           This means that the store buffer is always asked to drain and
1369           this prevents it from merging any further writes. The workaround
1370           is to replace the normal offset of cache sync operation (0x730)
1371           by another offset targeting an unmapped PL310 register 0x740.
1372           This has the same effect as the cache sync operation: store buffer
1373           drain and waiting for all buffers empty.
1374
1375 config ARM_ERRATA_754322
1376         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1377         depends on CPU_V7
1378         help
1379           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1380           r3p*) erratum. A speculative memory access may cause a page table walk
1381           which starts prior to an ASID switch but completes afterwards. This
1382           can populate the micro-TLB with a stale entry which may be hit with
1383           the new ASID. This workaround places two dsb instructions in the mm
1384           switching code so that no page table walks can cross the ASID switch.
1385
1386 config ARM_ERRATA_754327
1387         bool "ARM errata: no automatic Store Buffer drain"
1388         depends on CPU_V7 && SMP
1389         help
1390           This option enables the workaround for the 754327 Cortex-A9 (prior to
1391           r2p0) erratum. The Store Buffer does not have any automatic draining
1392           mechanism and therefore a livelock may occur if an external agent
1393           continuously polls a memory location waiting to observe an update.
1394           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1395           written polling loops from denying visibility of updates to memory.
1396
1397 config ARM_ERRATA_364296
1398         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1399         depends on CPU_V6 && !SMP
1400         help
1401           This options enables the workaround for the 364296 ARM1136
1402           r0p2 erratum (possible cache data corruption with
1403           hit-under-miss enabled). It sets the undocumented bit 31 in
1404           the auxiliary control register and the FI bit in the control
1405           register, thus disabling hit-under-miss without putting the
1406           processor into full low interrupt latency mode. ARM11MPCore
1407           is not affected.
1408
1409 config ARM_ERRATA_764369
1410         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1411         depends on CPU_V7 && SMP
1412         help
1413           This option enables the workaround for erratum 764369
1414           affecting Cortex-A9 MPCore with two or more processors (all
1415           current revisions). Under certain timing circumstances, a data
1416           cache line maintenance operation by MVA targeting an Inner
1417           Shareable memory region may fail to proceed up to either the
1418           Point of Coherency or to the Point of Unification of the
1419           system. This workaround adds a DSB instruction before the
1420           relevant cache maintenance functions and sets a specific bit
1421           in the diagnostic control register of the SCU.
1422
1423 config PL310_ERRATA_769419
1424         bool "PL310 errata: no automatic Store Buffer drain"
1425         depends on CACHE_L2X0
1426         help
1427           On revisions of the PL310 prior to r3p2, the Store Buffer does
1428           not automatically drain. This can cause normal, non-cacheable
1429           writes to be retained when the memory system is idle, leading
1430           to suboptimal I/O performance for drivers using coherent DMA.
1431           This option adds a write barrier to the cpu_idle loop so that,
1432           on systems with an outer cache, the store buffer is drained
1433           explicitly.
1434
1435 config ARM_ERRATA_775420
1436        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1437        depends on CPU_V7
1438        help
1439          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1440          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1441          operation aborts with MMU exception, it might cause the processor
1442          to deadlock. This workaround puts DSB before executing ISB if
1443          an abort may occur on cache maintenance.
1444
1445 config ARM_ERRATA_798181
1446         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1447         depends on CPU_V7 && SMP
1448         help
1449           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1450           adequately shooting down all use of the old entries. This
1451           option enables the Linux kernel workaround for this erratum
1452           which sends an IPI to the CPUs that are running the same ASID
1453           as the one being invalidated.
1454
1455 endmenu
1456
1457 source "arch/arm/common/Kconfig"
1458
1459 menu "Bus support"
1460
1461 config ARM_AMBA
1462         bool
1463
1464 config ISA
1465         bool
1466         help
1467           Find out whether you have ISA slots on your motherboard.  ISA is the
1468           name of a bus system, i.e. the way the CPU talks to the other stuff
1469           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1470           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1471           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1472
1473 # Select ISA DMA controller support
1474 config ISA_DMA
1475         bool
1476         select ISA_DMA_API
1477
1478 # Select ISA DMA interface
1479 config ISA_DMA_API
1480         bool
1481
1482 config PCI
1483         bool "PCI support" if MIGHT_HAVE_PCI
1484         help
1485           Find out whether you have a PCI motherboard. PCI is the name of a
1486           bus system, i.e. the way the CPU talks to the other stuff inside
1487           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1488           VESA. If you have PCI, say Y, otherwise N.
1489
1490 config PCI_DOMAINS
1491         bool
1492         depends on PCI
1493
1494 config PCI_NANOENGINE
1495         bool "BSE nanoEngine PCI support"
1496         depends on SA1100_NANOENGINE
1497         help
1498           Enable PCI on the BSE nanoEngine board.
1499
1500 config PCI_SYSCALL
1501         def_bool PCI
1502
1503 # Select the host bridge type
1504 config PCI_HOST_VIA82C505
1505         bool
1506         depends on PCI && ARCH_SHARK
1507         default y
1508
1509 config PCI_HOST_ITE8152
1510         bool
1511         depends on PCI && MACH_ARMCORE
1512         default y
1513         select DMABOUNCE
1514
1515 source "drivers/pci/Kconfig"
1516
1517 source "drivers/pcmcia/Kconfig"
1518
1519 endmenu
1520
1521 menu "Kernel Features"
1522
1523 config HAVE_SMP
1524         bool
1525         help
1526           This option should be selected by machines which have an SMP-
1527           capable CPU.
1528
1529           The only effect of this option is to make the SMP-related
1530           options available to the user for configuration.
1531
1532 config SMP
1533         bool "Symmetric Multi-Processing"
1534         depends on CPU_V6K || CPU_V7
1535         depends on GENERIC_CLOCKEVENTS
1536         depends on HAVE_SMP
1537         depends on MMU
1538         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1539         select USE_GENERIC_SMP_HELPERS
1540         help
1541           This enables support for systems with more than one CPU. If you have
1542           a system with only one CPU, like most personal computers, say N. If
1543           you have a system with more than one CPU, say Y.
1544
1545           If you say N here, the kernel will run on single and multiprocessor
1546           machines, but will use only one CPU of a multiprocessor machine. If
1547           you say Y here, the kernel will run on many, but not all, single
1548           processor machines. On a single processor machine, the kernel will
1549           run faster if you say N here.
1550
1551           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1552           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1553           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1554
1555           If you don't know what to do here, say N.
1556
1557 config SMP_ON_UP
1558         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1559         depends on SMP && !XIP_KERNEL
1560         default y
1561         help
1562           SMP kernels contain instructions which fail on non-SMP processors.
1563           Enabling this option allows the kernel to modify itself to make
1564           these instructions safe.  Disabling it allows about 1K of space
1565           savings.
1566
1567           If you don't know what to do here, say Y.
1568
1569 config ARM_CPU_TOPOLOGY
1570         bool "Support cpu topology definition"
1571         depends on SMP && CPU_V7
1572         default y
1573         help
1574           Support ARM cpu topology definition. The MPIDR register defines
1575           affinity between processors which is then used to describe the cpu
1576           topology of an ARM System.
1577
1578 config SCHED_MC
1579         bool "Multi-core scheduler support"
1580         depends on ARM_CPU_TOPOLOGY
1581         help
1582           Multi-core scheduler support improves the CPU scheduler's decision
1583           making when dealing with multi-core CPU chips at a cost of slightly
1584           increased overhead in some places. If unsure say N here.
1585
1586 config SCHED_SMT
1587         bool "SMT scheduler support"
1588         depends on ARM_CPU_TOPOLOGY
1589         help
1590           Improves the CPU scheduler's decision making when dealing with
1591           MultiThreading at a cost of slightly increased overhead in some
1592           places. If unsure say N here.
1593
1594 config HAVE_ARM_SCU
1595         bool
1596         help
1597           This option enables support for the ARM system coherency unit
1598
1599 config HAVE_ARM_ARCH_TIMER
1600         bool "Architected timer support"
1601         depends on CPU_V7
1602         select ARM_ARCH_TIMER
1603         help
1604           This option enables support for the ARM architected timer
1605
1606 config HAVE_ARM_TWD
1607         bool
1608         depends on SMP
1609         help
1610           This options enables support for the ARM timer and watchdog unit
1611
1612 choice
1613         prompt "Memory split"
1614         default VMSPLIT_3G
1615         help
1616           Select the desired split between kernel and user memory.
1617
1618           If you are not absolutely sure what you are doing, leave this
1619           option alone!
1620
1621         config VMSPLIT_3G
1622                 bool "3G/1G user/kernel split"
1623         config VMSPLIT_2G
1624                 bool "2G/2G user/kernel split"
1625         config VMSPLIT_1G
1626                 bool "1G/3G user/kernel split"
1627 endchoice
1628
1629 config PAGE_OFFSET
1630         hex
1631         default 0x40000000 if VMSPLIT_1G
1632         default 0x80000000 if VMSPLIT_2G
1633         default 0xC0000000
1634
1635 config NR_CPUS
1636         int "Maximum number of CPUs (2-32)"
1637         range 2 32
1638         depends on SMP
1639         default "4"
1640
1641 config HOTPLUG_CPU
1642         bool "Support for hot-pluggable CPUs"
1643         depends on SMP && HOTPLUG
1644         help
1645           Say Y here to experiment with turning CPUs off and on.  CPUs
1646           can be controlled through /sys/devices/system/cpu.
1647
1648 config ARM_PSCI
1649         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1650         depends on CPU_V7
1651         help
1652           Say Y here if you want Linux to communicate with system firmware
1653           implementing the PSCI specification for CPU-centric power
1654           management operations described in ARM document number ARM DEN
1655           0022A ("Power State Coordination Interface System Software on
1656           ARM processors").
1657
1658 config LOCAL_TIMERS
1659         bool "Use local timer interrupts"
1660         depends on SMP
1661         default y
1662         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1663         help
1664           Enable support for local timers on SMP platforms, rather then the
1665           legacy IPI broadcast method.  Local timers allows the system
1666           accounting to be spread across the timer interval, preventing a
1667           "thundering herd" at every timer tick.
1668
1669 # The GPIO number here must be sorted by descending number. In case of
1670 # a multiplatform kernel, we just want the highest value required by the
1671 # selected platforms.
1672 config ARCH_NR_GPIO
1673         int
1674         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1675         default 512 if SOC_OMAP5
1676         default 355 if ARCH_U8500
1677         default 288 if ARCH_VT8500 || ARCH_SUNXI
1678         default 264 if MACH_H4700
1679         default 0
1680         help
1681           Maximum number of GPIOs in the system.
1682
1683           If unsure, leave the default value.
1684
1685 source kernel/Kconfig.preempt
1686
1687 config HZ
1688         int
1689         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1690                 ARCH_S5PV210 || ARCH_EXYNOS4
1691         default AT91_TIMER_HZ if ARCH_AT91
1692         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1693         default 100
1694
1695 config SCHED_HRTICK
1696         def_bool HIGH_RES_TIMERS
1697
1698 config THUMB2_KERNEL
1699         bool "Compile the kernel in Thumb-2 mode"
1700         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1701         select AEABI
1702         select ARM_ASM_UNIFIED
1703         select ARM_UNWIND
1704         help
1705           By enabling this option, the kernel will be compiled in
1706           Thumb-2 mode. A compiler/assembler that understand the unified
1707           ARM-Thumb syntax is needed.
1708
1709           If unsure, say N.
1710
1711 config THUMB2_AVOID_R_ARM_THM_JUMP11
1712         bool "Work around buggy Thumb-2 short branch relocations in gas"
1713         depends on THUMB2_KERNEL && MODULES
1714         default y
1715         help
1716           Various binutils versions can resolve Thumb-2 branches to
1717           locally-defined, preemptible global symbols as short-range "b.n"
1718           branch instructions.
1719
1720           This is a problem, because there's no guarantee the final
1721           destination of the symbol, or any candidate locations for a
1722           trampoline, are within range of the branch.  For this reason, the
1723           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1724           relocation in modules at all, and it makes little sense to add
1725           support.
1726
1727           The symptom is that the kernel fails with an "unsupported
1728           relocation" error when loading some modules.
1729
1730           Until fixed tools are available, passing
1731           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1732           code which hits this problem, at the cost of a bit of extra runtime
1733           stack usage in some cases.
1734
1735           The problem is described in more detail at:
1736               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1737
1738           Only Thumb-2 kernels are affected.
1739
1740           Unless you are sure your tools don't have this problem, say Y.
1741
1742 config ARM_ASM_UNIFIED
1743         bool
1744
1745 config AEABI
1746         bool "Use the ARM EABI to compile the kernel"
1747         help
1748           This option allows for the kernel to be compiled using the latest
1749           ARM ABI (aka EABI).  This is only useful if you are using a user
1750           space environment that is also compiled with EABI.
1751
1752           Since there are major incompatibilities between the legacy ABI and
1753           EABI, especially with regard to structure member alignment, this
1754           option also changes the kernel syscall calling convention to
1755           disambiguate both ABIs and allow for backward compatibility support
1756           (selected with CONFIG_OABI_COMPAT).
1757
1758           To use this you need GCC version 4.0.0 or later.
1759
1760 config OABI_COMPAT
1761         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1762         depends on AEABI && !THUMB2_KERNEL
1763         default y
1764         help
1765           This option preserves the old syscall interface along with the
1766           new (ARM EABI) one. It also provides a compatibility layer to
1767           intercept syscalls that have structure arguments which layout
1768           in memory differs between the legacy ABI and the new ARM EABI
1769           (only for non "thumb" binaries). This option adds a tiny
1770           overhead to all syscalls and produces a slightly larger kernel.
1771           If you know you'll be using only pure EABI user space then you
1772           can say N here. If this option is not selected and you attempt
1773           to execute a legacy ABI binary then the result will be
1774           UNPREDICTABLE (in fact it can be predicted that it won't work
1775           at all). If in doubt say Y.
1776
1777 config ARCH_HAS_HOLES_MEMORYMODEL
1778         bool
1779
1780 config ARCH_SPARSEMEM_ENABLE
1781         bool
1782
1783 config ARCH_SPARSEMEM_DEFAULT
1784         def_bool ARCH_SPARSEMEM_ENABLE
1785
1786 config ARCH_SELECT_MEMORY_MODEL
1787         def_bool ARCH_SPARSEMEM_ENABLE
1788
1789 config HAVE_ARCH_PFN_VALID
1790         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1791
1792 config HIGHMEM
1793         bool "High Memory Support"
1794         depends on MMU
1795         help
1796           The address space of ARM processors is only 4 Gigabytes large
1797           and it has to accommodate user address space, kernel address
1798           space as well as some memory mapped IO. That means that, if you
1799           have a large amount of physical memory and/or IO, not all of the
1800           memory can be "permanently mapped" by the kernel. The physical
1801           memory that is not permanently mapped is called "high memory".
1802
1803           Depending on the selected kernel/user memory split, minimum
1804           vmalloc space and actual amount of RAM, you may not need this
1805           option which should result in a slightly faster kernel.
1806
1807           If unsure, say n.
1808
1809 config HIGHPTE
1810         bool "Allocate 2nd-level pagetables from highmem"
1811         depends on HIGHMEM
1812
1813 config HW_PERF_EVENTS
1814         bool "Enable hardware performance counter support for perf events"
1815         depends on PERF_EVENTS
1816         default y
1817         help
1818           Enable hardware performance counter support for perf events. If
1819           disabled, perf events will use software events only.
1820
1821 source "mm/Kconfig"
1822
1823 config FORCE_MAX_ZONEORDER
1824         int "Maximum zone order" if ARCH_SHMOBILE
1825         range 11 64 if ARCH_SHMOBILE
1826         default "12" if SOC_AM33XX
1827         default "9" if SA1111
1828         default "11"
1829         help
1830           The kernel memory allocator divides physically contiguous memory
1831           blocks into "zones", where each zone is a power of two number of
1832           pages.  This option selects the largest power of two that the kernel
1833           keeps in the memory allocator.  If you need to allocate very large
1834           blocks of physically contiguous memory, then you may need to
1835           increase this value.
1836
1837           This config option is actually maximum order plus one. For example,
1838           a value of 11 means that the largest free memory block is 2^10 pages.
1839
1840 config ALIGNMENT_TRAP
1841         bool
1842         depends on CPU_CP15_MMU
1843         default y if !ARCH_EBSA110
1844         select HAVE_PROC_CPU if PROC_FS
1845         help
1846           ARM processors cannot fetch/store information which is not
1847           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1848           address divisible by 4. On 32-bit ARM processors, these non-aligned
1849           fetch/store instructions will be emulated in software if you say
1850           here, which has a severe performance impact. This is necessary for
1851           correct operation of some network protocols. With an IP-only
1852           configuration it is safe to say N, otherwise say Y.
1853
1854 config UACCESS_WITH_MEMCPY
1855         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1856         depends on MMU
1857         default y if CPU_FEROCEON
1858         help
1859           Implement faster copy_to_user and clear_user methods for CPU
1860           cores where a 8-word STM instruction give significantly higher
1861           memory write throughput than a sequence of individual 32bit stores.
1862
1863           A possible side effect is a slight increase in scheduling latency
1864           between threads sharing the same address space if they invoke
1865           such copy operations with large buffers.
1866
1867           However, if the CPU data cache is using a write-allocate mode,
1868           this option is unlikely to provide any performance gain.
1869
1870 config SECCOMP
1871         bool
1872         prompt "Enable seccomp to safely compute untrusted bytecode"
1873         ---help---
1874           This kernel feature is useful for number crunching applications
1875           that may need to compute untrusted bytecode during their
1876           execution. By using pipes or other transports made available to
1877           the process as file descriptors supporting the read/write
1878           syscalls, it's possible to isolate those applications in
1879           their own address space using seccomp. Once seccomp is
1880           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1881           and the task is only allowed to execute a few safe syscalls
1882           defined by each seccomp mode.
1883
1884 config CC_STACKPROTECTOR
1885         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1886         help
1887           This option turns on the -fstack-protector GCC feature. This
1888           feature puts, at the beginning of functions, a canary value on
1889           the stack just before the return address, and validates
1890           the value just before actually returning.  Stack based buffer
1891           overflows (that need to overwrite this return address) now also
1892           overwrite the canary, which gets detected and the attack is then
1893           neutralized via a kernel panic.
1894           This feature requires gcc version 4.2 or above.
1895
1896 config XEN_DOM0
1897         def_bool y
1898         depends on XEN
1899
1900 config XEN
1901         bool "Xen guest support on ARM (EXPERIMENTAL)"
1902         depends on ARM && AEABI && OF
1903         depends on CPU_V7 && !CPU_V6
1904         depends on !GENERIC_ATOMIC64
1905         help
1906           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1907
1908 endmenu
1909
1910 menu "Boot options"
1911
1912 config USE_OF
1913         bool "Flattened Device Tree support"
1914         select IRQ_DOMAIN
1915         select OF
1916         select OF_EARLY_FLATTREE
1917         help
1918           Include support for flattened device tree machine descriptions.
1919
1920 config ATAGS
1921         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1922         default y
1923         help
1924           This is the traditional way of passing data to the kernel at boot
1925           time. If you are solely relying on the flattened device tree (or
1926           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1927           to remove ATAGS support from your kernel binary.  If unsure,
1928           leave this to y.
1929
1930 config DEPRECATED_PARAM_STRUCT
1931         bool "Provide old way to pass kernel parameters"
1932         depends on ATAGS
1933         help
1934           This was deprecated in 2001 and announced to live on for 5 years.
1935           Some old boot loaders still use this way.
1936
1937 # Compressed boot loader in ROM.  Yes, we really want to ask about
1938 # TEXT and BSS so we preserve their values in the config files.
1939 config ZBOOT_ROM_TEXT
1940         hex "Compressed ROM boot loader base address"
1941         default "0"
1942         help
1943           The physical address at which the ROM-able zImage is to be
1944           placed in the target.  Platforms which normally make use of
1945           ROM-able zImage formats normally set this to a suitable
1946           value in their defconfig file.
1947
1948           If ZBOOT_ROM is not enabled, this has no effect.
1949
1950 config ZBOOT_ROM_BSS
1951         hex "Compressed ROM boot loader BSS address"
1952         default "0"
1953         help
1954           The base address of an area of read/write memory in the target
1955           for the ROM-able zImage which must be available while the
1956           decompressor is running. It must be large enough to hold the
1957           entire decompressed kernel plus an additional 128 KiB.
1958           Platforms which normally make use of ROM-able zImage formats
1959           normally set this to a suitable value in their defconfig file.
1960
1961           If ZBOOT_ROM is not enabled, this has no effect.
1962
1963 config ZBOOT_ROM
1964         bool "Compressed boot loader in ROM/flash"
1965         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1966         help
1967           Say Y here if you intend to execute your compressed kernel image
1968           (zImage) directly from ROM or flash.  If unsure, say N.
1969
1970 choice
1971         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1972         depends on ZBOOT_ROM && ARCH_SH7372
1973         default ZBOOT_ROM_NONE
1974         help
1975           Include experimental SD/MMC loading code in the ROM-able zImage.
1976           With this enabled it is possible to write the ROM-able zImage
1977           kernel image to an MMC or SD card and boot the kernel straight
1978           from the reset vector. At reset the processor Mask ROM will load
1979           the first part of the ROM-able zImage which in turn loads the
1980           rest the kernel image to RAM.
1981
1982 config ZBOOT_ROM_NONE
1983         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1984         help
1985           Do not load image from SD or MMC
1986
1987 config ZBOOT_ROM_MMCIF
1988         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1989         help
1990           Load image from MMCIF hardware block.
1991
1992 config ZBOOT_ROM_SH_MOBILE_SDHI
1993         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1994         help
1995           Load image from SDHI hardware block
1996
1997 endchoice
1998
1999 config ARM_APPENDED_DTB
2000         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2001         depends on OF && !ZBOOT_ROM
2002         help
2003           With this option, the boot code will look for a device tree binary
2004           (DTB) appended to zImage
2005           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2006
2007           This is meant as a backward compatibility convenience for those
2008           systems with a bootloader that can't be upgraded to accommodate
2009           the documented boot protocol using a device tree.
2010
2011           Beware that there is very little in terms of protection against
2012           this option being confused by leftover garbage in memory that might
2013           look like a DTB header after a reboot if no actual DTB is appended
2014           to zImage.  Do not leave this option active in a production kernel
2015           if you don't intend to always append a DTB.  Proper passing of the
2016           location into r2 of a bootloader provided DTB is always preferable
2017           to this option.
2018
2019 config ARM_ATAG_DTB_COMPAT
2020         bool "Supplement the appended DTB with traditional ATAG information"
2021         depends on ARM_APPENDED_DTB
2022         help
2023           Some old bootloaders can't be updated to a DTB capable one, yet
2024           they provide ATAGs with memory configuration, the ramdisk address,
2025           the kernel cmdline string, etc.  Such information is dynamically
2026           provided by the bootloader and can't always be stored in a static
2027           DTB.  To allow a device tree enabled kernel to be used with such
2028           bootloaders, this option allows zImage to extract the information
2029           from the ATAG list and store it at run time into the appended DTB.
2030
2031 choice
2032         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2033         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2034
2035 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2036         bool "Use bootloader kernel arguments if available"
2037         help
2038           Uses the command-line options passed by the boot loader instead of
2039           the device tree bootargs property. If the boot loader doesn't provide
2040           any, the device tree bootargs property will be used.
2041
2042 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2043         bool "Extend with bootloader kernel arguments"
2044         help
2045           The command-line arguments provided by the boot loader will be
2046           appended to the the device tree bootargs property.
2047
2048 endchoice
2049
2050 config CMDLINE
2051         string "Default kernel command string"
2052         default ""
2053         help
2054           On some architectures (EBSA110 and CATS), there is currently no way
2055           for the boot loader to pass arguments to the kernel. For these
2056           architectures, you should supply some command-line options at build
2057           time by entering them here. As a minimum, you should specify the
2058           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2059
2060 choice
2061         prompt "Kernel command line type" if CMDLINE != ""
2062         default CMDLINE_FROM_BOOTLOADER
2063         depends on ATAGS
2064
2065 config CMDLINE_FROM_BOOTLOADER
2066         bool "Use bootloader kernel arguments if available"
2067         help
2068           Uses the command-line options passed by the boot loader. If
2069           the boot loader doesn't provide any, the default kernel command
2070           string provided in CMDLINE will be used.
2071
2072 config CMDLINE_EXTEND
2073         bool "Extend bootloader kernel arguments"
2074         help
2075           The command-line arguments provided by the boot loader will be
2076           appended to the default kernel command string.
2077
2078 config CMDLINE_FORCE
2079         bool "Always use the default kernel command string"
2080         help
2081           Always use the default kernel command string, even if the boot
2082           loader passes other arguments to the kernel.
2083           This is useful if you cannot or don't want to change the
2084           command-line options your boot loader passes to the kernel.
2085 endchoice
2086
2087 config XIP_KERNEL
2088         bool "Kernel Execute-In-Place from ROM"
2089         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2090         help
2091           Execute-In-Place allows the kernel to run from non-volatile storage
2092           directly addressable by the CPU, such as NOR flash. This saves RAM
2093           space since the text section of the kernel is not loaded from flash
2094           to RAM.  Read-write sections, such as the data section and stack,
2095           are still copied to RAM.  The XIP kernel is not compressed since
2096           it has to run directly from flash, so it will take more space to
2097           store it.  The flash address used to link the kernel object files,
2098           and for storing it, is configuration dependent. Therefore, if you
2099           say Y here, you must know the proper physical address where to
2100           store the kernel image depending on your own flash memory usage.
2101
2102           Also note that the make target becomes "make xipImage" rather than
2103           "make zImage" or "make Image".  The final kernel binary to put in
2104           ROM memory will be arch/arm/boot/xipImage.
2105
2106           If unsure, say N.
2107
2108 config XIP_PHYS_ADDR
2109         hex "XIP Kernel Physical Location"
2110         depends on XIP_KERNEL
2111         default "0x00080000"
2112         help
2113           This is the physical address in your flash memory the kernel will
2114           be linked for and stored to.  This address is dependent on your
2115           own flash usage.
2116
2117 config KEXEC
2118         bool "Kexec system call (EXPERIMENTAL)"
2119         depends on (!SMP || HOTPLUG_CPU)
2120         help
2121           kexec is a system call that implements the ability to shutdown your
2122           current kernel, and to start another kernel.  It is like a reboot
2123           but it is independent of the system firmware.   And like a reboot
2124           you can start any kernel with it, not just Linux.
2125
2126           It is an ongoing process to be certain the hardware in a machine
2127           is properly shutdown, so do not be surprised if this code does not
2128           initially work for you.  It may help to enable device hotplugging
2129           support.
2130
2131 config ATAGS_PROC
2132         bool "Export atags in procfs"
2133         depends on ATAGS && KEXEC
2134         default y
2135         help
2136           Should the atags used to boot the kernel be exported in an "atags"
2137           file in procfs. Useful with kexec.
2138
2139 config CRASH_DUMP
2140         bool "Build kdump crash kernel (EXPERIMENTAL)"
2141         help
2142           Generate crash dump after being started by kexec. This should
2143           be normally only set in special crash dump kernels which are
2144           loaded in the main kernel with kexec-tools into a specially
2145           reserved region and then later executed after a crash by
2146           kdump/kexec. The crash dump kernel must be compiled to a
2147           memory address not used by the main kernel
2148
2149           For more details see Documentation/kdump/kdump.txt
2150
2151 config AUTO_ZRELADDR
2152         bool "Auto calculation of the decompressed kernel image address"
2153         depends on !ZBOOT_ROM && !ARCH_U300
2154         help
2155           ZRELADDR is the physical address where the decompressed kernel
2156           image will be placed. If AUTO_ZRELADDR is selected, the address
2157           will be determined at run-time by masking the current IP with
2158           0xf8000000. This assumes the zImage being placed in the first 128MB
2159           from start of memory.
2160
2161 endmenu
2162
2163 menu "CPU Power Management"
2164
2165 if ARCH_HAS_CPUFREQ
2166 source "drivers/cpufreq/Kconfig"
2167
2168 config CPU_FREQ_IMX
2169         tristate "CPUfreq driver for i.MX CPUs"
2170         depends on ARCH_MXC && CPU_FREQ
2171         select CPU_FREQ_TABLE
2172         help
2173           This enables the CPUfreq driver for i.MX CPUs.
2174
2175 config CPU_FREQ_S3C
2176         bool
2177         help
2178           Internal configuration node for common cpufreq on Samsung SoC
2179
2180 config CPU_FREQ_S3C24XX
2181         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2182         depends on ARCH_S3C24XX && CPU_FREQ
2183         select CPU_FREQ_S3C
2184         help
2185           This enables the CPUfreq driver for the Samsung S3C24XX family
2186           of CPUs.
2187
2188           For details, take a look at <file:Documentation/cpu-freq>.
2189
2190           If in doubt, say N.
2191
2192 config CPU_FREQ_S3C24XX_PLL
2193         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2194         depends on CPU_FREQ_S3C24XX
2195         help
2196           Compile in support for changing the PLL frequency from the
2197           S3C24XX series CPUfreq driver. The PLL takes time to settle
2198           after a frequency change, so by default it is not enabled.
2199
2200           This also means that the PLL tables for the selected CPU(s) will
2201           be built which may increase the size of the kernel image.
2202
2203 config CPU_FREQ_S3C24XX_DEBUG
2204         bool "Debug CPUfreq Samsung driver core"
2205         depends on CPU_FREQ_S3C24XX
2206         help
2207           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2208
2209 config CPU_FREQ_S3C24XX_IODEBUG
2210         bool "Debug CPUfreq Samsung driver IO timing"
2211         depends on CPU_FREQ_S3C24XX
2212         help
2213           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2214
2215 config CPU_FREQ_S3C24XX_DEBUGFS
2216         bool "Export debugfs for CPUFreq"
2217         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2218         help
2219           Export status information via debugfs.
2220
2221 endif
2222
2223 source "drivers/cpuidle/Kconfig"
2224
2225 endmenu
2226
2227 menu "Floating point emulation"
2228
2229 comment "At least one emulation must be selected"
2230
2231 config FPE_NWFPE
2232         bool "NWFPE math emulation"
2233         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2234         ---help---
2235           Say Y to include the NWFPE floating point emulator in the kernel.
2236           This is necessary to run most binaries. Linux does not currently
2237           support floating point hardware so you need to say Y here even if
2238           your machine has an FPA or floating point co-processor podule.
2239
2240           You may say N here if you are going to load the Acorn FPEmulator
2241           early in the bootup.
2242
2243 config FPE_NWFPE_XP
2244         bool "Support extended precision"
2245         depends on FPE_NWFPE
2246         help
2247           Say Y to include 80-bit support in the kernel floating-point
2248           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2249           Note that gcc does not generate 80-bit operations by default,
2250           so in most cases this option only enlarges the size of the
2251           floating point emulator without any good reason.
2252
2253           You almost surely want to say N here.
2254
2255 config FPE_FASTFPE
2256         bool "FastFPE math emulation (EXPERIMENTAL)"
2257         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2258         ---help---
2259           Say Y here to include the FAST floating point emulator in the kernel.
2260           This is an experimental much faster emulator which now also has full
2261           precision for the mantissa.  It does not support any exceptions.
2262           It is very simple, and approximately 3-6 times faster than NWFPE.
2263
2264           It should be sufficient for most programs.  It may be not suitable
2265           for scientific calculations, but you have to check this for yourself.
2266           If you do not feel you need a faster FP emulation you should better
2267           choose NWFPE.
2268
2269 config VFP
2270         bool "VFP-format floating point maths"
2271         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2272         help
2273           Say Y to include VFP support code in the kernel. This is needed
2274           if your hardware includes a VFP unit.
2275
2276           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2277           release notes and additional status information.
2278
2279           Say N if your target does not have VFP hardware.
2280
2281 config VFPv3
2282         bool
2283         depends on VFP
2284         default y if CPU_V7
2285
2286 config NEON
2287         bool "Advanced SIMD (NEON) Extension support"
2288         depends on VFPv3 && CPU_V7
2289         help
2290           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2291           Extension.
2292
2293 endmenu
2294
2295 menu "Userspace binary formats"
2296
2297 source "fs/Kconfig.binfmt"
2298
2299 config ARTHUR
2300         tristate "RISC OS personality"
2301         depends on !AEABI
2302         help
2303           Say Y here to include the kernel code necessary if you want to run
2304           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2305           experimental; if this sounds frightening, say N and sleep in peace.
2306           You can also say M here to compile this support as a module (which
2307           will be called arthur).
2308
2309 endmenu
2310
2311 menu "Power management options"
2312
2313 source "kernel/power/Kconfig"
2314
2315 config ARCH_SUSPEND_POSSIBLE
2316         depends on !ARCH_S5PC100
2317         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2318                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2319         def_bool y
2320
2321 config ARM_CPU_SUSPEND
2322         def_bool PM_SLEEP
2323
2324 endmenu
2325
2326 source "net/Kconfig"
2327
2328 source "drivers/Kconfig"
2329
2330 source "fs/Kconfig"
2331
2332 source "arch/arm/Kconfig.debug"
2333
2334 source "security/Kconfig"
2335
2336 source "crypto/Kconfig"
2337
2338 source "lib/Kconfig"
2339
2340 source "arch/arm/kvm/Kconfig"