]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/arm/include/asm/hardware/iop3xx.h
6af9c2841fcb5d16ee7c23f0637458bf9310f8cd
[karo-tx-linux.git] / arch / arm / include / asm / hardware / iop3xx.h
1 /*
2  * arch/arm/include/asm/hardware/iop3xx.h
3  *
4  * Intel IOP32X and IOP33X register definitions
5  *
6  * Author: Rory Bolt <rorybolt@pacbell.net>
7  * Copyright (C) 2002 Rory Bolt
8  * Copyright (C) 2004 Intel Corp.
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License version 2 as
12  * published by the Free Software Foundation.
13  */
14
15 #ifndef __IOP3XX_H
16 #define __IOP3XX_H
17
18 /*
19  * IOP3XX GPIO handling
20  */
21 #define GPIO_IN                 0
22 #define GPIO_OUT                1
23 #define GPIO_LOW                0
24 #define GPIO_HIGH               1
25 #define IOP3XX_GPIO_LINE(x)     (x)
26
27 #ifndef __ASSEMBLY__
28 extern int init_atu;
29 extern int iop3xx_get_init_atu(void);
30 #endif
31
32
33 /*
34  * IOP3XX processor registers
35  */
36 #define IOP3XX_PERIPHERAL_PHYS_BASE     0xffffe000
37 #define IOP3XX_PERIPHERAL_VIRT_BASE     0xfedfe000
38 #define IOP3XX_PERIPHERAL_SIZE          0x00002000
39 #define IOP3XX_PERIPHERAL_UPPER_PA (IOP3XX_PERIPHERAL_PHYS_BASE +\
40                                         IOP3XX_PERIPHERAL_SIZE - 1)
41 #define IOP3XX_PERIPHERAL_UPPER_VA (IOP3XX_PERIPHERAL_VIRT_BASE +\
42                                         IOP3XX_PERIPHERAL_SIZE - 1)
43 #define IOP3XX_PMMR_PHYS_TO_VIRT(addr) (u32) ((u32) (addr) -\
44                                         (IOP3XX_PERIPHERAL_PHYS_BASE\
45                                         - IOP3XX_PERIPHERAL_VIRT_BASE))
46 #define IOP3XX_REG_ADDR(reg)            (IOP3XX_PERIPHERAL_VIRT_BASE + (reg))
47
48 /* Address Translation Unit  */
49 #define IOP3XX_ATUVID           (volatile u16 *)IOP3XX_REG_ADDR(0x0100)
50 #define IOP3XX_ATUDID           (volatile u16 *)IOP3XX_REG_ADDR(0x0102)
51 #define IOP3XX_ATUCMD           (volatile u16 *)IOP3XX_REG_ADDR(0x0104)
52 #define IOP3XX_ATUSR            (volatile u16 *)IOP3XX_REG_ADDR(0x0106)
53 #define IOP3XX_ATURID           (volatile u8  *)IOP3XX_REG_ADDR(0x0108)
54 #define IOP3XX_ATUCCR           (volatile u32 *)IOP3XX_REG_ADDR(0x0109)
55 #define IOP3XX_ATUCLSR          (volatile u8  *)IOP3XX_REG_ADDR(0x010c)
56 #define IOP3XX_ATULT            (volatile u8  *)IOP3XX_REG_ADDR(0x010d)
57 #define IOP3XX_ATUHTR           (volatile u8  *)IOP3XX_REG_ADDR(0x010e)
58 #define IOP3XX_ATUBIST          (volatile u8  *)IOP3XX_REG_ADDR(0x010f)
59 #define IOP3XX_IABAR0           (volatile u32 *)IOP3XX_REG_ADDR(0x0110)
60 #define IOP3XX_IAUBAR0          (volatile u32 *)IOP3XX_REG_ADDR(0x0114)
61 #define IOP3XX_IABAR1           (volatile u32 *)IOP3XX_REG_ADDR(0x0118)
62 #define IOP3XX_IAUBAR1          (volatile u32 *)IOP3XX_REG_ADDR(0x011c)
63 #define IOP3XX_IABAR2           (volatile u32 *)IOP3XX_REG_ADDR(0x0120)
64 #define IOP3XX_IAUBAR2          (volatile u32 *)IOP3XX_REG_ADDR(0x0124)
65 #define IOP3XX_ASVIR            (volatile u16 *)IOP3XX_REG_ADDR(0x012c)
66 #define IOP3XX_ASIR             (volatile u16 *)IOP3XX_REG_ADDR(0x012e)
67 #define IOP3XX_ERBAR            (volatile u32 *)IOP3XX_REG_ADDR(0x0130)
68 #define IOP3XX_ATUILR           (volatile u8  *)IOP3XX_REG_ADDR(0x013c)
69 #define IOP3XX_ATUIPR           (volatile u8  *)IOP3XX_REG_ADDR(0x013d)
70 #define IOP3XX_ATUMGNT          (volatile u8  *)IOP3XX_REG_ADDR(0x013e)
71 #define IOP3XX_ATUMLAT          (volatile u8  *)IOP3XX_REG_ADDR(0x013f)
72 #define IOP3XX_IALR0            (volatile u32 *)IOP3XX_REG_ADDR(0x0140)
73 #define IOP3XX_IATVR0           (volatile u32 *)IOP3XX_REG_ADDR(0x0144)
74 #define IOP3XX_ERLR             (volatile u32 *)IOP3XX_REG_ADDR(0x0148)
75 #define IOP3XX_ERTVR            (volatile u32 *)IOP3XX_REG_ADDR(0x014c)
76 #define IOP3XX_IALR1            (volatile u32 *)IOP3XX_REG_ADDR(0x0150)
77 #define IOP3XX_IALR2            (volatile u32 *)IOP3XX_REG_ADDR(0x0154)
78 #define IOP3XX_IATVR2           (volatile u32 *)IOP3XX_REG_ADDR(0x0158)
79 #define IOP3XX_OIOWTVR          (volatile u32 *)IOP3XX_REG_ADDR(0x015c)
80 #define IOP3XX_OMWTVR0          (volatile u32 *)IOP3XX_REG_ADDR(0x0160)
81 #define IOP3XX_OUMWTVR0         (volatile u32 *)IOP3XX_REG_ADDR(0x0164)
82 #define IOP3XX_OMWTVR1          (volatile u32 *)IOP3XX_REG_ADDR(0x0168)
83 #define IOP3XX_OUMWTVR1         (volatile u32 *)IOP3XX_REG_ADDR(0x016c)
84 #define IOP3XX_OUDWTVR          (volatile u32 *)IOP3XX_REG_ADDR(0x0178)
85 #define IOP3XX_ATUCR            (volatile u32 *)IOP3XX_REG_ADDR(0x0180)
86 #define IOP3XX_PCSR             (volatile u32 *)IOP3XX_REG_ADDR(0x0184)
87 #define IOP3XX_ATUISR           (volatile u32 *)IOP3XX_REG_ADDR(0x0188)
88 #define IOP3XX_ATUIMR           (volatile u32 *)IOP3XX_REG_ADDR(0x018c)
89 #define IOP3XX_IABAR3           (volatile u32 *)IOP3XX_REG_ADDR(0x0190)
90 #define IOP3XX_IAUBAR3          (volatile u32 *)IOP3XX_REG_ADDR(0x0194)
91 #define IOP3XX_IALR3            (volatile u32 *)IOP3XX_REG_ADDR(0x0198)
92 #define IOP3XX_IATVR3           (volatile u32 *)IOP3XX_REG_ADDR(0x019c)
93 #define IOP3XX_OCCAR            (volatile u32 *)IOP3XX_REG_ADDR(0x01a4)
94 #define IOP3XX_OCCDR            (volatile u32 *)IOP3XX_REG_ADDR(0x01ac)
95 #define IOP3XX_PDSCR            (volatile u32 *)IOP3XX_REG_ADDR(0x01bc)
96 #define IOP3XX_PMCAPID          (volatile u8  *)IOP3XX_REG_ADDR(0x01c0)
97 #define IOP3XX_PMNEXT           (volatile u8  *)IOP3XX_REG_ADDR(0x01c1)
98 #define IOP3XX_APMCR            (volatile u16 *)IOP3XX_REG_ADDR(0x01c2)
99 #define IOP3XX_APMCSR           (volatile u16 *)IOP3XX_REG_ADDR(0x01c4)
100 #define IOP3XX_PCIXCAPID        (volatile u8  *)IOP3XX_REG_ADDR(0x01e0)
101 #define IOP3XX_PCIXNEXT         (volatile u8  *)IOP3XX_REG_ADDR(0x01e1)
102 #define IOP3XX_PCIXCMD          (volatile u16 *)IOP3XX_REG_ADDR(0x01e2)
103 #define IOP3XX_PCIXSR           (volatile u32 *)IOP3XX_REG_ADDR(0x01e4)
104 #define IOP3XX_PCIIRSR          (volatile u32 *)IOP3XX_REG_ADDR(0x01ec)
105 #define IOP3XX_PCSR_OUT_Q_BUSY (1 << 15)
106 #define IOP3XX_PCSR_IN_Q_BUSY   (1 << 14)
107 #define IOP3XX_ATUCR_OUT_EN     (1 << 1)
108
109 #define IOP3XX_INIT_ATU_DEFAULT 0
110 #define IOP3XX_INIT_ATU_DISABLE -1
111 #define IOP3XX_INIT_ATU_ENABLE   1
112
113 /* Messaging Unit  */
114 #define IOP3XX_IMR0             (volatile u32 *)IOP3XX_REG_ADDR(0x0310)
115 #define IOP3XX_IMR1             (volatile u32 *)IOP3XX_REG_ADDR(0x0314)
116 #define IOP3XX_OMR0             (volatile u32 *)IOP3XX_REG_ADDR(0x0318)
117 #define IOP3XX_OMR1             (volatile u32 *)IOP3XX_REG_ADDR(0x031c)
118 #define IOP3XX_IDR              (volatile u32 *)IOP3XX_REG_ADDR(0x0320)
119 #define IOP3XX_IISR             (volatile u32 *)IOP3XX_REG_ADDR(0x0324)
120 #define IOP3XX_IIMR             (volatile u32 *)IOP3XX_REG_ADDR(0x0328)
121 #define IOP3XX_ODR              (volatile u32 *)IOP3XX_REG_ADDR(0x032c)
122 #define IOP3XX_OISR             (volatile u32 *)IOP3XX_REG_ADDR(0x0330)
123 #define IOP3XX_OIMR             (volatile u32 *)IOP3XX_REG_ADDR(0x0334)
124 #define IOP3XX_MUCR             (volatile u32 *)IOP3XX_REG_ADDR(0x0350)
125 #define IOP3XX_QBAR             (volatile u32 *)IOP3XX_REG_ADDR(0x0354)
126 #define IOP3XX_IFHPR            (volatile u32 *)IOP3XX_REG_ADDR(0x0360)
127 #define IOP3XX_IFTPR            (volatile u32 *)IOP3XX_REG_ADDR(0x0364)
128 #define IOP3XX_IPHPR            (volatile u32 *)IOP3XX_REG_ADDR(0x0368)
129 #define IOP3XX_IPTPR            (volatile u32 *)IOP3XX_REG_ADDR(0x036c)
130 #define IOP3XX_OFHPR            (volatile u32 *)IOP3XX_REG_ADDR(0x0370)
131 #define IOP3XX_OFTPR            (volatile u32 *)IOP3XX_REG_ADDR(0x0374)
132 #define IOP3XX_OPHPR            (volatile u32 *)IOP3XX_REG_ADDR(0x0378)
133 #define IOP3XX_OPTPR            (volatile u32 *)IOP3XX_REG_ADDR(0x037c)
134 #define IOP3XX_IAR              (volatile u32 *)IOP3XX_REG_ADDR(0x0380)
135
136 /* DMA Controller  */
137 #define IOP3XX_DMA_PHYS_BASE(chan) (IOP3XX_PERIPHERAL_PHYS_BASE + \
138                                         (0x400 + (chan << 6)))
139 #define IOP3XX_DMA_UPPER_PA(chan)  (IOP3XX_DMA_PHYS_BASE(chan) + 0x27)
140
141 /* Peripheral bus interface  */
142 #define IOP3XX_PBCR             (volatile u32 *)IOP3XX_REG_ADDR(0x0680)
143 #define IOP3XX_PBISR            (volatile u32 *)IOP3XX_REG_ADDR(0x0684)
144 #define IOP3XX_PBBAR0           (volatile u32 *)IOP3XX_REG_ADDR(0x0688)
145 #define IOP3XX_PBLR0            (volatile u32 *)IOP3XX_REG_ADDR(0x068c)
146 #define IOP3XX_PBBAR1           (volatile u32 *)IOP3XX_REG_ADDR(0x0690)
147 #define IOP3XX_PBLR1            (volatile u32 *)IOP3XX_REG_ADDR(0x0694)
148 #define IOP3XX_PBBAR2           (volatile u32 *)IOP3XX_REG_ADDR(0x0698)
149 #define IOP3XX_PBLR2            (volatile u32 *)IOP3XX_REG_ADDR(0x069c)
150 #define IOP3XX_PBBAR3           (volatile u32 *)IOP3XX_REG_ADDR(0x06a0)
151 #define IOP3XX_PBLR3            (volatile u32 *)IOP3XX_REG_ADDR(0x06a4)
152 #define IOP3XX_PBBAR4           (volatile u32 *)IOP3XX_REG_ADDR(0x06a8)
153 #define IOP3XX_PBLR4            (volatile u32 *)IOP3XX_REG_ADDR(0x06ac)
154 #define IOP3XX_PBBAR5           (volatile u32 *)IOP3XX_REG_ADDR(0x06b0)
155 #define IOP3XX_PBLR5            (volatile u32 *)IOP3XX_REG_ADDR(0x06b4)
156 #define IOP3XX_PMBR0            (volatile u32 *)IOP3XX_REG_ADDR(0x06c0)
157 #define IOP3XX_PMBR1            (volatile u32 *)IOP3XX_REG_ADDR(0x06e0)
158 #define IOP3XX_PMBR2            (volatile u32 *)IOP3XX_REG_ADDR(0x06e4)
159
160 /* Peripheral performance monitoring unit  */
161 #define IOP3XX_GTMR             (volatile u32 *)IOP3XX_REG_ADDR(0x0700)
162 #define IOP3XX_ESR              (volatile u32 *)IOP3XX_REG_ADDR(0x0704)
163 #define IOP3XX_EMISR            (volatile u32 *)IOP3XX_REG_ADDR(0x0708)
164 #define IOP3XX_GTSR             (volatile u32 *)IOP3XX_REG_ADDR(0x0710)
165 /* PERCR0 DOESN'T EXIST - index from 1! */
166 #define IOP3XX_PERCR0           (volatile u32 *)IOP3XX_REG_ADDR(0x0710)
167
168 /* General Purpose I/O  */
169 #define IOP3XX_GPOE             (volatile u32 *)IOP3XX_GPIO_REG(0x0000)
170 #define IOP3XX_GPID             (volatile u32 *)IOP3XX_GPIO_REG(0x0004)
171 #define IOP3XX_GPOD             (volatile u32 *)IOP3XX_GPIO_REG(0x0008)
172
173 /* Timers  */
174 #define IOP3XX_TU_TMR0          (volatile u32 *)IOP3XX_TIMER_REG(0x0000)
175 #define IOP3XX_TU_TMR1          (volatile u32 *)IOP3XX_TIMER_REG(0x0004)
176 #define IOP3XX_TU_TCR0          (volatile u32 *)IOP3XX_TIMER_REG(0x0008)
177 #define IOP3XX_TU_TCR1          (volatile u32 *)IOP3XX_TIMER_REG(0x000c)
178 #define IOP3XX_TU_TRR0          (volatile u32 *)IOP3XX_TIMER_REG(0x0010)
179 #define IOP3XX_TU_TRR1          (volatile u32 *)IOP3XX_TIMER_REG(0x0014)
180 #define IOP3XX_TU_TISR          (volatile u32 *)IOP3XX_TIMER_REG(0x0018)
181 #define IOP3XX_TU_WDTCR         (volatile u32 *)IOP3XX_TIMER_REG(0x001c)
182 #define IOP_TMR_EN          0x02
183 #define IOP_TMR_RELOAD      0x04
184 #define IOP_TMR_PRIVILEGED 0x08
185 #define IOP_TMR_RATIO_1_1  0x00
186
187 /* Watchdog timer definitions */
188 #define IOP_WDTCR_EN_ARM        0x1e1e1e1e
189 #define IOP_WDTCR_EN            0xe1e1e1e1
190 /* iop3xx does not support stopping the watchdog, so we just re-arm */
191 #define IOP_WDTCR_DIS_ARM       (IOP_WDTCR_EN_ARM)
192 #define IOP_WDTCR_DIS           (IOP_WDTCR_EN)
193
194 /* Application accelerator unit  */
195 #define IOP3XX_AAU_PHYS_BASE (IOP3XX_PERIPHERAL_PHYS_BASE + 0x800)
196 #define IOP3XX_AAU_UPPER_PA (IOP3XX_AAU_PHYS_BASE + 0xa7)
197
198 /* I2C bus interface unit  */
199 #define IOP3XX_ICR0             (volatile u32 *)IOP3XX_REG_ADDR(0x1680)
200 #define IOP3XX_ISR0             (volatile u32 *)IOP3XX_REG_ADDR(0x1684)
201 #define IOP3XX_ISAR0            (volatile u32 *)IOP3XX_REG_ADDR(0x1688)
202 #define IOP3XX_IDBR0            (volatile u32 *)IOP3XX_REG_ADDR(0x168c)
203 #define IOP3XX_IBMR0            (volatile u32 *)IOP3XX_REG_ADDR(0x1694)
204 #define IOP3XX_ICR1             (volatile u32 *)IOP3XX_REG_ADDR(0x16a0)
205 #define IOP3XX_ISR1             (volatile u32 *)IOP3XX_REG_ADDR(0x16a4)
206 #define IOP3XX_ISAR1            (volatile u32 *)IOP3XX_REG_ADDR(0x16a8)
207 #define IOP3XX_IDBR1            (volatile u32 *)IOP3XX_REG_ADDR(0x16ac)
208 #define IOP3XX_IBMR1            (volatile u32 *)IOP3XX_REG_ADDR(0x16b4)
209
210
211 /*
212  * IOP3XX I/O and Mem space regions for PCI autoconfiguration
213  */
214 #define IOP3XX_PCI_LOWER_MEM_PA 0x80000000
215 #define IOP3XX_PCI_MEM_WINDOW_SIZE      0x08000000
216
217 #define IOP3XX_PCI_LOWER_IO_PA          0x90000000
218 #define IOP3XX_PCI_LOWER_IO_BA          0x00000000
219
220 #ifndef __ASSEMBLY__
221
222 #include <linux/types.h>
223 #include <linux/reboot.h>
224
225 void iop3xx_map_io(void);
226 void iop_init_cp6_handler(void);
227 void iop_init_time(unsigned long tickrate);
228 void iop3xx_restart(enum reboot_mode, const char *);
229
230 static inline u32 read_tmr0(void)
231 {
232         u32 val;
233         asm volatile("mrc p6, 0, %0, c0, c1, 0" : "=r" (val));
234         return val;
235 }
236
237 static inline void write_tmr0(u32 val)
238 {
239         asm volatile("mcr p6, 0, %0, c0, c1, 0" : : "r" (val));
240 }
241
242 static inline void write_tmr1(u32 val)
243 {
244         asm volatile("mcr p6, 0, %0, c1, c1, 0" : : "r" (val));
245 }
246
247 static inline u32 read_tcr0(void)
248 {
249         u32 val;
250         asm volatile("mrc p6, 0, %0, c2, c1, 0" : "=r" (val));
251         return val;
252 }
253
254 static inline void write_tcr0(u32 val)
255 {
256         asm volatile("mcr p6, 0, %0, c2, c1, 0" : : "r" (val));
257 }
258
259 static inline u32 read_tcr1(void)
260 {
261         u32 val;
262         asm volatile("mrc p6, 0, %0, c3, c1, 0" : "=r" (val));
263         return val;
264 }
265
266 static inline void write_tcr1(u32 val)
267 {
268         asm volatile("mcr p6, 0, %0, c3, c1, 0" : : "r" (val));
269 }
270
271 static inline void write_trr0(u32 val)
272 {
273         asm volatile("mcr p6, 0, %0, c4, c1, 0" : : "r" (val));
274 }
275
276 static inline void write_trr1(u32 val)
277 {
278         asm volatile("mcr p6, 0, %0, c5, c1, 0" : : "r" (val));
279 }
280
281 static inline void write_tisr(u32 val)
282 {
283         asm volatile("mcr p6, 0, %0, c6, c1, 0" : : "r" (val));
284 }
285
286 static inline u32 read_wdtcr(void)
287 {
288         u32 val;
289         asm volatile("mrc p6, 0, %0, c7, c1, 0":"=r" (val));
290         return val;
291 }
292 static inline void write_wdtcr(u32 val)
293 {
294         asm volatile("mcr p6, 0, %0, c7, c1, 0"::"r" (val));
295 }
296
297 extern unsigned long get_iop_tick_rate(void);
298
299 /* only iop13xx has these registers, we define these to present a
300  * common register interface for the iop_wdt driver.
301  */
302 #define IOP_RCSR_WDT    (0)
303 static inline u32 read_rcsr(void)
304 {
305         return 0;
306 }
307 static inline void write_wdtsr(u32 val)
308 {
309         do { } while (0);
310 }
311
312 extern struct platform_device iop3xx_dma_0_channel;
313 extern struct platform_device iop3xx_dma_1_channel;
314 extern struct platform_device iop3xx_aau_channel;
315 extern struct platform_device iop3xx_i2c0_device;
316 extern struct platform_device iop3xx_i2c1_device;
317
318 #endif
319
320
321 #endif