]> git.karo-electronics.de Git - mv-sheeva.git/blob - arch/arm/mach-mv78xx0/include/mach/mv78xx0.h
- add Cogent CSB1725 board support (along with RDStor, will be split later)
[mv-sheeva.git] / arch / arm / mach-mv78xx0 / include / mach / mv78xx0.h
1 /*
2  * arch/arm/mach-mv78xx0/include/mach/mv78xx0.h
3  *
4  * Generic definitions for Marvell MV78xx0 SoC flavors:
5  *  MV781x0 and MV782x0.
6  *
7  * This file is licensed under the terms of the GNU General Public
8  * License version 2.  This program is licensed "as is" without any
9  * warranty of any kind, whether express or implied.
10  */
11
12 #ifndef __ASM_ARCH_MV78XX0_H
13 #define __ASM_ARCH_MV78XX0_H
14
15 /*
16  * Marvell MV78xx0 address maps.
17  *
18  * phys
19  * c0000000     PCIe Memory space
20  * f0800000     PCIe #0 I/O space
21  * f0900000     PCIe #1 I/O space
22  * f0a00000     PCIe #2 I/O space
23  * f0b00000     PCIe #3 I/O space
24  * f0c00000     PCIe #4 I/O space
25  * f0d00000     PCIe #5 I/O space
26  * f0e00000     PCIe #6 I/O space
27  * f0f00000     PCIe #7 I/O space
28  * f1000000     on-chip peripheral registers
29  *
30  * virt         phys            size
31  * fe400000     f102x000        16K     core-specific peripheral registers
32  * fe700000     f0800000        1M      PCIe #0 I/O space
33  * fe800000     f0900000        1M      PCIe #1 I/O space
34  * fe900000     f0a00000        1M      PCIe #2 I/O space
35  * fea00000     f0b00000        1M      PCIe #3 I/O space
36  * feb00000     f0c00000        1M      PCIe #4 I/O space
37  * fec00000     f0d00000        1M      PCIe #5 I/O space
38  * fed00000     f0e00000        1M      PCIe #6 I/O space
39  * fee00000     f0f00000        1M      PCIe #7 I/O space
40  * fef00000     f1000000        1M      on-chip peripheral registers
41  */
42 #define MV78XX0_CORE0_REGS_PHYS_BASE    0xf1020000
43 #define MV78XX0_CORE1_REGS_PHYS_BASE    0xf1024000
44 #define MV78XX0_CORE_REGS_VIRT_BASE     0xfe400000
45 #define MV78XX0_CORE_REGS_SIZE          SZ_16K
46
47 #define MV78XX0_PCIE_IO_PHYS_BASE(i)    (0xf0800000 + ((i) << 20))
48 #define MV78XX0_PCIE_IO_VIRT_BASE(i)    (0xfe700000 + ((i) << 20))
49 #define MV78XX0_PCIE_IO_SIZE            SZ_1M
50
51 #define MV78XX0_REGS_PHYS_BASE          0xf1000000
52 #define MV78XX0_REGS_VIRT_BASE          0xfef00000
53 #define MV78XX0_REGS_SIZE               SZ_1M
54
55 #define MV78XX0_SRAM_PHYS_BASE          0xf4000000
56 #define MV78XX0_SRAM_SIZE               SZ_2K
57
58 #define MV78XX0_PCIE_MEM_PHYS_BASE      0xc0000000
59 #define MV78XX0_PCIE_MEM_SIZE           0x30000000
60
61 #define MV78XX0_NAND_MEM_PHYS_BASE      0xfa000000
62 #define MV78XX0_NAND_MEM_SIZE           SZ_1K
63
64 #define MV78XX0_BOOTCS_MEM_PHY_BASE     0xfc000000
65 #define MV78XX0_BOOTCS_MEM_SIZE         SZ_64M
66
67 /*
68  * Core-specific peripheral registers.
69  */
70 #define BRIDGE_VIRT_BASE        (MV78XX0_CORE_REGS_VIRT_BASE)
71
72 /*
73  * Register Map
74  */
75 #define DDR_VIRT_BASE           (MV78XX0_REGS_VIRT_BASE | 0x00000)
76 #define  DDR_WINDOW_CPU0_BASE   (DDR_VIRT_BASE | 0x1500)
77 #define  DDR_WINDOW_CPU1_BASE   (DDR_VIRT_BASE | 0x1700)
78
79 #define DEV_BUS_PHYS_BASE       (MV78XX0_REGS_PHYS_BASE | 0x10000)
80 #define DEV_BUS_VIRT_BASE       (MV78XX0_REGS_VIRT_BASE | 0x10000)
81 #define  SAMPLE_AT_RESET_LOW    (DEV_BUS_VIRT_BASE | 0x0030)
82 #define  SAMPLE_AT_RESET_HIGH   (DEV_BUS_VIRT_BASE | 0x0034)
83 #define  SPI_PHYS_BASE          (DEV_BUS_PHYS_BASE | 0x0600)
84 #define  I2C_0_PHYS_BASE        (DEV_BUS_PHYS_BASE | 0x1000)
85 #define  I2C_1_PHYS_BASE        (DEV_BUS_PHYS_BASE | 0x1100)
86 #define  UART0_PHYS_BASE        (DEV_BUS_PHYS_BASE | 0x2000)
87 #define  UART0_VIRT_BASE        (DEV_BUS_VIRT_BASE | 0x2000)
88 #define  UART1_PHYS_BASE        (DEV_BUS_PHYS_BASE | 0x2100)
89 #define  UART1_VIRT_BASE        (DEV_BUS_VIRT_BASE | 0x2100)
90 #define  UART2_PHYS_BASE        (DEV_BUS_PHYS_BASE | 0x2200)
91 #define  UART2_VIRT_BASE        (DEV_BUS_VIRT_BASE | 0x2200)
92 #define  UART3_PHYS_BASE        (DEV_BUS_PHYS_BASE | 0x2300)
93 #define  UART3_VIRT_BASE        (DEV_BUS_VIRT_BASE | 0x2300)
94
95 #define GE10_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0x30000)
96 #define GE11_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0x34000)
97
98 #define PCIE00_VIRT_BASE        (MV78XX0_REGS_VIRT_BASE | 0x40000)
99 #define PCIE01_VIRT_BASE        (MV78XX0_REGS_VIRT_BASE | 0x44000)
100 #define PCIE02_VIRT_BASE        (MV78XX0_REGS_VIRT_BASE | 0x48000)
101 #define PCIE03_VIRT_BASE        (MV78XX0_REGS_VIRT_BASE | 0x4c000)
102
103 #define USB0_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0x50000)
104 #define USB1_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0x51000)
105 #define USB2_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0x52000)
106
107 #define XOR0_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0x60900)
108 #define XOR0_VIRT_BASE          (MV78XX0_REGS_VIRT_BASE | 0x60900)
109 #define XOR0_HIGH_PHYS_BASE     (MV78XX0_REGS_PHYS_BASE | 0x60B00)
110 #define XOR0_HIGH_VIRT_BASE     (MV78XX0_REGS_VIRT_BASE | 0x60B00)
111
112 #define GE00_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0x70000)
113 #define GE01_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0x74000)
114
115 #define PCIE10_VIRT_BASE        (MV78XX0_REGS_VIRT_BASE | 0x80000)
116 #define PCIE11_VIRT_BASE        (MV78XX0_REGS_VIRT_BASE | 0x84000)
117 #define PCIE12_VIRT_BASE        (MV78XX0_REGS_VIRT_BASE | 0x88000)
118 #define PCIE13_VIRT_BASE        (MV78XX0_REGS_VIRT_BASE | 0x8c000)
119
120 #define CRYPTO_PHYS_BASE        (MV78XX0_REGS_PHYS_BASE | 0x90000)
121
122 #define SATA_PHYS_BASE          (MV78XX0_REGS_PHYS_BASE | 0xa0000)
123
124 /*
125  * Supported devices and revisions.
126  */
127 #define MV78X00_Z0_DEV_ID       0x6381
128 #define MV78X00_REV_Z0          1
129
130 #define MV78100_DEV_ID          0x7810
131 #define MV78100_REV_A0          1
132 #define MV78100_REV_A1          2
133
134 #define MV78200_DEV_ID          0x7820
135 #define MV78200_REV_A0          1
136
137 #endif