]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/m68k/include/asm/m520xsim.h
e79b9bc76a123805f5b3b5a8402bebdc9f4b39ca
[karo-tx-linux.git] / arch / m68k / include / asm / m520xsim.h
1 /****************************************************************************/
2
3 /*
4  *  m520xsim.h -- ColdFire 5207/5208 System Integration Module support.
5  *
6  *  (C) Copyright 2005, Intec Automation (mike@steroidmicros.com)
7  */
8
9 /****************************************************************************/
10 #ifndef m520xsim_h
11 #define m520xsim_h
12 /****************************************************************************/
13
14
15 /*
16  *  Define the 5282 SIM register set addresses.
17  */
18 #define MCFICM_INTC0        0x48000     /* Base for Interrupt Ctrl 0 */
19 #define MCFINTC_IPRH        0x00        /* Interrupt pending 32-63 */
20 #define MCFINTC_IPRL        0x04        /* Interrupt pending 1-31 */
21 #define MCFINTC_IMRH        0x08        /* Interrupt mask 32-63 */
22 #define MCFINTC_IMRL        0x0c        /* Interrupt mask 1-31 */
23 #define MCFINTC_INTFRCH     0x10        /* Interrupt force 32-63 */
24 #define MCFINTC_INTFRCL     0x14        /* Interrupt force 1-31 */
25 #define MCFINTC_SIMR        0x1c        /* Set interrupt mask 0-63 */
26 #define MCFINTC_CIMR        0x1d        /* Clear interrupt mask 0-63 */
27 #define MCFINTC_ICR0        0x40        /* Base ICR register */
28
29 #define MCFINT_VECBASE      64
30 #define MCFINT_UART0        26          /* Interrupt number for UART0 */
31 #define MCFINT_UART1        27          /* Interrupt number for UART1 */
32 #define MCFINT_UART2        28          /* Interrupt number for UART2 */
33 #define MCFINT_QSPI         31          /* Interrupt number for QSPI */
34 #define MCFINT_PIT1         4           /* Interrupt number for PIT1 (PIT0 in processor) */
35
36 /*
37  *  SDRAM configuration registers.
38  */
39 #define MCFSIM_SDMR         0x000a8000  /* SDRAM Mode/Extended Mode Register */
40 #define MCFSIM_SDCR         0x000a8004  /* SDRAM Control Register */
41 #define MCFSIM_SDCFG1       0x000a8008  /* SDRAM Configuration Register 1 */
42 #define MCFSIM_SDCFG2       0x000a800c  /* SDRAM Configuration Register 2 */
43 #define MCFSIM_SDCS0        0x000a8110  /* SDRAM Chip Select 0 Configuration */
44 #define MCFSIM_SDCS1        0x000a8114  /* SDRAM Chip Select 1 Configuration */
45
46 #define MCFEPORT_EPDDR                  0xFC088002
47 #define MCFEPORT_EPDR                   0xFC088004
48 #define MCFEPORT_EPPDR                  0xFC088005
49
50 #define MCFGPIO_PODR_BUSCTL             0xFC0A4000
51 #define MCFGPIO_PODR_BE                 0xFC0A4001
52 #define MCFGPIO_PODR_CS                 0xFC0A4002
53 #define MCFGPIO_PODR_FECI2C             0xFC0A4003
54 #define MCFGPIO_PODR_QSPI               0xFC0A4004
55 #define MCFGPIO_PODR_TIMER              0xFC0A4005
56 #define MCFGPIO_PODR_UART               0xFC0A4006
57 #define MCFGPIO_PODR_FECH               0xFC0A4007
58 #define MCFGPIO_PODR_FECL               0xFC0A4008
59
60 #define MCFGPIO_PDDR_BUSCTL             0xFC0A400C
61 #define MCFGPIO_PDDR_BE                 0xFC0A400D
62 #define MCFGPIO_PDDR_CS                 0xFC0A400E
63 #define MCFGPIO_PDDR_FECI2C             0xFC0A400F
64 #define MCFGPIO_PDDR_QSPI               0xFC0A4010
65 #define MCFGPIO_PDDR_TIMER              0xFC0A4011
66 #define MCFGPIO_PDDR_UART               0xFC0A4012
67 #define MCFGPIO_PDDR_FECH               0xFC0A4013
68 #define MCFGPIO_PDDR_FECL               0xFC0A4014
69
70 #define MCFGPIO_PPDSDR_BUSCTL           0xFC0A401A
71 #define MCFGPIO_PPDSDR_BE               0xFC0A401B
72 #define MCFGPIO_PPDSDR_CS               0xFC0A401C
73 #define MCFGPIO_PPDSDR_FECI2C           0xFC0A401D
74 #define MCFGPIO_PPDSDR_QSPI             0xFC0A401E
75 #define MCFGPIO_PPDSDR_TIMER            0xFC0A401F
76 #define MCFGPIO_PPDSDR_UART             0xFC0A4021
77 #define MCFGPIO_PPDSDR_FECH             0xFC0A4021
78 #define MCFGPIO_PPDSDR_FECL             0xFC0A4022
79
80 #define MCFGPIO_PCLRR_BUSCTL            0xFC0A4024
81 #define MCFGPIO_PCLRR_BE                0xFC0A4025
82 #define MCFGPIO_PCLRR_CS                0xFC0A4026
83 #define MCFGPIO_PCLRR_FECI2C            0xFC0A4027
84 #define MCFGPIO_PCLRR_QSPI              0xFC0A4028
85 #define MCFGPIO_PCLRR_TIMER             0xFC0A4029
86 #define MCFGPIO_PCLRR_UART              0xFC0A402A
87 #define MCFGPIO_PCLRR_FECH              0xFC0A402B
88 #define MCFGPIO_PCLRR_FECL              0xFC0A402C
89 /*
90  * Generic GPIO support
91  */
92 #define MCFGPIO_PODR                    MCFGPIO_PODR_BUSCTL
93 #define MCFGPIO_PDDR                    MCFGPIO_PDDR_BUSCTL
94 #define MCFGPIO_PPDR                    MCFGPIO_PPDSDR_BUSCTL
95 #define MCFGPIO_SETR                    MCFGPIO_PPDSDR_BUSCTL
96 #define MCFGPIO_CLRR                    MCFGPIO_PCLRR_BUSCTL
97
98 #define MCFGPIO_PIN_MAX                 80
99 #define MCFGPIO_IRQ_MAX                 8
100 #define MCFGPIO_IRQ_VECBASE             MCFINT_VECBASE
101 /****************************************************************************/
102
103 #define MCF_GPIO_PAR_UART                   (0xA4036)
104 #define MCF_GPIO_PAR_FECI2C                 (0xA4033)
105 #define MCF_GPIO_PAR_FEC                    (0xA4038)
106
107 #define MCF_GPIO_PAR_UART_PAR_URXD0         (0x0001)
108 #define MCF_GPIO_PAR_UART_PAR_UTXD0         (0x0002)
109
110 #define MCF_GPIO_PAR_UART_PAR_URXD1         (0x0040)
111 #define MCF_GPIO_PAR_UART_PAR_UTXD1         (0x0080)
112
113 #define MCF_GPIO_PAR_FECI2C_PAR_SDA_URXD2   (0x02)
114 #define MCF_GPIO_PAR_FECI2C_PAR_SCL_UTXD2   (0x04)
115
116 #define ICR_INTRCONF            0x05
117 #define MCFPIT_IMR              MCFINTC_IMRL
118 #define MCFPIT_IMR_IBIT         (1 << MCFINT_PIT1)
119
120 /*
121  *  Reset Controll Unit.
122  */
123 #define MCF_RCR                 0xFC0A0000
124 #define MCF_RSR                 0xFC0A0001
125
126 #define MCF_RCR_SWRESET         0x80            /* Software reset bit */
127 #define MCF_RCR_FRCSTOUT        0x40            /* Force external reset */
128
129 /****************************************************************************/
130 #endif  /* m520xsim_h */