]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/powerpc/include/asm/processor.h
Merge remote-tracking branch 'hid/for-next'
[karo-tx-linux.git] / arch / powerpc / include / asm / processor.h
1 #ifndef _ASM_POWERPC_PROCESSOR_H
2 #define _ASM_POWERPC_PROCESSOR_H
3
4 /*
5  * Copyright (C) 2001 PPC 64 Team, IBM Corp
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License
9  * as published by the Free Software Foundation; either version
10  * 2 of the License, or (at your option) any later version.
11  */
12
13 #include <asm/reg.h>
14
15 #ifdef CONFIG_VSX
16 #define TS_FPRWIDTH 2
17
18 #ifdef __BIG_ENDIAN__
19 #define TS_FPROFFSET 0
20 #define TS_VSRLOWOFFSET 1
21 #else
22 #define TS_FPROFFSET 1
23 #define TS_VSRLOWOFFSET 0
24 #endif
25
26 #else
27 #define TS_FPRWIDTH 1
28 #define TS_FPROFFSET 0
29 #endif
30
31 #ifdef CONFIG_PPC64
32 /* Default SMT priority is set to 3. Use 11- 13bits to save priority. */
33 #define PPR_PRIORITY 3
34 #ifdef __ASSEMBLY__
35 #define INIT_PPR (PPR_PRIORITY << 50)
36 #else
37 #define INIT_PPR ((u64)PPR_PRIORITY << 50)
38 #endif /* __ASSEMBLY__ */
39 #endif /* CONFIG_PPC64 */
40
41 #ifndef __ASSEMBLY__
42 #include <linux/compiler.h>
43 #include <linux/cache.h>
44 #include <asm/ptrace.h>
45 #include <asm/types.h>
46 #include <asm/hw_breakpoint.h>
47
48 /* We do _not_ want to define new machine types at all, those must die
49  * in favor of using the device-tree
50  * -- BenH.
51  */
52
53 /* PREP sub-platform types. Unused */
54 #define _PREP_Motorola  0x01    /* motorola prep */
55 #define _PREP_Firm      0x02    /* firmworks prep */
56 #define _PREP_IBM       0x00    /* ibm prep */
57 #define _PREP_Bull      0x03    /* bull prep */
58
59 /* CHRP sub-platform types. These are arbitrary */
60 #define _CHRP_Motorola  0x04    /* motorola chrp, the cobra */
61 #define _CHRP_IBM       0x05    /* IBM chrp, the longtrail and longtrail 2 */
62 #define _CHRP_Pegasos   0x06    /* Genesi/bplan's Pegasos and Pegasos2 */
63 #define _CHRP_briq      0x07    /* TotalImpact's briQ */
64
65 #if defined(__KERNEL__) && defined(CONFIG_PPC32)
66
67 extern int _chrp_type;
68
69 #endif /* defined(__KERNEL__) && defined(CONFIG_PPC32) */
70
71 /*
72  * Default implementation of macro that returns current
73  * instruction pointer ("program counter").
74  */
75 #define current_text_addr() ({ __label__ _l; _l: &&_l;})
76
77 /* Macros for adjusting thread priority (hardware multi-threading) */
78 #define HMT_very_low()   asm volatile("or 31,31,31   # very low priority")
79 #define HMT_low()        asm volatile("or 1,1,1      # low priority")
80 #define HMT_medium_low() asm volatile("or 6,6,6      # medium low priority")
81 #define HMT_medium()     asm volatile("or 2,2,2      # medium priority")
82 #define HMT_medium_high() asm volatile("or 5,5,5      # medium high priority")
83 #define HMT_high()       asm volatile("or 3,3,3      # high priority")
84
85 #ifdef __KERNEL__
86
87 struct task_struct;
88 void start_thread(struct pt_regs *regs, unsigned long fdptr, unsigned long sp);
89 void release_thread(struct task_struct *);
90
91 /* Lazy FPU handling on uni-processor */
92 extern struct task_struct *last_task_used_math;
93 extern struct task_struct *last_task_used_altivec;
94 extern struct task_struct *last_task_used_vsx;
95 extern struct task_struct *last_task_used_spe;
96
97 #ifdef CONFIG_PPC32
98
99 #if CONFIG_TASK_SIZE > CONFIG_KERNEL_START
100 #error User TASK_SIZE overlaps with KERNEL_START address
101 #endif
102 #define TASK_SIZE       (CONFIG_TASK_SIZE)
103
104 /* This decides where the kernel will search for a free chunk of vm
105  * space during mmap's.
106  */
107 #define TASK_UNMAPPED_BASE      (TASK_SIZE / 8 * 3)
108 #endif
109
110 #ifdef CONFIG_PPC64
111 /* 64-bit user address space is 46-bits (64TB user VM) */
112 #define TASK_SIZE_USER64 (0x0000400000000000UL)
113
114 /* 
115  * 32-bit user address space is 4GB - 1 page 
116  * (this 1 page is needed so referencing of 0xFFFFFFFF generates EFAULT
117  */
118 #define TASK_SIZE_USER32 (0x0000000100000000UL - (1*PAGE_SIZE))
119
120 #define TASK_SIZE_OF(tsk) (test_tsk_thread_flag(tsk, TIF_32BIT) ? \
121                 TASK_SIZE_USER32 : TASK_SIZE_USER64)
122 #define TASK_SIZE         TASK_SIZE_OF(current)
123
124 /* This decides where the kernel will search for a free chunk of vm
125  * space during mmap's.
126  */
127 #define TASK_UNMAPPED_BASE_USER32 (PAGE_ALIGN(TASK_SIZE_USER32 / 4))
128 #define TASK_UNMAPPED_BASE_USER64 (PAGE_ALIGN(TASK_SIZE_USER64 / 4))
129
130 #define TASK_UNMAPPED_BASE ((is_32bit_task()) ? \
131                 TASK_UNMAPPED_BASE_USER32 : TASK_UNMAPPED_BASE_USER64 )
132 #endif
133
134 #ifdef __powerpc64__
135
136 #define STACK_TOP_USER64 TASK_SIZE_USER64
137 #define STACK_TOP_USER32 TASK_SIZE_USER32
138
139 #define STACK_TOP (is_32bit_task() ? \
140                    STACK_TOP_USER32 : STACK_TOP_USER64)
141
142 #define STACK_TOP_MAX STACK_TOP_USER64
143
144 #else /* __powerpc64__ */
145
146 #define STACK_TOP TASK_SIZE
147 #define STACK_TOP_MAX   STACK_TOP
148
149 #endif /* __powerpc64__ */
150
151 typedef struct {
152         unsigned long seg;
153 } mm_segment_t;
154
155 #define TS_FPR(i) fp_state.fpr[i][TS_FPROFFSET]
156 #define TS_TRANS_FPR(i) transact_fp.fpr[i][TS_FPROFFSET]
157
158 /* FP and VSX 0-31 register set */
159 struct thread_fp_state {
160         u64     fpr[32][TS_FPRWIDTH] __attribute__((aligned(16)));
161         u64     fpscr;          /* Floating point status */
162 };
163
164 /* Complete AltiVec register set including VSCR */
165 struct thread_vr_state {
166         vector128       vr[32] __attribute__((aligned(16)));
167         vector128       vscr __attribute__((aligned(16)));
168 };
169
170 struct thread_struct {
171         unsigned long   ksp;            /* Kernel stack pointer */
172 #ifdef CONFIG_PPC64
173         unsigned long   ksp_vsid;
174 #endif
175         struct pt_regs  *regs;          /* Pointer to saved register state */
176         mm_segment_t    fs;             /* for get_fs() validation */
177 #ifdef CONFIG_BOOKE
178         /* BookE base exception scratch space; align on cacheline */
179         unsigned long   normsave[8] ____cacheline_aligned;
180 #endif
181 #ifdef CONFIG_PPC32
182         void            *pgdir;         /* root of page-table tree */
183         unsigned long   ksp_limit;      /* if ksp <= ksp_limit stack overflow */
184 #endif
185 #ifdef CONFIG_PPC_ADV_DEBUG_REGS
186         /*
187          * The following help to manage the use of Debug Control Registers
188          * om the BookE platforms.
189          */
190         uint32_t        dbcr0;
191         uint32_t        dbcr1;
192 #ifdef CONFIG_BOOKE
193         uint32_t        dbcr2;
194 #endif
195         /*
196          * The stored value of the DBSR register will be the value at the
197          * last debug interrupt. This register can only be read from the
198          * user (will never be written to) and has value while helping to
199          * describe the reason for the last debug trap.  Torez
200          */
201         uint32_t        dbsr;
202         /*
203          * The following will contain addresses used by debug applications
204          * to help trace and trap on particular address locations.
205          * The bits in the Debug Control Registers above help define which
206          * of the following registers will contain valid data and/or addresses.
207          */
208         unsigned long   iac1;
209         unsigned long   iac2;
210 #if CONFIG_PPC_ADV_DEBUG_IACS > 2
211         unsigned long   iac3;
212         unsigned long   iac4;
213 #endif
214         unsigned long   dac1;
215         unsigned long   dac2;
216 #if CONFIG_PPC_ADV_DEBUG_DVCS > 0
217         unsigned long   dvc1;
218         unsigned long   dvc2;
219 #endif
220 #endif
221         struct thread_fp_state  fp_state;
222         struct thread_fp_state  *fp_save_area;
223         int             fpexc_mode;     /* floating-point exception mode */
224         unsigned int    align_ctl;      /* alignment handling control */
225 #ifdef CONFIG_PPC64
226         unsigned long   start_tb;       /* Start purr when proc switched in */
227         unsigned long   accum_tb;       /* Total accumilated purr for process */
228 #ifdef CONFIG_HAVE_HW_BREAKPOINT
229         struct perf_event *ptrace_bps[HBP_NUM];
230         /*
231          * Helps identify source of single-step exception and subsequent
232          * hw-breakpoint enablement
233          */
234         struct perf_event *last_hit_ubp;
235 #endif /* CONFIG_HAVE_HW_BREAKPOINT */
236 #endif
237         struct arch_hw_breakpoint hw_brk; /* info on the hardware breakpoint */
238         unsigned long   trap_nr;        /* last trap # on this thread */
239 #ifdef CONFIG_ALTIVEC
240         struct thread_vr_state vr_state;
241         struct thread_vr_state *vr_save_area;
242         unsigned long   vrsave;
243         int             used_vr;        /* set if process has used altivec */
244 #endif /* CONFIG_ALTIVEC */
245 #ifdef CONFIG_VSX
246         /* VSR status */
247         int             used_vsr;       /* set if process has used altivec */
248 #endif /* CONFIG_VSX */
249 #ifdef CONFIG_SPE
250         unsigned long   evr[32];        /* upper 32-bits of SPE regs */
251         u64             acc;            /* Accumulator */
252         unsigned long   spefscr;        /* SPE & eFP status */
253         int             used_spe;       /* set if process has used spe */
254 #endif /* CONFIG_SPE */
255 #ifdef CONFIG_PPC_TRANSACTIONAL_MEM
256         u64             tm_tfhar;       /* Transaction fail handler addr */
257         u64             tm_texasr;      /* Transaction exception & summary */
258         u64             tm_tfiar;       /* Transaction fail instr address reg */
259         unsigned long   tm_orig_msr;    /* Thread's MSR on ctx switch */
260         struct pt_regs  ckpt_regs;      /* Checkpointed registers */
261
262         unsigned long   tm_tar;
263         unsigned long   tm_ppr;
264         unsigned long   tm_dscr;
265
266         /*
267          * Transactional FP and VSX 0-31 register set.
268          * NOTE: the sense of these is the opposite of the integer ckpt_regs!
269          *
270          * When a transaction is active/signalled/scheduled etc., *regs is the
271          * most recent set of/speculated GPRs with ckpt_regs being the older
272          * checkpointed regs to which we roll back if transaction aborts.
273          *
274          * However, fpr[] is the checkpointed 'base state' of FP regs, and
275          * transact_fpr[] is the new set of transactional values.
276          * VRs work the same way.
277          */
278         struct thread_fp_state transact_fp;
279         struct thread_vr_state transact_vr;
280         unsigned long   transact_vrsave;
281 #endif /* CONFIG_PPC_TRANSACTIONAL_MEM */
282 #ifdef CONFIG_KVM_BOOK3S_32_HANDLER
283         void*           kvm_shadow_vcpu; /* KVM internal data */
284 #endif /* CONFIG_KVM_BOOK3S_32_HANDLER */
285 #if defined(CONFIG_KVM) && defined(CONFIG_BOOKE)
286         struct kvm_vcpu *kvm_vcpu;
287 #endif
288 #ifdef CONFIG_PPC64
289         unsigned long   dscr;
290         int             dscr_inherit;
291         unsigned long   ppr;    /* used to save/restore SMT priority */
292 #endif
293 #ifdef CONFIG_PPC_BOOK3S_64
294         unsigned long   tar;
295         unsigned long   ebbrr;
296         unsigned long   ebbhr;
297         unsigned long   bescr;
298         unsigned long   siar;
299         unsigned long   sdar;
300         unsigned long   sier;
301         unsigned long   mmcr2;
302         unsigned        mmcr0;
303         unsigned        used_ebb;
304 #endif
305 };
306
307 #define ARCH_MIN_TASKALIGN 16
308
309 #define INIT_SP         (sizeof(init_stack) + (unsigned long) &init_stack)
310 #define INIT_SP_LIMIT \
311         (_ALIGN_UP(sizeof(init_thread_info), 16) + (unsigned long) &init_stack)
312
313 #ifdef CONFIG_SPE
314 #define SPEFSCR_INIT .spefscr = SPEFSCR_FINVE | SPEFSCR_FDBZE | SPEFSCR_FUNFE | SPEFSCR_FOVFE,
315 #else
316 #define SPEFSCR_INIT
317 #endif
318
319 #ifdef CONFIG_PPC32
320 #define INIT_THREAD { \
321         .ksp = INIT_SP, \
322         .ksp_limit = INIT_SP_LIMIT, \
323         .fs = KERNEL_DS, \
324         .pgdir = swapper_pg_dir, \
325         .fpexc_mode = MSR_FE0 | MSR_FE1, \
326         SPEFSCR_INIT \
327 }
328 #else
329 #define INIT_THREAD  { \
330         .ksp = INIT_SP, \
331         .regs = (struct pt_regs *)INIT_SP - 1, /* XXX bogus, I think */ \
332         .fs = KERNEL_DS, \
333         .fpexc_mode = 0, \
334         .ppr = INIT_PPR, \
335 }
336 #endif
337
338 /*
339  * Return saved PC of a blocked thread. For now, this is the "user" PC
340  */
341 #define thread_saved_pc(tsk)    \
342         ((tsk)->thread.regs? (tsk)->thread.regs->nip: 0)
343
344 #define task_pt_regs(tsk)       ((struct pt_regs *)(tsk)->thread.regs)
345
346 unsigned long get_wchan(struct task_struct *p);
347
348 #define KSTK_EIP(tsk)  ((tsk)->thread.regs? (tsk)->thread.regs->nip: 0)
349 #define KSTK_ESP(tsk)  ((tsk)->thread.regs? (tsk)->thread.regs->gpr[1]: 0)
350
351 /* Get/set floating-point exception mode */
352 #define GET_FPEXC_CTL(tsk, adr) get_fpexc_mode((tsk), (adr))
353 #define SET_FPEXC_CTL(tsk, val) set_fpexc_mode((tsk), (val))
354
355 extern int get_fpexc_mode(struct task_struct *tsk, unsigned long adr);
356 extern int set_fpexc_mode(struct task_struct *tsk, unsigned int val);
357
358 #define GET_ENDIAN(tsk, adr) get_endian((tsk), (adr))
359 #define SET_ENDIAN(tsk, val) set_endian((tsk), (val))
360
361 extern int get_endian(struct task_struct *tsk, unsigned long adr);
362 extern int set_endian(struct task_struct *tsk, unsigned int val);
363
364 #define GET_UNALIGN_CTL(tsk, adr)       get_unalign_ctl((tsk), (adr))
365 #define SET_UNALIGN_CTL(tsk, val)       set_unalign_ctl((tsk), (val))
366
367 extern int get_unalign_ctl(struct task_struct *tsk, unsigned long adr);
368 extern int set_unalign_ctl(struct task_struct *tsk, unsigned int val);
369
370 extern void load_fp_state(struct thread_fp_state *fp);
371 extern void store_fp_state(struct thread_fp_state *fp);
372 extern void load_vr_state(struct thread_vr_state *vr);
373 extern void store_vr_state(struct thread_vr_state *vr);
374
375 static inline unsigned int __unpack_fe01(unsigned long msr_bits)
376 {
377         return ((msr_bits & MSR_FE0) >> 10) | ((msr_bits & MSR_FE1) >> 8);
378 }
379
380 static inline unsigned long __pack_fe01(unsigned int fpmode)
381 {
382         return ((fpmode << 10) & MSR_FE0) | ((fpmode << 8) & MSR_FE1);
383 }
384
385 #ifdef CONFIG_PPC64
386 #define cpu_relax()     do { HMT_low(); HMT_medium(); barrier(); } while (0)
387 #else
388 #define cpu_relax()     barrier()
389 #endif
390
391 /* Check that a certain kernel stack pointer is valid in task_struct p */
392 int validate_sp(unsigned long sp, struct task_struct *p,
393                        unsigned long nbytes);
394
395 /*
396  * Prefetch macros.
397  */
398 #define ARCH_HAS_PREFETCH
399 #define ARCH_HAS_PREFETCHW
400 #define ARCH_HAS_SPINLOCK_PREFETCH
401
402 static inline void prefetch(const void *x)
403 {
404         if (unlikely(!x))
405                 return;
406
407         __asm__ __volatile__ ("dcbt 0,%0" : : "r" (x));
408 }
409
410 static inline void prefetchw(const void *x)
411 {
412         if (unlikely(!x))
413                 return;
414
415         __asm__ __volatile__ ("dcbtst 0,%0" : : "r" (x));
416 }
417
418 #define spin_lock_prefetch(x)   prefetchw(x)
419
420 #define HAVE_ARCH_PICK_MMAP_LAYOUT
421
422 #ifdef CONFIG_PPC64
423 static inline unsigned long get_clean_sp(unsigned long sp, int is_32)
424 {
425         if (is_32)
426                 return sp & 0x0ffffffffUL;
427         return sp;
428 }
429 #else
430 static inline unsigned long get_clean_sp(unsigned long sp, int is_32)
431 {
432         return sp;
433 }
434 #endif
435
436 extern unsigned long cpuidle_disable;
437 enum idle_boot_override {IDLE_NO_OVERRIDE = 0, IDLE_POWERSAVE_OFF};
438
439 extern int powersave_nap;       /* set if nap mode can be used in idle loop */
440 extern void power7_nap(void);
441
442 #ifdef CONFIG_PSERIES_IDLE
443 extern void update_smt_snooze_delay(int cpu, int residency);
444 #else
445 static inline void update_smt_snooze_delay(int cpu, int residency) {}
446 #endif
447
448 extern void flush_instruction_cache(void);
449 extern void hard_reset_now(void);
450 extern void poweroff_now(void);
451 extern int fix_alignment(struct pt_regs *);
452 extern void cvt_fd(float *from, double *to);
453 extern void cvt_df(double *from, float *to);
454 extern void _nmask_and_or_msr(unsigned long nmask, unsigned long or_val);
455
456 #ifdef CONFIG_PPC64
457 /*
458  * We handle most unaligned accesses in hardware. On the other hand 
459  * unaligned DMA can be very expensive on some ppc64 IO chips (it does
460  * powers of 2 writes until it reaches sufficient alignment).
461  *
462  * Based on this we disable the IP header alignment in network drivers.
463  */
464 #define NET_IP_ALIGN    0
465 #endif
466
467 #endif /* __KERNEL__ */
468 #endif /* __ASSEMBLY__ */
469 #endif /* _ASM_POWERPC_PROCESSOR_H */