]> git.karo-electronics.de Git - karo-tx-uboot.git/blob - arch/x86/Kconfig
x86: ivybridge: Add LAPIC support
[karo-tx-uboot.git] / arch / x86 / Kconfig
1 menu "x86 architecture"
2         depends on X86
3
4 config SYS_ARCH
5         default "x86"
6
7 config USE_PRIVATE_LIBGCC
8         default y
9
10 choice
11         prompt "Target select"
12
13 config TARGET_COREBOOT
14         bool "Support coreboot"
15         help
16           This target is used for running U-Boot on top of Coreboot. In
17           this case Coreboot does the early inititalisation, and U-Boot
18           takes over once the RAM, video and CPU are fully running.
19           U-Boot is loaded as a fallback payload from Coreboot, in
20           Coreboot terminology. This method was used for the Chromebook
21           Pixel when launched.
22
23 config TARGET_CHROMEBOOK_LINK
24         bool "Support Chromebook link"
25         help
26           This is the Chromebook Pixel released in 2013. It uses an Intel
27           i5 Ivybridge which is a die-shrink of Sandybridge, with 4GB of
28           SDRAM. It has a Panther Point platform controller hub, PCIe
29           WiFi and Bluetooth. It also includes a 720p webcam, USB SD
30           reader, microphone and speakers, display port and 32GB SATA
31           solid state drive. There is a Chrome OS EC connected on LPC,
32           and it provides a 2560x1700 high resolution touch-enabled LCD
33           display.
34
35 endchoice
36
37 config RAMBASE
38         hex
39         default 0x100000
40
41 config RAMTOP
42         hex
43         default 0x200000
44
45 config XIP_ROM_SIZE
46         hex
47         default 0x10000
48
49 config CPU_ADDR_BITS
50         int
51         default 36
52
53 config ROM_SIZE
54         hex
55         default 0x800000
56
57 config HAVE_INTEL_ME
58         bool "Platform requires Intel Management Engine"
59         help
60           Newer higher-end devices have an Intel Management Engine (ME)
61           which is a very large binary blob (typically 1.5MB) which is
62           required for the platform to work. This enforces a particular
63           SPI flash format. You will need to supply the me.bin file in
64           your board directory.
65
66 source "arch/x86/cpu/ivybridge/Kconfig"
67
68 source "board/chromebook-x86/coreboot/Kconfig"
69
70 source "board/google/chromebook_link/Kconfig"
71
72 endmenu