]> git.karo-electronics.de Git - mv-sheeva.git/blob - arch/x86/kernel/apic/io_apic.c
x86, legacy_irq: Remove left over nr_legacy_irqs
[mv-sheeva.git] / arch / x86 / kernel / apic / io_apic.c
1 /*
2  *      Intel IO-APIC support for multi-Pentium hosts.
3  *
4  *      Copyright (C) 1997, 1998, 1999, 2000, 2009 Ingo Molnar, Hajnalka Szabo
5  *
6  *      Many thanks to Stig Venaas for trying out countless experimental
7  *      patches and reporting/debugging problems patiently!
8  *
9  *      (c) 1999, Multiple IO-APIC support, developed by
10  *      Ken-ichi Yaku <yaku@css1.kbnes.nec.co.jp> and
11  *      Hidemi Kishimoto <kisimoto@css1.kbnes.nec.co.jp>,
12  *      further tested and cleaned up by Zach Brown <zab@redhat.com>
13  *      and Ingo Molnar <mingo@redhat.com>
14  *
15  *      Fixes
16  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs;
17  *                                      thanks to Eric Gilmore
18  *                                      and Rolf G. Tews
19  *                                      for testing these extensively
20  *      Paul Diefenbaugh        :       Added full ACPI support
21  */
22
23 #include <linux/mm.h>
24 #include <linux/interrupt.h>
25 #include <linux/init.h>
26 #include <linux/delay.h>
27 #include <linux/sched.h>
28 #include <linux/pci.h>
29 #include <linux/mc146818rtc.h>
30 #include <linux/compiler.h>
31 #include <linux/acpi.h>
32 #include <linux/module.h>
33 #include <linux/sysdev.h>
34 #include <linux/msi.h>
35 #include <linux/htirq.h>
36 #include <linux/freezer.h>
37 #include <linux/kthread.h>
38 #include <linux/jiffies.h>      /* time_after() */
39 #ifdef CONFIG_ACPI
40 #include <acpi/acpi_bus.h>
41 #endif
42 #include <linux/bootmem.h>
43 #include <linux/dmar.h>
44 #include <linux/hpet.h>
45
46 #include <asm/idle.h>
47 #include <asm/io.h>
48 #include <asm/smp.h>
49 #include <asm/cpu.h>
50 #include <asm/desc.h>
51 #include <asm/proto.h>
52 #include <asm/acpi.h>
53 #include <asm/dma.h>
54 #include <asm/timer.h>
55 #include <asm/i8259.h>
56 #include <asm/nmi.h>
57 #include <asm/msidef.h>
58 #include <asm/hypertransport.h>
59 #include <asm/setup.h>
60 #include <asm/irq_remapping.h>
61 #include <asm/hpet.h>
62 #include <asm/hw_irq.h>
63
64 #include <asm/apic.h>
65
66 #define __apicdebuginit(type) static type __init
67 #define for_each_irq_pin(entry, head) \
68         for (entry = head; entry; entry = entry->next)
69
70 /*
71  *      Is the SiS APIC rmw bug present ?
72  *      -1 = don't know, 0 = no, 1 = yes
73  */
74 int sis_apic_bug = -1;
75
76 static DEFINE_RAW_SPINLOCK(ioapic_lock);
77 static DEFINE_RAW_SPINLOCK(vector_lock);
78
79 /*
80  * # of IRQ routing registers
81  */
82 int nr_ioapic_registers[MAX_IO_APICS];
83
84 /* I/O APIC entries */
85 struct mpc_ioapic mp_ioapics[MAX_IO_APICS];
86 int nr_ioapics;
87
88 /* IO APIC gsi routing info */
89 struct mp_ioapic_gsi  mp_gsi_routing[MAX_IO_APICS];
90
91 /* MP IRQ source entries */
92 struct mpc_intsrc mp_irqs[MAX_IRQ_SOURCES];
93
94 /* # of MP IRQ source entries */
95 int mp_irq_entries;
96
97 /* GSI interrupts */
98 static int nr_irqs_gsi = NR_IRQS_LEGACY;
99
100 #if defined (CONFIG_MCA) || defined (CONFIG_EISA)
101 int mp_bus_id_to_type[MAX_MP_BUSSES];
102 #endif
103
104 DECLARE_BITMAP(mp_bus_not_pci, MAX_MP_BUSSES);
105
106 int skip_ioapic_setup;
107
108 void arch_disable_smp_support(void)
109 {
110 #ifdef CONFIG_PCI
111         noioapicquirk = 1;
112         noioapicreroute = -1;
113 #endif
114         skip_ioapic_setup = 1;
115 }
116
117 static int __init parse_noapic(char *str)
118 {
119         /* disable IO-APIC */
120         arch_disable_smp_support();
121         return 0;
122 }
123 early_param("noapic", parse_noapic);
124
125 struct irq_pin_list {
126         int apic, pin;
127         struct irq_pin_list *next;
128 };
129
130 static struct irq_pin_list *get_one_free_irq_2_pin(int node)
131 {
132         struct irq_pin_list *pin;
133
134         pin = kzalloc_node(sizeof(*pin), GFP_ATOMIC, node);
135
136         return pin;
137 }
138
139 /* irq_cfg is indexed by the sum of all RTEs in all I/O APICs. */
140 #ifdef CONFIG_SPARSE_IRQ
141 static struct irq_cfg irq_cfgx[NR_IRQS_LEGACY];
142 #else
143 static struct irq_cfg irq_cfgx[NR_IRQS];
144 #endif
145
146 int __init arch_early_irq_init(void)
147 {
148         struct irq_cfg *cfg;
149         struct irq_desc *desc;
150         int count;
151         int node;
152         int i;
153
154         if (!legacy_pic->nr_legacy_irqs) {
155                 nr_irqs_gsi = 0;
156                 io_apic_irqs = ~0UL;
157         }
158
159         cfg = irq_cfgx;
160         count = ARRAY_SIZE(irq_cfgx);
161         node= cpu_to_node(boot_cpu_id);
162
163         for (i = 0; i < count; i++) {
164                 if (i < legacy_pic->nr_legacy_irqs)
165                         cfg[i].vector = IRQ0_VECTOR + i;
166                 desc = irq_to_desc(i);
167                 desc->chip_data = &cfg[i];
168                 zalloc_cpumask_var_node(&cfg[i].domain, GFP_NOWAIT, node);
169                 zalloc_cpumask_var_node(&cfg[i].old_domain, GFP_NOWAIT, node);
170                 /*
171                  * For legacy IRQ's, start with assigning irq0 to irq15 to
172                  * IRQ0_VECTOR to IRQ15_VECTOR on cpu 0.
173                  */
174                 if (i < legacy_pic->nr_legacy_irqs) {
175                         cfg[i].vector = IRQ0_VECTOR + i;
176                         cpumask_set_cpu(0, cfg[i].domain);
177                 }
178         }
179
180         return 0;
181 }
182
183 #ifdef CONFIG_SPARSE_IRQ
184 struct irq_cfg *irq_cfg(unsigned int irq)
185 {
186         struct irq_cfg *cfg = NULL;
187         struct irq_desc *desc;
188
189         desc = irq_to_desc(irq);
190         if (desc)
191                 cfg = desc->chip_data;
192
193         return cfg;
194 }
195
196 static struct irq_cfg *get_one_free_irq_cfg(int node)
197 {
198         struct irq_cfg *cfg;
199
200         cfg = kzalloc_node(sizeof(*cfg), GFP_ATOMIC, node);
201         if (cfg) {
202                 if (!zalloc_cpumask_var_node(&cfg->domain, GFP_ATOMIC, node)) {
203                         kfree(cfg);
204                         cfg = NULL;
205                 } else if (!zalloc_cpumask_var_node(&cfg->old_domain,
206                                                           GFP_ATOMIC, node)) {
207                         free_cpumask_var(cfg->domain);
208                         kfree(cfg);
209                         cfg = NULL;
210                 }
211         }
212
213         return cfg;
214 }
215
216 int arch_init_chip_data(struct irq_desc *desc, int node)
217 {
218         struct irq_cfg *cfg;
219
220         cfg = desc->chip_data;
221         if (!cfg) {
222                 desc->chip_data = get_one_free_irq_cfg(node);
223                 if (!desc->chip_data) {
224                         printk(KERN_ERR "can not alloc irq_cfg\n");
225                         BUG_ON(1);
226                 }
227         }
228
229         return 0;
230 }
231
232 /* for move_irq_desc */
233 static void
234 init_copy_irq_2_pin(struct irq_cfg *old_cfg, struct irq_cfg *cfg, int node)
235 {
236         struct irq_pin_list *old_entry, *head, *tail, *entry;
237
238         cfg->irq_2_pin = NULL;
239         old_entry = old_cfg->irq_2_pin;
240         if (!old_entry)
241                 return;
242
243         entry = get_one_free_irq_2_pin(node);
244         if (!entry)
245                 return;
246
247         entry->apic     = old_entry->apic;
248         entry->pin      = old_entry->pin;
249         head            = entry;
250         tail            = entry;
251         old_entry       = old_entry->next;
252         while (old_entry) {
253                 entry = get_one_free_irq_2_pin(node);
254                 if (!entry) {
255                         entry = head;
256                         while (entry) {
257                                 head = entry->next;
258                                 kfree(entry);
259                                 entry = head;
260                         }
261                         /* still use the old one */
262                         return;
263                 }
264                 entry->apic     = old_entry->apic;
265                 entry->pin      = old_entry->pin;
266                 tail->next      = entry;
267                 tail            = entry;
268                 old_entry       = old_entry->next;
269         }
270
271         tail->next = NULL;
272         cfg->irq_2_pin = head;
273 }
274
275 static void free_irq_2_pin(struct irq_cfg *old_cfg, struct irq_cfg *cfg)
276 {
277         struct irq_pin_list *entry, *next;
278
279         if (old_cfg->irq_2_pin == cfg->irq_2_pin)
280                 return;
281
282         entry = old_cfg->irq_2_pin;
283
284         while (entry) {
285                 next = entry->next;
286                 kfree(entry);
287                 entry = next;
288         }
289         old_cfg->irq_2_pin = NULL;
290 }
291
292 void arch_init_copy_chip_data(struct irq_desc *old_desc,
293                                  struct irq_desc *desc, int node)
294 {
295         struct irq_cfg *cfg;
296         struct irq_cfg *old_cfg;
297
298         cfg = get_one_free_irq_cfg(node);
299
300         if (!cfg)
301                 return;
302
303         desc->chip_data = cfg;
304
305         old_cfg = old_desc->chip_data;
306
307         memcpy(cfg, old_cfg, sizeof(struct irq_cfg));
308
309         init_copy_irq_2_pin(old_cfg, cfg, node);
310 }
311
312 static void free_irq_cfg(struct irq_cfg *old_cfg)
313 {
314         kfree(old_cfg);
315 }
316
317 void arch_free_chip_data(struct irq_desc *old_desc, struct irq_desc *desc)
318 {
319         struct irq_cfg *old_cfg, *cfg;
320
321         old_cfg = old_desc->chip_data;
322         cfg = desc->chip_data;
323
324         if (old_cfg == cfg)
325                 return;
326
327         if (old_cfg) {
328                 free_irq_2_pin(old_cfg, cfg);
329                 free_irq_cfg(old_cfg);
330                 old_desc->chip_data = NULL;
331         }
332 }
333 /* end for move_irq_desc */
334
335 #else
336 struct irq_cfg *irq_cfg(unsigned int irq)
337 {
338         return irq < nr_irqs ? irq_cfgx + irq : NULL;
339 }
340
341 #endif
342
343 struct io_apic {
344         unsigned int index;
345         unsigned int unused[3];
346         unsigned int data;
347         unsigned int unused2[11];
348         unsigned int eoi;
349 };
350
351 static __attribute_const__ struct io_apic __iomem *io_apic_base(int idx)
352 {
353         return (void __iomem *) __fix_to_virt(FIX_IO_APIC_BASE_0 + idx)
354                 + (mp_ioapics[idx].apicaddr & ~PAGE_MASK);
355 }
356
357 static inline void io_apic_eoi(unsigned int apic, unsigned int vector)
358 {
359         struct io_apic __iomem *io_apic = io_apic_base(apic);
360         writel(vector, &io_apic->eoi);
361 }
362
363 static inline unsigned int io_apic_read(unsigned int apic, unsigned int reg)
364 {
365         struct io_apic __iomem *io_apic = io_apic_base(apic);
366         writel(reg, &io_apic->index);
367         return readl(&io_apic->data);
368 }
369
370 static inline void io_apic_write(unsigned int apic, unsigned int reg, unsigned int value)
371 {
372         struct io_apic __iomem *io_apic = io_apic_base(apic);
373         writel(reg, &io_apic->index);
374         writel(value, &io_apic->data);
375 }
376
377 /*
378  * Re-write a value: to be used for read-modify-write
379  * cycles where the read already set up the index register.
380  *
381  * Older SiS APIC requires we rewrite the index register
382  */
383 static inline void io_apic_modify(unsigned int apic, unsigned int reg, unsigned int value)
384 {
385         struct io_apic __iomem *io_apic = io_apic_base(apic);
386
387         if (sis_apic_bug)
388                 writel(reg, &io_apic->index);
389         writel(value, &io_apic->data);
390 }
391
392 static bool io_apic_level_ack_pending(struct irq_cfg *cfg)
393 {
394         struct irq_pin_list *entry;
395         unsigned long flags;
396
397         raw_spin_lock_irqsave(&ioapic_lock, flags);
398         for_each_irq_pin(entry, cfg->irq_2_pin) {
399                 unsigned int reg;
400                 int pin;
401
402                 pin = entry->pin;
403                 reg = io_apic_read(entry->apic, 0x10 + pin*2);
404                 /* Is the remote IRR bit set? */
405                 if (reg & IO_APIC_REDIR_REMOTE_IRR) {
406                         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
407                         return true;
408                 }
409         }
410         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
411
412         return false;
413 }
414
415 union entry_union {
416         struct { u32 w1, w2; };
417         struct IO_APIC_route_entry entry;
418 };
419
420 static struct IO_APIC_route_entry ioapic_read_entry(int apic, int pin)
421 {
422         union entry_union eu;
423         unsigned long flags;
424         raw_spin_lock_irqsave(&ioapic_lock, flags);
425         eu.w1 = io_apic_read(apic, 0x10 + 2 * pin);
426         eu.w2 = io_apic_read(apic, 0x11 + 2 * pin);
427         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
428         return eu.entry;
429 }
430
431 /*
432  * When we write a new IO APIC routing entry, we need to write the high
433  * word first! If the mask bit in the low word is clear, we will enable
434  * the interrupt, and we need to make sure the entry is fully populated
435  * before that happens.
436  */
437 static void
438 __ioapic_write_entry(int apic, int pin, struct IO_APIC_route_entry e)
439 {
440         union entry_union eu = {{0, 0}};
441
442         eu.entry = e;
443         io_apic_write(apic, 0x11 + 2*pin, eu.w2);
444         io_apic_write(apic, 0x10 + 2*pin, eu.w1);
445 }
446
447 void ioapic_write_entry(int apic, int pin, struct IO_APIC_route_entry e)
448 {
449         unsigned long flags;
450         raw_spin_lock_irqsave(&ioapic_lock, flags);
451         __ioapic_write_entry(apic, pin, e);
452         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
453 }
454
455 /*
456  * When we mask an IO APIC routing entry, we need to write the low
457  * word first, in order to set the mask bit before we change the
458  * high bits!
459  */
460 static void ioapic_mask_entry(int apic, int pin)
461 {
462         unsigned long flags;
463         union entry_union eu = { .entry.mask = 1 };
464
465         raw_spin_lock_irqsave(&ioapic_lock, flags);
466         io_apic_write(apic, 0x10 + 2*pin, eu.w1);
467         io_apic_write(apic, 0x11 + 2*pin, eu.w2);
468         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
469 }
470
471 /*
472  * The common case is 1:1 IRQ<->pin mappings. Sometimes there are
473  * shared ISA-space IRQs, so we have to support them. We are super
474  * fast in the common case, and fast for shared ISA-space IRQs.
475  */
476 static int
477 add_pin_to_irq_node_nopanic(struct irq_cfg *cfg, int node, int apic, int pin)
478 {
479         struct irq_pin_list **last, *entry;
480
481         /* don't allow duplicates */
482         last = &cfg->irq_2_pin;
483         for_each_irq_pin(entry, cfg->irq_2_pin) {
484                 if (entry->apic == apic && entry->pin == pin)
485                         return 0;
486                 last = &entry->next;
487         }
488
489         entry = get_one_free_irq_2_pin(node);
490         if (!entry) {
491                 printk(KERN_ERR "can not alloc irq_pin_list (%d,%d,%d)\n",
492                                 node, apic, pin);
493                 return -ENOMEM;
494         }
495         entry->apic = apic;
496         entry->pin = pin;
497
498         *last = entry;
499         return 0;
500 }
501
502 static void add_pin_to_irq_node(struct irq_cfg *cfg, int node, int apic, int pin)
503 {
504         if (add_pin_to_irq_node_nopanic(cfg, node, apic, pin))
505                 panic("IO-APIC: failed to add irq-pin. Can not proceed\n");
506 }
507
508 /*
509  * Reroute an IRQ to a different pin.
510  */
511 static void __init replace_pin_at_irq_node(struct irq_cfg *cfg, int node,
512                                            int oldapic, int oldpin,
513                                            int newapic, int newpin)
514 {
515         struct irq_pin_list *entry;
516
517         for_each_irq_pin(entry, cfg->irq_2_pin) {
518                 if (entry->apic == oldapic && entry->pin == oldpin) {
519                         entry->apic = newapic;
520                         entry->pin = newpin;
521                         /* every one is different, right? */
522                         return;
523                 }
524         }
525
526         /* old apic/pin didn't exist, so just add new ones */
527         add_pin_to_irq_node(cfg, node, newapic, newpin);
528 }
529
530 static void __io_apic_modify_irq(struct irq_pin_list *entry,
531                                  int mask_and, int mask_or,
532                                  void (*final)(struct irq_pin_list *entry))
533 {
534         unsigned int reg, pin;
535
536         pin = entry->pin;
537         reg = io_apic_read(entry->apic, 0x10 + pin * 2);
538         reg &= mask_and;
539         reg |= mask_or;
540         io_apic_modify(entry->apic, 0x10 + pin * 2, reg);
541         if (final)
542                 final(entry);
543 }
544
545 static void io_apic_modify_irq(struct irq_cfg *cfg,
546                                int mask_and, int mask_or,
547                                void (*final)(struct irq_pin_list *entry))
548 {
549         struct irq_pin_list *entry;
550
551         for_each_irq_pin(entry, cfg->irq_2_pin)
552                 __io_apic_modify_irq(entry, mask_and, mask_or, final);
553 }
554
555 static void __mask_and_edge_IO_APIC_irq(struct irq_pin_list *entry)
556 {
557         __io_apic_modify_irq(entry, ~IO_APIC_REDIR_LEVEL_TRIGGER,
558                              IO_APIC_REDIR_MASKED, NULL);
559 }
560
561 static void __unmask_and_level_IO_APIC_irq(struct irq_pin_list *entry)
562 {
563         __io_apic_modify_irq(entry, ~IO_APIC_REDIR_MASKED,
564                              IO_APIC_REDIR_LEVEL_TRIGGER, NULL);
565 }
566
567 static void __unmask_IO_APIC_irq(struct irq_cfg *cfg)
568 {
569         io_apic_modify_irq(cfg, ~IO_APIC_REDIR_MASKED, 0, NULL);
570 }
571
572 static void io_apic_sync(struct irq_pin_list *entry)
573 {
574         /*
575          * Synchronize the IO-APIC and the CPU by doing
576          * a dummy read from the IO-APIC
577          */
578         struct io_apic __iomem *io_apic;
579         io_apic = io_apic_base(entry->apic);
580         readl(&io_apic->data);
581 }
582
583 static void __mask_IO_APIC_irq(struct irq_cfg *cfg)
584 {
585         io_apic_modify_irq(cfg, ~0, IO_APIC_REDIR_MASKED, &io_apic_sync);
586 }
587
588 static void mask_IO_APIC_irq_desc(struct irq_desc *desc)
589 {
590         struct irq_cfg *cfg = desc->chip_data;
591         unsigned long flags;
592
593         BUG_ON(!cfg);
594
595         raw_spin_lock_irqsave(&ioapic_lock, flags);
596         __mask_IO_APIC_irq(cfg);
597         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
598 }
599
600 static void unmask_IO_APIC_irq_desc(struct irq_desc *desc)
601 {
602         struct irq_cfg *cfg = desc->chip_data;
603         unsigned long flags;
604
605         raw_spin_lock_irqsave(&ioapic_lock, flags);
606         __unmask_IO_APIC_irq(cfg);
607         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
608 }
609
610 static void mask_IO_APIC_irq(unsigned int irq)
611 {
612         struct irq_desc *desc = irq_to_desc(irq);
613
614         mask_IO_APIC_irq_desc(desc);
615 }
616 static void unmask_IO_APIC_irq(unsigned int irq)
617 {
618         struct irq_desc *desc = irq_to_desc(irq);
619
620         unmask_IO_APIC_irq_desc(desc);
621 }
622
623 static void clear_IO_APIC_pin(unsigned int apic, unsigned int pin)
624 {
625         struct IO_APIC_route_entry entry;
626
627         /* Check delivery_mode to be sure we're not clearing an SMI pin */
628         entry = ioapic_read_entry(apic, pin);
629         if (entry.delivery_mode == dest_SMI)
630                 return;
631         /*
632          * Disable it in the IO-APIC irq-routing table:
633          */
634         ioapic_mask_entry(apic, pin);
635 }
636
637 static void clear_IO_APIC (void)
638 {
639         int apic, pin;
640
641         for (apic = 0; apic < nr_ioapics; apic++)
642                 for (pin = 0; pin < nr_ioapic_registers[apic]; pin++)
643                         clear_IO_APIC_pin(apic, pin);
644 }
645
646 #ifdef CONFIG_X86_32
647 /*
648  * support for broken MP BIOSs, enables hand-redirection of PIRQ0-7 to
649  * specific CPU-side IRQs.
650  */
651
652 #define MAX_PIRQS 8
653 static int pirq_entries[MAX_PIRQS] = {
654         [0 ... MAX_PIRQS - 1] = -1
655 };
656
657 static int __init ioapic_pirq_setup(char *str)
658 {
659         int i, max;
660         int ints[MAX_PIRQS+1];
661
662         get_options(str, ARRAY_SIZE(ints), ints);
663
664         apic_printk(APIC_VERBOSE, KERN_INFO
665                         "PIRQ redirection, working around broken MP-BIOS.\n");
666         max = MAX_PIRQS;
667         if (ints[0] < MAX_PIRQS)
668                 max = ints[0];
669
670         for (i = 0; i < max; i++) {
671                 apic_printk(APIC_VERBOSE, KERN_DEBUG
672                                 "... PIRQ%d -> IRQ %d\n", i, ints[i+1]);
673                 /*
674                  * PIRQs are mapped upside down, usually.
675                  */
676                 pirq_entries[MAX_PIRQS-i-1] = ints[i+1];
677         }
678         return 1;
679 }
680
681 __setup("pirq=", ioapic_pirq_setup);
682 #endif /* CONFIG_X86_32 */
683
684 struct IO_APIC_route_entry **alloc_ioapic_entries(void)
685 {
686         int apic;
687         struct IO_APIC_route_entry **ioapic_entries;
688
689         ioapic_entries = kzalloc(sizeof(*ioapic_entries) * nr_ioapics,
690                                 GFP_ATOMIC);
691         if (!ioapic_entries)
692                 return 0;
693
694         for (apic = 0; apic < nr_ioapics; apic++) {
695                 ioapic_entries[apic] =
696                         kzalloc(sizeof(struct IO_APIC_route_entry) *
697                                 nr_ioapic_registers[apic], GFP_ATOMIC);
698                 if (!ioapic_entries[apic])
699                         goto nomem;
700         }
701
702         return ioapic_entries;
703
704 nomem:
705         while (--apic >= 0)
706                 kfree(ioapic_entries[apic]);
707         kfree(ioapic_entries);
708
709         return 0;
710 }
711
712 /*
713  * Saves all the IO-APIC RTE's
714  */
715 int save_IO_APIC_setup(struct IO_APIC_route_entry **ioapic_entries)
716 {
717         int apic, pin;
718
719         if (!ioapic_entries)
720                 return -ENOMEM;
721
722         for (apic = 0; apic < nr_ioapics; apic++) {
723                 if (!ioapic_entries[apic])
724                         return -ENOMEM;
725
726                 for (pin = 0; pin < nr_ioapic_registers[apic]; pin++)
727                         ioapic_entries[apic][pin] =
728                                 ioapic_read_entry(apic, pin);
729         }
730
731         return 0;
732 }
733
734 /*
735  * Mask all IO APIC entries.
736  */
737 void mask_IO_APIC_setup(struct IO_APIC_route_entry **ioapic_entries)
738 {
739         int apic, pin;
740
741         if (!ioapic_entries)
742                 return;
743
744         for (apic = 0; apic < nr_ioapics; apic++) {
745                 if (!ioapic_entries[apic])
746                         break;
747
748                 for (pin = 0; pin < nr_ioapic_registers[apic]; pin++) {
749                         struct IO_APIC_route_entry entry;
750
751                         entry = ioapic_entries[apic][pin];
752                         if (!entry.mask) {
753                                 entry.mask = 1;
754                                 ioapic_write_entry(apic, pin, entry);
755                         }
756                 }
757         }
758 }
759
760 /*
761  * Restore IO APIC entries which was saved in ioapic_entries.
762  */
763 int restore_IO_APIC_setup(struct IO_APIC_route_entry **ioapic_entries)
764 {
765         int apic, pin;
766
767         if (!ioapic_entries)
768                 return -ENOMEM;
769
770         for (apic = 0; apic < nr_ioapics; apic++) {
771                 if (!ioapic_entries[apic])
772                         return -ENOMEM;
773
774                 for (pin = 0; pin < nr_ioapic_registers[apic]; pin++)
775                         ioapic_write_entry(apic, pin,
776                                         ioapic_entries[apic][pin]);
777         }
778         return 0;
779 }
780
781 void free_ioapic_entries(struct IO_APIC_route_entry **ioapic_entries)
782 {
783         int apic;
784
785         for (apic = 0; apic < nr_ioapics; apic++)
786                 kfree(ioapic_entries[apic]);
787
788         kfree(ioapic_entries);
789 }
790
791 /*
792  * Find the IRQ entry number of a certain pin.
793  */
794 static int find_irq_entry(int apic, int pin, int type)
795 {
796         int i;
797
798         for (i = 0; i < mp_irq_entries; i++)
799                 if (mp_irqs[i].irqtype == type &&
800                     (mp_irqs[i].dstapic == mp_ioapics[apic].apicid ||
801                      mp_irqs[i].dstapic == MP_APIC_ALL) &&
802                     mp_irqs[i].dstirq == pin)
803                         return i;
804
805         return -1;
806 }
807
808 /*
809  * Find the pin to which IRQ[irq] (ISA) is connected
810  */
811 static int __init find_isa_irq_pin(int irq, int type)
812 {
813         int i;
814
815         for (i = 0; i < mp_irq_entries; i++) {
816                 int lbus = mp_irqs[i].srcbus;
817
818                 if (test_bit(lbus, mp_bus_not_pci) &&
819                     (mp_irqs[i].irqtype == type) &&
820                     (mp_irqs[i].srcbusirq == irq))
821
822                         return mp_irqs[i].dstirq;
823         }
824         return -1;
825 }
826
827 static int __init find_isa_irq_apic(int irq, int type)
828 {
829         int i;
830
831         for (i = 0; i < mp_irq_entries; i++) {
832                 int lbus = mp_irqs[i].srcbus;
833
834                 if (test_bit(lbus, mp_bus_not_pci) &&
835                     (mp_irqs[i].irqtype == type) &&
836                     (mp_irqs[i].srcbusirq == irq))
837                         break;
838         }
839         if (i < mp_irq_entries) {
840                 int apic;
841                 for(apic = 0; apic < nr_ioapics; apic++) {
842                         if (mp_ioapics[apic].apicid == mp_irqs[i].dstapic)
843                                 return apic;
844                 }
845         }
846
847         return -1;
848 }
849
850 #if defined(CONFIG_EISA) || defined(CONFIG_MCA)
851 /*
852  * EISA Edge/Level control register, ELCR
853  */
854 static int EISA_ELCR(unsigned int irq)
855 {
856         if (irq < legacy_pic->nr_legacy_irqs) {
857                 unsigned int port = 0x4d0 + (irq >> 3);
858                 return (inb(port) >> (irq & 7)) & 1;
859         }
860         apic_printk(APIC_VERBOSE, KERN_INFO
861                         "Broken MPtable reports ISA irq %d\n", irq);
862         return 0;
863 }
864
865 #endif
866
867 /* ISA interrupts are always polarity zero edge triggered,
868  * when listed as conforming in the MP table. */
869
870 #define default_ISA_trigger(idx)        (0)
871 #define default_ISA_polarity(idx)       (0)
872
873 /* EISA interrupts are always polarity zero and can be edge or level
874  * trigger depending on the ELCR value.  If an interrupt is listed as
875  * EISA conforming in the MP table, that means its trigger type must
876  * be read in from the ELCR */
877
878 #define default_EISA_trigger(idx)       (EISA_ELCR(mp_irqs[idx].srcbusirq))
879 #define default_EISA_polarity(idx)      default_ISA_polarity(idx)
880
881 /* PCI interrupts are always polarity one level triggered,
882  * when listed as conforming in the MP table. */
883
884 #define default_PCI_trigger(idx)        (1)
885 #define default_PCI_polarity(idx)       (1)
886
887 /* MCA interrupts are always polarity zero level triggered,
888  * when listed as conforming in the MP table. */
889
890 #define default_MCA_trigger(idx)        (1)
891 #define default_MCA_polarity(idx)       default_ISA_polarity(idx)
892
893 static int MPBIOS_polarity(int idx)
894 {
895         int bus = mp_irqs[idx].srcbus;
896         int polarity;
897
898         /*
899          * Determine IRQ line polarity (high active or low active):
900          */
901         switch (mp_irqs[idx].irqflag & 3)
902         {
903                 case 0: /* conforms, ie. bus-type dependent polarity */
904                         if (test_bit(bus, mp_bus_not_pci))
905                                 polarity = default_ISA_polarity(idx);
906                         else
907                                 polarity = default_PCI_polarity(idx);
908                         break;
909                 case 1: /* high active */
910                 {
911                         polarity = 0;
912                         break;
913                 }
914                 case 2: /* reserved */
915                 {
916                         printk(KERN_WARNING "broken BIOS!!\n");
917                         polarity = 1;
918                         break;
919                 }
920                 case 3: /* low active */
921                 {
922                         polarity = 1;
923                         break;
924                 }
925                 default: /* invalid */
926                 {
927                         printk(KERN_WARNING "broken BIOS!!\n");
928                         polarity = 1;
929                         break;
930                 }
931         }
932         return polarity;
933 }
934
935 static int MPBIOS_trigger(int idx)
936 {
937         int bus = mp_irqs[idx].srcbus;
938         int trigger;
939
940         /*
941          * Determine IRQ trigger mode (edge or level sensitive):
942          */
943         switch ((mp_irqs[idx].irqflag>>2) & 3)
944         {
945                 case 0: /* conforms, ie. bus-type dependent */
946                         if (test_bit(bus, mp_bus_not_pci))
947                                 trigger = default_ISA_trigger(idx);
948                         else
949                                 trigger = default_PCI_trigger(idx);
950 #if defined(CONFIG_EISA) || defined(CONFIG_MCA)
951                         switch (mp_bus_id_to_type[bus]) {
952                                 case MP_BUS_ISA: /* ISA pin */
953                                 {
954                                         /* set before the switch */
955                                         break;
956                                 }
957                                 case MP_BUS_EISA: /* EISA pin */
958                                 {
959                                         trigger = default_EISA_trigger(idx);
960                                         break;
961                                 }
962                                 case MP_BUS_PCI: /* PCI pin */
963                                 {
964                                         /* set before the switch */
965                                         break;
966                                 }
967                                 case MP_BUS_MCA: /* MCA pin */
968                                 {
969                                         trigger = default_MCA_trigger(idx);
970                                         break;
971                                 }
972                                 default:
973                                 {
974                                         printk(KERN_WARNING "broken BIOS!!\n");
975                                         trigger = 1;
976                                         break;
977                                 }
978                         }
979 #endif
980                         break;
981                 case 1: /* edge */
982                 {
983                         trigger = 0;
984                         break;
985                 }
986                 case 2: /* reserved */
987                 {
988                         printk(KERN_WARNING "broken BIOS!!\n");
989                         trigger = 1;
990                         break;
991                 }
992                 case 3: /* level */
993                 {
994                         trigger = 1;
995                         break;
996                 }
997                 default: /* invalid */
998                 {
999                         printk(KERN_WARNING "broken BIOS!!\n");
1000                         trigger = 0;
1001                         break;
1002                 }
1003         }
1004         return trigger;
1005 }
1006
1007 static inline int irq_polarity(int idx)
1008 {
1009         return MPBIOS_polarity(idx);
1010 }
1011
1012 static inline int irq_trigger(int idx)
1013 {
1014         return MPBIOS_trigger(idx);
1015 }
1016
1017 int (*ioapic_renumber_irq)(int ioapic, int irq);
1018 static int pin_2_irq(int idx, int apic, int pin)
1019 {
1020         int irq, i;
1021         int bus = mp_irqs[idx].srcbus;
1022
1023         /*
1024          * Debugging check, we are in big trouble if this message pops up!
1025          */
1026         if (mp_irqs[idx].dstirq != pin)
1027                 printk(KERN_ERR "broken BIOS or MPTABLE parser, ayiee!!\n");
1028
1029         if (test_bit(bus, mp_bus_not_pci)) {
1030                 irq = mp_irqs[idx].srcbusirq;
1031         } else {
1032                 /*
1033                  * PCI IRQs are mapped in order
1034                  */
1035                 i = irq = 0;
1036                 while (i < apic)
1037                         irq += nr_ioapic_registers[i++];
1038                 irq += pin;
1039                 /*
1040                  * For MPS mode, so far only needed by ES7000 platform
1041                  */
1042                 if (ioapic_renumber_irq)
1043                         irq = ioapic_renumber_irq(apic, irq);
1044         }
1045
1046 #ifdef CONFIG_X86_32
1047         /*
1048          * PCI IRQ command line redirection. Yes, limits are hardcoded.
1049          */
1050         if ((pin >= 16) && (pin <= 23)) {
1051                 if (pirq_entries[pin-16] != -1) {
1052                         if (!pirq_entries[pin-16]) {
1053                                 apic_printk(APIC_VERBOSE, KERN_DEBUG
1054                                                 "disabling PIRQ%d\n", pin-16);
1055                         } else {
1056                                 irq = pirq_entries[pin-16];
1057                                 apic_printk(APIC_VERBOSE, KERN_DEBUG
1058                                                 "using PIRQ%d -> IRQ %d\n",
1059                                                 pin-16, irq);
1060                         }
1061                 }
1062         }
1063 #endif
1064
1065         return irq;
1066 }
1067
1068 /*
1069  * Find a specific PCI IRQ entry.
1070  * Not an __init, possibly needed by modules
1071  */
1072 int IO_APIC_get_PCI_irq_vector(int bus, int slot, int pin,
1073                                 struct io_apic_irq_attr *irq_attr)
1074 {
1075         int apic, i, best_guess = -1;
1076
1077         apic_printk(APIC_DEBUG,
1078                     "querying PCI -> IRQ mapping bus:%d, slot:%d, pin:%d.\n",
1079                     bus, slot, pin);
1080         if (test_bit(bus, mp_bus_not_pci)) {
1081                 apic_printk(APIC_VERBOSE,
1082                             "PCI BIOS passed nonexistent PCI bus %d!\n", bus);
1083                 return -1;
1084         }
1085         for (i = 0; i < mp_irq_entries; i++) {
1086                 int lbus = mp_irqs[i].srcbus;
1087
1088                 for (apic = 0; apic < nr_ioapics; apic++)
1089                         if (mp_ioapics[apic].apicid == mp_irqs[i].dstapic ||
1090                             mp_irqs[i].dstapic == MP_APIC_ALL)
1091                                 break;
1092
1093                 if (!test_bit(lbus, mp_bus_not_pci) &&
1094                     !mp_irqs[i].irqtype &&
1095                     (bus == lbus) &&
1096                     (slot == ((mp_irqs[i].srcbusirq >> 2) & 0x1f))) {
1097                         int irq = pin_2_irq(i, apic, mp_irqs[i].dstirq);
1098
1099                         if (!(apic || IO_APIC_IRQ(irq)))
1100                                 continue;
1101
1102                         if (pin == (mp_irqs[i].srcbusirq & 3)) {
1103                                 set_io_apic_irq_attr(irq_attr, apic,
1104                                                      mp_irqs[i].dstirq,
1105                                                      irq_trigger(i),
1106                                                      irq_polarity(i));
1107                                 return irq;
1108                         }
1109                         /*
1110                          * Use the first all-but-pin matching entry as a
1111                          * best-guess fuzzy result for broken mptables.
1112                          */
1113                         if (best_guess < 0) {
1114                                 set_io_apic_irq_attr(irq_attr, apic,
1115                                                      mp_irqs[i].dstirq,
1116                                                      irq_trigger(i),
1117                                                      irq_polarity(i));
1118                                 best_guess = irq;
1119                         }
1120                 }
1121         }
1122         return best_guess;
1123 }
1124 EXPORT_SYMBOL(IO_APIC_get_PCI_irq_vector);
1125
1126 void lock_vector_lock(void)
1127 {
1128         /* Used to the online set of cpus does not change
1129          * during assign_irq_vector.
1130          */
1131         raw_spin_lock(&vector_lock);
1132 }
1133
1134 void unlock_vector_lock(void)
1135 {
1136         raw_spin_unlock(&vector_lock);
1137 }
1138
1139 static int
1140 __assign_irq_vector(int irq, struct irq_cfg *cfg, const struct cpumask *mask)
1141 {
1142         /*
1143          * NOTE! The local APIC isn't very good at handling
1144          * multiple interrupts at the same interrupt level.
1145          * As the interrupt level is determined by taking the
1146          * vector number and shifting that right by 4, we
1147          * want to spread these out a bit so that they don't
1148          * all fall in the same interrupt level.
1149          *
1150          * Also, we've got to be careful not to trash gate
1151          * 0x80, because int 0x80 is hm, kind of importantish. ;)
1152          */
1153         static int current_vector = FIRST_EXTERNAL_VECTOR + VECTOR_OFFSET_START;
1154         static int current_offset = VECTOR_OFFSET_START % 8;
1155         unsigned int old_vector;
1156         int cpu, err;
1157         cpumask_var_t tmp_mask;
1158
1159         if (cfg->move_in_progress)
1160                 return -EBUSY;
1161
1162         if (!alloc_cpumask_var(&tmp_mask, GFP_ATOMIC))
1163                 return -ENOMEM;
1164
1165         old_vector = cfg->vector;
1166         if (old_vector) {
1167                 cpumask_and(tmp_mask, mask, cpu_online_mask);
1168                 cpumask_and(tmp_mask, cfg->domain, tmp_mask);
1169                 if (!cpumask_empty(tmp_mask)) {
1170                         free_cpumask_var(tmp_mask);
1171                         return 0;
1172                 }
1173         }
1174
1175         /* Only try and allocate irqs on cpus that are present */
1176         err = -ENOSPC;
1177         for_each_cpu_and(cpu, mask, cpu_online_mask) {
1178                 int new_cpu;
1179                 int vector, offset;
1180
1181                 apic->vector_allocation_domain(cpu, tmp_mask);
1182
1183                 vector = current_vector;
1184                 offset = current_offset;
1185 next:
1186                 vector += 8;
1187                 if (vector >= first_system_vector) {
1188                         /* If out of vectors on large boxen, must share them. */
1189                         offset = (offset + 1) % 8;
1190                         vector = FIRST_EXTERNAL_VECTOR + offset;
1191                 }
1192                 if (unlikely(current_vector == vector))
1193                         continue;
1194
1195                 if (test_bit(vector, used_vectors))
1196                         goto next;
1197
1198                 for_each_cpu_and(new_cpu, tmp_mask, cpu_online_mask)
1199                         if (per_cpu(vector_irq, new_cpu)[vector] != -1)
1200                                 goto next;
1201                 /* Found one! */
1202                 current_vector = vector;
1203                 current_offset = offset;
1204                 if (old_vector) {
1205                         cfg->move_in_progress = 1;
1206                         cpumask_copy(cfg->old_domain, cfg->domain);
1207                 }
1208                 for_each_cpu_and(new_cpu, tmp_mask, cpu_online_mask)
1209                         per_cpu(vector_irq, new_cpu)[vector] = irq;
1210                 cfg->vector = vector;
1211                 cpumask_copy(cfg->domain, tmp_mask);
1212                 err = 0;
1213                 break;
1214         }
1215         free_cpumask_var(tmp_mask);
1216         return err;
1217 }
1218
1219 int assign_irq_vector(int irq, struct irq_cfg *cfg, const struct cpumask *mask)
1220 {
1221         int err;
1222         unsigned long flags;
1223
1224         raw_spin_lock_irqsave(&vector_lock, flags);
1225         err = __assign_irq_vector(irq, cfg, mask);
1226         raw_spin_unlock_irqrestore(&vector_lock, flags);
1227         return err;
1228 }
1229
1230 static void __clear_irq_vector(int irq, struct irq_cfg *cfg)
1231 {
1232         int cpu, vector;
1233
1234         BUG_ON(!cfg->vector);
1235
1236         vector = cfg->vector;
1237         for_each_cpu_and(cpu, cfg->domain, cpu_online_mask)
1238                 per_cpu(vector_irq, cpu)[vector] = -1;
1239
1240         cfg->vector = 0;
1241         cpumask_clear(cfg->domain);
1242
1243         if (likely(!cfg->move_in_progress))
1244                 return;
1245         for_each_cpu_and(cpu, cfg->old_domain, cpu_online_mask) {
1246                 for (vector = FIRST_EXTERNAL_VECTOR; vector < NR_VECTORS;
1247                                                                 vector++) {
1248                         if (per_cpu(vector_irq, cpu)[vector] != irq)
1249                                 continue;
1250                         per_cpu(vector_irq, cpu)[vector] = -1;
1251                         break;
1252                 }
1253         }
1254         cfg->move_in_progress = 0;
1255 }
1256
1257 void __setup_vector_irq(int cpu)
1258 {
1259         /* Initialize vector_irq on a new cpu */
1260         int irq, vector;
1261         struct irq_cfg *cfg;
1262         struct irq_desc *desc;
1263
1264         /*
1265          * vector_lock will make sure that we don't run into irq vector
1266          * assignments that might be happening on another cpu in parallel,
1267          * while we setup our initial vector to irq mappings.
1268          */
1269         raw_spin_lock(&vector_lock);
1270         /* Mark the inuse vectors */
1271         for_each_irq_desc(irq, desc) {
1272                 cfg = desc->chip_data;
1273                 if (!cpumask_test_cpu(cpu, cfg->domain))
1274                         continue;
1275                 vector = cfg->vector;
1276                 per_cpu(vector_irq, cpu)[vector] = irq;
1277         }
1278         /* Mark the free vectors */
1279         for (vector = 0; vector < NR_VECTORS; ++vector) {
1280                 irq = per_cpu(vector_irq, cpu)[vector];
1281                 if (irq < 0)
1282                         continue;
1283
1284                 cfg = irq_cfg(irq);
1285                 if (!cpumask_test_cpu(cpu, cfg->domain))
1286                         per_cpu(vector_irq, cpu)[vector] = -1;
1287         }
1288         raw_spin_unlock(&vector_lock);
1289 }
1290
1291 static struct irq_chip ioapic_chip;
1292 static struct irq_chip ir_ioapic_chip;
1293
1294 #define IOAPIC_AUTO     -1
1295 #define IOAPIC_EDGE     0
1296 #define IOAPIC_LEVEL    1
1297
1298 #ifdef CONFIG_X86_32
1299 static inline int IO_APIC_irq_trigger(int irq)
1300 {
1301         int apic, idx, pin;
1302
1303         for (apic = 0; apic < nr_ioapics; apic++) {
1304                 for (pin = 0; pin < nr_ioapic_registers[apic]; pin++) {
1305                         idx = find_irq_entry(apic, pin, mp_INT);
1306                         if ((idx != -1) && (irq == pin_2_irq(idx, apic, pin)))
1307                                 return irq_trigger(idx);
1308                 }
1309         }
1310         /*
1311          * nonexistent IRQs are edge default
1312          */
1313         return 0;
1314 }
1315 #else
1316 static inline int IO_APIC_irq_trigger(int irq)
1317 {
1318         return 1;
1319 }
1320 #endif
1321
1322 static void ioapic_register_intr(int irq, struct irq_desc *desc, unsigned long trigger)
1323 {
1324
1325         if ((trigger == IOAPIC_AUTO && IO_APIC_irq_trigger(irq)) ||
1326             trigger == IOAPIC_LEVEL)
1327                 desc->status |= IRQ_LEVEL;
1328         else
1329                 desc->status &= ~IRQ_LEVEL;
1330
1331         if (irq_remapped(irq)) {
1332                 desc->status |= IRQ_MOVE_PCNTXT;
1333                 if (trigger)
1334                         set_irq_chip_and_handler_name(irq, &ir_ioapic_chip,
1335                                                       handle_fasteoi_irq,
1336                                                      "fasteoi");
1337                 else
1338                         set_irq_chip_and_handler_name(irq, &ir_ioapic_chip,
1339                                                       handle_edge_irq, "edge");
1340                 return;
1341         }
1342
1343         if ((trigger == IOAPIC_AUTO && IO_APIC_irq_trigger(irq)) ||
1344             trigger == IOAPIC_LEVEL)
1345                 set_irq_chip_and_handler_name(irq, &ioapic_chip,
1346                                               handle_fasteoi_irq,
1347                                               "fasteoi");
1348         else
1349                 set_irq_chip_and_handler_name(irq, &ioapic_chip,
1350                                               handle_edge_irq, "edge");
1351 }
1352
1353 int setup_ioapic_entry(int apic_id, int irq,
1354                        struct IO_APIC_route_entry *entry,
1355                        unsigned int destination, int trigger,
1356                        int polarity, int vector, int pin)
1357 {
1358         /*
1359          * add it to the IO-APIC irq-routing table:
1360          */
1361         memset(entry,0,sizeof(*entry));
1362
1363         if (intr_remapping_enabled) {
1364                 struct intel_iommu *iommu = map_ioapic_to_ir(apic_id);
1365                 struct irte irte;
1366                 struct IR_IO_APIC_route_entry *ir_entry =
1367                         (struct IR_IO_APIC_route_entry *) entry;
1368                 int index;
1369
1370                 if (!iommu)
1371                         panic("No mapping iommu for ioapic %d\n", apic_id);
1372
1373                 index = alloc_irte(iommu, irq, 1);
1374                 if (index < 0)
1375                         panic("Failed to allocate IRTE for ioapic %d\n", apic_id);
1376
1377                 memset(&irte, 0, sizeof(irte));
1378
1379                 irte.present = 1;
1380                 irte.dst_mode = apic->irq_dest_mode;
1381                 /*
1382                  * Trigger mode in the IRTE will always be edge, and the
1383                  * actual level or edge trigger will be setup in the IO-APIC
1384                  * RTE. This will help simplify level triggered irq migration.
1385                  * For more details, see the comments above explainig IO-APIC
1386                  * irq migration in the presence of interrupt-remapping.
1387                  */
1388                 irte.trigger_mode = 0;
1389                 irte.dlvry_mode = apic->irq_delivery_mode;
1390                 irte.vector = vector;
1391                 irte.dest_id = IRTE_DEST(destination);
1392
1393                 /* Set source-id of interrupt request */
1394                 set_ioapic_sid(&irte, apic_id);
1395
1396                 modify_irte(irq, &irte);
1397
1398                 ir_entry->index2 = (index >> 15) & 0x1;
1399                 ir_entry->zero = 0;
1400                 ir_entry->format = 1;
1401                 ir_entry->index = (index & 0x7fff);
1402                 /*
1403                  * IO-APIC RTE will be configured with virtual vector.
1404                  * irq handler will do the explicit EOI to the io-apic.
1405                  */
1406                 ir_entry->vector = pin;
1407         } else {
1408                 entry->delivery_mode = apic->irq_delivery_mode;
1409                 entry->dest_mode = apic->irq_dest_mode;
1410                 entry->dest = destination;
1411                 entry->vector = vector;
1412         }
1413
1414         entry->mask = 0;                                /* enable IRQ */
1415         entry->trigger = trigger;
1416         entry->polarity = polarity;
1417
1418         /* Mask level triggered irqs.
1419          * Use IRQ_DELAYED_DISABLE for edge triggered irqs.
1420          */
1421         if (trigger)
1422                 entry->mask = 1;
1423         return 0;
1424 }
1425
1426 static void setup_IO_APIC_irq(int apic_id, int pin, unsigned int irq, struct irq_desc *desc,
1427                               int trigger, int polarity)
1428 {
1429         struct irq_cfg *cfg;
1430         struct IO_APIC_route_entry entry;
1431         unsigned int dest;
1432
1433         if (!IO_APIC_IRQ(irq))
1434                 return;
1435
1436         cfg = desc->chip_data;
1437
1438         /*
1439          * For legacy irqs, cfg->domain starts with cpu 0 for legacy
1440          * controllers like 8259. Now that IO-APIC can handle this irq, update
1441          * the cfg->domain.
1442          */
1443         if (irq < legacy_pic->nr_legacy_irqs && cpumask_test_cpu(0, cfg->domain))
1444                 apic->vector_allocation_domain(0, cfg->domain);
1445
1446         if (assign_irq_vector(irq, cfg, apic->target_cpus()))
1447                 return;
1448
1449         dest = apic->cpu_mask_to_apicid_and(cfg->domain, apic->target_cpus());
1450
1451         apic_printk(APIC_VERBOSE,KERN_DEBUG
1452                     "IOAPIC[%d]: Set routing entry (%d-%d -> 0x%x -> "
1453                     "IRQ %d Mode:%i Active:%i)\n",
1454                     apic_id, mp_ioapics[apic_id].apicid, pin, cfg->vector,
1455                     irq, trigger, polarity);
1456
1457
1458         if (setup_ioapic_entry(mp_ioapics[apic_id].apicid, irq, &entry,
1459                                dest, trigger, polarity, cfg->vector, pin)) {
1460                 printk("Failed to setup ioapic entry for ioapic  %d, pin %d\n",
1461                        mp_ioapics[apic_id].apicid, pin);
1462                 __clear_irq_vector(irq, cfg);
1463                 return;
1464         }
1465
1466         ioapic_register_intr(irq, desc, trigger);
1467         if (irq < legacy_pic->nr_legacy_irqs)
1468                 legacy_pic->chip->mask(irq);
1469
1470         ioapic_write_entry(apic_id, pin, entry);
1471 }
1472
1473 static struct {
1474         DECLARE_BITMAP(pin_programmed, MP_MAX_IOAPIC_PIN + 1);
1475 } mp_ioapic_routing[MAX_IO_APICS];
1476
1477 static void __init setup_IO_APIC_irqs(void)
1478 {
1479         int apic_id = 0, pin, idx, irq;
1480         int notcon = 0;
1481         struct irq_desc *desc;
1482         struct irq_cfg *cfg;
1483         int node = cpu_to_node(boot_cpu_id);
1484
1485         apic_printk(APIC_VERBOSE, KERN_DEBUG "init IO_APIC IRQs\n");
1486
1487 #ifdef CONFIG_ACPI
1488         if (!acpi_disabled && acpi_ioapic) {
1489                 apic_id = mp_find_ioapic(0);
1490                 if (apic_id < 0)
1491                         apic_id = 0;
1492         }
1493 #endif
1494
1495         for (pin = 0; pin < nr_ioapic_registers[apic_id]; pin++) {
1496                 idx = find_irq_entry(apic_id, pin, mp_INT);
1497                 if (idx == -1) {
1498                         if (!notcon) {
1499                                 notcon = 1;
1500                                 apic_printk(APIC_VERBOSE,
1501                                         KERN_DEBUG " %d-%d",
1502                                         mp_ioapics[apic_id].apicid, pin);
1503                         } else
1504                                 apic_printk(APIC_VERBOSE, " %d-%d",
1505                                         mp_ioapics[apic_id].apicid, pin);
1506                         continue;
1507                 }
1508                 if (notcon) {
1509                         apic_printk(APIC_VERBOSE,
1510                                 " (apicid-pin) not connected\n");
1511                         notcon = 0;
1512                 }
1513
1514                 irq = pin_2_irq(idx, apic_id, pin);
1515
1516                 /*
1517                  * Skip the timer IRQ if there's a quirk handler
1518                  * installed and if it returns 1:
1519                  */
1520                 if (apic->multi_timer_check &&
1521                                 apic->multi_timer_check(apic_id, irq))
1522                         continue;
1523
1524                 desc = irq_to_desc_alloc_node(irq, node);
1525                 if (!desc) {
1526                         printk(KERN_INFO "can not get irq_desc for %d\n", irq);
1527                         continue;
1528                 }
1529                 cfg = desc->chip_data;
1530                 add_pin_to_irq_node(cfg, node, apic_id, pin);
1531                 /*
1532                  * don't mark it in pin_programmed, so later acpi could
1533                  * set it correctly when irq < 16
1534                  */
1535                 setup_IO_APIC_irq(apic_id, pin, irq, desc,
1536                                 irq_trigger(idx), irq_polarity(idx));
1537         }
1538
1539         if (notcon)
1540                 apic_printk(APIC_VERBOSE,
1541                         " (apicid-pin) not connected\n");
1542 }
1543
1544 /*
1545  * for the gsit that is not in first ioapic
1546  * but could not use acpi_register_gsi()
1547  * like some special sci in IBM x3330
1548  */
1549 void setup_IO_APIC_irq_extra(u32 gsi)
1550 {
1551         int apic_id = 0, pin, idx, irq;
1552         int node = cpu_to_node(boot_cpu_id);
1553         struct irq_desc *desc;
1554         struct irq_cfg *cfg;
1555
1556         /*
1557          * Convert 'gsi' to 'ioapic.pin'.
1558          */
1559         apic_id = mp_find_ioapic(gsi);
1560         if (apic_id < 0)
1561                 return;
1562
1563         pin = mp_find_ioapic_pin(apic_id, gsi);
1564         idx = find_irq_entry(apic_id, pin, mp_INT);
1565         if (idx == -1)
1566                 return;
1567
1568         irq = pin_2_irq(idx, apic_id, pin);
1569 #ifdef CONFIG_SPARSE_IRQ
1570         desc = irq_to_desc(irq);
1571         if (desc)
1572                 return;
1573 #endif
1574         desc = irq_to_desc_alloc_node(irq, node);
1575         if (!desc) {
1576                 printk(KERN_INFO "can not get irq_desc for %d\n", irq);
1577                 return;
1578         }
1579
1580         cfg = desc->chip_data;
1581         add_pin_to_irq_node(cfg, node, apic_id, pin);
1582
1583         if (test_bit(pin, mp_ioapic_routing[apic_id].pin_programmed)) {
1584                 pr_debug("Pin %d-%d already programmed\n",
1585                          mp_ioapics[apic_id].apicid, pin);
1586                 return;
1587         }
1588         set_bit(pin, mp_ioapic_routing[apic_id].pin_programmed);
1589
1590         setup_IO_APIC_irq(apic_id, pin, irq, desc,
1591                         irq_trigger(idx), irq_polarity(idx));
1592 }
1593
1594 /*
1595  * Set up the timer pin, possibly with the 8259A-master behind.
1596  */
1597 static void __init setup_timer_IRQ0_pin(unsigned int apic_id, unsigned int pin,
1598                                         int vector)
1599 {
1600         struct IO_APIC_route_entry entry;
1601
1602         if (intr_remapping_enabled)
1603                 return;
1604
1605         memset(&entry, 0, sizeof(entry));
1606
1607         /*
1608          * We use logical delivery to get the timer IRQ
1609          * to the first CPU.
1610          */
1611         entry.dest_mode = apic->irq_dest_mode;
1612         entry.mask = 0;                 /* don't mask IRQ for edge */
1613         entry.dest = apic->cpu_mask_to_apicid(apic->target_cpus());
1614         entry.delivery_mode = apic->irq_delivery_mode;
1615         entry.polarity = 0;
1616         entry.trigger = 0;
1617         entry.vector = vector;
1618
1619         /*
1620          * The timer IRQ doesn't have to know that behind the
1621          * scene we may have a 8259A-master in AEOI mode ...
1622          */
1623         set_irq_chip_and_handler_name(0, &ioapic_chip, handle_edge_irq, "edge");
1624
1625         /*
1626          * Add it to the IO-APIC irq-routing table:
1627          */
1628         ioapic_write_entry(apic_id, pin, entry);
1629 }
1630
1631
1632 __apicdebuginit(void) print_IO_APIC(void)
1633 {
1634         int apic, i;
1635         union IO_APIC_reg_00 reg_00;
1636         union IO_APIC_reg_01 reg_01;
1637         union IO_APIC_reg_02 reg_02;
1638         union IO_APIC_reg_03 reg_03;
1639         unsigned long flags;
1640         struct irq_cfg *cfg;
1641         struct irq_desc *desc;
1642         unsigned int irq;
1643
1644         printk(KERN_DEBUG "number of MP IRQ sources: %d.\n", mp_irq_entries);
1645         for (i = 0; i < nr_ioapics; i++)
1646                 printk(KERN_DEBUG "number of IO-APIC #%d registers: %d.\n",
1647                        mp_ioapics[i].apicid, nr_ioapic_registers[i]);
1648
1649         /*
1650          * We are a bit conservative about what we expect.  We have to
1651          * know about every hardware change ASAP.
1652          */
1653         printk(KERN_INFO "testing the IO APIC.......................\n");
1654
1655         for (apic = 0; apic < nr_ioapics; apic++) {
1656
1657         raw_spin_lock_irqsave(&ioapic_lock, flags);
1658         reg_00.raw = io_apic_read(apic, 0);
1659         reg_01.raw = io_apic_read(apic, 1);
1660         if (reg_01.bits.version >= 0x10)
1661                 reg_02.raw = io_apic_read(apic, 2);
1662         if (reg_01.bits.version >= 0x20)
1663                 reg_03.raw = io_apic_read(apic, 3);
1664         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
1665
1666         printk("\n");
1667         printk(KERN_DEBUG "IO APIC #%d......\n", mp_ioapics[apic].apicid);
1668         printk(KERN_DEBUG ".... register #00: %08X\n", reg_00.raw);
1669         printk(KERN_DEBUG ".......    : physical APIC id: %02X\n", reg_00.bits.ID);
1670         printk(KERN_DEBUG ".......    : Delivery Type: %X\n", reg_00.bits.delivery_type);
1671         printk(KERN_DEBUG ".......    : LTS          : %X\n", reg_00.bits.LTS);
1672
1673         printk(KERN_DEBUG ".... register #01: %08X\n", *(int *)&reg_01);
1674         printk(KERN_DEBUG ".......     : max redirection entries: %04X\n", reg_01.bits.entries);
1675
1676         printk(KERN_DEBUG ".......     : PRQ implemented: %X\n", reg_01.bits.PRQ);
1677         printk(KERN_DEBUG ".......     : IO APIC version: %04X\n", reg_01.bits.version);
1678
1679         /*
1680          * Some Intel chipsets with IO APIC VERSION of 0x1? don't have reg_02,
1681          * but the value of reg_02 is read as the previous read register
1682          * value, so ignore it if reg_02 == reg_01.
1683          */
1684         if (reg_01.bits.version >= 0x10 && reg_02.raw != reg_01.raw) {
1685                 printk(KERN_DEBUG ".... register #02: %08X\n", reg_02.raw);
1686                 printk(KERN_DEBUG ".......     : arbitration: %02X\n", reg_02.bits.arbitration);
1687         }
1688
1689         /*
1690          * Some Intel chipsets with IO APIC VERSION of 0x2? don't have reg_02
1691          * or reg_03, but the value of reg_0[23] is read as the previous read
1692          * register value, so ignore it if reg_03 == reg_0[12].
1693          */
1694         if (reg_01.bits.version >= 0x20 && reg_03.raw != reg_02.raw &&
1695             reg_03.raw != reg_01.raw) {
1696                 printk(KERN_DEBUG ".... register #03: %08X\n", reg_03.raw);
1697                 printk(KERN_DEBUG ".......     : Boot DT    : %X\n", reg_03.bits.boot_DT);
1698         }
1699
1700         printk(KERN_DEBUG ".... IRQ redirection table:\n");
1701
1702         printk(KERN_DEBUG " NR Dst Mask Trig IRR Pol"
1703                           " Stat Dmod Deli Vect:   \n");
1704
1705         for (i = 0; i <= reg_01.bits.entries; i++) {
1706                 struct IO_APIC_route_entry entry;
1707
1708                 entry = ioapic_read_entry(apic, i);
1709
1710                 printk(KERN_DEBUG " %02x %03X ",
1711                         i,
1712                         entry.dest
1713                 );
1714
1715                 printk("%1d    %1d    %1d   %1d   %1d    %1d    %1d    %02X\n",
1716                         entry.mask,
1717                         entry.trigger,
1718                         entry.irr,
1719                         entry.polarity,
1720                         entry.delivery_status,
1721                         entry.dest_mode,
1722                         entry.delivery_mode,
1723                         entry.vector
1724                 );
1725         }
1726         }
1727         printk(KERN_DEBUG "IRQ to pin mappings:\n");
1728         for_each_irq_desc(irq, desc) {
1729                 struct irq_pin_list *entry;
1730
1731                 cfg = desc->chip_data;
1732                 entry = cfg->irq_2_pin;
1733                 if (!entry)
1734                         continue;
1735                 printk(KERN_DEBUG "IRQ%d ", irq);
1736                 for_each_irq_pin(entry, cfg->irq_2_pin)
1737                         printk("-> %d:%d", entry->apic, entry->pin);
1738                 printk("\n");
1739         }
1740
1741         printk(KERN_INFO ".................................... done.\n");
1742
1743         return;
1744 }
1745
1746 __apicdebuginit(void) print_APIC_field(int base)
1747 {
1748         int i;
1749
1750         printk(KERN_DEBUG);
1751
1752         for (i = 0; i < 8; i++)
1753                 printk(KERN_CONT "%08x", apic_read(base + i*0x10));
1754
1755         printk(KERN_CONT "\n");
1756 }
1757
1758 __apicdebuginit(void) print_local_APIC(void *dummy)
1759 {
1760         unsigned int i, v, ver, maxlvt;
1761         u64 icr;
1762
1763         printk(KERN_DEBUG "printing local APIC contents on CPU#%d/%d:\n",
1764                 smp_processor_id(), hard_smp_processor_id());
1765         v = apic_read(APIC_ID);
1766         printk(KERN_INFO "... APIC ID:      %08x (%01x)\n", v, read_apic_id());
1767         v = apic_read(APIC_LVR);
1768         printk(KERN_INFO "... APIC VERSION: %08x\n", v);
1769         ver = GET_APIC_VERSION(v);
1770         maxlvt = lapic_get_maxlvt();
1771
1772         v = apic_read(APIC_TASKPRI);
1773         printk(KERN_DEBUG "... APIC TASKPRI: %08x (%02x)\n", v, v & APIC_TPRI_MASK);
1774
1775         if (APIC_INTEGRATED(ver)) {                     /* !82489DX */
1776                 if (!APIC_XAPIC(ver)) {
1777                         v = apic_read(APIC_ARBPRI);
1778                         printk(KERN_DEBUG "... APIC ARBPRI: %08x (%02x)\n", v,
1779                                v & APIC_ARBPRI_MASK);
1780                 }
1781                 v = apic_read(APIC_PROCPRI);
1782                 printk(KERN_DEBUG "... APIC PROCPRI: %08x\n", v);
1783         }
1784
1785         /*
1786          * Remote read supported only in the 82489DX and local APIC for
1787          * Pentium processors.
1788          */
1789         if (!APIC_INTEGRATED(ver) || maxlvt == 3) {
1790                 v = apic_read(APIC_RRR);
1791                 printk(KERN_DEBUG "... APIC RRR: %08x\n", v);
1792         }
1793
1794         v = apic_read(APIC_LDR);
1795         printk(KERN_DEBUG "... APIC LDR: %08x\n", v);
1796         if (!x2apic_enabled()) {
1797                 v = apic_read(APIC_DFR);
1798                 printk(KERN_DEBUG "... APIC DFR: %08x\n", v);
1799         }
1800         v = apic_read(APIC_SPIV);
1801         printk(KERN_DEBUG "... APIC SPIV: %08x\n", v);
1802
1803         printk(KERN_DEBUG "... APIC ISR field:\n");
1804         print_APIC_field(APIC_ISR);
1805         printk(KERN_DEBUG "... APIC TMR field:\n");
1806         print_APIC_field(APIC_TMR);
1807         printk(KERN_DEBUG "... APIC IRR field:\n");
1808         print_APIC_field(APIC_IRR);
1809
1810         if (APIC_INTEGRATED(ver)) {             /* !82489DX */
1811                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP. */
1812                         apic_write(APIC_ESR, 0);
1813
1814                 v = apic_read(APIC_ESR);
1815                 printk(KERN_DEBUG "... APIC ESR: %08x\n", v);
1816         }
1817
1818         icr = apic_icr_read();
1819         printk(KERN_DEBUG "... APIC ICR: %08x\n", (u32)icr);
1820         printk(KERN_DEBUG "... APIC ICR2: %08x\n", (u32)(icr >> 32));
1821
1822         v = apic_read(APIC_LVTT);
1823         printk(KERN_DEBUG "... APIC LVTT: %08x\n", v);
1824
1825         if (maxlvt > 3) {                       /* PC is LVT#4. */
1826                 v = apic_read(APIC_LVTPC);
1827                 printk(KERN_DEBUG "... APIC LVTPC: %08x\n", v);
1828         }
1829         v = apic_read(APIC_LVT0);
1830         printk(KERN_DEBUG "... APIC LVT0: %08x\n", v);
1831         v = apic_read(APIC_LVT1);
1832         printk(KERN_DEBUG "... APIC LVT1: %08x\n", v);
1833
1834         if (maxlvt > 2) {                       /* ERR is LVT#3. */
1835                 v = apic_read(APIC_LVTERR);
1836                 printk(KERN_DEBUG "... APIC LVTERR: %08x\n", v);
1837         }
1838
1839         v = apic_read(APIC_TMICT);
1840         printk(KERN_DEBUG "... APIC TMICT: %08x\n", v);
1841         v = apic_read(APIC_TMCCT);
1842         printk(KERN_DEBUG "... APIC TMCCT: %08x\n", v);
1843         v = apic_read(APIC_TDCR);
1844         printk(KERN_DEBUG "... APIC TDCR: %08x\n", v);
1845
1846         if (boot_cpu_has(X86_FEATURE_EXTAPIC)) {
1847                 v = apic_read(APIC_EFEAT);
1848                 maxlvt = (v >> 16) & 0xff;
1849                 printk(KERN_DEBUG "... APIC EFEAT: %08x\n", v);
1850                 v = apic_read(APIC_ECTRL);
1851                 printk(KERN_DEBUG "... APIC ECTRL: %08x\n", v);
1852                 for (i = 0; i < maxlvt; i++) {
1853                         v = apic_read(APIC_EILVTn(i));
1854                         printk(KERN_DEBUG "... APIC EILVT%d: %08x\n", i, v);
1855                 }
1856         }
1857         printk("\n");
1858 }
1859
1860 __apicdebuginit(void) print_local_APICs(int maxcpu)
1861 {
1862         int cpu;
1863
1864         if (!maxcpu)
1865                 return;
1866
1867         preempt_disable();
1868         for_each_online_cpu(cpu) {
1869                 if (cpu >= maxcpu)
1870                         break;
1871                 smp_call_function_single(cpu, print_local_APIC, NULL, 1);
1872         }
1873         preempt_enable();
1874 }
1875
1876 __apicdebuginit(void) print_PIC(void)
1877 {
1878         unsigned int v;
1879         unsigned long flags;
1880
1881         if (!legacy_pic->nr_legacy_irqs)
1882                 return;
1883
1884         printk(KERN_DEBUG "\nprinting PIC contents\n");
1885
1886         raw_spin_lock_irqsave(&i8259A_lock, flags);
1887
1888         v = inb(0xa1) << 8 | inb(0x21);
1889         printk(KERN_DEBUG "... PIC  IMR: %04x\n", v);
1890
1891         v = inb(0xa0) << 8 | inb(0x20);
1892         printk(KERN_DEBUG "... PIC  IRR: %04x\n", v);
1893
1894         outb(0x0b,0xa0);
1895         outb(0x0b,0x20);
1896         v = inb(0xa0) << 8 | inb(0x20);
1897         outb(0x0a,0xa0);
1898         outb(0x0a,0x20);
1899
1900         raw_spin_unlock_irqrestore(&i8259A_lock, flags);
1901
1902         printk(KERN_DEBUG "... PIC  ISR: %04x\n", v);
1903
1904         v = inb(0x4d1) << 8 | inb(0x4d0);
1905         printk(KERN_DEBUG "... PIC ELCR: %04x\n", v);
1906 }
1907
1908 static int __initdata show_lapic = 1;
1909 static __init int setup_show_lapic(char *arg)
1910 {
1911         int num = -1;
1912
1913         if (strcmp(arg, "all") == 0) {
1914                 show_lapic = CONFIG_NR_CPUS;
1915         } else {
1916                 get_option(&arg, &num);
1917                 if (num >= 0)
1918                         show_lapic = num;
1919         }
1920
1921         return 1;
1922 }
1923 __setup("show_lapic=", setup_show_lapic);
1924
1925 __apicdebuginit(int) print_ICs(void)
1926 {
1927         if (apic_verbosity == APIC_QUIET)
1928                 return 0;
1929
1930         print_PIC();
1931
1932         /* don't print out if apic is not there */
1933         if (!cpu_has_apic && !apic_from_smp_config())
1934                 return 0;
1935
1936         print_local_APICs(show_lapic);
1937         print_IO_APIC();
1938
1939         return 0;
1940 }
1941
1942 fs_initcall(print_ICs);
1943
1944
1945 /* Where if anywhere is the i8259 connect in external int mode */
1946 static struct { int pin, apic; } ioapic_i8259 = { -1, -1 };
1947
1948 void __init enable_IO_APIC(void)
1949 {
1950         union IO_APIC_reg_01 reg_01;
1951         int i8259_apic, i8259_pin;
1952         int apic;
1953         unsigned long flags;
1954
1955         /*
1956          * The number of IO-APIC IRQ registers (== #pins):
1957          */
1958         for (apic = 0; apic < nr_ioapics; apic++) {
1959                 raw_spin_lock_irqsave(&ioapic_lock, flags);
1960                 reg_01.raw = io_apic_read(apic, 1);
1961                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
1962                 nr_ioapic_registers[apic] = reg_01.bits.entries+1;
1963         }
1964
1965         if (!legacy_pic->nr_legacy_irqs)
1966                 return;
1967
1968         for(apic = 0; apic < nr_ioapics; apic++) {
1969                 int pin;
1970                 /* See if any of the pins is in ExtINT mode */
1971                 for (pin = 0; pin < nr_ioapic_registers[apic]; pin++) {
1972                         struct IO_APIC_route_entry entry;
1973                         entry = ioapic_read_entry(apic, pin);
1974
1975                         /* If the interrupt line is enabled and in ExtInt mode
1976                          * I have found the pin where the i8259 is connected.
1977                          */
1978                         if ((entry.mask == 0) && (entry.delivery_mode == dest_ExtINT)) {
1979                                 ioapic_i8259.apic = apic;
1980                                 ioapic_i8259.pin  = pin;
1981                                 goto found_i8259;
1982                         }
1983                 }
1984         }
1985  found_i8259:
1986         /* Look to see what if the MP table has reported the ExtINT */
1987         /* If we could not find the appropriate pin by looking at the ioapic
1988          * the i8259 probably is not connected the ioapic but give the
1989          * mptable a chance anyway.
1990          */
1991         i8259_pin  = find_isa_irq_pin(0, mp_ExtINT);
1992         i8259_apic = find_isa_irq_apic(0, mp_ExtINT);
1993         /* Trust the MP table if nothing is setup in the hardware */
1994         if ((ioapic_i8259.pin == -1) && (i8259_pin >= 0)) {
1995                 printk(KERN_WARNING "ExtINT not setup in hardware but reported by MP table\n");
1996                 ioapic_i8259.pin  = i8259_pin;
1997                 ioapic_i8259.apic = i8259_apic;
1998         }
1999         /* Complain if the MP table and the hardware disagree */
2000         if (((ioapic_i8259.apic != i8259_apic) || (ioapic_i8259.pin != i8259_pin)) &&
2001                 (i8259_pin >= 0) && (ioapic_i8259.pin >= 0))
2002         {
2003                 printk(KERN_WARNING "ExtINT in hardware and MP table differ\n");
2004         }
2005
2006         /*
2007          * Do not trust the IO-APIC being empty at bootup
2008          */
2009         clear_IO_APIC();
2010 }
2011
2012 /*
2013  * Not an __init, needed by the reboot code
2014  */
2015 void disable_IO_APIC(void)
2016 {
2017         /*
2018          * Clear the IO-APIC before rebooting:
2019          */
2020         clear_IO_APIC();
2021
2022         if (!legacy_pic->nr_legacy_irqs)
2023                 return;
2024
2025         /*
2026          * If the i8259 is routed through an IOAPIC
2027          * Put that IOAPIC in virtual wire mode
2028          * so legacy interrupts can be delivered.
2029          *
2030          * With interrupt-remapping, for now we will use virtual wire A mode,
2031          * as virtual wire B is little complex (need to configure both
2032          * IOAPIC RTE aswell as interrupt-remapping table entry).
2033          * As this gets called during crash dump, keep this simple for now.
2034          */
2035         if (ioapic_i8259.pin != -1 && !intr_remapping_enabled) {
2036                 struct IO_APIC_route_entry entry;
2037
2038                 memset(&entry, 0, sizeof(entry));
2039                 entry.mask            = 0; /* Enabled */
2040                 entry.trigger         = 0; /* Edge */
2041                 entry.irr             = 0;
2042                 entry.polarity        = 0; /* High */
2043                 entry.delivery_status = 0;
2044                 entry.dest_mode       = 0; /* Physical */
2045                 entry.delivery_mode   = dest_ExtINT; /* ExtInt */
2046                 entry.vector          = 0;
2047                 entry.dest            = read_apic_id();
2048
2049                 /*
2050                  * Add it to the IO-APIC irq-routing table:
2051                  */
2052                 ioapic_write_entry(ioapic_i8259.apic, ioapic_i8259.pin, entry);
2053         }
2054
2055         /*
2056          * Use virtual wire A mode when interrupt remapping is enabled.
2057          */
2058         if (cpu_has_apic || apic_from_smp_config())
2059                 disconnect_bsp_APIC(!intr_remapping_enabled &&
2060                                 ioapic_i8259.pin != -1);
2061 }
2062
2063 #ifdef CONFIG_X86_32
2064 /*
2065  * function to set the IO-APIC physical IDs based on the
2066  * values stored in the MPC table.
2067  *
2068  * by Matt Domsch <Matt_Domsch@dell.com>  Tue Dec 21 12:25:05 CST 1999
2069  */
2070
2071 void __init setup_ioapic_ids_from_mpc(void)
2072 {
2073         union IO_APIC_reg_00 reg_00;
2074         physid_mask_t phys_id_present_map;
2075         int apic_id;
2076         int i;
2077         unsigned char old_id;
2078         unsigned long flags;
2079
2080         if (acpi_ioapic)
2081                 return;
2082         /*
2083          * Don't check I/O APIC IDs for xAPIC systems.  They have
2084          * no meaning without the serial APIC bus.
2085          */
2086         if (!(boot_cpu_data.x86_vendor == X86_VENDOR_INTEL)
2087                 || APIC_XAPIC(apic_version[boot_cpu_physical_apicid]))
2088                 return;
2089         /*
2090          * This is broken; anything with a real cpu count has to
2091          * circumvent this idiocy regardless.
2092          */
2093         apic->ioapic_phys_id_map(&phys_cpu_present_map, &phys_id_present_map);
2094
2095         /*
2096          * Set the IOAPIC ID to the value stored in the MPC table.
2097          */
2098         for (apic_id = 0; apic_id < nr_ioapics; apic_id++) {
2099
2100                 /* Read the register 0 value */
2101                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2102                 reg_00.raw = io_apic_read(apic_id, 0);
2103                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2104
2105                 old_id = mp_ioapics[apic_id].apicid;
2106
2107                 if (mp_ioapics[apic_id].apicid >= get_physical_broadcast()) {
2108                         printk(KERN_ERR "BIOS bug, IO-APIC#%d ID is %d in the MPC table!...\n",
2109                                 apic_id, mp_ioapics[apic_id].apicid);
2110                         printk(KERN_ERR "... fixing up to %d. (tell your hw vendor)\n",
2111                                 reg_00.bits.ID);
2112                         mp_ioapics[apic_id].apicid = reg_00.bits.ID;
2113                 }
2114
2115                 /*
2116                  * Sanity check, is the ID really free? Every APIC in a
2117                  * system must have a unique ID or we get lots of nice
2118                  * 'stuck on smp_invalidate_needed IPI wait' messages.
2119                  */
2120                 if (apic->check_apicid_used(&phys_id_present_map,
2121                                         mp_ioapics[apic_id].apicid)) {
2122                         printk(KERN_ERR "BIOS bug, IO-APIC#%d ID %d is already used!...\n",
2123                                 apic_id, mp_ioapics[apic_id].apicid);
2124                         for (i = 0; i < get_physical_broadcast(); i++)
2125                                 if (!physid_isset(i, phys_id_present_map))
2126                                         break;
2127                         if (i >= get_physical_broadcast())
2128                                 panic("Max APIC ID exceeded!\n");
2129                         printk(KERN_ERR "... fixing up to %d. (tell your hw vendor)\n",
2130                                 i);
2131                         physid_set(i, phys_id_present_map);
2132                         mp_ioapics[apic_id].apicid = i;
2133                 } else {
2134                         physid_mask_t tmp;
2135                         apic->apicid_to_cpu_present(mp_ioapics[apic_id].apicid, &tmp);
2136                         apic_printk(APIC_VERBOSE, "Setting %d in the "
2137                                         "phys_id_present_map\n",
2138                                         mp_ioapics[apic_id].apicid);
2139                         physids_or(phys_id_present_map, phys_id_present_map, tmp);
2140                 }
2141
2142
2143                 /*
2144                  * We need to adjust the IRQ routing table
2145                  * if the ID changed.
2146                  */
2147                 if (old_id != mp_ioapics[apic_id].apicid)
2148                         for (i = 0; i < mp_irq_entries; i++)
2149                                 if (mp_irqs[i].dstapic == old_id)
2150                                         mp_irqs[i].dstapic
2151                                                 = mp_ioapics[apic_id].apicid;
2152
2153                 /*
2154                  * Read the right value from the MPC table and
2155                  * write it into the ID register.
2156                  */
2157                 apic_printk(APIC_VERBOSE, KERN_INFO
2158                         "...changing IO-APIC physical APIC ID to %d ...",
2159                         mp_ioapics[apic_id].apicid);
2160
2161                 reg_00.bits.ID = mp_ioapics[apic_id].apicid;
2162                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2163                 io_apic_write(apic_id, 0, reg_00.raw);
2164                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2165
2166                 /*
2167                  * Sanity check
2168                  */
2169                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2170                 reg_00.raw = io_apic_read(apic_id, 0);
2171                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2172                 if (reg_00.bits.ID != mp_ioapics[apic_id].apicid)
2173                         printk("could not set ID!\n");
2174                 else
2175                         apic_printk(APIC_VERBOSE, " ok.\n");
2176         }
2177 }
2178 #endif
2179
2180 int no_timer_check __initdata;
2181
2182 static int __init notimercheck(char *s)
2183 {
2184         no_timer_check = 1;
2185         return 1;
2186 }
2187 __setup("no_timer_check", notimercheck);
2188
2189 /*
2190  * There is a nasty bug in some older SMP boards, their mptable lies
2191  * about the timer IRQ. We do the following to work around the situation:
2192  *
2193  *      - timer IRQ defaults to IO-APIC IRQ
2194  *      - if this function detects that timer IRQs are defunct, then we fall
2195  *        back to ISA timer IRQs
2196  */
2197 static int __init timer_irq_works(void)
2198 {
2199         unsigned long t1 = jiffies;
2200         unsigned long flags;
2201
2202         if (no_timer_check)
2203                 return 1;
2204
2205         local_save_flags(flags);
2206         local_irq_enable();
2207         /* Let ten ticks pass... */
2208         mdelay((10 * 1000) / HZ);
2209         local_irq_restore(flags);
2210
2211         /*
2212          * Expect a few ticks at least, to be sure some possible
2213          * glue logic does not lock up after one or two first
2214          * ticks in a non-ExtINT mode.  Also the local APIC
2215          * might have cached one ExtINT interrupt.  Finally, at
2216          * least one tick may be lost due to delays.
2217          */
2218
2219         /* jiffies wrap? */
2220         if (time_after(jiffies, t1 + 4))
2221                 return 1;
2222         return 0;
2223 }
2224
2225 /*
2226  * In the SMP+IOAPIC case it might happen that there are an unspecified
2227  * number of pending IRQ events unhandled. These cases are very rare,
2228  * so we 'resend' these IRQs via IPIs, to the same CPU. It's much
2229  * better to do it this way as thus we do not have to be aware of
2230  * 'pending' interrupts in the IRQ path, except at this point.
2231  */
2232 /*
2233  * Edge triggered needs to resend any interrupt
2234  * that was delayed but this is now handled in the device
2235  * independent code.
2236  */
2237
2238 /*
2239  * Starting up a edge-triggered IO-APIC interrupt is
2240  * nasty - we need to make sure that we get the edge.
2241  * If it is already asserted for some reason, we need
2242  * return 1 to indicate that is was pending.
2243  *
2244  * This is not complete - we should be able to fake
2245  * an edge even if it isn't on the 8259A...
2246  */
2247
2248 static unsigned int startup_ioapic_irq(unsigned int irq)
2249 {
2250         int was_pending = 0;
2251         unsigned long flags;
2252         struct irq_cfg *cfg;
2253
2254         raw_spin_lock_irqsave(&ioapic_lock, flags);
2255         if (irq < legacy_pic->nr_legacy_irqs) {
2256                 legacy_pic->chip->mask(irq);
2257                 if (legacy_pic->irq_pending(irq))
2258                         was_pending = 1;
2259         }
2260         cfg = irq_cfg(irq);
2261         __unmask_IO_APIC_irq(cfg);
2262         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2263
2264         return was_pending;
2265 }
2266
2267 static int ioapic_retrigger_irq(unsigned int irq)
2268 {
2269
2270         struct irq_cfg *cfg = irq_cfg(irq);
2271         unsigned long flags;
2272
2273         raw_spin_lock_irqsave(&vector_lock, flags);
2274         apic->send_IPI_mask(cpumask_of(cpumask_first(cfg->domain)), cfg->vector);
2275         raw_spin_unlock_irqrestore(&vector_lock, flags);
2276
2277         return 1;
2278 }
2279
2280 /*
2281  * Level and edge triggered IO-APIC interrupts need different handling,
2282  * so we use two separate IRQ descriptors. Edge triggered IRQs can be
2283  * handled with the level-triggered descriptor, but that one has slightly
2284  * more overhead. Level-triggered interrupts cannot be handled with the
2285  * edge-triggered handler, without risking IRQ storms and other ugly
2286  * races.
2287  */
2288
2289 #ifdef CONFIG_SMP
2290 void send_cleanup_vector(struct irq_cfg *cfg)
2291 {
2292         cpumask_var_t cleanup_mask;
2293
2294         if (unlikely(!alloc_cpumask_var(&cleanup_mask, GFP_ATOMIC))) {
2295                 unsigned int i;
2296                 for_each_cpu_and(i, cfg->old_domain, cpu_online_mask)
2297                         apic->send_IPI_mask(cpumask_of(i), IRQ_MOVE_CLEANUP_VECTOR);
2298         } else {
2299                 cpumask_and(cleanup_mask, cfg->old_domain, cpu_online_mask);
2300                 apic->send_IPI_mask(cleanup_mask, IRQ_MOVE_CLEANUP_VECTOR);
2301                 free_cpumask_var(cleanup_mask);
2302         }
2303         cfg->move_in_progress = 0;
2304 }
2305
2306 static void __target_IO_APIC_irq(unsigned int irq, unsigned int dest, struct irq_cfg *cfg)
2307 {
2308         int apic, pin;
2309         struct irq_pin_list *entry;
2310         u8 vector = cfg->vector;
2311
2312         for_each_irq_pin(entry, cfg->irq_2_pin) {
2313                 unsigned int reg;
2314
2315                 apic = entry->apic;
2316                 pin = entry->pin;
2317                 /*
2318                  * With interrupt-remapping, destination information comes
2319                  * from interrupt-remapping table entry.
2320                  */
2321                 if (!irq_remapped(irq))
2322                         io_apic_write(apic, 0x11 + pin*2, dest);
2323                 reg = io_apic_read(apic, 0x10 + pin*2);
2324                 reg &= ~IO_APIC_REDIR_VECTOR_MASK;
2325                 reg |= vector;
2326                 io_apic_modify(apic, 0x10 + pin*2, reg);
2327         }
2328 }
2329
2330 /*
2331  * Either sets desc->affinity to a valid value, and returns
2332  * ->cpu_mask_to_apicid of that in dest_id, or returns -1 and
2333  * leaves desc->affinity untouched.
2334  */
2335 unsigned int
2336 set_desc_affinity(struct irq_desc *desc, const struct cpumask *mask,
2337                   unsigned int *dest_id)
2338 {
2339         struct irq_cfg *cfg;
2340         unsigned int irq;
2341
2342         if (!cpumask_intersects(mask, cpu_online_mask))
2343                 return -1;
2344
2345         irq = desc->irq;
2346         cfg = desc->chip_data;
2347         if (assign_irq_vector(irq, cfg, mask))
2348                 return -1;
2349
2350         cpumask_copy(desc->affinity, mask);
2351
2352         *dest_id = apic->cpu_mask_to_apicid_and(desc->affinity, cfg->domain);
2353         return 0;
2354 }
2355
2356 static int
2357 set_ioapic_affinity_irq_desc(struct irq_desc *desc, const struct cpumask *mask)
2358 {
2359         struct irq_cfg *cfg;
2360         unsigned long flags;
2361         unsigned int dest;
2362         unsigned int irq;
2363         int ret = -1;
2364
2365         irq = desc->irq;
2366         cfg = desc->chip_data;
2367
2368         raw_spin_lock_irqsave(&ioapic_lock, flags);
2369         ret = set_desc_affinity(desc, mask, &dest);
2370         if (!ret) {
2371                 /* Only the high 8 bits are valid. */
2372                 dest = SET_APIC_LOGICAL_ID(dest);
2373                 __target_IO_APIC_irq(irq, dest, cfg);
2374         }
2375         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2376
2377         return ret;
2378 }
2379
2380 static int
2381 set_ioapic_affinity_irq(unsigned int irq, const struct cpumask *mask)
2382 {
2383         struct irq_desc *desc;
2384
2385         desc = irq_to_desc(irq);
2386
2387         return set_ioapic_affinity_irq_desc(desc, mask);
2388 }
2389
2390 #ifdef CONFIG_INTR_REMAP
2391
2392 /*
2393  * Migrate the IO-APIC irq in the presence of intr-remapping.
2394  *
2395  * For both level and edge triggered, irq migration is a simple atomic
2396  * update(of vector and cpu destination) of IRTE and flush the hardware cache.
2397  *
2398  * For level triggered, we eliminate the io-apic RTE modification (with the
2399  * updated vector information), by using a virtual vector (io-apic pin number).
2400  * Real vector that is used for interrupting cpu will be coming from
2401  * the interrupt-remapping table entry.
2402  */
2403 static int
2404 migrate_ioapic_irq_desc(struct irq_desc *desc, const struct cpumask *mask)
2405 {
2406         struct irq_cfg *cfg;
2407         struct irte irte;
2408         unsigned int dest;
2409         unsigned int irq;
2410         int ret = -1;
2411
2412         if (!cpumask_intersects(mask, cpu_online_mask))
2413                 return ret;
2414
2415         irq = desc->irq;
2416         if (get_irte(irq, &irte))
2417                 return ret;
2418
2419         cfg = desc->chip_data;
2420         if (assign_irq_vector(irq, cfg, mask))
2421                 return ret;
2422
2423         dest = apic->cpu_mask_to_apicid_and(cfg->domain, mask);
2424
2425         irte.vector = cfg->vector;
2426         irte.dest_id = IRTE_DEST(dest);
2427
2428         /*
2429          * Modified the IRTE and flushes the Interrupt entry cache.
2430          */
2431         modify_irte(irq, &irte);
2432
2433         if (cfg->move_in_progress)
2434                 send_cleanup_vector(cfg);
2435
2436         cpumask_copy(desc->affinity, mask);
2437
2438         return 0;
2439 }
2440
2441 /*
2442  * Migrates the IRQ destination in the process context.
2443  */
2444 static int set_ir_ioapic_affinity_irq_desc(struct irq_desc *desc,
2445                                             const struct cpumask *mask)
2446 {
2447         return migrate_ioapic_irq_desc(desc, mask);
2448 }
2449 static int set_ir_ioapic_affinity_irq(unsigned int irq,
2450                                        const struct cpumask *mask)
2451 {
2452         struct irq_desc *desc = irq_to_desc(irq);
2453
2454         return set_ir_ioapic_affinity_irq_desc(desc, mask);
2455 }
2456 #else
2457 static inline int set_ir_ioapic_affinity_irq_desc(struct irq_desc *desc,
2458                                                    const struct cpumask *mask)
2459 {
2460         return 0;
2461 }
2462 #endif
2463
2464 asmlinkage void smp_irq_move_cleanup_interrupt(void)
2465 {
2466         unsigned vector, me;
2467
2468         ack_APIC_irq();
2469         exit_idle();
2470         irq_enter();
2471
2472         me = smp_processor_id();
2473         for (vector = FIRST_EXTERNAL_VECTOR; vector < NR_VECTORS; vector++) {
2474                 unsigned int irq;
2475                 unsigned int irr;
2476                 struct irq_desc *desc;
2477                 struct irq_cfg *cfg;
2478                 irq = __get_cpu_var(vector_irq)[vector];
2479
2480                 if (irq == -1)
2481                         continue;
2482
2483                 desc = irq_to_desc(irq);
2484                 if (!desc)
2485                         continue;
2486
2487                 cfg = irq_cfg(irq);
2488                 raw_spin_lock(&desc->lock);
2489
2490                 /*
2491                  * Check if the irq migration is in progress. If so, we
2492                  * haven't received the cleanup request yet for this irq.
2493                  */
2494                 if (cfg->move_in_progress)
2495                         goto unlock;
2496
2497                 if (vector == cfg->vector && cpumask_test_cpu(me, cfg->domain))
2498                         goto unlock;
2499
2500                 irr = apic_read(APIC_IRR + (vector / 32 * 0x10));
2501                 /*
2502                  * Check if the vector that needs to be cleanedup is
2503                  * registered at the cpu's IRR. If so, then this is not
2504                  * the best time to clean it up. Lets clean it up in the
2505                  * next attempt by sending another IRQ_MOVE_CLEANUP_VECTOR
2506                  * to myself.
2507                  */
2508                 if (irr  & (1 << (vector % 32))) {
2509                         apic->send_IPI_self(IRQ_MOVE_CLEANUP_VECTOR);
2510                         goto unlock;
2511                 }
2512                 __get_cpu_var(vector_irq)[vector] = -1;
2513 unlock:
2514                 raw_spin_unlock(&desc->lock);
2515         }
2516
2517         irq_exit();
2518 }
2519
2520 static void __irq_complete_move(struct irq_desc **descp, unsigned vector)
2521 {
2522         struct irq_desc *desc = *descp;
2523         struct irq_cfg *cfg = desc->chip_data;
2524         unsigned me;
2525
2526         if (likely(!cfg->move_in_progress))
2527                 return;
2528
2529         me = smp_processor_id();
2530
2531         if (vector == cfg->vector && cpumask_test_cpu(me, cfg->domain))
2532                 send_cleanup_vector(cfg);
2533 }
2534
2535 static void irq_complete_move(struct irq_desc **descp)
2536 {
2537         __irq_complete_move(descp, ~get_irq_regs()->orig_ax);
2538 }
2539
2540 void irq_force_complete_move(int irq)
2541 {
2542         struct irq_desc *desc = irq_to_desc(irq);
2543         struct irq_cfg *cfg = desc->chip_data;
2544
2545         __irq_complete_move(&desc, cfg->vector);
2546 }
2547 #else
2548 static inline void irq_complete_move(struct irq_desc **descp) {}
2549 #endif
2550
2551 static void ack_apic_edge(unsigned int irq)
2552 {
2553         struct irq_desc *desc = irq_to_desc(irq);
2554
2555         irq_complete_move(&desc);
2556         move_native_irq(irq);
2557         ack_APIC_irq();
2558 }
2559
2560 atomic_t irq_mis_count;
2561
2562 /*
2563  * IO-APIC versions below 0x20 don't support EOI register.
2564  * For the record, here is the information about various versions:
2565  *     0Xh     82489DX
2566  *     1Xh     I/OAPIC or I/O(x)APIC which are not PCI 2.2 Compliant
2567  *     2Xh     I/O(x)APIC which is PCI 2.2 Compliant
2568  *     30h-FFh Reserved
2569  *
2570  * Some of the Intel ICH Specs (ICH2 to ICH5) documents the io-apic
2571  * version as 0x2. This is an error with documentation and these ICH chips
2572  * use io-apic's of version 0x20.
2573  *
2574  * For IO-APIC's with EOI register, we use that to do an explicit EOI.
2575  * Otherwise, we simulate the EOI message manually by changing the trigger
2576  * mode to edge and then back to level, with RTE being masked during this.
2577 */
2578 static void __eoi_ioapic_irq(unsigned int irq, struct irq_cfg *cfg)
2579 {
2580         struct irq_pin_list *entry;
2581
2582         for_each_irq_pin(entry, cfg->irq_2_pin) {
2583                 if (mp_ioapics[entry->apic].apicver >= 0x20) {
2584                         /*
2585                          * Intr-remapping uses pin number as the virtual vector
2586                          * in the RTE. Actual vector is programmed in
2587                          * intr-remapping table entry. Hence for the io-apic
2588                          * EOI we use the pin number.
2589                          */
2590                         if (irq_remapped(irq))
2591                                 io_apic_eoi(entry->apic, entry->pin);
2592                         else
2593                                 io_apic_eoi(entry->apic, cfg->vector);
2594                 } else {
2595                         __mask_and_edge_IO_APIC_irq(entry);
2596                         __unmask_and_level_IO_APIC_irq(entry);
2597                 }
2598         }
2599 }
2600
2601 static void eoi_ioapic_irq(struct irq_desc *desc)
2602 {
2603         struct irq_cfg *cfg;
2604         unsigned long flags;
2605         unsigned int irq;
2606
2607         irq = desc->irq;
2608         cfg = desc->chip_data;
2609
2610         raw_spin_lock_irqsave(&ioapic_lock, flags);
2611         __eoi_ioapic_irq(irq, cfg);
2612         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2613 }
2614
2615 static void ack_apic_level(unsigned int irq)
2616 {
2617         struct irq_desc *desc = irq_to_desc(irq);
2618         unsigned long v;
2619         int i;
2620         struct irq_cfg *cfg;
2621         int do_unmask_irq = 0;
2622
2623         irq_complete_move(&desc);
2624 #ifdef CONFIG_GENERIC_PENDING_IRQ
2625         /* If we are moving the irq we need to mask it */
2626         if (unlikely(desc->status & IRQ_MOVE_PENDING)) {
2627                 do_unmask_irq = 1;
2628                 mask_IO_APIC_irq_desc(desc);
2629         }
2630 #endif
2631
2632         /*
2633          * It appears there is an erratum which affects at least version 0x11
2634          * of I/O APIC (that's the 82093AA and cores integrated into various
2635          * chipsets).  Under certain conditions a level-triggered interrupt is
2636          * erroneously delivered as edge-triggered one but the respective IRR
2637          * bit gets set nevertheless.  As a result the I/O unit expects an EOI
2638          * message but it will never arrive and further interrupts are blocked
2639          * from the source.  The exact reason is so far unknown, but the
2640          * phenomenon was observed when two consecutive interrupt requests
2641          * from a given source get delivered to the same CPU and the source is
2642          * temporarily disabled in between.
2643          *
2644          * A workaround is to simulate an EOI message manually.  We achieve it
2645          * by setting the trigger mode to edge and then to level when the edge
2646          * trigger mode gets detected in the TMR of a local APIC for a
2647          * level-triggered interrupt.  We mask the source for the time of the
2648          * operation to prevent an edge-triggered interrupt escaping meanwhile.
2649          * The idea is from Manfred Spraul.  --macro
2650          *
2651          * Also in the case when cpu goes offline, fixup_irqs() will forward
2652          * any unhandled interrupt on the offlined cpu to the new cpu
2653          * destination that is handling the corresponding interrupt. This
2654          * interrupt forwarding is done via IPI's. Hence, in this case also
2655          * level-triggered io-apic interrupt will be seen as an edge
2656          * interrupt in the IRR. And we can't rely on the cpu's EOI
2657          * to be broadcasted to the IO-APIC's which will clear the remoteIRR
2658          * corresponding to the level-triggered interrupt. Hence on IO-APIC's
2659          * supporting EOI register, we do an explicit EOI to clear the
2660          * remote IRR and on IO-APIC's which don't have an EOI register,
2661          * we use the above logic (mask+edge followed by unmask+level) from
2662          * Manfred Spraul to clear the remote IRR.
2663          */
2664         cfg = desc->chip_data;
2665         i = cfg->vector;
2666         v = apic_read(APIC_TMR + ((i & ~0x1f) >> 1));
2667
2668         /*
2669          * We must acknowledge the irq before we move it or the acknowledge will
2670          * not propagate properly.
2671          */
2672         ack_APIC_irq();
2673
2674         /*
2675          * Tail end of clearing remote IRR bit (either by delivering the EOI
2676          * message via io-apic EOI register write or simulating it using
2677          * mask+edge followed by unnask+level logic) manually when the
2678          * level triggered interrupt is seen as the edge triggered interrupt
2679          * at the cpu.
2680          */
2681         if (!(v & (1 << (i & 0x1f)))) {
2682                 atomic_inc(&irq_mis_count);
2683
2684                 eoi_ioapic_irq(desc);
2685         }
2686
2687         /* Now we can move and renable the irq */
2688         if (unlikely(do_unmask_irq)) {
2689                 /* Only migrate the irq if the ack has been received.
2690                  *
2691                  * On rare occasions the broadcast level triggered ack gets
2692                  * delayed going to ioapics, and if we reprogram the
2693                  * vector while Remote IRR is still set the irq will never
2694                  * fire again.
2695                  *
2696                  * To prevent this scenario we read the Remote IRR bit
2697                  * of the ioapic.  This has two effects.
2698                  * - On any sane system the read of the ioapic will
2699                  *   flush writes (and acks) going to the ioapic from
2700                  *   this cpu.
2701                  * - We get to see if the ACK has actually been delivered.
2702                  *
2703                  * Based on failed experiments of reprogramming the
2704                  * ioapic entry from outside of irq context starting
2705                  * with masking the ioapic entry and then polling until
2706                  * Remote IRR was clear before reprogramming the
2707                  * ioapic I don't trust the Remote IRR bit to be
2708                  * completey accurate.
2709                  *
2710                  * However there appears to be no other way to plug
2711                  * this race, so if the Remote IRR bit is not
2712                  * accurate and is causing problems then it is a hardware bug
2713                  * and you can go talk to the chipset vendor about it.
2714                  */
2715                 cfg = desc->chip_data;
2716                 if (!io_apic_level_ack_pending(cfg))
2717                         move_masked_irq(irq);
2718                 unmask_IO_APIC_irq_desc(desc);
2719         }
2720 }
2721
2722 #ifdef CONFIG_INTR_REMAP
2723 static void ir_ack_apic_edge(unsigned int irq)
2724 {
2725         ack_APIC_irq();
2726 }
2727
2728 static void ir_ack_apic_level(unsigned int irq)
2729 {
2730         struct irq_desc *desc = irq_to_desc(irq);
2731
2732         ack_APIC_irq();
2733         eoi_ioapic_irq(desc);
2734 }
2735 #endif /* CONFIG_INTR_REMAP */
2736
2737 static struct irq_chip ioapic_chip __read_mostly = {
2738         .name           = "IO-APIC",
2739         .startup        = startup_ioapic_irq,
2740         .mask           = mask_IO_APIC_irq,
2741         .unmask         = unmask_IO_APIC_irq,
2742         .ack            = ack_apic_edge,
2743         .eoi            = ack_apic_level,
2744 #ifdef CONFIG_SMP
2745         .set_affinity   = set_ioapic_affinity_irq,
2746 #endif
2747         .retrigger      = ioapic_retrigger_irq,
2748 };
2749
2750 static struct irq_chip ir_ioapic_chip __read_mostly = {
2751         .name           = "IR-IO-APIC",
2752         .startup        = startup_ioapic_irq,
2753         .mask           = mask_IO_APIC_irq,
2754         .unmask         = unmask_IO_APIC_irq,
2755 #ifdef CONFIG_INTR_REMAP
2756         .ack            = ir_ack_apic_edge,
2757         .eoi            = ir_ack_apic_level,
2758 #ifdef CONFIG_SMP
2759         .set_affinity   = set_ir_ioapic_affinity_irq,
2760 #endif
2761 #endif
2762         .retrigger      = ioapic_retrigger_irq,
2763 };
2764
2765 static inline void init_IO_APIC_traps(void)
2766 {
2767         int irq;
2768         struct irq_desc *desc;
2769         struct irq_cfg *cfg;
2770
2771         /*
2772          * NOTE! The local APIC isn't very good at handling
2773          * multiple interrupts at the same interrupt level.
2774          * As the interrupt level is determined by taking the
2775          * vector number and shifting that right by 4, we
2776          * want to spread these out a bit so that they don't
2777          * all fall in the same interrupt level.
2778          *
2779          * Also, we've got to be careful not to trash gate
2780          * 0x80, because int 0x80 is hm, kind of importantish. ;)
2781          */
2782         for_each_irq_desc(irq, desc) {
2783                 cfg = desc->chip_data;
2784                 if (IO_APIC_IRQ(irq) && cfg && !cfg->vector) {
2785                         /*
2786                          * Hmm.. We don't have an entry for this,
2787                          * so default to an old-fashioned 8259
2788                          * interrupt if we can..
2789                          */
2790                         if (irq < legacy_pic->nr_legacy_irqs)
2791                                 legacy_pic->make_irq(irq);
2792                         else
2793                                 /* Strange. Oh, well.. */
2794                                 desc->chip = &no_irq_chip;
2795                 }
2796         }
2797 }
2798
2799 /*
2800  * The local APIC irq-chip implementation:
2801  */
2802
2803 static void mask_lapic_irq(unsigned int irq)
2804 {
2805         unsigned long v;
2806
2807         v = apic_read(APIC_LVT0);
2808         apic_write(APIC_LVT0, v | APIC_LVT_MASKED);
2809 }
2810
2811 static void unmask_lapic_irq(unsigned int irq)
2812 {
2813         unsigned long v;
2814
2815         v = apic_read(APIC_LVT0);
2816         apic_write(APIC_LVT0, v & ~APIC_LVT_MASKED);
2817 }
2818
2819 static void ack_lapic_irq(unsigned int irq)
2820 {
2821         ack_APIC_irq();
2822 }
2823
2824 static struct irq_chip lapic_chip __read_mostly = {
2825         .name           = "local-APIC",
2826         .mask           = mask_lapic_irq,
2827         .unmask         = unmask_lapic_irq,
2828         .ack            = ack_lapic_irq,
2829 };
2830
2831 static void lapic_register_intr(int irq, struct irq_desc *desc)
2832 {
2833         desc->status &= ~IRQ_LEVEL;
2834         set_irq_chip_and_handler_name(irq, &lapic_chip, handle_edge_irq,
2835                                       "edge");
2836 }
2837
2838 static void __init setup_nmi(void)
2839 {
2840         /*
2841          * Dirty trick to enable the NMI watchdog ...
2842          * We put the 8259A master into AEOI mode and
2843          * unmask on all local APICs LVT0 as NMI.
2844          *
2845          * The idea to use the 8259A in AEOI mode ('8259A Virtual Wire')
2846          * is from Maciej W. Rozycki - so we do not have to EOI from
2847          * the NMI handler or the timer interrupt.
2848          */
2849         apic_printk(APIC_VERBOSE, KERN_INFO "activating NMI Watchdog ...");
2850
2851         enable_NMI_through_LVT0();
2852
2853         apic_printk(APIC_VERBOSE, " done.\n");
2854 }
2855
2856 /*
2857  * This looks a bit hackish but it's about the only one way of sending
2858  * a few INTA cycles to 8259As and any associated glue logic.  ICR does
2859  * not support the ExtINT mode, unfortunately.  We need to send these
2860  * cycles as some i82489DX-based boards have glue logic that keeps the
2861  * 8259A interrupt line asserted until INTA.  --macro
2862  */
2863 static inline void __init unlock_ExtINT_logic(void)
2864 {
2865         int apic, pin, i;
2866         struct IO_APIC_route_entry entry0, entry1;
2867         unsigned char save_control, save_freq_select;
2868
2869         pin  = find_isa_irq_pin(8, mp_INT);
2870         if (pin == -1) {
2871                 WARN_ON_ONCE(1);
2872                 return;
2873         }
2874         apic = find_isa_irq_apic(8, mp_INT);
2875         if (apic == -1) {
2876                 WARN_ON_ONCE(1);
2877                 return;
2878         }
2879
2880         entry0 = ioapic_read_entry(apic, pin);
2881         clear_IO_APIC_pin(apic, pin);
2882
2883         memset(&entry1, 0, sizeof(entry1));
2884
2885         entry1.dest_mode = 0;                   /* physical delivery */
2886         entry1.mask = 0;                        /* unmask IRQ now */
2887         entry1.dest = hard_smp_processor_id();
2888         entry1.delivery_mode = dest_ExtINT;
2889         entry1.polarity = entry0.polarity;
2890         entry1.trigger = 0;
2891         entry1.vector = 0;
2892
2893         ioapic_write_entry(apic, pin, entry1);
2894
2895         save_control = CMOS_READ(RTC_CONTROL);
2896         save_freq_select = CMOS_READ(RTC_FREQ_SELECT);
2897         CMOS_WRITE((save_freq_select & ~RTC_RATE_SELECT) | 0x6,
2898                    RTC_FREQ_SELECT);
2899         CMOS_WRITE(save_control | RTC_PIE, RTC_CONTROL);
2900
2901         i = 100;
2902         while (i-- > 0) {
2903                 mdelay(10);
2904                 if ((CMOS_READ(RTC_INTR_FLAGS) & RTC_PF) == RTC_PF)
2905                         i -= 10;
2906         }
2907
2908         CMOS_WRITE(save_control, RTC_CONTROL);
2909         CMOS_WRITE(save_freq_select, RTC_FREQ_SELECT);
2910         clear_IO_APIC_pin(apic, pin);
2911
2912         ioapic_write_entry(apic, pin, entry0);
2913 }
2914
2915 static int disable_timer_pin_1 __initdata;
2916 /* Actually the next is obsolete, but keep it for paranoid reasons -AK */
2917 static int __init disable_timer_pin_setup(char *arg)
2918 {
2919         disable_timer_pin_1 = 1;
2920         return 0;
2921 }
2922 early_param("disable_timer_pin_1", disable_timer_pin_setup);
2923
2924 int timer_through_8259 __initdata;
2925
2926 /*
2927  * This code may look a bit paranoid, but it's supposed to cooperate with
2928  * a wide range of boards and BIOS bugs.  Fortunately only the timer IRQ
2929  * is so screwy.  Thanks to Brian Perkins for testing/hacking this beast
2930  * fanatically on his truly buggy board.
2931  *
2932  * FIXME: really need to revamp this for all platforms.
2933  */
2934 static inline void __init check_timer(void)
2935 {
2936         struct irq_desc *desc = irq_to_desc(0);
2937         struct irq_cfg *cfg = desc->chip_data;
2938         int node = cpu_to_node(boot_cpu_id);
2939         int apic1, pin1, apic2, pin2;
2940         unsigned long flags;
2941         int no_pin1 = 0;
2942
2943         local_irq_save(flags);
2944
2945         /*
2946          * get/set the timer IRQ vector:
2947          */
2948         legacy_pic->chip->mask(0);
2949         assign_irq_vector(0, cfg, apic->target_cpus());
2950
2951         /*
2952          * As IRQ0 is to be enabled in the 8259A, the virtual
2953          * wire has to be disabled in the local APIC.  Also
2954          * timer interrupts need to be acknowledged manually in
2955          * the 8259A for the i82489DX when using the NMI
2956          * watchdog as that APIC treats NMIs as level-triggered.
2957          * The AEOI mode will finish them in the 8259A
2958          * automatically.
2959          */
2960         apic_write(APIC_LVT0, APIC_LVT_MASKED | APIC_DM_EXTINT);
2961         legacy_pic->init(1);
2962 #ifdef CONFIG_X86_32
2963         {
2964                 unsigned int ver;
2965
2966                 ver = apic_read(APIC_LVR);
2967                 ver = GET_APIC_VERSION(ver);
2968                 timer_ack = (nmi_watchdog == NMI_IO_APIC && !APIC_INTEGRATED(ver));
2969         }
2970 #endif
2971
2972         pin1  = find_isa_irq_pin(0, mp_INT);
2973         apic1 = find_isa_irq_apic(0, mp_INT);
2974         pin2  = ioapic_i8259.pin;
2975         apic2 = ioapic_i8259.apic;
2976
2977         apic_printk(APIC_QUIET, KERN_INFO "..TIMER: vector=0x%02X "
2978                     "apic1=%d pin1=%d apic2=%d pin2=%d\n",
2979                     cfg->vector, apic1, pin1, apic2, pin2);
2980
2981         /*
2982          * Some BIOS writers are clueless and report the ExtINTA
2983          * I/O APIC input from the cascaded 8259A as the timer
2984          * interrupt input.  So just in case, if only one pin
2985          * was found above, try it both directly and through the
2986          * 8259A.
2987          */
2988         if (pin1 == -1) {
2989                 if (intr_remapping_enabled)
2990                         panic("BIOS bug: timer not connected to IO-APIC");
2991                 pin1 = pin2;
2992                 apic1 = apic2;
2993                 no_pin1 = 1;
2994         } else if (pin2 == -1) {
2995                 pin2 = pin1;
2996                 apic2 = apic1;
2997         }
2998
2999         if (pin1 != -1) {
3000                 /*
3001                  * Ok, does IRQ0 through the IOAPIC work?
3002                  */
3003                 if (no_pin1) {
3004                         add_pin_to_irq_node(cfg, node, apic1, pin1);
3005                         setup_timer_IRQ0_pin(apic1, pin1, cfg->vector);
3006                 } else {
3007                         /* for edge trigger, setup_IO_APIC_irq already
3008                          * leave it unmasked.
3009                          * so only need to unmask if it is level-trigger
3010                          * do we really have level trigger timer?
3011                          */
3012                         int idx;
3013                         idx = find_irq_entry(apic1, pin1, mp_INT);
3014                         if (idx != -1 && irq_trigger(idx))
3015                                 unmask_IO_APIC_irq_desc(desc);
3016                 }
3017                 if (timer_irq_works()) {
3018                         if (nmi_watchdog == NMI_IO_APIC) {
3019                                 setup_nmi();
3020                                 legacy_pic->chip->unmask(0);
3021                         }
3022                         if (disable_timer_pin_1 > 0)
3023                                 clear_IO_APIC_pin(0, pin1);
3024                         goto out;
3025                 }
3026                 if (intr_remapping_enabled)
3027                         panic("timer doesn't work through Interrupt-remapped IO-APIC");
3028                 local_irq_disable();
3029                 clear_IO_APIC_pin(apic1, pin1);
3030                 if (!no_pin1)
3031                         apic_printk(APIC_QUIET, KERN_ERR "..MP-BIOS bug: "
3032                                     "8254 timer not connected to IO-APIC\n");
3033
3034                 apic_printk(APIC_QUIET, KERN_INFO "...trying to set up timer "
3035                             "(IRQ0) through the 8259A ...\n");
3036                 apic_printk(APIC_QUIET, KERN_INFO
3037                             "..... (found apic %d pin %d) ...\n", apic2, pin2);
3038                 /*
3039                  * legacy devices should be connected to IO APIC #0
3040                  */
3041                 replace_pin_at_irq_node(cfg, node, apic1, pin1, apic2, pin2);
3042                 setup_timer_IRQ0_pin(apic2, pin2, cfg->vector);
3043                 legacy_pic->chip->unmask(0);
3044                 if (timer_irq_works()) {
3045                         apic_printk(APIC_QUIET, KERN_INFO "....... works.\n");
3046                         timer_through_8259 = 1;
3047                         if (nmi_watchdog == NMI_IO_APIC) {
3048                                 legacy_pic->chip->mask(0);
3049                                 setup_nmi();
3050                                 legacy_pic->chip->unmask(0);
3051                         }
3052                         goto out;
3053                 }
3054                 /*
3055                  * Cleanup, just in case ...
3056                  */
3057                 local_irq_disable();
3058                 legacy_pic->chip->mask(0);
3059                 clear_IO_APIC_pin(apic2, pin2);
3060                 apic_printk(APIC_QUIET, KERN_INFO "....... failed.\n");
3061         }
3062
3063         if (nmi_watchdog == NMI_IO_APIC) {
3064                 apic_printk(APIC_QUIET, KERN_WARNING "timer doesn't work "
3065                             "through the IO-APIC - disabling NMI Watchdog!\n");
3066                 nmi_watchdog = NMI_NONE;
3067         }
3068 #ifdef CONFIG_X86_32
3069         timer_ack = 0;
3070 #endif
3071
3072         apic_printk(APIC_QUIET, KERN_INFO
3073                     "...trying to set up timer as Virtual Wire IRQ...\n");
3074
3075         lapic_register_intr(0, desc);
3076         apic_write(APIC_LVT0, APIC_DM_FIXED | cfg->vector);     /* Fixed mode */
3077         legacy_pic->chip->unmask(0);
3078
3079         if (timer_irq_works()) {
3080                 apic_printk(APIC_QUIET, KERN_INFO "..... works.\n");
3081                 goto out;
3082         }
3083         local_irq_disable();
3084         legacy_pic->chip->mask(0);
3085         apic_write(APIC_LVT0, APIC_LVT_MASKED | APIC_DM_FIXED | cfg->vector);
3086         apic_printk(APIC_QUIET, KERN_INFO "..... failed.\n");
3087
3088         apic_printk(APIC_QUIET, KERN_INFO
3089                     "...trying to set up timer as ExtINT IRQ...\n");
3090
3091         legacy_pic->init(0);
3092         legacy_pic->make_irq(0);
3093         apic_write(APIC_LVT0, APIC_DM_EXTINT);
3094
3095         unlock_ExtINT_logic();
3096
3097         if (timer_irq_works()) {
3098                 apic_printk(APIC_QUIET, KERN_INFO "..... works.\n");
3099                 goto out;
3100         }
3101         local_irq_disable();
3102         apic_printk(APIC_QUIET, KERN_INFO "..... failed :(.\n");
3103         panic("IO-APIC + timer doesn't work!  Boot with apic=debug and send a "
3104                 "report.  Then try booting with the 'noapic' option.\n");
3105 out:
3106         local_irq_restore(flags);
3107 }
3108
3109 /*
3110  * Traditionally ISA IRQ2 is the cascade IRQ, and is not available
3111  * to devices.  However there may be an I/O APIC pin available for
3112  * this interrupt regardless.  The pin may be left unconnected, but
3113  * typically it will be reused as an ExtINT cascade interrupt for
3114  * the master 8259A.  In the MPS case such a pin will normally be
3115  * reported as an ExtINT interrupt in the MP table.  With ACPI
3116  * there is no provision for ExtINT interrupts, and in the absence
3117  * of an override it would be treated as an ordinary ISA I/O APIC
3118  * interrupt, that is edge-triggered and unmasked by default.  We
3119  * used to do this, but it caused problems on some systems because
3120  * of the NMI watchdog and sometimes IRQ0 of the 8254 timer using
3121  * the same ExtINT cascade interrupt to drive the local APIC of the
3122  * bootstrap processor.  Therefore we refrain from routing IRQ2 to
3123  * the I/O APIC in all cases now.  No actual device should request
3124  * it anyway.  --macro
3125  */
3126 #define PIC_IRQS        (1UL << PIC_CASCADE_IR)
3127
3128 void __init setup_IO_APIC(void)
3129 {
3130
3131         /*
3132          * calling enable_IO_APIC() is moved to setup_local_APIC for BP
3133          */
3134         io_apic_irqs = legacy_pic->nr_legacy_irqs ? ~PIC_IRQS : ~0UL;
3135
3136         apic_printk(APIC_VERBOSE, "ENABLING IO-APIC IRQs\n");
3137         /*
3138          * Set up IO-APIC IRQ routing.
3139          */
3140         x86_init.mpparse.setup_ioapic_ids();
3141
3142         sync_Arb_IDs();
3143         setup_IO_APIC_irqs();
3144         init_IO_APIC_traps();
3145         if (legacy_pic->nr_legacy_irqs)
3146                 check_timer();
3147 }
3148
3149 /*
3150  *      Called after all the initialization is done. If we didnt find any
3151  *      APIC bugs then we can allow the modify fast path
3152  */
3153
3154 static int __init io_apic_bug_finalize(void)
3155 {
3156         if (sis_apic_bug == -1)
3157                 sis_apic_bug = 0;
3158         return 0;
3159 }
3160
3161 late_initcall(io_apic_bug_finalize);
3162
3163 struct sysfs_ioapic_data {
3164         struct sys_device dev;
3165         struct IO_APIC_route_entry entry[0];
3166 };
3167 static struct sysfs_ioapic_data * mp_ioapic_data[MAX_IO_APICS];
3168
3169 static int ioapic_suspend(struct sys_device *dev, pm_message_t state)
3170 {
3171         struct IO_APIC_route_entry *entry;
3172         struct sysfs_ioapic_data *data;
3173         int i;
3174
3175         data = container_of(dev, struct sysfs_ioapic_data, dev);
3176         entry = data->entry;
3177         for (i = 0; i < nr_ioapic_registers[dev->id]; i ++, entry ++ )
3178                 *entry = ioapic_read_entry(dev->id, i);
3179
3180         return 0;
3181 }
3182
3183 static int ioapic_resume(struct sys_device *dev)
3184 {
3185         struct IO_APIC_route_entry *entry;
3186         struct sysfs_ioapic_data *data;
3187         unsigned long flags;
3188         union IO_APIC_reg_00 reg_00;
3189         int i;
3190
3191         data = container_of(dev, struct sysfs_ioapic_data, dev);
3192         entry = data->entry;
3193
3194         raw_spin_lock_irqsave(&ioapic_lock, flags);
3195         reg_00.raw = io_apic_read(dev->id, 0);
3196         if (reg_00.bits.ID != mp_ioapics[dev->id].apicid) {
3197                 reg_00.bits.ID = mp_ioapics[dev->id].apicid;
3198                 io_apic_write(dev->id, 0, reg_00.raw);
3199         }
3200         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3201         for (i = 0; i < nr_ioapic_registers[dev->id]; i++)
3202                 ioapic_write_entry(dev->id, i, entry[i]);
3203
3204         return 0;
3205 }
3206
3207 static struct sysdev_class ioapic_sysdev_class = {
3208         .name = "ioapic",
3209         .suspend = ioapic_suspend,
3210         .resume = ioapic_resume,
3211 };
3212
3213 static int __init ioapic_init_sysfs(void)
3214 {
3215         struct sys_device * dev;
3216         int i, size, error;
3217
3218         error = sysdev_class_register(&ioapic_sysdev_class);
3219         if (error)
3220                 return error;
3221
3222         for (i = 0; i < nr_ioapics; i++ ) {
3223                 size = sizeof(struct sys_device) + nr_ioapic_registers[i]
3224                         * sizeof(struct IO_APIC_route_entry);
3225                 mp_ioapic_data[i] = kzalloc(size, GFP_KERNEL);
3226                 if (!mp_ioapic_data[i]) {
3227                         printk(KERN_ERR "Can't suspend/resume IOAPIC %d\n", i);
3228                         continue;
3229                 }
3230                 dev = &mp_ioapic_data[i]->dev;
3231                 dev->id = i;
3232                 dev->cls = &ioapic_sysdev_class;
3233                 error = sysdev_register(dev);
3234                 if (error) {
3235                         kfree(mp_ioapic_data[i]);
3236                         mp_ioapic_data[i] = NULL;
3237                         printk(KERN_ERR "Can't suspend/resume IOAPIC %d\n", i);
3238                         continue;
3239                 }
3240         }
3241
3242         return 0;
3243 }
3244
3245 device_initcall(ioapic_init_sysfs);
3246
3247 /*
3248  * Dynamic irq allocate and deallocation
3249  */
3250 unsigned int create_irq_nr(unsigned int irq_want, int node)
3251 {
3252         /* Allocate an unused irq */
3253         unsigned int irq;
3254         unsigned int new;
3255         unsigned long flags;
3256         struct irq_cfg *cfg_new = NULL;
3257         struct irq_desc *desc_new = NULL;
3258
3259         irq = 0;
3260         if (irq_want < nr_irqs_gsi)
3261                 irq_want = nr_irqs_gsi;
3262
3263         raw_spin_lock_irqsave(&vector_lock, flags);
3264         for (new = irq_want; new < nr_irqs; new++) {
3265                 desc_new = irq_to_desc_alloc_node(new, node);
3266                 if (!desc_new) {
3267                         printk(KERN_INFO "can not get irq_desc for %d\n", new);
3268                         continue;
3269                 }
3270                 cfg_new = desc_new->chip_data;
3271
3272                 if (cfg_new->vector != 0)
3273                         continue;
3274
3275                 desc_new = move_irq_desc(desc_new, node);
3276                 cfg_new = desc_new->chip_data;
3277
3278                 if (__assign_irq_vector(new, cfg_new, apic->target_cpus()) == 0)
3279                         irq = new;
3280                 break;
3281         }
3282         raw_spin_unlock_irqrestore(&vector_lock, flags);
3283
3284         if (irq > 0)
3285                 dynamic_irq_init_keep_chip_data(irq);
3286
3287         return irq;
3288 }
3289
3290 int create_irq(void)
3291 {
3292         int node = cpu_to_node(boot_cpu_id);
3293         unsigned int irq_want;
3294         int irq;
3295
3296         irq_want = nr_irqs_gsi;
3297         irq = create_irq_nr(irq_want, node);
3298
3299         if (irq == 0)
3300                 irq = -1;
3301
3302         return irq;
3303 }
3304
3305 void destroy_irq(unsigned int irq)
3306 {
3307         unsigned long flags;
3308
3309         dynamic_irq_cleanup_keep_chip_data(irq);
3310
3311         free_irte(irq);
3312         raw_spin_lock_irqsave(&vector_lock, flags);
3313         __clear_irq_vector(irq, get_irq_chip_data(irq));
3314         raw_spin_unlock_irqrestore(&vector_lock, flags);
3315 }
3316
3317 /*
3318  * MSI message composition
3319  */
3320 #ifdef CONFIG_PCI_MSI
3321 static int msi_compose_msg(struct pci_dev *pdev, unsigned int irq,
3322                            struct msi_msg *msg, u8 hpet_id)
3323 {
3324         struct irq_cfg *cfg;
3325         int err;
3326         unsigned dest;
3327
3328         if (disable_apic)
3329                 return -ENXIO;
3330
3331         cfg = irq_cfg(irq);
3332         err = assign_irq_vector(irq, cfg, apic->target_cpus());
3333         if (err)
3334                 return err;
3335
3336         dest = apic->cpu_mask_to_apicid_and(cfg->domain, apic->target_cpus());
3337
3338         if (irq_remapped(irq)) {
3339                 struct irte irte;
3340                 int ir_index;
3341                 u16 sub_handle;
3342
3343                 ir_index = map_irq_to_irte_handle(irq, &sub_handle);
3344                 BUG_ON(ir_index == -1);
3345
3346                 memset (&irte, 0, sizeof(irte));
3347
3348                 irte.present = 1;
3349                 irte.dst_mode = apic->irq_dest_mode;
3350                 irte.trigger_mode = 0; /* edge */
3351                 irte.dlvry_mode = apic->irq_delivery_mode;
3352                 irte.vector = cfg->vector;
3353                 irte.dest_id = IRTE_DEST(dest);
3354
3355                 /* Set source-id of interrupt request */
3356                 if (pdev)
3357                         set_msi_sid(&irte, pdev);
3358                 else
3359                         set_hpet_sid(&irte, hpet_id);
3360
3361                 modify_irte(irq, &irte);
3362
3363                 msg->address_hi = MSI_ADDR_BASE_HI;
3364                 msg->data = sub_handle;
3365                 msg->address_lo = MSI_ADDR_BASE_LO | MSI_ADDR_IR_EXT_INT |
3366                                   MSI_ADDR_IR_SHV |
3367                                   MSI_ADDR_IR_INDEX1(ir_index) |
3368                                   MSI_ADDR_IR_INDEX2(ir_index);
3369         } else {
3370                 if (x2apic_enabled())
3371                         msg->address_hi = MSI_ADDR_BASE_HI |
3372                                           MSI_ADDR_EXT_DEST_ID(dest);
3373                 else
3374                         msg->address_hi = MSI_ADDR_BASE_HI;
3375
3376                 msg->address_lo =
3377                         MSI_ADDR_BASE_LO |
3378                         ((apic->irq_dest_mode == 0) ?
3379                                 MSI_ADDR_DEST_MODE_PHYSICAL:
3380                                 MSI_ADDR_DEST_MODE_LOGICAL) |
3381                         ((apic->irq_delivery_mode != dest_LowestPrio) ?
3382                                 MSI_ADDR_REDIRECTION_CPU:
3383                                 MSI_ADDR_REDIRECTION_LOWPRI) |
3384                         MSI_ADDR_DEST_ID(dest);
3385
3386                 msg->data =
3387                         MSI_DATA_TRIGGER_EDGE |
3388                         MSI_DATA_LEVEL_ASSERT |
3389                         ((apic->irq_delivery_mode != dest_LowestPrio) ?
3390                                 MSI_DATA_DELIVERY_FIXED:
3391                                 MSI_DATA_DELIVERY_LOWPRI) |
3392                         MSI_DATA_VECTOR(cfg->vector);
3393         }
3394         return err;
3395 }
3396
3397 #ifdef CONFIG_SMP
3398 static int set_msi_irq_affinity(unsigned int irq, const struct cpumask *mask)
3399 {
3400         struct irq_desc *desc = irq_to_desc(irq);
3401         struct irq_cfg *cfg;
3402         struct msi_msg msg;
3403         unsigned int dest;
3404
3405         if (set_desc_affinity(desc, mask, &dest))
3406                 return -1;
3407
3408         cfg = desc->chip_data;
3409
3410         read_msi_msg_desc(desc, &msg);
3411
3412         msg.data &= ~MSI_DATA_VECTOR_MASK;
3413         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3414         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3415         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3416
3417         write_msi_msg_desc(desc, &msg);
3418
3419         return 0;
3420 }
3421 #ifdef CONFIG_INTR_REMAP
3422 /*
3423  * Migrate the MSI irq to another cpumask. This migration is
3424  * done in the process context using interrupt-remapping hardware.
3425  */
3426 static int
3427 ir_set_msi_irq_affinity(unsigned int irq, const struct cpumask *mask)
3428 {
3429         struct irq_desc *desc = irq_to_desc(irq);
3430         struct irq_cfg *cfg = desc->chip_data;
3431         unsigned int dest;
3432         struct irte irte;
3433
3434         if (get_irte(irq, &irte))
3435                 return -1;
3436
3437         if (set_desc_affinity(desc, mask, &dest))
3438                 return -1;
3439
3440         irte.vector = cfg->vector;
3441         irte.dest_id = IRTE_DEST(dest);
3442
3443         /*
3444          * atomically update the IRTE with the new destination and vector.
3445          */
3446         modify_irte(irq, &irte);
3447
3448         /*
3449          * After this point, all the interrupts will start arriving
3450          * at the new destination. So, time to cleanup the previous
3451          * vector allocation.
3452          */
3453         if (cfg->move_in_progress)
3454                 send_cleanup_vector(cfg);
3455
3456         return 0;
3457 }
3458
3459 #endif
3460 #endif /* CONFIG_SMP */
3461
3462 /*
3463  * IRQ Chip for MSI PCI/PCI-X/PCI-Express Devices,
3464  * which implement the MSI or MSI-X Capability Structure.
3465  */
3466 static struct irq_chip msi_chip = {
3467         .name           = "PCI-MSI",
3468         .unmask         = unmask_msi_irq,
3469         .mask           = mask_msi_irq,
3470         .ack            = ack_apic_edge,
3471 #ifdef CONFIG_SMP
3472         .set_affinity   = set_msi_irq_affinity,
3473 #endif
3474         .retrigger      = ioapic_retrigger_irq,
3475 };
3476
3477 static struct irq_chip msi_ir_chip = {
3478         .name           = "IR-PCI-MSI",
3479         .unmask         = unmask_msi_irq,
3480         .mask           = mask_msi_irq,
3481 #ifdef CONFIG_INTR_REMAP
3482         .ack            = ir_ack_apic_edge,
3483 #ifdef CONFIG_SMP
3484         .set_affinity   = ir_set_msi_irq_affinity,
3485 #endif
3486 #endif
3487         .retrigger      = ioapic_retrigger_irq,
3488 };
3489
3490 /*
3491  * Map the PCI dev to the corresponding remapping hardware unit
3492  * and allocate 'nvec' consecutive interrupt-remapping table entries
3493  * in it.
3494  */
3495 static int msi_alloc_irte(struct pci_dev *dev, int irq, int nvec)
3496 {
3497         struct intel_iommu *iommu;
3498         int index;
3499
3500         iommu = map_dev_to_ir(dev);
3501         if (!iommu) {
3502                 printk(KERN_ERR
3503                        "Unable to map PCI %s to iommu\n", pci_name(dev));
3504                 return -ENOENT;
3505         }
3506
3507         index = alloc_irte(iommu, irq, nvec);
3508         if (index < 0) {
3509                 printk(KERN_ERR
3510                        "Unable to allocate %d IRTE for PCI %s\n", nvec,
3511                        pci_name(dev));
3512                 return -ENOSPC;
3513         }
3514         return index;
3515 }
3516
3517 static int setup_msi_irq(struct pci_dev *dev, struct msi_desc *msidesc, int irq)
3518 {
3519         int ret;
3520         struct msi_msg msg;
3521
3522         ret = msi_compose_msg(dev, irq, &msg, -1);
3523         if (ret < 0)
3524                 return ret;
3525
3526         set_irq_msi(irq, msidesc);
3527         write_msi_msg(irq, &msg);
3528
3529         if (irq_remapped(irq)) {
3530                 struct irq_desc *desc = irq_to_desc(irq);
3531                 /*
3532                  * irq migration in process context
3533                  */
3534                 desc->status |= IRQ_MOVE_PCNTXT;
3535                 set_irq_chip_and_handler_name(irq, &msi_ir_chip, handle_edge_irq, "edge");
3536         } else
3537                 set_irq_chip_and_handler_name(irq, &msi_chip, handle_edge_irq, "edge");
3538
3539         dev_printk(KERN_DEBUG, &dev->dev, "irq %d for MSI/MSI-X\n", irq);
3540
3541         return 0;
3542 }
3543
3544 int arch_setup_msi_irqs(struct pci_dev *dev, int nvec, int type)
3545 {
3546         unsigned int irq;
3547         int ret, sub_handle;
3548         struct msi_desc *msidesc;
3549         unsigned int irq_want;
3550         struct intel_iommu *iommu = NULL;
3551         int index = 0;
3552         int node;
3553
3554         /* x86 doesn't support multiple MSI yet */
3555         if (type == PCI_CAP_ID_MSI && nvec > 1)
3556                 return 1;
3557
3558         node = dev_to_node(&dev->dev);
3559         irq_want = nr_irqs_gsi;
3560         sub_handle = 0;
3561         list_for_each_entry(msidesc, &dev->msi_list, list) {
3562                 irq = create_irq_nr(irq_want, node);
3563                 if (irq == 0)
3564                         return -1;
3565                 irq_want = irq + 1;
3566                 if (!intr_remapping_enabled)
3567                         goto no_ir;
3568
3569                 if (!sub_handle) {
3570                         /*
3571                          * allocate the consecutive block of IRTE's
3572                          * for 'nvec'
3573                          */
3574                         index = msi_alloc_irte(dev, irq, nvec);
3575                         if (index < 0) {
3576                                 ret = index;
3577                                 goto error;
3578                         }
3579                 } else {
3580                         iommu = map_dev_to_ir(dev);
3581                         if (!iommu) {
3582                                 ret = -ENOENT;
3583                                 goto error;
3584                         }
3585                         /*
3586                          * setup the mapping between the irq and the IRTE
3587                          * base index, the sub_handle pointing to the
3588                          * appropriate interrupt remap table entry.
3589                          */
3590                         set_irte_irq(irq, iommu, index, sub_handle);
3591                 }
3592 no_ir:
3593                 ret = setup_msi_irq(dev, msidesc, irq);
3594                 if (ret < 0)
3595                         goto error;
3596                 sub_handle++;
3597         }
3598         return 0;
3599
3600 error:
3601         destroy_irq(irq);
3602         return ret;
3603 }
3604
3605 void arch_teardown_msi_irq(unsigned int irq)
3606 {
3607         destroy_irq(irq);
3608 }
3609
3610 #if defined (CONFIG_DMAR) || defined (CONFIG_INTR_REMAP)
3611 #ifdef CONFIG_SMP
3612 static int dmar_msi_set_affinity(unsigned int irq, const struct cpumask *mask)
3613 {
3614         struct irq_desc *desc = irq_to_desc(irq);
3615         struct irq_cfg *cfg;
3616         struct msi_msg msg;
3617         unsigned int dest;
3618
3619         if (set_desc_affinity(desc, mask, &dest))
3620                 return -1;
3621
3622         cfg = desc->chip_data;
3623
3624         dmar_msi_read(irq, &msg);
3625
3626         msg.data &= ~MSI_DATA_VECTOR_MASK;
3627         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3628         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3629         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3630
3631         dmar_msi_write(irq, &msg);
3632
3633         return 0;
3634 }
3635
3636 #endif /* CONFIG_SMP */
3637
3638 static struct irq_chip dmar_msi_type = {
3639         .name = "DMAR_MSI",
3640         .unmask = dmar_msi_unmask,
3641         .mask = dmar_msi_mask,
3642         .ack = ack_apic_edge,
3643 #ifdef CONFIG_SMP
3644         .set_affinity = dmar_msi_set_affinity,
3645 #endif
3646         .retrigger = ioapic_retrigger_irq,
3647 };
3648
3649 int arch_setup_dmar_msi(unsigned int irq)
3650 {
3651         int ret;
3652         struct msi_msg msg;
3653
3654         ret = msi_compose_msg(NULL, irq, &msg, -1);
3655         if (ret < 0)
3656                 return ret;
3657         dmar_msi_write(irq, &msg);
3658         set_irq_chip_and_handler_name(irq, &dmar_msi_type, handle_edge_irq,
3659                 "edge");
3660         return 0;
3661 }
3662 #endif
3663
3664 #ifdef CONFIG_HPET_TIMER
3665
3666 #ifdef CONFIG_SMP
3667 static int hpet_msi_set_affinity(unsigned int irq, const struct cpumask *mask)
3668 {
3669         struct irq_desc *desc = irq_to_desc(irq);
3670         struct irq_cfg *cfg;
3671         struct msi_msg msg;
3672         unsigned int dest;
3673
3674         if (set_desc_affinity(desc, mask, &dest))
3675                 return -1;
3676
3677         cfg = desc->chip_data;
3678
3679         hpet_msi_read(irq, &msg);
3680
3681         msg.data &= ~MSI_DATA_VECTOR_MASK;
3682         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3683         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3684         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3685
3686         hpet_msi_write(irq, &msg);
3687
3688         return 0;
3689 }
3690
3691 #endif /* CONFIG_SMP */
3692
3693 static struct irq_chip ir_hpet_msi_type = {
3694         .name = "IR-HPET_MSI",
3695         .unmask = hpet_msi_unmask,
3696         .mask = hpet_msi_mask,
3697 #ifdef CONFIG_INTR_REMAP
3698         .ack = ir_ack_apic_edge,
3699 #ifdef CONFIG_SMP
3700         .set_affinity = ir_set_msi_irq_affinity,
3701 #endif
3702 #endif
3703         .retrigger = ioapic_retrigger_irq,
3704 };
3705
3706 static struct irq_chip hpet_msi_type = {
3707         .name = "HPET_MSI",
3708         .unmask = hpet_msi_unmask,
3709         .mask = hpet_msi_mask,
3710         .ack = ack_apic_edge,
3711 #ifdef CONFIG_SMP
3712         .set_affinity = hpet_msi_set_affinity,
3713 #endif
3714         .retrigger = ioapic_retrigger_irq,
3715 };
3716
3717 int arch_setup_hpet_msi(unsigned int irq, unsigned int id)
3718 {
3719         int ret;
3720         struct msi_msg msg;
3721         struct irq_desc *desc = irq_to_desc(irq);
3722
3723         if (intr_remapping_enabled) {
3724                 struct intel_iommu *iommu = map_hpet_to_ir(id);
3725                 int index;
3726
3727                 if (!iommu)
3728                         return -1;
3729
3730                 index = alloc_irte(iommu, irq, 1);
3731                 if (index < 0)
3732                         return -1;
3733         }
3734
3735         ret = msi_compose_msg(NULL, irq, &msg, id);
3736         if (ret < 0)
3737                 return ret;
3738
3739         hpet_msi_write(irq, &msg);
3740         desc->status |= IRQ_MOVE_PCNTXT;
3741         if (irq_remapped(irq))
3742                 set_irq_chip_and_handler_name(irq, &ir_hpet_msi_type,
3743                                               handle_edge_irq, "edge");
3744         else
3745                 set_irq_chip_and_handler_name(irq, &hpet_msi_type,
3746                                               handle_edge_irq, "edge");
3747
3748         return 0;
3749 }
3750 #endif
3751
3752 #endif /* CONFIG_PCI_MSI */
3753 /*
3754  * Hypertransport interrupt support
3755  */
3756 #ifdef CONFIG_HT_IRQ
3757
3758 #ifdef CONFIG_SMP
3759
3760 static void target_ht_irq(unsigned int irq, unsigned int dest, u8 vector)
3761 {
3762         struct ht_irq_msg msg;
3763         fetch_ht_irq_msg(irq, &msg);
3764
3765         msg.address_lo &= ~(HT_IRQ_LOW_VECTOR_MASK | HT_IRQ_LOW_DEST_ID_MASK);
3766         msg.address_hi &= ~(HT_IRQ_HIGH_DEST_ID_MASK);
3767
3768         msg.address_lo |= HT_IRQ_LOW_VECTOR(vector) | HT_IRQ_LOW_DEST_ID(dest);
3769         msg.address_hi |= HT_IRQ_HIGH_DEST_ID(dest);
3770
3771         write_ht_irq_msg(irq, &msg);
3772 }
3773
3774 static int set_ht_irq_affinity(unsigned int irq, const struct cpumask *mask)
3775 {
3776         struct irq_desc *desc = irq_to_desc(irq);
3777         struct irq_cfg *cfg;
3778         unsigned int dest;
3779
3780         if (set_desc_affinity(desc, mask, &dest))
3781                 return -1;
3782
3783         cfg = desc->chip_data;
3784
3785         target_ht_irq(irq, dest, cfg->vector);
3786
3787         return 0;
3788 }
3789
3790 #endif
3791
3792 static struct irq_chip ht_irq_chip = {
3793         .name           = "PCI-HT",
3794         .mask           = mask_ht_irq,
3795         .unmask         = unmask_ht_irq,
3796         .ack            = ack_apic_edge,
3797 #ifdef CONFIG_SMP
3798         .set_affinity   = set_ht_irq_affinity,
3799 #endif
3800         .retrigger      = ioapic_retrigger_irq,
3801 };
3802
3803 int arch_setup_ht_irq(unsigned int irq, struct pci_dev *dev)
3804 {
3805         struct irq_cfg *cfg;
3806         int err;
3807
3808         if (disable_apic)
3809                 return -ENXIO;
3810
3811         cfg = irq_cfg(irq);
3812         err = assign_irq_vector(irq, cfg, apic->target_cpus());
3813         if (!err) {
3814                 struct ht_irq_msg msg;
3815                 unsigned dest;
3816
3817                 dest = apic->cpu_mask_to_apicid_and(cfg->domain,
3818                                                     apic->target_cpus());
3819
3820                 msg.address_hi = HT_IRQ_HIGH_DEST_ID(dest);
3821
3822                 msg.address_lo =
3823                         HT_IRQ_LOW_BASE |
3824                         HT_IRQ_LOW_DEST_ID(dest) |
3825                         HT_IRQ_LOW_VECTOR(cfg->vector) |
3826                         ((apic->irq_dest_mode == 0) ?
3827                                 HT_IRQ_LOW_DM_PHYSICAL :
3828                                 HT_IRQ_LOW_DM_LOGICAL) |
3829                         HT_IRQ_LOW_RQEOI_EDGE |
3830                         ((apic->irq_delivery_mode != dest_LowestPrio) ?
3831                                 HT_IRQ_LOW_MT_FIXED :
3832                                 HT_IRQ_LOW_MT_ARBITRATED) |
3833                         HT_IRQ_LOW_IRQ_MASKED;
3834
3835                 write_ht_irq_msg(irq, &msg);
3836
3837                 set_irq_chip_and_handler_name(irq, &ht_irq_chip,
3838                                               handle_edge_irq, "edge");
3839
3840                 dev_printk(KERN_DEBUG, &dev->dev, "irq %d for HT\n", irq);
3841         }
3842         return err;
3843 }
3844 #endif /* CONFIG_HT_IRQ */
3845
3846 int __init io_apic_get_redir_entries (int ioapic)
3847 {
3848         union IO_APIC_reg_01    reg_01;
3849         unsigned long flags;
3850
3851         raw_spin_lock_irqsave(&ioapic_lock, flags);
3852         reg_01.raw = io_apic_read(ioapic, 1);
3853         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3854
3855         return reg_01.bits.entries;
3856 }
3857
3858 void __init probe_nr_irqs_gsi(void)
3859 {
3860         int nr = 0;
3861
3862         nr = acpi_probe_gsi();
3863         if (nr > nr_irqs_gsi) {
3864                 nr_irqs_gsi = nr;
3865         } else {
3866                 /* for acpi=off or acpi is not compiled in */
3867                 int idx;
3868
3869                 nr = 0;
3870                 for (idx = 0; idx < nr_ioapics; idx++)
3871                         nr += io_apic_get_redir_entries(idx) + 1;
3872
3873                 if (nr > nr_irqs_gsi)
3874                         nr_irqs_gsi = nr;
3875         }
3876
3877         printk(KERN_DEBUG "nr_irqs_gsi: %d\n", nr_irqs_gsi);
3878 }
3879
3880 static int __io_apic_set_pci_routing(struct device *dev, int irq,
3881                                 struct io_apic_irq_attr *irq_attr)
3882 {
3883         struct irq_desc *desc;
3884         struct irq_cfg *cfg;
3885         int node;
3886         int ioapic, pin;
3887         int trigger, polarity;
3888
3889         ioapic = irq_attr->ioapic;
3890         if (!IO_APIC_IRQ(irq)) {
3891                 apic_printk(APIC_QUIET,KERN_ERR "IOAPIC[%d]: Invalid reference to IRQ 0\n",
3892                         ioapic);
3893                 return -EINVAL;
3894         }
3895
3896         if (dev)
3897                 node = dev_to_node(dev);
3898         else
3899                 node = cpu_to_node(boot_cpu_id);
3900
3901         desc = irq_to_desc_alloc_node(irq, node);
3902         if (!desc) {
3903                 printk(KERN_INFO "can not get irq_desc %d\n", irq);
3904                 return 0;
3905         }
3906
3907         pin = irq_attr->ioapic_pin;
3908         trigger = irq_attr->trigger;
3909         polarity = irq_attr->polarity;
3910
3911         /*
3912          * IRQs < 16 are already in the irq_2_pin[] map
3913          */
3914         if (irq >= legacy_pic->nr_legacy_irqs) {
3915                 cfg = desc->chip_data;
3916                 if (add_pin_to_irq_node_nopanic(cfg, node, ioapic, pin)) {
3917                         printk(KERN_INFO "can not add pin %d for irq %d\n",
3918                                 pin, irq);
3919                         return 0;
3920                 }
3921         }
3922
3923         setup_IO_APIC_irq(ioapic, pin, irq, desc, trigger, polarity);
3924
3925         return 0;
3926 }
3927
3928 int io_apic_set_pci_routing(struct device *dev, int irq,
3929                                 struct io_apic_irq_attr *irq_attr)
3930 {
3931         int ioapic, pin;
3932         /*
3933          * Avoid pin reprogramming.  PRTs typically include entries
3934          * with redundant pin->gsi mappings (but unique PCI devices);
3935          * we only program the IOAPIC on the first.
3936          */
3937         ioapic = irq_attr->ioapic;
3938         pin = irq_attr->ioapic_pin;
3939         if (test_bit(pin, mp_ioapic_routing[ioapic].pin_programmed)) {
3940                 pr_debug("Pin %d-%d already programmed\n",
3941                          mp_ioapics[ioapic].apicid, pin);
3942                 return 0;
3943         }
3944         set_bit(pin, mp_ioapic_routing[ioapic].pin_programmed);
3945
3946         return __io_apic_set_pci_routing(dev, irq, irq_attr);
3947 }
3948
3949 u8 __init io_apic_unique_id(u8 id)
3950 {
3951 #ifdef CONFIG_X86_32
3952         if ((boot_cpu_data.x86_vendor == X86_VENDOR_INTEL) &&
3953             !APIC_XAPIC(apic_version[boot_cpu_physical_apicid]))
3954                 return io_apic_get_unique_id(nr_ioapics, id);
3955         else
3956                 return id;
3957 #else
3958         int i;
3959         DECLARE_BITMAP(used, 256);
3960
3961         bitmap_zero(used, 256);
3962         for (i = 0; i < nr_ioapics; i++) {
3963                 struct mpc_ioapic *ia = &mp_ioapics[i];
3964                 __set_bit(ia->apicid, used);
3965         }
3966         if (!test_bit(id, used))
3967                 return id;
3968         return find_first_zero_bit(used, 256);
3969 #endif
3970 }
3971
3972 #ifdef CONFIG_X86_32
3973 int __init io_apic_get_unique_id(int ioapic, int apic_id)
3974 {
3975         union IO_APIC_reg_00 reg_00;
3976         static physid_mask_t apic_id_map = PHYSID_MASK_NONE;
3977         physid_mask_t tmp;
3978         unsigned long flags;
3979         int i = 0;
3980
3981         /*
3982          * The P4 platform supports up to 256 APIC IDs on two separate APIC
3983          * buses (one for LAPICs, one for IOAPICs), where predecessors only
3984          * supports up to 16 on one shared APIC bus.
3985          *
3986          * TBD: Expand LAPIC/IOAPIC support on P4-class systems to take full
3987          *      advantage of new APIC bus architecture.
3988          */
3989
3990         if (physids_empty(apic_id_map))
3991                 apic->ioapic_phys_id_map(&phys_cpu_present_map, &apic_id_map);
3992
3993         raw_spin_lock_irqsave(&ioapic_lock, flags);
3994         reg_00.raw = io_apic_read(ioapic, 0);
3995         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3996
3997         if (apic_id >= get_physical_broadcast()) {
3998                 printk(KERN_WARNING "IOAPIC[%d]: Invalid apic_id %d, trying "
3999                         "%d\n", ioapic, apic_id, reg_00.bits.ID);
4000                 apic_id = reg_00.bits.ID;
4001         }
4002
4003         /*
4004          * Every APIC in a system must have a unique ID or we get lots of nice
4005          * 'stuck on smp_invalidate_needed IPI wait' messages.
4006          */
4007         if (apic->check_apicid_used(&apic_id_map, apic_id)) {
4008
4009                 for (i = 0; i < get_physical_broadcast(); i++) {
4010                         if (!apic->check_apicid_used(&apic_id_map, i))
4011                                 break;
4012                 }
4013
4014                 if (i == get_physical_broadcast())
4015                         panic("Max apic_id exceeded!\n");
4016
4017                 printk(KERN_WARNING "IOAPIC[%d]: apic_id %d already used, "
4018                         "trying %d\n", ioapic, apic_id, i);
4019
4020                 apic_id = i;
4021         }
4022
4023         apic->apicid_to_cpu_present(apic_id, &tmp);
4024         physids_or(apic_id_map, apic_id_map, tmp);
4025
4026         if (reg_00.bits.ID != apic_id) {
4027                 reg_00.bits.ID = apic_id;
4028
4029                 raw_spin_lock_irqsave(&ioapic_lock, flags);
4030                 io_apic_write(ioapic, 0, reg_00.raw);
4031                 reg_00.raw = io_apic_read(ioapic, 0);
4032                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
4033
4034                 /* Sanity check */
4035                 if (reg_00.bits.ID != apic_id) {
4036                         printk("IOAPIC[%d]: Unable to change apic_id!\n", ioapic);
4037                         return -1;
4038                 }
4039         }
4040
4041         apic_printk(APIC_VERBOSE, KERN_INFO
4042                         "IOAPIC[%d]: Assigned apic_id %d\n", ioapic, apic_id);
4043
4044         return apic_id;
4045 }
4046 #endif
4047
4048 int __init io_apic_get_version(int ioapic)
4049 {
4050         union IO_APIC_reg_01    reg_01;
4051         unsigned long flags;
4052
4053         raw_spin_lock_irqsave(&ioapic_lock, flags);
4054         reg_01.raw = io_apic_read(ioapic, 1);
4055         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
4056
4057         return reg_01.bits.version;
4058 }
4059
4060 int acpi_get_override_irq(int bus_irq, int *trigger, int *polarity)
4061 {
4062         int i;
4063
4064         if (skip_ioapic_setup)
4065                 return -1;
4066
4067         for (i = 0; i < mp_irq_entries; i++)
4068                 if (mp_irqs[i].irqtype == mp_INT &&
4069                     mp_irqs[i].srcbusirq == bus_irq)
4070                         break;
4071         if (i >= mp_irq_entries)
4072                 return -1;
4073
4074         *trigger = irq_trigger(i);
4075         *polarity = irq_polarity(i);
4076         return 0;
4077 }
4078
4079 /*
4080  * This function currently is only a helper for the i386 smp boot process where
4081  * we need to reprogram the ioredtbls to cater for the cpus which have come online
4082  * so mask in all cases should simply be apic->target_cpus()
4083  */
4084 #ifdef CONFIG_SMP
4085 void __init setup_ioapic_dest(void)
4086 {
4087         int pin, ioapic = 0, irq, irq_entry;
4088         struct irq_desc *desc;
4089         const struct cpumask *mask;
4090
4091         if (skip_ioapic_setup == 1)
4092                 return;
4093
4094 #ifdef CONFIG_ACPI
4095         if (!acpi_disabled && acpi_ioapic) {
4096                 ioapic = mp_find_ioapic(0);
4097                 if (ioapic < 0)
4098                         ioapic = 0;
4099         }
4100 #endif
4101
4102         for (pin = 0; pin < nr_ioapic_registers[ioapic]; pin++) {
4103                 irq_entry = find_irq_entry(ioapic, pin, mp_INT);
4104                 if (irq_entry == -1)
4105                         continue;
4106                 irq = pin_2_irq(irq_entry, ioapic, pin);
4107
4108                 desc = irq_to_desc(irq);
4109
4110                 /*
4111                  * Honour affinities which have been set in early boot
4112                  */
4113                 if (desc->status &
4114                     (IRQ_NO_BALANCING | IRQ_AFFINITY_SET))
4115                         mask = desc->affinity;
4116                 else
4117                         mask = apic->target_cpus();
4118
4119                 if (intr_remapping_enabled)
4120                         set_ir_ioapic_affinity_irq_desc(desc, mask);
4121                 else
4122                         set_ioapic_affinity_irq_desc(desc, mask);
4123         }
4124
4125 }
4126 #endif
4127
4128 #define IOAPIC_RESOURCE_NAME_SIZE 11
4129
4130 static struct resource *ioapic_resources;
4131
4132 static struct resource * __init ioapic_setup_resources(int nr_ioapics)
4133 {
4134         unsigned long n;
4135         struct resource *res;
4136         char *mem;
4137         int i;
4138
4139         if (nr_ioapics <= 0)
4140                 return NULL;
4141
4142         n = IOAPIC_RESOURCE_NAME_SIZE + sizeof(struct resource);
4143         n *= nr_ioapics;
4144
4145         mem = alloc_bootmem(n);
4146         res = (void *)mem;
4147
4148         mem += sizeof(struct resource) * nr_ioapics;
4149
4150         for (i = 0; i < nr_ioapics; i++) {
4151                 res[i].name = mem;
4152                 res[i].flags = IORESOURCE_MEM | IORESOURCE_BUSY;
4153                 snprintf(mem, IOAPIC_RESOURCE_NAME_SIZE, "IOAPIC %u", i);
4154                 mem += IOAPIC_RESOURCE_NAME_SIZE;
4155         }
4156
4157         ioapic_resources = res;
4158
4159         return res;
4160 }
4161
4162 void __init ioapic_init_mappings(void)
4163 {
4164         unsigned long ioapic_phys, idx = FIX_IO_APIC_BASE_0;
4165         struct resource *ioapic_res;
4166         int i;
4167
4168         ioapic_res = ioapic_setup_resources(nr_ioapics);
4169         for (i = 0; i < nr_ioapics; i++) {
4170                 if (smp_found_config) {
4171                         ioapic_phys = mp_ioapics[i].apicaddr;
4172 #ifdef CONFIG_X86_32
4173                         if (!ioapic_phys) {
4174                                 printk(KERN_ERR
4175                                        "WARNING: bogus zero IO-APIC "
4176                                        "address found in MPTABLE, "
4177                                        "disabling IO/APIC support!\n");
4178                                 smp_found_config = 0;
4179                                 skip_ioapic_setup = 1;
4180                                 goto fake_ioapic_page;
4181                         }
4182 #endif
4183                 } else {
4184 #ifdef CONFIG_X86_32
4185 fake_ioapic_page:
4186 #endif
4187                         ioapic_phys = (unsigned long)alloc_bootmem_pages(PAGE_SIZE);
4188                         ioapic_phys = __pa(ioapic_phys);
4189                 }
4190                 set_fixmap_nocache(idx, ioapic_phys);
4191                 apic_printk(APIC_VERBOSE, "mapped IOAPIC to %08lx (%08lx)\n",
4192                         __fix_to_virt(idx) + (ioapic_phys & ~PAGE_MASK),
4193                         ioapic_phys);
4194                 idx++;
4195
4196                 ioapic_res->start = ioapic_phys;
4197                 ioapic_res->end = ioapic_phys + IO_APIC_SLOT_SIZE - 1;
4198                 ioapic_res++;
4199         }
4200 }
4201
4202 void __init ioapic_insert_resources(void)
4203 {
4204         int i;
4205         struct resource *r = ioapic_resources;
4206
4207         if (!r) {
4208                 if (nr_ioapics > 0)
4209                         printk(KERN_ERR
4210                                 "IO APIC resources couldn't be allocated.\n");
4211                 return;
4212         }
4213
4214         for (i = 0; i < nr_ioapics; i++) {
4215                 insert_resource(&iomem_resource, r);
4216                 r++;
4217         }
4218 }
4219
4220 int mp_find_ioapic(int gsi)
4221 {
4222         int i = 0;
4223
4224         /* Find the IOAPIC that manages this GSI. */
4225         for (i = 0; i < nr_ioapics; i++) {
4226                 if ((gsi >= mp_gsi_routing[i].gsi_base)
4227                     && (gsi <= mp_gsi_routing[i].gsi_end))
4228                         return i;
4229         }
4230
4231         printk(KERN_ERR "ERROR: Unable to locate IOAPIC for GSI %d\n", gsi);
4232         return -1;
4233 }
4234
4235 int mp_find_ioapic_pin(int ioapic, int gsi)
4236 {
4237         if (WARN_ON(ioapic == -1))
4238                 return -1;
4239         if (WARN_ON(gsi > mp_gsi_routing[ioapic].gsi_end))
4240                 return -1;
4241
4242         return gsi - mp_gsi_routing[ioapic].gsi_base;
4243 }
4244
4245 static int bad_ioapic(unsigned long address)
4246 {
4247         if (nr_ioapics >= MAX_IO_APICS) {
4248                 printk(KERN_WARNING "WARING: Max # of I/O APICs (%d) exceeded "
4249                        "(found %d), skipping\n", MAX_IO_APICS, nr_ioapics);
4250                 return 1;
4251         }
4252         if (!address) {
4253                 printk(KERN_WARNING "WARNING: Bogus (zero) I/O APIC address"
4254                        " found in table, skipping!\n");
4255                 return 1;
4256         }
4257         return 0;
4258 }
4259
4260 void __init mp_register_ioapic(int id, u32 address, u32 gsi_base)
4261 {
4262         int idx = 0;
4263
4264         if (bad_ioapic(address))
4265                 return;
4266
4267         idx = nr_ioapics;
4268
4269         mp_ioapics[idx].type = MP_IOAPIC;
4270         mp_ioapics[idx].flags = MPC_APIC_USABLE;
4271         mp_ioapics[idx].apicaddr = address;
4272
4273         set_fixmap_nocache(FIX_IO_APIC_BASE_0 + idx, address);
4274         mp_ioapics[idx].apicid = io_apic_unique_id(id);
4275         mp_ioapics[idx].apicver = io_apic_get_version(idx);
4276
4277         /*
4278          * Build basic GSI lookup table to facilitate gsi->io_apic lookups
4279          * and to prevent reprogramming of IOAPIC pins (PCI GSIs).
4280          */
4281         mp_gsi_routing[idx].gsi_base = gsi_base;
4282         mp_gsi_routing[idx].gsi_end = gsi_base +
4283             io_apic_get_redir_entries(idx);
4284
4285         printk(KERN_INFO "IOAPIC[%d]: apic_id %d, version %d, address 0x%x, "
4286                "GSI %d-%d\n", idx, mp_ioapics[idx].apicid,
4287                mp_ioapics[idx].apicver, mp_ioapics[idx].apicaddr,
4288                mp_gsi_routing[idx].gsi_base, mp_gsi_routing[idx].gsi_end);
4289
4290         nr_ioapics++;
4291 }
4292
4293 /* Enable IOAPIC early just for system timer */
4294 void __init pre_init_apic_IRQ0(void)
4295 {
4296         struct irq_cfg *cfg;
4297         struct irq_desc *desc;
4298
4299         printk(KERN_INFO "Early APIC setup for system timer0\n");
4300 #ifndef CONFIG_SMP
4301         phys_cpu_present_map = physid_mask_of_physid(boot_cpu_physical_apicid);
4302 #endif
4303         desc = irq_to_desc_alloc_node(0, 0);
4304
4305         setup_local_APIC();
4306
4307         cfg = irq_cfg(0);
4308         add_pin_to_irq_node(cfg, 0, 0, 0);
4309         set_irq_chip_and_handler_name(0, &ioapic_chip, handle_edge_irq, "edge");
4310
4311         setup_IO_APIC_irq(0, 0, 0, desc, 0, 0);
4312 }