]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/x86/mm/pageattr.c
Merge remote-tracking branch 'origin/x86/mm' into x86/mm2
[karo-tx-linux.git] / arch / x86 / mm / pageattr.c
1 /*
2  * Copyright 2002 Andi Kleen, SuSE Labs.
3  * Thanks to Ben LaHaise for precious feedback.
4  */
5 #include <linux/highmem.h>
6 #include <linux/bootmem.h>
7 #include <linux/module.h>
8 #include <linux/sched.h>
9 #include <linux/mm.h>
10 #include <linux/interrupt.h>
11 #include <linux/seq_file.h>
12 #include <linux/debugfs.h>
13 #include <linux/pfn.h>
14 #include <linux/percpu.h>
15 #include <linux/gfp.h>
16 #include <linux/pci.h>
17
18 #include <asm/e820.h>
19 #include <asm/processor.h>
20 #include <asm/tlbflush.h>
21 #include <asm/sections.h>
22 #include <asm/setup.h>
23 #include <asm/uaccess.h>
24 #include <asm/pgalloc.h>
25 #include <asm/proto.h>
26 #include <asm/pat.h>
27
28 /*
29  * The current flushing context - we pass it instead of 5 arguments:
30  */
31 struct cpa_data {
32         unsigned long   *vaddr;
33         pgprot_t        mask_set;
34         pgprot_t        mask_clr;
35         int             numpages;
36         int             flags;
37         unsigned long   pfn;
38         unsigned        force_split : 1;
39         int             curpage;
40         struct page     **pages;
41 };
42
43 /*
44  * Serialize cpa() (for !DEBUG_PAGEALLOC which uses large identity mappings)
45  * using cpa_lock. So that we don't allow any other cpu, with stale large tlb
46  * entries change the page attribute in parallel to some other cpu
47  * splitting a large page entry along with changing the attribute.
48  */
49 static DEFINE_SPINLOCK(cpa_lock);
50
51 #define CPA_FLUSHTLB 1
52 #define CPA_ARRAY 2
53 #define CPA_PAGES_ARRAY 4
54
55 #ifdef CONFIG_PROC_FS
56 static unsigned long direct_pages_count[PG_LEVEL_NUM];
57
58 void update_page_count(int level, unsigned long pages)
59 {
60         /* Protect against CPA */
61         spin_lock(&pgd_lock);
62         direct_pages_count[level] += pages;
63         spin_unlock(&pgd_lock);
64 }
65
66 static void split_page_count(int level)
67 {
68         direct_pages_count[level]--;
69         direct_pages_count[level - 1] += PTRS_PER_PTE;
70 }
71
72 void arch_report_meminfo(struct seq_file *m)
73 {
74         seq_printf(m, "DirectMap4k:    %8lu kB\n",
75                         direct_pages_count[PG_LEVEL_4K] << 2);
76 #if defined(CONFIG_X86_64) || defined(CONFIG_X86_PAE)
77         seq_printf(m, "DirectMap2M:    %8lu kB\n",
78                         direct_pages_count[PG_LEVEL_2M] << 11);
79 #else
80         seq_printf(m, "DirectMap4M:    %8lu kB\n",
81                         direct_pages_count[PG_LEVEL_2M] << 12);
82 #endif
83 #ifdef CONFIG_X86_64
84         if (direct_gbpages)
85                 seq_printf(m, "DirectMap1G:    %8lu kB\n",
86                         direct_pages_count[PG_LEVEL_1G] << 20);
87 #endif
88 }
89 #else
90 static inline void split_page_count(int level) { }
91 #endif
92
93 #ifdef CONFIG_X86_64
94
95 static inline unsigned long highmap_start_pfn(void)
96 {
97         return __pa_symbol(_text) >> PAGE_SHIFT;
98 }
99
100 static inline unsigned long highmap_end_pfn(void)
101 {
102         return __pa_symbol(roundup(_brk_end, PMD_SIZE)) >> PAGE_SHIFT;
103 }
104
105 #endif
106
107 #ifdef CONFIG_DEBUG_PAGEALLOC
108 # define debug_pagealloc 1
109 #else
110 # define debug_pagealloc 0
111 #endif
112
113 static inline int
114 within(unsigned long addr, unsigned long start, unsigned long end)
115 {
116         return addr >= start && addr < end;
117 }
118
119 /*
120  * Flushing functions
121  */
122
123 /**
124  * clflush_cache_range - flush a cache range with clflush
125  * @vaddr:      virtual start address
126  * @size:       number of bytes to flush
127  *
128  * clflush is an unordered instruction which needs fencing with mfence
129  * to avoid ordering issues.
130  */
131 void clflush_cache_range(void *vaddr, unsigned int size)
132 {
133         void *vend = vaddr + size - 1;
134
135         mb();
136
137         for (; vaddr < vend; vaddr += boot_cpu_data.x86_clflush_size)
138                 clflush(vaddr);
139         /*
140          * Flush any possible final partial cacheline:
141          */
142         clflush(vend);
143
144         mb();
145 }
146 EXPORT_SYMBOL_GPL(clflush_cache_range);
147
148 static void __cpa_flush_all(void *arg)
149 {
150         unsigned long cache = (unsigned long)arg;
151
152         /*
153          * Flush all to work around Errata in early athlons regarding
154          * large page flushing.
155          */
156         __flush_tlb_all();
157
158         if (cache && boot_cpu_data.x86 >= 4)
159                 wbinvd();
160 }
161
162 static void cpa_flush_all(unsigned long cache)
163 {
164         BUG_ON(irqs_disabled());
165
166         on_each_cpu(__cpa_flush_all, (void *) cache, 1);
167 }
168
169 static void __cpa_flush_range(void *arg)
170 {
171         /*
172          * We could optimize that further and do individual per page
173          * tlb invalidates for a low number of pages. Caveat: we must
174          * flush the high aliases on 64bit as well.
175          */
176         __flush_tlb_all();
177 }
178
179 static void cpa_flush_range(unsigned long start, int numpages, int cache)
180 {
181         unsigned int i, level;
182         unsigned long addr;
183
184         BUG_ON(irqs_disabled());
185         WARN_ON(PAGE_ALIGN(start) != start);
186
187         on_each_cpu(__cpa_flush_range, NULL, 1);
188
189         if (!cache)
190                 return;
191
192         /*
193          * We only need to flush on one CPU,
194          * clflush is a MESI-coherent instruction that
195          * will cause all other CPUs to flush the same
196          * cachelines:
197          */
198         for (i = 0, addr = start; i < numpages; i++, addr += PAGE_SIZE) {
199                 pte_t *pte = lookup_address(addr, &level);
200
201                 /*
202                  * Only flush present addresses:
203                  */
204                 if (pte && (pte_val(*pte) & _PAGE_PRESENT))
205                         clflush_cache_range((void *) addr, PAGE_SIZE);
206         }
207 }
208
209 static void cpa_flush_array(unsigned long *start, int numpages, int cache,
210                             int in_flags, struct page **pages)
211 {
212         unsigned int i, level;
213         unsigned long do_wbinvd = cache && numpages >= 1024; /* 4M threshold */
214
215         BUG_ON(irqs_disabled());
216
217         on_each_cpu(__cpa_flush_all, (void *) do_wbinvd, 1);
218
219         if (!cache || do_wbinvd)
220                 return;
221
222         /*
223          * We only need to flush on one CPU,
224          * clflush is a MESI-coherent instruction that
225          * will cause all other CPUs to flush the same
226          * cachelines:
227          */
228         for (i = 0; i < numpages; i++) {
229                 unsigned long addr;
230                 pte_t *pte;
231
232                 if (in_flags & CPA_PAGES_ARRAY)
233                         addr = (unsigned long)page_address(pages[i]);
234                 else
235                         addr = start[i];
236
237                 pte = lookup_address(addr, &level);
238
239                 /*
240                  * Only flush present addresses:
241                  */
242                 if (pte && (pte_val(*pte) & _PAGE_PRESENT))
243                         clflush_cache_range((void *)addr, PAGE_SIZE);
244         }
245 }
246
247 /*
248  * Certain areas of memory on x86 require very specific protection flags,
249  * for example the BIOS area or kernel text. Callers don't always get this
250  * right (again, ioremap() on BIOS memory is not uncommon) so this function
251  * checks and fixes these known static required protection bits.
252  */
253 static inline pgprot_t static_protections(pgprot_t prot, unsigned long address,
254                                    unsigned long pfn)
255 {
256         pgprot_t forbidden = __pgprot(0);
257
258         /*
259          * The BIOS area between 640k and 1Mb needs to be executable for
260          * PCI BIOS based config access (CONFIG_PCI_GOBIOS) support.
261          */
262 #ifdef CONFIG_PCI_BIOS
263         if (pcibios_enabled && within(pfn, BIOS_BEGIN >> PAGE_SHIFT, BIOS_END >> PAGE_SHIFT))
264                 pgprot_val(forbidden) |= _PAGE_NX;
265 #endif
266
267         /*
268          * The kernel text needs to be executable for obvious reasons
269          * Does not cover __inittext since that is gone later on. On
270          * 64bit we do not enforce !NX on the low mapping
271          */
272         if (within(address, (unsigned long)_text, (unsigned long)_etext))
273                 pgprot_val(forbidden) |= _PAGE_NX;
274
275         /*
276          * The .rodata section needs to be read-only. Using the pfn
277          * catches all aliases.
278          */
279         if (within(pfn, __pa_symbol(__start_rodata) >> PAGE_SHIFT,
280                    __pa_symbol(__end_rodata) >> PAGE_SHIFT))
281                 pgprot_val(forbidden) |= _PAGE_RW;
282
283 #if defined(CONFIG_X86_64) && defined(CONFIG_DEBUG_RODATA)
284         /*
285          * Once the kernel maps the text as RO (kernel_set_to_readonly is set),
286          * kernel text mappings for the large page aligned text, rodata sections
287          * will be always read-only. For the kernel identity mappings covering
288          * the holes caused by this alignment can be anything that user asks.
289          *
290          * This will preserve the large page mappings for kernel text/data
291          * at no extra cost.
292          */
293         if (kernel_set_to_readonly &&
294             within(address, (unsigned long)_text,
295                    (unsigned long)__end_rodata_hpage_align)) {
296                 unsigned int level;
297
298                 /*
299                  * Don't enforce the !RW mapping for the kernel text mapping,
300                  * if the current mapping is already using small page mapping.
301                  * No need to work hard to preserve large page mappings in this
302                  * case.
303                  *
304                  * This also fixes the Linux Xen paravirt guest boot failure
305                  * (because of unexpected read-only mappings for kernel identity
306                  * mappings). In this paravirt guest case, the kernel text
307                  * mapping and the kernel identity mapping share the same
308                  * page-table pages. Thus we can't really use different
309                  * protections for the kernel text and identity mappings. Also,
310                  * these shared mappings are made of small page mappings.
311                  * Thus this don't enforce !RW mapping for small page kernel
312                  * text mapping logic will help Linux Xen parvirt guest boot
313                  * as well.
314                  */
315                 if (lookup_address(address, &level) && (level != PG_LEVEL_4K))
316                         pgprot_val(forbidden) |= _PAGE_RW;
317         }
318 #endif
319
320         prot = __pgprot(pgprot_val(prot) & ~pgprot_val(forbidden));
321
322         return prot;
323 }
324
325 /*
326  * Lookup the page table entry for a virtual address. Return a pointer
327  * to the entry and the level of the mapping.
328  *
329  * Note: We return pud and pmd either when the entry is marked large
330  * or when the present bit is not set. Otherwise we would return a
331  * pointer to a nonexisting mapping.
332  */
333 pte_t *lookup_address(unsigned long address, unsigned int *level)
334 {
335         pgd_t *pgd = pgd_offset_k(address);
336         pud_t *pud;
337         pmd_t *pmd;
338
339         *level = PG_LEVEL_NONE;
340
341         if (pgd_none(*pgd))
342                 return NULL;
343
344         pud = pud_offset(pgd, address);
345         if (pud_none(*pud))
346                 return NULL;
347
348         *level = PG_LEVEL_1G;
349         if (pud_large(*pud) || !pud_present(*pud))
350                 return (pte_t *)pud;
351
352         pmd = pmd_offset(pud, address);
353         if (pmd_none(*pmd))
354                 return NULL;
355
356         *level = PG_LEVEL_2M;
357         if (pmd_large(*pmd) || !pmd_present(*pmd))
358                 return (pte_t *)pmd;
359
360         *level = PG_LEVEL_4K;
361
362         return pte_offset_kernel(pmd, address);
363 }
364 EXPORT_SYMBOL_GPL(lookup_address);
365
366 /*
367  * This is necessary because __pa() does not work on some
368  * kinds of memory, like vmalloc() or the alloc_remap()
369  * areas on 32-bit NUMA systems.  The percpu areas can
370  * end up in this kind of memory, for instance.
371  *
372  * This could be optimized, but it is only intended to be
373  * used at inititalization time, and keeping it
374  * unoptimized should increase the testing coverage for
375  * the more obscure platforms.
376  */
377 phys_addr_t slow_virt_to_phys(void *__virt_addr)
378 {
379         unsigned long virt_addr = (unsigned long)__virt_addr;
380         phys_addr_t phys_addr;
381         unsigned long offset;
382         enum pg_level level;
383         unsigned long psize;
384         unsigned long pmask;
385         pte_t *pte;
386
387         pte = lookup_address(virt_addr, &level);
388         BUG_ON(!pte);
389         psize = page_level_size(level);
390         pmask = page_level_mask(level);
391         offset = virt_addr & ~pmask;
392         phys_addr = pte_pfn(*pte) << PAGE_SHIFT;
393         return (phys_addr | offset);
394 }
395 EXPORT_SYMBOL_GPL(slow_virt_to_phys);
396
397 /*
398  * Set the new pmd in all the pgds we know about:
399  */
400 static void __set_pmd_pte(pte_t *kpte, unsigned long address, pte_t pte)
401 {
402         /* change init_mm */
403         set_pte_atomic(kpte, pte);
404 #ifdef CONFIG_X86_32
405         if (!SHARED_KERNEL_PMD) {
406                 struct page *page;
407
408                 list_for_each_entry(page, &pgd_list, lru) {
409                         pgd_t *pgd;
410                         pud_t *pud;
411                         pmd_t *pmd;
412
413                         pgd = (pgd_t *)page_address(page) + pgd_index(address);
414                         pud = pud_offset(pgd, address);
415                         pmd = pmd_offset(pud, address);
416                         set_pte_atomic((pte_t *)pmd, pte);
417                 }
418         }
419 #endif
420 }
421
422 static int
423 try_preserve_large_page(pte_t *kpte, unsigned long address,
424                         struct cpa_data *cpa)
425 {
426         unsigned long nextpage_addr, numpages, pmask, psize, addr, pfn;
427         pte_t new_pte, old_pte, *tmp;
428         pgprot_t old_prot, new_prot, req_prot;
429         int i, do_split = 1;
430         enum pg_level level;
431
432         if (cpa->force_split)
433                 return 1;
434
435         spin_lock(&pgd_lock);
436         /*
437          * Check for races, another CPU might have split this page
438          * up already:
439          */
440         tmp = lookup_address(address, &level);
441         if (tmp != kpte)
442                 goto out_unlock;
443
444         switch (level) {
445         case PG_LEVEL_2M:
446 #ifdef CONFIG_X86_64
447         case PG_LEVEL_1G:
448 #endif
449                 psize = page_level_size(level);
450                 pmask = page_level_mask(level);
451                 break;
452         default:
453                 do_split = -EINVAL;
454                 goto out_unlock;
455         }
456
457         /*
458          * Calculate the number of pages, which fit into this large
459          * page starting at address:
460          */
461         nextpage_addr = (address + psize) & pmask;
462         numpages = (nextpage_addr - address) >> PAGE_SHIFT;
463         if (numpages < cpa->numpages)
464                 cpa->numpages = numpages;
465
466         /*
467          * We are safe now. Check whether the new pgprot is the same:
468          */
469         old_pte = *kpte;
470         old_prot = new_prot = req_prot = pte_pgprot(old_pte);
471
472         pgprot_val(req_prot) &= ~pgprot_val(cpa->mask_clr);
473         pgprot_val(req_prot) |= pgprot_val(cpa->mask_set);
474
475         /*
476          * old_pte points to the large page base address. So we need
477          * to add the offset of the virtual address:
478          */
479         pfn = pte_pfn(old_pte) + ((address & (psize - 1)) >> PAGE_SHIFT);
480         cpa->pfn = pfn;
481
482         new_prot = static_protections(req_prot, address, pfn);
483
484         /*
485          * We need to check the full range, whether
486          * static_protection() requires a different pgprot for one of
487          * the pages in the range we try to preserve:
488          */
489         addr = address & pmask;
490         pfn = pte_pfn(old_pte);
491         for (i = 0; i < (psize >> PAGE_SHIFT); i++, addr += PAGE_SIZE, pfn++) {
492                 pgprot_t chk_prot = static_protections(req_prot, addr, pfn);
493
494                 if (pgprot_val(chk_prot) != pgprot_val(new_prot))
495                         goto out_unlock;
496         }
497
498         /*
499          * If there are no changes, return. maxpages has been updated
500          * above:
501          */
502         if (pgprot_val(new_prot) == pgprot_val(old_prot)) {
503                 do_split = 0;
504                 goto out_unlock;
505         }
506
507         /*
508          * We need to change the attributes. Check, whether we can
509          * change the large page in one go. We request a split, when
510          * the address is not aligned and the number of pages is
511          * smaller than the number of pages in the large page. Note
512          * that we limited the number of possible pages already to
513          * the number of pages in the large page.
514          */
515         if (address == (address & pmask) && cpa->numpages == (psize >> PAGE_SHIFT)) {
516                 /*
517                  * The address is aligned and the number of pages
518                  * covers the full page.
519                  */
520                 new_pte = pfn_pte(pte_pfn(old_pte), canon_pgprot(new_prot));
521                 __set_pmd_pte(kpte, address, new_pte);
522                 cpa->flags |= CPA_FLUSHTLB;
523                 do_split = 0;
524         }
525
526 out_unlock:
527         spin_unlock(&pgd_lock);
528
529         return do_split;
530 }
531
532 static int split_large_page(pte_t *kpte, unsigned long address)
533 {
534         unsigned long pfn, pfninc = 1;
535         unsigned int i, level;
536         pte_t *pbase, *tmp;
537         pgprot_t ref_prot;
538         struct page *base;
539
540         if (!debug_pagealloc)
541                 spin_unlock(&cpa_lock);
542         base = alloc_pages(GFP_KERNEL | __GFP_NOTRACK, 0);
543         if (!debug_pagealloc)
544                 spin_lock(&cpa_lock);
545         if (!base)
546                 return -ENOMEM;
547
548         spin_lock(&pgd_lock);
549         /*
550          * Check for races, another CPU might have split this page
551          * up for us already:
552          */
553         tmp = lookup_address(address, &level);
554         if (tmp != kpte)
555                 goto out_unlock;
556
557         pbase = (pte_t *)page_address(base);
558         paravirt_alloc_pte(&init_mm, page_to_pfn(base));
559         ref_prot = pte_pgprot(pte_clrhuge(*kpte));
560         /*
561          * If we ever want to utilize the PAT bit, we need to
562          * update this function to make sure it's converted from
563          * bit 12 to bit 7 when we cross from the 2MB level to
564          * the 4K level:
565          */
566         WARN_ON_ONCE(pgprot_val(ref_prot) & _PAGE_PAT_LARGE);
567
568 #ifdef CONFIG_X86_64
569         if (level == PG_LEVEL_1G) {
570                 pfninc = PMD_PAGE_SIZE >> PAGE_SHIFT;
571                 pgprot_val(ref_prot) |= _PAGE_PSE;
572         }
573 #endif
574
575         /*
576          * Get the target pfn from the original entry:
577          */
578         pfn = pte_pfn(*kpte);
579         for (i = 0; i < PTRS_PER_PTE; i++, pfn += pfninc)
580                 set_pte(&pbase[i], pfn_pte(pfn, ref_prot));
581
582         if (pfn_range_is_mapped(PFN_DOWN(__pa(address)),
583                                 PFN_DOWN(__pa(address)) + 1))
584                 split_page_count(level);
585
586         /*
587          * Install the new, split up pagetable.
588          *
589          * We use the standard kernel pagetable protections for the new
590          * pagetable protections, the actual ptes set above control the
591          * primary protection behavior:
592          */
593         __set_pmd_pte(kpte, address, mk_pte(base, __pgprot(_KERNPG_TABLE)));
594
595         /*
596          * Intel Atom errata AAH41 workaround.
597          *
598          * The real fix should be in hw or in a microcode update, but
599          * we also probabilistically try to reduce the window of having
600          * a large TLB mixed with 4K TLBs while instruction fetches are
601          * going on.
602          */
603         __flush_tlb_all();
604
605         base = NULL;
606
607 out_unlock:
608         /*
609          * If we dropped out via the lookup_address check under
610          * pgd_lock then stick the page back into the pool:
611          */
612         if (base)
613                 __free_page(base);
614         spin_unlock(&pgd_lock);
615
616         return 0;
617 }
618
619 static int __cpa_process_fault(struct cpa_data *cpa, unsigned long vaddr,
620                                int primary)
621 {
622         /*
623          * Ignore all non primary paths.
624          */
625         if (!primary)
626                 return 0;
627
628         /*
629          * Ignore the NULL PTE for kernel identity mapping, as it is expected
630          * to have holes.
631          * Also set numpages to '1' indicating that we processed cpa req for
632          * one virtual address page and its pfn. TBD: numpages can be set based
633          * on the initial value and the level returned by lookup_address().
634          */
635         if (within(vaddr, PAGE_OFFSET,
636                    PAGE_OFFSET + (max_pfn_mapped << PAGE_SHIFT))) {
637                 cpa->numpages = 1;
638                 cpa->pfn = __pa(vaddr) >> PAGE_SHIFT;
639                 return 0;
640         } else {
641                 WARN(1, KERN_WARNING "CPA: called for zero pte. "
642                         "vaddr = %lx cpa->vaddr = %lx\n", vaddr,
643                         *cpa->vaddr);
644
645                 return -EFAULT;
646         }
647 }
648
649 static int __change_page_attr(struct cpa_data *cpa, int primary)
650 {
651         unsigned long address;
652         int do_split, err;
653         unsigned int level;
654         pte_t *kpte, old_pte;
655
656         if (cpa->flags & CPA_PAGES_ARRAY) {
657                 struct page *page = cpa->pages[cpa->curpage];
658                 if (unlikely(PageHighMem(page)))
659                         return 0;
660                 address = (unsigned long)page_address(page);
661         } else if (cpa->flags & CPA_ARRAY)
662                 address = cpa->vaddr[cpa->curpage];
663         else
664                 address = *cpa->vaddr;
665 repeat:
666         kpte = lookup_address(address, &level);
667         if (!kpte)
668                 return __cpa_process_fault(cpa, address, primary);
669
670         old_pte = *kpte;
671         if (!pte_val(old_pte))
672                 return __cpa_process_fault(cpa, address, primary);
673
674         if (level == PG_LEVEL_4K) {
675                 pte_t new_pte;
676                 pgprot_t new_prot = pte_pgprot(old_pte);
677                 unsigned long pfn = pte_pfn(old_pte);
678
679                 pgprot_val(new_prot) &= ~pgprot_val(cpa->mask_clr);
680                 pgprot_val(new_prot) |= pgprot_val(cpa->mask_set);
681
682                 new_prot = static_protections(new_prot, address, pfn);
683
684                 /*
685                  * We need to keep the pfn from the existing PTE,
686                  * after all we're only going to change it's attributes
687                  * not the memory it points to
688                  */
689                 new_pte = pfn_pte(pfn, canon_pgprot(new_prot));
690                 cpa->pfn = pfn;
691                 /*
692                  * Do we really change anything ?
693                  */
694                 if (pte_val(old_pte) != pte_val(new_pte)) {
695                         set_pte_atomic(kpte, new_pte);
696                         cpa->flags |= CPA_FLUSHTLB;
697                 }
698                 cpa->numpages = 1;
699                 return 0;
700         }
701
702         /*
703          * Check, whether we can keep the large page intact
704          * and just change the pte:
705          */
706         do_split = try_preserve_large_page(kpte, address, cpa);
707         /*
708          * When the range fits into the existing large page,
709          * return. cp->numpages and cpa->tlbflush have been updated in
710          * try_large_page:
711          */
712         if (do_split <= 0)
713                 return do_split;
714
715         /*
716          * We have to split the large page:
717          */
718         err = split_large_page(kpte, address);
719         if (!err) {
720                 /*
721                  * Do a global flush tlb after splitting the large page
722                  * and before we do the actual change page attribute in the PTE.
723                  *
724                  * With out this, we violate the TLB application note, that says
725                  * "The TLBs may contain both ordinary and large-page
726                  *  translations for a 4-KByte range of linear addresses. This
727                  *  may occur if software modifies the paging structures so that
728                  *  the page size used for the address range changes. If the two
729                  *  translations differ with respect to page frame or attributes
730                  *  (e.g., permissions), processor behavior is undefined and may
731                  *  be implementation-specific."
732                  *
733                  * We do this global tlb flush inside the cpa_lock, so that we
734                  * don't allow any other cpu, with stale tlb entries change the
735                  * page attribute in parallel, that also falls into the
736                  * just split large page entry.
737                  */
738                 flush_tlb_all();
739                 goto repeat;
740         }
741
742         return err;
743 }
744
745 static int __change_page_attr_set_clr(struct cpa_data *cpa, int checkalias);
746
747 static int cpa_process_alias(struct cpa_data *cpa)
748 {
749         struct cpa_data alias_cpa;
750         unsigned long laddr = (unsigned long)__va(cpa->pfn << PAGE_SHIFT);
751         unsigned long vaddr;
752         int ret;
753
754         if (!pfn_range_is_mapped(cpa->pfn, cpa->pfn + 1))
755                 return 0;
756
757         /*
758          * No need to redo, when the primary call touched the direct
759          * mapping already:
760          */
761         if (cpa->flags & CPA_PAGES_ARRAY) {
762                 struct page *page = cpa->pages[cpa->curpage];
763                 if (unlikely(PageHighMem(page)))
764                         return 0;
765                 vaddr = (unsigned long)page_address(page);
766         } else if (cpa->flags & CPA_ARRAY)
767                 vaddr = cpa->vaddr[cpa->curpage];
768         else
769                 vaddr = *cpa->vaddr;
770
771         if (!(within(vaddr, PAGE_OFFSET,
772                     PAGE_OFFSET + (max_pfn_mapped << PAGE_SHIFT)))) {
773
774                 alias_cpa = *cpa;
775                 alias_cpa.vaddr = &laddr;
776                 alias_cpa.flags &= ~(CPA_PAGES_ARRAY | CPA_ARRAY);
777
778                 ret = __change_page_attr_set_clr(&alias_cpa, 0);
779                 if (ret)
780                         return ret;
781         }
782
783 #ifdef CONFIG_X86_64
784         /*
785          * If the primary call didn't touch the high mapping already
786          * and the physical address is inside the kernel map, we need
787          * to touch the high mapped kernel as well:
788          */
789         if (!within(vaddr, (unsigned long)_text, _brk_end) &&
790             within(cpa->pfn, highmap_start_pfn(), highmap_end_pfn())) {
791                 unsigned long temp_cpa_vaddr = (cpa->pfn << PAGE_SHIFT) +
792                                                __START_KERNEL_map - phys_base;
793                 alias_cpa = *cpa;
794                 alias_cpa.vaddr = &temp_cpa_vaddr;
795                 alias_cpa.flags &= ~(CPA_PAGES_ARRAY | CPA_ARRAY);
796
797                 /*
798                  * The high mapping range is imprecise, so ignore the
799                  * return value.
800                  */
801                 __change_page_attr_set_clr(&alias_cpa, 0);
802         }
803 #endif
804
805         return 0;
806 }
807
808 static int __change_page_attr_set_clr(struct cpa_data *cpa, int checkalias)
809 {
810         int ret, numpages = cpa->numpages;
811
812         while (numpages) {
813                 /*
814                  * Store the remaining nr of pages for the large page
815                  * preservation check.
816                  */
817                 cpa->numpages = numpages;
818                 /* for array changes, we can't use large page */
819                 if (cpa->flags & (CPA_ARRAY | CPA_PAGES_ARRAY))
820                         cpa->numpages = 1;
821
822                 if (!debug_pagealloc)
823                         spin_lock(&cpa_lock);
824                 ret = __change_page_attr(cpa, checkalias);
825                 if (!debug_pagealloc)
826                         spin_unlock(&cpa_lock);
827                 if (ret)
828                         return ret;
829
830                 if (checkalias) {
831                         ret = cpa_process_alias(cpa);
832                         if (ret)
833                                 return ret;
834                 }
835
836                 /*
837                  * Adjust the number of pages with the result of the
838                  * CPA operation. Either a large page has been
839                  * preserved or a single page update happened.
840                  */
841                 BUG_ON(cpa->numpages > numpages);
842                 numpages -= cpa->numpages;
843                 if (cpa->flags & (CPA_PAGES_ARRAY | CPA_ARRAY))
844                         cpa->curpage++;
845                 else
846                         *cpa->vaddr += cpa->numpages * PAGE_SIZE;
847
848         }
849         return 0;
850 }
851
852 static inline int cache_attr(pgprot_t attr)
853 {
854         return pgprot_val(attr) &
855                 (_PAGE_PAT | _PAGE_PAT_LARGE | _PAGE_PWT | _PAGE_PCD);
856 }
857
858 static int change_page_attr_set_clr(unsigned long *addr, int numpages,
859                                     pgprot_t mask_set, pgprot_t mask_clr,
860                                     int force_split, int in_flag,
861                                     struct page **pages)
862 {
863         struct cpa_data cpa;
864         int ret, cache, checkalias;
865         unsigned long baddr = 0;
866
867         /*
868          * Check, if we are requested to change a not supported
869          * feature:
870          */
871         mask_set = canon_pgprot(mask_set);
872         mask_clr = canon_pgprot(mask_clr);
873         if (!pgprot_val(mask_set) && !pgprot_val(mask_clr) && !force_split)
874                 return 0;
875
876         /* Ensure we are PAGE_SIZE aligned */
877         if (in_flag & CPA_ARRAY) {
878                 int i;
879                 for (i = 0; i < numpages; i++) {
880                         if (addr[i] & ~PAGE_MASK) {
881                                 addr[i] &= PAGE_MASK;
882                                 WARN_ON_ONCE(1);
883                         }
884                 }
885         } else if (!(in_flag & CPA_PAGES_ARRAY)) {
886                 /*
887                  * in_flag of CPA_PAGES_ARRAY implies it is aligned.
888                  * No need to cehck in that case
889                  */
890                 if (*addr & ~PAGE_MASK) {
891                         *addr &= PAGE_MASK;
892                         /*
893                          * People should not be passing in unaligned addresses:
894                          */
895                         WARN_ON_ONCE(1);
896                 }
897                 /*
898                  * Save address for cache flush. *addr is modified in the call
899                  * to __change_page_attr_set_clr() below.
900                  */
901                 baddr = *addr;
902         }
903
904         /* Must avoid aliasing mappings in the highmem code */
905         kmap_flush_unused();
906
907         vm_unmap_aliases();
908
909         cpa.vaddr = addr;
910         cpa.pages = pages;
911         cpa.numpages = numpages;
912         cpa.mask_set = mask_set;
913         cpa.mask_clr = mask_clr;
914         cpa.flags = 0;
915         cpa.curpage = 0;
916         cpa.force_split = force_split;
917
918         if (in_flag & (CPA_ARRAY | CPA_PAGES_ARRAY))
919                 cpa.flags |= in_flag;
920
921         /* No alias checking for _NX bit modifications */
922         checkalias = (pgprot_val(mask_set) | pgprot_val(mask_clr)) != _PAGE_NX;
923
924         ret = __change_page_attr_set_clr(&cpa, checkalias);
925
926         /*
927          * Check whether we really changed something:
928          */
929         if (!(cpa.flags & CPA_FLUSHTLB))
930                 goto out;
931
932         /*
933          * No need to flush, when we did not set any of the caching
934          * attributes:
935          */
936         cache = cache_attr(mask_set);
937
938         /*
939          * On success we use clflush, when the CPU supports it to
940          * avoid the wbindv. If the CPU does not support it and in the
941          * error case we fall back to cpa_flush_all (which uses
942          * wbindv):
943          */
944         if (!ret && cpu_has_clflush) {
945                 if (cpa.flags & (CPA_PAGES_ARRAY | CPA_ARRAY)) {
946                         cpa_flush_array(addr, numpages, cache,
947                                         cpa.flags, pages);
948                 } else
949                         cpa_flush_range(baddr, numpages, cache);
950         } else
951                 cpa_flush_all(cache);
952
953 out:
954         return ret;
955 }
956
957 static inline int change_page_attr_set(unsigned long *addr, int numpages,
958                                        pgprot_t mask, int array)
959 {
960         return change_page_attr_set_clr(addr, numpages, mask, __pgprot(0), 0,
961                 (array ? CPA_ARRAY : 0), NULL);
962 }
963
964 static inline int change_page_attr_clear(unsigned long *addr, int numpages,
965                                          pgprot_t mask, int array)
966 {
967         return change_page_attr_set_clr(addr, numpages, __pgprot(0), mask, 0,
968                 (array ? CPA_ARRAY : 0), NULL);
969 }
970
971 static inline int cpa_set_pages_array(struct page **pages, int numpages,
972                                        pgprot_t mask)
973 {
974         return change_page_attr_set_clr(NULL, numpages, mask, __pgprot(0), 0,
975                 CPA_PAGES_ARRAY, pages);
976 }
977
978 static inline int cpa_clear_pages_array(struct page **pages, int numpages,
979                                          pgprot_t mask)
980 {
981         return change_page_attr_set_clr(NULL, numpages, __pgprot(0), mask, 0,
982                 CPA_PAGES_ARRAY, pages);
983 }
984
985 int _set_memory_uc(unsigned long addr, int numpages)
986 {
987         /*
988          * for now UC MINUS. see comments in ioremap_nocache()
989          */
990         return change_page_attr_set(&addr, numpages,
991                                     __pgprot(_PAGE_CACHE_UC_MINUS), 0);
992 }
993
994 int set_memory_uc(unsigned long addr, int numpages)
995 {
996         int ret;
997
998         /*
999          * for now UC MINUS. see comments in ioremap_nocache()
1000          */
1001         ret = reserve_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE,
1002                             _PAGE_CACHE_UC_MINUS, NULL);
1003         if (ret)
1004                 goto out_err;
1005
1006         ret = _set_memory_uc(addr, numpages);
1007         if (ret)
1008                 goto out_free;
1009
1010         return 0;
1011
1012 out_free:
1013         free_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE);
1014 out_err:
1015         return ret;
1016 }
1017 EXPORT_SYMBOL(set_memory_uc);
1018
1019 static int _set_memory_array(unsigned long *addr, int addrinarray,
1020                 unsigned long new_type)
1021 {
1022         int i, j;
1023         int ret;
1024
1025         /*
1026          * for now UC MINUS. see comments in ioremap_nocache()
1027          */
1028         for (i = 0; i < addrinarray; i++) {
1029                 ret = reserve_memtype(__pa(addr[i]), __pa(addr[i]) + PAGE_SIZE,
1030                                         new_type, NULL);
1031                 if (ret)
1032                         goto out_free;
1033         }
1034
1035         ret = change_page_attr_set(addr, addrinarray,
1036                                     __pgprot(_PAGE_CACHE_UC_MINUS), 1);
1037
1038         if (!ret && new_type == _PAGE_CACHE_WC)
1039                 ret = change_page_attr_set_clr(addr, addrinarray,
1040                                                __pgprot(_PAGE_CACHE_WC),
1041                                                __pgprot(_PAGE_CACHE_MASK),
1042                                                0, CPA_ARRAY, NULL);
1043         if (ret)
1044                 goto out_free;
1045
1046         return 0;
1047
1048 out_free:
1049         for (j = 0; j < i; j++)
1050                 free_memtype(__pa(addr[j]), __pa(addr[j]) + PAGE_SIZE);
1051
1052         return ret;
1053 }
1054
1055 int set_memory_array_uc(unsigned long *addr, int addrinarray)
1056 {
1057         return _set_memory_array(addr, addrinarray, _PAGE_CACHE_UC_MINUS);
1058 }
1059 EXPORT_SYMBOL(set_memory_array_uc);
1060
1061 int set_memory_array_wc(unsigned long *addr, int addrinarray)
1062 {
1063         return _set_memory_array(addr, addrinarray, _PAGE_CACHE_WC);
1064 }
1065 EXPORT_SYMBOL(set_memory_array_wc);
1066
1067 int _set_memory_wc(unsigned long addr, int numpages)
1068 {
1069         int ret;
1070         unsigned long addr_copy = addr;
1071
1072         ret = change_page_attr_set(&addr, numpages,
1073                                     __pgprot(_PAGE_CACHE_UC_MINUS), 0);
1074         if (!ret) {
1075                 ret = change_page_attr_set_clr(&addr_copy, numpages,
1076                                                __pgprot(_PAGE_CACHE_WC),
1077                                                __pgprot(_PAGE_CACHE_MASK),
1078                                                0, 0, NULL);
1079         }
1080         return ret;
1081 }
1082
1083 int set_memory_wc(unsigned long addr, int numpages)
1084 {
1085         int ret;
1086
1087         if (!pat_enabled)
1088                 return set_memory_uc(addr, numpages);
1089
1090         ret = reserve_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE,
1091                 _PAGE_CACHE_WC, NULL);
1092         if (ret)
1093                 goto out_err;
1094
1095         ret = _set_memory_wc(addr, numpages);
1096         if (ret)
1097                 goto out_free;
1098
1099         return 0;
1100
1101 out_free:
1102         free_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE);
1103 out_err:
1104         return ret;
1105 }
1106 EXPORT_SYMBOL(set_memory_wc);
1107
1108 int _set_memory_wb(unsigned long addr, int numpages)
1109 {
1110         return change_page_attr_clear(&addr, numpages,
1111                                       __pgprot(_PAGE_CACHE_MASK), 0);
1112 }
1113
1114 int set_memory_wb(unsigned long addr, int numpages)
1115 {
1116         int ret;
1117
1118         ret = _set_memory_wb(addr, numpages);
1119         if (ret)
1120                 return ret;
1121
1122         free_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE);
1123         return 0;
1124 }
1125 EXPORT_SYMBOL(set_memory_wb);
1126
1127 int set_memory_array_wb(unsigned long *addr, int addrinarray)
1128 {
1129         int i;
1130         int ret;
1131
1132         ret = change_page_attr_clear(addr, addrinarray,
1133                                       __pgprot(_PAGE_CACHE_MASK), 1);
1134         if (ret)
1135                 return ret;
1136
1137         for (i = 0; i < addrinarray; i++)
1138                 free_memtype(__pa(addr[i]), __pa(addr[i]) + PAGE_SIZE);
1139
1140         return 0;
1141 }
1142 EXPORT_SYMBOL(set_memory_array_wb);
1143
1144 int set_memory_x(unsigned long addr, int numpages)
1145 {
1146         if (!(__supported_pte_mask & _PAGE_NX))
1147                 return 0;
1148
1149         return change_page_attr_clear(&addr, numpages, __pgprot(_PAGE_NX), 0);
1150 }
1151 EXPORT_SYMBOL(set_memory_x);
1152
1153 int set_memory_nx(unsigned long addr, int numpages)
1154 {
1155         if (!(__supported_pte_mask & _PAGE_NX))
1156                 return 0;
1157
1158         return change_page_attr_set(&addr, numpages, __pgprot(_PAGE_NX), 0);
1159 }
1160 EXPORT_SYMBOL(set_memory_nx);
1161
1162 int set_memory_ro(unsigned long addr, int numpages)
1163 {
1164         return change_page_attr_clear(&addr, numpages, __pgprot(_PAGE_RW), 0);
1165 }
1166 EXPORT_SYMBOL_GPL(set_memory_ro);
1167
1168 int set_memory_rw(unsigned long addr, int numpages)
1169 {
1170         return change_page_attr_set(&addr, numpages, __pgprot(_PAGE_RW), 0);
1171 }
1172 EXPORT_SYMBOL_GPL(set_memory_rw);
1173
1174 int set_memory_np(unsigned long addr, int numpages)
1175 {
1176         return change_page_attr_clear(&addr, numpages, __pgprot(_PAGE_PRESENT), 0);
1177 }
1178
1179 int set_memory_4k(unsigned long addr, int numpages)
1180 {
1181         return change_page_attr_set_clr(&addr, numpages, __pgprot(0),
1182                                         __pgprot(0), 1, 0, NULL);
1183 }
1184
1185 int set_pages_uc(struct page *page, int numpages)
1186 {
1187         unsigned long addr = (unsigned long)page_address(page);
1188
1189         return set_memory_uc(addr, numpages);
1190 }
1191 EXPORT_SYMBOL(set_pages_uc);
1192
1193 static int _set_pages_array(struct page **pages, int addrinarray,
1194                 unsigned long new_type)
1195 {
1196         unsigned long start;
1197         unsigned long end;
1198         int i;
1199         int free_idx;
1200         int ret;
1201
1202         for (i = 0; i < addrinarray; i++) {
1203                 if (PageHighMem(pages[i]))
1204                         continue;
1205                 start = page_to_pfn(pages[i]) << PAGE_SHIFT;
1206                 end = start + PAGE_SIZE;
1207                 if (reserve_memtype(start, end, new_type, NULL))
1208                         goto err_out;
1209         }
1210
1211         ret = cpa_set_pages_array(pages, addrinarray,
1212                         __pgprot(_PAGE_CACHE_UC_MINUS));
1213         if (!ret && new_type == _PAGE_CACHE_WC)
1214                 ret = change_page_attr_set_clr(NULL, addrinarray,
1215                                                __pgprot(_PAGE_CACHE_WC),
1216                                                __pgprot(_PAGE_CACHE_MASK),
1217                                                0, CPA_PAGES_ARRAY, pages);
1218         if (ret)
1219                 goto err_out;
1220         return 0; /* Success */
1221 err_out:
1222         free_idx = i;
1223         for (i = 0; i < free_idx; i++) {
1224                 if (PageHighMem(pages[i]))
1225                         continue;
1226                 start = page_to_pfn(pages[i]) << PAGE_SHIFT;
1227                 end = start + PAGE_SIZE;
1228                 free_memtype(start, end);
1229         }
1230         return -EINVAL;
1231 }
1232
1233 int set_pages_array_uc(struct page **pages, int addrinarray)
1234 {
1235         return _set_pages_array(pages, addrinarray, _PAGE_CACHE_UC_MINUS);
1236 }
1237 EXPORT_SYMBOL(set_pages_array_uc);
1238
1239 int set_pages_array_wc(struct page **pages, int addrinarray)
1240 {
1241         return _set_pages_array(pages, addrinarray, _PAGE_CACHE_WC);
1242 }
1243 EXPORT_SYMBOL(set_pages_array_wc);
1244
1245 int set_pages_wb(struct page *page, int numpages)
1246 {
1247         unsigned long addr = (unsigned long)page_address(page);
1248
1249         return set_memory_wb(addr, numpages);
1250 }
1251 EXPORT_SYMBOL(set_pages_wb);
1252
1253 int set_pages_array_wb(struct page **pages, int addrinarray)
1254 {
1255         int retval;
1256         unsigned long start;
1257         unsigned long end;
1258         int i;
1259
1260         retval = cpa_clear_pages_array(pages, addrinarray,
1261                         __pgprot(_PAGE_CACHE_MASK));
1262         if (retval)
1263                 return retval;
1264
1265         for (i = 0; i < addrinarray; i++) {
1266                 if (PageHighMem(pages[i]))
1267                         continue;
1268                 start = page_to_pfn(pages[i]) << PAGE_SHIFT;
1269                 end = start + PAGE_SIZE;
1270                 free_memtype(start, end);
1271         }
1272
1273         return 0;
1274 }
1275 EXPORT_SYMBOL(set_pages_array_wb);
1276
1277 int set_pages_x(struct page *page, int numpages)
1278 {
1279         unsigned long addr = (unsigned long)page_address(page);
1280
1281         return set_memory_x(addr, numpages);
1282 }
1283 EXPORT_SYMBOL(set_pages_x);
1284
1285 int set_pages_nx(struct page *page, int numpages)
1286 {
1287         unsigned long addr = (unsigned long)page_address(page);
1288
1289         return set_memory_nx(addr, numpages);
1290 }
1291 EXPORT_SYMBOL(set_pages_nx);
1292
1293 int set_pages_ro(struct page *page, int numpages)
1294 {
1295         unsigned long addr = (unsigned long)page_address(page);
1296
1297         return set_memory_ro(addr, numpages);
1298 }
1299
1300 int set_pages_rw(struct page *page, int numpages)
1301 {
1302         unsigned long addr = (unsigned long)page_address(page);
1303
1304         return set_memory_rw(addr, numpages);
1305 }
1306
1307 #ifdef CONFIG_DEBUG_PAGEALLOC
1308
1309 static int __set_pages_p(struct page *page, int numpages)
1310 {
1311         unsigned long tempaddr = (unsigned long) page_address(page);
1312         struct cpa_data cpa = { .vaddr = &tempaddr,
1313                                 .numpages = numpages,
1314                                 .mask_set = __pgprot(_PAGE_PRESENT | _PAGE_RW),
1315                                 .mask_clr = __pgprot(0),
1316                                 .flags = 0};
1317
1318         /*
1319          * No alias checking needed for setting present flag. otherwise,
1320          * we may need to break large pages for 64-bit kernel text
1321          * mappings (this adds to complexity if we want to do this from
1322          * atomic context especially). Let's keep it simple!
1323          */
1324         return __change_page_attr_set_clr(&cpa, 0);
1325 }
1326
1327 static int __set_pages_np(struct page *page, int numpages)
1328 {
1329         unsigned long tempaddr = (unsigned long) page_address(page);
1330         struct cpa_data cpa = { .vaddr = &tempaddr,
1331                                 .numpages = numpages,
1332                                 .mask_set = __pgprot(0),
1333                                 .mask_clr = __pgprot(_PAGE_PRESENT | _PAGE_RW),
1334                                 .flags = 0};
1335
1336         /*
1337          * No alias checking needed for setting not present flag. otherwise,
1338          * we may need to break large pages for 64-bit kernel text
1339          * mappings (this adds to complexity if we want to do this from
1340          * atomic context especially). Let's keep it simple!
1341          */
1342         return __change_page_attr_set_clr(&cpa, 0);
1343 }
1344
1345 void kernel_map_pages(struct page *page, int numpages, int enable)
1346 {
1347         if (PageHighMem(page))
1348                 return;
1349         if (!enable) {
1350                 debug_check_no_locks_freed(page_address(page),
1351                                            numpages * PAGE_SIZE);
1352         }
1353
1354         /*
1355          * The return value is ignored as the calls cannot fail.
1356          * Large pages for identity mappings are not used at boot time
1357          * and hence no memory allocations during large page split.
1358          */
1359         if (enable)
1360                 __set_pages_p(page, numpages);
1361         else
1362                 __set_pages_np(page, numpages);
1363
1364         /*
1365          * We should perform an IPI and flush all tlbs,
1366          * but that can deadlock->flush only current cpu:
1367          */
1368         __flush_tlb_all();
1369 }
1370
1371 #ifdef CONFIG_HIBERNATION
1372
1373 bool kernel_page_present(struct page *page)
1374 {
1375         unsigned int level;
1376         pte_t *pte;
1377
1378         if (PageHighMem(page))
1379                 return false;
1380
1381         pte = lookup_address((unsigned long)page_address(page), &level);
1382         return (pte_val(*pte) & _PAGE_PRESENT);
1383 }
1384
1385 #endif /* CONFIG_HIBERNATION */
1386
1387 #endif /* CONFIG_DEBUG_PAGEALLOC */
1388
1389 /*
1390  * The testcases use internal knowledge of the implementation that shouldn't
1391  * be exposed to the rest of the kernel. Include these directly here.
1392  */
1393 #ifdef CONFIG_CPA_DEBUG
1394 #include "pageattr-test.c"
1395 #endif