]> git.karo-electronics.de Git - karo-tx-uboot.git/blob - board/advantech/dms-ba16/micron-1g.cfg
arm: imx: Add support for Advantech DMS-BA16 board
[karo-tx-uboot.git] / board / advantech / dms-ba16 / micron-1g.cfg
1 /* Calibrations */
2 /* ZQ */
3 DATA 4, MX6_MMDC_P0_MPZQHWCTRL,  0xa1390003
4 /* write leveling */
5 DATA 4, MX6_MMDC_P0_MPWLDECTRL0, 0x001F001F
6 DATA 4, MX6_MMDC_P0_MPWLDECTRL1, 0x001F001F
7 DATA 4, MX6_MMDC_P1_MPWLDECTRL0, 0x001F001F
8 DATA 4, MX6_MMDC_P1_MPWLDECTRL1, 0x001F001F
9 /* Read DQS Gating calibration */
10 DATA 4, MX6_MMDC_P0_MPDGCTRL0,   0x43480350
11 DATA 4, MX6_MMDC_P0_MPDGCTRL1,   0x033C0340
12 DATA 4, MX6_MMDC_P1_MPDGCTRL0,   0x43480350
13 DATA 4, MX6_MMDC_P1_MPDGCTRL1,   0x03340314
14 /* Read calibration */
15 DATA 4, MX6_MMDC_P0_MPRDDLCTL,   0x382E2C32
16 DATA 4, MX6_MMDC_P1_MPRDDLCTL,   0x38363044
17 /* Write calibration */
18 DATA 4 MX6_MMDC_P0_MPWRDLCTL,    0x3A38403A
19 DATA 4 MX6_MMDC_P1_MPWRDLCTL,    0x4432483E
20 /* read data bit delay */
21 DATA 4, MX6_MMDC_P0_MPRDDQBY0DL, 0x33333333
22 DATA 4, MX6_MMDC_P0_MPRDDQBY1DL, 0x33333333
23 DATA 4, MX6_MMDC_P0_MPRDDQBY2DL, 0x33333333
24 DATA 4, MX6_MMDC_P0_MPRDDQBY3DL, 0x33333333
25 DATA 4, MX6_MMDC_P1_MPRDDQBY0DL, 0x33333333
26 DATA 4, MX6_MMDC_P1_MPRDDQBY1DL, 0x33333333
27 DATA 4, MX6_MMDC_P1_MPRDDQBY2DL, 0x33333333
28 DATA 4, MX6_MMDC_P1_MPRDDQBY3DL, 0x33333333
29
30 /* Complete calibration by forced measurment */
31 DATA 4, MX6_MMDC_P0_MPMUR0,     0x00000800
32 DATA 4, MX6_MMDC_P1_MPMUR0,     0x00000800
33
34 /* MMDC init */
35 DATA 4, MX6_MMDC_P0_MDPDC,      0x00020036
36 DATA 4, MX6_MMDC_P0_MDOTC,      0x09444040
37 DATA 4, MX6_MMDC_P0_MDCFG0,     0x555A79A5
38 DATA 4, MX6_MMDC_P0_MDCFG1,     0xDB538E64
39 DATA 4, MX6_MMDC_P0_MDCFG2,     0x01ff00db
40 DATA 4, MX6_MMDC_P0_MDMISC,     0x00001740
41 DATA 4, MX6_MMDC_P0_MDSCR,      0x00008000
42 DATA 4, MX6_MMDC_P0_MDRWD,      0x000026d2
43 DATA 4, MX6_MMDC_P0_MDOR,       0x005a1023
44 DATA 4, MX6_MMDC_P0_MDASP,      0x00000027
45 DATA 4, MX6_MMDC_P0_MDCTL,      0x831a0000
46
47 /* Initialize memory */
48 DATA 4, MX6_MMDC_P0_MDSCR,      0x04088032
49 DATA 4, MX6_MMDC_P0_MDSCR,      0x0408803a
50 DATA 4, MX6_MMDC_P0_MDSCR,      0x00008033
51 DATA 4, MX6_MMDC_P0_MDSCR,      0x0000803b
52 DATA 4, MX6_MMDC_P0_MDSCR,      0x00048031
53 DATA 4, MX6_MMDC_P0_MDSCR,      0x00048039
54 DATA 4, MX6_MMDC_P0_MDSCR,      0x09408030
55 DATA 4, MX6_MMDC_P0_MDSCR,      0x09408038
56 DATA 4, MX6_MMDC_P0_MDSCR,      0x04008040
57 DATA 4, MX6_MMDC_P0_MDSCR,      0x04008048
58 DATA 4, MX6_MMDC_P0_MDREF,      0x00005800
59 DATA 4, MX6_MMDC_P0_MPODTCTRL,  0x00033337
60 DATA 4, MX6_MMDC_P1_MPODTCTRL,  0x00033337
61 DATA 4, MX6_MMDC_P0_MDPDC,      0x00025576
62 DATA 4, MX6_MMDC_P0_MAPSR,      0x00011006
63 DATA 4, MX6_MMDC_P0_MDSCR,      0x00000000