]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/ata/libata-core.c
libata-core: Fix simplex handling
[karo-tx-linux.git] / drivers / ata / libata-core.c
1 /*
2  *  libata-core.c - helper library for ATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.  All rights reserved.
9  *  Copyright 2003-2004 Jeff Garzik
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware documentation available from http://www.t13.org/ and
31  *  http://www.sata-io.org/
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/list.h>
40 #include <linux/mm.h>
41 #include <linux/highmem.h>
42 #include <linux/spinlock.h>
43 #include <linux/blkdev.h>
44 #include <linux/delay.h>
45 #include <linux/timer.h>
46 #include <linux/interrupt.h>
47 #include <linux/completion.h>
48 #include <linux/suspend.h>
49 #include <linux/workqueue.h>
50 #include <linux/jiffies.h>
51 #include <linux/scatterlist.h>
52 #include <scsi/scsi.h>
53 #include <scsi/scsi_cmnd.h>
54 #include <scsi/scsi_host.h>
55 #include <linux/libata.h>
56 #include <asm/io.h>
57 #include <asm/semaphore.h>
58 #include <asm/byteorder.h>
59
60 #include "libata.h"
61
62 #define DRV_VERSION     "2.20"  /* must be exactly four chars */
63
64
65 /* debounce timing parameters in msecs { interval, duration, timeout } */
66 const unsigned long sata_deb_timing_normal[]            = {   5,  100, 2000 };
67 const unsigned long sata_deb_timing_hotplug[]           = {  25,  500, 2000 };
68 const unsigned long sata_deb_timing_long[]              = { 100, 2000, 5000 };
69
70 static unsigned int ata_dev_init_params(struct ata_device *dev,
71                                         u16 heads, u16 sectors);
72 static unsigned int ata_dev_set_xfermode(struct ata_device *dev);
73 static void ata_dev_xfermask(struct ata_device *dev);
74
75 static unsigned int ata_print_id = 1;
76 static struct workqueue_struct *ata_wq;
77
78 struct workqueue_struct *ata_aux_wq;
79
80 int atapi_enabled = 1;
81 module_param(atapi_enabled, int, 0444);
82 MODULE_PARM_DESC(atapi_enabled, "Enable discovery of ATAPI devices (0=off, 1=on)");
83
84 int atapi_dmadir = 0;
85 module_param(atapi_dmadir, int, 0444);
86 MODULE_PARM_DESC(atapi_dmadir, "Enable ATAPI DMADIR bridge support (0=off, 1=on)");
87
88 int libata_fua = 0;
89 module_param_named(fua, libata_fua, int, 0444);
90 MODULE_PARM_DESC(fua, "FUA support (0=off, 1=on)");
91
92 static int ata_probe_timeout = ATA_TMOUT_INTERNAL / HZ;
93 module_param(ata_probe_timeout, int, 0444);
94 MODULE_PARM_DESC(ata_probe_timeout, "Set ATA probing timeout (seconds)");
95
96 int noacpi;
97 module_param(noacpi, int, 0444);
98 MODULE_PARM_DESC(noacpi, "Disables the use of ACPI in suspend/resume when set");
99
100 MODULE_AUTHOR("Jeff Garzik");
101 MODULE_DESCRIPTION("Library module for ATA devices");
102 MODULE_LICENSE("GPL");
103 MODULE_VERSION(DRV_VERSION);
104
105
106 /**
107  *      ata_tf_to_fis - Convert ATA taskfile to SATA FIS structure
108  *      @tf: Taskfile to convert
109  *      @fis: Buffer into which data will output
110  *      @pmp: Port multiplier port
111  *
112  *      Converts a standard ATA taskfile to a Serial ATA
113  *      FIS structure (Register - Host to Device).
114  *
115  *      LOCKING:
116  *      Inherited from caller.
117  */
118
119 void ata_tf_to_fis(const struct ata_taskfile *tf, u8 *fis, u8 pmp)
120 {
121         fis[0] = 0x27;  /* Register - Host to Device FIS */
122         fis[1] = (pmp & 0xf) | (1 << 7); /* Port multiplier number,
123                                             bit 7 indicates Command FIS */
124         fis[2] = tf->command;
125         fis[3] = tf->feature;
126
127         fis[4] = tf->lbal;
128         fis[5] = tf->lbam;
129         fis[6] = tf->lbah;
130         fis[7] = tf->device;
131
132         fis[8] = tf->hob_lbal;
133         fis[9] = tf->hob_lbam;
134         fis[10] = tf->hob_lbah;
135         fis[11] = tf->hob_feature;
136
137         fis[12] = tf->nsect;
138         fis[13] = tf->hob_nsect;
139         fis[14] = 0;
140         fis[15] = tf->ctl;
141
142         fis[16] = 0;
143         fis[17] = 0;
144         fis[18] = 0;
145         fis[19] = 0;
146 }
147
148 /**
149  *      ata_tf_from_fis - Convert SATA FIS to ATA taskfile
150  *      @fis: Buffer from which data will be input
151  *      @tf: Taskfile to output
152  *
153  *      Converts a serial ATA FIS structure to a standard ATA taskfile.
154  *
155  *      LOCKING:
156  *      Inherited from caller.
157  */
158
159 void ata_tf_from_fis(const u8 *fis, struct ata_taskfile *tf)
160 {
161         tf->command     = fis[2];       /* status */
162         tf->feature     = fis[3];       /* error */
163
164         tf->lbal        = fis[4];
165         tf->lbam        = fis[5];
166         tf->lbah        = fis[6];
167         tf->device      = fis[7];
168
169         tf->hob_lbal    = fis[8];
170         tf->hob_lbam    = fis[9];
171         tf->hob_lbah    = fis[10];
172
173         tf->nsect       = fis[12];
174         tf->hob_nsect   = fis[13];
175 }
176
177 static const u8 ata_rw_cmds[] = {
178         /* pio multi */
179         ATA_CMD_READ_MULTI,
180         ATA_CMD_WRITE_MULTI,
181         ATA_CMD_READ_MULTI_EXT,
182         ATA_CMD_WRITE_MULTI_EXT,
183         0,
184         0,
185         0,
186         ATA_CMD_WRITE_MULTI_FUA_EXT,
187         /* pio */
188         ATA_CMD_PIO_READ,
189         ATA_CMD_PIO_WRITE,
190         ATA_CMD_PIO_READ_EXT,
191         ATA_CMD_PIO_WRITE_EXT,
192         0,
193         0,
194         0,
195         0,
196         /* dma */
197         ATA_CMD_READ,
198         ATA_CMD_WRITE,
199         ATA_CMD_READ_EXT,
200         ATA_CMD_WRITE_EXT,
201         0,
202         0,
203         0,
204         ATA_CMD_WRITE_FUA_EXT
205 };
206
207 /**
208  *      ata_rwcmd_protocol - set taskfile r/w commands and protocol
209  *      @tf: command to examine and configure
210  *      @dev: device tf belongs to
211  *
212  *      Examine the device configuration and tf->flags to calculate
213  *      the proper read/write commands and protocol to use.
214  *
215  *      LOCKING:
216  *      caller.
217  */
218 static int ata_rwcmd_protocol(struct ata_taskfile *tf, struct ata_device *dev)
219 {
220         u8 cmd;
221
222         int index, fua, lba48, write;
223
224         fua = (tf->flags & ATA_TFLAG_FUA) ? 4 : 0;
225         lba48 = (tf->flags & ATA_TFLAG_LBA48) ? 2 : 0;
226         write = (tf->flags & ATA_TFLAG_WRITE) ? 1 : 0;
227
228         if (dev->flags & ATA_DFLAG_PIO) {
229                 tf->protocol = ATA_PROT_PIO;
230                 index = dev->multi_count ? 0 : 8;
231         } else if (lba48 && (dev->ap->flags & ATA_FLAG_PIO_LBA48)) {
232                 /* Unable to use DMA due to host limitation */
233                 tf->protocol = ATA_PROT_PIO;
234                 index = dev->multi_count ? 0 : 8;
235         } else {
236                 tf->protocol = ATA_PROT_DMA;
237                 index = 16;
238         }
239
240         cmd = ata_rw_cmds[index + fua + lba48 + write];
241         if (cmd) {
242                 tf->command = cmd;
243                 return 0;
244         }
245         return -1;
246 }
247
248 /**
249  *      ata_tf_read_block - Read block address from ATA taskfile
250  *      @tf: ATA taskfile of interest
251  *      @dev: ATA device @tf belongs to
252  *
253  *      LOCKING:
254  *      None.
255  *
256  *      Read block address from @tf.  This function can handle all
257  *      three address formats - LBA, LBA48 and CHS.  tf->protocol and
258  *      flags select the address format to use.
259  *
260  *      RETURNS:
261  *      Block address read from @tf.
262  */
263 u64 ata_tf_read_block(struct ata_taskfile *tf, struct ata_device *dev)
264 {
265         u64 block = 0;
266
267         if (tf->flags & ATA_TFLAG_LBA) {
268                 if (tf->flags & ATA_TFLAG_LBA48) {
269                         block |= (u64)tf->hob_lbah << 40;
270                         block |= (u64)tf->hob_lbam << 32;
271                         block |= tf->hob_lbal << 24;
272                 } else
273                         block |= (tf->device & 0xf) << 24;
274
275                 block |= tf->lbah << 16;
276                 block |= tf->lbam << 8;
277                 block |= tf->lbal;
278         } else {
279                 u32 cyl, head, sect;
280
281                 cyl = tf->lbam | (tf->lbah << 8);
282                 head = tf->device & 0xf;
283                 sect = tf->lbal;
284
285                 block = (cyl * dev->heads + head) * dev->sectors + sect;
286         }
287
288         return block;
289 }
290
291 /**
292  *      ata_build_rw_tf - Build ATA taskfile for given read/write request
293  *      @tf: Target ATA taskfile
294  *      @dev: ATA device @tf belongs to
295  *      @block: Block address
296  *      @n_block: Number of blocks
297  *      @tf_flags: RW/FUA etc...
298  *      @tag: tag
299  *
300  *      LOCKING:
301  *      None.
302  *
303  *      Build ATA taskfile @tf for read/write request described by
304  *      @block, @n_block, @tf_flags and @tag on @dev.
305  *
306  *      RETURNS:
307  *
308  *      0 on success, -ERANGE if the request is too large for @dev,
309  *      -EINVAL if the request is invalid.
310  */
311 int ata_build_rw_tf(struct ata_taskfile *tf, struct ata_device *dev,
312                     u64 block, u32 n_block, unsigned int tf_flags,
313                     unsigned int tag)
314 {
315         tf->flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
316         tf->flags |= tf_flags;
317
318         if (ata_ncq_enabled(dev) && likely(tag != ATA_TAG_INTERNAL)) {
319                 /* yay, NCQ */
320                 if (!lba_48_ok(block, n_block))
321                         return -ERANGE;
322
323                 tf->protocol = ATA_PROT_NCQ;
324                 tf->flags |= ATA_TFLAG_LBA | ATA_TFLAG_LBA48;
325
326                 if (tf->flags & ATA_TFLAG_WRITE)
327                         tf->command = ATA_CMD_FPDMA_WRITE;
328                 else
329                         tf->command = ATA_CMD_FPDMA_READ;
330
331                 tf->nsect = tag << 3;
332                 tf->hob_feature = (n_block >> 8) & 0xff;
333                 tf->feature = n_block & 0xff;
334
335                 tf->hob_lbah = (block >> 40) & 0xff;
336                 tf->hob_lbam = (block >> 32) & 0xff;
337                 tf->hob_lbal = (block >> 24) & 0xff;
338                 tf->lbah = (block >> 16) & 0xff;
339                 tf->lbam = (block >> 8) & 0xff;
340                 tf->lbal = block & 0xff;
341
342                 tf->device = 1 << 6;
343                 if (tf->flags & ATA_TFLAG_FUA)
344                         tf->device |= 1 << 7;
345         } else if (dev->flags & ATA_DFLAG_LBA) {
346                 tf->flags |= ATA_TFLAG_LBA;
347
348                 if (lba_28_ok(block, n_block)) {
349                         /* use LBA28 */
350                         tf->device |= (block >> 24) & 0xf;
351                 } else if (lba_48_ok(block, n_block)) {
352                         if (!(dev->flags & ATA_DFLAG_LBA48))
353                                 return -ERANGE;
354
355                         /* use LBA48 */
356                         tf->flags |= ATA_TFLAG_LBA48;
357
358                         tf->hob_nsect = (n_block >> 8) & 0xff;
359
360                         tf->hob_lbah = (block >> 40) & 0xff;
361                         tf->hob_lbam = (block >> 32) & 0xff;
362                         tf->hob_lbal = (block >> 24) & 0xff;
363                 } else
364                         /* request too large even for LBA48 */
365                         return -ERANGE;
366
367                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
368                         return -EINVAL;
369
370                 tf->nsect = n_block & 0xff;
371
372                 tf->lbah = (block >> 16) & 0xff;
373                 tf->lbam = (block >> 8) & 0xff;
374                 tf->lbal = block & 0xff;
375
376                 tf->device |= ATA_LBA;
377         } else {
378                 /* CHS */
379                 u32 sect, head, cyl, track;
380
381                 /* The request -may- be too large for CHS addressing. */
382                 if (!lba_28_ok(block, n_block))
383                         return -ERANGE;
384
385                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
386                         return -EINVAL;
387
388                 /* Convert LBA to CHS */
389                 track = (u32)block / dev->sectors;
390                 cyl   = track / dev->heads;
391                 head  = track % dev->heads;
392                 sect  = (u32)block % dev->sectors + 1;
393
394                 DPRINTK("block %u track %u cyl %u head %u sect %u\n",
395                         (u32)block, track, cyl, head, sect);
396
397                 /* Check whether the converted CHS can fit.
398                    Cylinder: 0-65535
399                    Head: 0-15
400                    Sector: 1-255*/
401                 if ((cyl >> 16) || (head >> 4) || (sect >> 8) || (!sect))
402                         return -ERANGE;
403
404                 tf->nsect = n_block & 0xff; /* Sector count 0 means 256 sectors */
405                 tf->lbal = sect;
406                 tf->lbam = cyl;
407                 tf->lbah = cyl >> 8;
408                 tf->device |= head;
409         }
410
411         return 0;
412 }
413
414 /**
415  *      ata_pack_xfermask - Pack pio, mwdma and udma masks into xfer_mask
416  *      @pio_mask: pio_mask
417  *      @mwdma_mask: mwdma_mask
418  *      @udma_mask: udma_mask
419  *
420  *      Pack @pio_mask, @mwdma_mask and @udma_mask into a single
421  *      unsigned int xfer_mask.
422  *
423  *      LOCKING:
424  *      None.
425  *
426  *      RETURNS:
427  *      Packed xfer_mask.
428  */
429 static unsigned int ata_pack_xfermask(unsigned int pio_mask,
430                                       unsigned int mwdma_mask,
431                                       unsigned int udma_mask)
432 {
433         return ((pio_mask << ATA_SHIFT_PIO) & ATA_MASK_PIO) |
434                 ((mwdma_mask << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA) |
435                 ((udma_mask << ATA_SHIFT_UDMA) & ATA_MASK_UDMA);
436 }
437
438 /**
439  *      ata_unpack_xfermask - Unpack xfer_mask into pio, mwdma and udma masks
440  *      @xfer_mask: xfer_mask to unpack
441  *      @pio_mask: resulting pio_mask
442  *      @mwdma_mask: resulting mwdma_mask
443  *      @udma_mask: resulting udma_mask
444  *
445  *      Unpack @xfer_mask into @pio_mask, @mwdma_mask and @udma_mask.
446  *      Any NULL distination masks will be ignored.
447  */
448 static void ata_unpack_xfermask(unsigned int xfer_mask,
449                                 unsigned int *pio_mask,
450                                 unsigned int *mwdma_mask,
451                                 unsigned int *udma_mask)
452 {
453         if (pio_mask)
454                 *pio_mask = (xfer_mask & ATA_MASK_PIO) >> ATA_SHIFT_PIO;
455         if (mwdma_mask)
456                 *mwdma_mask = (xfer_mask & ATA_MASK_MWDMA) >> ATA_SHIFT_MWDMA;
457         if (udma_mask)
458                 *udma_mask = (xfer_mask & ATA_MASK_UDMA) >> ATA_SHIFT_UDMA;
459 }
460
461 static const struct ata_xfer_ent {
462         int shift, bits;
463         u8 base;
464 } ata_xfer_tbl[] = {
465         { ATA_SHIFT_PIO, ATA_BITS_PIO, XFER_PIO_0 },
466         { ATA_SHIFT_MWDMA, ATA_BITS_MWDMA, XFER_MW_DMA_0 },
467         { ATA_SHIFT_UDMA, ATA_BITS_UDMA, XFER_UDMA_0 },
468         { -1, },
469 };
470
471 /**
472  *      ata_xfer_mask2mode - Find matching XFER_* for the given xfer_mask
473  *      @xfer_mask: xfer_mask of interest
474  *
475  *      Return matching XFER_* value for @xfer_mask.  Only the highest
476  *      bit of @xfer_mask is considered.
477  *
478  *      LOCKING:
479  *      None.
480  *
481  *      RETURNS:
482  *      Matching XFER_* value, 0 if no match found.
483  */
484 static u8 ata_xfer_mask2mode(unsigned int xfer_mask)
485 {
486         int highbit = fls(xfer_mask) - 1;
487         const struct ata_xfer_ent *ent;
488
489         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
490                 if (highbit >= ent->shift && highbit < ent->shift + ent->bits)
491                         return ent->base + highbit - ent->shift;
492         return 0;
493 }
494
495 /**
496  *      ata_xfer_mode2mask - Find matching xfer_mask for XFER_*
497  *      @xfer_mode: XFER_* of interest
498  *
499  *      Return matching xfer_mask for @xfer_mode.
500  *
501  *      LOCKING:
502  *      None.
503  *
504  *      RETURNS:
505  *      Matching xfer_mask, 0 if no match found.
506  */
507 static unsigned int ata_xfer_mode2mask(u8 xfer_mode)
508 {
509         const struct ata_xfer_ent *ent;
510
511         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
512                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
513                         return 1 << (ent->shift + xfer_mode - ent->base);
514         return 0;
515 }
516
517 /**
518  *      ata_xfer_mode2shift - Find matching xfer_shift for XFER_*
519  *      @xfer_mode: XFER_* of interest
520  *
521  *      Return matching xfer_shift for @xfer_mode.
522  *
523  *      LOCKING:
524  *      None.
525  *
526  *      RETURNS:
527  *      Matching xfer_shift, -1 if no match found.
528  */
529 static int ata_xfer_mode2shift(unsigned int xfer_mode)
530 {
531         const struct ata_xfer_ent *ent;
532
533         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
534                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
535                         return ent->shift;
536         return -1;
537 }
538
539 /**
540  *      ata_mode_string - convert xfer_mask to string
541  *      @xfer_mask: mask of bits supported; only highest bit counts.
542  *
543  *      Determine string which represents the highest speed
544  *      (highest bit in @modemask).
545  *
546  *      LOCKING:
547  *      None.
548  *
549  *      RETURNS:
550  *      Constant C string representing highest speed listed in
551  *      @mode_mask, or the constant C string "<n/a>".
552  */
553 static const char *ata_mode_string(unsigned int xfer_mask)
554 {
555         static const char * const xfer_mode_str[] = {
556                 "PIO0",
557                 "PIO1",
558                 "PIO2",
559                 "PIO3",
560                 "PIO4",
561                 "PIO5",
562                 "PIO6",
563                 "MWDMA0",
564                 "MWDMA1",
565                 "MWDMA2",
566                 "MWDMA3",
567                 "MWDMA4",
568                 "UDMA/16",
569                 "UDMA/25",
570                 "UDMA/33",
571                 "UDMA/44",
572                 "UDMA/66",
573                 "UDMA/100",
574                 "UDMA/133",
575                 "UDMA7",
576         };
577         int highbit;
578
579         highbit = fls(xfer_mask) - 1;
580         if (highbit >= 0 && highbit < ARRAY_SIZE(xfer_mode_str))
581                 return xfer_mode_str[highbit];
582         return "<n/a>";
583 }
584
585 static const char *sata_spd_string(unsigned int spd)
586 {
587         static const char * const spd_str[] = {
588                 "1.5 Gbps",
589                 "3.0 Gbps",
590         };
591
592         if (spd == 0 || (spd - 1) >= ARRAY_SIZE(spd_str))
593                 return "<unknown>";
594         return spd_str[spd - 1];
595 }
596
597 void ata_dev_disable(struct ata_device *dev)
598 {
599         if (ata_dev_enabled(dev) && ata_msg_drv(dev->ap)) {
600                 ata_dev_printk(dev, KERN_WARNING, "disabled\n");
601                 ata_down_xfermask_limit(dev, ATA_DNXFER_FORCE_PIO0 |
602                                              ATA_DNXFER_QUIET);
603                 dev->class++;
604         }
605 }
606
607 /**
608  *      ata_devchk - PATA device presence detection
609  *      @ap: ATA channel to examine
610  *      @device: Device to examine (starting at zero)
611  *
612  *      This technique was originally described in
613  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
614  *      later found its way into the ATA/ATAPI spec.
615  *
616  *      Write a pattern to the ATA shadow registers,
617  *      and if a device is present, it will respond by
618  *      correctly storing and echoing back the
619  *      ATA shadow register contents.
620  *
621  *      LOCKING:
622  *      caller.
623  */
624
625 static unsigned int ata_devchk(struct ata_port *ap, unsigned int device)
626 {
627         struct ata_ioports *ioaddr = &ap->ioaddr;
628         u8 nsect, lbal;
629
630         ap->ops->dev_select(ap, device);
631
632         iowrite8(0x55, ioaddr->nsect_addr);
633         iowrite8(0xaa, ioaddr->lbal_addr);
634
635         iowrite8(0xaa, ioaddr->nsect_addr);
636         iowrite8(0x55, ioaddr->lbal_addr);
637
638         iowrite8(0x55, ioaddr->nsect_addr);
639         iowrite8(0xaa, ioaddr->lbal_addr);
640
641         nsect = ioread8(ioaddr->nsect_addr);
642         lbal = ioread8(ioaddr->lbal_addr);
643
644         if ((nsect == 0x55) && (lbal == 0xaa))
645                 return 1;       /* we found a device */
646
647         return 0;               /* nothing found */
648 }
649
650 /**
651  *      ata_dev_classify - determine device type based on ATA-spec signature
652  *      @tf: ATA taskfile register set for device to be identified
653  *
654  *      Determine from taskfile register contents whether a device is
655  *      ATA or ATAPI, as per "Signature and persistence" section
656  *      of ATA/PI spec (volume 1, sect 5.14).
657  *
658  *      LOCKING:
659  *      None.
660  *
661  *      RETURNS:
662  *      Device type, %ATA_DEV_ATA, %ATA_DEV_ATAPI, or %ATA_DEV_UNKNOWN
663  *      the event of failure.
664  */
665
666 unsigned int ata_dev_classify(const struct ata_taskfile *tf)
667 {
668         /* Apple's open source Darwin code hints that some devices only
669          * put a proper signature into the LBA mid/high registers,
670          * So, we only check those.  It's sufficient for uniqueness.
671          */
672
673         if (((tf->lbam == 0) && (tf->lbah == 0)) ||
674             ((tf->lbam == 0x3c) && (tf->lbah == 0xc3))) {
675                 DPRINTK("found ATA device by sig\n");
676                 return ATA_DEV_ATA;
677         }
678
679         if (((tf->lbam == 0x14) && (tf->lbah == 0xeb)) ||
680             ((tf->lbam == 0x69) && (tf->lbah == 0x96))) {
681                 DPRINTK("found ATAPI device by sig\n");
682                 return ATA_DEV_ATAPI;
683         }
684
685         DPRINTK("unknown device\n");
686         return ATA_DEV_UNKNOWN;
687 }
688
689 /**
690  *      ata_dev_try_classify - Parse returned ATA device signature
691  *      @ap: ATA channel to examine
692  *      @device: Device to examine (starting at zero)
693  *      @r_err: Value of error register on completion
694  *
695  *      After an event -- SRST, E.D.D., or SATA COMRESET -- occurs,
696  *      an ATA/ATAPI-defined set of values is placed in the ATA
697  *      shadow registers, indicating the results of device detection
698  *      and diagnostics.
699  *
700  *      Select the ATA device, and read the values from the ATA shadow
701  *      registers.  Then parse according to the Error register value,
702  *      and the spec-defined values examined by ata_dev_classify().
703  *
704  *      LOCKING:
705  *      caller.
706  *
707  *      RETURNS:
708  *      Device type - %ATA_DEV_ATA, %ATA_DEV_ATAPI or %ATA_DEV_NONE.
709  */
710
711 unsigned int
712 ata_dev_try_classify(struct ata_port *ap, unsigned int device, u8 *r_err)
713 {
714         struct ata_taskfile tf;
715         unsigned int class;
716         u8 err;
717
718         ap->ops->dev_select(ap, device);
719
720         memset(&tf, 0, sizeof(tf));
721
722         ap->ops->tf_read(ap, &tf);
723         err = tf.feature;
724         if (r_err)
725                 *r_err = err;
726
727         /* see if device passed diags: if master then continue and warn later */
728         if (err == 0 && device == 0)
729                 /* diagnostic fail : do nothing _YET_ */
730                 ap->device[device].horkage |= ATA_HORKAGE_DIAGNOSTIC;
731         else if (err == 1)
732                 /* do nothing */ ;
733         else if ((device == 0) && (err == 0x81))
734                 /* do nothing */ ;
735         else
736                 return ATA_DEV_NONE;
737
738         /* determine if device is ATA or ATAPI */
739         class = ata_dev_classify(&tf);
740
741         if (class == ATA_DEV_UNKNOWN)
742                 return ATA_DEV_NONE;
743         if ((class == ATA_DEV_ATA) && (ata_chk_status(ap) == 0))
744                 return ATA_DEV_NONE;
745         return class;
746 }
747
748 /**
749  *      ata_id_string - Convert IDENTIFY DEVICE page into string
750  *      @id: IDENTIFY DEVICE results we will examine
751  *      @s: string into which data is output
752  *      @ofs: offset into identify device page
753  *      @len: length of string to return. must be an even number.
754  *
755  *      The strings in the IDENTIFY DEVICE page are broken up into
756  *      16-bit chunks.  Run through the string, and output each
757  *      8-bit chunk linearly, regardless of platform.
758  *
759  *      LOCKING:
760  *      caller.
761  */
762
763 void ata_id_string(const u16 *id, unsigned char *s,
764                    unsigned int ofs, unsigned int len)
765 {
766         unsigned int c;
767
768         while (len > 0) {
769                 c = id[ofs] >> 8;
770                 *s = c;
771                 s++;
772
773                 c = id[ofs] & 0xff;
774                 *s = c;
775                 s++;
776
777                 ofs++;
778                 len -= 2;
779         }
780 }
781
782 /**
783  *      ata_id_c_string - Convert IDENTIFY DEVICE page into C string
784  *      @id: IDENTIFY DEVICE results we will examine
785  *      @s: string into which data is output
786  *      @ofs: offset into identify device page
787  *      @len: length of string to return. must be an odd number.
788  *
789  *      This function is identical to ata_id_string except that it
790  *      trims trailing spaces and terminates the resulting string with
791  *      null.  @len must be actual maximum length (even number) + 1.
792  *
793  *      LOCKING:
794  *      caller.
795  */
796 void ata_id_c_string(const u16 *id, unsigned char *s,
797                      unsigned int ofs, unsigned int len)
798 {
799         unsigned char *p;
800
801         WARN_ON(!(len & 1));
802
803         ata_id_string(id, s, ofs, len - 1);
804
805         p = s + strnlen(s, len - 1);
806         while (p > s && p[-1] == ' ')
807                 p--;
808         *p = '\0';
809 }
810
811 static u64 ata_id_n_sectors(const u16 *id)
812 {
813         if (ata_id_has_lba(id)) {
814                 if (ata_id_has_lba48(id))
815                         return ata_id_u64(id, 100);
816                 else
817                         return ata_id_u32(id, 60);
818         } else {
819                 if (ata_id_current_chs_valid(id))
820                         return ata_id_u32(id, 57);
821                 else
822                         return id[1] * id[3] * id[6];
823         }
824 }
825
826 /**
827  *      ata_id_to_dma_mode      -       Identify DMA mode from id block
828  *      @dev: device to identify
829  *      @mode: mode to assume if we cannot tell
830  *
831  *      Set up the timing values for the device based upon the identify
832  *      reported values for the DMA mode. This function is used by drivers
833  *      which rely upon firmware configured modes, but wish to report the
834  *      mode correctly when possible.
835  *
836  *      In addition we emit similarly formatted messages to the default
837  *      ata_dev_set_mode handler, in order to provide consistency of
838  *      presentation.
839  */
840
841 void ata_id_to_dma_mode(struct ata_device *dev, u8 unknown)
842 {
843         unsigned int mask;
844         u8 mode;
845
846         /* Pack the DMA modes */
847         mask = ((dev->id[63] >> 8) << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA;
848         if (dev->id[53] & 0x04)
849                 mask |= ((dev->id[88] >> 8) << ATA_SHIFT_UDMA) & ATA_MASK_UDMA;
850
851         /* Select the mode in use */
852         mode = ata_xfer_mask2mode(mask);
853
854         if (mode != 0) {
855                 ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
856                        ata_mode_string(mask));
857         } else {
858                 /* SWDMA perhaps ? */
859                 mode = unknown;
860                 ata_dev_printk(dev, KERN_INFO, "configured for DMA\n");
861         }
862
863         /* Configure the device reporting */
864         dev->xfer_mode = mode;
865         dev->xfer_shift = ata_xfer_mode2shift(mode);
866 }
867
868 /**
869  *      ata_noop_dev_select - Select device 0/1 on ATA bus
870  *      @ap: ATA channel to manipulate
871  *      @device: ATA device (numbered from zero) to select
872  *
873  *      This function performs no actual function.
874  *
875  *      May be used as the dev_select() entry in ata_port_operations.
876  *
877  *      LOCKING:
878  *      caller.
879  */
880 void ata_noop_dev_select (struct ata_port *ap, unsigned int device)
881 {
882 }
883
884
885 /**
886  *      ata_std_dev_select - Select device 0/1 on ATA bus
887  *      @ap: ATA channel to manipulate
888  *      @device: ATA device (numbered from zero) to select
889  *
890  *      Use the method defined in the ATA specification to
891  *      make either device 0, or device 1, active on the
892  *      ATA channel.  Works with both PIO and MMIO.
893  *
894  *      May be used as the dev_select() entry in ata_port_operations.
895  *
896  *      LOCKING:
897  *      caller.
898  */
899
900 void ata_std_dev_select (struct ata_port *ap, unsigned int device)
901 {
902         u8 tmp;
903
904         if (device == 0)
905                 tmp = ATA_DEVICE_OBS;
906         else
907                 tmp = ATA_DEVICE_OBS | ATA_DEV1;
908
909         iowrite8(tmp, ap->ioaddr.device_addr);
910         ata_pause(ap);          /* needed; also flushes, for mmio */
911 }
912
913 /**
914  *      ata_dev_select - Select device 0/1 on ATA bus
915  *      @ap: ATA channel to manipulate
916  *      @device: ATA device (numbered from zero) to select
917  *      @wait: non-zero to wait for Status register BSY bit to clear
918  *      @can_sleep: non-zero if context allows sleeping
919  *
920  *      Use the method defined in the ATA specification to
921  *      make either device 0, or device 1, active on the
922  *      ATA channel.
923  *
924  *      This is a high-level version of ata_std_dev_select(),
925  *      which additionally provides the services of inserting
926  *      the proper pauses and status polling, where needed.
927  *
928  *      LOCKING:
929  *      caller.
930  */
931
932 void ata_dev_select(struct ata_port *ap, unsigned int device,
933                            unsigned int wait, unsigned int can_sleep)
934 {
935         if (ata_msg_probe(ap))
936                 ata_port_printk(ap, KERN_INFO, "ata_dev_select: ENTER, "
937                                 "device %u, wait %u\n", device, wait);
938
939         if (wait)
940                 ata_wait_idle(ap);
941
942         ap->ops->dev_select(ap, device);
943
944         if (wait) {
945                 if (can_sleep && ap->device[device].class == ATA_DEV_ATAPI)
946                         msleep(150);
947                 ata_wait_idle(ap);
948         }
949 }
950
951 /**
952  *      ata_dump_id - IDENTIFY DEVICE info debugging output
953  *      @id: IDENTIFY DEVICE page to dump
954  *
955  *      Dump selected 16-bit words from the given IDENTIFY DEVICE
956  *      page.
957  *
958  *      LOCKING:
959  *      caller.
960  */
961
962 static inline void ata_dump_id(const u16 *id)
963 {
964         DPRINTK("49==0x%04x  "
965                 "53==0x%04x  "
966                 "63==0x%04x  "
967                 "64==0x%04x  "
968                 "75==0x%04x  \n",
969                 id[49],
970                 id[53],
971                 id[63],
972                 id[64],
973                 id[75]);
974         DPRINTK("80==0x%04x  "
975                 "81==0x%04x  "
976                 "82==0x%04x  "
977                 "83==0x%04x  "
978                 "84==0x%04x  \n",
979                 id[80],
980                 id[81],
981                 id[82],
982                 id[83],
983                 id[84]);
984         DPRINTK("88==0x%04x  "
985                 "93==0x%04x\n",
986                 id[88],
987                 id[93]);
988 }
989
990 /**
991  *      ata_id_xfermask - Compute xfermask from the given IDENTIFY data
992  *      @id: IDENTIFY data to compute xfer mask from
993  *
994  *      Compute the xfermask for this device. This is not as trivial
995  *      as it seems if we must consider early devices correctly.
996  *
997  *      FIXME: pre IDE drive timing (do we care ?).
998  *
999  *      LOCKING:
1000  *      None.
1001  *
1002  *      RETURNS:
1003  *      Computed xfermask
1004  */
1005 static unsigned int ata_id_xfermask(const u16 *id)
1006 {
1007         unsigned int pio_mask, mwdma_mask, udma_mask;
1008
1009         /* Usual case. Word 53 indicates word 64 is valid */
1010         if (id[ATA_ID_FIELD_VALID] & (1 << 1)) {
1011                 pio_mask = id[ATA_ID_PIO_MODES] & 0x03;
1012                 pio_mask <<= 3;
1013                 pio_mask |= 0x7;
1014         } else {
1015                 /* If word 64 isn't valid then Word 51 high byte holds
1016                  * the PIO timing number for the maximum. Turn it into
1017                  * a mask.
1018                  */
1019                 u8 mode = (id[ATA_ID_OLD_PIO_MODES] >> 8) & 0xFF;
1020                 if (mode < 5)   /* Valid PIO range */
1021                         pio_mask = (2 << mode) - 1;
1022                 else
1023                         pio_mask = 1;
1024
1025                 /* But wait.. there's more. Design your standards by
1026                  * committee and you too can get a free iordy field to
1027                  * process. However its the speeds not the modes that
1028                  * are supported... Note drivers using the timing API
1029                  * will get this right anyway
1030                  */
1031         }
1032
1033         mwdma_mask = id[ATA_ID_MWDMA_MODES] & 0x07;
1034
1035         if (ata_id_is_cfa(id)) {
1036                 /*
1037                  *      Process compact flash extended modes
1038                  */
1039                 int pio = id[163] & 0x7;
1040                 int dma = (id[163] >> 3) & 7;
1041
1042                 if (pio)
1043                         pio_mask |= (1 << 5);
1044                 if (pio > 1)
1045                         pio_mask |= (1 << 6);
1046                 if (dma)
1047                         mwdma_mask |= (1 << 3);
1048                 if (dma > 1)
1049                         mwdma_mask |= (1 << 4);
1050         }
1051
1052         udma_mask = 0;
1053         if (id[ATA_ID_FIELD_VALID] & (1 << 2))
1054                 udma_mask = id[ATA_ID_UDMA_MODES] & 0xff;
1055
1056         return ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
1057 }
1058
1059 /**
1060  *      ata_port_queue_task - Queue port_task
1061  *      @ap: The ata_port to queue port_task for
1062  *      @fn: workqueue function to be scheduled
1063  *      @data: data for @fn to use
1064  *      @delay: delay time for workqueue function
1065  *
1066  *      Schedule @fn(@data) for execution after @delay jiffies using
1067  *      port_task.  There is one port_task per port and it's the
1068  *      user(low level driver)'s responsibility to make sure that only
1069  *      one task is active at any given time.
1070  *
1071  *      libata core layer takes care of synchronization between
1072  *      port_task and EH.  ata_port_queue_task() may be ignored for EH
1073  *      synchronization.
1074  *
1075  *      LOCKING:
1076  *      Inherited from caller.
1077  */
1078 void ata_port_queue_task(struct ata_port *ap, work_func_t fn, void *data,
1079                          unsigned long delay)
1080 {
1081         int rc;
1082
1083         if (ap->pflags & ATA_PFLAG_FLUSH_PORT_TASK)
1084                 return;
1085
1086         PREPARE_DELAYED_WORK(&ap->port_task, fn);
1087         ap->port_task_data = data;
1088
1089         rc = queue_delayed_work(ata_wq, &ap->port_task, delay);
1090
1091         /* rc == 0 means that another user is using port task */
1092         WARN_ON(rc == 0);
1093 }
1094
1095 /**
1096  *      ata_port_flush_task - Flush port_task
1097  *      @ap: The ata_port to flush port_task for
1098  *
1099  *      After this function completes, port_task is guranteed not to
1100  *      be running or scheduled.
1101  *
1102  *      LOCKING:
1103  *      Kernel thread context (may sleep)
1104  */
1105 void ata_port_flush_task(struct ata_port *ap)
1106 {
1107         unsigned long flags;
1108
1109         DPRINTK("ENTER\n");
1110
1111         spin_lock_irqsave(ap->lock, flags);
1112         ap->pflags |= ATA_PFLAG_FLUSH_PORT_TASK;
1113         spin_unlock_irqrestore(ap->lock, flags);
1114
1115         DPRINTK("flush #1\n");
1116         flush_workqueue(ata_wq);
1117
1118         /*
1119          * At this point, if a task is running, it's guaranteed to see
1120          * the FLUSH flag; thus, it will never queue pio tasks again.
1121          * Cancel and flush.
1122          */
1123         if (!cancel_delayed_work(&ap->port_task)) {
1124                 if (ata_msg_ctl(ap))
1125                         ata_port_printk(ap, KERN_DEBUG, "%s: flush #2\n",
1126                                         __FUNCTION__);
1127                 flush_workqueue(ata_wq);
1128         }
1129
1130         spin_lock_irqsave(ap->lock, flags);
1131         ap->pflags &= ~ATA_PFLAG_FLUSH_PORT_TASK;
1132         spin_unlock_irqrestore(ap->lock, flags);
1133
1134         if (ata_msg_ctl(ap))
1135                 ata_port_printk(ap, KERN_DEBUG, "%s: EXIT\n", __FUNCTION__);
1136 }
1137
1138 static void ata_qc_complete_internal(struct ata_queued_cmd *qc)
1139 {
1140         struct completion *waiting = qc->private_data;
1141
1142         complete(waiting);
1143 }
1144
1145 /**
1146  *      ata_exec_internal_sg - execute libata internal command
1147  *      @dev: Device to which the command is sent
1148  *      @tf: Taskfile registers for the command and the result
1149  *      @cdb: CDB for packet command
1150  *      @dma_dir: Data tranfer direction of the command
1151  *      @sg: sg list for the data buffer of the command
1152  *      @n_elem: Number of sg entries
1153  *
1154  *      Executes libata internal command with timeout.  @tf contains
1155  *      command on entry and result on return.  Timeout and error
1156  *      conditions are reported via return value.  No recovery action
1157  *      is taken after a command times out.  It's caller's duty to
1158  *      clean up after timeout.
1159  *
1160  *      LOCKING:
1161  *      None.  Should be called with kernel context, might sleep.
1162  *
1163  *      RETURNS:
1164  *      Zero on success, AC_ERR_* mask on failure
1165  */
1166 unsigned ata_exec_internal_sg(struct ata_device *dev,
1167                               struct ata_taskfile *tf, const u8 *cdb,
1168                               int dma_dir, struct scatterlist *sg,
1169                               unsigned int n_elem)
1170 {
1171         struct ata_port *ap = dev->ap;
1172         u8 command = tf->command;
1173         struct ata_queued_cmd *qc;
1174         unsigned int tag, preempted_tag;
1175         u32 preempted_sactive, preempted_qc_active;
1176         DECLARE_COMPLETION_ONSTACK(wait);
1177         unsigned long flags;
1178         unsigned int err_mask;
1179         int rc;
1180
1181         spin_lock_irqsave(ap->lock, flags);
1182
1183         /* no internal command while frozen */
1184         if (ap->pflags & ATA_PFLAG_FROZEN) {
1185                 spin_unlock_irqrestore(ap->lock, flags);
1186                 return AC_ERR_SYSTEM;
1187         }
1188
1189         /* initialize internal qc */
1190
1191         /* XXX: Tag 0 is used for drivers with legacy EH as some
1192          * drivers choke if any other tag is given.  This breaks
1193          * ata_tag_internal() test for those drivers.  Don't use new
1194          * EH stuff without converting to it.
1195          */
1196         if (ap->ops->error_handler)
1197                 tag = ATA_TAG_INTERNAL;
1198         else
1199                 tag = 0;
1200
1201         if (test_and_set_bit(tag, &ap->qc_allocated))
1202                 BUG();
1203         qc = __ata_qc_from_tag(ap, tag);
1204
1205         qc->tag = tag;
1206         qc->scsicmd = NULL;
1207         qc->ap = ap;
1208         qc->dev = dev;
1209         ata_qc_reinit(qc);
1210
1211         preempted_tag = ap->active_tag;
1212         preempted_sactive = ap->sactive;
1213         preempted_qc_active = ap->qc_active;
1214         ap->active_tag = ATA_TAG_POISON;
1215         ap->sactive = 0;
1216         ap->qc_active = 0;
1217
1218         /* prepare & issue qc */
1219         qc->tf = *tf;
1220         if (cdb)
1221                 memcpy(qc->cdb, cdb, ATAPI_CDB_LEN);
1222         qc->flags |= ATA_QCFLAG_RESULT_TF;
1223         qc->dma_dir = dma_dir;
1224         if (dma_dir != DMA_NONE) {
1225                 unsigned int i, buflen = 0;
1226
1227                 for (i = 0; i < n_elem; i++)
1228                         buflen += sg[i].length;
1229
1230                 ata_sg_init(qc, sg, n_elem);
1231                 qc->nbytes = buflen;
1232         }
1233
1234         qc->private_data = &wait;
1235         qc->complete_fn = ata_qc_complete_internal;
1236
1237         ata_qc_issue(qc);
1238
1239         spin_unlock_irqrestore(ap->lock, flags);
1240
1241         rc = wait_for_completion_timeout(&wait, ata_probe_timeout);
1242
1243         ata_port_flush_task(ap);
1244
1245         if (!rc) {
1246                 spin_lock_irqsave(ap->lock, flags);
1247
1248                 /* We're racing with irq here.  If we lose, the
1249                  * following test prevents us from completing the qc
1250                  * twice.  If we win, the port is frozen and will be
1251                  * cleaned up by ->post_internal_cmd().
1252                  */
1253                 if (qc->flags & ATA_QCFLAG_ACTIVE) {
1254                         qc->err_mask |= AC_ERR_TIMEOUT;
1255
1256                         if (ap->ops->error_handler)
1257                                 ata_port_freeze(ap);
1258                         else
1259                                 ata_qc_complete(qc);
1260
1261                         if (ata_msg_warn(ap))
1262                                 ata_dev_printk(dev, KERN_WARNING,
1263                                         "qc timeout (cmd 0x%x)\n", command);
1264                 }
1265
1266                 spin_unlock_irqrestore(ap->lock, flags);
1267         }
1268
1269         /* do post_internal_cmd */
1270         if (ap->ops->post_internal_cmd)
1271                 ap->ops->post_internal_cmd(qc);
1272
1273         if ((qc->flags & ATA_QCFLAG_FAILED) && !qc->err_mask) {
1274                 if (ata_msg_warn(ap))
1275                         ata_dev_printk(dev, KERN_WARNING,
1276                                 "zero err_mask for failed "
1277                                 "internal command, assuming AC_ERR_OTHER\n");
1278                 qc->err_mask |= AC_ERR_OTHER;
1279         }
1280
1281         /* finish up */
1282         spin_lock_irqsave(ap->lock, flags);
1283
1284         *tf = qc->result_tf;
1285         err_mask = qc->err_mask;
1286
1287         ata_qc_free(qc);
1288         ap->active_tag = preempted_tag;
1289         ap->sactive = preempted_sactive;
1290         ap->qc_active = preempted_qc_active;
1291
1292         /* XXX - Some LLDDs (sata_mv) disable port on command failure.
1293          * Until those drivers are fixed, we detect the condition
1294          * here, fail the command with AC_ERR_SYSTEM and reenable the
1295          * port.
1296          *
1297          * Note that this doesn't change any behavior as internal
1298          * command failure results in disabling the device in the
1299          * higher layer for LLDDs without new reset/EH callbacks.
1300          *
1301          * Kill the following code as soon as those drivers are fixed.
1302          */
1303         if (ap->flags & ATA_FLAG_DISABLED) {
1304                 err_mask |= AC_ERR_SYSTEM;
1305                 ata_port_probe(ap);
1306         }
1307
1308         spin_unlock_irqrestore(ap->lock, flags);
1309
1310         return err_mask;
1311 }
1312
1313 /**
1314  *      ata_exec_internal - execute libata internal command
1315  *      @dev: Device to which the command is sent
1316  *      @tf: Taskfile registers for the command and the result
1317  *      @cdb: CDB for packet command
1318  *      @dma_dir: Data tranfer direction of the command
1319  *      @buf: Data buffer of the command
1320  *      @buflen: Length of data buffer
1321  *
1322  *      Wrapper around ata_exec_internal_sg() which takes simple
1323  *      buffer instead of sg list.
1324  *
1325  *      LOCKING:
1326  *      None.  Should be called with kernel context, might sleep.
1327  *
1328  *      RETURNS:
1329  *      Zero on success, AC_ERR_* mask on failure
1330  */
1331 unsigned ata_exec_internal(struct ata_device *dev,
1332                            struct ata_taskfile *tf, const u8 *cdb,
1333                            int dma_dir, void *buf, unsigned int buflen)
1334 {
1335         struct scatterlist *psg = NULL, sg;
1336         unsigned int n_elem = 0;
1337
1338         if (dma_dir != DMA_NONE) {
1339                 WARN_ON(!buf);
1340                 sg_init_one(&sg, buf, buflen);
1341                 psg = &sg;
1342                 n_elem++;
1343         }
1344
1345         return ata_exec_internal_sg(dev, tf, cdb, dma_dir, psg, n_elem);
1346 }
1347
1348 /**
1349  *      ata_do_simple_cmd - execute simple internal command
1350  *      @dev: Device to which the command is sent
1351  *      @cmd: Opcode to execute
1352  *
1353  *      Execute a 'simple' command, that only consists of the opcode
1354  *      'cmd' itself, without filling any other registers
1355  *
1356  *      LOCKING:
1357  *      Kernel thread context (may sleep).
1358  *
1359  *      RETURNS:
1360  *      Zero on success, AC_ERR_* mask on failure
1361  */
1362 unsigned int ata_do_simple_cmd(struct ata_device *dev, u8 cmd)
1363 {
1364         struct ata_taskfile tf;
1365
1366         ata_tf_init(dev, &tf);
1367
1368         tf.command = cmd;
1369         tf.flags |= ATA_TFLAG_DEVICE;
1370         tf.protocol = ATA_PROT_NODATA;
1371
1372         return ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
1373 }
1374
1375 /**
1376  *      ata_pio_need_iordy      -       check if iordy needed
1377  *      @adev: ATA device
1378  *
1379  *      Check if the current speed of the device requires IORDY. Used
1380  *      by various controllers for chip configuration.
1381  */
1382
1383 unsigned int ata_pio_need_iordy(const struct ata_device *adev)
1384 {
1385         int pio;
1386         int speed = adev->pio_mode - XFER_PIO_0;
1387
1388         if (speed < 2)
1389                 return 0;
1390         if (speed > 2)
1391                 return 1;
1392
1393         /* If we have no drive specific rule, then PIO 2 is non IORDY */
1394
1395         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE */
1396                 pio = adev->id[ATA_ID_EIDE_PIO];
1397                 /* Is the speed faster than the drive allows non IORDY ? */
1398                 if (pio) {
1399                         /* This is cycle times not frequency - watch the logic! */
1400                         if (pio > 240)  /* PIO2 is 240nS per cycle */
1401                                 return 1;
1402                         return 0;
1403                 }
1404         }
1405         return 0;
1406 }
1407
1408 /**
1409  *      ata_dev_read_id - Read ID data from the specified device
1410  *      @dev: target device
1411  *      @p_class: pointer to class of the target device (may be changed)
1412  *      @flags: ATA_READID_* flags
1413  *      @id: buffer to read IDENTIFY data into
1414  *
1415  *      Read ID data from the specified device.  ATA_CMD_ID_ATA is
1416  *      performed on ATA devices and ATA_CMD_ID_ATAPI on ATAPI
1417  *      devices.  This function also issues ATA_CMD_INIT_DEV_PARAMS
1418  *      for pre-ATA4 drives.
1419  *
1420  *      LOCKING:
1421  *      Kernel thread context (may sleep)
1422  *
1423  *      RETURNS:
1424  *      0 on success, -errno otherwise.
1425  */
1426 int ata_dev_read_id(struct ata_device *dev, unsigned int *p_class,
1427                     unsigned int flags, u16 *id)
1428 {
1429         struct ata_port *ap = dev->ap;
1430         unsigned int class = *p_class;
1431         struct ata_taskfile tf;
1432         unsigned int err_mask = 0;
1433         const char *reason;
1434         int rc;
1435
1436         if (ata_msg_ctl(ap))
1437                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1438
1439         ata_dev_select(ap, dev->devno, 1, 1); /* select device 0/1 */
1440
1441  retry:
1442         ata_tf_init(dev, &tf);
1443
1444         switch (class) {
1445         case ATA_DEV_ATA:
1446                 tf.command = ATA_CMD_ID_ATA;
1447                 break;
1448         case ATA_DEV_ATAPI:
1449                 tf.command = ATA_CMD_ID_ATAPI;
1450                 break;
1451         default:
1452                 rc = -ENODEV;
1453                 reason = "unsupported class";
1454                 goto err_out;
1455         }
1456
1457         tf.protocol = ATA_PROT_PIO;
1458
1459         /* Some devices choke if TF registers contain garbage.  Make
1460          * sure those are properly initialized.
1461          */
1462         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
1463
1464         /* Device presence detection is unreliable on some
1465          * controllers.  Always poll IDENTIFY if available.
1466          */
1467         tf.flags |= ATA_TFLAG_POLLING;
1468
1469         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_FROM_DEVICE,
1470                                      id, sizeof(id[0]) * ATA_ID_WORDS);
1471         if (err_mask) {
1472                 if (err_mask & AC_ERR_NODEV_HINT) {
1473                         DPRINTK("ata%u.%d: NODEV after polling detection\n",
1474                                 ap->print_id, dev->devno);
1475                         return -ENOENT;
1476                 }
1477
1478                 rc = -EIO;
1479                 reason = "I/O error";
1480                 goto err_out;
1481         }
1482
1483         swap_buf_le16(id, ATA_ID_WORDS);
1484
1485         /* sanity check */
1486         rc = -EINVAL;
1487         reason = "device reports illegal type";
1488
1489         if (class == ATA_DEV_ATA) {
1490                 if (!ata_id_is_ata(id) && !ata_id_is_cfa(id))
1491                         goto err_out;
1492         } else {
1493                 if (ata_id_is_ata(id))
1494                         goto err_out;
1495         }
1496
1497         if ((flags & ATA_READID_POSTRESET) && class == ATA_DEV_ATA) {
1498                 /*
1499                  * The exact sequence expected by certain pre-ATA4 drives is:
1500                  * SRST RESET
1501                  * IDENTIFY
1502                  * INITIALIZE DEVICE PARAMETERS
1503                  * anything else..
1504                  * Some drives were very specific about that exact sequence.
1505                  */
1506                 if (ata_id_major_version(id) < 4 || !ata_id_has_lba(id)) {
1507                         err_mask = ata_dev_init_params(dev, id[3], id[6]);
1508                         if (err_mask) {
1509                                 rc = -EIO;
1510                                 reason = "INIT_DEV_PARAMS failed";
1511                                 goto err_out;
1512                         }
1513
1514                         /* current CHS translation info (id[53-58]) might be
1515                          * changed. reread the identify device info.
1516                          */
1517                         flags &= ~ATA_READID_POSTRESET;
1518                         goto retry;
1519                 }
1520         }
1521
1522         *p_class = class;
1523
1524         return 0;
1525
1526  err_out:
1527         if (ata_msg_warn(ap))
1528                 ata_dev_printk(dev, KERN_WARNING, "failed to IDENTIFY "
1529                                "(%s, err_mask=0x%x)\n", reason, err_mask);
1530         return rc;
1531 }
1532
1533 static inline u8 ata_dev_knobble(struct ata_device *dev)
1534 {
1535         return ((dev->ap->cbl == ATA_CBL_SATA) && (!ata_id_is_sata(dev->id)));
1536 }
1537
1538 static void ata_dev_config_ncq(struct ata_device *dev,
1539                                char *desc, size_t desc_sz)
1540 {
1541         struct ata_port *ap = dev->ap;
1542         int hdepth = 0, ddepth = ata_id_queue_depth(dev->id);
1543
1544         if (!ata_id_has_ncq(dev->id)) {
1545                 desc[0] = '\0';
1546                 return;
1547         }
1548         if (ata_device_blacklisted(dev) & ATA_HORKAGE_NONCQ) {
1549                 snprintf(desc, desc_sz, "NCQ (not used)");
1550                 return;
1551         }
1552         if (ap->flags & ATA_FLAG_NCQ) {
1553                 hdepth = min(ap->scsi_host->can_queue, ATA_MAX_QUEUE - 1);
1554                 dev->flags |= ATA_DFLAG_NCQ;
1555         }
1556
1557         if (hdepth >= ddepth)
1558                 snprintf(desc, desc_sz, "NCQ (depth %d)", ddepth);
1559         else
1560                 snprintf(desc, desc_sz, "NCQ (depth %d/%d)", hdepth, ddepth);
1561 }
1562
1563 static void ata_set_port_max_cmd_len(struct ata_port *ap)
1564 {
1565         int i;
1566
1567         if (ap->scsi_host) {
1568                 unsigned int len = 0;
1569
1570                 for (i = 0; i < ATA_MAX_DEVICES; i++)
1571                         len = max(len, ap->device[i].cdb_len);
1572
1573                 ap->scsi_host->max_cmd_len = len;
1574         }
1575 }
1576
1577 /**
1578  *      ata_dev_configure - Configure the specified ATA/ATAPI device
1579  *      @dev: Target device to configure
1580  *
1581  *      Configure @dev according to @dev->id.  Generic and low-level
1582  *      driver specific fixups are also applied.
1583  *
1584  *      LOCKING:
1585  *      Kernel thread context (may sleep)
1586  *
1587  *      RETURNS:
1588  *      0 on success, -errno otherwise
1589  */
1590 int ata_dev_configure(struct ata_device *dev)
1591 {
1592         struct ata_port *ap = dev->ap;
1593         int print_info = ap->eh_context.i.flags & ATA_EHI_PRINTINFO;
1594         const u16 *id = dev->id;
1595         unsigned int xfer_mask;
1596         char revbuf[7];         /* XYZ-99\0 */
1597         char fwrevbuf[ATA_ID_FW_REV_LEN+1];
1598         char modelbuf[ATA_ID_PROD_LEN+1];
1599         int rc;
1600
1601         if (!ata_dev_enabled(dev) && ata_msg_info(ap)) {
1602                 ata_dev_printk(dev, KERN_INFO, "%s: ENTER/EXIT -- nodev\n",
1603                                __FUNCTION__);
1604                 return 0;
1605         }
1606
1607         if (ata_msg_probe(ap))
1608                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1609
1610         /* set _SDD */
1611         rc = ata_acpi_push_id(ap, dev->devno);
1612         if (rc) {
1613                 ata_dev_printk(dev, KERN_WARNING, "failed to set _SDD(%d)\n",
1614                         rc);
1615         }
1616
1617         /* retrieve and execute the ATA task file of _GTF */
1618         ata_acpi_exec_tfs(ap);
1619
1620         /* print device capabilities */
1621         if (ata_msg_probe(ap))
1622                 ata_dev_printk(dev, KERN_DEBUG,
1623                                "%s: cfg 49:%04x 82:%04x 83:%04x 84:%04x "
1624                                "85:%04x 86:%04x 87:%04x 88:%04x\n",
1625                                __FUNCTION__,
1626                                id[49], id[82], id[83], id[84],
1627                                id[85], id[86], id[87], id[88]);
1628
1629         /* initialize to-be-configured parameters */
1630         dev->flags &= ~ATA_DFLAG_CFG_MASK;
1631         dev->max_sectors = 0;
1632         dev->cdb_len = 0;
1633         dev->n_sectors = 0;
1634         dev->cylinders = 0;
1635         dev->heads = 0;
1636         dev->sectors = 0;
1637
1638         /*
1639          * common ATA, ATAPI feature tests
1640          */
1641
1642         /* find max transfer mode; for printk only */
1643         xfer_mask = ata_id_xfermask(id);
1644
1645         if (ata_msg_probe(ap))
1646                 ata_dump_id(id);
1647
1648         /* ATA-specific feature tests */
1649         if (dev->class == ATA_DEV_ATA) {
1650                 if (ata_id_is_cfa(id)) {
1651                         if (id[162] & 1) /* CPRM may make this media unusable */
1652                                 ata_dev_printk(dev, KERN_WARNING,
1653                                                "supports DRM functions and may "
1654                                                "not be fully accessable.\n");
1655                         snprintf(revbuf, 7, "CFA");
1656                 }
1657                 else
1658                         snprintf(revbuf, 7, "ATA-%d",  ata_id_major_version(id));
1659
1660                 dev->n_sectors = ata_id_n_sectors(id);
1661
1662                 /* SCSI only uses 4-char revisions, dump full 8 chars from ATA */
1663                 ata_id_c_string(dev->id, fwrevbuf, ATA_ID_FW_REV,
1664                                 sizeof(fwrevbuf));
1665
1666                 ata_id_c_string(dev->id, modelbuf, ATA_ID_PROD,
1667                                 sizeof(modelbuf));
1668
1669                 if (dev->id[59] & 0x100)
1670                         dev->multi_count = dev->id[59] & 0xff;
1671
1672                 if (ata_id_has_lba(id)) {
1673                         const char *lba_desc;
1674                         char ncq_desc[20];
1675
1676                         lba_desc = "LBA";
1677                         dev->flags |= ATA_DFLAG_LBA;
1678                         if (ata_id_has_lba48(id)) {
1679                                 dev->flags |= ATA_DFLAG_LBA48;
1680                                 lba_desc = "LBA48";
1681
1682                                 if (dev->n_sectors >= (1UL << 28) &&
1683                                     ata_id_has_flush_ext(id))
1684                                         dev->flags |= ATA_DFLAG_FLUSH_EXT;
1685                         }
1686
1687                         /* config NCQ */
1688                         ata_dev_config_ncq(dev, ncq_desc, sizeof(ncq_desc));
1689
1690                         /* print device info to dmesg */
1691                         if (ata_msg_drv(ap) && print_info) {
1692                                 ata_dev_printk(dev, KERN_INFO,
1693                                         "%s: %s, %s, max %s\n",
1694                                         revbuf, modelbuf, fwrevbuf,
1695                                         ata_mode_string(xfer_mask));
1696                                 ata_dev_printk(dev, KERN_INFO,
1697                                         "%Lu sectors, multi %u: %s %s\n",
1698                                         (unsigned long long)dev->n_sectors,
1699                                         dev->multi_count, lba_desc, ncq_desc);
1700                         }
1701                 } else {
1702                         /* CHS */
1703
1704                         /* Default translation */
1705                         dev->cylinders  = id[1];
1706                         dev->heads      = id[3];
1707                         dev->sectors    = id[6];
1708
1709                         if (ata_id_current_chs_valid(id)) {
1710                                 /* Current CHS translation is valid. */
1711                                 dev->cylinders = id[54];
1712                                 dev->heads     = id[55];
1713                                 dev->sectors   = id[56];
1714                         }
1715
1716                         /* print device info to dmesg */
1717                         if (ata_msg_drv(ap) && print_info) {
1718                                 ata_dev_printk(dev, KERN_INFO,
1719                                         "%s: %s, %s, max %s\n",
1720                                         revbuf, modelbuf, fwrevbuf,
1721                                         ata_mode_string(xfer_mask));
1722                                 ata_dev_printk(dev, KERN_INFO,
1723                                         "%Lu sectors, multi %u, CHS %u/%u/%u\n",
1724                                         (unsigned long long)dev->n_sectors,
1725                                         dev->multi_count, dev->cylinders,
1726                                         dev->heads, dev->sectors);
1727                         }
1728                 }
1729
1730                 dev->cdb_len = 16;
1731         }
1732
1733         /* ATAPI-specific feature tests */
1734         else if (dev->class == ATA_DEV_ATAPI) {
1735                 char *cdb_intr_string = "";
1736
1737                 rc = atapi_cdb_len(id);
1738                 if ((rc < 12) || (rc > ATAPI_CDB_LEN)) {
1739                         if (ata_msg_warn(ap))
1740                                 ata_dev_printk(dev, KERN_WARNING,
1741                                                "unsupported CDB len\n");
1742                         rc = -EINVAL;
1743                         goto err_out_nosup;
1744                 }
1745                 dev->cdb_len = (unsigned int) rc;
1746
1747                 if (ata_id_cdb_intr(dev->id)) {
1748                         dev->flags |= ATA_DFLAG_CDB_INTR;
1749                         cdb_intr_string = ", CDB intr";
1750                 }
1751
1752                 /* print device info to dmesg */
1753                 if (ata_msg_drv(ap) && print_info)
1754                         ata_dev_printk(dev, KERN_INFO, "ATAPI, max %s%s\n",
1755                                        ata_mode_string(xfer_mask),
1756                                        cdb_intr_string);
1757         }
1758
1759         /* determine max_sectors */
1760         dev->max_sectors = ATA_MAX_SECTORS;
1761         if (dev->flags & ATA_DFLAG_LBA48)
1762                 dev->max_sectors = ATA_MAX_SECTORS_LBA48;
1763
1764         if (dev->horkage & ATA_HORKAGE_DIAGNOSTIC) {
1765                 /* Let the user know. We don't want to disallow opens for
1766                    rescue purposes, or in case the vendor is just a blithering
1767                    idiot */
1768                 if (print_info) {
1769                         ata_dev_printk(dev, KERN_WARNING,
1770 "Drive reports diagnostics failure. This may indicate a drive\n");
1771                         ata_dev_printk(dev, KERN_WARNING,
1772 "fault or invalid emulation. Contact drive vendor for information.\n");
1773                 }
1774         }
1775
1776         ata_set_port_max_cmd_len(ap);
1777
1778         /* limit bridge transfers to udma5, 200 sectors */
1779         if (ata_dev_knobble(dev)) {
1780                 if (ata_msg_drv(ap) && print_info)
1781                         ata_dev_printk(dev, KERN_INFO,
1782                                        "applying bridge limits\n");
1783                 dev->udma_mask &= ATA_UDMA5;
1784                 dev->max_sectors = ATA_MAX_SECTORS;
1785         }
1786
1787         if (ap->ops->dev_config)
1788                 ap->ops->dev_config(ap, dev);
1789
1790         if (ata_msg_probe(ap))
1791                 ata_dev_printk(dev, KERN_DEBUG, "%s: EXIT, drv_stat = 0x%x\n",
1792                         __FUNCTION__, ata_chk_status(ap));
1793         return 0;
1794
1795 err_out_nosup:
1796         if (ata_msg_probe(ap))
1797                 ata_dev_printk(dev, KERN_DEBUG,
1798                                "%s: EXIT, err\n", __FUNCTION__);
1799         return rc;
1800 }
1801
1802 /**
1803  *      ata_bus_probe - Reset and probe ATA bus
1804  *      @ap: Bus to probe
1805  *
1806  *      Master ATA bus probing function.  Initiates a hardware-dependent
1807  *      bus reset, then attempts to identify any devices found on
1808  *      the bus.
1809  *
1810  *      LOCKING:
1811  *      PCI/etc. bus probe sem.
1812  *
1813  *      RETURNS:
1814  *      Zero on success, negative errno otherwise.
1815  */
1816
1817 int ata_bus_probe(struct ata_port *ap)
1818 {
1819         unsigned int classes[ATA_MAX_DEVICES];
1820         int tries[ATA_MAX_DEVICES];
1821         int i, rc;
1822         struct ata_device *dev;
1823
1824         ata_port_probe(ap);
1825
1826         for (i = 0; i < ATA_MAX_DEVICES; i++)
1827                 tries[i] = ATA_PROBE_MAX_TRIES;
1828
1829  retry:
1830         /* reset and determine device classes */
1831         ap->ops->phy_reset(ap);
1832
1833         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1834                 dev = &ap->device[i];
1835
1836                 if (!(ap->flags & ATA_FLAG_DISABLED) &&
1837                     dev->class != ATA_DEV_UNKNOWN)
1838                         classes[dev->devno] = dev->class;
1839                 else
1840                         classes[dev->devno] = ATA_DEV_NONE;
1841
1842                 dev->class = ATA_DEV_UNKNOWN;
1843         }
1844
1845         ata_port_probe(ap);
1846
1847         /* after the reset the device state is PIO 0 and the controller
1848            state is undefined. Record the mode */
1849
1850         for (i = 0; i < ATA_MAX_DEVICES; i++)
1851                 ap->device[i].pio_mode = XFER_PIO_0;
1852
1853         /* read IDENTIFY page and configure devices */
1854         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1855                 dev = &ap->device[i];
1856
1857                 if (tries[i])
1858                         dev->class = classes[i];
1859
1860                 if (!ata_dev_enabled(dev))
1861                         continue;
1862
1863                 rc = ata_dev_read_id(dev, &dev->class, ATA_READID_POSTRESET,
1864                                      dev->id);
1865                 if (rc)
1866                         goto fail;
1867
1868                 ap->eh_context.i.flags |= ATA_EHI_PRINTINFO;
1869                 rc = ata_dev_configure(dev);
1870                 ap->eh_context.i.flags &= ~ATA_EHI_PRINTINFO;
1871                 if (rc)
1872                         goto fail;
1873         }
1874
1875         /* configure transfer mode */
1876         rc = ata_set_mode(ap, &dev);
1877         if (rc)
1878                 goto fail;
1879
1880         for (i = 0; i < ATA_MAX_DEVICES; i++)
1881                 if (ata_dev_enabled(&ap->device[i]))
1882                         return 0;
1883
1884         /* no device present, disable port */
1885         ata_port_disable(ap);
1886         ap->ops->port_disable(ap);
1887         return -ENODEV;
1888
1889  fail:
1890         tries[dev->devno]--;
1891
1892         switch (rc) {
1893         case -EINVAL:
1894                 /* eeek, something went very wrong, give up */
1895                 tries[dev->devno] = 0;
1896                 break;
1897
1898         case -ENODEV:
1899                 /* give it just one more chance */
1900                 tries[dev->devno] = min(tries[dev->devno], 1);
1901         case -EIO:
1902                 if (tries[dev->devno] == 1) {
1903                         /* This is the last chance, better to slow
1904                          * down than lose it.
1905                          */
1906                         sata_down_spd_limit(ap);
1907                         ata_down_xfermask_limit(dev, ATA_DNXFER_PIO);
1908                 }
1909         }
1910
1911         if (!tries[dev->devno])
1912                 ata_dev_disable(dev);
1913
1914         goto retry;
1915 }
1916
1917 /**
1918  *      ata_port_probe - Mark port as enabled
1919  *      @ap: Port for which we indicate enablement
1920  *
1921  *      Modify @ap data structure such that the system
1922  *      thinks that the entire port is enabled.
1923  *
1924  *      LOCKING: host lock, or some other form of
1925  *      serialization.
1926  */
1927
1928 void ata_port_probe(struct ata_port *ap)
1929 {
1930         ap->flags &= ~ATA_FLAG_DISABLED;
1931 }
1932
1933 /**
1934  *      sata_print_link_status - Print SATA link status
1935  *      @ap: SATA port to printk link status about
1936  *
1937  *      This function prints link speed and status of a SATA link.
1938  *
1939  *      LOCKING:
1940  *      None.
1941  */
1942 static void sata_print_link_status(struct ata_port *ap)
1943 {
1944         u32 sstatus, scontrol, tmp;
1945
1946         if (sata_scr_read(ap, SCR_STATUS, &sstatus))
1947                 return;
1948         sata_scr_read(ap, SCR_CONTROL, &scontrol);
1949
1950         if (ata_port_online(ap)) {
1951                 tmp = (sstatus >> 4) & 0xf;
1952                 ata_port_printk(ap, KERN_INFO,
1953                                 "SATA link up %s (SStatus %X SControl %X)\n",
1954                                 sata_spd_string(tmp), sstatus, scontrol);
1955         } else {
1956                 ata_port_printk(ap, KERN_INFO,
1957                                 "SATA link down (SStatus %X SControl %X)\n",
1958                                 sstatus, scontrol);
1959         }
1960 }
1961
1962 /**
1963  *      __sata_phy_reset - Wake/reset a low-level SATA PHY
1964  *      @ap: SATA port associated with target SATA PHY.
1965  *
1966  *      This function issues commands to standard SATA Sxxx
1967  *      PHY registers, to wake up the phy (and device), and
1968  *      clear any reset condition.
1969  *
1970  *      LOCKING:
1971  *      PCI/etc. bus probe sem.
1972  *
1973  */
1974 void __sata_phy_reset(struct ata_port *ap)
1975 {
1976         u32 sstatus;
1977         unsigned long timeout = jiffies + (HZ * 5);
1978
1979         if (ap->flags & ATA_FLAG_SATA_RESET) {
1980                 /* issue phy wake/reset */
1981                 sata_scr_write_flush(ap, SCR_CONTROL, 0x301);
1982                 /* Couldn't find anything in SATA I/II specs, but
1983                  * AHCI-1.1 10.4.2 says at least 1 ms. */
1984                 mdelay(1);
1985         }
1986         /* phy wake/clear reset */
1987         sata_scr_write_flush(ap, SCR_CONTROL, 0x300);
1988
1989         /* wait for phy to become ready, if necessary */
1990         do {
1991                 msleep(200);
1992                 sata_scr_read(ap, SCR_STATUS, &sstatus);
1993                 if ((sstatus & 0xf) != 1)
1994                         break;
1995         } while (time_before(jiffies, timeout));
1996
1997         /* print link status */
1998         sata_print_link_status(ap);
1999
2000         /* TODO: phy layer with polling, timeouts, etc. */
2001         if (!ata_port_offline(ap))
2002                 ata_port_probe(ap);
2003         else
2004                 ata_port_disable(ap);
2005
2006         if (ap->flags & ATA_FLAG_DISABLED)
2007                 return;
2008
2009         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
2010                 ata_port_disable(ap);
2011                 return;
2012         }
2013
2014         ap->cbl = ATA_CBL_SATA;
2015 }
2016
2017 /**
2018  *      sata_phy_reset - Reset SATA bus.
2019  *      @ap: SATA port associated with target SATA PHY.
2020  *
2021  *      This function resets the SATA bus, and then probes
2022  *      the bus for devices.
2023  *
2024  *      LOCKING:
2025  *      PCI/etc. bus probe sem.
2026  *
2027  */
2028 void sata_phy_reset(struct ata_port *ap)
2029 {
2030         __sata_phy_reset(ap);
2031         if (ap->flags & ATA_FLAG_DISABLED)
2032                 return;
2033         ata_bus_reset(ap);
2034 }
2035
2036 /**
2037  *      ata_dev_pair            -       return other device on cable
2038  *      @adev: device
2039  *
2040  *      Obtain the other device on the same cable, or if none is
2041  *      present NULL is returned
2042  */
2043
2044 struct ata_device *ata_dev_pair(struct ata_device *adev)
2045 {
2046         struct ata_port *ap = adev->ap;
2047         struct ata_device *pair = &ap->device[1 - adev->devno];
2048         if (!ata_dev_enabled(pair))
2049                 return NULL;
2050         return pair;
2051 }
2052
2053 /**
2054  *      ata_port_disable - Disable port.
2055  *      @ap: Port to be disabled.
2056  *
2057  *      Modify @ap data structure such that the system
2058  *      thinks that the entire port is disabled, and should
2059  *      never attempt to probe or communicate with devices
2060  *      on this port.
2061  *
2062  *      LOCKING: host lock, or some other form of
2063  *      serialization.
2064  */
2065
2066 void ata_port_disable(struct ata_port *ap)
2067 {
2068         ap->device[0].class = ATA_DEV_NONE;
2069         ap->device[1].class = ATA_DEV_NONE;
2070         ap->flags |= ATA_FLAG_DISABLED;
2071 }
2072
2073 /**
2074  *      sata_down_spd_limit - adjust SATA spd limit downward
2075  *      @ap: Port to adjust SATA spd limit for
2076  *
2077  *      Adjust SATA spd limit of @ap downward.  Note that this
2078  *      function only adjusts the limit.  The change must be applied
2079  *      using sata_set_spd().
2080  *
2081  *      LOCKING:
2082  *      Inherited from caller.
2083  *
2084  *      RETURNS:
2085  *      0 on success, negative errno on failure
2086  */
2087 int sata_down_spd_limit(struct ata_port *ap)
2088 {
2089         u32 sstatus, spd, mask;
2090         int rc, highbit;
2091
2092         rc = sata_scr_read(ap, SCR_STATUS, &sstatus);
2093         if (rc)
2094                 return rc;
2095
2096         mask = ap->sata_spd_limit;
2097         if (mask <= 1)
2098                 return -EINVAL;
2099         highbit = fls(mask) - 1;
2100         mask &= ~(1 << highbit);
2101
2102         spd = (sstatus >> 4) & 0xf;
2103         if (spd <= 1)
2104                 return -EINVAL;
2105         spd--;
2106         mask &= (1 << spd) - 1;
2107         if (!mask)
2108                 return -EINVAL;
2109
2110         ap->sata_spd_limit = mask;
2111
2112         ata_port_printk(ap, KERN_WARNING, "limiting SATA link speed to %s\n",
2113                         sata_spd_string(fls(mask)));
2114
2115         return 0;
2116 }
2117
2118 static int __sata_set_spd_needed(struct ata_port *ap, u32 *scontrol)
2119 {
2120         u32 spd, limit;
2121
2122         if (ap->sata_spd_limit == UINT_MAX)
2123                 limit = 0;
2124         else
2125                 limit = fls(ap->sata_spd_limit);
2126
2127         spd = (*scontrol >> 4) & 0xf;
2128         *scontrol = (*scontrol & ~0xf0) | ((limit & 0xf) << 4);
2129
2130         return spd != limit;
2131 }
2132
2133 /**
2134  *      sata_set_spd_needed - is SATA spd configuration needed
2135  *      @ap: Port in question
2136  *
2137  *      Test whether the spd limit in SControl matches
2138  *      @ap->sata_spd_limit.  This function is used to determine
2139  *      whether hardreset is necessary to apply SATA spd
2140  *      configuration.
2141  *
2142  *      LOCKING:
2143  *      Inherited from caller.
2144  *
2145  *      RETURNS:
2146  *      1 if SATA spd configuration is needed, 0 otherwise.
2147  */
2148 int sata_set_spd_needed(struct ata_port *ap)
2149 {
2150         u32 scontrol;
2151
2152         if (sata_scr_read(ap, SCR_CONTROL, &scontrol))
2153                 return 0;
2154
2155         return __sata_set_spd_needed(ap, &scontrol);
2156 }
2157
2158 /**
2159  *      sata_set_spd - set SATA spd according to spd limit
2160  *      @ap: Port to set SATA spd for
2161  *
2162  *      Set SATA spd of @ap according to sata_spd_limit.
2163  *
2164  *      LOCKING:
2165  *      Inherited from caller.
2166  *
2167  *      RETURNS:
2168  *      0 if spd doesn't need to be changed, 1 if spd has been
2169  *      changed.  Negative errno if SCR registers are inaccessible.
2170  */
2171 int sata_set_spd(struct ata_port *ap)
2172 {
2173         u32 scontrol;
2174         int rc;
2175
2176         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
2177                 return rc;
2178
2179         if (!__sata_set_spd_needed(ap, &scontrol))
2180                 return 0;
2181
2182         if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
2183                 return rc;
2184
2185         return 1;
2186 }
2187
2188 /*
2189  * This mode timing computation functionality is ported over from
2190  * drivers/ide/ide-timing.h and was originally written by Vojtech Pavlik
2191  */
2192 /*
2193  * PIO 0-4, MWDMA 0-2 and UDMA 0-6 timings (in nanoseconds).
2194  * These were taken from ATA/ATAPI-6 standard, rev 0a, except
2195  * for UDMA6, which is currently supported only by Maxtor drives.
2196  *
2197  * For PIO 5/6 MWDMA 3/4 see the CFA specification 3.0.
2198  */
2199
2200 static const struct ata_timing ata_timing[] = {
2201
2202         { XFER_UDMA_6,     0,   0,   0,   0,   0,   0,   0,  15 },
2203         { XFER_UDMA_5,     0,   0,   0,   0,   0,   0,   0,  20 },
2204         { XFER_UDMA_4,     0,   0,   0,   0,   0,   0,   0,  30 },
2205         { XFER_UDMA_3,     0,   0,   0,   0,   0,   0,   0,  45 },
2206
2207         { XFER_MW_DMA_4,  25,   0,   0,   0,  55,  20,  80,   0 },
2208         { XFER_MW_DMA_3,  25,   0,   0,   0,  65,  25, 100,   0 },
2209         { XFER_UDMA_2,     0,   0,   0,   0,   0,   0,   0,  60 },
2210         { XFER_UDMA_1,     0,   0,   0,   0,   0,   0,   0,  80 },
2211         { XFER_UDMA_0,     0,   0,   0,   0,   0,   0,   0, 120 },
2212
2213 /*      { XFER_UDMA_SLOW,  0,   0,   0,   0,   0,   0,   0, 150 }, */
2214
2215         { XFER_MW_DMA_2,  25,   0,   0,   0,  70,  25, 120,   0 },
2216         { XFER_MW_DMA_1,  45,   0,   0,   0,  80,  50, 150,   0 },
2217         { XFER_MW_DMA_0,  60,   0,   0,   0, 215, 215, 480,   0 },
2218
2219         { XFER_SW_DMA_2,  60,   0,   0,   0, 120, 120, 240,   0 },
2220         { XFER_SW_DMA_1,  90,   0,   0,   0, 240, 240, 480,   0 },
2221         { XFER_SW_DMA_0, 120,   0,   0,   0, 480, 480, 960,   0 },
2222
2223         { XFER_PIO_6,     10,  55,  20,  80,  55,  20,  80,   0 },
2224         { XFER_PIO_5,     15,  65,  25, 100,  65,  25, 100,   0 },
2225         { XFER_PIO_4,     25,  70,  25, 120,  70,  25, 120,   0 },
2226         { XFER_PIO_3,     30,  80,  70, 180,  80,  70, 180,   0 },
2227
2228         { XFER_PIO_2,     30, 290,  40, 330, 100,  90, 240,   0 },
2229         { XFER_PIO_1,     50, 290,  93, 383, 125, 100, 383,   0 },
2230         { XFER_PIO_0,     70, 290, 240, 600, 165, 150, 600,   0 },
2231
2232 /*      { XFER_PIO_SLOW, 120, 290, 240, 960, 290, 240, 960,   0 }, */
2233
2234         { 0xFF }
2235 };
2236
2237 #define ENOUGH(v,unit)          (((v)-1)/(unit)+1)
2238 #define EZ(v,unit)              ((v)?ENOUGH(v,unit):0)
2239
2240 static void ata_timing_quantize(const struct ata_timing *t, struct ata_timing *q, int T, int UT)
2241 {
2242         q->setup   = EZ(t->setup   * 1000,  T);
2243         q->act8b   = EZ(t->act8b   * 1000,  T);
2244         q->rec8b   = EZ(t->rec8b   * 1000,  T);
2245         q->cyc8b   = EZ(t->cyc8b   * 1000,  T);
2246         q->active  = EZ(t->active  * 1000,  T);
2247         q->recover = EZ(t->recover * 1000,  T);
2248         q->cycle   = EZ(t->cycle   * 1000,  T);
2249         q->udma    = EZ(t->udma    * 1000, UT);
2250 }
2251
2252 void ata_timing_merge(const struct ata_timing *a, const struct ata_timing *b,
2253                       struct ata_timing *m, unsigned int what)
2254 {
2255         if (what & ATA_TIMING_SETUP  ) m->setup   = max(a->setup,   b->setup);
2256         if (what & ATA_TIMING_ACT8B  ) m->act8b   = max(a->act8b,   b->act8b);
2257         if (what & ATA_TIMING_REC8B  ) m->rec8b   = max(a->rec8b,   b->rec8b);
2258         if (what & ATA_TIMING_CYC8B  ) m->cyc8b   = max(a->cyc8b,   b->cyc8b);
2259         if (what & ATA_TIMING_ACTIVE ) m->active  = max(a->active,  b->active);
2260         if (what & ATA_TIMING_RECOVER) m->recover = max(a->recover, b->recover);
2261         if (what & ATA_TIMING_CYCLE  ) m->cycle   = max(a->cycle,   b->cycle);
2262         if (what & ATA_TIMING_UDMA   ) m->udma    = max(a->udma,    b->udma);
2263 }
2264
2265 static const struct ata_timing* ata_timing_find_mode(unsigned short speed)
2266 {
2267         const struct ata_timing *t;
2268
2269         for (t = ata_timing; t->mode != speed; t++)
2270                 if (t->mode == 0xFF)
2271                         return NULL;
2272         return t;
2273 }
2274
2275 int ata_timing_compute(struct ata_device *adev, unsigned short speed,
2276                        struct ata_timing *t, int T, int UT)
2277 {
2278         const struct ata_timing *s;
2279         struct ata_timing p;
2280
2281         /*
2282          * Find the mode.
2283          */
2284
2285         if (!(s = ata_timing_find_mode(speed)))
2286                 return -EINVAL;
2287
2288         memcpy(t, s, sizeof(*s));
2289
2290         /*
2291          * If the drive is an EIDE drive, it can tell us it needs extended
2292          * PIO/MW_DMA cycle timing.
2293          */
2294
2295         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE drive */
2296                 memset(&p, 0, sizeof(p));
2297                 if(speed >= XFER_PIO_0 && speed <= XFER_SW_DMA_0) {
2298                         if (speed <= XFER_PIO_2) p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO];
2299                                             else p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO_IORDY];
2300                 } else if(speed >= XFER_MW_DMA_0 && speed <= XFER_MW_DMA_2) {
2301                         p.cycle = adev->id[ATA_ID_EIDE_DMA_MIN];
2302                 }
2303                 ata_timing_merge(&p, t, t, ATA_TIMING_CYCLE | ATA_TIMING_CYC8B);
2304         }
2305
2306         /*
2307          * Convert the timing to bus clock counts.
2308          */
2309
2310         ata_timing_quantize(t, t, T, UT);
2311
2312         /*
2313          * Even in DMA/UDMA modes we still use PIO access for IDENTIFY,
2314          * S.M.A.R.T * and some other commands. We have to ensure that the
2315          * DMA cycle timing is slower/equal than the fastest PIO timing.
2316          */
2317
2318         if (speed > XFER_PIO_6) {
2319                 ata_timing_compute(adev, adev->pio_mode, &p, T, UT);
2320                 ata_timing_merge(&p, t, t, ATA_TIMING_ALL);
2321         }
2322
2323         /*
2324          * Lengthen active & recovery time so that cycle time is correct.
2325          */
2326
2327         if (t->act8b + t->rec8b < t->cyc8b) {
2328                 t->act8b += (t->cyc8b - (t->act8b + t->rec8b)) / 2;
2329                 t->rec8b = t->cyc8b - t->act8b;
2330         }
2331
2332         if (t->active + t->recover < t->cycle) {
2333                 t->active += (t->cycle - (t->active + t->recover)) / 2;
2334                 t->recover = t->cycle - t->active;
2335         }
2336
2337         return 0;
2338 }
2339
2340 /**
2341  *      ata_down_xfermask_limit - adjust dev xfer masks downward
2342  *      @dev: Device to adjust xfer masks
2343  *      @sel: ATA_DNXFER_* selector
2344  *
2345  *      Adjust xfer masks of @dev downward.  Note that this function
2346  *      does not apply the change.  Invoking ata_set_mode() afterwards
2347  *      will apply the limit.
2348  *
2349  *      LOCKING:
2350  *      Inherited from caller.
2351  *
2352  *      RETURNS:
2353  *      0 on success, negative errno on failure
2354  */
2355 int ata_down_xfermask_limit(struct ata_device *dev, unsigned int sel)
2356 {
2357         char buf[32];
2358         unsigned int orig_mask, xfer_mask;
2359         unsigned int pio_mask, mwdma_mask, udma_mask;
2360         int quiet, highbit;
2361
2362         quiet = !!(sel & ATA_DNXFER_QUIET);
2363         sel &= ~ATA_DNXFER_QUIET;
2364
2365         xfer_mask = orig_mask = ata_pack_xfermask(dev->pio_mask,
2366                                                   dev->mwdma_mask,
2367                                                   dev->udma_mask);
2368         ata_unpack_xfermask(xfer_mask, &pio_mask, &mwdma_mask, &udma_mask);
2369
2370         switch (sel) {
2371         case ATA_DNXFER_PIO:
2372                 highbit = fls(pio_mask) - 1;
2373                 pio_mask &= ~(1 << highbit);
2374                 break;
2375
2376         case ATA_DNXFER_DMA:
2377                 if (udma_mask) {
2378                         highbit = fls(udma_mask) - 1;
2379                         udma_mask &= ~(1 << highbit);
2380                         if (!udma_mask)
2381                                 return -ENOENT;
2382                 } else if (mwdma_mask) {
2383                         highbit = fls(mwdma_mask) - 1;
2384                         mwdma_mask &= ~(1 << highbit);
2385                         if (!mwdma_mask)
2386                                 return -ENOENT;
2387                 }
2388                 break;
2389
2390         case ATA_DNXFER_40C:
2391                 udma_mask &= ATA_UDMA_MASK_40C;
2392                 break;
2393
2394         case ATA_DNXFER_FORCE_PIO0:
2395                 pio_mask &= 1;
2396         case ATA_DNXFER_FORCE_PIO:
2397                 mwdma_mask = 0;
2398                 udma_mask = 0;
2399                 break;
2400
2401         default:
2402                 BUG();
2403         }
2404
2405         xfer_mask &= ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
2406
2407         if (!(xfer_mask & ATA_MASK_PIO) || xfer_mask == orig_mask)
2408                 return -ENOENT;
2409
2410         if (!quiet) {
2411                 if (xfer_mask & (ATA_MASK_MWDMA | ATA_MASK_UDMA))
2412                         snprintf(buf, sizeof(buf), "%s:%s",
2413                                  ata_mode_string(xfer_mask),
2414                                  ata_mode_string(xfer_mask & ATA_MASK_PIO));
2415                 else
2416                         snprintf(buf, sizeof(buf), "%s",
2417                                  ata_mode_string(xfer_mask));
2418
2419                 ata_dev_printk(dev, KERN_WARNING,
2420                                "limiting speed to %s\n", buf);
2421         }
2422
2423         ata_unpack_xfermask(xfer_mask, &dev->pio_mask, &dev->mwdma_mask,
2424                             &dev->udma_mask);
2425
2426         return 0;
2427 }
2428
2429 static int ata_dev_set_mode(struct ata_device *dev)
2430 {
2431         struct ata_eh_context *ehc = &dev->ap->eh_context;
2432         unsigned int err_mask;
2433         int rc;
2434
2435         dev->flags &= ~ATA_DFLAG_PIO;
2436         if (dev->xfer_shift == ATA_SHIFT_PIO)
2437                 dev->flags |= ATA_DFLAG_PIO;
2438
2439         err_mask = ata_dev_set_xfermode(dev);
2440         /* Old CFA may refuse this command, which is just fine */
2441         if (dev->xfer_shift == ATA_SHIFT_PIO && ata_id_is_cfa(dev->id))
2442                 err_mask &= ~AC_ERR_DEV;
2443
2444         if (err_mask) {
2445                 ata_dev_printk(dev, KERN_ERR, "failed to set xfermode "
2446                                "(err_mask=0x%x)\n", err_mask);
2447                 return -EIO;
2448         }
2449
2450         ehc->i.flags |= ATA_EHI_POST_SETMODE;
2451         rc = ata_dev_revalidate(dev, 0);
2452         ehc->i.flags &= ~ATA_EHI_POST_SETMODE;
2453         if (rc)
2454                 return rc;
2455
2456         DPRINTK("xfer_shift=%u, xfer_mode=0x%x\n",
2457                 dev->xfer_shift, (int)dev->xfer_mode);
2458
2459         ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
2460                        ata_mode_string(ata_xfer_mode2mask(dev->xfer_mode)));
2461         return 0;
2462 }
2463
2464 /**
2465  *      ata_set_mode - Program timings and issue SET FEATURES - XFER
2466  *      @ap: port on which timings will be programmed
2467  *      @r_failed_dev: out paramter for failed device
2468  *
2469  *      Set ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
2470  *      ata_set_mode() fails, pointer to the failing device is
2471  *      returned in @r_failed_dev.
2472  *
2473  *      LOCKING:
2474  *      PCI/etc. bus probe sem.
2475  *
2476  *      RETURNS:
2477  *      0 on success, negative errno otherwise
2478  */
2479 int ata_set_mode(struct ata_port *ap, struct ata_device **r_failed_dev)
2480 {
2481         struct ata_device *dev;
2482         int i, rc = 0, used_dma = 0, found = 0;
2483
2484         /* has private set_mode? */
2485         if (ap->ops->set_mode)
2486                 return ap->ops->set_mode(ap, r_failed_dev);
2487
2488         /* step 1: calculate xfer_mask */
2489         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2490                 unsigned int pio_mask, dma_mask;
2491
2492                 dev = &ap->device[i];
2493
2494                 if (!ata_dev_enabled(dev))
2495                         continue;
2496
2497                 ata_dev_xfermask(dev);
2498
2499                 pio_mask = ata_pack_xfermask(dev->pio_mask, 0, 0);
2500                 dma_mask = ata_pack_xfermask(0, dev->mwdma_mask, dev->udma_mask);
2501                 dev->pio_mode = ata_xfer_mask2mode(pio_mask);
2502                 dev->dma_mode = ata_xfer_mask2mode(dma_mask);
2503
2504                 found = 1;
2505                 if (dev->dma_mode)
2506                         used_dma = 1;
2507         }
2508         if (!found)
2509                 goto out;
2510
2511         /* step 2: always set host PIO timings */
2512         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2513                 dev = &ap->device[i];
2514                 if (!ata_dev_enabled(dev))
2515                         continue;
2516
2517                 if (!dev->pio_mode) {
2518                         ata_dev_printk(dev, KERN_WARNING, "no PIO support\n");
2519                         rc = -EINVAL;
2520                         goto out;
2521                 }
2522
2523                 dev->xfer_mode = dev->pio_mode;
2524                 dev->xfer_shift = ATA_SHIFT_PIO;
2525                 if (ap->ops->set_piomode)
2526                         ap->ops->set_piomode(ap, dev);
2527         }
2528
2529         /* step 3: set host DMA timings */
2530         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2531                 dev = &ap->device[i];
2532
2533                 if (!ata_dev_enabled(dev) || !dev->dma_mode)
2534                         continue;
2535
2536                 dev->xfer_mode = dev->dma_mode;
2537                 dev->xfer_shift = ata_xfer_mode2shift(dev->dma_mode);
2538                 if (ap->ops->set_dmamode)
2539                         ap->ops->set_dmamode(ap, dev);
2540         }
2541
2542         /* step 4: update devices' xfer mode */
2543         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2544                 dev = &ap->device[i];
2545
2546                 /* don't update suspended devices' xfer mode */
2547                 if (!ata_dev_ready(dev))
2548                         continue;
2549
2550                 rc = ata_dev_set_mode(dev);
2551                 if (rc)
2552                         goto out;
2553         }
2554
2555         /* Record simplex status. If we selected DMA then the other
2556          * host channels are not permitted to do so.
2557          */
2558         if (used_dma && (ap->host->flags & ATA_HOST_SIMPLEX))
2559                 ap->host->simplex_claimed = ap;
2560
2561         /* step5: chip specific finalisation */
2562         if (ap->ops->post_set_mode)
2563                 ap->ops->post_set_mode(ap);
2564  out:
2565         if (rc)
2566                 *r_failed_dev = dev;
2567         return rc;
2568 }
2569
2570 /**
2571  *      ata_tf_to_host - issue ATA taskfile to host controller
2572  *      @ap: port to which command is being issued
2573  *      @tf: ATA taskfile register set
2574  *
2575  *      Issues ATA taskfile register set to ATA host controller,
2576  *      with proper synchronization with interrupt handler and
2577  *      other threads.
2578  *
2579  *      LOCKING:
2580  *      spin_lock_irqsave(host lock)
2581  */
2582
2583 static inline void ata_tf_to_host(struct ata_port *ap,
2584                                   const struct ata_taskfile *tf)
2585 {
2586         ap->ops->tf_load(ap, tf);
2587         ap->ops->exec_command(ap, tf);
2588 }
2589
2590 /**
2591  *      ata_busy_sleep - sleep until BSY clears, or timeout
2592  *      @ap: port containing status register to be polled
2593  *      @tmout_pat: impatience timeout
2594  *      @tmout: overall timeout
2595  *
2596  *      Sleep until ATA Status register bit BSY clears,
2597  *      or a timeout occurs.
2598  *
2599  *      LOCKING:
2600  *      Kernel thread context (may sleep).
2601  *
2602  *      RETURNS:
2603  *      0 on success, -errno otherwise.
2604  */
2605 int ata_busy_sleep(struct ata_port *ap,
2606                    unsigned long tmout_pat, unsigned long tmout)
2607 {
2608         unsigned long timer_start, timeout;
2609         u8 status;
2610
2611         status = ata_busy_wait(ap, ATA_BUSY, 300);
2612         timer_start = jiffies;
2613         timeout = timer_start + tmout_pat;
2614         while (status != 0xff && (status & ATA_BUSY) &&
2615                time_before(jiffies, timeout)) {
2616                 msleep(50);
2617                 status = ata_busy_wait(ap, ATA_BUSY, 3);
2618         }
2619
2620         if (status != 0xff && (status & ATA_BUSY))
2621                 ata_port_printk(ap, KERN_WARNING,
2622                                 "port is slow to respond, please be patient "
2623                                 "(Status 0x%x)\n", status);
2624
2625         timeout = timer_start + tmout;
2626         while (status != 0xff && (status & ATA_BUSY) &&
2627                time_before(jiffies, timeout)) {
2628                 msleep(50);
2629                 status = ata_chk_status(ap);
2630         }
2631
2632         if (status == 0xff)
2633                 return -ENODEV;
2634
2635         if (status & ATA_BUSY) {
2636                 ata_port_printk(ap, KERN_ERR, "port failed to respond "
2637                                 "(%lu secs, Status 0x%x)\n",
2638                                 tmout / HZ, status);
2639                 return -EBUSY;
2640         }
2641
2642         return 0;
2643 }
2644
2645 static void ata_bus_post_reset(struct ata_port *ap, unsigned int devmask)
2646 {
2647         struct ata_ioports *ioaddr = &ap->ioaddr;
2648         unsigned int dev0 = devmask & (1 << 0);
2649         unsigned int dev1 = devmask & (1 << 1);
2650         unsigned long timeout;
2651
2652         /* if device 0 was found in ata_devchk, wait for its
2653          * BSY bit to clear
2654          */
2655         if (dev0)
2656                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
2657
2658         /* if device 1 was found in ata_devchk, wait for
2659          * register access, then wait for BSY to clear
2660          */
2661         timeout = jiffies + ATA_TMOUT_BOOT;
2662         while (dev1) {
2663                 u8 nsect, lbal;
2664
2665                 ap->ops->dev_select(ap, 1);
2666                 nsect = ioread8(ioaddr->nsect_addr);
2667                 lbal = ioread8(ioaddr->lbal_addr);
2668                 if ((nsect == 1) && (lbal == 1))
2669                         break;
2670                 if (time_after(jiffies, timeout)) {
2671                         dev1 = 0;
2672                         break;
2673                 }
2674                 msleep(50);     /* give drive a breather */
2675         }
2676         if (dev1)
2677                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
2678
2679         /* is all this really necessary? */
2680         ap->ops->dev_select(ap, 0);
2681         if (dev1)
2682                 ap->ops->dev_select(ap, 1);
2683         if (dev0)
2684                 ap->ops->dev_select(ap, 0);
2685 }
2686
2687 static unsigned int ata_bus_softreset(struct ata_port *ap,
2688                                       unsigned int devmask)
2689 {
2690         struct ata_ioports *ioaddr = &ap->ioaddr;
2691
2692         DPRINTK("ata%u: bus reset via SRST\n", ap->print_id);
2693
2694         /* software reset.  causes dev0 to be selected */
2695         iowrite8(ap->ctl, ioaddr->ctl_addr);
2696         udelay(20);     /* FIXME: flush */
2697         iowrite8(ap->ctl | ATA_SRST, ioaddr->ctl_addr);
2698         udelay(20);     /* FIXME: flush */
2699         iowrite8(ap->ctl, ioaddr->ctl_addr);
2700
2701         /* spec mandates ">= 2ms" before checking status.
2702          * We wait 150ms, because that was the magic delay used for
2703          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
2704          * between when the ATA command register is written, and then
2705          * status is checked.  Because waiting for "a while" before
2706          * checking status is fine, post SRST, we perform this magic
2707          * delay here as well.
2708          *
2709          * Old drivers/ide uses the 2mS rule and then waits for ready
2710          */
2711         msleep(150);
2712
2713         /* Before we perform post reset processing we want to see if
2714          * the bus shows 0xFF because the odd clown forgets the D7
2715          * pulldown resistor.
2716          */
2717         if (ata_check_status(ap) == 0xFF)
2718                 return 0;
2719
2720         ata_bus_post_reset(ap, devmask);
2721
2722         return 0;
2723 }
2724
2725 /**
2726  *      ata_bus_reset - reset host port and associated ATA channel
2727  *      @ap: port to reset
2728  *
2729  *      This is typically the first time we actually start issuing
2730  *      commands to the ATA channel.  We wait for BSY to clear, then
2731  *      issue EXECUTE DEVICE DIAGNOSTIC command, polling for its
2732  *      result.  Determine what devices, if any, are on the channel
2733  *      by looking at the device 0/1 error register.  Look at the signature
2734  *      stored in each device's taskfile registers, to determine if
2735  *      the device is ATA or ATAPI.
2736  *
2737  *      LOCKING:
2738  *      PCI/etc. bus probe sem.
2739  *      Obtains host lock.
2740  *
2741  *      SIDE EFFECTS:
2742  *      Sets ATA_FLAG_DISABLED if bus reset fails.
2743  */
2744
2745 void ata_bus_reset(struct ata_port *ap)
2746 {
2747         struct ata_ioports *ioaddr = &ap->ioaddr;
2748         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
2749         u8 err;
2750         unsigned int dev0, dev1 = 0, devmask = 0;
2751
2752         DPRINTK("ENTER, host %u, port %u\n", ap->print_id, ap->port_no);
2753
2754         /* determine if device 0/1 are present */
2755         if (ap->flags & ATA_FLAG_SATA_RESET)
2756                 dev0 = 1;
2757         else {
2758                 dev0 = ata_devchk(ap, 0);
2759                 if (slave_possible)
2760                         dev1 = ata_devchk(ap, 1);
2761         }
2762
2763         if (dev0)
2764                 devmask |= (1 << 0);
2765         if (dev1)
2766                 devmask |= (1 << 1);
2767
2768         /* select device 0 again */
2769         ap->ops->dev_select(ap, 0);
2770
2771         /* issue bus reset */
2772         if (ap->flags & ATA_FLAG_SRST)
2773                 if (ata_bus_softreset(ap, devmask))
2774                         goto err_out;
2775
2776         /*
2777          * determine by signature whether we have ATA or ATAPI devices
2778          */
2779         ap->device[0].class = ata_dev_try_classify(ap, 0, &err);
2780         if ((slave_possible) && (err != 0x81))
2781                 ap->device[1].class = ata_dev_try_classify(ap, 1, &err);
2782
2783         /* re-enable interrupts */
2784         ap->ops->irq_on(ap);
2785
2786         /* is double-select really necessary? */
2787         if (ap->device[1].class != ATA_DEV_NONE)
2788                 ap->ops->dev_select(ap, 1);
2789         if (ap->device[0].class != ATA_DEV_NONE)
2790                 ap->ops->dev_select(ap, 0);
2791
2792         /* if no devices were detected, disable this port */
2793         if ((ap->device[0].class == ATA_DEV_NONE) &&
2794             (ap->device[1].class == ATA_DEV_NONE))
2795                 goto err_out;
2796
2797         if (ap->flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST)) {
2798                 /* set up device control for ATA_FLAG_SATA_RESET */
2799                 iowrite8(ap->ctl, ioaddr->ctl_addr);
2800         }
2801
2802         DPRINTK("EXIT\n");
2803         return;
2804
2805 err_out:
2806         ata_port_printk(ap, KERN_ERR, "disabling port\n");
2807         ap->ops->port_disable(ap);
2808
2809         DPRINTK("EXIT\n");
2810 }
2811
2812 /**
2813  *      sata_phy_debounce - debounce SATA phy status
2814  *      @ap: ATA port to debounce SATA phy status for
2815  *      @params: timing parameters { interval, duratinon, timeout } in msec
2816  *
2817  *      Make sure SStatus of @ap reaches stable state, determined by
2818  *      holding the same value where DET is not 1 for @duration polled
2819  *      every @interval, before @timeout.  Timeout constraints the
2820  *      beginning of the stable state.  Because, after hot unplugging,
2821  *      DET gets stuck at 1 on some controllers, this functions waits
2822  *      until timeout then returns 0 if DET is stable at 1.
2823  *
2824  *      LOCKING:
2825  *      Kernel thread context (may sleep)
2826  *
2827  *      RETURNS:
2828  *      0 on success, -errno on failure.
2829  */
2830 int sata_phy_debounce(struct ata_port *ap, const unsigned long *params)
2831 {
2832         unsigned long interval_msec = params[0];
2833         unsigned long duration = params[1] * HZ / 1000;
2834         unsigned long timeout = jiffies + params[2] * HZ / 1000;
2835         unsigned long last_jiffies;
2836         u32 last, cur;
2837         int rc;
2838
2839         if ((rc = sata_scr_read(ap, SCR_STATUS, &cur)))
2840                 return rc;
2841         cur &= 0xf;
2842
2843         last = cur;
2844         last_jiffies = jiffies;
2845
2846         while (1) {
2847                 msleep(interval_msec);
2848                 if ((rc = sata_scr_read(ap, SCR_STATUS, &cur)))
2849                         return rc;
2850                 cur &= 0xf;
2851
2852                 /* DET stable? */
2853                 if (cur == last) {
2854                         if (cur == 1 && time_before(jiffies, timeout))
2855                                 continue;
2856                         if (time_after(jiffies, last_jiffies + duration))
2857                                 return 0;
2858                         continue;
2859                 }
2860
2861                 /* unstable, start over */
2862                 last = cur;
2863                 last_jiffies = jiffies;
2864
2865                 /* check timeout */
2866                 if (time_after(jiffies, timeout))
2867                         return -EBUSY;
2868         }
2869 }
2870
2871 /**
2872  *      sata_phy_resume - resume SATA phy
2873  *      @ap: ATA port to resume SATA phy for
2874  *      @params: timing parameters { interval, duratinon, timeout } in msec
2875  *
2876  *      Resume SATA phy of @ap and debounce it.
2877  *
2878  *      LOCKING:
2879  *      Kernel thread context (may sleep)
2880  *
2881  *      RETURNS:
2882  *      0 on success, -errno on failure.
2883  */
2884 int sata_phy_resume(struct ata_port *ap, const unsigned long *params)
2885 {
2886         u32 scontrol;
2887         int rc;
2888
2889         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
2890                 return rc;
2891
2892         scontrol = (scontrol & 0x0f0) | 0x300;
2893
2894         if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
2895                 return rc;
2896
2897         /* Some PHYs react badly if SStatus is pounded immediately
2898          * after resuming.  Delay 200ms before debouncing.
2899          */
2900         msleep(200);
2901
2902         return sata_phy_debounce(ap, params);
2903 }
2904
2905 static void ata_wait_spinup(struct ata_port *ap)
2906 {
2907         struct ata_eh_context *ehc = &ap->eh_context;
2908         unsigned long end, secs;
2909         int rc;
2910
2911         /* first, debounce phy if SATA */
2912         if (ap->cbl == ATA_CBL_SATA) {
2913                 rc = sata_phy_debounce(ap, sata_deb_timing_hotplug);
2914
2915                 /* if debounced successfully and offline, no need to wait */
2916                 if ((rc == 0 || rc == -EOPNOTSUPP) && ata_port_offline(ap))
2917                         return;
2918         }
2919
2920         /* okay, let's give the drive time to spin up */
2921         end = ehc->i.hotplug_timestamp + ATA_SPINUP_WAIT * HZ / 1000;
2922         secs = ((end - jiffies) + HZ - 1) / HZ;
2923
2924         if (time_after(jiffies, end))
2925                 return;
2926
2927         if (secs > 5)
2928                 ata_port_printk(ap, KERN_INFO, "waiting for device to spin up "
2929                                 "(%lu secs)\n", secs);
2930
2931         schedule_timeout_uninterruptible(end - jiffies);
2932 }
2933
2934 /**
2935  *      ata_std_prereset - prepare for reset
2936  *      @ap: ATA port to be reset
2937  *
2938  *      @ap is about to be reset.  Initialize it.
2939  *
2940  *      LOCKING:
2941  *      Kernel thread context (may sleep)
2942  *
2943  *      RETURNS:
2944  *      0 on success, -errno otherwise.
2945  */
2946 int ata_std_prereset(struct ata_port *ap)
2947 {
2948         struct ata_eh_context *ehc = &ap->eh_context;
2949         const unsigned long *timing = sata_ehc_deb_timing(ehc);
2950         int rc;
2951
2952         /* handle link resume & hotplug spinup */
2953         if ((ehc->i.flags & ATA_EHI_RESUME_LINK) &&
2954             (ap->flags & ATA_FLAG_HRST_TO_RESUME))
2955                 ehc->i.action |= ATA_EH_HARDRESET;
2956
2957         if ((ehc->i.flags & ATA_EHI_HOTPLUGGED) &&
2958             (ap->flags & ATA_FLAG_SKIP_D2H_BSY))
2959                 ata_wait_spinup(ap);
2960
2961         /* if we're about to do hardreset, nothing more to do */
2962         if (ehc->i.action & ATA_EH_HARDRESET)
2963                 return 0;
2964
2965         /* if SATA, resume phy */
2966         if (ap->cbl == ATA_CBL_SATA) {
2967                 rc = sata_phy_resume(ap, timing);
2968                 if (rc && rc != -EOPNOTSUPP) {
2969                         /* phy resume failed */
2970                         ata_port_printk(ap, KERN_WARNING, "failed to resume "
2971                                         "link for reset (errno=%d)\n", rc);
2972                         return rc;
2973                 }
2974         }
2975
2976         /* Wait for !BSY if the controller can wait for the first D2H
2977          * Reg FIS and we don't know that no device is attached.
2978          */
2979         if (!(ap->flags & ATA_FLAG_SKIP_D2H_BSY) && !ata_port_offline(ap))
2980                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
2981
2982         return 0;
2983 }
2984
2985 /**
2986  *      ata_std_softreset - reset host port via ATA SRST
2987  *      @ap: port to reset
2988  *      @classes: resulting classes of attached devices
2989  *
2990  *      Reset host port using ATA SRST.
2991  *
2992  *      LOCKING:
2993  *      Kernel thread context (may sleep)
2994  *
2995  *      RETURNS:
2996  *      0 on success, -errno otherwise.
2997  */
2998 int ata_std_softreset(struct ata_port *ap, unsigned int *classes)
2999 {
3000         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3001         unsigned int devmask = 0, err_mask;
3002         u8 err;
3003
3004         DPRINTK("ENTER\n");
3005
3006         if (ata_port_offline(ap)) {
3007                 classes[0] = ATA_DEV_NONE;
3008                 goto out;
3009         }
3010
3011         /* determine if device 0/1 are present */
3012         if (ata_devchk(ap, 0))
3013                 devmask |= (1 << 0);
3014         if (slave_possible && ata_devchk(ap, 1))
3015                 devmask |= (1 << 1);
3016
3017         /* select device 0 again */
3018         ap->ops->dev_select(ap, 0);
3019
3020         /* issue bus reset */
3021         DPRINTK("about to softreset, devmask=%x\n", devmask);
3022         err_mask = ata_bus_softreset(ap, devmask);
3023         if (err_mask) {
3024                 ata_port_printk(ap, KERN_ERR, "SRST failed (err_mask=0x%x)\n",
3025                                 err_mask);
3026                 return -EIO;
3027         }
3028
3029         /* determine by signature whether we have ATA or ATAPI devices */
3030         classes[0] = ata_dev_try_classify(ap, 0, &err);
3031         if (slave_possible && err != 0x81)
3032                 classes[1] = ata_dev_try_classify(ap, 1, &err);
3033
3034  out:
3035         DPRINTK("EXIT, classes[0]=%u [1]=%u\n", classes[0], classes[1]);
3036         return 0;
3037 }
3038
3039 /**
3040  *      sata_port_hardreset - reset port via SATA phy reset
3041  *      @ap: port to reset
3042  *      @timing: timing parameters { interval, duratinon, timeout } in msec
3043  *
3044  *      SATA phy-reset host port using DET bits of SControl register.
3045  *
3046  *      LOCKING:
3047  *      Kernel thread context (may sleep)
3048  *
3049  *      RETURNS:
3050  *      0 on success, -errno otherwise.
3051  */
3052 int sata_port_hardreset(struct ata_port *ap, const unsigned long *timing)
3053 {
3054         u32 scontrol;
3055         int rc;
3056
3057         DPRINTK("ENTER\n");
3058
3059         if (sata_set_spd_needed(ap)) {
3060                 /* SATA spec says nothing about how to reconfigure
3061                  * spd.  To be on the safe side, turn off phy during
3062                  * reconfiguration.  This works for at least ICH7 AHCI
3063                  * and Sil3124.
3064                  */
3065                 if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3066                         goto out;
3067
3068                 scontrol = (scontrol & 0x0f0) | 0x304;
3069
3070                 if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
3071                         goto out;
3072
3073                 sata_set_spd(ap);
3074         }
3075
3076         /* issue phy wake/reset */
3077         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3078                 goto out;
3079
3080         scontrol = (scontrol & 0x0f0) | 0x301;
3081
3082         if ((rc = sata_scr_write_flush(ap, SCR_CONTROL, scontrol)))
3083                 goto out;
3084
3085         /* Couldn't find anything in SATA I/II specs, but AHCI-1.1
3086          * 10.4.2 says at least 1 ms.
3087          */
3088         msleep(1);
3089
3090         /* bring phy back */
3091         rc = sata_phy_resume(ap, timing);
3092  out:
3093         DPRINTK("EXIT, rc=%d\n", rc);
3094         return rc;
3095 }
3096
3097 /**
3098  *      sata_std_hardreset - reset host port via SATA phy reset
3099  *      @ap: port to reset
3100  *      @class: resulting class of attached device
3101  *
3102  *      SATA phy-reset host port using DET bits of SControl register,
3103  *      wait for !BSY and classify the attached device.
3104  *
3105  *      LOCKING:
3106  *      Kernel thread context (may sleep)
3107  *
3108  *      RETURNS:
3109  *      0 on success, -errno otherwise.
3110  */
3111 int sata_std_hardreset(struct ata_port *ap, unsigned int *class)
3112 {
3113         const unsigned long *timing = sata_ehc_deb_timing(&ap->eh_context);
3114         int rc;
3115
3116         DPRINTK("ENTER\n");
3117
3118         /* do hardreset */
3119         rc = sata_port_hardreset(ap, timing);
3120         if (rc) {
3121                 ata_port_printk(ap, KERN_ERR,
3122                                 "COMRESET failed (errno=%d)\n", rc);
3123                 return rc;
3124         }
3125
3126         /* TODO: phy layer with polling, timeouts, etc. */
3127         if (ata_port_offline(ap)) {
3128                 *class = ATA_DEV_NONE;
3129                 DPRINTK("EXIT, link offline\n");
3130                 return 0;
3131         }
3132
3133         /* wait a while before checking status, see SRST for more info */
3134         msleep(150);
3135
3136         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
3137                 ata_port_printk(ap, KERN_ERR,
3138                                 "COMRESET failed (device not ready)\n");
3139                 return -EIO;
3140         }
3141
3142         ap->ops->dev_select(ap, 0);     /* probably unnecessary */
3143
3144         *class = ata_dev_try_classify(ap, 0, NULL);
3145
3146         DPRINTK("EXIT, class=%u\n", *class);
3147         return 0;
3148 }
3149
3150 /**
3151  *      ata_std_postreset - standard postreset callback
3152  *      @ap: the target ata_port
3153  *      @classes: classes of attached devices
3154  *
3155  *      This function is invoked after a successful reset.  Note that
3156  *      the device might have been reset more than once using
3157  *      different reset methods before postreset is invoked.
3158  *
3159  *      LOCKING:
3160  *      Kernel thread context (may sleep)
3161  */
3162 void ata_std_postreset(struct ata_port *ap, unsigned int *classes)
3163 {
3164         u32 serror;
3165
3166         DPRINTK("ENTER\n");
3167
3168         /* print link status */
3169         sata_print_link_status(ap);
3170
3171         /* clear SError */
3172         if (sata_scr_read(ap, SCR_ERROR, &serror) == 0)
3173                 sata_scr_write(ap, SCR_ERROR, serror);
3174
3175         /* re-enable interrupts */
3176         if (!ap->ops->error_handler)
3177                 ap->ops->irq_on(ap);
3178
3179         /* is double-select really necessary? */
3180         if (classes[0] != ATA_DEV_NONE)
3181                 ap->ops->dev_select(ap, 1);
3182         if (classes[1] != ATA_DEV_NONE)
3183                 ap->ops->dev_select(ap, 0);
3184
3185         /* bail out if no device is present */
3186         if (classes[0] == ATA_DEV_NONE && classes[1] == ATA_DEV_NONE) {
3187                 DPRINTK("EXIT, no device\n");
3188                 return;
3189         }
3190
3191         /* set up device control */
3192         if (ap->ioaddr.ctl_addr)
3193                 iowrite8(ap->ctl, ap->ioaddr.ctl_addr);
3194
3195         DPRINTK("EXIT\n");
3196 }
3197
3198 /**
3199  *      ata_dev_same_device - Determine whether new ID matches configured device
3200  *      @dev: device to compare against
3201  *      @new_class: class of the new device
3202  *      @new_id: IDENTIFY page of the new device
3203  *
3204  *      Compare @new_class and @new_id against @dev and determine
3205  *      whether @dev is the device indicated by @new_class and
3206  *      @new_id.
3207  *
3208  *      LOCKING:
3209  *      None.
3210  *
3211  *      RETURNS:
3212  *      1 if @dev matches @new_class and @new_id, 0 otherwise.
3213  */
3214 static int ata_dev_same_device(struct ata_device *dev, unsigned int new_class,
3215                                const u16 *new_id)
3216 {
3217         const u16 *old_id = dev->id;
3218         unsigned char model[2][ATA_ID_PROD_LEN + 1];
3219         unsigned char serial[2][ATA_ID_SERNO_LEN + 1];
3220         u64 new_n_sectors;
3221
3222         if (dev->class != new_class) {
3223                 ata_dev_printk(dev, KERN_INFO, "class mismatch %d != %d\n",
3224                                dev->class, new_class);
3225                 return 0;
3226         }
3227
3228         ata_id_c_string(old_id, model[0], ATA_ID_PROD, sizeof(model[0]));
3229         ata_id_c_string(new_id, model[1], ATA_ID_PROD, sizeof(model[1]));
3230         ata_id_c_string(old_id, serial[0], ATA_ID_SERNO, sizeof(serial[0]));
3231         ata_id_c_string(new_id, serial[1], ATA_ID_SERNO, sizeof(serial[1]));
3232         new_n_sectors = ata_id_n_sectors(new_id);
3233
3234         if (strcmp(model[0], model[1])) {
3235                 ata_dev_printk(dev, KERN_INFO, "model number mismatch "
3236                                "'%s' != '%s'\n", model[0], model[1]);
3237                 return 0;
3238         }
3239
3240         if (strcmp(serial[0], serial[1])) {
3241                 ata_dev_printk(dev, KERN_INFO, "serial number mismatch "
3242                                "'%s' != '%s'\n", serial[0], serial[1]);
3243                 return 0;
3244         }
3245
3246         if (dev->class == ATA_DEV_ATA && dev->n_sectors != new_n_sectors) {
3247                 ata_dev_printk(dev, KERN_INFO, "n_sectors mismatch "
3248                                "%llu != %llu\n",
3249                                (unsigned long long)dev->n_sectors,
3250                                (unsigned long long)new_n_sectors);
3251                 return 0;
3252         }
3253
3254         return 1;
3255 }
3256
3257 /**
3258  *      ata_dev_revalidate - Revalidate ATA device
3259  *      @dev: device to revalidate
3260  *      @readid_flags: read ID flags
3261  *
3262  *      Re-read IDENTIFY page and make sure @dev is still attached to
3263  *      the port.
3264  *
3265  *      LOCKING:
3266  *      Kernel thread context (may sleep)
3267  *
3268  *      RETURNS:
3269  *      0 on success, negative errno otherwise
3270  */
3271 int ata_dev_revalidate(struct ata_device *dev, unsigned int readid_flags)
3272 {
3273         unsigned int class = dev->class;
3274         u16 *id = (void *)dev->ap->sector_buf;
3275         int rc;
3276
3277         if (!ata_dev_enabled(dev)) {
3278                 rc = -ENODEV;
3279                 goto fail;
3280         }
3281
3282         /* read ID data */
3283         rc = ata_dev_read_id(dev, &class, readid_flags, id);
3284         if (rc)
3285                 goto fail;
3286
3287         /* is the device still there? */
3288         if (!ata_dev_same_device(dev, class, id)) {
3289                 rc = -ENODEV;
3290                 goto fail;
3291         }
3292
3293         memcpy(dev->id, id, sizeof(id[0]) * ATA_ID_WORDS);
3294
3295         /* configure device according to the new ID */
3296         rc = ata_dev_configure(dev);
3297         if (rc == 0)
3298                 return 0;
3299
3300  fail:
3301         ata_dev_printk(dev, KERN_ERR, "revalidation failed (errno=%d)\n", rc);
3302         return rc;
3303 }
3304
3305 struct ata_blacklist_entry {
3306         const char *model_num;
3307         const char *model_rev;
3308         unsigned long horkage;
3309 };
3310
3311 static const struct ata_blacklist_entry ata_device_blacklist [] = {
3312         /* Devices with DMA related problems under Linux */
3313         { "WDC AC11000H",       NULL,           ATA_HORKAGE_NODMA },
3314         { "WDC AC22100H",       NULL,           ATA_HORKAGE_NODMA },
3315         { "WDC AC32500H",       NULL,           ATA_HORKAGE_NODMA },
3316         { "WDC AC33100H",       NULL,           ATA_HORKAGE_NODMA },
3317         { "WDC AC31600H",       NULL,           ATA_HORKAGE_NODMA },
3318         { "WDC AC32100H",       "24.09P07",     ATA_HORKAGE_NODMA },
3319         { "WDC AC23200L",       "21.10N21",     ATA_HORKAGE_NODMA },
3320         { "Compaq CRD-8241B",   NULL,           ATA_HORKAGE_NODMA },
3321         { "CRD-8400B",          NULL,           ATA_HORKAGE_NODMA },
3322         { "CRD-8480B",          NULL,           ATA_HORKAGE_NODMA },
3323         { "CRD-8482B",          NULL,           ATA_HORKAGE_NODMA },
3324         { "CRD-84",             NULL,           ATA_HORKAGE_NODMA },
3325         { "SanDisk SDP3B",      NULL,           ATA_HORKAGE_NODMA },
3326         { "SanDisk SDP3B-64",   NULL,           ATA_HORKAGE_NODMA },
3327         { "SANYO CD-ROM CRD",   NULL,           ATA_HORKAGE_NODMA },
3328         { "HITACHI CDR-8",      NULL,           ATA_HORKAGE_NODMA },
3329         { "HITACHI CDR-8335",   NULL,           ATA_HORKAGE_NODMA },
3330         { "HITACHI CDR-8435",   NULL,           ATA_HORKAGE_NODMA },
3331         { "Toshiba CD-ROM XM-6202B", NULL,      ATA_HORKAGE_NODMA },
3332         { "TOSHIBA CD-ROM XM-1702BC", NULL,     ATA_HORKAGE_NODMA },
3333         { "CD-532E-A",          NULL,           ATA_HORKAGE_NODMA },
3334         { "E-IDE CD-ROM CR-840",NULL,           ATA_HORKAGE_NODMA },
3335         { "CD-ROM Drive/F5A",   NULL,           ATA_HORKAGE_NODMA },
3336         { "WPI CDD-820",        NULL,           ATA_HORKAGE_NODMA },
3337         { "SAMSUNG CD-ROM SC-148C", NULL,       ATA_HORKAGE_NODMA },
3338         { "SAMSUNG CD-ROM SC",  NULL,           ATA_HORKAGE_NODMA },
3339         { "ATAPI CD-ROM DRIVE 40X MAXIMUM",NULL,ATA_HORKAGE_NODMA },
3340         { "_NEC DV5800A",       NULL,           ATA_HORKAGE_NODMA },
3341         { "SAMSUNG CD-ROM SN-124","N001",       ATA_HORKAGE_NODMA },
3342
3343         /* Devices we expect to fail diagnostics */
3344
3345         /* Devices where NCQ should be avoided */
3346         /* NCQ is slow */
3347         { "WDC WD740ADFD-00",   NULL,           ATA_HORKAGE_NONCQ },
3348         /* http://thread.gmane.org/gmane.linux.ide/14907 */
3349         { "FUJITSU MHT2060BH",  NULL,           ATA_HORKAGE_NONCQ },
3350
3351         /* Devices with NCQ limits */
3352
3353         /* End Marker */
3354         { }
3355 };
3356
3357 unsigned long ata_device_blacklisted(const struct ata_device *dev)
3358 {
3359         unsigned char model_num[ATA_ID_PROD_LEN + 1];
3360         unsigned char model_rev[ATA_ID_FW_REV_LEN + 1];
3361         const struct ata_blacklist_entry *ad = ata_device_blacklist;
3362
3363         ata_id_c_string(dev->id, model_num, ATA_ID_PROD, sizeof(model_num));
3364         ata_id_c_string(dev->id, model_rev, ATA_ID_FW_REV, sizeof(model_rev));
3365
3366         while (ad->model_num) {
3367                 if (!strcmp(ad->model_num, model_num)) {
3368                         if (ad->model_rev == NULL)
3369                                 return ad->horkage;
3370                         if (!strcmp(ad->model_rev, model_rev))
3371                                 return ad->horkage;
3372                 }
3373                 ad++;
3374         }
3375         return 0;
3376 }
3377
3378 static int ata_dma_blacklisted(const struct ata_device *dev)
3379 {
3380         /* We don't support polling DMA.
3381          * DMA blacklist those ATAPI devices with CDB-intr (and use PIO)
3382          * if the LLDD handles only interrupts in the HSM_ST_LAST state.
3383          */
3384         if ((dev->ap->flags & ATA_FLAG_PIO_POLLING) &&
3385             (dev->flags & ATA_DFLAG_CDB_INTR))
3386                 return 1;
3387         return (ata_device_blacklisted(dev) & ATA_HORKAGE_NODMA) ? 1 : 0;
3388 }
3389
3390 /**
3391  *      ata_dev_xfermask - Compute supported xfermask of the given device
3392  *      @dev: Device to compute xfermask for
3393  *
3394  *      Compute supported xfermask of @dev and store it in
3395  *      dev->*_mask.  This function is responsible for applying all
3396  *      known limits including host controller limits, device
3397  *      blacklist, etc...
3398  *
3399  *      LOCKING:
3400  *      None.
3401  */
3402 static void ata_dev_xfermask(struct ata_device *dev)
3403 {
3404         struct ata_port *ap = dev->ap;
3405         struct ata_host *host = ap->host;
3406         unsigned long xfer_mask;
3407
3408         /* controller modes available */
3409         xfer_mask = ata_pack_xfermask(ap->pio_mask,
3410                                       ap->mwdma_mask, ap->udma_mask);
3411
3412         /* Apply cable rule here.  Don't apply it early because when
3413          * we handle hot plug the cable type can itself change.
3414          */
3415         if (ap->cbl == ATA_CBL_PATA40)
3416                 xfer_mask &= ~(0xF8 << ATA_SHIFT_UDMA);
3417         /* Apply drive side cable rule. Unknown or 80 pin cables reported
3418          * host side are checked drive side as well. Cases where we know a
3419          * 40wire cable is used safely for 80 are not checked here.
3420          */
3421         if (ata_drive_40wire(dev->id) && (ap->cbl == ATA_CBL_PATA_UNK || ap->cbl == ATA_CBL_PATA80))
3422                 xfer_mask &= ~(0xF8 << ATA_SHIFT_UDMA);
3423
3424
3425         xfer_mask &= ata_pack_xfermask(dev->pio_mask,
3426                                        dev->mwdma_mask, dev->udma_mask);
3427         xfer_mask &= ata_id_xfermask(dev->id);
3428
3429         /*
3430          *      CFA Advanced TrueIDE timings are not allowed on a shared
3431          *      cable
3432          */
3433         if (ata_dev_pair(dev)) {
3434                 /* No PIO5 or PIO6 */
3435                 xfer_mask &= ~(0x03 << (ATA_SHIFT_PIO + 5));
3436                 /* No MWDMA3 or MWDMA 4 */
3437                 xfer_mask &= ~(0x03 << (ATA_SHIFT_MWDMA + 3));
3438         }
3439
3440         if (ata_dma_blacklisted(dev)) {
3441                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3442                 ata_dev_printk(dev, KERN_WARNING,
3443                                "device is on DMA blacklist, disabling DMA\n");
3444         }
3445
3446         if ((host->flags & ATA_HOST_SIMPLEX) && host->simplex_claimed != ap) {
3447                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3448                 ata_dev_printk(dev, KERN_WARNING, "simplex DMA is claimed by "
3449                                "other device, disabling DMA\n");
3450         }
3451
3452         if (ap->ops->mode_filter)
3453                 xfer_mask = ap->ops->mode_filter(ap, dev, xfer_mask);
3454
3455         ata_unpack_xfermask(xfer_mask, &dev->pio_mask,
3456                             &dev->mwdma_mask, &dev->udma_mask);
3457 }
3458
3459 /**
3460  *      ata_dev_set_xfermode - Issue SET FEATURES - XFER MODE command
3461  *      @dev: Device to which command will be sent
3462  *
3463  *      Issue SET FEATURES - XFER MODE command to device @dev
3464  *      on port @ap.
3465  *
3466  *      LOCKING:
3467  *      PCI/etc. bus probe sem.
3468  *
3469  *      RETURNS:
3470  *      0 on success, AC_ERR_* mask otherwise.
3471  */
3472
3473 static unsigned int ata_dev_set_xfermode(struct ata_device *dev)
3474 {
3475         struct ata_taskfile tf;
3476         unsigned int err_mask;
3477
3478         /* set up set-features taskfile */
3479         DPRINTK("set features - xfer mode\n");
3480
3481         ata_tf_init(dev, &tf);
3482         tf.command = ATA_CMD_SET_FEATURES;
3483         tf.feature = SETFEATURES_XFER;
3484         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
3485         tf.protocol = ATA_PROT_NODATA;
3486         tf.nsect = dev->xfer_mode;
3487
3488         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
3489
3490         DPRINTK("EXIT, err_mask=%x\n", err_mask);
3491         return err_mask;
3492 }
3493
3494 /**
3495  *      ata_dev_init_params - Issue INIT DEV PARAMS command
3496  *      @dev: Device to which command will be sent
3497  *      @heads: Number of heads (taskfile parameter)
3498  *      @sectors: Number of sectors (taskfile parameter)
3499  *
3500  *      LOCKING:
3501  *      Kernel thread context (may sleep)
3502  *
3503  *      RETURNS:
3504  *      0 on success, AC_ERR_* mask otherwise.
3505  */
3506 static unsigned int ata_dev_init_params(struct ata_device *dev,
3507                                         u16 heads, u16 sectors)
3508 {
3509         struct ata_taskfile tf;
3510         unsigned int err_mask;
3511
3512         /* Number of sectors per track 1-255. Number of heads 1-16 */
3513         if (sectors < 1 || sectors > 255 || heads < 1 || heads > 16)
3514                 return AC_ERR_INVALID;
3515
3516         /* set up init dev params taskfile */
3517         DPRINTK("init dev params \n");
3518
3519         ata_tf_init(dev, &tf);
3520         tf.command = ATA_CMD_INIT_DEV_PARAMS;
3521         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
3522         tf.protocol = ATA_PROT_NODATA;
3523         tf.nsect = sectors;
3524         tf.device |= (heads - 1) & 0x0f; /* max head = num. of heads - 1 */
3525
3526         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
3527
3528         DPRINTK("EXIT, err_mask=%x\n", err_mask);
3529         return err_mask;
3530 }
3531
3532 /**
3533  *      ata_sg_clean - Unmap DMA memory associated with command
3534  *      @qc: Command containing DMA memory to be released
3535  *
3536  *      Unmap all mapped DMA memory associated with this command.
3537  *
3538  *      LOCKING:
3539  *      spin_lock_irqsave(host lock)
3540  */
3541 void ata_sg_clean(struct ata_queued_cmd *qc)
3542 {
3543         struct ata_port *ap = qc->ap;
3544         struct scatterlist *sg = qc->__sg;
3545         int dir = qc->dma_dir;
3546         void *pad_buf = NULL;
3547
3548         WARN_ON(!(qc->flags & ATA_QCFLAG_DMAMAP));
3549         WARN_ON(sg == NULL);
3550
3551         if (qc->flags & ATA_QCFLAG_SINGLE)
3552                 WARN_ON(qc->n_elem > 1);
3553
3554         VPRINTK("unmapping %u sg elements\n", qc->n_elem);
3555
3556         /* if we padded the buffer out to 32-bit bound, and data
3557          * xfer direction is from-device, we must copy from the
3558          * pad buffer back into the supplied buffer
3559          */
3560         if (qc->pad_len && !(qc->tf.flags & ATA_TFLAG_WRITE))
3561                 pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
3562
3563         if (qc->flags & ATA_QCFLAG_SG) {
3564                 if (qc->n_elem)
3565                         dma_unmap_sg(ap->dev, sg, qc->n_elem, dir);
3566                 /* restore last sg */
3567                 sg[qc->orig_n_elem - 1].length += qc->pad_len;
3568                 if (pad_buf) {
3569                         struct scatterlist *psg = &qc->pad_sgent;
3570                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
3571                         memcpy(addr + psg->offset, pad_buf, qc->pad_len);
3572                         kunmap_atomic(addr, KM_IRQ0);
3573                 }
3574         } else {
3575                 if (qc->n_elem)
3576                         dma_unmap_single(ap->dev,
3577                                 sg_dma_address(&sg[0]), sg_dma_len(&sg[0]),
3578                                 dir);
3579                 /* restore sg */
3580                 sg->length += qc->pad_len;
3581                 if (pad_buf)
3582                         memcpy(qc->buf_virt + sg->length - qc->pad_len,
3583                                pad_buf, qc->pad_len);
3584         }
3585
3586         qc->flags &= ~ATA_QCFLAG_DMAMAP;
3587         qc->__sg = NULL;
3588 }
3589
3590 /**
3591  *      ata_fill_sg - Fill PCI IDE PRD table
3592  *      @qc: Metadata associated with taskfile to be transferred
3593  *
3594  *      Fill PCI IDE PRD (scatter-gather) table with segments
3595  *      associated with the current disk command.
3596  *
3597  *      LOCKING:
3598  *      spin_lock_irqsave(host lock)
3599  *
3600  */
3601 static void ata_fill_sg(struct ata_queued_cmd *qc)
3602 {
3603         struct ata_port *ap = qc->ap;
3604         struct scatterlist *sg;
3605         unsigned int idx;
3606
3607         WARN_ON(qc->__sg == NULL);
3608         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
3609
3610         idx = 0;
3611         ata_for_each_sg(sg, qc) {
3612                 u32 addr, offset;
3613                 u32 sg_len, len;
3614
3615                 /* determine if physical DMA addr spans 64K boundary.
3616                  * Note h/w doesn't support 64-bit, so we unconditionally
3617                  * truncate dma_addr_t to u32.
3618                  */
3619                 addr = (u32) sg_dma_address(sg);
3620                 sg_len = sg_dma_len(sg);
3621
3622                 while (sg_len) {
3623                         offset = addr & 0xffff;
3624                         len = sg_len;
3625                         if ((offset + sg_len) > 0x10000)
3626                                 len = 0x10000 - offset;
3627
3628                         ap->prd[idx].addr = cpu_to_le32(addr);
3629                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
3630                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
3631
3632                         idx++;
3633                         sg_len -= len;
3634                         addr += len;
3635                 }
3636         }
3637
3638         if (idx)
3639                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
3640 }
3641 /**
3642  *      ata_check_atapi_dma - Check whether ATAPI DMA can be supported
3643  *      @qc: Metadata associated with taskfile to check
3644  *
3645  *      Allow low-level driver to filter ATA PACKET commands, returning
3646  *      a status indicating whether or not it is OK to use DMA for the
3647  *      supplied PACKET command.
3648  *
3649  *      LOCKING:
3650  *      spin_lock_irqsave(host lock)
3651  *
3652  *      RETURNS: 0 when ATAPI DMA can be used
3653  *               nonzero otherwise
3654  */
3655 int ata_check_atapi_dma(struct ata_queued_cmd *qc)
3656 {
3657         struct ata_port *ap = qc->ap;
3658         int rc = 0; /* Assume ATAPI DMA is OK by default */
3659
3660         if (ap->ops->check_atapi_dma)
3661                 rc = ap->ops->check_atapi_dma(qc);
3662
3663         return rc;
3664 }
3665 /**
3666  *      ata_qc_prep - Prepare taskfile for submission
3667  *      @qc: Metadata associated with taskfile to be prepared
3668  *
3669  *      Prepare ATA taskfile for submission.
3670  *
3671  *      LOCKING:
3672  *      spin_lock_irqsave(host lock)
3673  */
3674 void ata_qc_prep(struct ata_queued_cmd *qc)
3675 {
3676         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
3677                 return;
3678
3679         ata_fill_sg(qc);
3680 }
3681
3682 void ata_noop_qc_prep(struct ata_queued_cmd *qc) { }
3683
3684 /**
3685  *      ata_sg_init_one - Associate command with memory buffer
3686  *      @qc: Command to be associated
3687  *      @buf: Memory buffer
3688  *      @buflen: Length of memory buffer, in bytes.
3689  *
3690  *      Initialize the data-related elements of queued_cmd @qc
3691  *      to point to a single memory buffer, @buf of byte length @buflen.
3692  *
3693  *      LOCKING:
3694  *      spin_lock_irqsave(host lock)
3695  */
3696
3697 void ata_sg_init_one(struct ata_queued_cmd *qc, void *buf, unsigned int buflen)
3698 {
3699         qc->flags |= ATA_QCFLAG_SINGLE;
3700
3701         qc->__sg = &qc->sgent;
3702         qc->n_elem = 1;
3703         qc->orig_n_elem = 1;
3704         qc->buf_virt = buf;
3705         qc->nbytes = buflen;
3706
3707         sg_init_one(&qc->sgent, buf, buflen);
3708 }
3709
3710 /**
3711  *      ata_sg_init - Associate command with scatter-gather table.
3712  *      @qc: Command to be associated
3713  *      @sg: Scatter-gather table.
3714  *      @n_elem: Number of elements in s/g table.
3715  *
3716  *      Initialize the data-related elements of queued_cmd @qc
3717  *      to point to a scatter-gather table @sg, containing @n_elem
3718  *      elements.
3719  *
3720  *      LOCKING:
3721  *      spin_lock_irqsave(host lock)
3722  */
3723
3724 void ata_sg_init(struct ata_queued_cmd *qc, struct scatterlist *sg,
3725                  unsigned int n_elem)
3726 {
3727         qc->flags |= ATA_QCFLAG_SG;
3728         qc->__sg = sg;
3729         qc->n_elem = n_elem;
3730         qc->orig_n_elem = n_elem;
3731 }
3732
3733 /**
3734  *      ata_sg_setup_one - DMA-map the memory buffer associated with a command.
3735  *      @qc: Command with memory buffer to be mapped.
3736  *
3737  *      DMA-map the memory buffer associated with queued_cmd @qc.
3738  *
3739  *      LOCKING:
3740  *      spin_lock_irqsave(host lock)
3741  *
3742  *      RETURNS:
3743  *      Zero on success, negative on error.
3744  */
3745
3746 static int ata_sg_setup_one(struct ata_queued_cmd *qc)
3747 {
3748         struct ata_port *ap = qc->ap;
3749         int dir = qc->dma_dir;
3750         struct scatterlist *sg = qc->__sg;
3751         dma_addr_t dma_address;
3752         int trim_sg = 0;
3753
3754         /* we must lengthen transfers to end on a 32-bit boundary */
3755         qc->pad_len = sg->length & 3;
3756         if (qc->pad_len) {
3757                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
3758                 struct scatterlist *psg = &qc->pad_sgent;
3759
3760                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
3761
3762                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
3763
3764                 if (qc->tf.flags & ATA_TFLAG_WRITE)
3765                         memcpy(pad_buf, qc->buf_virt + sg->length - qc->pad_len,
3766                                qc->pad_len);
3767
3768                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
3769                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
3770                 /* trim sg */
3771                 sg->length -= qc->pad_len;
3772                 if (sg->length == 0)
3773                         trim_sg = 1;
3774
3775                 DPRINTK("padding done, sg->length=%u pad_len=%u\n",
3776                         sg->length, qc->pad_len);
3777         }
3778
3779         if (trim_sg) {
3780                 qc->n_elem--;
3781                 goto skip_map;
3782         }
3783
3784         dma_address = dma_map_single(ap->dev, qc->buf_virt,
3785                                      sg->length, dir);
3786         if (dma_mapping_error(dma_address)) {
3787                 /* restore sg */
3788                 sg->length += qc->pad_len;
3789                 return -1;
3790         }
3791
3792         sg_dma_address(sg) = dma_address;
3793         sg_dma_len(sg) = sg->length;
3794
3795 skip_map:
3796         DPRINTK("mapped buffer of %d bytes for %s\n", sg_dma_len(sg),
3797                 qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
3798
3799         return 0;
3800 }
3801
3802 /**
3803  *      ata_sg_setup - DMA-map the scatter-gather table associated with a command.
3804  *      @qc: Command with scatter-gather table to be mapped.
3805  *
3806  *      DMA-map the scatter-gather table associated with queued_cmd @qc.
3807  *
3808  *      LOCKING:
3809  *      spin_lock_irqsave(host lock)
3810  *
3811  *      RETURNS:
3812  *      Zero on success, negative on error.
3813  *
3814  */
3815
3816 static int ata_sg_setup(struct ata_queued_cmd *qc)
3817 {
3818         struct ata_port *ap = qc->ap;
3819         struct scatterlist *sg = qc->__sg;
3820         struct scatterlist *lsg = &sg[qc->n_elem - 1];
3821         int n_elem, pre_n_elem, dir, trim_sg = 0;
3822
3823         VPRINTK("ENTER, ata%u\n", ap->print_id);
3824         WARN_ON(!(qc->flags & ATA_QCFLAG_SG));
3825
3826         /* we must lengthen transfers to end on a 32-bit boundary */
3827         qc->pad_len = lsg->length & 3;
3828         if (qc->pad_len) {
3829                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
3830                 struct scatterlist *psg = &qc->pad_sgent;
3831                 unsigned int offset;
3832
3833                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
3834
3835                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
3836
3837                 /*
3838                  * psg->page/offset are used to copy to-be-written
3839                  * data in this function or read data in ata_sg_clean.
3840                  */
3841                 offset = lsg->offset + lsg->length - qc->pad_len;
3842                 psg->page = nth_page(lsg->page, offset >> PAGE_SHIFT);
3843                 psg->offset = offset_in_page(offset);
3844
3845                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
3846                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
3847                         memcpy(pad_buf, addr + psg->offset, qc->pad_len);
3848                         kunmap_atomic(addr, KM_IRQ0);
3849                 }
3850
3851                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
3852                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
3853                 /* trim last sg */
3854                 lsg->length -= qc->pad_len;
3855                 if (lsg->length == 0)
3856                         trim_sg = 1;
3857
3858                 DPRINTK("padding done, sg[%d].length=%u pad_len=%u\n",
3859                         qc->n_elem - 1, lsg->length, qc->pad_len);
3860         }
3861
3862         pre_n_elem = qc->n_elem;
3863         if (trim_sg && pre_n_elem)
3864                 pre_n_elem--;
3865
3866         if (!pre_n_elem) {
3867                 n_elem = 0;
3868                 goto skip_map;
3869         }
3870
3871         dir = qc->dma_dir;
3872         n_elem = dma_map_sg(ap->dev, sg, pre_n_elem, dir);
3873         if (n_elem < 1) {
3874                 /* restore last sg */
3875                 lsg->length += qc->pad_len;
3876                 return -1;
3877         }
3878
3879         DPRINTK("%d sg elements mapped\n", n_elem);
3880
3881 skip_map:
3882         qc->n_elem = n_elem;
3883
3884         return 0;
3885 }
3886
3887 /**
3888  *      swap_buf_le16 - swap halves of 16-bit words in place
3889  *      @buf:  Buffer to swap
3890  *      @buf_words:  Number of 16-bit words in buffer.
3891  *
3892  *      Swap halves of 16-bit words if needed to convert from
3893  *      little-endian byte order to native cpu byte order, or
3894  *      vice-versa.
3895  *
3896  *      LOCKING:
3897  *      Inherited from caller.
3898  */
3899 void swap_buf_le16(u16 *buf, unsigned int buf_words)
3900 {
3901 #ifdef __BIG_ENDIAN
3902         unsigned int i;
3903
3904         for (i = 0; i < buf_words; i++)
3905                 buf[i] = le16_to_cpu(buf[i]);
3906 #endif /* __BIG_ENDIAN */
3907 }
3908
3909 /**
3910  *      ata_data_xfer - Transfer data by PIO
3911  *      @adev: device to target
3912  *      @buf: data buffer
3913  *      @buflen: buffer length
3914  *      @write_data: read/write
3915  *
3916  *      Transfer data from/to the device data register by PIO.
3917  *
3918  *      LOCKING:
3919  *      Inherited from caller.
3920  */
3921 void ata_data_xfer(struct ata_device *adev, unsigned char *buf,
3922                    unsigned int buflen, int write_data)
3923 {
3924         struct ata_port *ap = adev->ap;
3925         unsigned int words = buflen >> 1;
3926
3927         /* Transfer multiple of 2 bytes */
3928         if (write_data)
3929                 iowrite16_rep(ap->ioaddr.data_addr, buf, words);
3930         else
3931                 ioread16_rep(ap->ioaddr.data_addr, buf, words);
3932
3933         /* Transfer trailing 1 byte, if any. */
3934         if (unlikely(buflen & 0x01)) {
3935                 u16 align_buf[1] = { 0 };
3936                 unsigned char *trailing_buf = buf + buflen - 1;
3937
3938                 if (write_data) {
3939                         memcpy(align_buf, trailing_buf, 1);
3940                         iowrite16(le16_to_cpu(align_buf[0]), ap->ioaddr.data_addr);
3941                 } else {
3942                         align_buf[0] = cpu_to_le16(ioread16(ap->ioaddr.data_addr));
3943                         memcpy(trailing_buf, align_buf, 1);
3944                 }
3945         }
3946 }
3947
3948 /**
3949  *      ata_data_xfer_noirq - Transfer data by PIO
3950  *      @adev: device to target
3951  *      @buf: data buffer
3952  *      @buflen: buffer length
3953  *      @write_data: read/write
3954  *
3955  *      Transfer data from/to the device data register by PIO. Do the
3956  *      transfer with interrupts disabled.
3957  *
3958  *      LOCKING:
3959  *      Inherited from caller.
3960  */
3961 void ata_data_xfer_noirq(struct ata_device *adev, unsigned char *buf,
3962                          unsigned int buflen, int write_data)
3963 {
3964         unsigned long flags;
3965         local_irq_save(flags);
3966         ata_data_xfer(adev, buf, buflen, write_data);
3967         local_irq_restore(flags);
3968 }
3969
3970
3971 /**
3972  *      ata_pio_sector - Transfer ATA_SECT_SIZE (512 bytes) of data.
3973  *      @qc: Command on going
3974  *
3975  *      Transfer ATA_SECT_SIZE of data from/to the ATA device.
3976  *
3977  *      LOCKING:
3978  *      Inherited from caller.
3979  */
3980
3981 static void ata_pio_sector(struct ata_queued_cmd *qc)
3982 {
3983         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
3984         struct scatterlist *sg = qc->__sg;
3985         struct ata_port *ap = qc->ap;
3986         struct page *page;
3987         unsigned int offset;
3988         unsigned char *buf;
3989
3990         if (qc->curbytes == qc->nbytes - ATA_SECT_SIZE)
3991                 ap->hsm_task_state = HSM_ST_LAST;
3992
3993         page = sg[qc->cursg].page;
3994         offset = sg[qc->cursg].offset + qc->cursg_ofs;
3995
3996         /* get the current page and offset */
3997         page = nth_page(page, (offset >> PAGE_SHIFT));
3998         offset %= PAGE_SIZE;
3999
4000         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4001
4002         if (PageHighMem(page)) {
4003                 unsigned long flags;
4004
4005                 /* FIXME: use a bounce buffer */
4006                 local_irq_save(flags);
4007                 buf = kmap_atomic(page, KM_IRQ0);
4008
4009                 /* do the actual data transfer */
4010                 ap->ops->data_xfer(qc->dev, buf + offset, ATA_SECT_SIZE, do_write);
4011
4012                 kunmap_atomic(buf, KM_IRQ0);
4013                 local_irq_restore(flags);
4014         } else {
4015                 buf = page_address(page);
4016                 ap->ops->data_xfer(qc->dev, buf + offset, ATA_SECT_SIZE, do_write);
4017         }
4018
4019         qc->curbytes += ATA_SECT_SIZE;
4020         qc->cursg_ofs += ATA_SECT_SIZE;
4021
4022         if (qc->cursg_ofs == (&sg[qc->cursg])->length) {
4023                 qc->cursg++;
4024                 qc->cursg_ofs = 0;
4025         }
4026 }
4027
4028 /**
4029  *      ata_pio_sectors - Transfer one or many 512-byte sectors.
4030  *      @qc: Command on going
4031  *
4032  *      Transfer one or many ATA_SECT_SIZE of data from/to the
4033  *      ATA device for the DRQ request.
4034  *
4035  *      LOCKING:
4036  *      Inherited from caller.
4037  */
4038
4039 static void ata_pio_sectors(struct ata_queued_cmd *qc)
4040 {
4041         if (is_multi_taskfile(&qc->tf)) {
4042                 /* READ/WRITE MULTIPLE */
4043                 unsigned int nsect;
4044
4045                 WARN_ON(qc->dev->multi_count == 0);
4046
4047                 nsect = min((qc->nbytes - qc->curbytes) / ATA_SECT_SIZE,
4048                             qc->dev->multi_count);
4049                 while (nsect--)
4050                         ata_pio_sector(qc);
4051         } else
4052                 ata_pio_sector(qc);
4053 }
4054
4055 /**
4056  *      atapi_send_cdb - Write CDB bytes to hardware
4057  *      @ap: Port to which ATAPI device is attached.
4058  *      @qc: Taskfile currently active
4059  *
4060  *      When device has indicated its readiness to accept
4061  *      a CDB, this function is called.  Send the CDB.
4062  *
4063  *      LOCKING:
4064  *      caller.
4065  */
4066
4067 static void atapi_send_cdb(struct ata_port *ap, struct ata_queued_cmd *qc)
4068 {
4069         /* send SCSI cdb */
4070         DPRINTK("send cdb\n");
4071         WARN_ON(qc->dev->cdb_len < 12);
4072
4073         ap->ops->data_xfer(qc->dev, qc->cdb, qc->dev->cdb_len, 1);
4074         ata_altstatus(ap); /* flush */
4075
4076         switch (qc->tf.protocol) {
4077         case ATA_PROT_ATAPI:
4078                 ap->hsm_task_state = HSM_ST;
4079                 break;
4080         case ATA_PROT_ATAPI_NODATA:
4081                 ap->hsm_task_state = HSM_ST_LAST;
4082                 break;
4083         case ATA_PROT_ATAPI_DMA:
4084                 ap->hsm_task_state = HSM_ST_LAST;
4085                 /* initiate bmdma */
4086                 ap->ops->bmdma_start(qc);
4087                 break;
4088         }
4089 }
4090
4091 /**
4092  *      __atapi_pio_bytes - Transfer data from/to the ATAPI device.
4093  *      @qc: Command on going
4094  *      @bytes: number of bytes
4095  *
4096  *      Transfer Transfer data from/to the ATAPI device.
4097  *
4098  *      LOCKING:
4099  *      Inherited from caller.
4100  *
4101  */
4102
4103 static void __atapi_pio_bytes(struct ata_queued_cmd *qc, unsigned int bytes)
4104 {
4105         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4106         struct scatterlist *sg = qc->__sg;
4107         struct ata_port *ap = qc->ap;
4108         struct page *page;
4109         unsigned char *buf;
4110         unsigned int offset, count;
4111
4112         if (qc->curbytes + bytes >= qc->nbytes)
4113                 ap->hsm_task_state = HSM_ST_LAST;
4114
4115 next_sg:
4116         if (unlikely(qc->cursg >= qc->n_elem)) {
4117                 /*
4118                  * The end of qc->sg is reached and the device expects
4119                  * more data to transfer. In order not to overrun qc->sg
4120                  * and fulfill length specified in the byte count register,
4121                  *    - for read case, discard trailing data from the device
4122                  *    - for write case, padding zero data to the device
4123                  */
4124                 u16 pad_buf[1] = { 0 };
4125                 unsigned int words = bytes >> 1;
4126                 unsigned int i;
4127
4128                 if (words) /* warning if bytes > 1 */
4129                         ata_dev_printk(qc->dev, KERN_WARNING,
4130                                        "%u bytes trailing data\n", bytes);
4131
4132                 for (i = 0; i < words; i++)
4133                         ap->ops->data_xfer(qc->dev, (unsigned char*)pad_buf, 2, do_write);
4134
4135                 ap->hsm_task_state = HSM_ST_LAST;
4136                 return;
4137         }
4138
4139         sg = &qc->__sg[qc->cursg];
4140
4141         page = sg->page;
4142         offset = sg->offset + qc->cursg_ofs;
4143
4144         /* get the current page and offset */
4145         page = nth_page(page, (offset >> PAGE_SHIFT));
4146         offset %= PAGE_SIZE;
4147
4148         /* don't overrun current sg */
4149         count = min(sg->length - qc->cursg_ofs, bytes);
4150
4151         /* don't cross page boundaries */
4152         count = min(count, (unsigned int)PAGE_SIZE - offset);
4153
4154         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4155
4156         if (PageHighMem(page)) {
4157                 unsigned long flags;
4158
4159                 /* FIXME: use bounce buffer */
4160                 local_irq_save(flags);
4161                 buf = kmap_atomic(page, KM_IRQ0);
4162
4163                 /* do the actual data transfer */
4164                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4165
4166                 kunmap_atomic(buf, KM_IRQ0);
4167                 local_irq_restore(flags);
4168         } else {
4169                 buf = page_address(page);
4170                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4171         }
4172
4173         bytes -= count;
4174         qc->curbytes += count;
4175         qc->cursg_ofs += count;
4176
4177         if (qc->cursg_ofs == sg->length) {
4178                 qc->cursg++;
4179                 qc->cursg_ofs = 0;
4180         }
4181
4182         if (bytes)
4183                 goto next_sg;
4184 }
4185
4186 /**
4187  *      atapi_pio_bytes - Transfer data from/to the ATAPI device.
4188  *      @qc: Command on going
4189  *
4190  *      Transfer Transfer data from/to the ATAPI device.
4191  *
4192  *      LOCKING:
4193  *      Inherited from caller.
4194  */
4195
4196 static void atapi_pio_bytes(struct ata_queued_cmd *qc)
4197 {
4198         struct ata_port *ap = qc->ap;
4199         struct ata_device *dev = qc->dev;
4200         unsigned int ireason, bc_lo, bc_hi, bytes;
4201         int i_write, do_write = (qc->tf.flags & ATA_TFLAG_WRITE) ? 1 : 0;
4202
4203         /* Abuse qc->result_tf for temp storage of intermediate TF
4204          * here to save some kernel stack usage.
4205          * For normal completion, qc->result_tf is not relevant. For
4206          * error, qc->result_tf is later overwritten by ata_qc_complete().
4207          * So, the correctness of qc->result_tf is not affected.
4208          */
4209         ap->ops->tf_read(ap, &qc->result_tf);
4210         ireason = qc->result_tf.nsect;
4211         bc_lo = qc->result_tf.lbam;
4212         bc_hi = qc->result_tf.lbah;
4213         bytes = (bc_hi << 8) | bc_lo;
4214
4215         /* shall be cleared to zero, indicating xfer of data */
4216         if (ireason & (1 << 0))
4217                 goto err_out;
4218
4219         /* make sure transfer direction matches expected */
4220         i_write = ((ireason & (1 << 1)) == 0) ? 1 : 0;
4221         if (do_write != i_write)
4222                 goto err_out;
4223
4224         VPRINTK("ata%u: xfering %d bytes\n", ap->print_id, bytes);
4225
4226         __atapi_pio_bytes(qc, bytes);
4227
4228         return;
4229
4230 err_out:
4231         ata_dev_printk(dev, KERN_INFO, "ATAPI check failed\n");
4232         qc->err_mask |= AC_ERR_HSM;
4233         ap->hsm_task_state = HSM_ST_ERR;
4234 }
4235
4236 /**
4237  *      ata_hsm_ok_in_wq - Check if the qc can be handled in the workqueue.
4238  *      @ap: the target ata_port
4239  *      @qc: qc on going
4240  *
4241  *      RETURNS:
4242  *      1 if ok in workqueue, 0 otherwise.
4243  */
4244
4245 static inline int ata_hsm_ok_in_wq(struct ata_port *ap, struct ata_queued_cmd *qc)
4246 {
4247         if (qc->tf.flags & ATA_TFLAG_POLLING)
4248                 return 1;
4249
4250         if (ap->hsm_task_state == HSM_ST_FIRST) {
4251                 if (qc->tf.protocol == ATA_PROT_PIO &&
4252                     (qc->tf.flags & ATA_TFLAG_WRITE))
4253                     return 1;
4254
4255                 if (is_atapi_taskfile(&qc->tf) &&
4256                     !(qc->dev->flags & ATA_DFLAG_CDB_INTR))
4257                         return 1;
4258         }
4259
4260         return 0;
4261 }
4262
4263 /**
4264  *      ata_hsm_qc_complete - finish a qc running on standard HSM
4265  *      @qc: Command to complete
4266  *      @in_wq: 1 if called from workqueue, 0 otherwise
4267  *
4268  *      Finish @qc which is running on standard HSM.
4269  *
4270  *      LOCKING:
4271  *      If @in_wq is zero, spin_lock_irqsave(host lock).
4272  *      Otherwise, none on entry and grabs host lock.
4273  */
4274 static void ata_hsm_qc_complete(struct ata_queued_cmd *qc, int in_wq)
4275 {
4276         struct ata_port *ap = qc->ap;
4277         unsigned long flags;
4278
4279         if (ap->ops->error_handler) {
4280                 if (in_wq) {
4281                         spin_lock_irqsave(ap->lock, flags);
4282
4283                         /* EH might have kicked in while host lock is
4284                          * released.
4285                          */
4286                         qc = ata_qc_from_tag(ap, qc->tag);
4287                         if (qc) {
4288                                 if (likely(!(qc->err_mask & AC_ERR_HSM))) {
4289                                         ap->ops->irq_on(ap);
4290                                         ata_qc_complete(qc);
4291                                 } else
4292                                         ata_port_freeze(ap);
4293                         }
4294
4295                         spin_unlock_irqrestore(ap->lock, flags);
4296                 } else {
4297                         if (likely(!(qc->err_mask & AC_ERR_HSM)))
4298                                 ata_qc_complete(qc);
4299                         else
4300                                 ata_port_freeze(ap);
4301                 }
4302         } else {
4303                 if (in_wq) {
4304                         spin_lock_irqsave(ap->lock, flags);
4305                         ap->ops->irq_on(ap);
4306                         ata_qc_complete(qc);
4307                         spin_unlock_irqrestore(ap->lock, flags);
4308                 } else
4309                         ata_qc_complete(qc);
4310         }
4311
4312         ata_altstatus(ap); /* flush */
4313 }
4314
4315 /**
4316  *      ata_hsm_move - move the HSM to the next state.
4317  *      @ap: the target ata_port
4318  *      @qc: qc on going
4319  *      @status: current device status
4320  *      @in_wq: 1 if called from workqueue, 0 otherwise
4321  *
4322  *      RETURNS:
4323  *      1 when poll next status needed, 0 otherwise.
4324  */
4325 int ata_hsm_move(struct ata_port *ap, struct ata_queued_cmd *qc,
4326                  u8 status, int in_wq)
4327 {
4328         unsigned long flags = 0;
4329         int poll_next;
4330
4331         WARN_ON((qc->flags & ATA_QCFLAG_ACTIVE) == 0);
4332
4333         /* Make sure ata_qc_issue_prot() does not throw things
4334          * like DMA polling into the workqueue. Notice that
4335          * in_wq is not equivalent to (qc->tf.flags & ATA_TFLAG_POLLING).
4336          */
4337         WARN_ON(in_wq != ata_hsm_ok_in_wq(ap, qc));
4338
4339 fsm_start:
4340         DPRINTK("ata%u: protocol %d task_state %d (dev_stat 0x%X)\n",
4341                 ap->print_id, qc->tf.protocol, ap->hsm_task_state, status);
4342
4343         switch (ap->hsm_task_state) {
4344         case HSM_ST_FIRST:
4345                 /* Send first data block or PACKET CDB */
4346
4347                 /* If polling, we will stay in the work queue after
4348                  * sending the data. Otherwise, interrupt handler
4349                  * takes over after sending the data.
4350                  */
4351                 poll_next = (qc->tf.flags & ATA_TFLAG_POLLING);
4352
4353                 /* check device status */
4354                 if (unlikely((status & ATA_DRQ) == 0)) {
4355                         /* handle BSY=0, DRQ=0 as error */
4356                         if (likely(status & (ATA_ERR | ATA_DF)))
4357                                 /* device stops HSM for abort/error */
4358                                 qc->err_mask |= AC_ERR_DEV;
4359                         else
4360                                 /* HSM violation. Let EH handle this */
4361                                 qc->err_mask |= AC_ERR_HSM;
4362
4363                         ap->hsm_task_state = HSM_ST_ERR;
4364                         goto fsm_start;
4365                 }
4366
4367                 /* Device should not ask for data transfer (DRQ=1)
4368                  * when it finds something wrong.
4369                  * We ignore DRQ here and stop the HSM by
4370                  * changing hsm_task_state to HSM_ST_ERR and
4371                  * let the EH abort the command or reset the device.
4372                  */
4373                 if (unlikely(status & (ATA_ERR | ATA_DF))) {
4374                         ata_port_printk(ap, KERN_WARNING, "DRQ=1 with device "
4375                                         "error, dev_stat 0x%X\n", status);
4376                         qc->err_mask |= AC_ERR_HSM;
4377                         ap->hsm_task_state = HSM_ST_ERR;
4378                         goto fsm_start;
4379                 }
4380
4381                 /* Send the CDB (atapi) or the first data block (ata pio out).
4382                  * During the state transition, interrupt handler shouldn't
4383                  * be invoked before the data transfer is complete and
4384                  * hsm_task_state is changed. Hence, the following locking.
4385                  */
4386                 if (in_wq)
4387                         spin_lock_irqsave(ap->lock, flags);
4388
4389                 if (qc->tf.protocol == ATA_PROT_PIO) {
4390                         /* PIO data out protocol.
4391                          * send first data block.
4392                          */
4393
4394                         /* ata_pio_sectors() might change the state
4395                          * to HSM_ST_LAST. so, the state is changed here
4396                          * before ata_pio_sectors().
4397                          */
4398                         ap->hsm_task_state = HSM_ST;
4399                         ata_pio_sectors(qc);
4400                         ata_altstatus(ap); /* flush */
4401                 } else
4402                         /* send CDB */
4403                         atapi_send_cdb(ap, qc);
4404
4405                 if (in_wq)
4406                         spin_unlock_irqrestore(ap->lock, flags);
4407
4408                 /* if polling, ata_pio_task() handles the rest.
4409                  * otherwise, interrupt handler takes over from here.
4410                  */
4411                 break;
4412
4413         case HSM_ST:
4414                 /* complete command or read/write the data register */
4415                 if (qc->tf.protocol == ATA_PROT_ATAPI) {
4416                         /* ATAPI PIO protocol */
4417                         if ((status & ATA_DRQ) == 0) {
4418                                 /* No more data to transfer or device error.
4419                                  * Device error will be tagged in HSM_ST_LAST.
4420                                  */
4421                                 ap->hsm_task_state = HSM_ST_LAST;
4422                                 goto fsm_start;
4423                         }
4424
4425                         /* Device should not ask for data transfer (DRQ=1)
4426                          * when it finds something wrong.
4427                          * We ignore DRQ here and stop the HSM by
4428                          * changing hsm_task_state to HSM_ST_ERR and
4429                          * let the EH abort the command or reset the device.
4430                          */
4431                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
4432                                 ata_port_printk(ap, KERN_WARNING, "DRQ=1 with "
4433                                                 "device error, dev_stat 0x%X\n",
4434                                                 status);
4435                                 qc->err_mask |= AC_ERR_HSM;
4436                                 ap->hsm_task_state = HSM_ST_ERR;
4437                                 goto fsm_start;
4438                         }
4439
4440                         atapi_pio_bytes(qc);
4441
4442                         if (unlikely(ap->hsm_task_state == HSM_ST_ERR))
4443                                 /* bad ireason reported by device */
4444                                 goto fsm_start;
4445
4446                 } else {
4447                         /* ATA PIO protocol */
4448                         if (unlikely((status & ATA_DRQ) == 0)) {
4449                                 /* handle BSY=0, DRQ=0 as error */
4450                                 if (likely(status & (ATA_ERR | ATA_DF)))
4451                                         /* device stops HSM for abort/error */
4452                                         qc->err_mask |= AC_ERR_DEV;
4453                                 else
4454                                         /* HSM violation. Let EH handle this.
4455                                          * Phantom devices also trigger this
4456                                          * condition.  Mark hint.
4457                                          */
4458                                         qc->err_mask |= AC_ERR_HSM |
4459                                                         AC_ERR_NODEV_HINT;
4460
4461                                 ap->hsm_task_state = HSM_ST_ERR;
4462                                 goto fsm_start;
4463                         }
4464
4465                         /* For PIO reads, some devices may ask for
4466                          * data transfer (DRQ=1) alone with ERR=1.
4467                          * We respect DRQ here and transfer one
4468                          * block of junk data before changing the
4469                          * hsm_task_state to HSM_ST_ERR.
4470                          *
4471                          * For PIO writes, ERR=1 DRQ=1 doesn't make
4472                          * sense since the data block has been
4473                          * transferred to the device.
4474                          */
4475                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
4476                                 /* data might be corrputed */
4477                                 qc->err_mask |= AC_ERR_DEV;
4478
4479                                 if (!(qc->tf.flags & ATA_TFLAG_WRITE)) {
4480                                         ata_pio_sectors(qc);
4481                                         ata_altstatus(ap);
4482                                         status = ata_wait_idle(ap);
4483                                 }
4484
4485                                 if (status & (ATA_BUSY | ATA_DRQ))
4486                                         qc->err_mask |= AC_ERR_HSM;
4487
4488                                 /* ata_pio_sectors() might change the
4489                                  * state to HSM_ST_LAST. so, the state
4490                                  * is changed after ata_pio_sectors().
4491                                  */
4492                                 ap->hsm_task_state = HSM_ST_ERR;
4493                                 goto fsm_start;
4494                         }
4495
4496                         ata_pio_sectors(qc);
4497
4498                         if (ap->hsm_task_state == HSM_ST_LAST &&
4499                             (!(qc->tf.flags & ATA_TFLAG_WRITE))) {
4500                                 /* all data read */
4501                                 ata_altstatus(ap);
4502                                 status = ata_wait_idle(ap);
4503                                 goto fsm_start;
4504                         }
4505                 }
4506
4507                 ata_altstatus(ap); /* flush */
4508                 poll_next = 1;
4509                 break;
4510
4511         case HSM_ST_LAST:
4512                 if (unlikely(!ata_ok(status))) {
4513                         qc->err_mask |= __ac_err_mask(status);
4514                         ap->hsm_task_state = HSM_ST_ERR;
4515                         goto fsm_start;
4516                 }
4517
4518                 /* no more data to transfer */
4519                 DPRINTK("ata%u: dev %u command complete, drv_stat 0x%x\n",
4520                         ap->print_id, qc->dev->devno, status);
4521
4522                 WARN_ON(qc->err_mask);
4523
4524                 ap->hsm_task_state = HSM_ST_IDLE;
4525
4526                 /* complete taskfile transaction */
4527                 ata_hsm_qc_complete(qc, in_wq);
4528
4529                 poll_next = 0;
4530                 break;
4531
4532         case HSM_ST_ERR:
4533                 /* make sure qc->err_mask is available to
4534                  * know what's wrong and recover
4535                  */
4536                 WARN_ON(qc->err_mask == 0);
4537
4538                 ap->hsm_task_state = HSM_ST_IDLE;
4539
4540                 /* complete taskfile transaction */
4541                 ata_hsm_qc_complete(qc, in_wq);
4542
4543                 poll_next = 0;
4544                 break;
4545         default:
4546                 poll_next = 0;
4547                 BUG();
4548         }
4549
4550         return poll_next;
4551 }
4552
4553 static void ata_pio_task(struct work_struct *work)
4554 {
4555         struct ata_port *ap =
4556                 container_of(work, struct ata_port, port_task.work);
4557         struct ata_queued_cmd *qc = ap->port_task_data;
4558         u8 status;
4559         int poll_next;
4560
4561 fsm_start:
4562         WARN_ON(ap->hsm_task_state == HSM_ST_IDLE);
4563
4564         /*
4565          * This is purely heuristic.  This is a fast path.
4566          * Sometimes when we enter, BSY will be cleared in
4567          * a chk-status or two.  If not, the drive is probably seeking
4568          * or something.  Snooze for a couple msecs, then
4569          * chk-status again.  If still busy, queue delayed work.
4570          */
4571         status = ata_busy_wait(ap, ATA_BUSY, 5);
4572         if (status & ATA_BUSY) {
4573                 msleep(2);
4574                 status = ata_busy_wait(ap, ATA_BUSY, 10);
4575                 if (status & ATA_BUSY) {
4576                         ata_port_queue_task(ap, ata_pio_task, qc, ATA_SHORT_PAUSE);
4577                         return;
4578                 }
4579         }
4580
4581         /* move the HSM */
4582         poll_next = ata_hsm_move(ap, qc, status, 1);
4583
4584         /* another command or interrupt handler
4585          * may be running at this point.
4586          */
4587         if (poll_next)
4588                 goto fsm_start;
4589 }
4590
4591 /**
4592  *      ata_qc_new - Request an available ATA command, for queueing
4593  *      @ap: Port associated with device @dev
4594  *      @dev: Device from whom we request an available command structure
4595  *
4596  *      LOCKING:
4597  *      None.
4598  */
4599
4600 static struct ata_queued_cmd *ata_qc_new(struct ata_port *ap)
4601 {
4602         struct ata_queued_cmd *qc = NULL;
4603         unsigned int i;
4604
4605         /* no command while frozen */
4606         if (unlikely(ap->pflags & ATA_PFLAG_FROZEN))
4607                 return NULL;
4608
4609         /* the last tag is reserved for internal command. */
4610         for (i = 0; i < ATA_MAX_QUEUE - 1; i++)
4611                 if (!test_and_set_bit(i, &ap->qc_allocated)) {
4612                         qc = __ata_qc_from_tag(ap, i);
4613                         break;
4614                 }
4615
4616         if (qc)
4617                 qc->tag = i;
4618
4619         return qc;
4620 }
4621
4622 /**
4623  *      ata_qc_new_init - Request an available ATA command, and initialize it
4624  *      @dev: Device from whom we request an available command structure
4625  *
4626  *      LOCKING:
4627  *      None.
4628  */
4629
4630 struct ata_queued_cmd *ata_qc_new_init(struct ata_device *dev)
4631 {
4632         struct ata_port *ap = dev->ap;
4633         struct ata_queued_cmd *qc;
4634
4635         qc = ata_qc_new(ap);
4636         if (qc) {
4637                 qc->scsicmd = NULL;
4638                 qc->ap = ap;
4639                 qc->dev = dev;
4640
4641                 ata_qc_reinit(qc);
4642         }
4643
4644         return qc;
4645 }
4646
4647 /**
4648  *      ata_qc_free - free unused ata_queued_cmd
4649  *      @qc: Command to complete
4650  *
4651  *      Designed to free unused ata_queued_cmd object
4652  *      in case something prevents using it.
4653  *
4654  *      LOCKING:
4655  *      spin_lock_irqsave(host lock)
4656  */
4657 void ata_qc_free(struct ata_queued_cmd *qc)
4658 {
4659         struct ata_port *ap = qc->ap;
4660         unsigned int tag;
4661
4662         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
4663
4664         qc->flags = 0;
4665         tag = qc->tag;
4666         if (likely(ata_tag_valid(tag))) {
4667                 qc->tag = ATA_TAG_POISON;
4668                 clear_bit(tag, &ap->qc_allocated);
4669         }
4670 }
4671
4672 void __ata_qc_complete(struct ata_queued_cmd *qc)
4673 {
4674         struct ata_port *ap = qc->ap;
4675
4676         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
4677         WARN_ON(!(qc->flags & ATA_QCFLAG_ACTIVE));
4678
4679         if (likely(qc->flags & ATA_QCFLAG_DMAMAP))
4680                 ata_sg_clean(qc);
4681
4682         /* command should be marked inactive atomically with qc completion */
4683         if (qc->tf.protocol == ATA_PROT_NCQ)
4684                 ap->sactive &= ~(1 << qc->tag);
4685         else
4686                 ap->active_tag = ATA_TAG_POISON;
4687
4688         /* atapi: mark qc as inactive to prevent the interrupt handler
4689          * from completing the command twice later, before the error handler
4690          * is called. (when rc != 0 and atapi request sense is needed)
4691          */
4692         qc->flags &= ~ATA_QCFLAG_ACTIVE;
4693         ap->qc_active &= ~(1 << qc->tag);
4694
4695         /* call completion callback */
4696         qc->complete_fn(qc);
4697 }
4698
4699 static void fill_result_tf(struct ata_queued_cmd *qc)
4700 {
4701         struct ata_port *ap = qc->ap;
4702
4703         ap->ops->tf_read(ap, &qc->result_tf);
4704         qc->result_tf.flags = qc->tf.flags;
4705 }
4706
4707 /**
4708  *      ata_qc_complete - Complete an active ATA command
4709  *      @qc: Command to complete
4710  *      @err_mask: ATA Status register contents
4711  *
4712  *      Indicate to the mid and upper layers that an ATA
4713  *      command has completed, with either an ok or not-ok status.
4714  *
4715  *      LOCKING:
4716  *      spin_lock_irqsave(host lock)
4717  */
4718 void ata_qc_complete(struct ata_queued_cmd *qc)
4719 {
4720         struct ata_port *ap = qc->ap;
4721
4722         /* XXX: New EH and old EH use different mechanisms to
4723          * synchronize EH with regular execution path.
4724          *
4725          * In new EH, a failed qc is marked with ATA_QCFLAG_FAILED.
4726          * Normal execution path is responsible for not accessing a
4727          * failed qc.  libata core enforces the rule by returning NULL
4728          * from ata_qc_from_tag() for failed qcs.
4729          *
4730          * Old EH depends on ata_qc_complete() nullifying completion
4731          * requests if ATA_QCFLAG_EH_SCHEDULED is set.  Old EH does
4732          * not synchronize with interrupt handler.  Only PIO task is
4733          * taken care of.
4734          */
4735         if (ap->ops->error_handler) {
4736                 WARN_ON(ap->pflags & ATA_PFLAG_FROZEN);
4737
4738                 if (unlikely(qc->err_mask))
4739                         qc->flags |= ATA_QCFLAG_FAILED;
4740
4741                 if (unlikely(qc->flags & ATA_QCFLAG_FAILED)) {
4742                         if (!ata_tag_internal(qc->tag)) {
4743                                 /* always fill result TF for failed qc */
4744                                 fill_result_tf(qc);
4745                                 ata_qc_schedule_eh(qc);
4746                                 return;
4747                         }
4748                 }
4749
4750                 /* read result TF if requested */
4751                 if (qc->flags & ATA_QCFLAG_RESULT_TF)
4752                         fill_result_tf(qc);
4753
4754                 __ata_qc_complete(qc);
4755         } else {
4756                 if (qc->flags & ATA_QCFLAG_EH_SCHEDULED)
4757                         return;
4758
4759                 /* read result TF if failed or requested */
4760                 if (qc->err_mask || qc->flags & ATA_QCFLAG_RESULT_TF)
4761                         fill_result_tf(qc);
4762
4763                 __ata_qc_complete(qc);
4764         }
4765 }
4766
4767 /**
4768  *      ata_qc_complete_multiple - Complete multiple qcs successfully
4769  *      @ap: port in question
4770  *      @qc_active: new qc_active mask
4771  *      @finish_qc: LLDD callback invoked before completing a qc
4772  *
4773  *      Complete in-flight commands.  This functions is meant to be
4774  *      called from low-level driver's interrupt routine to complete
4775  *      requests normally.  ap->qc_active and @qc_active is compared
4776  *      and commands are completed accordingly.
4777  *
4778  *      LOCKING:
4779  *      spin_lock_irqsave(host lock)
4780  *
4781  *      RETURNS:
4782  *      Number of completed commands on success, -errno otherwise.
4783  */
4784 int ata_qc_complete_multiple(struct ata_port *ap, u32 qc_active,
4785                              void (*finish_qc)(struct ata_queued_cmd *))
4786 {
4787         int nr_done = 0;
4788         u32 done_mask;
4789         int i;
4790
4791         done_mask = ap->qc_active ^ qc_active;
4792
4793         if (unlikely(done_mask & qc_active)) {
4794                 ata_port_printk(ap, KERN_ERR, "illegal qc_active transition "
4795                                 "(%08x->%08x)\n", ap->qc_active, qc_active);
4796                 return -EINVAL;
4797         }
4798
4799         for (i = 0; i < ATA_MAX_QUEUE; i++) {
4800                 struct ata_queued_cmd *qc;
4801
4802                 if (!(done_mask & (1 << i)))
4803                         continue;
4804
4805                 if ((qc = ata_qc_from_tag(ap, i))) {
4806                         if (finish_qc)
4807                                 finish_qc(qc);
4808                         ata_qc_complete(qc);
4809                         nr_done++;
4810                 }
4811         }
4812
4813         return nr_done;
4814 }
4815
4816 static inline int ata_should_dma_map(struct ata_queued_cmd *qc)
4817 {
4818         struct ata_port *ap = qc->ap;
4819
4820         switch (qc->tf.protocol) {
4821         case ATA_PROT_NCQ:
4822         case ATA_PROT_DMA:
4823         case ATA_PROT_ATAPI_DMA:
4824                 return 1;
4825
4826         case ATA_PROT_ATAPI:
4827         case ATA_PROT_PIO:
4828                 if (ap->flags & ATA_FLAG_PIO_DMA)
4829                         return 1;
4830
4831                 /* fall through */
4832
4833         default:
4834                 return 0;
4835         }
4836
4837         /* never reached */
4838 }
4839
4840 /**
4841  *      ata_qc_issue - issue taskfile to device
4842  *      @qc: command to issue to device
4843  *
4844  *      Prepare an ATA command to submission to device.
4845  *      This includes mapping the data into a DMA-able
4846  *      area, filling in the S/G table, and finally
4847  *      writing the taskfile to hardware, starting the command.
4848  *
4849  *      LOCKING:
4850  *      spin_lock_irqsave(host lock)
4851  */
4852 void ata_qc_issue(struct ata_queued_cmd *qc)
4853 {
4854         struct ata_port *ap = qc->ap;
4855
4856         /* Make sure only one non-NCQ command is outstanding.  The
4857          * check is skipped for old EH because it reuses active qc to
4858          * request ATAPI sense.
4859          */
4860         WARN_ON(ap->ops->error_handler && ata_tag_valid(ap->active_tag));
4861
4862         if (qc->tf.protocol == ATA_PROT_NCQ) {
4863                 WARN_ON(ap->sactive & (1 << qc->tag));
4864                 ap->sactive |= 1 << qc->tag;
4865         } else {
4866                 WARN_ON(ap->sactive);
4867                 ap->active_tag = qc->tag;
4868         }
4869
4870         qc->flags |= ATA_QCFLAG_ACTIVE;
4871         ap->qc_active |= 1 << qc->tag;
4872
4873         if (ata_should_dma_map(qc)) {
4874                 if (qc->flags & ATA_QCFLAG_SG) {
4875                         if (ata_sg_setup(qc))
4876                                 goto sg_err;
4877                 } else if (qc->flags & ATA_QCFLAG_SINGLE) {
4878                         if (ata_sg_setup_one(qc))
4879                                 goto sg_err;
4880                 }
4881         } else {
4882                 qc->flags &= ~ATA_QCFLAG_DMAMAP;
4883         }
4884
4885         ap->ops->qc_prep(qc);
4886
4887         qc->err_mask |= ap->ops->qc_issue(qc);
4888         if (unlikely(qc->err_mask))
4889                 goto err;
4890         return;
4891
4892 sg_err:
4893         qc->flags &= ~ATA_QCFLAG_DMAMAP;
4894         qc->err_mask |= AC_ERR_SYSTEM;
4895 err:
4896         ata_qc_complete(qc);
4897 }
4898
4899 /**
4900  *      ata_qc_issue_prot - issue taskfile to device in proto-dependent manner
4901  *      @qc: command to issue to device
4902  *
4903  *      Using various libata functions and hooks, this function
4904  *      starts an ATA command.  ATA commands are grouped into
4905  *      classes called "protocols", and issuing each type of protocol
4906  *      is slightly different.
4907  *
4908  *      May be used as the qc_issue() entry in ata_port_operations.
4909  *
4910  *      LOCKING:
4911  *      spin_lock_irqsave(host lock)
4912  *
4913  *      RETURNS:
4914  *      Zero on success, AC_ERR_* mask on failure
4915  */
4916
4917 unsigned int ata_qc_issue_prot(struct ata_queued_cmd *qc)
4918 {
4919         struct ata_port *ap = qc->ap;
4920
4921         /* Use polling pio if the LLD doesn't handle
4922          * interrupt driven pio and atapi CDB interrupt.
4923          */
4924         if (ap->flags & ATA_FLAG_PIO_POLLING) {
4925                 switch (qc->tf.protocol) {
4926                 case ATA_PROT_PIO:
4927                 case ATA_PROT_NODATA:
4928                 case ATA_PROT_ATAPI:
4929                 case ATA_PROT_ATAPI_NODATA:
4930                         qc->tf.flags |= ATA_TFLAG_POLLING;
4931                         break;
4932                 case ATA_PROT_ATAPI_DMA:
4933                         if (qc->dev->flags & ATA_DFLAG_CDB_INTR)
4934                                 /* see ata_dma_blacklisted() */
4935                                 BUG();
4936                         break;
4937                 default:
4938                         break;
4939                 }
4940         }
4941
4942         /* Some controllers show flaky interrupt behavior after
4943          * setting xfer mode.  Use polling instead.
4944          */
4945         if (unlikely(qc->tf.command == ATA_CMD_SET_FEATURES &&
4946                      qc->tf.feature == SETFEATURES_XFER) &&
4947             (ap->flags & ATA_FLAG_SETXFER_POLLING))
4948                 qc->tf.flags |= ATA_TFLAG_POLLING;
4949
4950         /* select the device */
4951         ata_dev_select(ap, qc->dev->devno, 1, 0);
4952
4953         /* start the command */
4954         switch (qc->tf.protocol) {
4955         case ATA_PROT_NODATA:
4956                 if (qc->tf.flags & ATA_TFLAG_POLLING)
4957                         ata_qc_set_polling(qc);
4958
4959                 ata_tf_to_host(ap, &qc->tf);
4960                 ap->hsm_task_state = HSM_ST_LAST;
4961
4962                 if (qc->tf.flags & ATA_TFLAG_POLLING)
4963                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
4964
4965                 break;
4966
4967         case ATA_PROT_DMA:
4968                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
4969
4970                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
4971                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
4972                 ap->ops->bmdma_start(qc);           /* initiate bmdma */
4973                 ap->hsm_task_state = HSM_ST_LAST;
4974                 break;
4975
4976         case ATA_PROT_PIO:
4977                 if (qc->tf.flags & ATA_TFLAG_POLLING)
4978                         ata_qc_set_polling(qc);
4979
4980                 ata_tf_to_host(ap, &qc->tf);
4981
4982                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
4983                         /* PIO data out protocol */
4984                         ap->hsm_task_state = HSM_ST_FIRST;
4985                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
4986
4987                         /* always send first data block using
4988                          * the ata_pio_task() codepath.
4989                          */
4990                 } else {
4991                         /* PIO data in protocol */
4992                         ap->hsm_task_state = HSM_ST;
4993
4994                         if (qc->tf.flags & ATA_TFLAG_POLLING)
4995                                 ata_port_queue_task(ap, ata_pio_task, qc, 0);
4996
4997                         /* if polling, ata_pio_task() handles the rest.
4998                          * otherwise, interrupt handler takes over from here.
4999                          */
5000                 }
5001
5002                 break;
5003
5004         case ATA_PROT_ATAPI:
5005         case ATA_PROT_ATAPI_NODATA:
5006                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5007                         ata_qc_set_polling(qc);
5008
5009                 ata_tf_to_host(ap, &qc->tf);
5010
5011                 ap->hsm_task_state = HSM_ST_FIRST;
5012
5013                 /* send cdb by polling if no cdb interrupt */
5014                 if ((!(qc->dev->flags & ATA_DFLAG_CDB_INTR)) ||
5015                     (qc->tf.flags & ATA_TFLAG_POLLING))
5016                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5017                 break;
5018
5019         case ATA_PROT_ATAPI_DMA:
5020                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
5021
5022                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
5023                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
5024                 ap->hsm_task_state = HSM_ST_FIRST;
5025
5026                 /* send cdb by polling if no cdb interrupt */
5027                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5028                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5029                 break;
5030
5031         default:
5032                 WARN_ON(1);
5033                 return AC_ERR_SYSTEM;
5034         }
5035
5036         return 0;
5037 }
5038
5039 /**
5040  *      ata_host_intr - Handle host interrupt for given (port, task)
5041  *      @ap: Port on which interrupt arrived (possibly...)
5042  *      @qc: Taskfile currently active in engine
5043  *
5044  *      Handle host interrupt for given queued command.  Currently,
5045  *      only DMA interrupts are handled.  All other commands are
5046  *      handled via polling with interrupts disabled (nIEN bit).
5047  *
5048  *      LOCKING:
5049  *      spin_lock_irqsave(host lock)
5050  *
5051  *      RETURNS:
5052  *      One if interrupt was handled, zero if not (shared irq).
5053  */
5054
5055 inline unsigned int ata_host_intr (struct ata_port *ap,
5056                                    struct ata_queued_cmd *qc)
5057 {
5058         struct ata_eh_info *ehi = &ap->eh_info;
5059         u8 status, host_stat = 0;
5060
5061         VPRINTK("ata%u: protocol %d task_state %d\n",
5062                 ap->print_id, qc->tf.protocol, ap->hsm_task_state);
5063
5064         /* Check whether we are expecting interrupt in this state */
5065         switch (ap->hsm_task_state) {
5066         case HSM_ST_FIRST:
5067                 /* Some pre-ATAPI-4 devices assert INTRQ
5068                  * at this state when ready to receive CDB.
5069                  */
5070
5071                 /* Check the ATA_DFLAG_CDB_INTR flag is enough here.
5072                  * The flag was turned on only for atapi devices.
5073                  * No need to check is_atapi_taskfile(&qc->tf) again.
5074                  */
5075                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5076                         goto idle_irq;
5077                 break;
5078         case HSM_ST_LAST:
5079                 if (qc->tf.protocol == ATA_PROT_DMA ||
5080                     qc->tf.protocol == ATA_PROT_ATAPI_DMA) {
5081                         /* check status of DMA engine */
5082                         host_stat = ap->ops->bmdma_status(ap);
5083                         VPRINTK("ata%u: host_stat 0x%X\n",
5084                                 ap->print_id, host_stat);
5085
5086                         /* if it's not our irq... */
5087                         if (!(host_stat & ATA_DMA_INTR))
5088                                 goto idle_irq;
5089
5090                         /* before we do anything else, clear DMA-Start bit */
5091                         ap->ops->bmdma_stop(qc);
5092
5093                         if (unlikely(host_stat & ATA_DMA_ERR)) {
5094                                 /* error when transfering data to/from memory */
5095                                 qc->err_mask |= AC_ERR_HOST_BUS;
5096                                 ap->hsm_task_state = HSM_ST_ERR;
5097                         }
5098                 }
5099                 break;
5100         case HSM_ST:
5101                 break;
5102         default:
5103                 goto idle_irq;
5104         }
5105
5106         /* check altstatus */
5107         status = ata_altstatus(ap);
5108         if (status & ATA_BUSY)
5109                 goto idle_irq;
5110
5111         /* check main status, clearing INTRQ */
5112         status = ata_chk_status(ap);
5113         if (unlikely(status & ATA_BUSY))
5114                 goto idle_irq;
5115
5116         /* ack bmdma irq events */
5117         ap->ops->irq_clear(ap);
5118
5119         ata_hsm_move(ap, qc, status, 0);
5120
5121         if (unlikely(qc->err_mask) && (qc->tf.protocol == ATA_PROT_DMA ||
5122                                        qc->tf.protocol == ATA_PROT_ATAPI_DMA))
5123                 ata_ehi_push_desc(ehi, "BMDMA stat 0x%x", host_stat);
5124
5125         return 1;       /* irq handled */
5126
5127 idle_irq:
5128         ap->stats.idle_irq++;
5129
5130 #ifdef ATA_IRQ_TRAP
5131         if ((ap->stats.idle_irq % 1000) == 0) {
5132                 ap->ops->irq_ack(ap, 0); /* debug trap */
5133                 ata_port_printk(ap, KERN_WARNING, "irq trap\n");
5134                 return 1;
5135         }
5136 #endif
5137         return 0;       /* irq not handled */
5138 }
5139
5140 /**
5141  *      ata_interrupt - Default ATA host interrupt handler
5142  *      @irq: irq line (unused)
5143  *      @dev_instance: pointer to our ata_host information structure
5144  *
5145  *      Default interrupt handler for PCI IDE devices.  Calls
5146  *      ata_host_intr() for each port that is not disabled.
5147  *
5148  *      LOCKING:
5149  *      Obtains host lock during operation.
5150  *
5151  *      RETURNS:
5152  *      IRQ_NONE or IRQ_HANDLED.
5153  */
5154
5155 irqreturn_t ata_interrupt (int irq, void *dev_instance)
5156 {
5157         struct ata_host *host = dev_instance;
5158         unsigned int i;
5159         unsigned int handled = 0;
5160         unsigned long flags;
5161
5162         /* TODO: make _irqsave conditional on x86 PCI IDE legacy mode */
5163         spin_lock_irqsave(&host->lock, flags);
5164
5165         for (i = 0; i < host->n_ports; i++) {
5166                 struct ata_port *ap;
5167
5168                 ap = host->ports[i];
5169                 if (ap &&
5170                     !(ap->flags & ATA_FLAG_DISABLED)) {
5171                         struct ata_queued_cmd *qc;
5172
5173                         qc = ata_qc_from_tag(ap, ap->active_tag);
5174                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)) &&
5175                             (qc->flags & ATA_QCFLAG_ACTIVE))
5176                                 handled |= ata_host_intr(ap, qc);
5177                 }
5178         }
5179
5180         spin_unlock_irqrestore(&host->lock, flags);
5181
5182         return IRQ_RETVAL(handled);
5183 }
5184
5185 /**
5186  *      sata_scr_valid - test whether SCRs are accessible
5187  *      @ap: ATA port to test SCR accessibility for
5188  *
5189  *      Test whether SCRs are accessible for @ap.
5190  *
5191  *      LOCKING:
5192  *      None.
5193  *
5194  *      RETURNS:
5195  *      1 if SCRs are accessible, 0 otherwise.
5196  */
5197 int sata_scr_valid(struct ata_port *ap)
5198 {
5199         return ap->cbl == ATA_CBL_SATA && ap->ops->scr_read;
5200 }
5201
5202 /**
5203  *      sata_scr_read - read SCR register of the specified port
5204  *      @ap: ATA port to read SCR for
5205  *      @reg: SCR to read
5206  *      @val: Place to store read value
5207  *
5208  *      Read SCR register @reg of @ap into *@val.  This function is
5209  *      guaranteed to succeed if the cable type of the port is SATA
5210  *      and the port implements ->scr_read.
5211  *
5212  *      LOCKING:
5213  *      None.
5214  *
5215  *      RETURNS:
5216  *      0 on success, negative errno on failure.
5217  */
5218 int sata_scr_read(struct ata_port *ap, int reg, u32 *val)
5219 {
5220         if (sata_scr_valid(ap)) {
5221                 *val = ap->ops->scr_read(ap, reg);
5222                 return 0;
5223         }
5224         return -EOPNOTSUPP;
5225 }
5226
5227 /**
5228  *      sata_scr_write - write SCR register of the specified port
5229  *      @ap: ATA port to write SCR for
5230  *      @reg: SCR to write
5231  *      @val: value to write
5232  *
5233  *      Write @val to SCR register @reg of @ap.  This function is
5234  *      guaranteed to succeed if the cable type of the port is SATA
5235  *      and the port implements ->scr_read.
5236  *
5237  *      LOCKING:
5238  *      None.
5239  *
5240  *      RETURNS:
5241  *      0 on success, negative errno on failure.
5242  */
5243 int sata_scr_write(struct ata_port *ap, int reg, u32 val)
5244 {
5245         if (sata_scr_valid(ap)) {
5246                 ap->ops->scr_write(ap, reg, val);
5247                 return 0;
5248         }
5249         return -EOPNOTSUPP;
5250 }
5251
5252 /**
5253  *      sata_scr_write_flush - write SCR register of the specified port and flush
5254  *      @ap: ATA port to write SCR for
5255  *      @reg: SCR to write
5256  *      @val: value to write
5257  *
5258  *      This function is identical to sata_scr_write() except that this
5259  *      function performs flush after writing to the register.
5260  *
5261  *      LOCKING:
5262  *      None.
5263  *
5264  *      RETURNS:
5265  *      0 on success, negative errno on failure.
5266  */
5267 int sata_scr_write_flush(struct ata_port *ap, int reg, u32 val)
5268 {
5269         if (sata_scr_valid(ap)) {
5270                 ap->ops->scr_write(ap, reg, val);
5271                 ap->ops->scr_read(ap, reg);
5272                 return 0;
5273         }
5274         return -EOPNOTSUPP;
5275 }
5276
5277 /**
5278  *      ata_port_online - test whether the given port is online
5279  *      @ap: ATA port to test
5280  *
5281  *      Test whether @ap is online.  Note that this function returns 0
5282  *      if online status of @ap cannot be obtained, so
5283  *      ata_port_online(ap) != !ata_port_offline(ap).
5284  *
5285  *      LOCKING:
5286  *      None.
5287  *
5288  *      RETURNS:
5289  *      1 if the port online status is available and online.
5290  */
5291 int ata_port_online(struct ata_port *ap)
5292 {
5293         u32 sstatus;
5294
5295         if (!sata_scr_read(ap, SCR_STATUS, &sstatus) && (sstatus & 0xf) == 0x3)
5296                 return 1;
5297         return 0;
5298 }
5299
5300 /**
5301  *      ata_port_offline - test whether the given port is offline
5302  *      @ap: ATA port to test
5303  *
5304  *      Test whether @ap is offline.  Note that this function returns
5305  *      0 if offline status of @ap cannot be obtained, so
5306  *      ata_port_online(ap) != !ata_port_offline(ap).
5307  *
5308  *      LOCKING:
5309  *      None.
5310  *
5311  *      RETURNS:
5312  *      1 if the port offline status is available and offline.
5313  */
5314 int ata_port_offline(struct ata_port *ap)
5315 {
5316         u32 sstatus;
5317
5318         if (!sata_scr_read(ap, SCR_STATUS, &sstatus) && (sstatus & 0xf) != 0x3)
5319                 return 1;
5320         return 0;
5321 }
5322
5323 int ata_flush_cache(struct ata_device *dev)
5324 {
5325         unsigned int err_mask;
5326         u8 cmd;
5327
5328         if (!ata_try_flush_cache(dev))
5329                 return 0;
5330
5331         if (dev->flags & ATA_DFLAG_FLUSH_EXT)
5332                 cmd = ATA_CMD_FLUSH_EXT;
5333         else
5334                 cmd = ATA_CMD_FLUSH;
5335
5336         err_mask = ata_do_simple_cmd(dev, cmd);
5337         if (err_mask) {
5338                 ata_dev_printk(dev, KERN_ERR, "failed to flush cache\n");
5339                 return -EIO;
5340         }
5341
5342         return 0;
5343 }
5344
5345 static int ata_host_request_pm(struct ata_host *host, pm_message_t mesg,
5346                                unsigned int action, unsigned int ehi_flags,
5347                                int wait)
5348 {
5349         unsigned long flags;
5350         int i, rc;
5351
5352         for (i = 0; i < host->n_ports; i++) {
5353                 struct ata_port *ap = host->ports[i];
5354
5355                 /* Previous resume operation might still be in
5356                  * progress.  Wait for PM_PENDING to clear.
5357                  */
5358                 if (ap->pflags & ATA_PFLAG_PM_PENDING) {
5359                         ata_port_wait_eh(ap);
5360                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
5361                 }
5362
5363                 /* request PM ops to EH */
5364                 spin_lock_irqsave(ap->lock, flags);
5365
5366                 ap->pm_mesg = mesg;
5367                 if (wait) {
5368                         rc = 0;
5369                         ap->pm_result = &rc;
5370                 }
5371
5372                 ap->pflags |= ATA_PFLAG_PM_PENDING;
5373                 ap->eh_info.action |= action;
5374                 ap->eh_info.flags |= ehi_flags;
5375
5376                 ata_port_schedule_eh(ap);
5377
5378                 spin_unlock_irqrestore(ap->lock, flags);
5379
5380                 /* wait and check result */
5381                 if (wait) {
5382                         ata_port_wait_eh(ap);
5383                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
5384                         if (rc)
5385                                 return rc;
5386                 }
5387         }
5388
5389         return 0;
5390 }
5391
5392 /**
5393  *      ata_host_suspend - suspend host
5394  *      @host: host to suspend
5395  *      @mesg: PM message
5396  *
5397  *      Suspend @host.  Actual operation is performed by EH.  This
5398  *      function requests EH to perform PM operations and waits for EH
5399  *      to finish.
5400  *
5401  *      LOCKING:
5402  *      Kernel thread context (may sleep).
5403  *
5404  *      RETURNS:
5405  *      0 on success, -errno on failure.
5406  */
5407 int ata_host_suspend(struct ata_host *host, pm_message_t mesg)
5408 {
5409         int i, j, rc;
5410
5411         rc = ata_host_request_pm(host, mesg, 0, ATA_EHI_QUIET, 1);
5412         if (rc)
5413                 goto fail;
5414
5415         /* EH is quiescent now.  Fail if we have any ready device.
5416          * This happens if hotplug occurs between completion of device
5417          * suspension and here.
5418          */
5419         for (i = 0; i < host->n_ports; i++) {
5420                 struct ata_port *ap = host->ports[i];
5421
5422                 for (j = 0; j < ATA_MAX_DEVICES; j++) {
5423                         struct ata_device *dev = &ap->device[j];
5424
5425                         if (ata_dev_ready(dev)) {
5426                                 ata_port_printk(ap, KERN_WARNING,
5427                                                 "suspend failed, device %d "
5428                                                 "still active\n", dev->devno);
5429                                 rc = -EBUSY;
5430                                 goto fail;
5431                         }
5432                 }
5433         }
5434
5435         host->dev->power.power_state = mesg;
5436         return 0;
5437
5438  fail:
5439         ata_host_resume(host);
5440         return rc;
5441 }
5442
5443 /**
5444  *      ata_host_resume - resume host
5445  *      @host: host to resume
5446  *
5447  *      Resume @host.  Actual operation is performed by EH.  This
5448  *      function requests EH to perform PM operations and returns.
5449  *      Note that all resume operations are performed parallely.
5450  *
5451  *      LOCKING:
5452  *      Kernel thread context (may sleep).
5453  */
5454 void ata_host_resume(struct ata_host *host)
5455 {
5456         ata_host_request_pm(host, PMSG_ON, ATA_EH_SOFTRESET,
5457                             ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET, 0);
5458         host->dev->power.power_state = PMSG_ON;
5459 }
5460
5461 /**
5462  *      ata_port_start - Set port up for dma.
5463  *      @ap: Port to initialize
5464  *
5465  *      Called just after data structures for each port are
5466  *      initialized.  Allocates space for PRD table.
5467  *
5468  *      May be used as the port_start() entry in ata_port_operations.
5469  *
5470  *      LOCKING:
5471  *      Inherited from caller.
5472  */
5473 int ata_port_start(struct ata_port *ap)
5474 {
5475         struct device *dev = ap->dev;
5476         int rc;
5477
5478         ap->prd = dmam_alloc_coherent(dev, ATA_PRD_TBL_SZ, &ap->prd_dma,
5479                                       GFP_KERNEL);
5480         if (!ap->prd)
5481                 return -ENOMEM;
5482
5483         rc = ata_pad_alloc(ap, dev);
5484         if (rc)
5485                 return rc;
5486
5487         DPRINTK("prd alloc, virt %p, dma %llx\n", ap->prd,
5488                 (unsigned long long)ap->prd_dma);
5489         return 0;
5490 }
5491
5492 /**
5493  *      ata_dev_init - Initialize an ata_device structure
5494  *      @dev: Device structure to initialize
5495  *
5496  *      Initialize @dev in preparation for probing.
5497  *
5498  *      LOCKING:
5499  *      Inherited from caller.
5500  */
5501 void ata_dev_init(struct ata_device *dev)
5502 {
5503         struct ata_port *ap = dev->ap;
5504         unsigned long flags;
5505
5506         /* SATA spd limit is bound to the first device */
5507         ap->sata_spd_limit = ap->hw_sata_spd_limit;
5508
5509         /* High bits of dev->flags are used to record warm plug
5510          * requests which occur asynchronously.  Synchronize using
5511          * host lock.
5512          */
5513         spin_lock_irqsave(ap->lock, flags);
5514         dev->flags &= ~ATA_DFLAG_INIT_MASK;
5515         spin_unlock_irqrestore(ap->lock, flags);
5516
5517         memset((void *)dev + ATA_DEVICE_CLEAR_OFFSET, 0,
5518                sizeof(*dev) - ATA_DEVICE_CLEAR_OFFSET);
5519         dev->pio_mask = UINT_MAX;
5520         dev->mwdma_mask = UINT_MAX;
5521         dev->udma_mask = UINT_MAX;
5522 }
5523
5524 /**
5525  *      ata_port_init - Initialize an ata_port structure
5526  *      @ap: Structure to initialize
5527  *      @host: Collection of hosts to which @ap belongs
5528  *      @ent: Probe information provided by low-level driver
5529  *      @port_no: Port number associated with this ata_port
5530  *
5531  *      Initialize a new ata_port structure.
5532  *
5533  *      LOCKING:
5534  *      Inherited from caller.
5535  */
5536 void ata_port_init(struct ata_port *ap, struct ata_host *host,
5537                    const struct ata_probe_ent *ent, unsigned int port_no)
5538 {
5539         unsigned int i;
5540
5541         ap->lock = &host->lock;
5542         ap->flags = ATA_FLAG_DISABLED;
5543         ap->print_id = ata_print_id++;
5544         ap->ctl = ATA_DEVCTL_OBS;
5545         ap->host = host;
5546         ap->dev = ent->dev;
5547         ap->port_no = port_no;
5548         if (port_no == 1 && ent->pinfo2) {
5549                 ap->pio_mask = ent->pinfo2->pio_mask;
5550                 ap->mwdma_mask = ent->pinfo2->mwdma_mask;
5551                 ap->udma_mask = ent->pinfo2->udma_mask;
5552                 ap->flags |= ent->pinfo2->flags;
5553                 ap->ops = ent->pinfo2->port_ops;
5554         } else {
5555                 ap->pio_mask = ent->pio_mask;
5556                 ap->mwdma_mask = ent->mwdma_mask;
5557                 ap->udma_mask = ent->udma_mask;
5558                 ap->flags |= ent->port_flags;
5559                 ap->ops = ent->port_ops;
5560         }
5561         ap->hw_sata_spd_limit = UINT_MAX;
5562         ap->active_tag = ATA_TAG_POISON;
5563         ap->last_ctl = 0xFF;
5564
5565 #if defined(ATA_VERBOSE_DEBUG)
5566         /* turn on all debugging levels */
5567         ap->msg_enable = 0x00FF;
5568 #elif defined(ATA_DEBUG)
5569         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_INFO | ATA_MSG_CTL | ATA_MSG_WARN | ATA_MSG_ERR;
5570 #else
5571         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_ERR | ATA_MSG_WARN;
5572 #endif
5573
5574         INIT_DELAYED_WORK(&ap->port_task, NULL);
5575         INIT_DELAYED_WORK(&ap->hotplug_task, ata_scsi_hotplug);
5576         INIT_WORK(&ap->scsi_rescan_task, ata_scsi_dev_rescan);
5577         INIT_LIST_HEAD(&ap->eh_done_q);
5578         init_waitqueue_head(&ap->eh_wait_q);
5579
5580         /* set cable type */
5581         ap->cbl = ATA_CBL_NONE;
5582         if (ap->flags & ATA_FLAG_SATA)
5583                 ap->cbl = ATA_CBL_SATA;
5584
5585         for (i = 0; i < ATA_MAX_DEVICES; i++) {
5586                 struct ata_device *dev = &ap->device[i];
5587                 dev->ap = ap;
5588                 dev->devno = i;
5589                 ata_dev_init(dev);
5590         }
5591
5592 #ifdef ATA_IRQ_TRAP
5593         ap->stats.unhandled_irq = 1;
5594         ap->stats.idle_irq = 1;
5595 #endif
5596
5597         memcpy(&ap->ioaddr, &ent->port[port_no], sizeof(struct ata_ioports));
5598 }
5599
5600 /**
5601  *      ata_port_init_shost - Initialize SCSI host associated with ATA port
5602  *      @ap: ATA port to initialize SCSI host for
5603  *      @shost: SCSI host associated with @ap
5604  *
5605  *      Initialize SCSI host @shost associated with ATA port @ap.
5606  *
5607  *      LOCKING:
5608  *      Inherited from caller.
5609  */
5610 static void ata_port_init_shost(struct ata_port *ap, struct Scsi_Host *shost)
5611 {
5612         ap->scsi_host = shost;
5613
5614         shost->unique_id = ap->print_id;
5615         shost->max_id = 16;
5616         shost->max_lun = 1;
5617         shost->max_channel = 1;
5618         shost->max_cmd_len = 12;
5619 }
5620
5621 /**
5622  *      ata_port_add - Attach low-level ATA driver to system
5623  *      @ent: Information provided by low-level driver
5624  *      @host: Collections of ports to which we add
5625  *      @port_no: Port number associated with this host
5626  *
5627  *      Attach low-level ATA driver to system.
5628  *
5629  *      LOCKING:
5630  *      PCI/etc. bus probe sem.
5631  *
5632  *      RETURNS:
5633  *      New ata_port on success, for NULL on error.
5634  */
5635 static struct ata_port * ata_port_add(const struct ata_probe_ent *ent,
5636                                       struct ata_host *host,
5637                                       unsigned int port_no)
5638 {
5639         struct Scsi_Host *shost;
5640         struct ata_port *ap;
5641
5642         DPRINTK("ENTER\n");
5643
5644         if (!ent->port_ops->error_handler &&
5645             !(ent->port_flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST))) {
5646                 printk(KERN_ERR "ata%u: no reset mechanism available\n",
5647                        port_no);
5648                 return NULL;
5649         }
5650
5651         shost = scsi_host_alloc(ent->sht, sizeof(struct ata_port));
5652         if (!shost)
5653                 return NULL;
5654
5655         shost->transportt = &ata_scsi_transport_template;
5656
5657         ap = ata_shost_to_port(shost);
5658
5659         ata_port_init(ap, host, ent, port_no);
5660         ata_port_init_shost(ap, shost);
5661
5662         return ap;
5663 }
5664
5665 static void ata_host_release(struct device *gendev, void *res)
5666 {
5667         struct ata_host *host = dev_get_drvdata(gendev);
5668         int i;
5669
5670         for (i = 0; i < host->n_ports; i++) {
5671                 struct ata_port *ap = host->ports[i];
5672
5673                 if (!ap)
5674                         continue;
5675
5676                 if (ap->ops->port_stop)
5677                         ap->ops->port_stop(ap);
5678
5679                 scsi_host_put(ap->scsi_host);
5680         }
5681
5682         if (host->ops->host_stop)
5683                 host->ops->host_stop(host);
5684
5685         dev_set_drvdata(gendev, NULL);
5686 }
5687
5688 /**
5689  *      ata_sas_host_init - Initialize a host struct
5690  *      @host:  host to initialize
5691  *      @dev:   device host is attached to
5692  *      @flags: host flags
5693  *      @ops:   port_ops
5694  *
5695  *      LOCKING:
5696  *      PCI/etc. bus probe sem.
5697  *
5698  */
5699
5700 void ata_host_init(struct ata_host *host, struct device *dev,
5701                    unsigned long flags, const struct ata_port_operations *ops)
5702 {
5703         spin_lock_init(&host->lock);
5704         host->dev = dev;
5705         host->flags = flags;
5706         host->ops = ops;
5707 }
5708
5709 /**
5710  *      ata_device_add - Register hardware device with ATA and SCSI layers
5711  *      @ent: Probe information describing hardware device to be registered
5712  *
5713  *      This function processes the information provided in the probe
5714  *      information struct @ent, allocates the necessary ATA and SCSI
5715  *      host information structures, initializes them, and registers
5716  *      everything with requisite kernel subsystems.
5717  *
5718  *      This function requests irqs, probes the ATA bus, and probes
5719  *      the SCSI bus.
5720  *
5721  *      LOCKING:
5722  *      PCI/etc. bus probe sem.
5723  *
5724  *      RETURNS:
5725  *      Number of ports registered.  Zero on error (no ports registered).
5726  */
5727 int ata_device_add(const struct ata_probe_ent *ent)
5728 {
5729         unsigned int i;
5730         struct device *dev = ent->dev;
5731         struct ata_host *host;
5732         int rc;
5733
5734         DPRINTK("ENTER\n");
5735
5736         if (ent->irq == 0) {
5737                 dev_printk(KERN_ERR, dev, "is not available: No interrupt assigned.\n");
5738                 return 0;
5739         }
5740
5741         if (!devres_open_group(dev, ata_device_add, GFP_KERNEL))
5742                 return 0;
5743
5744         /* alloc a container for our list of ATA ports (buses) */
5745         host = devres_alloc(ata_host_release, sizeof(struct ata_host) +
5746                             (ent->n_ports * sizeof(void *)), GFP_KERNEL);
5747         if (!host)
5748                 goto err_out;
5749         devres_add(dev, host);
5750         dev_set_drvdata(dev, host);
5751
5752         ata_host_init(host, dev, ent->_host_flags, ent->port_ops);
5753         host->n_ports = ent->n_ports;
5754         host->irq = ent->irq;
5755         host->irq2 = ent->irq2;
5756         host->iomap = ent->iomap;
5757         host->private_data = ent->private_data;
5758
5759         /* register each port bound to this device */
5760         for (i = 0; i < host->n_ports; i++) {
5761                 struct ata_port *ap;
5762                 unsigned long xfer_mode_mask;
5763                 int irq_line = ent->irq;
5764
5765                 ap = ata_port_add(ent, host, i);
5766                 host->ports[i] = ap;
5767                 if (!ap)
5768                         goto err_out;
5769
5770                 /* dummy? */
5771                 if (ent->dummy_port_mask & (1 << i)) {
5772                         ata_port_printk(ap, KERN_INFO, "DUMMY\n");
5773                         ap->ops = &ata_dummy_port_ops;
5774                         continue;
5775                 }
5776
5777                 /* start port */
5778                 rc = ap->ops->port_start(ap);
5779                 if (rc) {
5780                         host->ports[i] = NULL;
5781                         scsi_host_put(ap->scsi_host);
5782                         goto err_out;
5783                 }
5784
5785                 /* Report the secondary IRQ for second channel legacy */
5786                 if (i == 1 && ent->irq2)
5787                         irq_line = ent->irq2;
5788
5789                 xfer_mode_mask =(ap->udma_mask << ATA_SHIFT_UDMA) |
5790                                 (ap->mwdma_mask << ATA_SHIFT_MWDMA) |
5791                                 (ap->pio_mask << ATA_SHIFT_PIO);
5792
5793                 /* print per-port info to dmesg */
5794                 ata_port_printk(ap, KERN_INFO, "%cATA max %s cmd 0x%p "
5795                                 "ctl 0x%p bmdma 0x%p irq %d\n",
5796                                 ap->flags & ATA_FLAG_SATA ? 'S' : 'P',
5797                                 ata_mode_string(xfer_mode_mask),
5798                                 ap->ioaddr.cmd_addr,
5799                                 ap->ioaddr.ctl_addr,
5800                                 ap->ioaddr.bmdma_addr,
5801                                 irq_line);
5802
5803                 /* freeze port before requesting IRQ */
5804                 ata_eh_freeze_port(ap);
5805         }
5806
5807         /* obtain irq, that may be shared between channels */
5808         rc = devm_request_irq(dev, ent->irq, ent->port_ops->irq_handler,
5809                               ent->irq_flags, DRV_NAME, host);
5810         if (rc) {
5811                 dev_printk(KERN_ERR, dev, "irq %lu request failed: %d\n",
5812                            ent->irq, rc);
5813                 goto err_out;
5814         }
5815
5816         /* do we have a second IRQ for the other channel, eg legacy mode */
5817         if (ent->irq2) {
5818                 /* We will get weird core code crashes later if this is true
5819                    so trap it now */
5820                 BUG_ON(ent->irq == ent->irq2);
5821
5822                 rc = devm_request_irq(dev, ent->irq2,
5823                                 ent->port_ops->irq_handler, ent->irq_flags,
5824                                 DRV_NAME, host);
5825                 if (rc) {
5826                         dev_printk(KERN_ERR, dev, "irq %lu request failed: %d\n",
5827                                    ent->irq2, rc);
5828                         goto err_out;
5829                 }
5830         }
5831
5832         /* resource acquisition complete */
5833         devres_remove_group(dev, ata_device_add);
5834
5835         /* perform each probe synchronously */
5836         DPRINTK("probe begin\n");
5837         for (i = 0; i < host->n_ports; i++) {
5838                 struct ata_port *ap = host->ports[i];
5839                 u32 scontrol;
5840                 int rc;
5841
5842                 /* init sata_spd_limit to the current value */
5843                 if (sata_scr_read(ap, SCR_CONTROL, &scontrol) == 0) {
5844                         int spd = (scontrol >> 4) & 0xf;
5845                         ap->hw_sata_spd_limit &= (1 << spd) - 1;
5846                 }
5847                 ap->sata_spd_limit = ap->hw_sata_spd_limit;
5848
5849                 rc = scsi_add_host(ap->scsi_host, dev);
5850                 if (rc) {
5851                         ata_port_printk(ap, KERN_ERR, "scsi_add_host failed\n");
5852                         /* FIXME: do something useful here */
5853                         /* FIXME: handle unconditional calls to
5854                          * scsi_scan_host and ata_host_remove, below,
5855                          * at the very least
5856                          */
5857                 }
5858
5859                 if (ap->ops->error_handler) {
5860                         struct ata_eh_info *ehi = &ap->eh_info;
5861                         unsigned long flags;
5862
5863                         ata_port_probe(ap);
5864
5865                         /* kick EH for boot probing */
5866                         spin_lock_irqsave(ap->lock, flags);
5867
5868                         ehi->probe_mask = (1 << ATA_MAX_DEVICES) - 1;
5869                         ehi->action |= ATA_EH_SOFTRESET;
5870                         ehi->flags |= ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET;
5871
5872                         ap->pflags |= ATA_PFLAG_LOADING;
5873                         ata_port_schedule_eh(ap);
5874
5875                         spin_unlock_irqrestore(ap->lock, flags);
5876
5877                         /* wait for EH to finish */
5878                         ata_port_wait_eh(ap);
5879                 } else {
5880                         DPRINTK("ata%u: bus probe begin\n", ap->print_id);
5881                         rc = ata_bus_probe(ap);
5882                         DPRINTK("ata%u: bus probe end\n", ap->print_id);
5883
5884                         if (rc) {
5885                                 /* FIXME: do something useful here?
5886                                  * Current libata behavior will
5887                                  * tear down everything when
5888                                  * the module is removed
5889                                  * or the h/w is unplugged.
5890                                  */
5891                         }
5892                 }
5893         }
5894
5895         /* probes are done, now scan each port's disk(s) */
5896         DPRINTK("host probe begin\n");
5897         for (i = 0; i < host->n_ports; i++) {
5898                 struct ata_port *ap = host->ports[i];
5899
5900                 ata_scsi_scan_host(ap);
5901         }
5902
5903         VPRINTK("EXIT, returning %u\n", ent->n_ports);
5904         return ent->n_ports; /* success */
5905
5906  err_out:
5907         devres_release_group(dev, ata_device_add);
5908         VPRINTK("EXIT, returning %d\n", rc);
5909         return 0;
5910 }
5911
5912 /**
5913  *      ata_port_detach - Detach ATA port in prepration of device removal
5914  *      @ap: ATA port to be detached
5915  *
5916  *      Detach all ATA devices and the associated SCSI devices of @ap;
5917  *      then, remove the associated SCSI host.  @ap is guaranteed to
5918  *      be quiescent on return from this function.
5919  *
5920  *      LOCKING:
5921  *      Kernel thread context (may sleep).
5922  */
5923 void ata_port_detach(struct ata_port *ap)
5924 {
5925         unsigned long flags;
5926         int i;
5927
5928         if (!ap->ops->error_handler)
5929                 goto skip_eh;
5930
5931         /* tell EH we're leaving & flush EH */
5932         spin_lock_irqsave(ap->lock, flags);
5933         ap->pflags |= ATA_PFLAG_UNLOADING;
5934         spin_unlock_irqrestore(ap->lock, flags);
5935
5936         ata_port_wait_eh(ap);
5937
5938         /* EH is now guaranteed to see UNLOADING, so no new device
5939          * will be attached.  Disable all existing devices.
5940          */
5941         spin_lock_irqsave(ap->lock, flags);
5942
5943         for (i = 0; i < ATA_MAX_DEVICES; i++)
5944                 ata_dev_disable(&ap->device[i]);
5945
5946         spin_unlock_irqrestore(ap->lock, flags);
5947
5948         /* Final freeze & EH.  All in-flight commands are aborted.  EH
5949          * will be skipped and retrials will be terminated with bad
5950          * target.
5951          */
5952         spin_lock_irqsave(ap->lock, flags);
5953         ata_port_freeze(ap);    /* won't be thawed */
5954         spin_unlock_irqrestore(ap->lock, flags);
5955
5956         ata_port_wait_eh(ap);
5957
5958         /* Flush hotplug task.  The sequence is similar to
5959          * ata_port_flush_task().
5960          */
5961         flush_workqueue(ata_aux_wq);
5962         cancel_delayed_work(&ap->hotplug_task);
5963         flush_workqueue(ata_aux_wq);
5964
5965  skip_eh:
5966         /* remove the associated SCSI host */
5967         scsi_remove_host(ap->scsi_host);
5968 }
5969
5970 /**
5971  *      ata_host_detach - Detach all ports of an ATA host
5972  *      @host: Host to detach
5973  *
5974  *      Detach all ports of @host.
5975  *
5976  *      LOCKING:
5977  *      Kernel thread context (may sleep).
5978  */
5979 void ata_host_detach(struct ata_host *host)
5980 {
5981         int i;
5982
5983         for (i = 0; i < host->n_ports; i++)
5984                 ata_port_detach(host->ports[i]);
5985 }
5986
5987 struct ata_probe_ent *
5988 ata_probe_ent_alloc(struct device *dev, const struct ata_port_info *port)
5989 {
5990         struct ata_probe_ent *probe_ent;
5991
5992         probe_ent = devm_kzalloc(dev, sizeof(*probe_ent), GFP_KERNEL);
5993         if (!probe_ent) {
5994                 printk(KERN_ERR DRV_NAME "(%s): out of memory\n",
5995                        kobject_name(&(dev->kobj)));
5996                 return NULL;
5997         }
5998
5999         INIT_LIST_HEAD(&probe_ent->node);
6000         probe_ent->dev = dev;
6001
6002         probe_ent->sht = port->sht;
6003         probe_ent->port_flags = port->flags;
6004         probe_ent->pio_mask = port->pio_mask;
6005         probe_ent->mwdma_mask = port->mwdma_mask;
6006         probe_ent->udma_mask = port->udma_mask;
6007         probe_ent->port_ops = port->port_ops;
6008         probe_ent->private_data = port->private_data;
6009
6010         return probe_ent;
6011 }
6012
6013 /**
6014  *      ata_std_ports - initialize ioaddr with standard port offsets.
6015  *      @ioaddr: IO address structure to be initialized
6016  *
6017  *      Utility function which initializes data_addr, error_addr,
6018  *      feature_addr, nsect_addr, lbal_addr, lbam_addr, lbah_addr,
6019  *      device_addr, status_addr, and command_addr to standard offsets
6020  *      relative to cmd_addr.
6021  *
6022  *      Does not set ctl_addr, altstatus_addr, bmdma_addr, or scr_addr.
6023  */
6024
6025 void ata_std_ports(struct ata_ioports *ioaddr)
6026 {
6027         ioaddr->data_addr = ioaddr->cmd_addr + ATA_REG_DATA;
6028         ioaddr->error_addr = ioaddr->cmd_addr + ATA_REG_ERR;
6029         ioaddr->feature_addr = ioaddr->cmd_addr + ATA_REG_FEATURE;
6030         ioaddr->nsect_addr = ioaddr->cmd_addr + ATA_REG_NSECT;
6031         ioaddr->lbal_addr = ioaddr->cmd_addr + ATA_REG_LBAL;
6032         ioaddr->lbam_addr = ioaddr->cmd_addr + ATA_REG_LBAM;
6033         ioaddr->lbah_addr = ioaddr->cmd_addr + ATA_REG_LBAH;
6034         ioaddr->device_addr = ioaddr->cmd_addr + ATA_REG_DEVICE;
6035         ioaddr->status_addr = ioaddr->cmd_addr + ATA_REG_STATUS;
6036         ioaddr->command_addr = ioaddr->cmd_addr + ATA_REG_CMD;
6037 }
6038
6039
6040 #ifdef CONFIG_PCI
6041
6042 /**
6043  *      ata_pci_remove_one - PCI layer callback for device removal
6044  *      @pdev: PCI device that was removed
6045  *
6046  *      PCI layer indicates to libata via this hook that hot-unplug or
6047  *      module unload event has occurred.  Detach all ports.  Resource
6048  *      release is handled via devres.
6049  *
6050  *      LOCKING:
6051  *      Inherited from PCI layer (may sleep).
6052  */
6053 void ata_pci_remove_one(struct pci_dev *pdev)
6054 {
6055         struct device *dev = pci_dev_to_dev(pdev);
6056         struct ata_host *host = dev_get_drvdata(dev);
6057
6058         ata_host_detach(host);
6059 }
6060
6061 /* move to PCI subsystem */
6062 int pci_test_config_bits(struct pci_dev *pdev, const struct pci_bits *bits)
6063 {
6064         unsigned long tmp = 0;
6065
6066         switch (bits->width) {
6067         case 1: {
6068                 u8 tmp8 = 0;
6069                 pci_read_config_byte(pdev, bits->reg, &tmp8);
6070                 tmp = tmp8;
6071                 break;
6072         }
6073         case 2: {
6074                 u16 tmp16 = 0;
6075                 pci_read_config_word(pdev, bits->reg, &tmp16);
6076                 tmp = tmp16;
6077                 break;
6078         }
6079         case 4: {
6080                 u32 tmp32 = 0;
6081                 pci_read_config_dword(pdev, bits->reg, &tmp32);
6082                 tmp = tmp32;
6083                 break;
6084         }
6085
6086         default:
6087                 return -EINVAL;
6088         }
6089
6090         tmp &= bits->mask;
6091
6092         return (tmp == bits->val) ? 1 : 0;
6093 }
6094
6095 void ata_pci_device_do_suspend(struct pci_dev *pdev, pm_message_t mesg)
6096 {
6097         pci_save_state(pdev);
6098         pci_disable_device(pdev);
6099
6100         if (mesg.event == PM_EVENT_SUSPEND)
6101                 pci_set_power_state(pdev, PCI_D3hot);
6102 }
6103
6104 int ata_pci_device_do_resume(struct pci_dev *pdev)
6105 {
6106         int rc;
6107
6108         pci_set_power_state(pdev, PCI_D0);
6109         pci_restore_state(pdev);
6110
6111         rc = pcim_enable_device(pdev);
6112         if (rc) {
6113                 dev_printk(KERN_ERR, &pdev->dev,
6114                            "failed to enable device after resume (%d)\n", rc);
6115                 return rc;
6116         }
6117
6118         pci_set_master(pdev);
6119         return 0;
6120 }
6121
6122 int ata_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
6123 {
6124         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6125         int rc = 0;
6126
6127         rc = ata_host_suspend(host, mesg);
6128         if (rc)
6129                 return rc;
6130
6131         ata_pci_device_do_suspend(pdev, mesg);
6132
6133         return 0;
6134 }
6135
6136 int ata_pci_device_resume(struct pci_dev *pdev)
6137 {
6138         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6139         int rc;
6140
6141         rc = ata_pci_device_do_resume(pdev);
6142         if (rc == 0)
6143                 ata_host_resume(host);
6144         return rc;
6145 }
6146 #endif /* CONFIG_PCI */
6147
6148
6149 static int __init ata_init(void)
6150 {
6151         ata_probe_timeout *= HZ;
6152         ata_wq = create_workqueue("ata");
6153         if (!ata_wq)
6154                 return -ENOMEM;
6155
6156         ata_aux_wq = create_singlethread_workqueue("ata_aux");
6157         if (!ata_aux_wq) {
6158                 destroy_workqueue(ata_wq);
6159                 return -ENOMEM;
6160         }
6161
6162         printk(KERN_DEBUG "libata version " DRV_VERSION " loaded.\n");
6163         return 0;
6164 }
6165
6166 static void __exit ata_exit(void)
6167 {
6168         destroy_workqueue(ata_wq);
6169         destroy_workqueue(ata_aux_wq);
6170 }
6171
6172 subsys_initcall(ata_init);
6173 module_exit(ata_exit);
6174
6175 static unsigned long ratelimit_time;
6176 static DEFINE_SPINLOCK(ata_ratelimit_lock);
6177
6178 int ata_ratelimit(void)
6179 {
6180         int rc;
6181         unsigned long flags;
6182
6183         spin_lock_irqsave(&ata_ratelimit_lock, flags);
6184
6185         if (time_after(jiffies, ratelimit_time)) {
6186                 rc = 1;
6187                 ratelimit_time = jiffies + (HZ/5);
6188         } else
6189                 rc = 0;
6190
6191         spin_unlock_irqrestore(&ata_ratelimit_lock, flags);
6192
6193         return rc;
6194 }
6195
6196 /**
6197  *      ata_wait_register - wait until register value changes
6198  *      @reg: IO-mapped register
6199  *      @mask: Mask to apply to read register value
6200  *      @val: Wait condition
6201  *      @interval_msec: polling interval in milliseconds
6202  *      @timeout_msec: timeout in milliseconds
6203  *
6204  *      Waiting for some bits of register to change is a common
6205  *      operation for ATA controllers.  This function reads 32bit LE
6206  *      IO-mapped register @reg and tests for the following condition.
6207  *
6208  *      (*@reg & mask) != val
6209  *
6210  *      If the condition is met, it returns; otherwise, the process is
6211  *      repeated after @interval_msec until timeout.
6212  *
6213  *      LOCKING:
6214  *      Kernel thread context (may sleep)
6215  *
6216  *      RETURNS:
6217  *      The final register value.
6218  */
6219 u32 ata_wait_register(void __iomem *reg, u32 mask, u32 val,
6220                       unsigned long interval_msec,
6221                       unsigned long timeout_msec)
6222 {
6223         unsigned long timeout;
6224         u32 tmp;
6225
6226         tmp = ioread32(reg);
6227
6228         /* Calculate timeout _after_ the first read to make sure
6229          * preceding writes reach the controller before starting to
6230          * eat away the timeout.
6231          */
6232         timeout = jiffies + (timeout_msec * HZ) / 1000;
6233
6234         while ((tmp & mask) == val && time_before(jiffies, timeout)) {
6235                 msleep(interval_msec);
6236                 tmp = ioread32(reg);
6237         }
6238
6239         return tmp;
6240 }
6241
6242 /*
6243  * Dummy port_ops
6244  */
6245 static void ata_dummy_noret(struct ata_port *ap)        { }
6246 static int ata_dummy_ret0(struct ata_port *ap)          { return 0; }
6247 static void ata_dummy_qc_noret(struct ata_queued_cmd *qc) { }
6248
6249 static u8 ata_dummy_check_status(struct ata_port *ap)
6250 {
6251         return ATA_DRDY;
6252 }
6253
6254 static unsigned int ata_dummy_qc_issue(struct ata_queued_cmd *qc)
6255 {
6256         return AC_ERR_SYSTEM;
6257 }
6258
6259 const struct ata_port_operations ata_dummy_port_ops = {
6260         .port_disable           = ata_port_disable,
6261         .check_status           = ata_dummy_check_status,
6262         .check_altstatus        = ata_dummy_check_status,
6263         .dev_select             = ata_noop_dev_select,
6264         .qc_prep                = ata_noop_qc_prep,
6265         .qc_issue               = ata_dummy_qc_issue,
6266         .freeze                 = ata_dummy_noret,
6267         .thaw                   = ata_dummy_noret,
6268         .error_handler          = ata_dummy_noret,
6269         .post_internal_cmd      = ata_dummy_qc_noret,
6270         .irq_clear              = ata_dummy_noret,
6271         .port_start             = ata_dummy_ret0,
6272         .port_stop              = ata_dummy_noret,
6273 };
6274
6275 /*
6276  * libata is essentially a library of internal helper functions for
6277  * low-level ATA host controller drivers.  As such, the API/ABI is
6278  * likely to change as new drivers are added and updated.
6279  * Do not depend on ABI/API stability.
6280  */
6281
6282 EXPORT_SYMBOL_GPL(sata_deb_timing_normal);
6283 EXPORT_SYMBOL_GPL(sata_deb_timing_hotplug);
6284 EXPORT_SYMBOL_GPL(sata_deb_timing_long);
6285 EXPORT_SYMBOL_GPL(ata_dummy_port_ops);
6286 EXPORT_SYMBOL_GPL(ata_std_bios_param);
6287 EXPORT_SYMBOL_GPL(ata_std_ports);
6288 EXPORT_SYMBOL_GPL(ata_host_init);
6289 EXPORT_SYMBOL_GPL(ata_device_add);
6290 EXPORT_SYMBOL_GPL(ata_host_detach);
6291 EXPORT_SYMBOL_GPL(ata_sg_init);
6292 EXPORT_SYMBOL_GPL(ata_sg_init_one);
6293 EXPORT_SYMBOL_GPL(ata_hsm_move);
6294 EXPORT_SYMBOL_GPL(ata_qc_complete);
6295 EXPORT_SYMBOL_GPL(ata_qc_complete_multiple);
6296 EXPORT_SYMBOL_GPL(ata_qc_issue_prot);
6297 EXPORT_SYMBOL_GPL(ata_tf_load);
6298 EXPORT_SYMBOL_GPL(ata_tf_read);
6299 EXPORT_SYMBOL_GPL(ata_noop_dev_select);
6300 EXPORT_SYMBOL_GPL(ata_std_dev_select);
6301 EXPORT_SYMBOL_GPL(ata_tf_to_fis);
6302 EXPORT_SYMBOL_GPL(ata_tf_from_fis);
6303 EXPORT_SYMBOL_GPL(ata_check_status);
6304 EXPORT_SYMBOL_GPL(ata_altstatus);
6305 EXPORT_SYMBOL_GPL(ata_exec_command);
6306 EXPORT_SYMBOL_GPL(ata_port_start);
6307 EXPORT_SYMBOL_GPL(ata_interrupt);
6308 EXPORT_SYMBOL_GPL(ata_data_xfer);
6309 EXPORT_SYMBOL_GPL(ata_data_xfer_noirq);
6310 EXPORT_SYMBOL_GPL(ata_qc_prep);
6311 EXPORT_SYMBOL_GPL(ata_noop_qc_prep);
6312 EXPORT_SYMBOL_GPL(ata_bmdma_setup);
6313 EXPORT_SYMBOL_GPL(ata_bmdma_start);
6314 EXPORT_SYMBOL_GPL(ata_bmdma_irq_clear);
6315 EXPORT_SYMBOL_GPL(ata_bmdma_status);
6316 EXPORT_SYMBOL_GPL(ata_bmdma_stop);
6317 EXPORT_SYMBOL_GPL(ata_bmdma_freeze);
6318 EXPORT_SYMBOL_GPL(ata_bmdma_thaw);
6319 EXPORT_SYMBOL_GPL(ata_bmdma_drive_eh);
6320 EXPORT_SYMBOL_GPL(ata_bmdma_error_handler);
6321 EXPORT_SYMBOL_GPL(ata_bmdma_post_internal_cmd);
6322 EXPORT_SYMBOL_GPL(ata_port_probe);
6323 EXPORT_SYMBOL_GPL(ata_dev_disable);
6324 EXPORT_SYMBOL_GPL(sata_set_spd);
6325 EXPORT_SYMBOL_GPL(sata_phy_debounce);
6326 EXPORT_SYMBOL_GPL(sata_phy_resume);
6327 EXPORT_SYMBOL_GPL(sata_phy_reset);
6328 EXPORT_SYMBOL_GPL(__sata_phy_reset);
6329 EXPORT_SYMBOL_GPL(ata_bus_reset);
6330 EXPORT_SYMBOL_GPL(ata_std_prereset);
6331 EXPORT_SYMBOL_GPL(ata_std_softreset);
6332 EXPORT_SYMBOL_GPL(sata_port_hardreset);
6333 EXPORT_SYMBOL_GPL(sata_std_hardreset);
6334 EXPORT_SYMBOL_GPL(ata_std_postreset);
6335 EXPORT_SYMBOL_GPL(ata_dev_classify);
6336 EXPORT_SYMBOL_GPL(ata_dev_pair);
6337 EXPORT_SYMBOL_GPL(ata_port_disable);
6338 EXPORT_SYMBOL_GPL(ata_ratelimit);
6339 EXPORT_SYMBOL_GPL(ata_wait_register);
6340 EXPORT_SYMBOL_GPL(ata_busy_sleep);
6341 EXPORT_SYMBOL_GPL(ata_port_queue_task);
6342 EXPORT_SYMBOL_GPL(ata_scsi_ioctl);
6343 EXPORT_SYMBOL_GPL(ata_scsi_queuecmd);
6344 EXPORT_SYMBOL_GPL(ata_scsi_slave_config);
6345 EXPORT_SYMBOL_GPL(ata_scsi_slave_destroy);
6346 EXPORT_SYMBOL_GPL(ata_scsi_change_queue_depth);
6347 EXPORT_SYMBOL_GPL(ata_host_intr);
6348 EXPORT_SYMBOL_GPL(sata_scr_valid);
6349 EXPORT_SYMBOL_GPL(sata_scr_read);
6350 EXPORT_SYMBOL_GPL(sata_scr_write);
6351 EXPORT_SYMBOL_GPL(sata_scr_write_flush);
6352 EXPORT_SYMBOL_GPL(ata_port_online);
6353 EXPORT_SYMBOL_GPL(ata_port_offline);
6354 EXPORT_SYMBOL_GPL(ata_host_suspend);
6355 EXPORT_SYMBOL_GPL(ata_host_resume);
6356 EXPORT_SYMBOL_GPL(ata_id_string);
6357 EXPORT_SYMBOL_GPL(ata_id_c_string);
6358 EXPORT_SYMBOL_GPL(ata_id_to_dma_mode);
6359 EXPORT_SYMBOL_GPL(ata_device_blacklisted);
6360 EXPORT_SYMBOL_GPL(ata_scsi_simulate);
6361
6362 EXPORT_SYMBOL_GPL(ata_pio_need_iordy);
6363 EXPORT_SYMBOL_GPL(ata_timing_compute);
6364 EXPORT_SYMBOL_GPL(ata_timing_merge);
6365
6366 #ifdef CONFIG_PCI
6367 EXPORT_SYMBOL_GPL(pci_test_config_bits);
6368 EXPORT_SYMBOL_GPL(ata_pci_init_native_mode);
6369 EXPORT_SYMBOL_GPL(ata_pci_init_one);
6370 EXPORT_SYMBOL_GPL(ata_pci_remove_one);
6371 EXPORT_SYMBOL_GPL(ata_pci_device_do_suspend);
6372 EXPORT_SYMBOL_GPL(ata_pci_device_do_resume);
6373 EXPORT_SYMBOL_GPL(ata_pci_device_suspend);
6374 EXPORT_SYMBOL_GPL(ata_pci_device_resume);
6375 EXPORT_SYMBOL_GPL(ata_pci_default_filter);
6376 EXPORT_SYMBOL_GPL(ata_pci_clear_simplex);
6377 #endif /* CONFIG_PCI */
6378
6379 EXPORT_SYMBOL_GPL(ata_scsi_device_suspend);
6380 EXPORT_SYMBOL_GPL(ata_scsi_device_resume);
6381
6382 EXPORT_SYMBOL_GPL(ata_eng_timeout);
6383 EXPORT_SYMBOL_GPL(ata_port_schedule_eh);
6384 EXPORT_SYMBOL_GPL(ata_port_abort);
6385 EXPORT_SYMBOL_GPL(ata_port_freeze);
6386 EXPORT_SYMBOL_GPL(ata_eh_freeze_port);
6387 EXPORT_SYMBOL_GPL(ata_eh_thaw_port);
6388 EXPORT_SYMBOL_GPL(ata_eh_qc_complete);
6389 EXPORT_SYMBOL_GPL(ata_eh_qc_retry);
6390 EXPORT_SYMBOL_GPL(ata_do_eh);
6391 EXPORT_SYMBOL_GPL(ata_irq_on);
6392 EXPORT_SYMBOL_GPL(ata_dummy_irq_on);
6393 EXPORT_SYMBOL_GPL(ata_irq_ack);
6394 EXPORT_SYMBOL_GPL(ata_dummy_irq_ack);
6395 EXPORT_SYMBOL_GPL(ata_dev_try_classify);