]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/i915_drv.h
drm/i915: Move the global sync optimisation to the timeline
[karo-tx-linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hashtable.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/pm_qos.h>
44 #include <linux/reservation.h>
45 #include <linux/shmem_fs.h>
46
47 #include <drm/drmP.h>
48 #include <drm/intel-gtt.h>
49 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
50 #include <drm/drm_gem.h>
51 #include <drm/drm_auth.h>
52
53 #include "i915_params.h"
54 #include "i915_reg.h"
55
56 #include "intel_bios.h"
57 #include "intel_dpll_mgr.h"
58 #include "intel_guc.h"
59 #include "intel_lrc.h"
60 #include "intel_ringbuffer.h"
61
62 #include "i915_gem.h"
63 #include "i915_gem_gtt.h"
64 #include "i915_gem_render_state.h"
65 #include "i915_gem_request.h"
66 #include "i915_gem_timeline.h"
67
68 #include "intel_gvt.h"
69
70 /* General customization:
71  */
72
73 #define DRIVER_NAME             "i915"
74 #define DRIVER_DESC             "Intel Graphics"
75 #define DRIVER_DATE             "20161024"
76 #define DRIVER_TIMESTAMP        1477290335
77
78 #undef WARN_ON
79 /* Many gcc seem to no see through this and fall over :( */
80 #if 0
81 #define WARN_ON(x) ({ \
82         bool __i915_warn_cond = (x); \
83         if (__builtin_constant_p(__i915_warn_cond)) \
84                 BUILD_BUG_ON(__i915_warn_cond); \
85         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
86 #else
87 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
88 #endif
89
90 #undef WARN_ON_ONCE
91 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
92
93 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
94                              (long) (x), __func__);
95
96 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
97  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
98  * which may not necessarily be a user visible problem.  This will either
99  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
100  * enable distros and users to tailor their preferred amount of i915 abrt
101  * spam.
102  */
103 #define I915_STATE_WARN(condition, format...) ({                        \
104         int __ret_warn_on = !!(condition);                              \
105         if (unlikely(__ret_warn_on))                                    \
106                 if (!WARN(i915.verbose_state_checks, format))           \
107                         DRM_ERROR(format);                              \
108         unlikely(__ret_warn_on);                                        \
109 })
110
111 #define I915_STATE_WARN_ON(x)                                           \
112         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
113
114 bool __i915_inject_load_failure(const char *func, int line);
115 #define i915_inject_load_failure() \
116         __i915_inject_load_failure(__func__, __LINE__)
117
118 static inline const char *yesno(bool v)
119 {
120         return v ? "yes" : "no";
121 }
122
123 static inline const char *onoff(bool v)
124 {
125         return v ? "on" : "off";
126 }
127
128 enum pipe {
129         INVALID_PIPE = -1,
130         PIPE_A = 0,
131         PIPE_B,
132         PIPE_C,
133         _PIPE_EDP,
134         I915_MAX_PIPES = _PIPE_EDP
135 };
136 #define pipe_name(p) ((p) + 'A')
137
138 enum transcoder {
139         TRANSCODER_A = 0,
140         TRANSCODER_B,
141         TRANSCODER_C,
142         TRANSCODER_EDP,
143         TRANSCODER_DSI_A,
144         TRANSCODER_DSI_C,
145         I915_MAX_TRANSCODERS
146 };
147
148 static inline const char *transcoder_name(enum transcoder transcoder)
149 {
150         switch (transcoder) {
151         case TRANSCODER_A:
152                 return "A";
153         case TRANSCODER_B:
154                 return "B";
155         case TRANSCODER_C:
156                 return "C";
157         case TRANSCODER_EDP:
158                 return "EDP";
159         case TRANSCODER_DSI_A:
160                 return "DSI A";
161         case TRANSCODER_DSI_C:
162                 return "DSI C";
163         default:
164                 return "<invalid>";
165         }
166 }
167
168 static inline bool transcoder_is_dsi(enum transcoder transcoder)
169 {
170         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
171 }
172
173 /*
174  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
175  * number of planes per CRTC.  Not all platforms really have this many planes,
176  * which means some arrays of size I915_MAX_PLANES may have unused entries
177  * between the topmost sprite plane and the cursor plane.
178  */
179 enum plane {
180         PLANE_A = 0,
181         PLANE_B,
182         PLANE_C,
183         PLANE_CURSOR,
184         I915_MAX_PLANES,
185 };
186 #define plane_name(p) ((p) + 'A')
187
188 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
189
190 enum port {
191         PORT_NONE = -1,
192         PORT_A = 0,
193         PORT_B,
194         PORT_C,
195         PORT_D,
196         PORT_E,
197         I915_MAX_PORTS
198 };
199 #define port_name(p) ((p) + 'A')
200
201 #define I915_NUM_PHYS_VLV 2
202
203 enum dpio_channel {
204         DPIO_CH0,
205         DPIO_CH1
206 };
207
208 enum dpio_phy {
209         DPIO_PHY0,
210         DPIO_PHY1
211 };
212
213 enum intel_display_power_domain {
214         POWER_DOMAIN_PIPE_A,
215         POWER_DOMAIN_PIPE_B,
216         POWER_DOMAIN_PIPE_C,
217         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
218         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
219         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
220         POWER_DOMAIN_TRANSCODER_A,
221         POWER_DOMAIN_TRANSCODER_B,
222         POWER_DOMAIN_TRANSCODER_C,
223         POWER_DOMAIN_TRANSCODER_EDP,
224         POWER_DOMAIN_TRANSCODER_DSI_A,
225         POWER_DOMAIN_TRANSCODER_DSI_C,
226         POWER_DOMAIN_PORT_DDI_A_LANES,
227         POWER_DOMAIN_PORT_DDI_B_LANES,
228         POWER_DOMAIN_PORT_DDI_C_LANES,
229         POWER_DOMAIN_PORT_DDI_D_LANES,
230         POWER_DOMAIN_PORT_DDI_E_LANES,
231         POWER_DOMAIN_PORT_DSI,
232         POWER_DOMAIN_PORT_CRT,
233         POWER_DOMAIN_PORT_OTHER,
234         POWER_DOMAIN_VGA,
235         POWER_DOMAIN_AUDIO,
236         POWER_DOMAIN_PLLS,
237         POWER_DOMAIN_AUX_A,
238         POWER_DOMAIN_AUX_B,
239         POWER_DOMAIN_AUX_C,
240         POWER_DOMAIN_AUX_D,
241         POWER_DOMAIN_GMBUS,
242         POWER_DOMAIN_MODESET,
243         POWER_DOMAIN_INIT,
244
245         POWER_DOMAIN_NUM,
246 };
247
248 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
249 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
250                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
251 #define POWER_DOMAIN_TRANSCODER(tran) \
252         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
253          (tran) + POWER_DOMAIN_TRANSCODER_A)
254
255 enum hpd_pin {
256         HPD_NONE = 0,
257         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
258         HPD_CRT,
259         HPD_SDVO_B,
260         HPD_SDVO_C,
261         HPD_PORT_A,
262         HPD_PORT_B,
263         HPD_PORT_C,
264         HPD_PORT_D,
265         HPD_PORT_E,
266         HPD_NUM_PINS
267 };
268
269 #define for_each_hpd_pin(__pin) \
270         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
271
272 struct i915_hotplug {
273         struct work_struct hotplug_work;
274
275         struct {
276                 unsigned long last_jiffies;
277                 int count;
278                 enum {
279                         HPD_ENABLED = 0,
280                         HPD_DISABLED = 1,
281                         HPD_MARK_DISABLED = 2
282                 } state;
283         } stats[HPD_NUM_PINS];
284         u32 event_bits;
285         struct delayed_work reenable_work;
286
287         struct intel_digital_port *irq_port[I915_MAX_PORTS];
288         u32 long_port_mask;
289         u32 short_port_mask;
290         struct work_struct dig_port_work;
291
292         struct work_struct poll_init_work;
293         bool poll_enabled;
294
295         /*
296          * if we get a HPD irq from DP and a HPD irq from non-DP
297          * the non-DP HPD could block the workqueue on a mode config
298          * mutex getting, that userspace may have taken. However
299          * userspace is waiting on the DP workqueue to run which is
300          * blocked behind the non-DP one.
301          */
302         struct workqueue_struct *dp_wq;
303 };
304
305 #define I915_GEM_GPU_DOMAINS \
306         (I915_GEM_DOMAIN_RENDER | \
307          I915_GEM_DOMAIN_SAMPLER | \
308          I915_GEM_DOMAIN_COMMAND | \
309          I915_GEM_DOMAIN_INSTRUCTION | \
310          I915_GEM_DOMAIN_VERTEX)
311
312 #define for_each_pipe(__dev_priv, __p) \
313         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
314 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
315         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
316                 for_each_if ((__mask) & (1 << (__p)))
317 #define for_each_universal_plane(__dev_priv, __pipe, __p)               \
318         for ((__p) = 0;                                                 \
319              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
320              (__p)++)
321 #define for_each_sprite(__dev_priv, __p, __s)                           \
322         for ((__s) = 0;                                                 \
323              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
324              (__s)++)
325
326 #define for_each_port_masked(__port, __ports_mask) \
327         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
328                 for_each_if ((__ports_mask) & (1 << (__port)))
329
330 #define for_each_crtc(dev, crtc) \
331         list_for_each_entry(crtc, &(dev)->mode_config.crtc_list, head)
332
333 #define for_each_intel_plane(dev, intel_plane) \
334         list_for_each_entry(intel_plane,                        \
335                             &(dev)->mode_config.plane_list,     \
336                             base.head)
337
338 #define for_each_intel_plane_mask(dev, intel_plane, plane_mask)         \
339         list_for_each_entry(intel_plane,                                \
340                             &(dev)->mode_config.plane_list,             \
341                             base.head)                                  \
342                 for_each_if ((plane_mask) &                             \
343                              (1 << drm_plane_index(&intel_plane->base)))
344
345 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
346         list_for_each_entry(intel_plane,                                \
347                             &(dev)->mode_config.plane_list,             \
348                             base.head)                                  \
349                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
350
351 #define for_each_intel_crtc(dev, intel_crtc)                            \
352         list_for_each_entry(intel_crtc,                                 \
353                             &(dev)->mode_config.crtc_list,              \
354                             base.head)
355
356 #define for_each_intel_crtc_mask(dev, intel_crtc, crtc_mask)            \
357         list_for_each_entry(intel_crtc,                                 \
358                             &(dev)->mode_config.crtc_list,              \
359                             base.head)                                  \
360                 for_each_if ((crtc_mask) & (1 << drm_crtc_index(&intel_crtc->base)))
361
362 #define for_each_intel_encoder(dev, intel_encoder)              \
363         list_for_each_entry(intel_encoder,                      \
364                             &(dev)->mode_config.encoder_list,   \
365                             base.head)
366
367 #define for_each_intel_connector(dev, intel_connector)          \
368         list_for_each_entry(intel_connector,                    \
369                             &(dev)->mode_config.connector_list, \
370                             base.head)
371
372 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
373         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
374                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
375
376 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
377         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
378                 for_each_if ((intel_connector)->base.encoder == (__encoder))
379
380 #define for_each_power_domain(domain, mask)                             \
381         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
382                 for_each_if ((1 << (domain)) & (mask))
383
384 struct drm_i915_private;
385 struct i915_mm_struct;
386 struct i915_mmu_object;
387
388 struct drm_i915_file_private {
389         struct drm_i915_private *dev_priv;
390         struct drm_file *file;
391
392         struct {
393                 spinlock_t lock;
394                 struct list_head request_list;
395 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
396  * chosen to prevent the CPU getting more than a frame ahead of the GPU
397  * (when using lax throttling for the frontbuffer). We also use it to
398  * offer free GPU waitboosts for severely congested workloads.
399  */
400 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
401         } mm;
402         struct idr context_idr;
403
404         struct intel_rps_client {
405                 struct list_head link;
406                 unsigned boosts;
407         } rps;
408
409         unsigned int bsd_engine;
410 };
411
412 /* Used by dp and fdi links */
413 struct intel_link_m_n {
414         uint32_t        tu;
415         uint32_t        gmch_m;
416         uint32_t        gmch_n;
417         uint32_t        link_m;
418         uint32_t        link_n;
419 };
420
421 void intel_link_compute_m_n(int bpp, int nlanes,
422                             int pixel_clock, int link_clock,
423                             struct intel_link_m_n *m_n);
424
425 /* Interface history:
426  *
427  * 1.1: Original.
428  * 1.2: Add Power Management
429  * 1.3: Add vblank support
430  * 1.4: Fix cmdbuffer path, add heap destroy
431  * 1.5: Add vblank pipe configuration
432  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
433  *      - Support vertical blank on secondary display pipe
434  */
435 #define DRIVER_MAJOR            1
436 #define DRIVER_MINOR            6
437 #define DRIVER_PATCHLEVEL       0
438
439 struct opregion_header;
440 struct opregion_acpi;
441 struct opregion_swsci;
442 struct opregion_asle;
443
444 struct intel_opregion {
445         struct opregion_header *header;
446         struct opregion_acpi *acpi;
447         struct opregion_swsci *swsci;
448         u32 swsci_gbda_sub_functions;
449         u32 swsci_sbcb_sub_functions;
450         struct opregion_asle *asle;
451         void *rvda;
452         const void *vbt;
453         u32 vbt_size;
454         u32 *lid_state;
455         struct work_struct asle_work;
456 };
457 #define OPREGION_SIZE            (8*1024)
458
459 struct intel_overlay;
460 struct intel_overlay_error_state;
461
462 struct drm_i915_fence_reg {
463         struct list_head link;
464         struct drm_i915_private *i915;
465         struct i915_vma *vma;
466         int pin_count;
467         int id;
468         /**
469          * Whether the tiling parameters for the currently
470          * associated fence register have changed. Note that
471          * for the purposes of tracking tiling changes we also
472          * treat the unfenced register, the register slot that
473          * the object occupies whilst it executes a fenced
474          * command (such as BLT on gen2/3), as a "fence".
475          */
476         bool dirty;
477 };
478
479 struct sdvo_device_mapping {
480         u8 initialized;
481         u8 dvo_port;
482         u8 slave_addr;
483         u8 dvo_wiring;
484         u8 i2c_pin;
485         u8 ddc_pin;
486 };
487
488 struct intel_connector;
489 struct intel_encoder;
490 struct intel_crtc_state;
491 struct intel_initial_plane_config;
492 struct intel_crtc;
493 struct intel_limit;
494 struct dpll;
495
496 struct drm_i915_display_funcs {
497         int (*get_display_clock_speed)(struct drm_device *dev);
498         int (*get_fifo_size)(struct drm_device *dev, int plane);
499         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
500         int (*compute_intermediate_wm)(struct drm_device *dev,
501                                        struct intel_crtc *intel_crtc,
502                                        struct intel_crtc_state *newstate);
503         void (*initial_watermarks)(struct intel_crtc_state *cstate);
504         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
505         int (*compute_global_watermarks)(struct drm_atomic_state *state);
506         void (*update_wm)(struct drm_crtc *crtc);
507         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
508         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
509         /* Returns the active state of the crtc, and if the crtc is active,
510          * fills out the pipe-config with the hw state. */
511         bool (*get_pipe_config)(struct intel_crtc *,
512                                 struct intel_crtc_state *);
513         void (*get_initial_plane_config)(struct intel_crtc *,
514                                          struct intel_initial_plane_config *);
515         int (*crtc_compute_clock)(struct intel_crtc *crtc,
516                                   struct intel_crtc_state *crtc_state);
517         void (*crtc_enable)(struct intel_crtc_state *pipe_config,
518                             struct drm_atomic_state *old_state);
519         void (*crtc_disable)(struct intel_crtc_state *old_crtc_state,
520                              struct drm_atomic_state *old_state);
521         void (*update_crtcs)(struct drm_atomic_state *state,
522                              unsigned int *crtc_vblank_mask);
523         void (*audio_codec_enable)(struct drm_connector *connector,
524                                    struct intel_encoder *encoder,
525                                    const struct drm_display_mode *adjusted_mode);
526         void (*audio_codec_disable)(struct intel_encoder *encoder);
527         void (*fdi_link_train)(struct drm_crtc *crtc);
528         void (*init_clock_gating)(struct drm_device *dev);
529         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
530                           struct drm_framebuffer *fb,
531                           struct drm_i915_gem_object *obj,
532                           struct drm_i915_gem_request *req,
533                           uint32_t flags);
534         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
535         /* clock updates for mode set */
536         /* cursor updates */
537         /* render clock increase/decrease */
538         /* display clock increase/decrease */
539         /* pll clock increase/decrease */
540
541         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
542         void (*load_luts)(struct drm_crtc_state *crtc_state);
543 };
544
545 enum forcewake_domain_id {
546         FW_DOMAIN_ID_RENDER = 0,
547         FW_DOMAIN_ID_BLITTER,
548         FW_DOMAIN_ID_MEDIA,
549
550         FW_DOMAIN_ID_COUNT
551 };
552
553 enum forcewake_domains {
554         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
555         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
556         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
557         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
558                          FORCEWAKE_BLITTER |
559                          FORCEWAKE_MEDIA)
560 };
561
562 #define FW_REG_READ  (1)
563 #define FW_REG_WRITE (2)
564
565 enum forcewake_domains
566 intel_uncore_forcewake_for_reg(struct drm_i915_private *dev_priv,
567                                i915_reg_t reg, unsigned int op);
568
569 struct intel_uncore_funcs {
570         void (*force_wake_get)(struct drm_i915_private *dev_priv,
571                                                         enum forcewake_domains domains);
572         void (*force_wake_put)(struct drm_i915_private *dev_priv,
573                                                         enum forcewake_domains domains);
574
575         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
576         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
577         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
578         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
579
580         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
581                                 uint8_t val, bool trace);
582         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
583                                 uint16_t val, bool trace);
584         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
585                                 uint32_t val, bool trace);
586 };
587
588 struct intel_forcewake_range {
589         u32 start;
590         u32 end;
591
592         enum forcewake_domains domains;
593 };
594
595 struct intel_uncore {
596         spinlock_t lock; /** lock is also taken in irq contexts. */
597
598         const struct intel_forcewake_range *fw_domains_table;
599         unsigned int fw_domains_table_entries;
600
601         struct intel_uncore_funcs funcs;
602
603         unsigned fifo_count;
604
605         enum forcewake_domains fw_domains;
606         enum forcewake_domains fw_domains_active;
607
608         struct intel_uncore_forcewake_domain {
609                 struct drm_i915_private *i915;
610                 enum forcewake_domain_id id;
611                 enum forcewake_domains mask;
612                 unsigned wake_count;
613                 struct hrtimer timer;
614                 i915_reg_t reg_set;
615                 u32 val_set;
616                 u32 val_clear;
617                 i915_reg_t reg_ack;
618                 i915_reg_t reg_post;
619                 u32 val_reset;
620         } fw_domain[FW_DOMAIN_ID_COUNT];
621
622         int unclaimed_mmio_check;
623 };
624
625 /* Iterate over initialised fw domains */
626 #define for_each_fw_domain_masked(domain__, mask__, dev_priv__) \
627         for ((domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
628              (domain__) < &(dev_priv__)->uncore.fw_domain[FW_DOMAIN_ID_COUNT]; \
629              (domain__)++) \
630                 for_each_if ((mask__) & (domain__)->mask)
631
632 #define for_each_fw_domain(domain__, dev_priv__) \
633         for_each_fw_domain_masked(domain__, FORCEWAKE_ALL, dev_priv__)
634
635 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
636 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
637 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
638
639 struct intel_csr {
640         struct work_struct work;
641         const char *fw_path;
642         uint32_t *dmc_payload;
643         uint32_t dmc_fw_size;
644         uint32_t version;
645         uint32_t mmio_count;
646         i915_reg_t mmioaddr[8];
647         uint32_t mmiodata[8];
648         uint32_t dc_state;
649         uint32_t allowed_dc_mask;
650 };
651
652 #define DEV_INFO_FOR_EACH_FLAG(func) \
653         /* Keep is_* in chronological order */ \
654         func(is_mobile); \
655         func(is_i85x); \
656         func(is_i915g); \
657         func(is_i945gm); \
658         func(is_g33); \
659         func(is_g4x); \
660         func(is_pineview); \
661         func(is_broadwater); \
662         func(is_crestline); \
663         func(is_ivybridge); \
664         func(is_valleyview); \
665         func(is_cherryview); \
666         func(is_haswell); \
667         func(is_broadwell); \
668         func(is_skylake); \
669         func(is_broxton); \
670         func(is_kabylake); \
671         func(is_preliminary); \
672         /* Keep has_* in alphabetical order */ \
673         func(has_csr); \
674         func(has_ddi); \
675         func(has_dp_mst); \
676         func(has_fbc); \
677         func(has_fpga_dbg); \
678         func(has_gmbus_irq); \
679         func(has_gmch_display); \
680         func(has_guc); \
681         func(has_hotplug); \
682         func(has_hw_contexts); \
683         func(has_l3_dpf); \
684         func(has_llc); \
685         func(has_logical_ring_contexts); \
686         func(has_overlay); \
687         func(has_pipe_cxsr); \
688         func(has_pooled_eu); \
689         func(has_psr); \
690         func(has_rc6); \
691         func(has_rc6p); \
692         func(has_resource_streamer); \
693         func(has_runtime_pm); \
694         func(has_snoop); \
695         func(cursor_needs_physical); \
696         func(hws_needs_physical); \
697         func(overlay_needs_physical); \
698         func(supports_tv)
699
700 struct sseu_dev_info {
701         u8 slice_mask;
702         u8 subslice_mask;
703         u8 eu_total;
704         u8 eu_per_subslice;
705         u8 min_eu_in_pool;
706         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
707         u8 subslice_7eu[3];
708         u8 has_slice_pg:1;
709         u8 has_subslice_pg:1;
710         u8 has_eu_pg:1;
711 };
712
713 static inline unsigned int sseu_subslice_total(const struct sseu_dev_info *sseu)
714 {
715         return hweight8(sseu->slice_mask) * hweight8(sseu->subslice_mask);
716 }
717
718 struct intel_device_info {
719         u32 display_mmio_offset;
720         u16 device_id;
721         u8 num_pipes;
722         u8 num_sprites[I915_MAX_PIPES];
723         u8 gen;
724         u16 gen_mask;
725         u8 ring_mask; /* Rings supported by the HW */
726         u8 num_rings;
727 #define DEFINE_FLAG(name) u8 name:1
728         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG);
729 #undef DEFINE_FLAG
730         u16 ddb_size; /* in blocks */
731         /* Register offsets for the various display pipes and transcoders */
732         int pipe_offsets[I915_MAX_TRANSCODERS];
733         int trans_offsets[I915_MAX_TRANSCODERS];
734         int palette_offsets[I915_MAX_PIPES];
735         int cursor_offsets[I915_MAX_PIPES];
736
737         /* Slice/subslice/EU info */
738         struct sseu_dev_info sseu;
739
740         struct color_luts {
741                 u16 degamma_lut_size;
742                 u16 gamma_lut_size;
743         } color;
744 };
745
746 struct intel_display_error_state;
747
748 struct drm_i915_error_state {
749         struct kref ref;
750         struct timeval time;
751         struct timeval boottime;
752         struct timeval uptime;
753
754         struct drm_i915_private *i915;
755
756         char error_msg[128];
757         bool simulated;
758         int iommu;
759         u32 reset_count;
760         u32 suspend_count;
761         struct intel_device_info device_info;
762
763         /* Generic register state */
764         u32 eir;
765         u32 pgtbl_er;
766         u32 ier;
767         u32 gtier[4];
768         u32 ccid;
769         u32 derrmr;
770         u32 forcewake;
771         u32 error; /* gen6+ */
772         u32 err_int; /* gen7 */
773         u32 fault_data0; /* gen8, gen9 */
774         u32 fault_data1; /* gen8, gen9 */
775         u32 done_reg;
776         u32 gac_eco;
777         u32 gam_ecochk;
778         u32 gab_ctl;
779         u32 gfx_mode;
780
781         u64 fence[I915_MAX_NUM_FENCES];
782         struct intel_overlay_error_state *overlay;
783         struct intel_display_error_state *display;
784         struct drm_i915_error_object *semaphore;
785         struct drm_i915_error_object *guc_log;
786
787         struct drm_i915_error_engine {
788                 int engine_id;
789                 /* Software tracked state */
790                 bool waiting;
791                 int num_waiters;
792                 int hangcheck_score;
793                 enum intel_engine_hangcheck_action hangcheck_action;
794                 struct i915_address_space *vm;
795                 int num_requests;
796
797                 /* position of active request inside the ring */
798                 u32 rq_head, rq_post, rq_tail;
799
800                 /* our own tracking of ring head and tail */
801                 u32 cpu_ring_head;
802                 u32 cpu_ring_tail;
803
804                 u32 last_seqno;
805
806                 /* Register state */
807                 u32 start;
808                 u32 tail;
809                 u32 head;
810                 u32 ctl;
811                 u32 mode;
812                 u32 hws;
813                 u32 ipeir;
814                 u32 ipehr;
815                 u32 bbstate;
816                 u32 instpm;
817                 u32 instps;
818                 u32 seqno;
819                 u64 bbaddr;
820                 u64 acthd;
821                 u32 fault_reg;
822                 u64 faddr;
823                 u32 rc_psmi; /* sleep state */
824                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
825                 struct intel_instdone instdone;
826
827                 struct drm_i915_error_object {
828                         u64 gtt_offset;
829                         u64 gtt_size;
830                         int page_count;
831                         int unused;
832                         u32 *pages[0];
833                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
834
835                 struct drm_i915_error_object *wa_ctx;
836
837                 struct drm_i915_error_request {
838                         long jiffies;
839                         pid_t pid;
840                         u32 context;
841                         u32 seqno;
842                         u32 head;
843                         u32 tail;
844                 } *requests, execlist[2];
845
846                 struct drm_i915_error_waiter {
847                         char comm[TASK_COMM_LEN];
848                         pid_t pid;
849                         u32 seqno;
850                 } *waiters;
851
852                 struct {
853                         u32 gfx_mode;
854                         union {
855                                 u64 pdp[4];
856                                 u32 pp_dir_base;
857                         };
858                 } vm_info;
859
860                 pid_t pid;
861                 char comm[TASK_COMM_LEN];
862         } engine[I915_NUM_ENGINES];
863
864         struct drm_i915_error_buffer {
865                 u32 size;
866                 u32 name;
867                 u32 rseqno[I915_NUM_ENGINES], wseqno;
868                 u64 gtt_offset;
869                 u32 read_domains;
870                 u32 write_domain;
871                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
872                 u32 tiling:2;
873                 u32 dirty:1;
874                 u32 purgeable:1;
875                 u32 userptr:1;
876                 s32 engine:4;
877                 u32 cache_level:3;
878         } *active_bo[I915_NUM_ENGINES], *pinned_bo;
879         u32 active_bo_count[I915_NUM_ENGINES], pinned_bo_count;
880         struct i915_address_space *active_vm[I915_NUM_ENGINES];
881 };
882
883 enum i915_cache_level {
884         I915_CACHE_NONE = 0,
885         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
886         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
887                               caches, eg sampler/render caches, and the
888                               large Last-Level-Cache. LLC is coherent with
889                               the CPU, but L3 is only visible to the GPU. */
890         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
891 };
892
893 struct i915_ctx_hang_stats {
894         /* This context had batch pending when hang was declared */
895         unsigned batch_pending;
896
897         /* This context had batch active when hang was declared */
898         unsigned batch_active;
899
900         /* Time when this context was last blamed for a GPU reset */
901         unsigned long guilty_ts;
902
903         /* If the contexts causes a second GPU hang within this time,
904          * it is permanently banned from submitting any more work.
905          */
906         unsigned long ban_period_seconds;
907
908         /* This context is banned to submit more work */
909         bool banned;
910 };
911
912 /* This must match up with the value previously used for execbuf2.rsvd1. */
913 #define DEFAULT_CONTEXT_HANDLE 0
914
915 /**
916  * struct i915_gem_context - as the name implies, represents a context.
917  * @ref: reference count.
918  * @user_handle: userspace tracking identity for this context.
919  * @remap_slice: l3 row remapping information.
920  * @flags: context specific flags:
921  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
922  * @file_priv: filp associated with this context (NULL for global default
923  *             context).
924  * @hang_stats: information about the role of this context in possible GPU
925  *              hangs.
926  * @ppgtt: virtual memory space used by this context.
927  * @legacy_hw_ctx: render context backing object and whether it is correctly
928  *                initialized (legacy ring submission mechanism only).
929  * @link: link in the global list of contexts.
930  *
931  * Contexts are memory images used by the hardware to store copies of their
932  * internal state.
933  */
934 struct i915_gem_context {
935         struct kref ref;
936         struct drm_i915_private *i915;
937         struct drm_i915_file_private *file_priv;
938         struct i915_hw_ppgtt *ppgtt;
939         struct pid *pid;
940
941         struct i915_ctx_hang_stats hang_stats;
942
943         unsigned long flags;
944 #define CONTEXT_NO_ZEROMAP              BIT(0)
945 #define CONTEXT_NO_ERROR_CAPTURE        BIT(1)
946
947         /* Unique identifier for this context, used by the hw for tracking */
948         unsigned int hw_id;
949         u32 user_handle;
950
951         u32 ggtt_alignment;
952
953         struct intel_context {
954                 struct i915_vma *state;
955                 struct intel_ring *ring;
956                 uint32_t *lrc_reg_state;
957                 u64 lrc_desc;
958                 int pin_count;
959                 bool initialised;
960         } engine[I915_NUM_ENGINES];
961         u32 ring_size;
962         u32 desc_template;
963         struct atomic_notifier_head status_notifier;
964         bool execlists_force_single_submission;
965
966         struct list_head link;
967
968         u8 remap_slice;
969         bool closed:1;
970 };
971
972 enum fb_op_origin {
973         ORIGIN_GTT,
974         ORIGIN_CPU,
975         ORIGIN_CS,
976         ORIGIN_FLIP,
977         ORIGIN_DIRTYFB,
978 };
979
980 struct intel_fbc {
981         /* This is always the inner lock when overlapping with struct_mutex and
982          * it's the outer lock when overlapping with stolen_lock. */
983         struct mutex lock;
984         unsigned threshold;
985         unsigned int possible_framebuffer_bits;
986         unsigned int busy_bits;
987         unsigned int visible_pipes_mask;
988         struct intel_crtc *crtc;
989
990         struct drm_mm_node compressed_fb;
991         struct drm_mm_node *compressed_llb;
992
993         bool false_color;
994
995         bool enabled;
996         bool active;
997
998         bool underrun_detected;
999         struct work_struct underrun_work;
1000
1001         struct intel_fbc_state_cache {
1002                 struct {
1003                         unsigned int mode_flags;
1004                         uint32_t hsw_bdw_pixel_rate;
1005                 } crtc;
1006
1007                 struct {
1008                         unsigned int rotation;
1009                         int src_w;
1010                         int src_h;
1011                         bool visible;
1012                 } plane;
1013
1014                 struct {
1015                         u64 ilk_ggtt_offset;
1016                         uint32_t pixel_format;
1017                         unsigned int stride;
1018                         int fence_reg;
1019                         unsigned int tiling_mode;
1020                 } fb;
1021         } state_cache;
1022
1023         struct intel_fbc_reg_params {
1024                 struct {
1025                         enum pipe pipe;
1026                         enum plane plane;
1027                         unsigned int fence_y_offset;
1028                 } crtc;
1029
1030                 struct {
1031                         u64 ggtt_offset;
1032                         uint32_t pixel_format;
1033                         unsigned int stride;
1034                         int fence_reg;
1035                 } fb;
1036
1037                 int cfb_size;
1038         } params;
1039
1040         struct intel_fbc_work {
1041                 bool scheduled;
1042                 u32 scheduled_vblank;
1043                 struct work_struct work;
1044         } work;
1045
1046         const char *no_fbc_reason;
1047 };
1048
1049 /**
1050  * HIGH_RR is the highest eDP panel refresh rate read from EDID
1051  * LOW_RR is the lowest eDP panel refresh rate found from EDID
1052  * parsing for same resolution.
1053  */
1054 enum drrs_refresh_rate_type {
1055         DRRS_HIGH_RR,
1056         DRRS_LOW_RR,
1057         DRRS_MAX_RR, /* RR count */
1058 };
1059
1060 enum drrs_support_type {
1061         DRRS_NOT_SUPPORTED = 0,
1062         STATIC_DRRS_SUPPORT = 1,
1063         SEAMLESS_DRRS_SUPPORT = 2
1064 };
1065
1066 struct intel_dp;
1067 struct i915_drrs {
1068         struct mutex mutex;
1069         struct delayed_work work;
1070         struct intel_dp *dp;
1071         unsigned busy_frontbuffer_bits;
1072         enum drrs_refresh_rate_type refresh_rate_type;
1073         enum drrs_support_type type;
1074 };
1075
1076 struct i915_psr {
1077         struct mutex lock;
1078         bool sink_support;
1079         bool source_ok;
1080         struct intel_dp *enabled;
1081         bool active;
1082         struct delayed_work work;
1083         unsigned busy_frontbuffer_bits;
1084         bool psr2_support;
1085         bool aux_frame_sync;
1086         bool link_standby;
1087 };
1088
1089 enum intel_pch {
1090         PCH_NONE = 0,   /* No PCH present */
1091         PCH_IBX,        /* Ibexpeak PCH */
1092         PCH_CPT,        /* Cougarpoint PCH */
1093         PCH_LPT,        /* Lynxpoint PCH */
1094         PCH_SPT,        /* Sunrisepoint PCH */
1095         PCH_KBP,        /* Kabypoint PCH */
1096         PCH_NOP,
1097 };
1098
1099 enum intel_sbi_destination {
1100         SBI_ICLK,
1101         SBI_MPHY,
1102 };
1103
1104 #define QUIRK_PIPEA_FORCE (1<<0)
1105 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1106 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1107 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1108 #define QUIRK_PIPEB_FORCE (1<<4)
1109 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1110
1111 struct intel_fbdev;
1112 struct intel_fbc_work;
1113
1114 struct intel_gmbus {
1115         struct i2c_adapter adapter;
1116 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
1117         u32 force_bit;
1118         u32 reg0;
1119         i915_reg_t gpio_reg;
1120         struct i2c_algo_bit_data bit_algo;
1121         struct drm_i915_private *dev_priv;
1122 };
1123
1124 struct i915_suspend_saved_registers {
1125         u32 saveDSPARB;
1126         u32 saveFBC_CONTROL;
1127         u32 saveCACHE_MODE_0;
1128         u32 saveMI_ARB_STATE;
1129         u32 saveSWF0[16];
1130         u32 saveSWF1[16];
1131         u32 saveSWF3[3];
1132         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1133         u32 savePCH_PORT_HOTPLUG;
1134         u16 saveGCDGMBUS;
1135 };
1136
1137 struct vlv_s0ix_state {
1138         /* GAM */
1139         u32 wr_watermark;
1140         u32 gfx_prio_ctrl;
1141         u32 arb_mode;
1142         u32 gfx_pend_tlb0;
1143         u32 gfx_pend_tlb1;
1144         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1145         u32 media_max_req_count;
1146         u32 gfx_max_req_count;
1147         u32 render_hwsp;
1148         u32 ecochk;
1149         u32 bsd_hwsp;
1150         u32 blt_hwsp;
1151         u32 tlb_rd_addr;
1152
1153         /* MBC */
1154         u32 g3dctl;
1155         u32 gsckgctl;
1156         u32 mbctl;
1157
1158         /* GCP */
1159         u32 ucgctl1;
1160         u32 ucgctl3;
1161         u32 rcgctl1;
1162         u32 rcgctl2;
1163         u32 rstctl;
1164         u32 misccpctl;
1165
1166         /* GPM */
1167         u32 gfxpause;
1168         u32 rpdeuhwtc;
1169         u32 rpdeuc;
1170         u32 ecobus;
1171         u32 pwrdwnupctl;
1172         u32 rp_down_timeout;
1173         u32 rp_deucsw;
1174         u32 rcubmabdtmr;
1175         u32 rcedata;
1176         u32 spare2gh;
1177
1178         /* Display 1 CZ domain */
1179         u32 gt_imr;
1180         u32 gt_ier;
1181         u32 pm_imr;
1182         u32 pm_ier;
1183         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1184
1185         /* GT SA CZ domain */
1186         u32 tilectl;
1187         u32 gt_fifoctl;
1188         u32 gtlc_wake_ctrl;
1189         u32 gtlc_survive;
1190         u32 pmwgicz;
1191
1192         /* Display 2 CZ domain */
1193         u32 gu_ctl0;
1194         u32 gu_ctl1;
1195         u32 pcbr;
1196         u32 clock_gate_dis2;
1197 };
1198
1199 struct intel_rps_ei {
1200         u32 cz_clock;
1201         u32 render_c0;
1202         u32 media_c0;
1203 };
1204
1205 struct intel_gen6_power_mgmt {
1206         /*
1207          * work, interrupts_enabled and pm_iir are protected by
1208          * dev_priv->irq_lock
1209          */
1210         struct work_struct work;
1211         bool interrupts_enabled;
1212         u32 pm_iir;
1213
1214         /* PM interrupt bits that should never be masked */
1215         u32 pm_intr_keep;
1216
1217         /* Frequencies are stored in potentially platform dependent multiples.
1218          * In other words, *_freq needs to be multiplied by X to be interesting.
1219          * Soft limits are those which are used for the dynamic reclocking done
1220          * by the driver (raise frequencies under heavy loads, and lower for
1221          * lighter loads). Hard limits are those imposed by the hardware.
1222          *
1223          * A distinction is made for overclocking, which is never enabled by
1224          * default, and is considered to be above the hard limit if it's
1225          * possible at all.
1226          */
1227         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1228         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1229         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1230         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1231         u8 min_freq;            /* AKA RPn. Minimum frequency */
1232         u8 boost_freq;          /* Frequency to request when wait boosting */
1233         u8 idle_freq;           /* Frequency to request when we are idle */
1234         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1235         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1236         u8 rp0_freq;            /* Non-overclocked max frequency. */
1237         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1238
1239         u8 up_threshold; /* Current %busy required to uplock */
1240         u8 down_threshold; /* Current %busy required to downclock */
1241
1242         int last_adj;
1243         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1244
1245         spinlock_t client_lock;
1246         struct list_head clients;
1247         bool client_boost;
1248
1249         bool enabled;
1250         struct delayed_work autoenable_work;
1251         unsigned boosts;
1252
1253         /* manual wa residency calculations */
1254         struct intel_rps_ei up_ei, down_ei;
1255
1256         /*
1257          * Protects RPS/RC6 register access and PCU communication.
1258          * Must be taken after struct_mutex if nested. Note that
1259          * this lock may be held for long periods of time when
1260          * talking to hw - so only take it when talking to hw!
1261          */
1262         struct mutex hw_lock;
1263 };
1264
1265 /* defined intel_pm.c */
1266 extern spinlock_t mchdev_lock;
1267
1268 struct intel_ilk_power_mgmt {
1269         u8 cur_delay;
1270         u8 min_delay;
1271         u8 max_delay;
1272         u8 fmax;
1273         u8 fstart;
1274
1275         u64 last_count1;
1276         unsigned long last_time1;
1277         unsigned long chipset_power;
1278         u64 last_count2;
1279         u64 last_time2;
1280         unsigned long gfx_power;
1281         u8 corr;
1282
1283         int c_m;
1284         int r_t;
1285 };
1286
1287 struct drm_i915_private;
1288 struct i915_power_well;
1289
1290 struct i915_power_well_ops {
1291         /*
1292          * Synchronize the well's hw state to match the current sw state, for
1293          * example enable/disable it based on the current refcount. Called
1294          * during driver init and resume time, possibly after first calling
1295          * the enable/disable handlers.
1296          */
1297         void (*sync_hw)(struct drm_i915_private *dev_priv,
1298                         struct i915_power_well *power_well);
1299         /*
1300          * Enable the well and resources that depend on it (for example
1301          * interrupts located on the well). Called after the 0->1 refcount
1302          * transition.
1303          */
1304         void (*enable)(struct drm_i915_private *dev_priv,
1305                        struct i915_power_well *power_well);
1306         /*
1307          * Disable the well and resources that depend on it. Called after
1308          * the 1->0 refcount transition.
1309          */
1310         void (*disable)(struct drm_i915_private *dev_priv,
1311                         struct i915_power_well *power_well);
1312         /* Returns the hw enabled state. */
1313         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1314                            struct i915_power_well *power_well);
1315 };
1316
1317 /* Power well structure for haswell */
1318 struct i915_power_well {
1319         const char *name;
1320         bool always_on;
1321         /* power well enable/disable usage count */
1322         int count;
1323         /* cached hw enabled state */
1324         bool hw_enabled;
1325         unsigned long domains;
1326         /* unique identifier for this power well */
1327         unsigned long id;
1328         /*
1329          * Arbitraty data associated with this power well. Platform and power
1330          * well specific.
1331          */
1332         unsigned long data;
1333         const struct i915_power_well_ops *ops;
1334 };
1335
1336 struct i915_power_domains {
1337         /*
1338          * Power wells needed for initialization at driver init and suspend
1339          * time are on. They are kept on until after the first modeset.
1340          */
1341         bool init_power_on;
1342         bool initializing;
1343         int power_well_count;
1344
1345         struct mutex lock;
1346         int domain_use_count[POWER_DOMAIN_NUM];
1347         struct i915_power_well *power_wells;
1348 };
1349
1350 #define MAX_L3_SLICES 2
1351 struct intel_l3_parity {
1352         u32 *remap_info[MAX_L3_SLICES];
1353         struct work_struct error_work;
1354         int which_slice;
1355 };
1356
1357 struct i915_gem_mm {
1358         /** Memory allocator for GTT stolen memory */
1359         struct drm_mm stolen;
1360         /** Protects the usage of the GTT stolen memory allocator. This is
1361          * always the inner lock when overlapping with struct_mutex. */
1362         struct mutex stolen_lock;
1363
1364         /** List of all objects in gtt_space. Used to restore gtt
1365          * mappings on resume */
1366         struct list_head bound_list;
1367         /**
1368          * List of objects which are not bound to the GTT (thus
1369          * are idle and not used by the GPU). These objects may or may
1370          * not actually have any pages attached.
1371          */
1372         struct list_head unbound_list;
1373
1374         /** List of all objects in gtt_space, currently mmaped by userspace.
1375          * All objects within this list must also be on bound_list.
1376          */
1377         struct list_head userfault_list;
1378
1379         /**
1380          * List of objects which are pending destruction.
1381          */
1382         struct llist_head free_list;
1383         struct work_struct free_work;
1384
1385         /** Usable portion of the GTT for GEM */
1386         unsigned long stolen_base; /* limited to low memory (32-bit) */
1387
1388         /** PPGTT used for aliasing the PPGTT with the GTT */
1389         struct i915_hw_ppgtt *aliasing_ppgtt;
1390
1391         struct notifier_block oom_notifier;
1392         struct notifier_block vmap_notifier;
1393         struct shrinker shrinker;
1394
1395         /** LRU list of objects with fence regs on them. */
1396         struct list_head fence_list;
1397
1398         /**
1399          * Are we in a non-interruptible section of code like
1400          * modesetting?
1401          */
1402         bool interruptible;
1403
1404         /* the indicator for dispatch video commands on two BSD rings */
1405         atomic_t bsd_engine_dispatch_index;
1406
1407         /** Bit 6 swizzling required for X tiling */
1408         uint32_t bit_6_swizzle_x;
1409         /** Bit 6 swizzling required for Y tiling */
1410         uint32_t bit_6_swizzle_y;
1411
1412         /* accounting, useful for userland debugging */
1413         spinlock_t object_stat_lock;
1414         u64 object_memory;
1415         u32 object_count;
1416 };
1417
1418 struct drm_i915_error_state_buf {
1419         struct drm_i915_private *i915;
1420         unsigned bytes;
1421         unsigned size;
1422         int err;
1423         u8 *buf;
1424         loff_t start;
1425         loff_t pos;
1426 };
1427
1428 struct i915_error_state_file_priv {
1429         struct drm_device *dev;
1430         struct drm_i915_error_state *error;
1431 };
1432
1433 #define I915_RESET_TIMEOUT (10 * HZ) /* 10s */
1434 #define I915_FENCE_TIMEOUT (10 * HZ) /* 10s */
1435
1436 struct i915_gpu_error {
1437         /* For hangcheck timer */
1438 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1439 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1440         /* Hang gpu twice in this window and your context gets banned */
1441 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1442
1443         struct delayed_work hangcheck_work;
1444
1445         /* For reset and error_state handling. */
1446         spinlock_t lock;
1447         /* Protected by the above dev->gpu_error.lock. */
1448         struct drm_i915_error_state *first_error;
1449
1450         unsigned long missed_irq_rings;
1451
1452         /**
1453          * State variable controlling the reset flow and count
1454          *
1455          * This is a counter which gets incremented when reset is triggered,
1456          *
1457          * Before the reset commences, the I915_RESET_IN_PROGRESS bit is set
1458          * meaning that any waiters holding onto the struct_mutex should
1459          * relinquish the lock immediately in order for the reset to start.
1460          *
1461          * If reset is not completed succesfully, the I915_WEDGE bit is
1462          * set meaning that hardware is terminally sour and there is no
1463          * recovery. All waiters on the reset_queue will be woken when
1464          * that happens.
1465          *
1466          * This counter is used by the wait_seqno code to notice that reset
1467          * event happened and it needs to restart the entire ioctl (since most
1468          * likely the seqno it waited for won't ever signal anytime soon).
1469          *
1470          * This is important for lock-free wait paths, where no contended lock
1471          * naturally enforces the correct ordering between the bail-out of the
1472          * waiter and the gpu reset work code.
1473          */
1474         unsigned long reset_count;
1475
1476         unsigned long flags;
1477 #define I915_RESET_IN_PROGRESS  0
1478 #define I915_WEDGED             (BITS_PER_LONG - 1)
1479
1480         /**
1481          * Waitqueue to signal when a hang is detected. Used to for waiters
1482          * to release the struct_mutex for the reset to procede.
1483          */
1484         wait_queue_head_t wait_queue;
1485
1486         /**
1487          * Waitqueue to signal when the reset has completed. Used by clients
1488          * that wait for dev_priv->mm.wedged to settle.
1489          */
1490         wait_queue_head_t reset_queue;
1491
1492         /* For missed irq/seqno simulation. */
1493         unsigned long test_irq_rings;
1494 };
1495
1496 enum modeset_restore {
1497         MODESET_ON_LID_OPEN,
1498         MODESET_DONE,
1499         MODESET_SUSPENDED,
1500 };
1501
1502 #define DP_AUX_A 0x40
1503 #define DP_AUX_B 0x10
1504 #define DP_AUX_C 0x20
1505 #define DP_AUX_D 0x30
1506
1507 #define DDC_PIN_B  0x05
1508 #define DDC_PIN_C  0x04
1509 #define DDC_PIN_D  0x06
1510
1511 struct ddi_vbt_port_info {
1512         /*
1513          * This is an index in the HDMI/DVI DDI buffer translation table.
1514          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1515          * populate this field.
1516          */
1517 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1518         uint8_t hdmi_level_shift;
1519
1520         uint8_t supports_dvi:1;
1521         uint8_t supports_hdmi:1;
1522         uint8_t supports_dp:1;
1523
1524         uint8_t alternate_aux_channel;
1525         uint8_t alternate_ddc_pin;
1526
1527         uint8_t dp_boost_level;
1528         uint8_t hdmi_boost_level;
1529 };
1530
1531 enum psr_lines_to_wait {
1532         PSR_0_LINES_TO_WAIT = 0,
1533         PSR_1_LINE_TO_WAIT,
1534         PSR_4_LINES_TO_WAIT,
1535         PSR_8_LINES_TO_WAIT
1536 };
1537
1538 struct intel_vbt_data {
1539         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1540         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1541
1542         /* Feature bits */
1543         unsigned int int_tv_support:1;
1544         unsigned int lvds_dither:1;
1545         unsigned int lvds_vbt:1;
1546         unsigned int int_crt_support:1;
1547         unsigned int lvds_use_ssc:1;
1548         unsigned int display_clock_mode:1;
1549         unsigned int fdi_rx_polarity_inverted:1;
1550         unsigned int panel_type:4;
1551         int lvds_ssc_freq;
1552         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1553
1554         enum drrs_support_type drrs_type;
1555
1556         struct {
1557                 int rate;
1558                 int lanes;
1559                 int preemphasis;
1560                 int vswing;
1561                 bool low_vswing;
1562                 bool initialized;
1563                 bool support;
1564                 int bpp;
1565                 struct edp_power_seq pps;
1566         } edp;
1567
1568         struct {
1569                 bool full_link;
1570                 bool require_aux_wakeup;
1571                 int idle_frames;
1572                 enum psr_lines_to_wait lines_to_wait;
1573                 int tp1_wakeup_time;
1574                 int tp2_tp3_wakeup_time;
1575         } psr;
1576
1577         struct {
1578                 u16 pwm_freq_hz;
1579                 bool present;
1580                 bool active_low_pwm;
1581                 u8 min_brightness;      /* min_brightness/255 of max */
1582                 enum intel_backlight_type type;
1583         } backlight;
1584
1585         /* MIPI DSI */
1586         struct {
1587                 u16 panel_id;
1588                 struct mipi_config *config;
1589                 struct mipi_pps_data *pps;
1590                 u8 seq_version;
1591                 u32 size;
1592                 u8 *data;
1593                 const u8 *sequence[MIPI_SEQ_MAX];
1594         } dsi;
1595
1596         int crt_ddc_pin;
1597
1598         int child_dev_num;
1599         union child_device_config *child_dev;
1600
1601         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1602         struct sdvo_device_mapping sdvo_mappings[2];
1603 };
1604
1605 enum intel_ddb_partitioning {
1606         INTEL_DDB_PART_1_2,
1607         INTEL_DDB_PART_5_6, /* IVB+ */
1608 };
1609
1610 struct intel_wm_level {
1611         bool enable;
1612         uint32_t pri_val;
1613         uint32_t spr_val;
1614         uint32_t cur_val;
1615         uint32_t fbc_val;
1616 };
1617
1618 struct ilk_wm_values {
1619         uint32_t wm_pipe[3];
1620         uint32_t wm_lp[3];
1621         uint32_t wm_lp_spr[3];
1622         uint32_t wm_linetime[3];
1623         bool enable_fbc_wm;
1624         enum intel_ddb_partitioning partitioning;
1625 };
1626
1627 struct vlv_pipe_wm {
1628         uint16_t primary;
1629         uint16_t sprite[2];
1630         uint8_t cursor;
1631 };
1632
1633 struct vlv_sr_wm {
1634         uint16_t plane;
1635         uint8_t cursor;
1636 };
1637
1638 struct vlv_wm_values {
1639         struct vlv_pipe_wm pipe[3];
1640         struct vlv_sr_wm sr;
1641         struct {
1642                 uint8_t cursor;
1643                 uint8_t sprite[2];
1644                 uint8_t primary;
1645         } ddl[3];
1646         uint8_t level;
1647         bool cxsr;
1648 };
1649
1650 struct skl_ddb_entry {
1651         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1652 };
1653
1654 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1655 {
1656         return entry->end - entry->start;
1657 }
1658
1659 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1660                                        const struct skl_ddb_entry *e2)
1661 {
1662         if (e1->start == e2->start && e1->end == e2->end)
1663                 return true;
1664
1665         return false;
1666 }
1667
1668 struct skl_ddb_allocation {
1669         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1670         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1671 };
1672
1673 struct skl_wm_values {
1674         unsigned dirty_pipes;
1675         struct skl_ddb_allocation ddb;
1676 };
1677
1678 struct skl_wm_level {
1679         bool plane_en;
1680         uint16_t plane_res_b;
1681         uint8_t plane_res_l;
1682 };
1683
1684 /*
1685  * This struct helps tracking the state needed for runtime PM, which puts the
1686  * device in PCI D3 state. Notice that when this happens, nothing on the
1687  * graphics device works, even register access, so we don't get interrupts nor
1688  * anything else.
1689  *
1690  * Every piece of our code that needs to actually touch the hardware needs to
1691  * either call intel_runtime_pm_get or call intel_display_power_get with the
1692  * appropriate power domain.
1693  *
1694  * Our driver uses the autosuspend delay feature, which means we'll only really
1695  * suspend if we stay with zero refcount for a certain amount of time. The
1696  * default value is currently very conservative (see intel_runtime_pm_enable), but
1697  * it can be changed with the standard runtime PM files from sysfs.
1698  *
1699  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1700  * goes back to false exactly before we reenable the IRQs. We use this variable
1701  * to check if someone is trying to enable/disable IRQs while they're supposed
1702  * to be disabled. This shouldn't happen and we'll print some error messages in
1703  * case it happens.
1704  *
1705  * For more, read the Documentation/power/runtime_pm.txt.
1706  */
1707 struct i915_runtime_pm {
1708         atomic_t wakeref_count;
1709         bool suspended;
1710         bool irqs_enabled;
1711 };
1712
1713 enum intel_pipe_crc_source {
1714         INTEL_PIPE_CRC_SOURCE_NONE,
1715         INTEL_PIPE_CRC_SOURCE_PLANE1,
1716         INTEL_PIPE_CRC_SOURCE_PLANE2,
1717         INTEL_PIPE_CRC_SOURCE_PF,
1718         INTEL_PIPE_CRC_SOURCE_PIPE,
1719         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1720         INTEL_PIPE_CRC_SOURCE_TV,
1721         INTEL_PIPE_CRC_SOURCE_DP_B,
1722         INTEL_PIPE_CRC_SOURCE_DP_C,
1723         INTEL_PIPE_CRC_SOURCE_DP_D,
1724         INTEL_PIPE_CRC_SOURCE_AUTO,
1725         INTEL_PIPE_CRC_SOURCE_MAX,
1726 };
1727
1728 struct intel_pipe_crc_entry {
1729         uint32_t frame;
1730         uint32_t crc[5];
1731 };
1732
1733 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1734 struct intel_pipe_crc {
1735         spinlock_t lock;
1736         bool opened;            /* exclusive access to the result file */
1737         struct intel_pipe_crc_entry *entries;
1738         enum intel_pipe_crc_source source;
1739         int head, tail;
1740         wait_queue_head_t wq;
1741 };
1742
1743 struct i915_frontbuffer_tracking {
1744         spinlock_t lock;
1745
1746         /*
1747          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1748          * scheduled flips.
1749          */
1750         unsigned busy_bits;
1751         unsigned flip_bits;
1752 };
1753
1754 struct i915_wa_reg {
1755         i915_reg_t addr;
1756         u32 value;
1757         /* bitmask representing WA bits */
1758         u32 mask;
1759 };
1760
1761 /*
1762  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1763  * allowing it for RCS as we don't foresee any requirement of having
1764  * a whitelist for other engines. When it is really required for
1765  * other engines then the limit need to be increased.
1766  */
1767 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1768
1769 struct i915_workarounds {
1770         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1771         u32 count;
1772         u32 hw_whitelist_count[I915_NUM_ENGINES];
1773 };
1774
1775 struct i915_virtual_gpu {
1776         bool active;
1777 };
1778
1779 /* used in computing the new watermarks state */
1780 struct intel_wm_config {
1781         unsigned int num_pipes_active;
1782         bool sprites_enabled;
1783         bool sprites_scaled;
1784 };
1785
1786 struct drm_i915_private {
1787         struct drm_device drm;
1788
1789         struct kmem_cache *objects;
1790         struct kmem_cache *vmas;
1791         struct kmem_cache *requests;
1792
1793         const struct intel_device_info info;
1794
1795         int relative_constants_mode;
1796
1797         void __iomem *regs;
1798
1799         struct intel_uncore uncore;
1800
1801         struct i915_virtual_gpu vgpu;
1802
1803         struct intel_gvt *gvt;
1804
1805         struct intel_guc guc;
1806
1807         struct intel_csr csr;
1808
1809         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1810
1811         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1812          * controller on different i2c buses. */
1813         struct mutex gmbus_mutex;
1814
1815         /**
1816          * Base address of the gmbus and gpio block.
1817          */
1818         uint32_t gpio_mmio_base;
1819
1820         /* MMIO base address for MIPI regs */
1821         uint32_t mipi_mmio_base;
1822
1823         uint32_t psr_mmio_base;
1824
1825         uint32_t pps_mmio_base;
1826
1827         wait_queue_head_t gmbus_wait_queue;
1828
1829         struct pci_dev *bridge_dev;
1830         struct i915_gem_context *kernel_context;
1831         struct intel_engine_cs *engine[I915_NUM_ENGINES];
1832         struct i915_vma *semaphore;
1833
1834         struct drm_dma_handle *status_page_dmah;
1835         struct resource mch_res;
1836
1837         /* protects the irq masks */
1838         spinlock_t irq_lock;
1839
1840         /* protects the mmio flip data */
1841         spinlock_t mmio_flip_lock;
1842
1843         bool display_irqs_enabled;
1844
1845         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1846         struct pm_qos_request pm_qos;
1847
1848         /* Sideband mailbox protection */
1849         struct mutex sb_lock;
1850
1851         /** Cached value of IMR to avoid reads in updating the bitfield */
1852         union {
1853                 u32 irq_mask;
1854                 u32 de_irq_mask[I915_MAX_PIPES];
1855         };
1856         u32 gt_irq_mask;
1857         u32 pm_imr;
1858         u32 pm_ier;
1859         u32 pm_rps_events;
1860         u32 pm_guc_events;
1861         u32 pipestat_irq_mask[I915_MAX_PIPES];
1862
1863         struct i915_hotplug hotplug;
1864         struct intel_fbc fbc;
1865         struct i915_drrs drrs;
1866         struct intel_opregion opregion;
1867         struct intel_vbt_data vbt;
1868
1869         bool preserve_bios_swizzle;
1870
1871         /* overlay */
1872         struct intel_overlay *overlay;
1873
1874         /* backlight registers and fields in struct intel_panel */
1875         struct mutex backlight_lock;
1876
1877         /* LVDS info */
1878         bool no_aux_handshake;
1879
1880         /* protects panel power sequencer state */
1881         struct mutex pps_mutex;
1882
1883         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1884         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1885
1886         unsigned int fsb_freq, mem_freq, is_ddr3;
1887         unsigned int skl_preferred_vco_freq;
1888         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1889         unsigned int max_dotclk_freq;
1890         unsigned int rawclk_freq;
1891         unsigned int hpll_freq;
1892         unsigned int czclk_freq;
1893
1894         struct {
1895                 unsigned int vco, ref;
1896         } cdclk_pll;
1897
1898         /**
1899          * wq - Driver workqueue for GEM.
1900          *
1901          * NOTE: Work items scheduled here are not allowed to grab any modeset
1902          * locks, for otherwise the flushing done in the pageflip code will
1903          * result in deadlocks.
1904          */
1905         struct workqueue_struct *wq;
1906
1907         /* Display functions */
1908         struct drm_i915_display_funcs display;
1909
1910         /* PCH chipset type */
1911         enum intel_pch pch_type;
1912         unsigned short pch_id;
1913
1914         unsigned long quirks;
1915
1916         enum modeset_restore modeset_restore;
1917         struct mutex modeset_restore_lock;
1918         struct drm_atomic_state *modeset_restore_state;
1919         struct drm_modeset_acquire_ctx reset_ctx;
1920
1921         struct list_head vm_list; /* Global list of all address spaces */
1922         struct i915_ggtt ggtt; /* VM representing the global address space */
1923
1924         struct i915_gem_mm mm;
1925         DECLARE_HASHTABLE(mm_structs, 7);
1926         struct mutex mm_lock;
1927
1928         /* The hw wants to have a stable context identifier for the lifetime
1929          * of the context (for OA, PASID, faults, etc). This is limited
1930          * in execlists to 21 bits.
1931          */
1932         struct ida context_hw_ida;
1933 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
1934
1935         /* Kernel Modesetting */
1936
1937         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1938         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1939         wait_queue_head_t pending_flip_queue;
1940
1941 #ifdef CONFIG_DEBUG_FS
1942         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1943 #endif
1944
1945         /* dpll and cdclk state is protected by connection_mutex */
1946         int num_shared_dpll;
1947         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1948         const struct intel_dpll_mgr *dpll_mgr;
1949
1950         /*
1951          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1952          * Must be global rather than per dpll, because on some platforms
1953          * plls share registers.
1954          */
1955         struct mutex dpll_lock;
1956
1957         unsigned int active_crtcs;
1958         unsigned int min_pixclk[I915_MAX_PIPES];
1959
1960         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1961
1962         struct i915_workarounds workarounds;
1963
1964         struct i915_frontbuffer_tracking fb_tracking;
1965
1966         u16 orig_clock;
1967
1968         bool mchbar_need_disable;
1969
1970         struct intel_l3_parity l3_parity;
1971
1972         /* Cannot be determined by PCIID. You must always read a register. */
1973         u32 edram_cap;
1974
1975         /* gen6+ rps state */
1976         struct intel_gen6_power_mgmt rps;
1977
1978         /* ilk-only ips/rps state. Everything in here is protected by the global
1979          * mchdev_lock in intel_pm.c */
1980         struct intel_ilk_power_mgmt ips;
1981
1982         struct i915_power_domains power_domains;
1983
1984         struct i915_psr psr;
1985
1986         struct i915_gpu_error gpu_error;
1987
1988         struct drm_i915_gem_object *vlv_pctx;
1989
1990 #ifdef CONFIG_DRM_FBDEV_EMULATION
1991         /* list of fbdev register on this device */
1992         struct intel_fbdev *fbdev;
1993         struct work_struct fbdev_suspend_work;
1994 #endif
1995
1996         struct drm_property *broadcast_rgb_property;
1997         struct drm_property *force_audio_property;
1998
1999         /* hda/i915 audio component */
2000         struct i915_audio_component *audio_component;
2001         bool audio_component_registered;
2002         /**
2003          * av_mutex - mutex for audio/video sync
2004          *
2005          */
2006         struct mutex av_mutex;
2007
2008         uint32_t hw_context_size;
2009         struct list_head context_list;
2010
2011         u32 fdi_rx_config;
2012
2013         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
2014         u32 chv_phy_control;
2015         /*
2016          * Shadows for CHV DPLL_MD regs to keep the state
2017          * checker somewhat working in the presence hardware
2018          * crappiness (can't read out DPLL_MD for pipes B & C).
2019          */
2020         u32 chv_dpll_md[I915_MAX_PIPES];
2021         u32 bxt_phy_grc;
2022
2023         u32 suspend_count;
2024         bool suspended_to_idle;
2025         struct i915_suspend_saved_registers regfile;
2026         struct vlv_s0ix_state vlv_s0ix_state;
2027
2028         enum {
2029                 I915_SAGV_UNKNOWN = 0,
2030                 I915_SAGV_DISABLED,
2031                 I915_SAGV_ENABLED,
2032                 I915_SAGV_NOT_CONTROLLED
2033         } sagv_status;
2034
2035         struct {
2036                 /*
2037                  * Raw watermark latency values:
2038                  * in 0.1us units for WM0,
2039                  * in 0.5us units for WM1+.
2040                  */
2041                 /* primary */
2042                 uint16_t pri_latency[5];
2043                 /* sprite */
2044                 uint16_t spr_latency[5];
2045                 /* cursor */
2046                 uint16_t cur_latency[5];
2047                 /*
2048                  * Raw watermark memory latency values
2049                  * for SKL for all 8 levels
2050                  * in 1us units.
2051                  */
2052                 uint16_t skl_latency[8];
2053
2054                 /*
2055                  * The skl_wm_values structure is a bit too big for stack
2056                  * allocation, so we keep the staging struct where we store
2057                  * intermediate results here instead.
2058                  */
2059                 struct skl_wm_values skl_results;
2060
2061                 /* current hardware state */
2062                 union {
2063                         struct ilk_wm_values hw;
2064                         struct skl_wm_values skl_hw;
2065                         struct vlv_wm_values vlv;
2066                 };
2067
2068                 uint8_t max_level;
2069
2070                 /*
2071                  * Should be held around atomic WM register writing; also
2072                  * protects * intel_crtc->wm.active and
2073                  * cstate->wm.need_postvbl_update.
2074                  */
2075                 struct mutex wm_mutex;
2076
2077                 /*
2078                  * Set during HW readout of watermarks/DDB.  Some platforms
2079                  * need to know when we're still using BIOS-provided values
2080                  * (which we don't fully trust).
2081                  */
2082                 bool distrust_bios_wm;
2083         } wm;
2084
2085         struct i915_runtime_pm pm;
2086
2087         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2088         struct {
2089                 void (*resume)(struct drm_i915_private *);
2090                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2091
2092                 struct list_head timelines;
2093                 struct i915_gem_timeline global_timeline;
2094
2095                 /**
2096                  * Is the GPU currently considered idle, or busy executing
2097                  * userspace requests? Whilst idle, we allow runtime power
2098                  * management to power down the hardware and display clocks.
2099                  * In order to reduce the effect on performance, there
2100                  * is a slight delay before we do so.
2101                  */
2102                 unsigned int active_engines;
2103                 bool awake;
2104
2105                 /**
2106                  * We leave the user IRQ off as much as possible,
2107                  * but this means that requests will finish and never
2108                  * be retired once the system goes idle. Set a timer to
2109                  * fire periodically while the ring is running. When it
2110                  * fires, go retire requests.
2111                  */
2112                 struct delayed_work retire_work;
2113
2114                 /**
2115                  * When we detect an idle GPU, we want to turn on
2116                  * powersaving features. So once we see that there
2117                  * are no more requests outstanding and no more
2118                  * arrive within a small period of time, we fire
2119                  * off the idle_work.
2120                  */
2121                 struct delayed_work idle_work;
2122
2123                 ktime_t last_init_time;
2124         } gt;
2125
2126         /* perform PHY state sanity checks? */
2127         bool chv_phy_assert[2];
2128
2129         /* Used to save the pipe-to-encoder mapping for audio */
2130         struct intel_encoder *av_enc_map[I915_MAX_PIPES];
2131
2132         /*
2133          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2134          * will be rejected. Instead look for a better place.
2135          */
2136 };
2137
2138 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2139 {
2140         return container_of(dev, struct drm_i915_private, drm);
2141 }
2142
2143 static inline struct drm_i915_private *kdev_to_i915(struct device *kdev)
2144 {
2145         return to_i915(dev_get_drvdata(kdev));
2146 }
2147
2148 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2149 {
2150         return container_of(guc, struct drm_i915_private, guc);
2151 }
2152
2153 /* Simple iterator over all initialised engines */
2154 #define for_each_engine(engine__, dev_priv__, id__) \
2155         for ((id__) = 0; \
2156              (id__) < I915_NUM_ENGINES; \
2157              (id__)++) \
2158                 for_each_if ((engine__) = (dev_priv__)->engine[(id__)])
2159
2160 #define __mask_next_bit(mask) ({                                        \
2161         int __idx = ffs(mask) - 1;                                      \
2162         mask &= ~BIT(__idx);                                            \
2163         __idx;                                                          \
2164 })
2165
2166 /* Iterator over subset of engines selected by mask */
2167 #define for_each_engine_masked(engine__, dev_priv__, mask__, tmp__) \
2168         for (tmp__ = mask__ & INTEL_INFO(dev_priv__)->ring_mask;        \
2169              tmp__ ? (engine__ = (dev_priv__)->engine[__mask_next_bit(tmp__)]), 1 : 0; )
2170
2171 enum hdmi_force_audio {
2172         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2173         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2174         HDMI_AUDIO_AUTO,                /* trust EDID */
2175         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2176 };
2177
2178 #define I915_GTT_OFFSET_NONE ((u32)-1)
2179
2180 struct drm_i915_gem_object_ops {
2181         unsigned int flags;
2182 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2183
2184         /* Interface between the GEM object and its backing storage.
2185          * get_pages() is called once prior to the use of the associated set
2186          * of pages before to binding them into the GTT, and put_pages() is
2187          * called after we no longer need them. As we expect there to be
2188          * associated cost with migrating pages between the backing storage
2189          * and making them available for the GPU (e.g. clflush), we may hold
2190          * onto the pages after they are no longer referenced by the GPU
2191          * in case they may be used again shortly (for example migrating the
2192          * pages to a different memory domain within the GTT). put_pages()
2193          * will therefore most likely be called when the object itself is
2194          * being released or under memory pressure (where we attempt to
2195          * reap pages for the shrinker).
2196          */
2197         struct sg_table *(*get_pages)(struct drm_i915_gem_object *);
2198         void (*put_pages)(struct drm_i915_gem_object *, struct sg_table *);
2199
2200         int (*dmabuf_export)(struct drm_i915_gem_object *);
2201         void (*release)(struct drm_i915_gem_object *);
2202 };
2203
2204 /*
2205  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2206  * considered to be the frontbuffer for the given plane interface-wise. This
2207  * doesn't mean that the hw necessarily already scans it out, but that any
2208  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2209  *
2210  * We have one bit per pipe and per scanout plane type.
2211  */
2212 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2213 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2214 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2215         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2216 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2217         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2218 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2219         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2220 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2221         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2222 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2223         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2224
2225 struct drm_i915_gem_object {
2226         struct drm_gem_object base;
2227
2228         const struct drm_i915_gem_object_ops *ops;
2229
2230         /** List of VMAs backed by this object */
2231         struct list_head vma_list;
2232
2233         /** Stolen memory for this object, instead of being backed by shmem. */
2234         struct drm_mm_node *stolen;
2235         struct list_head global_list;
2236         union {
2237                 struct rcu_head rcu;
2238                 struct llist_node freed;
2239         };
2240
2241         /**
2242          * Whether the object is currently in the GGTT mmap.
2243          */
2244         struct list_head userfault_link;
2245
2246         /** Used in execbuf to temporarily hold a ref */
2247         struct list_head obj_exec_link;
2248
2249         struct list_head batch_pool_link;
2250
2251         unsigned long flags;
2252
2253         /**
2254          * Have we taken a reference for the object for incomplete GPU
2255          * activity?
2256          */
2257 #define I915_BO_ACTIVE_REF 0
2258
2259         /*
2260          * Is the object to be mapped as read-only to the GPU
2261          * Only honoured if hardware has relevant pte bit
2262          */
2263         unsigned long gt_ro:1;
2264         unsigned int cache_level:3;
2265         unsigned int cache_dirty:1;
2266
2267         atomic_t frontbuffer_bits;
2268         unsigned int frontbuffer_ggtt_origin; /* write once */
2269
2270         /** Current tiling stride for the object, if it's tiled. */
2271         unsigned int tiling_and_stride;
2272 #define FENCE_MINIMUM_STRIDE 128 /* See i915_tiling_ok() */
2273 #define TILING_MASK (FENCE_MINIMUM_STRIDE-1)
2274 #define STRIDE_MASK (~TILING_MASK)
2275
2276         /** Count of VMA actually bound by this object */
2277         unsigned int bind_count;
2278         unsigned int active_count;
2279         unsigned int pin_display;
2280
2281         struct {
2282                 struct mutex lock; /* protects the pages and their use */
2283                 atomic_t pages_pin_count;
2284
2285                 struct sg_table *pages;
2286                 void *mapping;
2287
2288                 struct i915_gem_object_page_iter {
2289                         struct scatterlist *sg_pos;
2290                         unsigned int sg_idx; /* in pages, but 32bit eek! */
2291
2292                         struct radix_tree_root radix;
2293                         struct mutex lock; /* protects this cache */
2294                 } get_page;
2295
2296                 /**
2297                  * Advice: are the backing pages purgeable?
2298                  */
2299                 unsigned int madv:2;
2300
2301                 /**
2302                  * This is set if the object has been written to since the
2303                  * pages were last acquired.
2304                  */
2305                 bool dirty:1;
2306         } mm;
2307
2308         /** Breadcrumb of last rendering to the buffer.
2309          * There can only be one writer, but we allow for multiple readers.
2310          * If there is a writer that necessarily implies that all other
2311          * read requests are complete - but we may only be lazily clearing
2312          * the read requests. A read request is naturally the most recent
2313          * request on a ring, so we may have two different write and read
2314          * requests on one ring where the write request is older than the
2315          * read request. This allows for the CPU to read from an active
2316          * buffer by only waiting for the write to complete.
2317          */
2318         struct reservation_object *resv;
2319
2320         /** References from framebuffers, locks out tiling changes. */
2321         unsigned long framebuffer_references;
2322
2323         /** Record of address bit 17 of each page at last unbind. */
2324         unsigned long *bit_17;
2325
2326         struct i915_gem_userptr {
2327                 uintptr_t ptr;
2328                 unsigned read_only :1;
2329
2330                 struct i915_mm_struct *mm;
2331                 struct i915_mmu_object *mmu_object;
2332                 struct work_struct *work;
2333         } userptr;
2334
2335         /** for phys allocated objects */
2336         struct drm_dma_handle *phys_handle;
2337
2338         struct reservation_object __builtin_resv;
2339 };
2340
2341 static inline struct drm_i915_gem_object *
2342 to_intel_bo(struct drm_gem_object *gem)
2343 {
2344         /* Assert that to_intel_bo(NULL) == NULL */
2345         BUILD_BUG_ON(offsetof(struct drm_i915_gem_object, base));
2346
2347         return container_of(gem, struct drm_i915_gem_object, base);
2348 }
2349
2350 /**
2351  * i915_gem_object_lookup_rcu - look up a temporary GEM object from its handle
2352  * @filp: DRM file private date
2353  * @handle: userspace handle
2354  *
2355  * Returns:
2356  *
2357  * A pointer to the object named by the handle if such exists on @filp, NULL
2358  * otherwise. This object is only valid whilst under the RCU read lock, and
2359  * note carefully the object may be in the process of being destroyed.
2360  */
2361 static inline struct drm_i915_gem_object *
2362 i915_gem_object_lookup_rcu(struct drm_file *file, u32 handle)
2363 {
2364 #ifdef CONFIG_LOCKDEP
2365         WARN_ON(debug_locks && !lock_is_held(&rcu_lock_map));
2366 #endif
2367         return idr_find(&file->object_idr, handle);
2368 }
2369
2370 static inline struct drm_i915_gem_object *
2371 i915_gem_object_lookup(struct drm_file *file, u32 handle)
2372 {
2373         struct drm_i915_gem_object *obj;
2374
2375         rcu_read_lock();
2376         obj = i915_gem_object_lookup_rcu(file, handle);
2377         if (obj && !kref_get_unless_zero(&obj->base.refcount))
2378                 obj = NULL;
2379         rcu_read_unlock();
2380
2381         return obj;
2382 }
2383
2384 __deprecated
2385 extern struct drm_gem_object *
2386 drm_gem_object_lookup(struct drm_file *file, u32 handle);
2387
2388 __attribute__((nonnull))
2389 static inline struct drm_i915_gem_object *
2390 i915_gem_object_get(struct drm_i915_gem_object *obj)
2391 {
2392         drm_gem_object_reference(&obj->base);
2393         return obj;
2394 }
2395
2396 __deprecated
2397 extern void drm_gem_object_reference(struct drm_gem_object *);
2398
2399 __attribute__((nonnull))
2400 static inline void
2401 i915_gem_object_put(struct drm_i915_gem_object *obj)
2402 {
2403         __drm_gem_object_unreference(&obj->base);
2404 }
2405
2406 __deprecated
2407 extern void drm_gem_object_unreference(struct drm_gem_object *);
2408
2409 __deprecated
2410 extern void drm_gem_object_unreference_unlocked(struct drm_gem_object *);
2411
2412 static inline bool
2413 i915_gem_object_is_dead(const struct drm_i915_gem_object *obj)
2414 {
2415         return atomic_read(&obj->base.refcount.refcount) == 0;
2416 }
2417
2418 static inline bool
2419 i915_gem_object_has_struct_page(const struct drm_i915_gem_object *obj)
2420 {
2421         return obj->ops->flags & I915_GEM_OBJECT_HAS_STRUCT_PAGE;
2422 }
2423
2424 static inline bool
2425 i915_gem_object_is_active(const struct drm_i915_gem_object *obj)
2426 {
2427         return obj->active_count;
2428 }
2429
2430 static inline bool
2431 i915_gem_object_has_active_reference(const struct drm_i915_gem_object *obj)
2432 {
2433         return test_bit(I915_BO_ACTIVE_REF, &obj->flags);
2434 }
2435
2436 static inline void
2437 i915_gem_object_set_active_reference(struct drm_i915_gem_object *obj)
2438 {
2439         lockdep_assert_held(&obj->base.dev->struct_mutex);
2440         __set_bit(I915_BO_ACTIVE_REF, &obj->flags);
2441 }
2442
2443 static inline void
2444 i915_gem_object_clear_active_reference(struct drm_i915_gem_object *obj)
2445 {
2446         lockdep_assert_held(&obj->base.dev->struct_mutex);
2447         __clear_bit(I915_BO_ACTIVE_REF, &obj->flags);
2448 }
2449
2450 void __i915_gem_object_release_unless_active(struct drm_i915_gem_object *obj);
2451
2452 static inline unsigned int
2453 i915_gem_object_get_tiling(struct drm_i915_gem_object *obj)
2454 {
2455         return obj->tiling_and_stride & TILING_MASK;
2456 }
2457
2458 static inline bool
2459 i915_gem_object_is_tiled(struct drm_i915_gem_object *obj)
2460 {
2461         return i915_gem_object_get_tiling(obj) != I915_TILING_NONE;
2462 }
2463
2464 static inline unsigned int
2465 i915_gem_object_get_stride(struct drm_i915_gem_object *obj)
2466 {
2467         return obj->tiling_and_stride & STRIDE_MASK;
2468 }
2469
2470 static inline struct intel_engine_cs *
2471 i915_gem_object_last_write_engine(struct drm_i915_gem_object *obj)
2472 {
2473         struct intel_engine_cs *engine = NULL;
2474         struct dma_fence *fence;
2475
2476         rcu_read_lock();
2477         fence = reservation_object_get_excl_rcu(obj->resv);
2478         rcu_read_unlock();
2479
2480         if (fence && dma_fence_is_i915(fence) && !dma_fence_is_signaled(fence))
2481                 engine = to_request(fence)->engine;
2482         dma_fence_put(fence);
2483
2484         return engine;
2485 }
2486
2487 static inline struct i915_vma *i915_vma_get(struct i915_vma *vma)
2488 {
2489         i915_gem_object_get(vma->obj);
2490         return vma;
2491 }
2492
2493 static inline void i915_vma_put(struct i915_vma *vma)
2494 {
2495         i915_gem_object_put(vma->obj);
2496 }
2497
2498 /*
2499  * Optimised SGL iterator for GEM objects
2500  */
2501 static __always_inline struct sgt_iter {
2502         struct scatterlist *sgp;
2503         union {
2504                 unsigned long pfn;
2505                 dma_addr_t dma;
2506         };
2507         unsigned int curr;
2508         unsigned int max;
2509 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2510         struct sgt_iter s = { .sgp = sgl };
2511
2512         if (s.sgp) {
2513                 s.max = s.curr = s.sgp->offset;
2514                 s.max += s.sgp->length;
2515                 if (dma)
2516                         s.dma = sg_dma_address(s.sgp);
2517                 else
2518                         s.pfn = page_to_pfn(sg_page(s.sgp));
2519         }
2520
2521         return s;
2522 }
2523
2524 static inline struct scatterlist *____sg_next(struct scatterlist *sg)
2525 {
2526         ++sg;
2527         if (unlikely(sg_is_chain(sg)))
2528                 sg = sg_chain_ptr(sg);
2529         return sg;
2530 }
2531
2532 /**
2533  * __sg_next - return the next scatterlist entry in a list
2534  * @sg:         The current sg entry
2535  *
2536  * Description:
2537  *   If the entry is the last, return NULL; otherwise, step to the next
2538  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2539  *   otherwise just return the pointer to the current element.
2540  **/
2541 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2542 {
2543 #ifdef CONFIG_DEBUG_SG
2544         BUG_ON(sg->sg_magic != SG_MAGIC);
2545 #endif
2546         return sg_is_last(sg) ? NULL : ____sg_next(sg);
2547 }
2548
2549 /**
2550  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2551  * @__dmap:     DMA address (output)
2552  * @__iter:     'struct sgt_iter' (iterator state, internal)
2553  * @__sgt:      sg_table to iterate over (input)
2554  */
2555 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2556         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2557              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2558              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2559              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0))
2560
2561 /**
2562  * for_each_sgt_page - iterate over the pages of the given sg_table
2563  * @__pp:       page pointer (output)
2564  * @__iter:     'struct sgt_iter' (iterator state, internal)
2565  * @__sgt:      sg_table to iterate over (input)
2566  */
2567 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2568         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2569              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2570               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2571              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2572              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0))
2573
2574 /*
2575  * A command that requires special handling by the command parser.
2576  */
2577 struct drm_i915_cmd_descriptor {
2578         /*
2579          * Flags describing how the command parser processes the command.
2580          *
2581          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2582          *                 a length mask if not set
2583          * CMD_DESC_SKIP: The command is allowed but does not follow the
2584          *                standard length encoding for the opcode range in
2585          *                which it falls
2586          * CMD_DESC_REJECT: The command is never allowed
2587          * CMD_DESC_REGISTER: The command should be checked against the
2588          *                    register whitelist for the appropriate ring
2589          * CMD_DESC_MASTER: The command is allowed if the submitting process
2590          *                  is the DRM master
2591          */
2592         u32 flags;
2593 #define CMD_DESC_FIXED    (1<<0)
2594 #define CMD_DESC_SKIP     (1<<1)
2595 #define CMD_DESC_REJECT   (1<<2)
2596 #define CMD_DESC_REGISTER (1<<3)
2597 #define CMD_DESC_BITMASK  (1<<4)
2598 #define CMD_DESC_MASTER   (1<<5)
2599
2600         /*
2601          * The command's unique identification bits and the bitmask to get them.
2602          * This isn't strictly the opcode field as defined in the spec and may
2603          * also include type, subtype, and/or subop fields.
2604          */
2605         struct {
2606                 u32 value;
2607                 u32 mask;
2608         } cmd;
2609
2610         /*
2611          * The command's length. The command is either fixed length (i.e. does
2612          * not include a length field) or has a length field mask. The flag
2613          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2614          * a length mask. All command entries in a command table must include
2615          * length information.
2616          */
2617         union {
2618                 u32 fixed;
2619                 u32 mask;
2620         } length;
2621
2622         /*
2623          * Describes where to find a register address in the command to check
2624          * against the ring's register whitelist. Only valid if flags has the
2625          * CMD_DESC_REGISTER bit set.
2626          *
2627          * A non-zero step value implies that the command may access multiple
2628          * registers in sequence (e.g. LRI), in that case step gives the
2629          * distance in dwords between individual offset fields.
2630          */
2631         struct {
2632                 u32 offset;
2633                 u32 mask;
2634                 u32 step;
2635         } reg;
2636
2637 #define MAX_CMD_DESC_BITMASKS 3
2638         /*
2639          * Describes command checks where a particular dword is masked and
2640          * compared against an expected value. If the command does not match
2641          * the expected value, the parser rejects it. Only valid if flags has
2642          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2643          * are valid.
2644          *
2645          * If the check specifies a non-zero condition_mask then the parser
2646          * only performs the check when the bits specified by condition_mask
2647          * are non-zero.
2648          */
2649         struct {
2650                 u32 offset;
2651                 u32 mask;
2652                 u32 expected;
2653                 u32 condition_offset;
2654                 u32 condition_mask;
2655         } bits[MAX_CMD_DESC_BITMASKS];
2656 };
2657
2658 /*
2659  * A table of commands requiring special handling by the command parser.
2660  *
2661  * Each engine has an array of tables. Each table consists of an array of
2662  * command descriptors, which must be sorted with command opcodes in
2663  * ascending order.
2664  */
2665 struct drm_i915_cmd_table {
2666         const struct drm_i915_cmd_descriptor *table;
2667         int count;
2668 };
2669
2670 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2671 #define __I915__(p) ({ \
2672         struct drm_i915_private *__p; \
2673         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2674                 __p = (struct drm_i915_private *)p; \
2675         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2676                 __p = to_i915((struct drm_device *)p); \
2677         else \
2678                 BUILD_BUG(); \
2679         __p; \
2680 })
2681 #define INTEL_INFO(p)   (&__I915__(p)->info)
2682
2683 #define INTEL_GEN(dev_priv)     ((dev_priv)->info.gen)
2684 #define INTEL_DEVID(dev_priv)   ((dev_priv)->info.device_id)
2685
2686 #define REVID_FOREVER           0xff
2687 #define INTEL_REVID(p)  (__I915__(p)->drm.pdev->revision)
2688
2689 #define GEN_FOREVER (0)
2690 /*
2691  * Returns true if Gen is in inclusive range [Start, End].
2692  *
2693  * Use GEN_FOREVER for unbound start and or end.
2694  */
2695 #define IS_GEN(dev_priv, s, e) ({ \
2696         unsigned int __s = (s), __e = (e); \
2697         BUILD_BUG_ON(!__builtin_constant_p(s)); \
2698         BUILD_BUG_ON(!__builtin_constant_p(e)); \
2699         if ((__s) != GEN_FOREVER) \
2700                 __s = (s) - 1; \
2701         if ((__e) == GEN_FOREVER) \
2702                 __e = BITS_PER_LONG - 1; \
2703         else \
2704                 __e = (e) - 1; \
2705         !!((dev_priv)->info.gen_mask & GENMASK((__e), (__s))); \
2706 })
2707
2708 /*
2709  * Return true if revision is in range [since,until] inclusive.
2710  *
2711  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2712  */
2713 #define IS_REVID(p, since, until) \
2714         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2715
2716 #define IS_I830(dev_priv)       (INTEL_DEVID(dev_priv) == 0x3577)
2717 #define IS_845G(dev_priv)       (INTEL_DEVID(dev_priv) == 0x2562)
2718 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2719 #define IS_I865G(dev_priv)      (INTEL_DEVID(dev_priv) == 0x2572)
2720 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2721 #define IS_I915GM(dev_priv)     (INTEL_DEVID(dev_priv) == 0x2592)
2722 #define IS_I945G(dev_priv)      (INTEL_DEVID(dev_priv) == 0x2772)
2723 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2724 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2725 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2726 #define IS_GM45(dev_priv)       (INTEL_DEVID(dev_priv) == 0x2A42)
2727 #define IS_G4X(dev_priv)        ((dev_priv)->info.is_g4x)
2728 #define IS_PINEVIEW_G(dev_priv) (INTEL_DEVID(dev_priv) == 0xa001)
2729 #define IS_PINEVIEW_M(dev_priv) (INTEL_DEVID(dev_priv) == 0xa011)
2730 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2731 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2732 #define IS_IRONLAKE_M(dev_priv) (INTEL_DEVID(dev_priv) == 0x0046)
2733 #define IS_IVYBRIDGE(dev_priv)  ((dev_priv)->info.is_ivybridge)
2734 #define IS_IVB_GT1(dev_priv)    (INTEL_DEVID(dev_priv) == 0x0156 || \
2735                                  INTEL_DEVID(dev_priv) == 0x0152 || \
2736                                  INTEL_DEVID(dev_priv) == 0x015a)
2737 #define IS_VALLEYVIEW(dev_priv) ((dev_priv)->info.is_valleyview)
2738 #define IS_CHERRYVIEW(dev_priv) ((dev_priv)->info.is_cherryview)
2739 #define IS_HASWELL(dev_priv)    ((dev_priv)->info.is_haswell)
2740 #define IS_BROADWELL(dev_priv)  ((dev_priv)->info.is_broadwell)
2741 #define IS_SKYLAKE(dev_priv)    ((dev_priv)->info.is_skylake)
2742 #define IS_BROXTON(dev_priv)    ((dev_priv)->info.is_broxton)
2743 #define IS_KABYLAKE(dev_priv)   ((dev_priv)->info.is_kabylake)
2744 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2745 #define IS_HSW_EARLY_SDV(dev_priv) (IS_HASWELL(dev_priv) && \
2746                                     (INTEL_DEVID(dev_priv) & 0xFF00) == 0x0C00)
2747 #define IS_BDW_ULT(dev_priv)    (IS_BROADWELL(dev_priv) && \
2748                                  ((INTEL_DEVID(dev_priv) & 0xf) == 0x6 ||       \
2749                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xb ||        \
2750                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xe))
2751 /* ULX machines are also considered ULT. */
2752 #define IS_BDW_ULX(dev_priv)    (IS_BROADWELL(dev_priv) && \
2753                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xe)
2754 #define IS_BDW_GT3(dev_priv)    (IS_BROADWELL(dev_priv) && \
2755                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2756 #define IS_HSW_ULT(dev_priv)    (IS_HASWELL(dev_priv) && \
2757                                  (INTEL_DEVID(dev_priv) & 0xFF00) == 0x0A00)
2758 #define IS_HSW_GT3(dev_priv)    (IS_HASWELL(dev_priv) && \
2759                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2760 /* ULX machines are also considered ULT. */
2761 #define IS_HSW_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x0A0E || \
2762                                  INTEL_DEVID(dev_priv) == 0x0A1E)
2763 #define IS_SKL_ULT(dev_priv)    (INTEL_DEVID(dev_priv) == 0x1906 || \
2764                                  INTEL_DEVID(dev_priv) == 0x1913 || \
2765                                  INTEL_DEVID(dev_priv) == 0x1916 || \
2766                                  INTEL_DEVID(dev_priv) == 0x1921 || \
2767                                  INTEL_DEVID(dev_priv) == 0x1926)
2768 #define IS_SKL_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x190E || \
2769                                  INTEL_DEVID(dev_priv) == 0x1915 || \
2770                                  INTEL_DEVID(dev_priv) == 0x191E)
2771 #define IS_KBL_ULT(dev_priv)    (INTEL_DEVID(dev_priv) == 0x5906 || \
2772                                  INTEL_DEVID(dev_priv) == 0x5913 || \
2773                                  INTEL_DEVID(dev_priv) == 0x5916 || \
2774                                  INTEL_DEVID(dev_priv) == 0x5921 || \
2775                                  INTEL_DEVID(dev_priv) == 0x5926)
2776 #define IS_KBL_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x590E || \
2777                                  INTEL_DEVID(dev_priv) == 0x5915 || \
2778                                  INTEL_DEVID(dev_priv) == 0x591E)
2779 #define IS_SKL_GT3(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2780                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2781 #define IS_SKL_GT4(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2782                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0030)
2783
2784 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2785
2786 #define SKL_REVID_A0            0x0
2787 #define SKL_REVID_B0            0x1
2788 #define SKL_REVID_C0            0x2
2789 #define SKL_REVID_D0            0x3
2790 #define SKL_REVID_E0            0x4
2791 #define SKL_REVID_F0            0x5
2792 #define SKL_REVID_G0            0x6
2793 #define SKL_REVID_H0            0x7
2794
2795 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2796
2797 #define BXT_REVID_A0            0x0
2798 #define BXT_REVID_A1            0x1
2799 #define BXT_REVID_B0            0x3
2800 #define BXT_REVID_C0            0x9
2801
2802 #define IS_BXT_REVID(dev_priv, since, until) \
2803         (IS_BROXTON(dev_priv) && IS_REVID(dev_priv, since, until))
2804
2805 #define KBL_REVID_A0            0x0
2806 #define KBL_REVID_B0            0x1
2807 #define KBL_REVID_C0            0x2
2808 #define KBL_REVID_D0            0x3
2809 #define KBL_REVID_E0            0x4
2810
2811 #define IS_KBL_REVID(dev_priv, since, until) \
2812         (IS_KABYLAKE(dev_priv) && IS_REVID(dev_priv, since, until))
2813
2814 /*
2815  * The genX designation typically refers to the render engine, so render
2816  * capability related checks should use IS_GEN, while display and other checks
2817  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2818  * chips, etc.).
2819  */
2820 #define IS_GEN2(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(1)))
2821 #define IS_GEN3(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(2)))
2822 #define IS_GEN4(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(3)))
2823 #define IS_GEN5(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(4)))
2824 #define IS_GEN6(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(5)))
2825 #define IS_GEN7(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(6)))
2826 #define IS_GEN8(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(7)))
2827 #define IS_GEN9(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(8)))
2828
2829 #define ENGINE_MASK(id) BIT(id)
2830 #define RENDER_RING     ENGINE_MASK(RCS)
2831 #define BSD_RING        ENGINE_MASK(VCS)
2832 #define BLT_RING        ENGINE_MASK(BCS)
2833 #define VEBOX_RING      ENGINE_MASK(VECS)
2834 #define BSD2_RING       ENGINE_MASK(VCS2)
2835 #define ALL_ENGINES     (~0)
2836
2837 #define HAS_ENGINE(dev_priv, id) \
2838         (!!(INTEL_INFO(dev_priv)->ring_mask & ENGINE_MASK(id)))
2839
2840 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2841 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2842 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2843 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2844
2845 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2846 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2847 #define HAS_EDRAM(dev)          (!!(__I915__(dev)->edram_cap & EDRAM_ENABLED))
2848 #define HAS_WT(dev_priv)        ((IS_HASWELL(dev_priv) || \
2849                                  IS_BROADWELL(dev_priv)) && HAS_EDRAM(dev_priv))
2850 #define HWS_NEEDS_PHYSICAL(dev) (INTEL_INFO(dev)->hws_needs_physical)
2851
2852 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->has_hw_contexts)
2853 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->has_logical_ring_contexts)
2854 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2855 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2856 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2857
2858 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2859 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2860
2861 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2862 #define HAS_BROKEN_CS_TLB(dev_priv)     (IS_I830(dev_priv) || IS_845G(dev_priv))
2863
2864 /* WaRsDisableCoarsePowerGating:skl,bxt */
2865 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2866         (IS_BXT_REVID(dev_priv, 0, BXT_REVID_A1) || \
2867          IS_SKL_GT3(dev_priv) || \
2868          IS_SKL_GT4(dev_priv))
2869
2870 /*
2871  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2872  * even when in MSI mode. This results in spurious interrupt warnings if the
2873  * legacy irq no. is shared with another device. The kernel then disables that
2874  * interrupt source and so prevents the other device from working properly.
2875  */
2876 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2877 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->has_gmbus_irq)
2878
2879 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2880  * rows, which changed the alignment requirements and fence programming.
2881  */
2882 #define HAS_128_BYTE_Y_TILING(dev_priv) (!IS_GEN2(dev_priv) && \
2883                                          !(IS_I915G(dev_priv) || \
2884                                          IS_I915GM(dev_priv)))
2885 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2886 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2887
2888 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2889 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2890 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2891
2892 #define HAS_IPS(dev_priv)       (IS_HSW_ULT(dev_priv) || IS_BROADWELL(dev_priv))
2893
2894 #define HAS_DP_MST(dev) (INTEL_INFO(dev)->has_dp_mst)
2895
2896 #define HAS_DDI(dev_priv)       ((dev_priv)->info.has_ddi)
2897 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2898 #define HAS_PSR(dev)            (INTEL_INFO(dev)->has_psr)
2899 #define HAS_RC6(dev)            (INTEL_INFO(dev)->has_rc6)
2900 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->has_rc6p)
2901
2902 #define HAS_CSR(dev)    (INTEL_INFO(dev)->has_csr)
2903
2904 #define HAS_RUNTIME_PM(dev_priv) ((dev_priv)->info.has_runtime_pm)
2905 /*
2906  * For now, anything with a GuC requires uCode loading, and then supports
2907  * command submission once loaded. But these are logically independent
2908  * properties, so we have separate macros to test them.
2909  */
2910 #define HAS_GUC(dev)            (INTEL_INFO(dev)->has_guc)
2911 #define HAS_GUC_UCODE(dev)      (HAS_GUC(dev))
2912 #define HAS_GUC_SCHED(dev)      (HAS_GUC(dev))
2913
2914 #define HAS_RESOURCE_STREAMER(dev) (INTEL_INFO(dev)->has_resource_streamer)
2915
2916 #define HAS_POOLED_EU(dev)      (INTEL_INFO(dev)->has_pooled_eu)
2917
2918 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2919 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2920 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2921 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2922 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2923 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2924 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2925 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2926 #define INTEL_PCH_KBP_DEVICE_ID_TYPE            0xA200
2927 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2928 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2929 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2930
2931 #define INTEL_PCH_TYPE(dev_priv) ((dev_priv)->pch_type)
2932 #define HAS_PCH_KBP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_KBP)
2933 #define HAS_PCH_SPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_SPT)
2934 #define HAS_PCH_LPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_LPT)
2935 #define HAS_PCH_LPT_LP(dev_priv) \
2936         ((dev_priv)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2937 #define HAS_PCH_LPT_H(dev_priv) \
2938         ((dev_priv)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2939 #define HAS_PCH_CPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_CPT)
2940 #define HAS_PCH_IBX(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_IBX)
2941 #define HAS_PCH_NOP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_NOP)
2942 #define HAS_PCH_SPLIT(dev_priv) (INTEL_PCH_TYPE(dev_priv) != PCH_NONE)
2943
2944 #define HAS_GMCH_DISPLAY(dev_priv) ((dev_priv)->info.has_gmch_display)
2945
2946 #define HAS_LSPCON(dev_priv) (IS_GEN9(dev_priv))
2947
2948 /* DPF == dynamic parity feature */
2949 #define HAS_L3_DPF(dev_priv) ((dev_priv)->info.has_l3_dpf)
2950 #define NUM_L3_SLICES(dev_priv) (IS_HSW_GT3(dev_priv) ? \
2951                                  2 : HAS_L3_DPF(dev_priv))
2952
2953 #define GT_FREQUENCY_MULTIPLIER 50
2954 #define GEN9_FREQ_SCALER 3
2955
2956 #include "i915_trace.h"
2957
2958 static inline bool intel_scanout_needs_vtd_wa(struct drm_i915_private *dev_priv)
2959 {
2960 #ifdef CONFIG_INTEL_IOMMU
2961         if (INTEL_GEN(dev_priv) >= 6 && intel_iommu_gfx_mapped)
2962                 return true;
2963 #endif
2964         return false;
2965 }
2966
2967 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2968 extern int i915_resume_switcheroo(struct drm_device *dev);
2969
2970 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2971                                 int enable_ppgtt);
2972
2973 bool intel_sanitize_semaphores(struct drm_i915_private *dev_priv, int value);
2974
2975 /* i915_drv.c */
2976 void __printf(3, 4)
2977 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2978               const char *fmt, ...);
2979
2980 #define i915_report_error(dev_priv, fmt, ...)                              \
2981         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2982
2983 #ifdef CONFIG_COMPAT
2984 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2985                               unsigned long arg);
2986 #endif
2987 extern const struct dev_pm_ops i915_pm_ops;
2988
2989 extern int i915_driver_load(struct pci_dev *pdev,
2990                             const struct pci_device_id *ent);
2991 extern void i915_driver_unload(struct drm_device *dev);
2992 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2993 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2994 extern void i915_reset(struct drm_i915_private *dev_priv);
2995 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2996 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2997 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2998 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2999 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
3000 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
3001 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
3002
3003 /* intel_hotplug.c */
3004 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
3005                            u32 pin_mask, u32 long_mask);
3006 void intel_hpd_init(struct drm_i915_private *dev_priv);
3007 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
3008 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
3009 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
3010 bool intel_hpd_disable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
3011 void intel_hpd_enable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
3012
3013 /* i915_irq.c */
3014 static inline void i915_queue_hangcheck(struct drm_i915_private *dev_priv)
3015 {
3016         unsigned long delay;
3017
3018         if (unlikely(!i915.enable_hangcheck))
3019                 return;
3020
3021         /* Don't continually defer the hangcheck so that it is always run at
3022          * least once after work has been scheduled on any ring. Otherwise,
3023          * we will ignore a hung ring if a second ring is kept busy.
3024          */
3025
3026         delay = round_jiffies_up_relative(DRM_I915_HANGCHECK_JIFFIES);
3027         queue_delayed_work(system_long_wq,
3028                            &dev_priv->gpu_error.hangcheck_work, delay);
3029 }
3030
3031 __printf(3, 4)
3032 void i915_handle_error(struct drm_i915_private *dev_priv,
3033                        u32 engine_mask,
3034                        const char *fmt, ...);
3035
3036 extern void intel_irq_init(struct drm_i915_private *dev_priv);
3037 int intel_irq_install(struct drm_i915_private *dev_priv);
3038 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
3039
3040 extern void intel_uncore_sanitize(struct drm_i915_private *dev_priv);
3041 extern void intel_uncore_early_sanitize(struct drm_i915_private *dev_priv,
3042                                         bool restore_forcewake);
3043 extern void intel_uncore_init(struct drm_i915_private *dev_priv);
3044 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
3045 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
3046 extern void intel_uncore_fini(struct drm_i915_private *dev_priv);
3047 extern void intel_uncore_forcewake_reset(struct drm_i915_private *dev_priv,
3048                                          bool restore);
3049 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
3050 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
3051                                 enum forcewake_domains domains);
3052 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
3053                                 enum forcewake_domains domains);
3054 /* Like above but the caller must manage the uncore.lock itself.
3055  * Must be used with I915_READ_FW and friends.
3056  */
3057 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
3058                                         enum forcewake_domains domains);
3059 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
3060                                         enum forcewake_domains domains);
3061 u64 intel_uncore_edram_size(struct drm_i915_private *dev_priv);
3062
3063 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
3064
3065 int intel_wait_for_register(struct drm_i915_private *dev_priv,
3066                             i915_reg_t reg,
3067                             const u32 mask,
3068                             const u32 value,
3069                             const unsigned long timeout_ms);
3070 int intel_wait_for_register_fw(struct drm_i915_private *dev_priv,
3071                                i915_reg_t reg,
3072                                const u32 mask,
3073                                const u32 value,
3074                                const unsigned long timeout_ms);
3075
3076 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
3077 {
3078         return dev_priv->gvt;
3079 }
3080
3081 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
3082 {
3083         return dev_priv->vgpu.active;
3084 }
3085
3086 void
3087 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
3088                      u32 status_mask);
3089
3090 void
3091 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
3092                       u32 status_mask);
3093
3094 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
3095 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
3096 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
3097                                    uint32_t mask,
3098                                    uint32_t bits);
3099 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
3100                             uint32_t interrupt_mask,
3101                             uint32_t enabled_irq_mask);
3102 static inline void
3103 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3104 {
3105         ilk_update_display_irq(dev_priv, bits, bits);
3106 }
3107 static inline void
3108 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3109 {
3110         ilk_update_display_irq(dev_priv, bits, 0);
3111 }
3112 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
3113                          enum pipe pipe,
3114                          uint32_t interrupt_mask,
3115                          uint32_t enabled_irq_mask);
3116 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
3117                                        enum pipe pipe, uint32_t bits)
3118 {
3119         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
3120 }
3121 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
3122                                         enum pipe pipe, uint32_t bits)
3123 {
3124         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
3125 }
3126 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
3127                                   uint32_t interrupt_mask,
3128                                   uint32_t enabled_irq_mask);
3129 static inline void
3130 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3131 {
3132         ibx_display_interrupt_update(dev_priv, bits, bits);
3133 }
3134 static inline void
3135 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3136 {
3137         ibx_display_interrupt_update(dev_priv, bits, 0);
3138 }
3139
3140 /* i915_gem.c */
3141 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
3142                           struct drm_file *file_priv);
3143 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
3144                          struct drm_file *file_priv);
3145 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
3146                           struct drm_file *file_priv);
3147 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
3148                         struct drm_file *file_priv);
3149 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
3150                         struct drm_file *file_priv);
3151 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
3152                               struct drm_file *file_priv);
3153 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
3154                              struct drm_file *file_priv);
3155 int i915_gem_execbuffer(struct drm_device *dev, void *data,
3156                         struct drm_file *file_priv);
3157 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
3158                          struct drm_file *file_priv);
3159 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
3160                         struct drm_file *file_priv);
3161 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
3162                                struct drm_file *file);
3163 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
3164                                struct drm_file *file);
3165 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
3166                             struct drm_file *file_priv);
3167 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
3168                            struct drm_file *file_priv);
3169 int i915_gem_set_tiling(struct drm_device *dev, void *data,
3170                         struct drm_file *file_priv);
3171 int i915_gem_get_tiling(struct drm_device *dev, void *data,
3172                         struct drm_file *file_priv);
3173 void i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3174 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3175                            struct drm_file *file);
3176 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3177                                 struct drm_file *file_priv);
3178 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3179                         struct drm_file *file_priv);
3180 int i915_gem_load_init(struct drm_device *dev);
3181 void i915_gem_load_cleanup(struct drm_device *dev);
3182 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3183 int i915_gem_freeze(struct drm_i915_private *dev_priv);
3184 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3185
3186 void *i915_gem_object_alloc(struct drm_device *dev);
3187 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3188 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3189                          const struct drm_i915_gem_object_ops *ops);
3190 struct drm_i915_gem_object *i915_gem_object_create(struct drm_device *dev,
3191                                                    u64 size);
3192 struct drm_i915_gem_object *i915_gem_object_create_from_data(
3193                 struct drm_device *dev, const void *data, size_t size);
3194 void i915_gem_close_object(struct drm_gem_object *gem, struct drm_file *file);
3195 void i915_gem_free_object(struct drm_gem_object *obj);
3196
3197 struct i915_vma * __must_check
3198 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3199                          const struct i915_ggtt_view *view,
3200                          u64 size,
3201                          u64 alignment,
3202                          u64 flags);
3203
3204 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
3205                   u32 flags);
3206 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
3207 int __must_check i915_vma_unbind(struct i915_vma *vma);
3208 void i915_vma_close(struct i915_vma *vma);
3209 void i915_vma_destroy(struct i915_vma *vma);
3210
3211 int i915_gem_object_unbind(struct drm_i915_gem_object *obj);
3212 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3213
3214 void i915_gem_runtime_suspend(struct drm_i915_private *dev_priv);
3215
3216 static inline int __sg_page_count(const struct scatterlist *sg)
3217 {
3218         return sg->length >> PAGE_SHIFT;
3219 }
3220
3221 struct scatterlist *
3222 i915_gem_object_get_sg(struct drm_i915_gem_object *obj,
3223                        unsigned int n, unsigned int *offset);
3224
3225 struct page *
3226 i915_gem_object_get_page(struct drm_i915_gem_object *obj,
3227                          unsigned int n);
3228
3229 struct page *
3230 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj,
3231                                unsigned int n);
3232
3233 dma_addr_t
3234 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj,
3235                                 unsigned long n);
3236
3237 void __i915_gem_object_set_pages(struct drm_i915_gem_object *obj,
3238                                  struct sg_table *pages);
3239 int __i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3240
3241 static inline int __must_check
3242 i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3243 {
3244         might_lock(&obj->mm.lock);
3245
3246         if (atomic_inc_not_zero(&obj->mm.pages_pin_count))
3247                 return 0;
3248
3249         return __i915_gem_object_get_pages(obj);
3250 }
3251
3252 static inline void
3253 __i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3254 {
3255         GEM_BUG_ON(!obj->mm.pages);
3256
3257         atomic_inc(&obj->mm.pages_pin_count);
3258 }
3259
3260 static inline bool
3261 i915_gem_object_has_pinned_pages(struct drm_i915_gem_object *obj)
3262 {
3263         return atomic_read(&obj->mm.pages_pin_count);
3264 }
3265
3266 static inline void
3267 __i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3268 {
3269         GEM_BUG_ON(!i915_gem_object_has_pinned_pages(obj));
3270         GEM_BUG_ON(!obj->mm.pages);
3271
3272         atomic_dec(&obj->mm.pages_pin_count);
3273         GEM_BUG_ON(atomic_read(&obj->mm.pages_pin_count) < obj->bind_count);
3274 }
3275
3276 static inline void
3277 i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3278 {
3279         __i915_gem_object_unpin_pages(obj);
3280 }
3281
3282 void __i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
3283 void __i915_gem_object_invalidate(struct drm_i915_gem_object *obj);
3284
3285 enum i915_map_type {
3286         I915_MAP_WB = 0,
3287         I915_MAP_WC,
3288 };
3289
3290 /**
3291  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3292  * @obj - the object to map into kernel address space
3293  * @type - the type of mapping, used to select pgprot_t
3294  *
3295  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3296  * pages and then returns a contiguous mapping of the backing storage into
3297  * the kernel address space. Based on the @type of mapping, the PTE will be
3298  * set to either WriteBack or WriteCombine (via pgprot_t).
3299  *
3300  * The caller is responsible for calling i915_gem_object_unpin_map() when the
3301  * mapping is no longer required.
3302  *
3303  * Returns the pointer through which to access the mapped object, or an
3304  * ERR_PTR() on error.
3305  */
3306 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj,
3307                                            enum i915_map_type type);
3308
3309 /**
3310  * i915_gem_object_unpin_map - releases an earlier mapping
3311  * @obj - the object to unmap
3312  *
3313  * After pinning the object and mapping its pages, once you are finished
3314  * with your access, call i915_gem_object_unpin_map() to release the pin
3315  * upon the mapping. Once the pin count reaches zero, that mapping may be
3316  * removed.
3317  */
3318 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3319 {
3320         i915_gem_object_unpin_pages(obj);
3321 }
3322
3323 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3324                                     unsigned int *needs_clflush);
3325 int i915_gem_obj_prepare_shmem_write(struct drm_i915_gem_object *obj,
3326                                      unsigned int *needs_clflush);
3327 #define CLFLUSH_BEFORE 0x1
3328 #define CLFLUSH_AFTER 0x2
3329 #define CLFLUSH_FLAGS (CLFLUSH_BEFORE | CLFLUSH_AFTER)
3330
3331 static inline void
3332 i915_gem_obj_finish_shmem_access(struct drm_i915_gem_object *obj)
3333 {
3334         i915_gem_object_unpin_pages(obj);
3335 }
3336
3337 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3338 void i915_vma_move_to_active(struct i915_vma *vma,
3339                              struct drm_i915_gem_request *req,
3340                              unsigned int flags);
3341 int i915_gem_dumb_create(struct drm_file *file_priv,
3342                          struct drm_device *dev,
3343                          struct drm_mode_create_dumb *args);
3344 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3345                       uint32_t handle, uint64_t *offset);
3346 int i915_gem_mmap_gtt_version(void);
3347
3348 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3349                        struct drm_i915_gem_object *new,
3350                        unsigned frontbuffer_bits);
3351
3352 int __must_check i915_gem_set_global_seqno(struct drm_device *dev, u32 seqno);
3353
3354 struct drm_i915_gem_request *
3355 i915_gem_find_active_request(struct intel_engine_cs *engine);
3356
3357 void i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3358
3359 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3360 {
3361         return unlikely(test_bit(I915_RESET_IN_PROGRESS, &error->flags));
3362 }
3363
3364 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3365 {
3366         return unlikely(test_bit(I915_WEDGED, &error->flags));
3367 }
3368
3369 static inline bool i915_reset_in_progress_or_wedged(struct i915_gpu_error *error)
3370 {
3371         return i915_reset_in_progress(error) | i915_terminally_wedged(error);
3372 }
3373
3374 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3375 {
3376         return READ_ONCE(error->reset_count);
3377 }
3378
3379 void i915_gem_reset(struct drm_i915_private *dev_priv);
3380 void i915_gem_set_wedged(struct drm_i915_private *dev_priv);
3381 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3382 int __must_check i915_gem_init(struct drm_device *dev);
3383 int __must_check i915_gem_init_hw(struct drm_device *dev);
3384 void i915_gem_init_swizzling(struct drm_device *dev);
3385 void i915_gem_cleanup_engines(struct drm_device *dev);
3386 int __must_check i915_gem_wait_for_idle(struct drm_i915_private *dev_priv,
3387                                         unsigned int flags);
3388 int __must_check i915_gem_suspend(struct drm_device *dev);
3389 void i915_gem_resume(struct drm_device *dev);
3390 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3391 int i915_gem_object_wait(struct drm_i915_gem_object *obj,
3392                          unsigned int flags,
3393                          long timeout,
3394                          struct intel_rps_client *rps);
3395 int __must_check
3396 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3397                                   bool write);
3398 int __must_check
3399 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3400 struct i915_vma * __must_check
3401 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3402                                      u32 alignment,
3403                                      const struct i915_ggtt_view *view);
3404 void i915_gem_object_unpin_from_display_plane(struct i915_vma *vma);
3405 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3406                                 int align);
3407 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3408 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3409
3410 u64 i915_gem_get_ggtt_size(struct drm_i915_private *dev_priv, u64 size,
3411                            int tiling_mode);
3412 u64 i915_gem_get_ggtt_alignment(struct drm_i915_private *dev_priv, u64 size,
3413                                 int tiling_mode, bool fenced);
3414
3415 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3416                                     enum i915_cache_level cache_level);
3417
3418 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3419                                 struct dma_buf *dma_buf);
3420
3421 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3422                                 struct drm_gem_object *gem_obj, int flags);
3423
3424 struct i915_vma *
3425 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3426                      struct i915_address_space *vm,
3427                      const struct i915_ggtt_view *view);
3428
3429 struct i915_vma *
3430 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3431                                   struct i915_address_space *vm,
3432                                   const struct i915_ggtt_view *view);
3433
3434 static inline struct i915_hw_ppgtt *
3435 i915_vm_to_ppgtt(struct i915_address_space *vm)
3436 {
3437         return container_of(vm, struct i915_hw_ppgtt, base);
3438 }
3439
3440 static inline struct i915_vma *
3441 i915_gem_object_to_ggtt(struct drm_i915_gem_object *obj,
3442                         const struct i915_ggtt_view *view)
3443 {
3444         return i915_gem_obj_to_vma(obj, &to_i915(obj->base.dev)->ggtt.base, view);
3445 }
3446
3447 static inline unsigned long
3448 i915_gem_object_ggtt_offset(struct drm_i915_gem_object *o,
3449                             const struct i915_ggtt_view *view)
3450 {
3451         return i915_ggtt_offset(i915_gem_object_to_ggtt(o, view));
3452 }
3453
3454 /* i915_gem_fence.c */
3455 int __must_check i915_vma_get_fence(struct i915_vma *vma);
3456 int __must_check i915_vma_put_fence(struct i915_vma *vma);
3457
3458 /**
3459  * i915_vma_pin_fence - pin fencing state
3460  * @vma: vma to pin fencing for
3461  *
3462  * This pins the fencing state (whether tiled or untiled) to make sure the
3463  * vma (and its object) is ready to be used as a scanout target. Fencing
3464  * status must be synchronize first by calling i915_vma_get_fence():
3465  *
3466  * The resulting fence pin reference must be released again with
3467  * i915_vma_unpin_fence().
3468  *
3469  * Returns:
3470  *
3471  * True if the vma has a fence, false otherwise.
3472  */
3473 static inline bool
3474 i915_vma_pin_fence(struct i915_vma *vma)
3475 {
3476         lockdep_assert_held(&vma->vm->dev->struct_mutex);
3477         if (vma->fence) {
3478                 vma->fence->pin_count++;
3479                 return true;
3480         } else
3481                 return false;
3482 }
3483
3484 /**
3485  * i915_vma_unpin_fence - unpin fencing state
3486  * @vma: vma to unpin fencing for
3487  *
3488  * This releases the fence pin reference acquired through
3489  * i915_vma_pin_fence. It will handle both objects with and without an
3490  * attached fence correctly, callers do not need to distinguish this.
3491  */
3492 static inline void
3493 i915_vma_unpin_fence(struct i915_vma *vma)
3494 {
3495         lockdep_assert_held(&vma->vm->dev->struct_mutex);
3496         if (vma->fence) {
3497                 GEM_BUG_ON(vma->fence->pin_count <= 0);
3498                 vma->fence->pin_count--;
3499         }
3500 }
3501
3502 void i915_gem_restore_fences(struct drm_device *dev);
3503
3504 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3505 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj,
3506                                        struct sg_table *pages);
3507 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj,
3508                                          struct sg_table *pages);
3509
3510 /* i915_gem_context.c */
3511 int __must_check i915_gem_context_init(struct drm_device *dev);
3512 void i915_gem_context_lost(struct drm_i915_private *dev_priv);
3513 void i915_gem_context_fini(struct drm_device *dev);
3514 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3515 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3516 int i915_switch_context(struct drm_i915_gem_request *req);
3517 int i915_gem_switch_to_kernel_context(struct drm_i915_private *dev_priv);
3518 void i915_gem_context_free(struct kref *ctx_ref);
3519 struct drm_i915_gem_object *
3520 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3521 struct i915_gem_context *
3522 i915_gem_context_create_gvt(struct drm_device *dev);
3523
3524 static inline struct i915_gem_context *
3525 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3526 {
3527         struct i915_gem_context *ctx;
3528
3529         lockdep_assert_held(&file_priv->dev_priv->drm.struct_mutex);
3530
3531         ctx = idr_find(&file_priv->context_idr, id);
3532         if (!ctx)
3533                 return ERR_PTR(-ENOENT);
3534
3535         return ctx;
3536 }
3537
3538 static inline struct i915_gem_context *
3539 i915_gem_context_get(struct i915_gem_context *ctx)
3540 {
3541         kref_get(&ctx->ref);
3542         return ctx;
3543 }
3544
3545 static inline void i915_gem_context_put(struct i915_gem_context *ctx)
3546 {
3547         lockdep_assert_held(&ctx->i915->drm.struct_mutex);
3548         kref_put(&ctx->ref, i915_gem_context_free);
3549 }
3550
3551 static inline bool i915_gem_context_is_default(const struct i915_gem_context *c)
3552 {
3553         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3554 }
3555
3556 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3557                                   struct drm_file *file);
3558 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3559                                    struct drm_file *file);
3560 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3561                                     struct drm_file *file_priv);
3562 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3563                                     struct drm_file *file_priv);
3564 int i915_gem_context_reset_stats_ioctl(struct drm_device *dev, void *data,
3565                                        struct drm_file *file);
3566
3567 /* i915_gem_evict.c */
3568 int __must_check i915_gem_evict_something(struct i915_address_space *vm,
3569                                           u64 min_size, u64 alignment,
3570                                           unsigned cache_level,
3571                                           u64 start, u64 end,
3572                                           unsigned flags);
3573 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3574 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3575
3576 /* belongs in i915_gem_gtt.h */
3577 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3578 {
3579         wmb();
3580         if (INTEL_GEN(dev_priv) < 6)
3581                 intel_gtt_chipset_flush();
3582 }
3583
3584 /* i915_gem_stolen.c */
3585 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3586                                 struct drm_mm_node *node, u64 size,
3587                                 unsigned alignment);
3588 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3589                                          struct drm_mm_node *node, u64 size,
3590                                          unsigned alignment, u64 start,
3591                                          u64 end);
3592 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3593                                  struct drm_mm_node *node);
3594 int i915_gem_init_stolen(struct drm_device *dev);
3595 void i915_gem_cleanup_stolen(struct drm_device *dev);
3596 struct drm_i915_gem_object *
3597 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3598 struct drm_i915_gem_object *
3599 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3600                                                u32 stolen_offset,
3601                                                u32 gtt_offset,
3602                                                u32 size);
3603
3604 /* i915_gem_internal.c */
3605 struct drm_i915_gem_object *
3606 i915_gem_object_create_internal(struct drm_i915_private *dev_priv,
3607                                 unsigned int size);
3608
3609 /* i915_gem_shrinker.c */
3610 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3611                               unsigned long target,
3612                               unsigned flags);
3613 #define I915_SHRINK_PURGEABLE 0x1
3614 #define I915_SHRINK_UNBOUND 0x2
3615 #define I915_SHRINK_BOUND 0x4
3616 #define I915_SHRINK_ACTIVE 0x8
3617 #define I915_SHRINK_VMAPS 0x10
3618 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3619 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3620 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3621
3622
3623 /* i915_gem_tiling.c */
3624 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3625 {
3626         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3627
3628         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3629                 i915_gem_object_is_tiled(obj);
3630 }
3631
3632 /* i915_debugfs.c */
3633 #ifdef CONFIG_DEBUG_FS
3634 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3635 void i915_debugfs_unregister(struct drm_i915_private *dev_priv);
3636 int i915_debugfs_connector_add(struct drm_connector *connector);
3637 void intel_display_crc_init(struct drm_i915_private *dev_priv);
3638 #else
3639 static inline int i915_debugfs_register(struct drm_i915_private *dev_priv) {return 0;}
3640 static inline void i915_debugfs_unregister(struct drm_i915_private *dev_priv) {}
3641 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3642 { return 0; }
3643 static inline void intel_display_crc_init(struct drm_i915_private *dev_priv) {}
3644 #endif
3645
3646 /* i915_gpu_error.c */
3647 #if IS_ENABLED(CONFIG_DRM_I915_CAPTURE_ERROR)
3648
3649 __printf(2, 3)
3650 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3651 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3652                             const struct i915_error_state_file_priv *error);
3653 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3654                               struct drm_i915_private *i915,
3655                               size_t count, loff_t pos);
3656 static inline void i915_error_state_buf_release(
3657         struct drm_i915_error_state_buf *eb)
3658 {
3659         kfree(eb->buf);
3660 }
3661 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3662                               u32 engine_mask,
3663                               const char *error_msg);
3664 void i915_error_state_get(struct drm_device *dev,
3665                           struct i915_error_state_file_priv *error_priv);
3666 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3667 void i915_destroy_error_state(struct drm_device *dev);
3668
3669 #else
3670
3671 static inline void i915_capture_error_state(struct drm_i915_private *dev_priv,
3672                                             u32 engine_mask,
3673                                             const char *error_msg)
3674 {
3675 }
3676
3677 static inline void i915_destroy_error_state(struct drm_device *dev)
3678 {
3679 }
3680
3681 #endif
3682
3683 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3684
3685 /* i915_cmd_parser.c */
3686 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3687 void intel_engine_init_cmd_parser(struct intel_engine_cs *engine);
3688 void intel_engine_cleanup_cmd_parser(struct intel_engine_cs *engine);
3689 bool intel_engine_needs_cmd_parser(struct intel_engine_cs *engine);
3690 int intel_engine_cmd_parser(struct intel_engine_cs *engine,
3691                             struct drm_i915_gem_object *batch_obj,
3692                             struct drm_i915_gem_object *shadow_batch_obj,
3693                             u32 batch_start_offset,
3694                             u32 batch_len,
3695                             bool is_master);
3696
3697 /* i915_suspend.c */
3698 extern int i915_save_state(struct drm_device *dev);
3699 extern int i915_restore_state(struct drm_device *dev);
3700
3701 /* i915_sysfs.c */
3702 void i915_setup_sysfs(struct drm_i915_private *dev_priv);
3703 void i915_teardown_sysfs(struct drm_i915_private *dev_priv);
3704
3705 /* intel_i2c.c */
3706 extern int intel_setup_gmbus(struct drm_device *dev);
3707 extern void intel_teardown_gmbus(struct drm_device *dev);
3708 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3709                                      unsigned int pin);
3710
3711 extern struct i2c_adapter *
3712 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3713 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3714 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3715 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3716 {
3717         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3718 }
3719 extern void intel_i2c_reset(struct drm_device *dev);
3720
3721 /* intel_bios.c */
3722 int intel_bios_init(struct drm_i915_private *dev_priv);
3723 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3724 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3725 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3726 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3727 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3728 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3729 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3730 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3731                                      enum port port);
3732 bool intel_bios_is_lspcon_present(struct drm_i915_private *dev_priv,
3733                                 enum port port);
3734
3735
3736 /* intel_opregion.c */
3737 #ifdef CONFIG_ACPI
3738 extern int intel_opregion_setup(struct drm_i915_private *dev_priv);
3739 extern void intel_opregion_register(struct drm_i915_private *dev_priv);
3740 extern void intel_opregion_unregister(struct drm_i915_private *dev_priv);
3741 extern void intel_opregion_asle_intr(struct drm_i915_private *dev_priv);
3742 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3743                                          bool enable);
3744 extern int intel_opregion_notify_adapter(struct drm_i915_private *dev_priv,
3745                                          pci_power_t state);
3746 extern int intel_opregion_get_panel_type(struct drm_i915_private *dev_priv);
3747 #else
3748 static inline int intel_opregion_setup(struct drm_i915_private *dev) { return 0; }
3749 static inline void intel_opregion_register(struct drm_i915_private *dev_priv) { }
3750 static inline void intel_opregion_unregister(struct drm_i915_private *dev_priv) { }
3751 static inline void intel_opregion_asle_intr(struct drm_i915_private *dev_priv)
3752 {
3753 }
3754 static inline int
3755 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3756 {
3757         return 0;
3758 }
3759 static inline int
3760 intel_opregion_notify_adapter(struct drm_i915_private *dev, pci_power_t state)
3761 {
3762         return 0;
3763 }
3764 static inline int intel_opregion_get_panel_type(struct drm_i915_private *dev)
3765 {
3766         return -ENODEV;
3767 }
3768 #endif
3769
3770 /* intel_acpi.c */
3771 #ifdef CONFIG_ACPI
3772 extern void intel_register_dsm_handler(void);
3773 extern void intel_unregister_dsm_handler(void);
3774 #else
3775 static inline void intel_register_dsm_handler(void) { return; }
3776 static inline void intel_unregister_dsm_handler(void) { return; }
3777 #endif /* CONFIG_ACPI */
3778
3779 /* intel_device_info.c */
3780 static inline struct intel_device_info *
3781 mkwrite_device_info(struct drm_i915_private *dev_priv)
3782 {
3783         return (struct intel_device_info *)&dev_priv->info;
3784 }
3785
3786 void intel_device_info_runtime_init(struct drm_i915_private *dev_priv);
3787 void intel_device_info_dump(struct drm_i915_private *dev_priv);
3788
3789 /* modesetting */
3790 extern void intel_modeset_init_hw(struct drm_device *dev);
3791 extern void intel_modeset_init(struct drm_device *dev);
3792 extern void intel_modeset_gem_init(struct drm_device *dev);
3793 extern void intel_modeset_cleanup(struct drm_device *dev);
3794 extern int intel_connector_register(struct drm_connector *);
3795 extern void intel_connector_unregister(struct drm_connector *);
3796 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3797 extern void intel_display_resume(struct drm_device *dev);
3798 extern void i915_redisable_vga(struct drm_device *dev);
3799 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3800 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3801 extern void intel_init_pch_refclk(struct drm_device *dev);
3802 extern void intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3803 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3804                                   bool enable);
3805
3806 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3807                         struct drm_file *file);
3808
3809 /* overlay */
3810 extern struct intel_overlay_error_state *
3811 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3812 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3813                                             struct intel_overlay_error_state *error);
3814
3815 extern struct intel_display_error_state *
3816 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3817 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3818                                             struct drm_device *dev,
3819                                             struct intel_display_error_state *error);
3820
3821 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3822 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3823
3824 /* intel_sideband.c */
3825 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3826 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3827 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3828 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3829 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3830 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3831 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3832 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3833 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3834 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3835 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3836 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3837 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3838 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3839                    enum intel_sbi_destination destination);
3840 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3841                      enum intel_sbi_destination destination);
3842 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3843 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3844
3845 /* intel_dpio_phy.c */
3846 void bxt_port_to_phy_channel(enum port port,
3847                              enum dpio_phy *phy, enum dpio_channel *ch);
3848 void bxt_ddi_phy_set_signal_level(struct drm_i915_private *dev_priv,
3849                                   enum port port, u32 margin, u32 scale,
3850                                   u32 enable, u32 deemphasis);
3851 void bxt_ddi_phy_init(struct drm_i915_private *dev_priv, enum dpio_phy phy);
3852 void bxt_ddi_phy_uninit(struct drm_i915_private *dev_priv, enum dpio_phy phy);
3853 bool bxt_ddi_phy_is_enabled(struct drm_i915_private *dev_priv,
3854                             enum dpio_phy phy);
3855 bool bxt_ddi_phy_verify_state(struct drm_i915_private *dev_priv,
3856                               enum dpio_phy phy);
3857 uint8_t bxt_ddi_phy_calc_lane_lat_optim_mask(struct intel_encoder *encoder,
3858                                              uint8_t lane_count);
3859 void bxt_ddi_phy_set_lane_optim_mask(struct intel_encoder *encoder,
3860                                      uint8_t lane_lat_optim_mask);
3861 uint8_t bxt_ddi_phy_get_lane_lat_optim_mask(struct intel_encoder *encoder);
3862
3863 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3864                               u32 deemph_reg_value, u32 margin_reg_value,
3865                               bool uniq_trans_scale);
3866 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3867                               bool reset);
3868 void chv_phy_pre_pll_enable(struct intel_encoder *encoder);
3869 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3870 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3871 void chv_phy_post_pll_disable(struct intel_encoder *encoder);
3872
3873 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3874                               u32 demph_reg_value, u32 preemph_reg_value,
3875                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3876 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder);
3877 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3878 void vlv_phy_reset_lanes(struct intel_encoder *encoder);
3879
3880 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3881 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3882
3883 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3884 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3885
3886 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3887 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3888 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3889 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3890
3891 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3892 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3893 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3894 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3895
3896 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3897  * will be implemented using 2 32-bit writes in an arbitrary order with
3898  * an arbitrary delay between them. This can cause the hardware to
3899  * act upon the intermediate value, possibly leading to corruption and
3900  * machine death. For this reason we do not support I915_WRITE64, or
3901  * dev_priv->uncore.funcs.mmio_writeq.
3902  *
3903  * When reading a 64-bit value as two 32-bit values, the delay may cause
3904  * the two reads to mismatch, e.g. a timestamp overflowing. Also note that
3905  * occasionally a 64-bit register does not actualy support a full readq
3906  * and must be read using two 32-bit reads.
3907  *
3908  * You have been warned.
3909  */
3910 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3911
3912 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3913         u32 upper, lower, old_upper, loop = 0;                          \
3914         upper = I915_READ(upper_reg);                                   \
3915         do {                                                            \
3916                 old_upper = upper;                                      \
3917                 lower = I915_READ(lower_reg);                           \
3918                 upper = I915_READ(upper_reg);                           \
3919         } while (upper != old_upper && loop++ < 2);                     \
3920         (u64)upper << 32 | lower; })
3921
3922 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3923 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3924
3925 #define __raw_read(x, s) \
3926 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3927                                              i915_reg_t reg) \
3928 { \
3929         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3930 }
3931
3932 #define __raw_write(x, s) \
3933 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3934                                        i915_reg_t reg, uint##x##_t val) \
3935 { \
3936         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3937 }
3938 __raw_read(8, b)
3939 __raw_read(16, w)
3940 __raw_read(32, l)
3941 __raw_read(64, q)
3942
3943 __raw_write(8, b)
3944 __raw_write(16, w)
3945 __raw_write(32, l)
3946 __raw_write(64, q)
3947
3948 #undef __raw_read
3949 #undef __raw_write
3950
3951 /* These are untraced mmio-accessors that are only valid to be used inside
3952  * critical sections, such as inside IRQ handlers, where forcewake is explicitly
3953  * controlled.
3954  *
3955  * Think twice, and think again, before using these.
3956  *
3957  * As an example, these accessors can possibly be used between:
3958  *
3959  * spin_lock_irq(&dev_priv->uncore.lock);
3960  * intel_uncore_forcewake_get__locked();
3961  *
3962  * and
3963  *
3964  * intel_uncore_forcewake_put__locked();
3965  * spin_unlock_irq(&dev_priv->uncore.lock);
3966  *
3967  *
3968  * Note: some registers may not need forcewake held, so
3969  * intel_uncore_forcewake_{get,put} can be omitted, see
3970  * intel_uncore_forcewake_for_reg().
3971  *
3972  * Certain architectures will die if the same cacheline is concurrently accessed
3973  * by different clients (e.g. on Ivybridge). Access to registers should
3974  * therefore generally be serialised, by either the dev_priv->uncore.lock or
3975  * a more localised lock guarding all access to that bank of registers.
3976  */
3977 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3978 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3979 #define I915_WRITE64_FW(reg__, val__) __raw_i915_write64(dev_priv, (reg__), (val__))
3980 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3981
3982 /* "Broadcast RGB" property */
3983 #define INTEL_BROADCAST_RGB_AUTO 0
3984 #define INTEL_BROADCAST_RGB_FULL 1
3985 #define INTEL_BROADCAST_RGB_LIMITED 2
3986
3987 static inline i915_reg_t i915_vgacntrl_reg(struct drm_i915_private *dev_priv)
3988 {
3989         if (IS_VALLEYVIEW(dev_priv) || IS_CHERRYVIEW(dev_priv))
3990                 return VLV_VGACNTRL;
3991         else if (INTEL_GEN(dev_priv) >= 5)
3992                 return CPU_VGACNTRL;
3993         else
3994                 return VGACNTRL;
3995 }
3996
3997 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3998 {
3999         unsigned long j = msecs_to_jiffies(m);
4000
4001         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
4002 }
4003
4004 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
4005 {
4006         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
4007 }
4008
4009 static inline unsigned long
4010 timespec_to_jiffies_timeout(const struct timespec *value)
4011 {
4012         unsigned long j = timespec_to_jiffies(value);
4013
4014         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
4015 }
4016
4017 /*
4018  * If you need to wait X milliseconds between events A and B, but event B
4019  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
4020  * when event A happened, then just before event B you call this function and
4021  * pass the timestamp as the first argument, and X as the second argument.
4022  */
4023 static inline void
4024 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
4025 {
4026         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
4027
4028         /*
4029          * Don't re-read the value of "jiffies" every time since it may change
4030          * behind our back and break the math.
4031          */
4032         tmp_jiffies = jiffies;
4033         target_jiffies = timestamp_jiffies +
4034                          msecs_to_jiffies_timeout(to_wait_ms);
4035
4036         if (time_after(target_jiffies, tmp_jiffies)) {
4037                 remaining_jiffies = target_jiffies - tmp_jiffies;
4038                 while (remaining_jiffies)
4039                         remaining_jiffies =
4040                             schedule_timeout_uninterruptible(remaining_jiffies);
4041         }
4042 }
4043
4044 static inline bool
4045 __i915_request_irq_complete(struct drm_i915_gem_request *req)
4046 {
4047         struct intel_engine_cs *engine = req->engine;
4048
4049         /* Before we do the heavier coherent read of the seqno,
4050          * check the value (hopefully) in the CPU cacheline.
4051          */
4052         if (__i915_gem_request_completed(req))
4053                 return true;
4054
4055         /* Ensure our read of the seqno is coherent so that we
4056          * do not "miss an interrupt" (i.e. if this is the last
4057          * request and the seqno write from the GPU is not visible
4058          * by the time the interrupt fires, we will see that the
4059          * request is incomplete and go back to sleep awaiting
4060          * another interrupt that will never come.)
4061          *
4062          * Strictly, we only need to do this once after an interrupt,
4063          * but it is easier and safer to do it every time the waiter
4064          * is woken.
4065          */
4066         if (engine->irq_seqno_barrier &&
4067             rcu_access_pointer(engine->breadcrumbs.irq_seqno_bh) == current &&
4068             cmpxchg_relaxed(&engine->breadcrumbs.irq_posted, 1, 0)) {
4069                 struct task_struct *tsk;
4070
4071                 /* The ordering of irq_posted versus applying the barrier
4072                  * is crucial. The clearing of the current irq_posted must
4073                  * be visible before we perform the barrier operation,
4074                  * such that if a subsequent interrupt arrives, irq_posted
4075                  * is reasserted and our task rewoken (which causes us to
4076                  * do another __i915_request_irq_complete() immediately
4077                  * and reapply the barrier). Conversely, if the clear
4078                  * occurs after the barrier, then an interrupt that arrived
4079                  * whilst we waited on the barrier would not trigger a
4080                  * barrier on the next pass, and the read may not see the
4081                  * seqno update.
4082                  */
4083                 engine->irq_seqno_barrier(engine);
4084
4085                 /* If we consume the irq, but we are no longer the bottom-half,
4086                  * the real bottom-half may not have serialised their own
4087                  * seqno check with the irq-barrier (i.e. may have inspected
4088                  * the seqno before we believe it coherent since they see
4089                  * irq_posted == false but we are still running).
4090                  */
4091                 rcu_read_lock();
4092                 tsk = rcu_dereference(engine->breadcrumbs.irq_seqno_bh);
4093                 if (tsk && tsk != current)
4094                         /* Note that if the bottom-half is changed as we
4095                          * are sending the wake-up, the new bottom-half will
4096                          * be woken by whomever made the change. We only have
4097                          * to worry about when we steal the irq-posted for
4098                          * ourself.
4099                          */
4100                         wake_up_process(tsk);
4101                 rcu_read_unlock();
4102
4103                 if (__i915_gem_request_completed(req))
4104                         return true;
4105         }
4106
4107         return false;
4108 }
4109
4110 void i915_memcpy_init_early(struct drm_i915_private *dev_priv);
4111 bool i915_memcpy_from_wc(void *dst, const void *src, unsigned long len);
4112
4113 /* i915_mm.c */
4114 int remap_io_mapping(struct vm_area_struct *vma,
4115                      unsigned long addr, unsigned long pfn, unsigned long size,
4116                      struct io_mapping *iomap);
4117
4118 #define ptr_mask_bits(ptr) ({                                           \
4119         unsigned long __v = (unsigned long)(ptr);                       \
4120         (typeof(ptr))(__v & PAGE_MASK);                                 \
4121 })
4122
4123 #define ptr_unpack_bits(ptr, bits) ({                                   \
4124         unsigned long __v = (unsigned long)(ptr);                       \
4125         (bits) = __v & ~PAGE_MASK;                                      \
4126         (typeof(ptr))(__v & PAGE_MASK);                                 \
4127 })
4128
4129 #define ptr_pack_bits(ptr, bits)                                        \
4130         ((typeof(ptr))((unsigned long)(ptr) | (bits)))
4131
4132 #define fetch_and_zero(ptr) ({                                          \
4133         typeof(*ptr) __T = *(ptr);                                      \
4134         *(ptr) = (typeof(*ptr))0;                                       \
4135         __T;                                                            \
4136 })
4137
4138 #endif