]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/i915_drv.h
drm/i915: fix build errors when ACPI is not enabled
[karo-tx-linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hashtable.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/pm_qos.h>
44 #include <linux/shmem_fs.h>
45
46 #include <drm/drmP.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <drm/drm_auth.h>
51
52 #include "i915_params.h"
53 #include "i915_reg.h"
54
55 #include "intel_bios.h"
56 #include "intel_dpll_mgr.h"
57 #include "intel_guc.h"
58 #include "intel_lrc.h"
59 #include "intel_ringbuffer.h"
60
61 #include "i915_gem.h"
62 #include "i915_gem_gtt.h"
63 #include "i915_gem_render_state.h"
64
65 #include "intel_gvt.h"
66
67 /* General customization:
68  */
69
70 #define DRIVER_NAME             "i915"
71 #define DRIVER_DESC             "Intel Graphics"
72 #define DRIVER_DATE             "20160620"
73
74 #undef WARN_ON
75 /* Many gcc seem to no see through this and fall over :( */
76 #if 0
77 #define WARN_ON(x) ({ \
78         bool __i915_warn_cond = (x); \
79         if (__builtin_constant_p(__i915_warn_cond)) \
80                 BUILD_BUG_ON(__i915_warn_cond); \
81         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
82 #else
83 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
84 #endif
85
86 #undef WARN_ON_ONCE
87 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
88
89 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
90                              (long) (x), __func__);
91
92 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
93  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
94  * which may not necessarily be a user visible problem.  This will either
95  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
96  * enable distros and users to tailor their preferred amount of i915 abrt
97  * spam.
98  */
99 #define I915_STATE_WARN(condition, format...) ({                        \
100         int __ret_warn_on = !!(condition);                              \
101         if (unlikely(__ret_warn_on))                                    \
102                 if (!WARN(i915.verbose_state_checks, format))           \
103                         DRM_ERROR(format);                              \
104         unlikely(__ret_warn_on);                                        \
105 })
106
107 #define I915_STATE_WARN_ON(x)                                           \
108         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
109
110 bool __i915_inject_load_failure(const char *func, int line);
111 #define i915_inject_load_failure() \
112         __i915_inject_load_failure(__func__, __LINE__)
113
114 static inline const char *yesno(bool v)
115 {
116         return v ? "yes" : "no";
117 }
118
119 static inline const char *onoff(bool v)
120 {
121         return v ? "on" : "off";
122 }
123
124 enum pipe {
125         INVALID_PIPE = -1,
126         PIPE_A = 0,
127         PIPE_B,
128         PIPE_C,
129         _PIPE_EDP,
130         I915_MAX_PIPES = _PIPE_EDP
131 };
132 #define pipe_name(p) ((p) + 'A')
133
134 enum transcoder {
135         TRANSCODER_A = 0,
136         TRANSCODER_B,
137         TRANSCODER_C,
138         TRANSCODER_EDP,
139         TRANSCODER_DSI_A,
140         TRANSCODER_DSI_C,
141         I915_MAX_TRANSCODERS
142 };
143
144 static inline const char *transcoder_name(enum transcoder transcoder)
145 {
146         switch (transcoder) {
147         case TRANSCODER_A:
148                 return "A";
149         case TRANSCODER_B:
150                 return "B";
151         case TRANSCODER_C:
152                 return "C";
153         case TRANSCODER_EDP:
154                 return "EDP";
155         case TRANSCODER_DSI_A:
156                 return "DSI A";
157         case TRANSCODER_DSI_C:
158                 return "DSI C";
159         default:
160                 return "<invalid>";
161         }
162 }
163
164 static inline bool transcoder_is_dsi(enum transcoder transcoder)
165 {
166         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
167 }
168
169 /*
170  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
171  * number of planes per CRTC.  Not all platforms really have this many planes,
172  * which means some arrays of size I915_MAX_PLANES may have unused entries
173  * between the topmost sprite plane and the cursor plane.
174  */
175 enum plane {
176         PLANE_A = 0,
177         PLANE_B,
178         PLANE_C,
179         PLANE_CURSOR,
180         I915_MAX_PLANES,
181 };
182 #define plane_name(p) ((p) + 'A')
183
184 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
185
186 enum port {
187         PORT_A = 0,
188         PORT_B,
189         PORT_C,
190         PORT_D,
191         PORT_E,
192         I915_MAX_PORTS
193 };
194 #define port_name(p) ((p) + 'A')
195
196 #define I915_NUM_PHYS_VLV 2
197
198 enum dpio_channel {
199         DPIO_CH0,
200         DPIO_CH1
201 };
202
203 enum dpio_phy {
204         DPIO_PHY0,
205         DPIO_PHY1
206 };
207
208 enum intel_display_power_domain {
209         POWER_DOMAIN_PIPE_A,
210         POWER_DOMAIN_PIPE_B,
211         POWER_DOMAIN_PIPE_C,
212         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
213         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
214         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
215         POWER_DOMAIN_TRANSCODER_A,
216         POWER_DOMAIN_TRANSCODER_B,
217         POWER_DOMAIN_TRANSCODER_C,
218         POWER_DOMAIN_TRANSCODER_EDP,
219         POWER_DOMAIN_TRANSCODER_DSI_A,
220         POWER_DOMAIN_TRANSCODER_DSI_C,
221         POWER_DOMAIN_PORT_DDI_A_LANES,
222         POWER_DOMAIN_PORT_DDI_B_LANES,
223         POWER_DOMAIN_PORT_DDI_C_LANES,
224         POWER_DOMAIN_PORT_DDI_D_LANES,
225         POWER_DOMAIN_PORT_DDI_E_LANES,
226         POWER_DOMAIN_PORT_DSI,
227         POWER_DOMAIN_PORT_CRT,
228         POWER_DOMAIN_PORT_OTHER,
229         POWER_DOMAIN_VGA,
230         POWER_DOMAIN_AUDIO,
231         POWER_DOMAIN_PLLS,
232         POWER_DOMAIN_AUX_A,
233         POWER_DOMAIN_AUX_B,
234         POWER_DOMAIN_AUX_C,
235         POWER_DOMAIN_AUX_D,
236         POWER_DOMAIN_GMBUS,
237         POWER_DOMAIN_MODESET,
238         POWER_DOMAIN_INIT,
239
240         POWER_DOMAIN_NUM,
241 };
242
243 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
244 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
245                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
246 #define POWER_DOMAIN_TRANSCODER(tran) \
247         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
248          (tran) + POWER_DOMAIN_TRANSCODER_A)
249
250 enum hpd_pin {
251         HPD_NONE = 0,
252         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
253         HPD_CRT,
254         HPD_SDVO_B,
255         HPD_SDVO_C,
256         HPD_PORT_A,
257         HPD_PORT_B,
258         HPD_PORT_C,
259         HPD_PORT_D,
260         HPD_PORT_E,
261         HPD_NUM_PINS
262 };
263
264 #define for_each_hpd_pin(__pin) \
265         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
266
267 struct i915_hotplug {
268         struct work_struct hotplug_work;
269
270         struct {
271                 unsigned long last_jiffies;
272                 int count;
273                 enum {
274                         HPD_ENABLED = 0,
275                         HPD_DISABLED = 1,
276                         HPD_MARK_DISABLED = 2
277                 } state;
278         } stats[HPD_NUM_PINS];
279         u32 event_bits;
280         struct delayed_work reenable_work;
281
282         struct intel_digital_port *irq_port[I915_MAX_PORTS];
283         u32 long_port_mask;
284         u32 short_port_mask;
285         struct work_struct dig_port_work;
286
287         /*
288          * if we get a HPD irq from DP and a HPD irq from non-DP
289          * the non-DP HPD could block the workqueue on a mode config
290          * mutex getting, that userspace may have taken. However
291          * userspace is waiting on the DP workqueue to run which is
292          * blocked behind the non-DP one.
293          */
294         struct workqueue_struct *dp_wq;
295 };
296
297 #define I915_GEM_GPU_DOMAINS \
298         (I915_GEM_DOMAIN_RENDER | \
299          I915_GEM_DOMAIN_SAMPLER | \
300          I915_GEM_DOMAIN_COMMAND | \
301          I915_GEM_DOMAIN_INSTRUCTION | \
302          I915_GEM_DOMAIN_VERTEX)
303
304 #define for_each_pipe(__dev_priv, __p) \
305         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
306 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
307         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
308                 for_each_if ((__mask) & (1 << (__p)))
309 #define for_each_plane(__dev_priv, __pipe, __p)                         \
310         for ((__p) = 0;                                                 \
311              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
312              (__p)++)
313 #define for_each_sprite(__dev_priv, __p, __s)                           \
314         for ((__s) = 0;                                                 \
315              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
316              (__s)++)
317
318 #define for_each_port_masked(__port, __ports_mask) \
319         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
320                 for_each_if ((__ports_mask) & (1 << (__port)))
321
322 #define for_each_crtc(dev, crtc) \
323         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
324
325 #define for_each_intel_plane(dev, intel_plane) \
326         list_for_each_entry(intel_plane,                        \
327                             &dev->mode_config.plane_list,       \
328                             base.head)
329
330 #define for_each_intel_plane_mask(dev, intel_plane, plane_mask)         \
331         list_for_each_entry(intel_plane, &dev->mode_config.plane_list,  \
332                             base.head)                                  \
333                 for_each_if ((plane_mask) &                             \
334                              (1 << drm_plane_index(&intel_plane->base)))
335
336 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
337         list_for_each_entry(intel_plane,                                \
338                             &(dev)->mode_config.plane_list,             \
339                             base.head)                                  \
340                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
341
342 #define for_each_intel_crtc(dev, intel_crtc) \
343         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
344
345 #define for_each_intel_crtc_mask(dev, intel_crtc, crtc_mask) \
346         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head) \
347                 for_each_if ((crtc_mask) & (1 << drm_crtc_index(&intel_crtc->base)))
348
349 #define for_each_intel_encoder(dev, intel_encoder)              \
350         list_for_each_entry(intel_encoder,                      \
351                             &(dev)->mode_config.encoder_list,   \
352                             base.head)
353
354 #define for_each_intel_connector(dev, intel_connector)          \
355         list_for_each_entry(intel_connector,                    \
356                             &dev->mode_config.connector_list,   \
357                             base.head)
358
359 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
360         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
361                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
362
363 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
364         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
365                 for_each_if ((intel_connector)->base.encoder == (__encoder))
366
367 #define for_each_power_domain(domain, mask)                             \
368         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
369                 for_each_if ((1 << (domain)) & (mask))
370
371 struct drm_i915_private;
372 struct i915_mm_struct;
373 struct i915_mmu_object;
374
375 struct drm_i915_file_private {
376         struct drm_i915_private *dev_priv;
377         struct drm_file *file;
378
379         struct {
380                 spinlock_t lock;
381                 struct list_head request_list;
382 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
383  * chosen to prevent the CPU getting more than a frame ahead of the GPU
384  * (when using lax throttling for the frontbuffer). We also use it to
385  * offer free GPU waitboosts for severely congested workloads.
386  */
387 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
388         } mm;
389         struct idr context_idr;
390
391         struct intel_rps_client {
392                 struct list_head link;
393                 unsigned boosts;
394         } rps;
395
396         unsigned int bsd_ring;
397 };
398
399 /* Used by dp and fdi links */
400 struct intel_link_m_n {
401         uint32_t        tu;
402         uint32_t        gmch_m;
403         uint32_t        gmch_n;
404         uint32_t        link_m;
405         uint32_t        link_n;
406 };
407
408 void intel_link_compute_m_n(int bpp, int nlanes,
409                             int pixel_clock, int link_clock,
410                             struct intel_link_m_n *m_n);
411
412 /* Interface history:
413  *
414  * 1.1: Original.
415  * 1.2: Add Power Management
416  * 1.3: Add vblank support
417  * 1.4: Fix cmdbuffer path, add heap destroy
418  * 1.5: Add vblank pipe configuration
419  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
420  *      - Support vertical blank on secondary display pipe
421  */
422 #define DRIVER_MAJOR            1
423 #define DRIVER_MINOR            6
424 #define DRIVER_PATCHLEVEL       0
425
426 #define WATCH_LISTS     0
427
428 struct opregion_header;
429 struct opregion_acpi;
430 struct opregion_swsci;
431 struct opregion_asle;
432
433 struct intel_opregion {
434         struct opregion_header *header;
435         struct opregion_acpi *acpi;
436         struct opregion_swsci *swsci;
437         u32 swsci_gbda_sub_functions;
438         u32 swsci_sbcb_sub_functions;
439         struct opregion_asle *asle;
440         void *rvda;
441         const void *vbt;
442         u32 vbt_size;
443         u32 *lid_state;
444         struct work_struct asle_work;
445 };
446 #define OPREGION_SIZE            (8*1024)
447
448 struct intel_overlay;
449 struct intel_overlay_error_state;
450
451 #define I915_FENCE_REG_NONE -1
452 #define I915_MAX_NUM_FENCES 32
453 /* 32 fences + sign bit for FENCE_REG_NONE */
454 #define I915_MAX_NUM_FENCE_BITS 6
455
456 struct drm_i915_fence_reg {
457         struct list_head lru_list;
458         struct drm_i915_gem_object *obj;
459         int pin_count;
460 };
461
462 struct sdvo_device_mapping {
463         u8 initialized;
464         u8 dvo_port;
465         u8 slave_addr;
466         u8 dvo_wiring;
467         u8 i2c_pin;
468         u8 ddc_pin;
469 };
470
471 struct intel_display_error_state;
472
473 struct drm_i915_error_state {
474         struct kref ref;
475         struct timeval time;
476
477         char error_msg[128];
478         int iommu;
479         u32 reset_count;
480         u32 suspend_count;
481
482         /* Generic register state */
483         u32 eir;
484         u32 pgtbl_er;
485         u32 ier;
486         u32 gtier[4];
487         u32 ccid;
488         u32 derrmr;
489         u32 forcewake;
490         u32 error; /* gen6+ */
491         u32 err_int; /* gen7 */
492         u32 fault_data0; /* gen8, gen9 */
493         u32 fault_data1; /* gen8, gen9 */
494         u32 done_reg;
495         u32 gac_eco;
496         u32 gam_ecochk;
497         u32 gab_ctl;
498         u32 gfx_mode;
499         u32 extra_instdone[I915_NUM_INSTDONE_REG];
500         u64 fence[I915_MAX_NUM_FENCES];
501         struct intel_overlay_error_state *overlay;
502         struct intel_display_error_state *display;
503         struct drm_i915_error_object *semaphore_obj;
504
505         struct drm_i915_error_ring {
506                 bool valid;
507                 /* Software tracked state */
508                 bool waiting;
509                 int hangcheck_score;
510                 enum intel_ring_hangcheck_action hangcheck_action;
511                 int num_requests;
512
513                 /* our own tracking of ring head and tail */
514                 u32 cpu_ring_head;
515                 u32 cpu_ring_tail;
516
517                 u32 last_seqno;
518                 u32 semaphore_seqno[I915_NUM_ENGINES - 1];
519
520                 /* Register state */
521                 u32 start;
522                 u32 tail;
523                 u32 head;
524                 u32 ctl;
525                 u32 hws;
526                 u32 ipeir;
527                 u32 ipehr;
528                 u32 instdone;
529                 u32 bbstate;
530                 u32 instpm;
531                 u32 instps;
532                 u32 seqno;
533                 u64 bbaddr;
534                 u64 acthd;
535                 u32 fault_reg;
536                 u64 faddr;
537                 u32 rc_psmi; /* sleep state */
538                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
539
540                 struct drm_i915_error_object {
541                         int page_count;
542                         u64 gtt_offset;
543                         u32 *pages[0];
544                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
545
546                 struct drm_i915_error_object *wa_ctx;
547
548                 struct drm_i915_error_request {
549                         long jiffies;
550                         u32 seqno;
551                         u32 tail;
552                 } *requests;
553
554                 struct {
555                         u32 gfx_mode;
556                         union {
557                                 u64 pdp[4];
558                                 u32 pp_dir_base;
559                         };
560                 } vm_info;
561
562                 pid_t pid;
563                 char comm[TASK_COMM_LEN];
564         } ring[I915_NUM_ENGINES];
565
566         struct drm_i915_error_buffer {
567                 u32 size;
568                 u32 name;
569                 u32 rseqno[I915_NUM_ENGINES], wseqno;
570                 u64 gtt_offset;
571                 u32 read_domains;
572                 u32 write_domain;
573                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
574                 s32 pinned:2;
575                 u32 tiling:2;
576                 u32 dirty:1;
577                 u32 purgeable:1;
578                 u32 userptr:1;
579                 s32 ring:4;
580                 u32 cache_level:3;
581         } **active_bo, **pinned_bo;
582
583         u32 *active_bo_count, *pinned_bo_count;
584         u32 vm_count;
585 };
586
587 struct intel_connector;
588 struct intel_encoder;
589 struct intel_crtc_state;
590 struct intel_initial_plane_config;
591 struct intel_crtc;
592 struct intel_limit;
593 struct dpll;
594
595 struct drm_i915_display_funcs {
596         int (*get_display_clock_speed)(struct drm_device *dev);
597         int (*get_fifo_size)(struct drm_device *dev, int plane);
598         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
599         int (*compute_intermediate_wm)(struct drm_device *dev,
600                                        struct intel_crtc *intel_crtc,
601                                        struct intel_crtc_state *newstate);
602         void (*initial_watermarks)(struct intel_crtc_state *cstate);
603         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
604         int (*compute_global_watermarks)(struct drm_atomic_state *state);
605         void (*update_wm)(struct drm_crtc *crtc);
606         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
607         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
608         /* Returns the active state of the crtc, and if the crtc is active,
609          * fills out the pipe-config with the hw state. */
610         bool (*get_pipe_config)(struct intel_crtc *,
611                                 struct intel_crtc_state *);
612         void (*get_initial_plane_config)(struct intel_crtc *,
613                                          struct intel_initial_plane_config *);
614         int (*crtc_compute_clock)(struct intel_crtc *crtc,
615                                   struct intel_crtc_state *crtc_state);
616         void (*crtc_enable)(struct drm_crtc *crtc);
617         void (*crtc_disable)(struct drm_crtc *crtc);
618         void (*audio_codec_enable)(struct drm_connector *connector,
619                                    struct intel_encoder *encoder,
620                                    const struct drm_display_mode *adjusted_mode);
621         void (*audio_codec_disable)(struct intel_encoder *encoder);
622         void (*fdi_link_train)(struct drm_crtc *crtc);
623         void (*init_clock_gating)(struct drm_device *dev);
624         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
625                           struct drm_framebuffer *fb,
626                           struct drm_i915_gem_object *obj,
627                           struct drm_i915_gem_request *req,
628                           uint32_t flags);
629         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
630         /* clock updates for mode set */
631         /* cursor updates */
632         /* render clock increase/decrease */
633         /* display clock increase/decrease */
634         /* pll clock increase/decrease */
635
636         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
637         void (*load_luts)(struct drm_crtc_state *crtc_state);
638 };
639
640 enum forcewake_domain_id {
641         FW_DOMAIN_ID_RENDER = 0,
642         FW_DOMAIN_ID_BLITTER,
643         FW_DOMAIN_ID_MEDIA,
644
645         FW_DOMAIN_ID_COUNT
646 };
647
648 enum forcewake_domains {
649         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
650         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
651         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
652         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
653                          FORCEWAKE_BLITTER |
654                          FORCEWAKE_MEDIA)
655 };
656
657 #define FW_REG_READ  (1)
658 #define FW_REG_WRITE (2)
659
660 enum forcewake_domains
661 intel_uncore_forcewake_for_reg(struct drm_i915_private *dev_priv,
662                                i915_reg_t reg, unsigned int op);
663
664 struct intel_uncore_funcs {
665         void (*force_wake_get)(struct drm_i915_private *dev_priv,
666                                                         enum forcewake_domains domains);
667         void (*force_wake_put)(struct drm_i915_private *dev_priv,
668                                                         enum forcewake_domains domains);
669
670         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
671         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
672         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
673         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
674
675         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
676                                 uint8_t val, bool trace);
677         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
678                                 uint16_t val, bool trace);
679         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
680                                 uint32_t val, bool trace);
681         void (*mmio_writeq)(struct drm_i915_private *dev_priv, i915_reg_t r,
682                                 uint64_t val, bool trace);
683 };
684
685 struct intel_uncore {
686         spinlock_t lock; /** lock is also taken in irq contexts. */
687
688         struct intel_uncore_funcs funcs;
689
690         unsigned fifo_count;
691         enum forcewake_domains fw_domains;
692
693         struct intel_uncore_forcewake_domain {
694                 struct drm_i915_private *i915;
695                 enum forcewake_domain_id id;
696                 enum forcewake_domains mask;
697                 unsigned wake_count;
698                 struct hrtimer timer;
699                 i915_reg_t reg_set;
700                 u32 val_set;
701                 u32 val_clear;
702                 i915_reg_t reg_ack;
703                 i915_reg_t reg_post;
704                 u32 val_reset;
705         } fw_domain[FW_DOMAIN_ID_COUNT];
706
707         int unclaimed_mmio_check;
708 };
709
710 /* Iterate over initialised fw domains */
711 #define for_each_fw_domain_masked(domain__, mask__, dev_priv__) \
712         for ((domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
713              (domain__) < &(dev_priv__)->uncore.fw_domain[FW_DOMAIN_ID_COUNT]; \
714              (domain__)++) \
715                 for_each_if ((mask__) & (domain__)->mask)
716
717 #define for_each_fw_domain(domain__, dev_priv__) \
718         for_each_fw_domain_masked(domain__, FORCEWAKE_ALL, dev_priv__)
719
720 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
721 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
722 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
723
724 struct intel_csr {
725         struct work_struct work;
726         const char *fw_path;
727         uint32_t *dmc_payload;
728         uint32_t dmc_fw_size;
729         uint32_t version;
730         uint32_t mmio_count;
731         i915_reg_t mmioaddr[8];
732         uint32_t mmiodata[8];
733         uint32_t dc_state;
734         uint32_t allowed_dc_mask;
735 };
736
737 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
738         func(is_mobile) sep \
739         func(is_i85x) sep \
740         func(is_i915g) sep \
741         func(is_i945gm) sep \
742         func(is_g33) sep \
743         func(need_gfx_hws) sep \
744         func(is_g4x) sep \
745         func(is_pineview) sep \
746         func(is_broadwater) sep \
747         func(is_crestline) sep \
748         func(is_ivybridge) sep \
749         func(is_valleyview) sep \
750         func(is_cherryview) sep \
751         func(is_haswell) sep \
752         func(is_broadwell) sep \
753         func(is_skylake) sep \
754         func(is_broxton) sep \
755         func(is_kabylake) sep \
756         func(is_preliminary) sep \
757         func(has_fbc) sep \
758         func(has_pipe_cxsr) sep \
759         func(has_hotplug) sep \
760         func(cursor_needs_physical) sep \
761         func(has_overlay) sep \
762         func(overlay_needs_physical) sep \
763         func(supports_tv) sep \
764         func(has_llc) sep \
765         func(has_snoop) sep \
766         func(has_ddi) sep \
767         func(has_fpga_dbg) sep \
768         func(has_pooled_eu)
769
770 #define DEFINE_FLAG(name) u8 name:1
771 #define SEP_SEMICOLON ;
772
773 struct intel_device_info {
774         u32 display_mmio_offset;
775         u16 device_id;
776         u8 num_pipes;
777         u8 num_sprites[I915_MAX_PIPES];
778         u8 gen;
779         u16 gen_mask;
780         u8 ring_mask; /* Rings supported by the HW */
781         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
782         /* Register offsets for the various display pipes and transcoders */
783         int pipe_offsets[I915_MAX_TRANSCODERS];
784         int trans_offsets[I915_MAX_TRANSCODERS];
785         int palette_offsets[I915_MAX_PIPES];
786         int cursor_offsets[I915_MAX_PIPES];
787
788         /* Slice/subslice/EU info */
789         u8 slice_total;
790         u8 subslice_total;
791         u8 subslice_per_slice;
792         u8 eu_total;
793         u8 eu_per_subslice;
794         u8 min_eu_in_pool;
795         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
796         u8 subslice_7eu[3];
797         u8 has_slice_pg:1;
798         u8 has_subslice_pg:1;
799         u8 has_eu_pg:1;
800
801         struct color_luts {
802                 u16 degamma_lut_size;
803                 u16 gamma_lut_size;
804         } color;
805 };
806
807 #undef DEFINE_FLAG
808 #undef SEP_SEMICOLON
809
810 enum i915_cache_level {
811         I915_CACHE_NONE = 0,
812         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
813         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
814                               caches, eg sampler/render caches, and the
815                               large Last-Level-Cache. LLC is coherent with
816                               the CPU, but L3 is only visible to the GPU. */
817         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
818 };
819
820 struct i915_ctx_hang_stats {
821         /* This context had batch pending when hang was declared */
822         unsigned batch_pending;
823
824         /* This context had batch active when hang was declared */
825         unsigned batch_active;
826
827         /* Time when this context was last blamed for a GPU reset */
828         unsigned long guilty_ts;
829
830         /* If the contexts causes a second GPU hang within this time,
831          * it is permanently banned from submitting any more work.
832          */
833         unsigned long ban_period_seconds;
834
835         /* This context is banned to submit more work */
836         bool banned;
837 };
838
839 /* This must match up with the value previously used for execbuf2.rsvd1. */
840 #define DEFAULT_CONTEXT_HANDLE 0
841
842 /**
843  * struct i915_gem_context - as the name implies, represents a context.
844  * @ref: reference count.
845  * @user_handle: userspace tracking identity for this context.
846  * @remap_slice: l3 row remapping information.
847  * @flags: context specific flags:
848  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
849  * @file_priv: filp associated with this context (NULL for global default
850  *             context).
851  * @hang_stats: information about the role of this context in possible GPU
852  *              hangs.
853  * @ppgtt: virtual memory space used by this context.
854  * @legacy_hw_ctx: render context backing object and whether it is correctly
855  *                initialized (legacy ring submission mechanism only).
856  * @link: link in the global list of contexts.
857  *
858  * Contexts are memory images used by the hardware to store copies of their
859  * internal state.
860  */
861 struct i915_gem_context {
862         struct kref ref;
863         struct drm_i915_private *i915;
864         struct drm_i915_file_private *file_priv;
865         struct i915_hw_ppgtt *ppgtt;
866
867         struct i915_ctx_hang_stats hang_stats;
868
869         /* Unique identifier for this context, used by the hw for tracking */
870         unsigned long flags;
871         unsigned hw_id;
872         u32 user_handle;
873 #define CONTEXT_NO_ZEROMAP              (1<<0)
874
875         u32 ggtt_alignment;
876
877         struct intel_context {
878                 struct drm_i915_gem_object *state;
879                 struct intel_ringbuffer *ringbuf;
880                 struct i915_vma *lrc_vma;
881                 uint32_t *lrc_reg_state;
882                 u64 lrc_desc;
883                 int pin_count;
884                 bool initialised;
885         } engine[I915_NUM_ENGINES];
886         u32 ring_size;
887         u32 desc_template;
888         struct atomic_notifier_head status_notifier;
889         bool execlists_force_single_submission;
890
891         struct list_head link;
892
893         u8 remap_slice;
894 };
895
896 enum fb_op_origin {
897         ORIGIN_GTT,
898         ORIGIN_CPU,
899         ORIGIN_CS,
900         ORIGIN_FLIP,
901         ORIGIN_DIRTYFB,
902 };
903
904 struct intel_fbc {
905         /* This is always the inner lock when overlapping with struct_mutex and
906          * it's the outer lock when overlapping with stolen_lock. */
907         struct mutex lock;
908         unsigned threshold;
909         unsigned int possible_framebuffer_bits;
910         unsigned int busy_bits;
911         unsigned int visible_pipes_mask;
912         struct intel_crtc *crtc;
913
914         struct drm_mm_node compressed_fb;
915         struct drm_mm_node *compressed_llb;
916
917         bool false_color;
918
919         bool enabled;
920         bool active;
921
922         struct intel_fbc_state_cache {
923                 struct {
924                         unsigned int mode_flags;
925                         uint32_t hsw_bdw_pixel_rate;
926                 } crtc;
927
928                 struct {
929                         unsigned int rotation;
930                         int src_w;
931                         int src_h;
932                         bool visible;
933                 } plane;
934
935                 struct {
936                         u64 ilk_ggtt_offset;
937                         uint32_t pixel_format;
938                         unsigned int stride;
939                         int fence_reg;
940                         unsigned int tiling_mode;
941                 } fb;
942         } state_cache;
943
944         struct intel_fbc_reg_params {
945                 struct {
946                         enum pipe pipe;
947                         enum plane plane;
948                         unsigned int fence_y_offset;
949                 } crtc;
950
951                 struct {
952                         u64 ggtt_offset;
953                         uint32_t pixel_format;
954                         unsigned int stride;
955                         int fence_reg;
956                 } fb;
957
958                 int cfb_size;
959         } params;
960
961         struct intel_fbc_work {
962                 bool scheduled;
963                 u32 scheduled_vblank;
964                 struct work_struct work;
965         } work;
966
967         const char *no_fbc_reason;
968 };
969
970 /**
971  * HIGH_RR is the highest eDP panel refresh rate read from EDID
972  * LOW_RR is the lowest eDP panel refresh rate found from EDID
973  * parsing for same resolution.
974  */
975 enum drrs_refresh_rate_type {
976         DRRS_HIGH_RR,
977         DRRS_LOW_RR,
978         DRRS_MAX_RR, /* RR count */
979 };
980
981 enum drrs_support_type {
982         DRRS_NOT_SUPPORTED = 0,
983         STATIC_DRRS_SUPPORT = 1,
984         SEAMLESS_DRRS_SUPPORT = 2
985 };
986
987 struct intel_dp;
988 struct i915_drrs {
989         struct mutex mutex;
990         struct delayed_work work;
991         struct intel_dp *dp;
992         unsigned busy_frontbuffer_bits;
993         enum drrs_refresh_rate_type refresh_rate_type;
994         enum drrs_support_type type;
995 };
996
997 struct i915_psr {
998         struct mutex lock;
999         bool sink_support;
1000         bool source_ok;
1001         struct intel_dp *enabled;
1002         bool active;
1003         struct delayed_work work;
1004         unsigned busy_frontbuffer_bits;
1005         bool psr2_support;
1006         bool aux_frame_sync;
1007         bool link_standby;
1008 };
1009
1010 enum intel_pch {
1011         PCH_NONE = 0,   /* No PCH present */
1012         PCH_IBX,        /* Ibexpeak PCH */
1013         PCH_CPT,        /* Cougarpoint PCH */
1014         PCH_LPT,        /* Lynxpoint PCH */
1015         PCH_SPT,        /* Sunrisepoint PCH */
1016         PCH_NOP,
1017 };
1018
1019 enum intel_sbi_destination {
1020         SBI_ICLK,
1021         SBI_MPHY,
1022 };
1023
1024 #define QUIRK_PIPEA_FORCE (1<<0)
1025 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1026 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1027 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1028 #define QUIRK_PIPEB_FORCE (1<<4)
1029 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1030
1031 struct intel_fbdev;
1032 struct intel_fbc_work;
1033
1034 struct intel_gmbus {
1035         struct i2c_adapter adapter;
1036 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
1037         u32 force_bit;
1038         u32 reg0;
1039         i915_reg_t gpio_reg;
1040         struct i2c_algo_bit_data bit_algo;
1041         struct drm_i915_private *dev_priv;
1042 };
1043
1044 struct i915_suspend_saved_registers {
1045         u32 saveDSPARB;
1046         u32 saveLVDS;
1047         u32 savePP_ON_DELAYS;
1048         u32 savePP_OFF_DELAYS;
1049         u32 savePP_ON;
1050         u32 savePP_OFF;
1051         u32 savePP_CONTROL;
1052         u32 savePP_DIVISOR;
1053         u32 saveFBC_CONTROL;
1054         u32 saveCACHE_MODE_0;
1055         u32 saveMI_ARB_STATE;
1056         u32 saveSWF0[16];
1057         u32 saveSWF1[16];
1058         u32 saveSWF3[3];
1059         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1060         u32 savePCH_PORT_HOTPLUG;
1061         u16 saveGCDGMBUS;
1062 };
1063
1064 struct vlv_s0ix_state {
1065         /* GAM */
1066         u32 wr_watermark;
1067         u32 gfx_prio_ctrl;
1068         u32 arb_mode;
1069         u32 gfx_pend_tlb0;
1070         u32 gfx_pend_tlb1;
1071         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1072         u32 media_max_req_count;
1073         u32 gfx_max_req_count;
1074         u32 render_hwsp;
1075         u32 ecochk;
1076         u32 bsd_hwsp;
1077         u32 blt_hwsp;
1078         u32 tlb_rd_addr;
1079
1080         /* MBC */
1081         u32 g3dctl;
1082         u32 gsckgctl;
1083         u32 mbctl;
1084
1085         /* GCP */
1086         u32 ucgctl1;
1087         u32 ucgctl3;
1088         u32 rcgctl1;
1089         u32 rcgctl2;
1090         u32 rstctl;
1091         u32 misccpctl;
1092
1093         /* GPM */
1094         u32 gfxpause;
1095         u32 rpdeuhwtc;
1096         u32 rpdeuc;
1097         u32 ecobus;
1098         u32 pwrdwnupctl;
1099         u32 rp_down_timeout;
1100         u32 rp_deucsw;
1101         u32 rcubmabdtmr;
1102         u32 rcedata;
1103         u32 spare2gh;
1104
1105         /* Display 1 CZ domain */
1106         u32 gt_imr;
1107         u32 gt_ier;
1108         u32 pm_imr;
1109         u32 pm_ier;
1110         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1111
1112         /* GT SA CZ domain */
1113         u32 tilectl;
1114         u32 gt_fifoctl;
1115         u32 gtlc_wake_ctrl;
1116         u32 gtlc_survive;
1117         u32 pmwgicz;
1118
1119         /* Display 2 CZ domain */
1120         u32 gu_ctl0;
1121         u32 gu_ctl1;
1122         u32 pcbr;
1123         u32 clock_gate_dis2;
1124 };
1125
1126 struct intel_rps_ei {
1127         u32 cz_clock;
1128         u32 render_c0;
1129         u32 media_c0;
1130 };
1131
1132 struct intel_gen6_power_mgmt {
1133         /*
1134          * work, interrupts_enabled and pm_iir are protected by
1135          * dev_priv->irq_lock
1136          */
1137         struct work_struct work;
1138         bool interrupts_enabled;
1139         u32 pm_iir;
1140
1141         u32 pm_intr_keep;
1142
1143         /* Frequencies are stored in potentially platform dependent multiples.
1144          * In other words, *_freq needs to be multiplied by X to be interesting.
1145          * Soft limits are those which are used for the dynamic reclocking done
1146          * by the driver (raise frequencies under heavy loads, and lower for
1147          * lighter loads). Hard limits are those imposed by the hardware.
1148          *
1149          * A distinction is made for overclocking, which is never enabled by
1150          * default, and is considered to be above the hard limit if it's
1151          * possible at all.
1152          */
1153         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1154         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1155         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1156         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1157         u8 min_freq;            /* AKA RPn. Minimum frequency */
1158         u8 idle_freq;           /* Frequency to request when we are idle */
1159         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1160         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1161         u8 rp0_freq;            /* Non-overclocked max frequency. */
1162         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1163
1164         u8 up_threshold; /* Current %busy required to uplock */
1165         u8 down_threshold; /* Current %busy required to downclock */
1166
1167         int last_adj;
1168         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1169
1170         spinlock_t client_lock;
1171         struct list_head clients;
1172         bool client_boost;
1173
1174         bool enabled;
1175         struct delayed_work delayed_resume_work;
1176         unsigned boosts;
1177
1178         struct intel_rps_client semaphores, mmioflips;
1179
1180         /* manual wa residency calculations */
1181         struct intel_rps_ei up_ei, down_ei;
1182
1183         /*
1184          * Protects RPS/RC6 register access and PCU communication.
1185          * Must be taken after struct_mutex if nested. Note that
1186          * this lock may be held for long periods of time when
1187          * talking to hw - so only take it when talking to hw!
1188          */
1189         struct mutex hw_lock;
1190 };
1191
1192 /* defined intel_pm.c */
1193 extern spinlock_t mchdev_lock;
1194
1195 struct intel_ilk_power_mgmt {
1196         u8 cur_delay;
1197         u8 min_delay;
1198         u8 max_delay;
1199         u8 fmax;
1200         u8 fstart;
1201
1202         u64 last_count1;
1203         unsigned long last_time1;
1204         unsigned long chipset_power;
1205         u64 last_count2;
1206         u64 last_time2;
1207         unsigned long gfx_power;
1208         u8 corr;
1209
1210         int c_m;
1211         int r_t;
1212 };
1213
1214 struct drm_i915_private;
1215 struct i915_power_well;
1216
1217 struct i915_power_well_ops {
1218         /*
1219          * Synchronize the well's hw state to match the current sw state, for
1220          * example enable/disable it based on the current refcount. Called
1221          * during driver init and resume time, possibly after first calling
1222          * the enable/disable handlers.
1223          */
1224         void (*sync_hw)(struct drm_i915_private *dev_priv,
1225                         struct i915_power_well *power_well);
1226         /*
1227          * Enable the well and resources that depend on it (for example
1228          * interrupts located on the well). Called after the 0->1 refcount
1229          * transition.
1230          */
1231         void (*enable)(struct drm_i915_private *dev_priv,
1232                        struct i915_power_well *power_well);
1233         /*
1234          * Disable the well and resources that depend on it. Called after
1235          * the 1->0 refcount transition.
1236          */
1237         void (*disable)(struct drm_i915_private *dev_priv,
1238                         struct i915_power_well *power_well);
1239         /* Returns the hw enabled state. */
1240         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1241                            struct i915_power_well *power_well);
1242 };
1243
1244 /* Power well structure for haswell */
1245 struct i915_power_well {
1246         const char *name;
1247         bool always_on;
1248         /* power well enable/disable usage count */
1249         int count;
1250         /* cached hw enabled state */
1251         bool hw_enabled;
1252         unsigned long domains;
1253         unsigned long data;
1254         const struct i915_power_well_ops *ops;
1255 };
1256
1257 struct i915_power_domains {
1258         /*
1259          * Power wells needed for initialization at driver init and suspend
1260          * time are on. They are kept on until after the first modeset.
1261          */
1262         bool init_power_on;
1263         bool initializing;
1264         int power_well_count;
1265
1266         struct mutex lock;
1267         int domain_use_count[POWER_DOMAIN_NUM];
1268         struct i915_power_well *power_wells;
1269 };
1270
1271 #define MAX_L3_SLICES 2
1272 struct intel_l3_parity {
1273         u32 *remap_info[MAX_L3_SLICES];
1274         struct work_struct error_work;
1275         int which_slice;
1276 };
1277
1278 struct i915_gem_mm {
1279         /** Memory allocator for GTT stolen memory */
1280         struct drm_mm stolen;
1281         /** Protects the usage of the GTT stolen memory allocator. This is
1282          * always the inner lock when overlapping with struct_mutex. */
1283         struct mutex stolen_lock;
1284
1285         /** List of all objects in gtt_space. Used to restore gtt
1286          * mappings on resume */
1287         struct list_head bound_list;
1288         /**
1289          * List of objects which are not bound to the GTT (thus
1290          * are idle and not used by the GPU) but still have
1291          * (presumably uncached) pages still attached.
1292          */
1293         struct list_head unbound_list;
1294
1295         /** Usable portion of the GTT for GEM */
1296         unsigned long stolen_base; /* limited to low memory (32-bit) */
1297
1298         /** PPGTT used for aliasing the PPGTT with the GTT */
1299         struct i915_hw_ppgtt *aliasing_ppgtt;
1300
1301         struct notifier_block oom_notifier;
1302         struct notifier_block vmap_notifier;
1303         struct shrinker shrinker;
1304         bool shrinker_no_lock_stealing;
1305
1306         /** LRU list of objects with fence regs on them. */
1307         struct list_head fence_list;
1308
1309         /**
1310          * We leave the user IRQ off as much as possible,
1311          * but this means that requests will finish and never
1312          * be retired once the system goes idle. Set a timer to
1313          * fire periodically while the ring is running. When it
1314          * fires, go retire requests.
1315          */
1316         struct delayed_work retire_work;
1317
1318         /**
1319          * When we detect an idle GPU, we want to turn on
1320          * powersaving features. So once we see that there
1321          * are no more requests outstanding and no more
1322          * arrive within a small period of time, we fire
1323          * off the idle_work.
1324          */
1325         struct delayed_work idle_work;
1326
1327         /**
1328          * Are we in a non-interruptible section of code like
1329          * modesetting?
1330          */
1331         bool interruptible;
1332
1333         /**
1334          * Is the GPU currently considered idle, or busy executing userspace
1335          * requests?  Whilst idle, we attempt to power down the hardware and
1336          * display clocks. In order to reduce the effect on performance, there
1337          * is a slight delay before we do so.
1338          */
1339         bool busy;
1340
1341         /* the indicator for dispatch video commands on two BSD rings */
1342         unsigned int bsd_ring_dispatch_index;
1343
1344         /** Bit 6 swizzling required for X tiling */
1345         uint32_t bit_6_swizzle_x;
1346         /** Bit 6 swizzling required for Y tiling */
1347         uint32_t bit_6_swizzle_y;
1348
1349         /* accounting, useful for userland debugging */
1350         spinlock_t object_stat_lock;
1351         size_t object_memory;
1352         u32 object_count;
1353 };
1354
1355 struct drm_i915_error_state_buf {
1356         struct drm_i915_private *i915;
1357         unsigned bytes;
1358         unsigned size;
1359         int err;
1360         u8 *buf;
1361         loff_t start;
1362         loff_t pos;
1363 };
1364
1365 struct i915_error_state_file_priv {
1366         struct drm_device *dev;
1367         struct drm_i915_error_state *error;
1368 };
1369
1370 struct i915_gpu_error {
1371         /* For hangcheck timer */
1372 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1373 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1374         /* Hang gpu twice in this window and your context gets banned */
1375 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1376
1377         struct workqueue_struct *hangcheck_wq;
1378         struct delayed_work hangcheck_work;
1379
1380         /* For reset and error_state handling. */
1381         spinlock_t lock;
1382         /* Protected by the above dev->gpu_error.lock. */
1383         struct drm_i915_error_state *first_error;
1384
1385         unsigned long missed_irq_rings;
1386
1387         /**
1388          * State variable controlling the reset flow and count
1389          *
1390          * This is a counter which gets incremented when reset is triggered,
1391          * and again when reset has been handled. So odd values (lowest bit set)
1392          * means that reset is in progress and even values that
1393          * (reset_counter >> 1):th reset was successfully completed.
1394          *
1395          * If reset is not completed succesfully, the I915_WEDGE bit is
1396          * set meaning that hardware is terminally sour and there is no
1397          * recovery. All waiters on the reset_queue will be woken when
1398          * that happens.
1399          *
1400          * This counter is used by the wait_seqno code to notice that reset
1401          * event happened and it needs to restart the entire ioctl (since most
1402          * likely the seqno it waited for won't ever signal anytime soon).
1403          *
1404          * This is important for lock-free wait paths, where no contended lock
1405          * naturally enforces the correct ordering between the bail-out of the
1406          * waiter and the gpu reset work code.
1407          */
1408         atomic_t reset_counter;
1409
1410 #define I915_RESET_IN_PROGRESS_FLAG     1
1411 #define I915_WEDGED                     (1 << 31)
1412
1413         /**
1414          * Waitqueue to signal when the reset has completed. Used by clients
1415          * that wait for dev_priv->mm.wedged to settle.
1416          */
1417         wait_queue_head_t reset_queue;
1418
1419         /* Userspace knobs for gpu hang simulation;
1420          * combines both a ring mask, and extra flags
1421          */
1422         u32 stop_rings;
1423 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1424 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1425
1426         /* For missed irq/seqno simulation. */
1427         unsigned int test_irq_rings;
1428 };
1429
1430 enum modeset_restore {
1431         MODESET_ON_LID_OPEN,
1432         MODESET_DONE,
1433         MODESET_SUSPENDED,
1434 };
1435
1436 #define DP_AUX_A 0x40
1437 #define DP_AUX_B 0x10
1438 #define DP_AUX_C 0x20
1439 #define DP_AUX_D 0x30
1440
1441 #define DDC_PIN_B  0x05
1442 #define DDC_PIN_C  0x04
1443 #define DDC_PIN_D  0x06
1444
1445 struct ddi_vbt_port_info {
1446         /*
1447          * This is an index in the HDMI/DVI DDI buffer translation table.
1448          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1449          * populate this field.
1450          */
1451 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1452         uint8_t hdmi_level_shift;
1453
1454         uint8_t supports_dvi:1;
1455         uint8_t supports_hdmi:1;
1456         uint8_t supports_dp:1;
1457
1458         uint8_t alternate_aux_channel;
1459         uint8_t alternate_ddc_pin;
1460
1461         uint8_t dp_boost_level;
1462         uint8_t hdmi_boost_level;
1463 };
1464
1465 enum psr_lines_to_wait {
1466         PSR_0_LINES_TO_WAIT = 0,
1467         PSR_1_LINE_TO_WAIT,
1468         PSR_4_LINES_TO_WAIT,
1469         PSR_8_LINES_TO_WAIT
1470 };
1471
1472 struct intel_vbt_data {
1473         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1474         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1475
1476         /* Feature bits */
1477         unsigned int int_tv_support:1;
1478         unsigned int lvds_dither:1;
1479         unsigned int lvds_vbt:1;
1480         unsigned int int_crt_support:1;
1481         unsigned int lvds_use_ssc:1;
1482         unsigned int display_clock_mode:1;
1483         unsigned int fdi_rx_polarity_inverted:1;
1484         unsigned int panel_type:4;
1485         int lvds_ssc_freq;
1486         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1487
1488         enum drrs_support_type drrs_type;
1489
1490         struct {
1491                 int rate;
1492                 int lanes;
1493                 int preemphasis;
1494                 int vswing;
1495                 bool low_vswing;
1496                 bool initialized;
1497                 bool support;
1498                 int bpp;
1499                 struct edp_power_seq pps;
1500         } edp;
1501
1502         struct {
1503                 bool full_link;
1504                 bool require_aux_wakeup;
1505                 int idle_frames;
1506                 enum psr_lines_to_wait lines_to_wait;
1507                 int tp1_wakeup_time;
1508                 int tp2_tp3_wakeup_time;
1509         } psr;
1510
1511         struct {
1512                 u16 pwm_freq_hz;
1513                 bool present;
1514                 bool active_low_pwm;
1515                 u8 min_brightness;      /* min_brightness/255 of max */
1516                 enum intel_backlight_type type;
1517         } backlight;
1518
1519         /* MIPI DSI */
1520         struct {
1521                 u16 panel_id;
1522                 struct mipi_config *config;
1523                 struct mipi_pps_data *pps;
1524                 u8 seq_version;
1525                 u32 size;
1526                 u8 *data;
1527                 const u8 *sequence[MIPI_SEQ_MAX];
1528         } dsi;
1529
1530         int crt_ddc_pin;
1531
1532         int child_dev_num;
1533         union child_device_config *child_dev;
1534
1535         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1536         struct sdvo_device_mapping sdvo_mappings[2];
1537 };
1538
1539 enum intel_ddb_partitioning {
1540         INTEL_DDB_PART_1_2,
1541         INTEL_DDB_PART_5_6, /* IVB+ */
1542 };
1543
1544 struct intel_wm_level {
1545         bool enable;
1546         uint32_t pri_val;
1547         uint32_t spr_val;
1548         uint32_t cur_val;
1549         uint32_t fbc_val;
1550 };
1551
1552 struct ilk_wm_values {
1553         uint32_t wm_pipe[3];
1554         uint32_t wm_lp[3];
1555         uint32_t wm_lp_spr[3];
1556         uint32_t wm_linetime[3];
1557         bool enable_fbc_wm;
1558         enum intel_ddb_partitioning partitioning;
1559 };
1560
1561 struct vlv_pipe_wm {
1562         uint16_t primary;
1563         uint16_t sprite[2];
1564         uint8_t cursor;
1565 };
1566
1567 struct vlv_sr_wm {
1568         uint16_t plane;
1569         uint8_t cursor;
1570 };
1571
1572 struct vlv_wm_values {
1573         struct vlv_pipe_wm pipe[3];
1574         struct vlv_sr_wm sr;
1575         struct {
1576                 uint8_t cursor;
1577                 uint8_t sprite[2];
1578                 uint8_t primary;
1579         } ddl[3];
1580         uint8_t level;
1581         bool cxsr;
1582 };
1583
1584 struct skl_ddb_entry {
1585         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1586 };
1587
1588 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1589 {
1590         return entry->end - entry->start;
1591 }
1592
1593 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1594                                        const struct skl_ddb_entry *e2)
1595 {
1596         if (e1->start == e2->start && e1->end == e2->end)
1597                 return true;
1598
1599         return false;
1600 }
1601
1602 struct skl_ddb_allocation {
1603         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1604         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1605         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1606 };
1607
1608 struct skl_wm_values {
1609         unsigned dirty_pipes;
1610         struct skl_ddb_allocation ddb;
1611         uint32_t wm_linetime[I915_MAX_PIPES];
1612         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1613         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1614 };
1615
1616 struct skl_wm_level {
1617         bool plane_en[I915_MAX_PLANES];
1618         uint16_t plane_res_b[I915_MAX_PLANES];
1619         uint8_t plane_res_l[I915_MAX_PLANES];
1620 };
1621
1622 /*
1623  * This struct helps tracking the state needed for runtime PM, which puts the
1624  * device in PCI D3 state. Notice that when this happens, nothing on the
1625  * graphics device works, even register access, so we don't get interrupts nor
1626  * anything else.
1627  *
1628  * Every piece of our code that needs to actually touch the hardware needs to
1629  * either call intel_runtime_pm_get or call intel_display_power_get with the
1630  * appropriate power domain.
1631  *
1632  * Our driver uses the autosuspend delay feature, which means we'll only really
1633  * suspend if we stay with zero refcount for a certain amount of time. The
1634  * default value is currently very conservative (see intel_runtime_pm_enable), but
1635  * it can be changed with the standard runtime PM files from sysfs.
1636  *
1637  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1638  * goes back to false exactly before we reenable the IRQs. We use this variable
1639  * to check if someone is trying to enable/disable IRQs while they're supposed
1640  * to be disabled. This shouldn't happen and we'll print some error messages in
1641  * case it happens.
1642  *
1643  * For more, read the Documentation/power/runtime_pm.txt.
1644  */
1645 struct i915_runtime_pm {
1646         atomic_t wakeref_count;
1647         atomic_t atomic_seq;
1648         bool suspended;
1649         bool irqs_enabled;
1650 };
1651
1652 enum intel_pipe_crc_source {
1653         INTEL_PIPE_CRC_SOURCE_NONE,
1654         INTEL_PIPE_CRC_SOURCE_PLANE1,
1655         INTEL_PIPE_CRC_SOURCE_PLANE2,
1656         INTEL_PIPE_CRC_SOURCE_PF,
1657         INTEL_PIPE_CRC_SOURCE_PIPE,
1658         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1659         INTEL_PIPE_CRC_SOURCE_TV,
1660         INTEL_PIPE_CRC_SOURCE_DP_B,
1661         INTEL_PIPE_CRC_SOURCE_DP_C,
1662         INTEL_PIPE_CRC_SOURCE_DP_D,
1663         INTEL_PIPE_CRC_SOURCE_AUTO,
1664         INTEL_PIPE_CRC_SOURCE_MAX,
1665 };
1666
1667 struct intel_pipe_crc_entry {
1668         uint32_t frame;
1669         uint32_t crc[5];
1670 };
1671
1672 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1673 struct intel_pipe_crc {
1674         spinlock_t lock;
1675         bool opened;            /* exclusive access to the result file */
1676         struct intel_pipe_crc_entry *entries;
1677         enum intel_pipe_crc_source source;
1678         int head, tail;
1679         wait_queue_head_t wq;
1680 };
1681
1682 struct i915_frontbuffer_tracking {
1683         struct mutex lock;
1684
1685         /*
1686          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1687          * scheduled flips.
1688          */
1689         unsigned busy_bits;
1690         unsigned flip_bits;
1691 };
1692
1693 struct i915_wa_reg {
1694         i915_reg_t addr;
1695         u32 value;
1696         /* bitmask representing WA bits */
1697         u32 mask;
1698 };
1699
1700 /*
1701  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1702  * allowing it for RCS as we don't foresee any requirement of having
1703  * a whitelist for other engines. When it is really required for
1704  * other engines then the limit need to be increased.
1705  */
1706 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1707
1708 struct i915_workarounds {
1709         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1710         u32 count;
1711         u32 hw_whitelist_count[I915_NUM_ENGINES];
1712 };
1713
1714 struct i915_virtual_gpu {
1715         bool active;
1716 };
1717
1718 struct i915_execbuffer_params {
1719         struct drm_device               *dev;
1720         struct drm_file                 *file;
1721         uint32_t                        dispatch_flags;
1722         uint32_t                        args_batch_start_offset;
1723         uint64_t                        batch_obj_vm_offset;
1724         struct intel_engine_cs *engine;
1725         struct drm_i915_gem_object      *batch_obj;
1726         struct i915_gem_context            *ctx;
1727         struct drm_i915_gem_request     *request;
1728 };
1729
1730 /* used in computing the new watermarks state */
1731 struct intel_wm_config {
1732         unsigned int num_pipes_active;
1733         bool sprites_enabled;
1734         bool sprites_scaled;
1735 };
1736
1737 struct drm_i915_private {
1738         struct drm_device drm;
1739
1740         struct drm_device *dev;
1741         struct kmem_cache *objects;
1742         struct kmem_cache *vmas;
1743         struct kmem_cache *requests;
1744
1745         const struct intel_device_info info;
1746
1747         int relative_constants_mode;
1748
1749         void __iomem *regs;
1750
1751         struct intel_uncore uncore;
1752
1753         struct i915_virtual_gpu vgpu;
1754
1755         struct intel_gvt gvt;
1756
1757         struct intel_guc guc;
1758
1759         struct intel_csr csr;
1760
1761         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1762
1763         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1764          * controller on different i2c buses. */
1765         struct mutex gmbus_mutex;
1766
1767         /**
1768          * Base address of the gmbus and gpio block.
1769          */
1770         uint32_t gpio_mmio_base;
1771
1772         /* MMIO base address for MIPI regs */
1773         uint32_t mipi_mmio_base;
1774
1775         uint32_t psr_mmio_base;
1776
1777         wait_queue_head_t gmbus_wait_queue;
1778
1779         struct pci_dev *bridge_dev;
1780         struct i915_gem_context *kernel_context;
1781         struct intel_engine_cs engine[I915_NUM_ENGINES];
1782         struct drm_i915_gem_object *semaphore_obj;
1783         uint32_t last_seqno, next_seqno;
1784
1785         struct drm_dma_handle *status_page_dmah;
1786         struct resource mch_res;
1787
1788         /* protects the irq masks */
1789         spinlock_t irq_lock;
1790
1791         /* protects the mmio flip data */
1792         spinlock_t mmio_flip_lock;
1793
1794         bool display_irqs_enabled;
1795
1796         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1797         struct pm_qos_request pm_qos;
1798
1799         /* Sideband mailbox protection */
1800         struct mutex sb_lock;
1801
1802         /** Cached value of IMR to avoid reads in updating the bitfield */
1803         union {
1804                 u32 irq_mask;
1805                 u32 de_irq_mask[I915_MAX_PIPES];
1806         };
1807         u32 gt_irq_mask;
1808         u32 pm_irq_mask;
1809         u32 pm_rps_events;
1810         u32 pipestat_irq_mask[I915_MAX_PIPES];
1811
1812         struct i915_hotplug hotplug;
1813         struct intel_fbc fbc;
1814         struct i915_drrs drrs;
1815         struct intel_opregion opregion;
1816         struct intel_vbt_data vbt;
1817
1818         bool preserve_bios_swizzle;
1819
1820         /* overlay */
1821         struct intel_overlay *overlay;
1822
1823         /* backlight registers and fields in struct intel_panel */
1824         struct mutex backlight_lock;
1825
1826         /* LVDS info */
1827         bool no_aux_handshake;
1828
1829         /* protects panel power sequencer state */
1830         struct mutex pps_mutex;
1831
1832         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1833         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1834
1835         unsigned int fsb_freq, mem_freq, is_ddr3;
1836         unsigned int skl_preferred_vco_freq;
1837         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1838         unsigned int max_dotclk_freq;
1839         unsigned int rawclk_freq;
1840         unsigned int hpll_freq;
1841         unsigned int czclk_freq;
1842
1843         struct {
1844                 unsigned int vco, ref;
1845         } cdclk_pll;
1846
1847         /**
1848          * wq - Driver workqueue for GEM.
1849          *
1850          * NOTE: Work items scheduled here are not allowed to grab any modeset
1851          * locks, for otherwise the flushing done in the pageflip code will
1852          * result in deadlocks.
1853          */
1854         struct workqueue_struct *wq;
1855
1856         /* Display functions */
1857         struct drm_i915_display_funcs display;
1858
1859         /* PCH chipset type */
1860         enum intel_pch pch_type;
1861         unsigned short pch_id;
1862
1863         unsigned long quirks;
1864
1865         enum modeset_restore modeset_restore;
1866         struct mutex modeset_restore_lock;
1867         struct drm_atomic_state *modeset_restore_state;
1868
1869         struct list_head vm_list; /* Global list of all address spaces */
1870         struct i915_ggtt ggtt; /* VM representing the global address space */
1871
1872         struct i915_gem_mm mm;
1873         DECLARE_HASHTABLE(mm_structs, 7);
1874         struct mutex mm_lock;
1875
1876         /* The hw wants to have a stable context identifier for the lifetime
1877          * of the context (for OA, PASID, faults, etc). This is limited
1878          * in execlists to 21 bits.
1879          */
1880         struct ida context_hw_ida;
1881 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
1882
1883         /* Kernel Modesetting */
1884
1885         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1886         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1887         wait_queue_head_t pending_flip_queue;
1888
1889 #ifdef CONFIG_DEBUG_FS
1890         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1891 #endif
1892
1893         /* dpll and cdclk state is protected by connection_mutex */
1894         int num_shared_dpll;
1895         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1896         const struct intel_dpll_mgr *dpll_mgr;
1897
1898         /*
1899          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1900          * Must be global rather than per dpll, because on some platforms
1901          * plls share registers.
1902          */
1903         struct mutex dpll_lock;
1904
1905         unsigned int active_crtcs;
1906         unsigned int min_pixclk[I915_MAX_PIPES];
1907
1908         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1909
1910         struct i915_workarounds workarounds;
1911
1912         struct i915_frontbuffer_tracking fb_tracking;
1913
1914         u16 orig_clock;
1915
1916         bool mchbar_need_disable;
1917
1918         struct intel_l3_parity l3_parity;
1919
1920         /* Cannot be determined by PCIID. You must always read a register. */
1921         u32 edram_cap;
1922
1923         /* gen6+ rps state */
1924         struct intel_gen6_power_mgmt rps;
1925
1926         /* ilk-only ips/rps state. Everything in here is protected by the global
1927          * mchdev_lock in intel_pm.c */
1928         struct intel_ilk_power_mgmt ips;
1929
1930         struct i915_power_domains power_domains;
1931
1932         struct i915_psr psr;
1933
1934         struct i915_gpu_error gpu_error;
1935
1936         struct drm_i915_gem_object *vlv_pctx;
1937
1938 #ifdef CONFIG_DRM_FBDEV_EMULATION
1939         /* list of fbdev register on this device */
1940         struct intel_fbdev *fbdev;
1941         struct work_struct fbdev_suspend_work;
1942 #endif
1943
1944         struct drm_property *broadcast_rgb_property;
1945         struct drm_property *force_audio_property;
1946
1947         /* hda/i915 audio component */
1948         struct i915_audio_component *audio_component;
1949         bool audio_component_registered;
1950         /**
1951          * av_mutex - mutex for audio/video sync
1952          *
1953          */
1954         struct mutex av_mutex;
1955
1956         uint32_t hw_context_size;
1957         struct list_head context_list;
1958
1959         u32 fdi_rx_config;
1960
1961         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
1962         u32 chv_phy_control;
1963         /*
1964          * Shadows for CHV DPLL_MD regs to keep the state
1965          * checker somewhat working in the presence hardware
1966          * crappiness (can't read out DPLL_MD for pipes B & C).
1967          */
1968         u32 chv_dpll_md[I915_MAX_PIPES];
1969         u32 bxt_phy_grc;
1970
1971         u32 suspend_count;
1972         bool suspended_to_idle;
1973         struct i915_suspend_saved_registers regfile;
1974         struct vlv_s0ix_state vlv_s0ix_state;
1975
1976         struct {
1977                 /*
1978                  * Raw watermark latency values:
1979                  * in 0.1us units for WM0,
1980                  * in 0.5us units for WM1+.
1981                  */
1982                 /* primary */
1983                 uint16_t pri_latency[5];
1984                 /* sprite */
1985                 uint16_t spr_latency[5];
1986                 /* cursor */
1987                 uint16_t cur_latency[5];
1988                 /*
1989                  * Raw watermark memory latency values
1990                  * for SKL for all 8 levels
1991                  * in 1us units.
1992                  */
1993                 uint16_t skl_latency[8];
1994
1995                 /*
1996                  * The skl_wm_values structure is a bit too big for stack
1997                  * allocation, so we keep the staging struct where we store
1998                  * intermediate results here instead.
1999                  */
2000                 struct skl_wm_values skl_results;
2001
2002                 /* current hardware state */
2003                 union {
2004                         struct ilk_wm_values hw;
2005                         struct skl_wm_values skl_hw;
2006                         struct vlv_wm_values vlv;
2007                 };
2008
2009                 uint8_t max_level;
2010
2011                 /*
2012                  * Should be held around atomic WM register writing; also
2013                  * protects * intel_crtc->wm.active and
2014                  * cstate->wm.need_postvbl_update.
2015                  */
2016                 struct mutex wm_mutex;
2017
2018                 /*
2019                  * Set during HW readout of watermarks/DDB.  Some platforms
2020                  * need to know when we're still using BIOS-provided values
2021                  * (which we don't fully trust).
2022                  */
2023                 bool distrust_bios_wm;
2024         } wm;
2025
2026         struct i915_runtime_pm pm;
2027
2028         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2029         struct {
2030                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
2031                                       struct drm_i915_gem_execbuffer2 *args,
2032                                       struct list_head *vmas);
2033                 int (*init_engines)(struct drm_device *dev);
2034                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2035                 void (*stop_engine)(struct intel_engine_cs *engine);
2036         } gt;
2037
2038         /* perform PHY state sanity checks? */
2039         bool chv_phy_assert[2];
2040
2041         struct intel_encoder *dig_port_map[I915_MAX_PORTS];
2042
2043         /*
2044          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2045          * will be rejected. Instead look for a better place.
2046          */
2047 };
2048
2049 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2050 {
2051         return container_of(dev, struct drm_i915_private, drm);
2052 }
2053
2054 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
2055 {
2056         return to_i915(dev_get_drvdata(dev));
2057 }
2058
2059 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2060 {
2061         return container_of(guc, struct drm_i915_private, guc);
2062 }
2063
2064 /* Simple iterator over all initialised engines */
2065 #define for_each_engine(engine__, dev_priv__) \
2066         for ((engine__) = &(dev_priv__)->engine[0]; \
2067              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2068              (engine__)++) \
2069                 for_each_if (intel_engine_initialized(engine__))
2070
2071 /* Iterator with engine_id */
2072 #define for_each_engine_id(engine__, dev_priv__, id__) \
2073         for ((engine__) = &(dev_priv__)->engine[0], (id__) = 0; \
2074              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2075              (engine__)++) \
2076                 for_each_if (((id__) = (engine__)->id, \
2077                               intel_engine_initialized(engine__)))
2078
2079 /* Iterator over subset of engines selected by mask */
2080 #define for_each_engine_masked(engine__, dev_priv__, mask__) \
2081         for ((engine__) = &(dev_priv__)->engine[0]; \
2082              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2083              (engine__)++) \
2084                 for_each_if (((mask__) & intel_engine_flag(engine__)) && \
2085                              intel_engine_initialized(engine__))
2086
2087 enum hdmi_force_audio {
2088         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2089         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2090         HDMI_AUDIO_AUTO,                /* trust EDID */
2091         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2092 };
2093
2094 #define I915_GTT_OFFSET_NONE ((u32)-1)
2095
2096 struct drm_i915_gem_object_ops {
2097         unsigned int flags;
2098 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2099
2100         /* Interface between the GEM object and its backing storage.
2101          * get_pages() is called once prior to the use of the associated set
2102          * of pages before to binding them into the GTT, and put_pages() is
2103          * called after we no longer need them. As we expect there to be
2104          * associated cost with migrating pages between the backing storage
2105          * and making them available for the GPU (e.g. clflush), we may hold
2106          * onto the pages after they are no longer referenced by the GPU
2107          * in case they may be used again shortly (for example migrating the
2108          * pages to a different memory domain within the GTT). put_pages()
2109          * will therefore most likely be called when the object itself is
2110          * being released or under memory pressure (where we attempt to
2111          * reap pages for the shrinker).
2112          */
2113         int (*get_pages)(struct drm_i915_gem_object *);
2114         void (*put_pages)(struct drm_i915_gem_object *);
2115
2116         int (*dmabuf_export)(struct drm_i915_gem_object *);
2117         void (*release)(struct drm_i915_gem_object *);
2118 };
2119
2120 /*
2121  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2122  * considered to be the frontbuffer for the given plane interface-wise. This
2123  * doesn't mean that the hw necessarily already scans it out, but that any
2124  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2125  *
2126  * We have one bit per pipe and per scanout plane type.
2127  */
2128 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2129 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2130 #define INTEL_FRONTBUFFER_BITS \
2131         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2132 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2133         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2134 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2135         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2136 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2137         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2138 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2139         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2140 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2141         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2142
2143 struct drm_i915_gem_object {
2144         struct drm_gem_object base;
2145
2146         const struct drm_i915_gem_object_ops *ops;
2147
2148         /** List of VMAs backed by this object */
2149         struct list_head vma_list;
2150
2151         /** Stolen memory for this object, instead of being backed by shmem. */
2152         struct drm_mm_node *stolen;
2153         struct list_head global_list;
2154
2155         struct list_head engine_list[I915_NUM_ENGINES];
2156         /** Used in execbuf to temporarily hold a ref */
2157         struct list_head obj_exec_link;
2158
2159         struct list_head batch_pool_link;
2160
2161         /**
2162          * This is set if the object is on the active lists (has pending
2163          * rendering and so a non-zero seqno), and is not set if it i s on
2164          * inactive (ready to be unbound) list.
2165          */
2166         unsigned int active:I915_NUM_ENGINES;
2167
2168         /**
2169          * This is set if the object has been written to since last bound
2170          * to the GTT
2171          */
2172         unsigned int dirty:1;
2173
2174         /**
2175          * Fence register bits (if any) for this object.  Will be set
2176          * as needed when mapped into the GTT.
2177          * Protected by dev->struct_mutex.
2178          */
2179         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2180
2181         /**
2182          * Advice: are the backing pages purgeable?
2183          */
2184         unsigned int madv:2;
2185
2186         /**
2187          * Current tiling mode for the object.
2188          */
2189         unsigned int tiling_mode:2;
2190         /**
2191          * Whether the tiling parameters for the currently associated fence
2192          * register have changed. Note that for the purposes of tracking
2193          * tiling changes we also treat the unfenced register, the register
2194          * slot that the object occupies whilst it executes a fenced
2195          * command (such as BLT on gen2/3), as a "fence".
2196          */
2197         unsigned int fence_dirty:1;
2198
2199         /**
2200          * Is the object at the current location in the gtt mappable and
2201          * fenceable? Used to avoid costly recalculations.
2202          */
2203         unsigned int map_and_fenceable:1;
2204
2205         /**
2206          * Whether the current gtt mapping needs to be mappable (and isn't just
2207          * mappable by accident). Track pin and fault separate for a more
2208          * accurate mappable working set.
2209          */
2210         unsigned int fault_mappable:1;
2211
2212         /*
2213          * Is the object to be mapped as read-only to the GPU
2214          * Only honoured if hardware has relevant pte bit
2215          */
2216         unsigned long gt_ro:1;
2217         unsigned int cache_level:3;
2218         unsigned int cache_dirty:1;
2219
2220         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2221
2222         unsigned int has_wc_mmap;
2223         unsigned int pin_display;
2224
2225         struct sg_table *pages;
2226         int pages_pin_count;
2227         struct get_page {
2228                 struct scatterlist *sg;
2229                 int last;
2230         } get_page;
2231         void *mapping;
2232
2233         /** Breadcrumb of last rendering to the buffer.
2234          * There can only be one writer, but we allow for multiple readers.
2235          * If there is a writer that necessarily implies that all other
2236          * read requests are complete - but we may only be lazily clearing
2237          * the read requests. A read request is naturally the most recent
2238          * request on a ring, so we may have two different write and read
2239          * requests on one ring where the write request is older than the
2240          * read request. This allows for the CPU to read from an active
2241          * buffer by only waiting for the write to complete.
2242          * */
2243         struct drm_i915_gem_request *last_read_req[I915_NUM_ENGINES];
2244         struct drm_i915_gem_request *last_write_req;
2245         /** Breadcrumb of last fenced GPU access to the buffer. */
2246         struct drm_i915_gem_request *last_fenced_req;
2247
2248         /** Current tiling stride for the object, if it's tiled. */
2249         uint32_t stride;
2250
2251         /** References from framebuffers, locks out tiling changes. */
2252         unsigned long framebuffer_references;
2253
2254         /** Record of address bit 17 of each page at last unbind. */
2255         unsigned long *bit_17;
2256
2257         union {
2258                 /** for phy allocated objects */
2259                 struct drm_dma_handle *phys_handle;
2260
2261                 struct i915_gem_userptr {
2262                         uintptr_t ptr;
2263                         unsigned read_only :1;
2264                         unsigned workers :4;
2265 #define I915_GEM_USERPTR_MAX_WORKERS 15
2266
2267                         struct i915_mm_struct *mm;
2268                         struct i915_mmu_object *mmu_object;
2269                         struct work_struct *work;
2270                 } userptr;
2271         };
2272 };
2273 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2274
2275 static inline bool
2276 i915_gem_object_has_struct_page(const struct drm_i915_gem_object *obj)
2277 {
2278         return obj->ops->flags & I915_GEM_OBJECT_HAS_STRUCT_PAGE;
2279 }
2280
2281 /*
2282  * Optimised SGL iterator for GEM objects
2283  */
2284 static __always_inline struct sgt_iter {
2285         struct scatterlist *sgp;
2286         union {
2287                 unsigned long pfn;
2288                 dma_addr_t dma;
2289         };
2290         unsigned int curr;
2291         unsigned int max;
2292 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2293         struct sgt_iter s = { .sgp = sgl };
2294
2295         if (s.sgp) {
2296                 s.max = s.curr = s.sgp->offset;
2297                 s.max += s.sgp->length;
2298                 if (dma)
2299                         s.dma = sg_dma_address(s.sgp);
2300                 else
2301                         s.pfn = page_to_pfn(sg_page(s.sgp));
2302         }
2303
2304         return s;
2305 }
2306
2307 /**
2308  * __sg_next - return the next scatterlist entry in a list
2309  * @sg:         The current sg entry
2310  *
2311  * Description:
2312  *   If the entry is the last, return NULL; otherwise, step to the next
2313  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2314  *   otherwise just return the pointer to the current element.
2315  **/
2316 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2317 {
2318 #ifdef CONFIG_DEBUG_SG
2319         BUG_ON(sg->sg_magic != SG_MAGIC);
2320 #endif
2321         return sg_is_last(sg) ? NULL :
2322                 likely(!sg_is_chain(++sg)) ? sg :
2323                 sg_chain_ptr(sg);
2324 }
2325
2326 /**
2327  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2328  * @__dmap:     DMA address (output)
2329  * @__iter:     'struct sgt_iter' (iterator state, internal)
2330  * @__sgt:      sg_table to iterate over (input)
2331  */
2332 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2333         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2334              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2335              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2336              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0))
2337
2338 /**
2339  * for_each_sgt_page - iterate over the pages of the given sg_table
2340  * @__pp:       page pointer (output)
2341  * @__iter:     'struct sgt_iter' (iterator state, internal)
2342  * @__sgt:      sg_table to iterate over (input)
2343  */
2344 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2345         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2346              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2347               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2348              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2349              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0))
2350
2351 /**
2352  * Request queue structure.
2353  *
2354  * The request queue allows us to note sequence numbers that have been emitted
2355  * and may be associated with active buffers to be retired.
2356  *
2357  * By keeping this list, we can avoid having to do questionable sequence
2358  * number comparisons on buffer last_read|write_seqno. It also allows an
2359  * emission time to be associated with the request for tracking how far ahead
2360  * of the GPU the submission is.
2361  *
2362  * The requests are reference counted, so upon creation they should have an
2363  * initial reference taken using kref_init
2364  */
2365 struct drm_i915_gem_request {
2366         struct kref ref;
2367
2368         /** On Which ring this request was generated */
2369         struct drm_i915_private *i915;
2370         struct intel_engine_cs *engine;
2371         unsigned reset_counter;
2372
2373          /** GEM sequence number associated with the previous request,
2374           * when the HWS breadcrumb is equal to this the GPU is processing
2375           * this request.
2376           */
2377         u32 previous_seqno;
2378
2379          /** GEM sequence number associated with this request,
2380           * when the HWS breadcrumb is equal or greater than this the GPU
2381           * has finished processing this request.
2382           */
2383         u32 seqno;
2384
2385         /** Position in the ringbuffer of the start of the request */
2386         u32 head;
2387
2388         /**
2389          * Position in the ringbuffer of the start of the postfix.
2390          * This is required to calculate the maximum available ringbuffer
2391          * space without overwriting the postfix.
2392          */
2393          u32 postfix;
2394
2395         /** Position in the ringbuffer of the end of the whole request */
2396         u32 tail;
2397
2398         /** Preallocate space in the ringbuffer for the emitting the request */
2399         u32 reserved_space;
2400
2401         /**
2402          * Context and ring buffer related to this request
2403          * Contexts are refcounted, so when this request is associated with a
2404          * context, we must increment the context's refcount, to guarantee that
2405          * it persists while any request is linked to it. Requests themselves
2406          * are also refcounted, so the request will only be freed when the last
2407          * reference to it is dismissed, and the code in
2408          * i915_gem_request_free() will then decrement the refcount on the
2409          * context.
2410          */
2411         struct i915_gem_context *ctx;
2412         struct intel_ringbuffer *ringbuf;
2413
2414         /**
2415          * Context related to the previous request.
2416          * As the contexts are accessed by the hardware until the switch is
2417          * completed to a new context, the hardware may still be writing
2418          * to the context object after the breadcrumb is visible. We must
2419          * not unpin/unbind/prune that object whilst still active and so
2420          * we keep the previous context pinned until the following (this)
2421          * request is retired.
2422          */
2423         struct i915_gem_context *previous_context;
2424
2425         /** Batch buffer related to this request if any (used for
2426             error state dump only) */
2427         struct drm_i915_gem_object *batch_obj;
2428
2429         /** Time at which this request was emitted, in jiffies. */
2430         unsigned long emitted_jiffies;
2431
2432         /** global list entry for this request */
2433         struct list_head list;
2434
2435         struct drm_i915_file_private *file_priv;
2436         /** file_priv list entry for this request */
2437         struct list_head client_list;
2438
2439         /** process identifier submitting this request */
2440         struct pid *pid;
2441
2442         /**
2443          * The ELSP only accepts two elements at a time, so we queue
2444          * context/tail pairs on a given queue (ring->execlist_queue) until the
2445          * hardware is available. The queue serves a double purpose: we also use
2446          * it to keep track of the up to 2 contexts currently in the hardware
2447          * (usually one in execution and the other queued up by the GPU): We
2448          * only remove elements from the head of the queue when the hardware
2449          * informs us that an element has been completed.
2450          *
2451          * All accesses to the queue are mediated by a spinlock
2452          * (ring->execlist_lock).
2453          */
2454
2455         /** Execlist link in the submission queue.*/
2456         struct list_head execlist_link;
2457
2458         /** Execlists no. of times this request has been sent to the ELSP */
2459         int elsp_submitted;
2460
2461         /** Execlists context hardware id. */
2462         unsigned ctx_hw_id;
2463 };
2464
2465 struct drm_i915_gem_request * __must_check
2466 i915_gem_request_alloc(struct intel_engine_cs *engine,
2467                        struct i915_gem_context *ctx);
2468 void i915_gem_request_free(struct kref *req_ref);
2469 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2470                                    struct drm_file *file);
2471
2472 static inline uint32_t
2473 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2474 {
2475         return req ? req->seqno : 0;
2476 }
2477
2478 static inline struct intel_engine_cs *
2479 i915_gem_request_get_engine(struct drm_i915_gem_request *req)
2480 {
2481         return req ? req->engine : NULL;
2482 }
2483
2484 static inline struct drm_i915_gem_request *
2485 i915_gem_request_reference(struct drm_i915_gem_request *req)
2486 {
2487         if (req)
2488                 kref_get(&req->ref);
2489         return req;
2490 }
2491
2492 static inline void
2493 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2494 {
2495         kref_put(&req->ref, i915_gem_request_free);
2496 }
2497
2498 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2499                                            struct drm_i915_gem_request *src)
2500 {
2501         if (src)
2502                 i915_gem_request_reference(src);
2503
2504         if (*pdst)
2505                 i915_gem_request_unreference(*pdst);
2506
2507         *pdst = src;
2508 }
2509
2510 /*
2511  * XXX: i915_gem_request_completed should be here but currently needs the
2512  * definition of i915_seqno_passed() which is below. It will be moved in
2513  * a later patch when the call to i915_seqno_passed() is obsoleted...
2514  */
2515
2516 /*
2517  * A command that requires special handling by the command parser.
2518  */
2519 struct drm_i915_cmd_descriptor {
2520         /*
2521          * Flags describing how the command parser processes the command.
2522          *
2523          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2524          *                 a length mask if not set
2525          * CMD_DESC_SKIP: The command is allowed but does not follow the
2526          *                standard length encoding for the opcode range in
2527          *                which it falls
2528          * CMD_DESC_REJECT: The command is never allowed
2529          * CMD_DESC_REGISTER: The command should be checked against the
2530          *                    register whitelist for the appropriate ring
2531          * CMD_DESC_MASTER: The command is allowed if the submitting process
2532          *                  is the DRM master
2533          */
2534         u32 flags;
2535 #define CMD_DESC_FIXED    (1<<0)
2536 #define CMD_DESC_SKIP     (1<<1)
2537 #define CMD_DESC_REJECT   (1<<2)
2538 #define CMD_DESC_REGISTER (1<<3)
2539 #define CMD_DESC_BITMASK  (1<<4)
2540 #define CMD_DESC_MASTER   (1<<5)
2541
2542         /*
2543          * The command's unique identification bits and the bitmask to get them.
2544          * This isn't strictly the opcode field as defined in the spec and may
2545          * also include type, subtype, and/or subop fields.
2546          */
2547         struct {
2548                 u32 value;
2549                 u32 mask;
2550         } cmd;
2551
2552         /*
2553          * The command's length. The command is either fixed length (i.e. does
2554          * not include a length field) or has a length field mask. The flag
2555          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2556          * a length mask. All command entries in a command table must include
2557          * length information.
2558          */
2559         union {
2560                 u32 fixed;
2561                 u32 mask;
2562         } length;
2563
2564         /*
2565          * Describes where to find a register address in the command to check
2566          * against the ring's register whitelist. Only valid if flags has the
2567          * CMD_DESC_REGISTER bit set.
2568          *
2569          * A non-zero step value implies that the command may access multiple
2570          * registers in sequence (e.g. LRI), in that case step gives the
2571          * distance in dwords between individual offset fields.
2572          */
2573         struct {
2574                 u32 offset;
2575                 u32 mask;
2576                 u32 step;
2577         } reg;
2578
2579 #define MAX_CMD_DESC_BITMASKS 3
2580         /*
2581          * Describes command checks where a particular dword is masked and
2582          * compared against an expected value. If the command does not match
2583          * the expected value, the parser rejects it. Only valid if flags has
2584          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2585          * are valid.
2586          *
2587          * If the check specifies a non-zero condition_mask then the parser
2588          * only performs the check when the bits specified by condition_mask
2589          * are non-zero.
2590          */
2591         struct {
2592                 u32 offset;
2593                 u32 mask;
2594                 u32 expected;
2595                 u32 condition_offset;
2596                 u32 condition_mask;
2597         } bits[MAX_CMD_DESC_BITMASKS];
2598 };
2599
2600 /*
2601  * A table of commands requiring special handling by the command parser.
2602  *
2603  * Each ring has an array of tables. Each table consists of an array of command
2604  * descriptors, which must be sorted with command opcodes in ascending order.
2605  */
2606 struct drm_i915_cmd_table {
2607         const struct drm_i915_cmd_descriptor *table;
2608         int count;
2609 };
2610
2611 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2612 #define __I915__(p) ({ \
2613         struct drm_i915_private *__p; \
2614         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2615                 __p = (struct drm_i915_private *)p; \
2616         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2617                 __p = to_i915((struct drm_device *)p); \
2618         else \
2619                 BUILD_BUG(); \
2620         __p; \
2621 })
2622 #define INTEL_INFO(p)   (&__I915__(p)->info)
2623 #define INTEL_GEN(p)    (INTEL_INFO(p)->gen)
2624 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2625
2626 #define REVID_FOREVER           0xff
2627 #define INTEL_REVID(p)  (__I915__(p)->drm.pdev->revision)
2628
2629 #define GEN_FOREVER (0)
2630 /*
2631  * Returns true if Gen is in inclusive range [Start, End].
2632  *
2633  * Use GEN_FOREVER for unbound start and or end.
2634  */
2635 #define IS_GEN(p, s, e) ({ \
2636         unsigned int __s = (s), __e = (e); \
2637         BUILD_BUG_ON(!__builtin_constant_p(s)); \
2638         BUILD_BUG_ON(!__builtin_constant_p(e)); \
2639         if ((__s) != GEN_FOREVER) \
2640                 __s = (s) - 1; \
2641         if ((__e) == GEN_FOREVER) \
2642                 __e = BITS_PER_LONG - 1; \
2643         else \
2644                 __e = (e) - 1; \
2645         !!(INTEL_INFO(p)->gen_mask & GENMASK((__e), (__s))); \
2646 })
2647
2648 /*
2649  * Return true if revision is in range [since,until] inclusive.
2650  *
2651  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2652  */
2653 #define IS_REVID(p, since, until) \
2654         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2655
2656 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2657 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2658 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2659 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2660 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2661 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2662 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2663 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2664 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2665 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2666 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2667 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2668 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2669 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2670 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2671 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2672 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2673 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2674 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2675                                  INTEL_DEVID(dev) == 0x0152 || \
2676                                  INTEL_DEVID(dev) == 0x015a)
2677 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2678 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_cherryview)
2679 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2680 #define IS_BROADWELL(dev)       (INTEL_INFO(dev)->is_broadwell)
2681 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2682 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2683 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2684 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2685 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2686                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2687 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2688                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2689                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2690                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2691 /* ULX machines are also considered ULT. */
2692 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2693                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2694 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2695                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2696 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2697                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2698 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2699                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2700 /* ULX machines are also considered ULT. */
2701 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2702                                  INTEL_DEVID(dev) == 0x0A1E)
2703 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2704                                  INTEL_DEVID(dev) == 0x1913 || \
2705                                  INTEL_DEVID(dev) == 0x1916 || \
2706                                  INTEL_DEVID(dev) == 0x1921 || \
2707                                  INTEL_DEVID(dev) == 0x1926)
2708 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2709                                  INTEL_DEVID(dev) == 0x1915 || \
2710                                  INTEL_DEVID(dev) == 0x191E)
2711 #define IS_KBL_ULT(dev)         (INTEL_DEVID(dev) == 0x5906 || \
2712                                  INTEL_DEVID(dev) == 0x5913 || \
2713                                  INTEL_DEVID(dev) == 0x5916 || \
2714                                  INTEL_DEVID(dev) == 0x5921 || \
2715                                  INTEL_DEVID(dev) == 0x5926)
2716 #define IS_KBL_ULX(dev)         (INTEL_DEVID(dev) == 0x590E || \
2717                                  INTEL_DEVID(dev) == 0x5915 || \
2718                                  INTEL_DEVID(dev) == 0x591E)
2719 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2720                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2721 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2722                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2723
2724 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2725
2726 #define SKL_REVID_A0            0x0
2727 #define SKL_REVID_B0            0x1
2728 #define SKL_REVID_C0            0x2
2729 #define SKL_REVID_D0            0x3
2730 #define SKL_REVID_E0            0x4
2731 #define SKL_REVID_F0            0x5
2732
2733 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2734
2735 #define BXT_REVID_A0            0x0
2736 #define BXT_REVID_A1            0x1
2737 #define BXT_REVID_B0            0x3
2738 #define BXT_REVID_C0            0x9
2739
2740 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2741
2742 #define KBL_REVID_A0            0x0
2743 #define KBL_REVID_B0            0x1
2744 #define KBL_REVID_C0            0x2
2745 #define KBL_REVID_D0            0x3
2746 #define KBL_REVID_E0            0x4
2747
2748 #define IS_KBL_REVID(p, since, until) \
2749         (IS_KABYLAKE(p) && IS_REVID(p, since, until))
2750
2751 /*
2752  * The genX designation typically refers to the render engine, so render
2753  * capability related checks should use IS_GEN, while display and other checks
2754  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2755  * chips, etc.).
2756  */
2757 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen_mask & BIT(1))
2758 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen_mask & BIT(2))
2759 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen_mask & BIT(3))
2760 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen_mask & BIT(4))
2761 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen_mask & BIT(5))
2762 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen_mask & BIT(6))
2763 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen_mask & BIT(7))
2764 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen_mask & BIT(8))
2765
2766 #define ENGINE_MASK(id) BIT(id)
2767 #define RENDER_RING     ENGINE_MASK(RCS)
2768 #define BSD_RING        ENGINE_MASK(VCS)
2769 #define BLT_RING        ENGINE_MASK(BCS)
2770 #define VEBOX_RING      ENGINE_MASK(VECS)
2771 #define BSD2_RING       ENGINE_MASK(VCS2)
2772 #define ALL_ENGINES     (~0)
2773
2774 #define HAS_ENGINE(dev_priv, id) \
2775         (INTEL_INFO(dev_priv)->ring_mask & ENGINE_MASK(id))
2776
2777 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2778 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2779 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2780 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2781
2782 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2783 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2784 #define HAS_EDRAM(dev)          (__I915__(dev)->edram_cap & EDRAM_ENABLED)
2785 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2786                                  HAS_EDRAM(dev))
2787 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2788
2789 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2790 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2791 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2792 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2793 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2794
2795 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2796 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2797
2798 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2799 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2800
2801 /* WaRsDisableCoarsePowerGating:skl,bxt */
2802 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2803         (IS_BXT_REVID(dev_priv, 0, BXT_REVID_A1) || \
2804          IS_SKL_GT3(dev_priv) || \
2805          IS_SKL_GT4(dev_priv))
2806
2807 /*
2808  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2809  * even when in MSI mode. This results in spurious interrupt warnings if the
2810  * legacy irq no. is shared with another device. The kernel then disables that
2811  * interrupt source and so prevents the other device from working properly.
2812  */
2813 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2814 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2815
2816 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2817  * rows, which changed the alignment requirements and fence programming.
2818  */
2819 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2820                                                       IS_I915GM(dev)))
2821 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2822 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2823
2824 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2825 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2826 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2827
2828 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2829
2830 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2831                                  INTEL_INFO(dev)->gen >= 9)
2832
2833 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2834 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2835 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2836                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2837                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2838 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2839                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2840                                  IS_CHERRYVIEW(dev) || IS_SKYLAKE(dev) || \
2841                                  IS_KABYLAKE(dev) || IS_BROXTON(dev))
2842 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2843 #define HAS_RC6p(dev)           (IS_GEN6(dev) || IS_IVYBRIDGE(dev))
2844
2845 #define HAS_CSR(dev)    (IS_GEN9(dev))
2846
2847 /*
2848  * For now, anything with a GuC requires uCode loading, and then supports
2849  * command submission once loaded. But these are logically independent
2850  * properties, so we have separate macros to test them.
2851  */
2852 #define HAS_GUC(dev)            (IS_GEN9(dev) && !IS_KABYLAKE(dev))
2853 #define HAS_GUC_UCODE(dev)      (HAS_GUC(dev))
2854 #define HAS_GUC_SCHED(dev)      (HAS_GUC(dev))
2855
2856 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2857                                     INTEL_INFO(dev)->gen >= 8)
2858
2859 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2860                                  !IS_VALLEYVIEW(dev) && !IS_CHERRYVIEW(dev) && \
2861                                  !IS_BROXTON(dev))
2862
2863 #define HAS_POOLED_EU(dev)      (INTEL_INFO(dev)->has_pooled_eu)
2864
2865 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2866 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2867 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2868 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2869 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2870 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2871 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2872 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2873 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2874 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2875 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2876
2877 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2878 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2879 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2880 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2881 #define HAS_PCH_LPT_H(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2882 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2883 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2884 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2885 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2886
2887 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || \
2888                                IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
2889
2890 /* DPF == dynamic parity feature */
2891 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2892 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2893
2894 #define GT_FREQUENCY_MULTIPLIER 50
2895 #define GEN9_FREQ_SCALER 3
2896
2897 #include "i915_trace.h"
2898
2899 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2900 extern int i915_resume_switcheroo(struct drm_device *dev);
2901
2902 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2903                                 int enable_ppgtt);
2904
2905 /* i915_drv.c */
2906 void __printf(3, 4)
2907 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2908               const char *fmt, ...);
2909
2910 #define i915_report_error(dev_priv, fmt, ...)                              \
2911         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2912
2913 #ifdef CONFIG_COMPAT
2914 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2915                               unsigned long arg);
2916 #endif
2917 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2918 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2919 extern int i915_reset(struct drm_i915_private *dev_priv);
2920 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2921 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2922 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2923 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2924 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2925 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2926 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2927
2928 /* intel_hotplug.c */
2929 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
2930                            u32 pin_mask, u32 long_mask);
2931 void intel_hpd_init(struct drm_i915_private *dev_priv);
2932 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2933 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2934 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2935
2936 /* i915_irq.c */
2937 void i915_queue_hangcheck(struct drm_i915_private *dev_priv);
2938 __printf(3, 4)
2939 void i915_handle_error(struct drm_i915_private *dev_priv,
2940                        u32 engine_mask,
2941                        const char *fmt, ...);
2942
2943 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2944 int intel_irq_install(struct drm_i915_private *dev_priv);
2945 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2946
2947 extern void intel_uncore_sanitize(struct drm_i915_private *dev_priv);
2948 extern void intel_uncore_early_sanitize(struct drm_i915_private *dev_priv,
2949                                         bool restore_forcewake);
2950 extern void intel_uncore_init(struct drm_i915_private *dev_priv);
2951 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
2952 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
2953 extern void intel_uncore_fini(struct drm_i915_private *dev_priv);
2954 extern void intel_uncore_forcewake_reset(struct drm_i915_private *dev_priv,
2955                                          bool restore);
2956 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2957 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2958                                 enum forcewake_domains domains);
2959 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2960                                 enum forcewake_domains domains);
2961 /* Like above but the caller must manage the uncore.lock itself.
2962  * Must be used with I915_READ_FW and friends.
2963  */
2964 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2965                                         enum forcewake_domains domains);
2966 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2967                                         enum forcewake_domains domains);
2968 u64 intel_uncore_edram_size(struct drm_i915_private *dev_priv);
2969
2970 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2971
2972 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
2973 {
2974         return dev_priv->gvt.initialized;
2975 }
2976
2977 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
2978 {
2979         return dev_priv->vgpu.active;
2980 }
2981
2982 void
2983 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2984                      u32 status_mask);
2985
2986 void
2987 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2988                       u32 status_mask);
2989
2990 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2991 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2992 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2993                                    uint32_t mask,
2994                                    uint32_t bits);
2995 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
2996                             uint32_t interrupt_mask,
2997                             uint32_t enabled_irq_mask);
2998 static inline void
2999 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3000 {
3001         ilk_update_display_irq(dev_priv, bits, bits);
3002 }
3003 static inline void
3004 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3005 {
3006         ilk_update_display_irq(dev_priv, bits, 0);
3007 }
3008 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
3009                          enum pipe pipe,
3010                          uint32_t interrupt_mask,
3011                          uint32_t enabled_irq_mask);
3012 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
3013                                        enum pipe pipe, uint32_t bits)
3014 {
3015         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
3016 }
3017 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
3018                                         enum pipe pipe, uint32_t bits)
3019 {
3020         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
3021 }
3022 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
3023                                   uint32_t interrupt_mask,
3024                                   uint32_t enabled_irq_mask);
3025 static inline void
3026 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3027 {
3028         ibx_display_interrupt_update(dev_priv, bits, bits);
3029 }
3030 static inline void
3031 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3032 {
3033         ibx_display_interrupt_update(dev_priv, bits, 0);
3034 }
3035
3036
3037 /* i915_gem.c */
3038 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
3039                           struct drm_file *file_priv);
3040 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
3041                          struct drm_file *file_priv);
3042 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
3043                           struct drm_file *file_priv);
3044 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
3045                         struct drm_file *file_priv);
3046 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
3047                         struct drm_file *file_priv);
3048 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
3049                               struct drm_file *file_priv);
3050 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
3051                              struct drm_file *file_priv);
3052 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
3053                                         struct drm_i915_gem_request *req);
3054 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
3055                                    struct drm_i915_gem_execbuffer2 *args,
3056                                    struct list_head *vmas);
3057 int i915_gem_execbuffer(struct drm_device *dev, void *data,
3058                         struct drm_file *file_priv);
3059 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
3060                          struct drm_file *file_priv);
3061 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
3062                         struct drm_file *file_priv);
3063 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
3064                                struct drm_file *file);
3065 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
3066                                struct drm_file *file);
3067 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
3068                             struct drm_file *file_priv);
3069 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
3070                            struct drm_file *file_priv);
3071 int i915_gem_set_tiling(struct drm_device *dev, void *data,
3072                         struct drm_file *file_priv);
3073 int i915_gem_get_tiling(struct drm_device *dev, void *data,
3074                         struct drm_file *file_priv);
3075 void i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3076 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3077                            struct drm_file *file);
3078 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3079                                 struct drm_file *file_priv);
3080 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3081                         struct drm_file *file_priv);
3082 void i915_gem_load_init(struct drm_device *dev);
3083 void i915_gem_load_cleanup(struct drm_device *dev);
3084 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3085 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3086
3087 void *i915_gem_object_alloc(struct drm_device *dev);
3088 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3089 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3090                          const struct drm_i915_gem_object_ops *ops);
3091 struct drm_i915_gem_object *i915_gem_object_create(struct drm_device *dev,
3092                                                   size_t size);
3093 struct drm_i915_gem_object *i915_gem_object_create_from_data(
3094                 struct drm_device *dev, const void *data, size_t size);
3095 void i915_gem_free_object(struct drm_gem_object *obj);
3096 void i915_gem_vma_destroy(struct i915_vma *vma);
3097
3098 /* Flags used by pin/bind&friends. */
3099 #define PIN_MAPPABLE    (1<<0)
3100 #define PIN_NONBLOCK    (1<<1)
3101 #define PIN_GLOBAL      (1<<2)
3102 #define PIN_OFFSET_BIAS (1<<3)
3103 #define PIN_USER        (1<<4)
3104 #define PIN_UPDATE      (1<<5)
3105 #define PIN_ZONE_4G     (1<<6)
3106 #define PIN_HIGH        (1<<7)
3107 #define PIN_OFFSET_FIXED        (1<<8)
3108 #define PIN_OFFSET_MASK (~4095)
3109 int __must_check
3110 i915_gem_object_pin(struct drm_i915_gem_object *obj,
3111                     struct i915_address_space *vm,
3112                     uint32_t alignment,
3113                     uint64_t flags);
3114 int __must_check
3115 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3116                          const struct i915_ggtt_view *view,
3117                          uint32_t alignment,
3118                          uint64_t flags);
3119
3120 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
3121                   u32 flags);
3122 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
3123 int __must_check i915_vma_unbind(struct i915_vma *vma);
3124 /*
3125  * BEWARE: Do not use the function below unless you can _absolutely_
3126  * _guarantee_ VMA in question is _not in use_ anywhere.
3127  */
3128 int __must_check __i915_vma_unbind_no_wait(struct i915_vma *vma);
3129 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
3130 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
3131 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3132
3133 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3134                                     int *needs_clflush);
3135
3136 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3137
3138 static inline int __sg_page_count(struct scatterlist *sg)
3139 {
3140         return sg->length >> PAGE_SHIFT;
3141 }
3142
3143 struct page *
3144 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
3145
3146 static inline dma_addr_t
3147 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj, int n)
3148 {
3149         if (n < obj->get_page.last) {
3150                 obj->get_page.sg = obj->pages->sgl;
3151                 obj->get_page.last = 0;
3152         }
3153
3154         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3155                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3156                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3157                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3158         }
3159
3160         return sg_dma_address(obj->get_page.sg) + ((n - obj->get_page.last) << PAGE_SHIFT);
3161 }
3162
3163 static inline struct page *
3164 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
3165 {
3166         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
3167                 return NULL;
3168
3169         if (n < obj->get_page.last) {
3170                 obj->get_page.sg = obj->pages->sgl;
3171                 obj->get_page.last = 0;
3172         }
3173
3174         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3175                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3176                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3177                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3178         }
3179
3180         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
3181 }
3182
3183 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3184 {
3185         BUG_ON(obj->pages == NULL);
3186         obj->pages_pin_count++;
3187 }
3188
3189 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3190 {
3191         BUG_ON(obj->pages_pin_count == 0);
3192         obj->pages_pin_count--;
3193 }
3194
3195 /**
3196  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3197  * @obj - the object to map into kernel address space
3198  *
3199  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3200  * pages and then returns a contiguous mapping of the backing storage into
3201  * the kernel address space.
3202  *
3203  * The caller must hold the struct_mutex, and is responsible for calling
3204  * i915_gem_object_unpin_map() when the mapping is no longer required.
3205  *
3206  * Returns the pointer through which to access the mapped object, or an
3207  * ERR_PTR() on error.
3208  */
3209 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj);
3210
3211 /**
3212  * i915_gem_object_unpin_map - releases an earlier mapping
3213  * @obj - the object to unmap
3214  *
3215  * After pinning the object and mapping its pages, once you are finished
3216  * with your access, call i915_gem_object_unpin_map() to release the pin
3217  * upon the mapping. Once the pin count reaches zero, that mapping may be
3218  * removed.
3219  *
3220  * The caller must hold the struct_mutex.
3221  */
3222 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3223 {
3224         lockdep_assert_held(&obj->base.dev->struct_mutex);
3225         i915_gem_object_unpin_pages(obj);
3226 }
3227
3228 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3229 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
3230                          struct intel_engine_cs *to,
3231                          struct drm_i915_gem_request **to_req);
3232 void i915_vma_move_to_active(struct i915_vma *vma,
3233                              struct drm_i915_gem_request *req);
3234 int i915_gem_dumb_create(struct drm_file *file_priv,
3235                          struct drm_device *dev,
3236                          struct drm_mode_create_dumb *args);
3237 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3238                       uint32_t handle, uint64_t *offset);
3239
3240 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3241                        struct drm_i915_gem_object *new,
3242                        unsigned frontbuffer_bits);
3243
3244 /**
3245  * Returns true if seq1 is later than seq2.
3246  */
3247 static inline bool
3248 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
3249 {
3250         return (int32_t)(seq1 - seq2) >= 0;
3251 }
3252
3253 static inline bool i915_gem_request_started(struct drm_i915_gem_request *req,
3254                                            bool lazy_coherency)
3255 {
3256         if (!lazy_coherency && req->engine->irq_seqno_barrier)
3257                 req->engine->irq_seqno_barrier(req->engine);
3258         return i915_seqno_passed(req->engine->get_seqno(req->engine),
3259                                  req->previous_seqno);
3260 }
3261
3262 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
3263                                               bool lazy_coherency)
3264 {
3265         if (!lazy_coherency && req->engine->irq_seqno_barrier)
3266                 req->engine->irq_seqno_barrier(req->engine);
3267         return i915_seqno_passed(req->engine->get_seqno(req->engine),
3268                                  req->seqno);
3269 }
3270
3271 int __must_check i915_gem_get_seqno(struct drm_i915_private *dev_priv, u32 *seqno);
3272 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
3273
3274 struct drm_i915_gem_request *
3275 i915_gem_find_active_request(struct intel_engine_cs *engine);
3276
3277 bool i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3278 void i915_gem_retire_requests_ring(struct intel_engine_cs *engine);
3279
3280 static inline u32 i915_reset_counter(struct i915_gpu_error *error)
3281 {
3282         return atomic_read(&error->reset_counter);
3283 }
3284
3285 static inline bool __i915_reset_in_progress(u32 reset)
3286 {
3287         return unlikely(reset & I915_RESET_IN_PROGRESS_FLAG);
3288 }
3289
3290 static inline bool __i915_reset_in_progress_or_wedged(u32 reset)
3291 {
3292         return unlikely(reset & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
3293 }
3294
3295 static inline bool __i915_terminally_wedged(u32 reset)
3296 {
3297         return unlikely(reset & I915_WEDGED);
3298 }
3299
3300 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3301 {
3302         return __i915_reset_in_progress(i915_reset_counter(error));
3303 }
3304
3305 static inline bool i915_reset_in_progress_or_wedged(struct i915_gpu_error *error)
3306 {
3307         return __i915_reset_in_progress_or_wedged(i915_reset_counter(error));
3308 }
3309
3310 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3311 {
3312         return __i915_terminally_wedged(i915_reset_counter(error));
3313 }
3314
3315 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3316 {
3317         return ((i915_reset_counter(error) & ~I915_WEDGED) + 1) / 2;
3318 }
3319
3320 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
3321 {
3322         return dev_priv->gpu_error.stop_rings == 0 ||
3323                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
3324 }
3325
3326 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
3327 {
3328         return dev_priv->gpu_error.stop_rings == 0 ||
3329                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
3330 }
3331
3332 void i915_gem_reset(struct drm_device *dev);
3333 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3334 int __must_check i915_gem_init(struct drm_device *dev);
3335 int i915_gem_init_engines(struct drm_device *dev);
3336 int __must_check i915_gem_init_hw(struct drm_device *dev);
3337 void i915_gem_init_swizzling(struct drm_device *dev);
3338 void i915_gem_cleanup_engines(struct drm_device *dev);
3339 int __must_check i915_gem_wait_for_idle(struct drm_i915_private *dev_priv);
3340 int __must_check i915_gem_suspend(struct drm_device *dev);
3341 void __i915_add_request(struct drm_i915_gem_request *req,
3342                         struct drm_i915_gem_object *batch_obj,
3343                         bool flush_caches);
3344 #define i915_add_request(req) \
3345         __i915_add_request(req, NULL, true)
3346 #define i915_add_request_no_flush(req) \
3347         __i915_add_request(req, NULL, false)
3348 int __i915_wait_request(struct drm_i915_gem_request *req,
3349                         bool interruptible,
3350                         s64 *timeout,
3351                         struct intel_rps_client *rps);
3352 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
3353 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3354 int __must_check
3355 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3356                                bool readonly);
3357 int __must_check
3358 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3359                                   bool write);
3360 int __must_check
3361 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3362 int __must_check
3363 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3364                                      u32 alignment,
3365                                      const struct i915_ggtt_view *view);
3366 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
3367                                               const struct i915_ggtt_view *view);
3368 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3369                                 int align);
3370 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3371 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3372
3373 uint32_t
3374 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
3375 uint32_t
3376 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
3377                             int tiling_mode, bool fenced);
3378
3379 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3380                                     enum i915_cache_level cache_level);
3381
3382 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3383                                 struct dma_buf *dma_buf);
3384
3385 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3386                                 struct drm_gem_object *gem_obj, int flags);
3387
3388 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
3389                                   const struct i915_ggtt_view *view);
3390 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3391                         struct i915_address_space *vm);
3392 static inline u64
3393 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3394 {
3395         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3396 }
3397
3398 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3399 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3400                                   const struct i915_ggtt_view *view);
3401 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3402                         struct i915_address_space *vm);
3403
3404 struct i915_vma *
3405 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3406                     struct i915_address_space *vm);
3407 struct i915_vma *
3408 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3409                           const struct i915_ggtt_view *view);
3410
3411 struct i915_vma *
3412 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3413                                   struct i915_address_space *vm);
3414 struct i915_vma *
3415 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3416                                        const struct i915_ggtt_view *view);
3417
3418 static inline struct i915_vma *
3419 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3420 {
3421         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3422 }
3423 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3424
3425 /* Some GGTT VM helpers */
3426 static inline struct i915_hw_ppgtt *
3427 i915_vm_to_ppgtt(struct i915_address_space *vm)
3428 {
3429         return container_of(vm, struct i915_hw_ppgtt, base);
3430 }
3431
3432
3433 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3434 {
3435         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3436 }
3437
3438 unsigned long
3439 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj);
3440
3441 static inline int __must_check
3442 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3443                       uint32_t alignment,
3444                       unsigned flags)
3445 {
3446         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3447         struct i915_ggtt *ggtt = &dev_priv->ggtt;
3448
3449         return i915_gem_object_pin(obj, &ggtt->base,
3450                                    alignment, flags | PIN_GLOBAL);
3451 }
3452
3453 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3454                                      const struct i915_ggtt_view *view);
3455 static inline void
3456 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3457 {
3458         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3459 }
3460
3461 /* i915_gem_fence.c */
3462 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3463 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3464
3465 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3466 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3467
3468 void i915_gem_restore_fences(struct drm_device *dev);
3469
3470 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3471 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3472 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3473
3474 /* i915_gem_context.c */
3475 int __must_check i915_gem_context_init(struct drm_device *dev);
3476 void i915_gem_context_lost(struct drm_i915_private *dev_priv);
3477 void i915_gem_context_fini(struct drm_device *dev);
3478 void i915_gem_context_reset(struct drm_device *dev);
3479 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3480 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3481 int i915_switch_context(struct drm_i915_gem_request *req);
3482 void i915_gem_context_free(struct kref *ctx_ref);
3483 struct drm_i915_gem_object *
3484 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3485 struct i915_gem_context *
3486 i915_gem_context_create_gvt(struct drm_device *dev);
3487
3488 static inline struct i915_gem_context *
3489 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3490 {
3491         struct i915_gem_context *ctx;
3492
3493         lockdep_assert_held(&file_priv->dev_priv->drm.struct_mutex);
3494
3495         ctx = idr_find(&file_priv->context_idr, id);
3496         if (!ctx)
3497                 return ERR_PTR(-ENOENT);
3498
3499         return ctx;
3500 }
3501
3502 static inline void i915_gem_context_reference(struct i915_gem_context *ctx)
3503 {
3504         kref_get(&ctx->ref);
3505 }
3506
3507 static inline void i915_gem_context_unreference(struct i915_gem_context *ctx)
3508 {
3509         lockdep_assert_held(&ctx->i915->drm.struct_mutex);
3510         kref_put(&ctx->ref, i915_gem_context_free);
3511 }
3512
3513 static inline bool i915_gem_context_is_default(const struct i915_gem_context *c)
3514 {
3515         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3516 }
3517
3518 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3519                                   struct drm_file *file);
3520 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3521                                    struct drm_file *file);
3522 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3523                                     struct drm_file *file_priv);
3524 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3525                                     struct drm_file *file_priv);
3526 int i915_gem_context_reset_stats_ioctl(struct drm_device *dev, void *data,
3527                                        struct drm_file *file);
3528
3529 /* i915_gem_evict.c */
3530 int __must_check i915_gem_evict_something(struct drm_device *dev,
3531                                           struct i915_address_space *vm,
3532                                           int min_size,
3533                                           unsigned alignment,
3534                                           unsigned cache_level,
3535                                           unsigned long start,
3536                                           unsigned long end,
3537                                           unsigned flags);
3538 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3539 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3540
3541 /* belongs in i915_gem_gtt.h */
3542 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3543 {
3544         if (INTEL_GEN(dev_priv) < 6)
3545                 intel_gtt_chipset_flush();
3546 }
3547
3548 /* i915_gem_stolen.c */
3549 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3550                                 struct drm_mm_node *node, u64 size,
3551                                 unsigned alignment);
3552 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3553                                          struct drm_mm_node *node, u64 size,
3554                                          unsigned alignment, u64 start,
3555                                          u64 end);
3556 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3557                                  struct drm_mm_node *node);
3558 int i915_gem_init_stolen(struct drm_device *dev);
3559 void i915_gem_cleanup_stolen(struct drm_device *dev);
3560 struct drm_i915_gem_object *
3561 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3562 struct drm_i915_gem_object *
3563 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3564                                                u32 stolen_offset,
3565                                                u32 gtt_offset,
3566                                                u32 size);
3567
3568 /* i915_gem_shrinker.c */
3569 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3570                               unsigned long target,
3571                               unsigned flags);
3572 #define I915_SHRINK_PURGEABLE 0x1
3573 #define I915_SHRINK_UNBOUND 0x2
3574 #define I915_SHRINK_BOUND 0x4
3575 #define I915_SHRINK_ACTIVE 0x8
3576 #define I915_SHRINK_VMAPS 0x10
3577 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3578 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3579 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3580
3581
3582 /* i915_gem_tiling.c */
3583 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3584 {
3585         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3586
3587         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3588                 obj->tiling_mode != I915_TILING_NONE;
3589 }
3590
3591 /* i915_gem_debug.c */
3592 #if WATCH_LISTS
3593 int i915_verify_lists(struct drm_device *dev);
3594 #else
3595 #define i915_verify_lists(dev) 0
3596 #endif
3597
3598 /* i915_debugfs.c */
3599 #ifdef CONFIG_DEBUG_FS
3600 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3601 void i915_debugfs_unregister(struct drm_i915_private *dev_priv);
3602 int i915_debugfs_connector_add(struct drm_connector *connector);
3603 void intel_display_crc_init(struct drm_device *dev);
3604 #else
3605 static inline int i915_debugfs_register(struct drm_i915_private *) {return 0;}
3606 static inline void i915_debugfs_unregister(struct drm_i915_private *) {}
3607 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3608 { return 0; }
3609 static inline void intel_display_crc_init(struct drm_device *dev) {}
3610 #endif
3611
3612 /* i915_gpu_error.c */
3613 __printf(2, 3)
3614 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3615 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3616                             const struct i915_error_state_file_priv *error);
3617 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3618                               struct drm_i915_private *i915,
3619                               size_t count, loff_t pos);
3620 static inline void i915_error_state_buf_release(
3621         struct drm_i915_error_state_buf *eb)
3622 {
3623         kfree(eb->buf);
3624 }
3625 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3626                               u32 engine_mask,
3627                               const char *error_msg);
3628 void i915_error_state_get(struct drm_device *dev,
3629                           struct i915_error_state_file_priv *error_priv);
3630 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3631 void i915_destroy_error_state(struct drm_device *dev);
3632
3633 void i915_get_extra_instdone(struct drm_i915_private *dev_priv, uint32_t *instdone);
3634 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3635
3636 /* i915_cmd_parser.c */
3637 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3638 int i915_cmd_parser_init_ring(struct intel_engine_cs *engine);
3639 void i915_cmd_parser_fini_ring(struct intel_engine_cs *engine);
3640 bool i915_needs_cmd_parser(struct intel_engine_cs *engine);
3641 int i915_parse_cmds(struct intel_engine_cs *engine,
3642                     struct drm_i915_gem_object *batch_obj,
3643                     struct drm_i915_gem_object *shadow_batch_obj,
3644                     u32 batch_start_offset,
3645                     u32 batch_len,
3646                     bool is_master);
3647
3648 /* i915_suspend.c */
3649 extern int i915_save_state(struct drm_device *dev);
3650 extern int i915_restore_state(struct drm_device *dev);
3651
3652 /* i915_sysfs.c */
3653 void i915_setup_sysfs(struct drm_device *dev_priv);
3654 void i915_teardown_sysfs(struct drm_device *dev_priv);
3655
3656 /* intel_i2c.c */
3657 extern int intel_setup_gmbus(struct drm_device *dev);
3658 extern void intel_teardown_gmbus(struct drm_device *dev);
3659 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3660                                      unsigned int pin);
3661
3662 extern struct i2c_adapter *
3663 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3664 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3665 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3666 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3667 {
3668         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3669 }
3670 extern void intel_i2c_reset(struct drm_device *dev);
3671
3672 /* intel_bios.c */
3673 int intel_bios_init(struct drm_i915_private *dev_priv);
3674 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3675 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3676 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3677 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3678 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3679 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3680 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3681 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3682                                      enum port port);
3683
3684 /* intel_opregion.c */
3685 #ifdef CONFIG_ACPI
3686 extern int intel_opregion_setup(struct drm_i915_private *dev_priv);
3687 extern void intel_opregion_register(struct drm_i915_private *dev_priv);
3688 extern void intel_opregion_unregister(struct drm_i915_private *dev_priv);
3689 extern void intel_opregion_asle_intr(struct drm_i915_private *dev_priv);
3690 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3691                                          bool enable);
3692 extern int intel_opregion_notify_adapter(struct drm_i915_private *dev_priv,
3693                                          pci_power_t state);
3694 extern int intel_opregion_get_panel_type(struct drm_i915_private *dev_priv);
3695 #else
3696 static inline int intel_opregion_setup(struct drm_i915_private *dev) { return 0; }
3697 static inline void intel_opregion_register(struct drm_i915_private *dev_priv) { }
3698 static inline void intel_opregion_unregister(struct drm_i915_private *dev_priv) { }
3699 static inline void intel_opregion_asle_intr(struct drm_i915_private *dev_priv)
3700 {
3701 }
3702 static inline int
3703 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3704 {
3705         return 0;
3706 }
3707 static inline int
3708 intel_opregion_notify_adapter(struct drm_i915_private *dev, pci_power_t state)
3709 {
3710         return 0;
3711 }
3712 static inline int intel_opregion_get_panel_type(struct drm_i915_private *dev)
3713 {
3714         return -ENODEV;
3715 }
3716 #endif
3717
3718 /* intel_acpi.c */
3719 #ifdef CONFIG_ACPI
3720 extern void intel_register_dsm_handler(void);
3721 extern void intel_unregister_dsm_handler(void);
3722 #else
3723 static inline void intel_register_dsm_handler(void) { return; }
3724 static inline void intel_unregister_dsm_handler(void) { return; }
3725 #endif /* CONFIG_ACPI */
3726
3727 /* modesetting */
3728 extern void intel_modeset_init_hw(struct drm_device *dev);
3729 extern void intel_modeset_init(struct drm_device *dev);
3730 extern void intel_modeset_gem_init(struct drm_device *dev);
3731 extern void intel_modeset_cleanup(struct drm_device *dev);
3732 extern int intel_connector_register(struct drm_connector *);
3733 extern void intel_connector_unregister(struct drm_connector *);
3734 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3735 extern void intel_display_resume(struct drm_device *dev);
3736 extern void i915_redisable_vga(struct drm_device *dev);
3737 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3738 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3739 extern void intel_init_pch_refclk(struct drm_device *dev);
3740 extern void intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3741 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3742                                   bool enable);
3743
3744 extern bool i915_semaphore_is_enabled(struct drm_i915_private *dev_priv);
3745 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3746                         struct drm_file *file);
3747
3748 /* overlay */
3749 extern struct intel_overlay_error_state *
3750 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3751 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3752                                             struct intel_overlay_error_state *error);
3753
3754 extern struct intel_display_error_state *
3755 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3756 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3757                                             struct drm_device *dev,
3758                                             struct intel_display_error_state *error);
3759
3760 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3761 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3762
3763 /* intel_sideband.c */
3764 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3765 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3766 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3767 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3768 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3769 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3770 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3771 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3772 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3773 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3774 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3775 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3776 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3777 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3778                    enum intel_sbi_destination destination);
3779 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3780                      enum intel_sbi_destination destination);
3781 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3782 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3783
3784 /* intel_dpio_phy.c */
3785 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3786                               u32 deemph_reg_value, u32 margin_reg_value,
3787                               bool uniq_trans_scale);
3788 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3789                               bool reset);
3790 void chv_phy_pre_pll_enable(struct intel_encoder *encoder);
3791 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3792 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3793 void chv_phy_post_pll_disable(struct intel_encoder *encoder);
3794
3795 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3796                               u32 demph_reg_value, u32 preemph_reg_value,
3797                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3798 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder);
3799 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3800 void vlv_phy_reset_lanes(struct intel_encoder *encoder);
3801
3802 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3803 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3804
3805 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3806 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3807
3808 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3809 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3810 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3811 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3812
3813 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3814 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3815 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3816 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3817
3818 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3819  * will be implemented using 2 32-bit writes in an arbitrary order with
3820  * an arbitrary delay between them. This can cause the hardware to
3821  * act upon the intermediate value, possibly leading to corruption and
3822  * machine death. You have been warned.
3823  */
3824 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3825 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3826
3827 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3828         u32 upper, lower, old_upper, loop = 0;                          \
3829         upper = I915_READ(upper_reg);                                   \
3830         do {                                                            \
3831                 old_upper = upper;                                      \
3832                 lower = I915_READ(lower_reg);                           \
3833                 upper = I915_READ(upper_reg);                           \
3834         } while (upper != old_upper && loop++ < 2);                     \
3835         (u64)upper << 32 | lower; })
3836
3837 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3838 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3839
3840 #define __raw_read(x, s) \
3841 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3842                                              i915_reg_t reg) \
3843 { \
3844         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3845 }
3846
3847 #define __raw_write(x, s) \
3848 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3849                                        i915_reg_t reg, uint##x##_t val) \
3850 { \
3851         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3852 }
3853 __raw_read(8, b)
3854 __raw_read(16, w)
3855 __raw_read(32, l)
3856 __raw_read(64, q)
3857
3858 __raw_write(8, b)
3859 __raw_write(16, w)
3860 __raw_write(32, l)
3861 __raw_write(64, q)
3862
3863 #undef __raw_read
3864 #undef __raw_write
3865
3866 /* These are untraced mmio-accessors that are only valid to be used inside
3867  * criticial sections inside IRQ handlers where forcewake is explicitly
3868  * controlled.
3869  * Think twice, and think again, before using these.
3870  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3871  * intel_uncore_forcewake_irqunlock().
3872  */
3873 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3874 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3875 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3876
3877 /* "Broadcast RGB" property */
3878 #define INTEL_BROADCAST_RGB_AUTO 0
3879 #define INTEL_BROADCAST_RGB_FULL 1
3880 #define INTEL_BROADCAST_RGB_LIMITED 2
3881
3882 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3883 {
3884         if (IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
3885                 return VLV_VGACNTRL;
3886         else if (INTEL_INFO(dev)->gen >= 5)
3887                 return CPU_VGACNTRL;
3888         else
3889                 return VGACNTRL;
3890 }
3891
3892 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3893 {
3894         unsigned long j = msecs_to_jiffies(m);
3895
3896         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3897 }
3898
3899 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3900 {
3901         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3902 }
3903
3904 static inline unsigned long
3905 timespec_to_jiffies_timeout(const struct timespec *value)
3906 {
3907         unsigned long j = timespec_to_jiffies(value);
3908
3909         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3910 }
3911
3912 /*
3913  * If you need to wait X milliseconds between events A and B, but event B
3914  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3915  * when event A happened, then just before event B you call this function and
3916  * pass the timestamp as the first argument, and X as the second argument.
3917  */
3918 static inline void
3919 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3920 {
3921         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3922
3923         /*
3924          * Don't re-read the value of "jiffies" every time since it may change
3925          * behind our back and break the math.
3926          */
3927         tmp_jiffies = jiffies;
3928         target_jiffies = timestamp_jiffies +
3929                          msecs_to_jiffies_timeout(to_wait_ms);
3930
3931         if (time_after(target_jiffies, tmp_jiffies)) {
3932                 remaining_jiffies = target_jiffies - tmp_jiffies;
3933                 while (remaining_jiffies)
3934                         remaining_jiffies =
3935                             schedule_timeout_uninterruptible(remaining_jiffies);
3936         }
3937 }
3938
3939 static inline void i915_trace_irq_get(struct intel_engine_cs *engine,
3940                                       struct drm_i915_gem_request *req)
3941 {
3942         if (engine->trace_irq_req == NULL && engine->irq_get(engine))
3943                 i915_gem_request_assign(&engine->trace_irq_req, req);
3944 }
3945
3946 #endif