]> git.karo-electronics.de Git - mv-sheeva.git/blob - drivers/gpu/drm/i915/i915_drv.h
drm/i915: Record BLT engine error state
[mv-sheeva.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <drm/intel-gtt.h>
39
40 /* General customization:
41  */
42
43 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
44
45 #define DRIVER_NAME             "i915"
46 #define DRIVER_DESC             "Intel Graphics"
47 #define DRIVER_DATE             "20080730"
48
49 enum pipe {
50         PIPE_A = 0,
51         PIPE_B,
52 };
53
54 enum plane {
55         PLANE_A = 0,
56         PLANE_B,
57 };
58
59 #define I915_NUM_PIPE   2
60
61 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
62
63 /* Interface history:
64  *
65  * 1.1: Original.
66  * 1.2: Add Power Management
67  * 1.3: Add vblank support
68  * 1.4: Fix cmdbuffer path, add heap destroy
69  * 1.5: Add vblank pipe configuration
70  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
71  *      - Support vertical blank on secondary display pipe
72  */
73 #define DRIVER_MAJOR            1
74 #define DRIVER_MINOR            6
75 #define DRIVER_PATCHLEVEL       0
76
77 #define WATCH_COHERENCY 0
78 #define WATCH_EXEC      0
79 #define WATCH_RELOC     0
80 #define WATCH_LISTS     0
81 #define WATCH_PWRITE    0
82
83 #define I915_GEM_PHYS_CURSOR_0 1
84 #define I915_GEM_PHYS_CURSOR_1 2
85 #define I915_GEM_PHYS_OVERLAY_REGS 3
86 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
87
88 struct drm_i915_gem_phys_object {
89         int id;
90         struct page **page_list;
91         drm_dma_handle_t *handle;
92         struct drm_gem_object *cur_obj;
93 };
94
95 struct mem_block {
96         struct mem_block *next;
97         struct mem_block *prev;
98         int start;
99         int size;
100         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
101 };
102
103 struct opregion_header;
104 struct opregion_acpi;
105 struct opregion_swsci;
106 struct opregion_asle;
107
108 struct intel_opregion {
109         struct opregion_header *header;
110         struct opregion_acpi *acpi;
111         struct opregion_swsci *swsci;
112         struct opregion_asle *asle;
113         void *vbt;
114 };
115 #define OPREGION_SIZE            (8*1024)
116
117 struct intel_overlay;
118 struct intel_overlay_error_state;
119
120 struct drm_i915_master_private {
121         drm_local_map_t *sarea;
122         struct _drm_i915_sarea *sarea_priv;
123 };
124 #define I915_FENCE_REG_NONE -1
125
126 struct drm_i915_fence_reg {
127         struct drm_gem_object *obj;
128         struct list_head lru_list;
129         bool gpu;
130 };
131
132 struct sdvo_device_mapping {
133         u8 initialized;
134         u8 dvo_port;
135         u8 slave_addr;
136         u8 dvo_wiring;
137         u8 i2c_pin;
138         u8 i2c_speed;
139         u8 ddc_pin;
140 };
141
142 struct drm_i915_error_state {
143         u32 eir;
144         u32 pgtbl_er;
145         u32 pipeastat;
146         u32 pipebstat;
147         u32 ipeir;
148         u32 ipehr;
149         u32 instdone;
150         u32 acthd;
151         u32 error; /* gen6+ */
152         u32 bcs_acthd; /* gen6+ blt engine */
153         u32 bcs_ipehr;
154         u32 bcs_ipeir;
155         u32 bcs_instdone;
156         u32 bcs_seqno;
157         u32 instpm;
158         u32 instps;
159         u32 instdone1;
160         u32 seqno;
161         u64 bbaddr;
162         struct timeval time;
163         struct drm_i915_error_object {
164                 int page_count;
165                 u32 gtt_offset;
166                 u32 *pages[0];
167         } *ringbuffer, *batchbuffer[2];
168         struct drm_i915_error_buffer {
169                 size_t size;
170                 u32 name;
171                 u32 seqno;
172                 u32 gtt_offset;
173                 u32 read_domains;
174                 u32 write_domain;
175                 u32 fence_reg;
176                 s32 pinned:2;
177                 u32 tiling:2;
178                 u32 dirty:1;
179                 u32 purgeable:1;
180         } *active_bo;
181         u32 active_bo_count;
182         struct intel_overlay_error_state *overlay;
183 };
184
185 struct drm_i915_display_funcs {
186         void (*dpms)(struct drm_crtc *crtc, int mode);
187         bool (*fbc_enabled)(struct drm_device *dev);
188         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
189         void (*disable_fbc)(struct drm_device *dev);
190         int (*get_display_clock_speed)(struct drm_device *dev);
191         int (*get_fifo_size)(struct drm_device *dev, int plane);
192         void (*update_wm)(struct drm_device *dev, int planea_clock,
193                           int planeb_clock, int sr_hdisplay, int sr_htotal,
194                           int pixel_size);
195         /* clock updates for mode set */
196         /* cursor updates */
197         /* render clock increase/decrease */
198         /* display clock increase/decrease */
199         /* pll clock increase/decrease */
200         /* clock gating init */
201 };
202
203 struct intel_device_info {
204         u8 gen;
205         u8 is_mobile : 1;
206         u8 is_i85x : 1;
207         u8 is_i915g : 1;
208         u8 is_i945gm : 1;
209         u8 is_g33 : 1;
210         u8 need_gfx_hws : 1;
211         u8 is_g4x : 1;
212         u8 is_pineview : 1;
213         u8 is_broadwater : 1;
214         u8 is_crestline : 1;
215         u8 has_fbc : 1;
216         u8 has_rc6 : 1;
217         u8 has_pipe_cxsr : 1;
218         u8 has_hotplug : 1;
219         u8 cursor_needs_physical : 1;
220         u8 has_overlay : 1;
221         u8 overlay_needs_physical : 1;
222         u8 supports_tv : 1;
223         u8 has_bsd_ring : 1;
224         u8 has_blt_ring : 1;
225 };
226
227 enum no_fbc_reason {
228         FBC_NO_OUTPUT, /* no outputs enabled to compress */
229         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
230         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
231         FBC_MODE_TOO_LARGE, /* mode too large for compression */
232         FBC_BAD_PLANE, /* fbc not supported on plane */
233         FBC_NOT_TILED, /* buffer not tiled */
234         FBC_MULTIPLE_PIPES, /* more than one pipe active */
235 };
236
237 enum intel_pch {
238         PCH_IBX,        /* Ibexpeak PCH */
239         PCH_CPT,        /* Cougarpoint PCH */
240 };
241
242 #define QUIRK_PIPEA_FORCE (1<<0)
243
244 struct intel_fbdev;
245
246 typedef struct drm_i915_private {
247         struct drm_device *dev;
248
249         const struct intel_device_info *info;
250
251         int has_gem;
252
253         void __iomem *regs;
254
255         struct intel_gmbus {
256                 struct i2c_adapter adapter;
257                 struct i2c_adapter *force_bit;
258                 u32 reg0;
259         } *gmbus;
260
261         struct pci_dev *bridge_dev;
262         struct intel_ring_buffer render_ring;
263         struct intel_ring_buffer bsd_ring;
264         struct intel_ring_buffer blt_ring;
265         uint32_t next_seqno;
266
267         drm_dma_handle_t *status_page_dmah;
268         void *seqno_page;
269         dma_addr_t dma_status_page;
270         uint32_t counter;
271         unsigned int seqno_gfx_addr;
272         drm_local_map_t hws_map;
273         struct drm_gem_object *seqno_obj;
274         struct drm_gem_object *pwrctx;
275         struct drm_gem_object *renderctx;
276
277         struct resource mch_res;
278
279         unsigned int cpp;
280         int back_offset;
281         int front_offset;
282         int current_page;
283         int page_flipping;
284 #define I915_DEBUG_READ (1<<0)
285 #define I915_DEBUG_WRITE (1<<1)
286         unsigned long debug_flags;
287
288         wait_queue_head_t irq_queue;
289         atomic_t irq_received;
290         /** Protects user_irq_refcount and irq_mask_reg */
291         spinlock_t user_irq_lock;
292         u32 trace_irq_seqno;
293         /** Cached value of IMR to avoid reads in updating the bitfield */
294         u32 irq_mask_reg;
295         u32 pipestat[2];
296         /** splitted irq regs for graphics and display engine on Ironlake,
297             irq_mask_reg is still used for display irq. */
298         u32 gt_irq_mask_reg;
299         u32 gt_irq_enable_reg;
300         u32 de_irq_enable_reg;
301         u32 pch_irq_mask_reg;
302         u32 pch_irq_enable_reg;
303
304         u32 hotplug_supported_mask;
305         struct work_struct hotplug_work;
306
307         int tex_lru_log_granularity;
308         int allow_batchbuffer;
309         struct mem_block *agp_heap;
310         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
311         int vblank_pipe;
312         int num_pipe;
313
314         /* For hangcheck timer */
315 #define DRM_I915_HANGCHECK_PERIOD 250 /* in ms */
316         struct timer_list hangcheck_timer;
317         int hangcheck_count;
318         uint32_t last_acthd;
319         uint32_t last_instdone;
320         uint32_t last_instdone1;
321
322         unsigned long cfb_size;
323         unsigned long cfb_pitch;
324         unsigned long cfb_offset;
325         int cfb_fence;
326         int cfb_plane;
327         int cfb_y;
328
329         int irq_enabled;
330
331         struct intel_opregion opregion;
332
333         /* overlay */
334         struct intel_overlay *overlay;
335
336         /* LVDS info */
337         int backlight_level;  /* restore backlight to this value */
338         struct drm_display_mode *panel_fixed_mode;
339         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
340         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
341
342         /* Feature bits from the VBIOS */
343         unsigned int int_tv_support:1;
344         unsigned int lvds_dither:1;
345         unsigned int lvds_vbt:1;
346         unsigned int int_crt_support:1;
347         unsigned int lvds_use_ssc:1;
348         int lvds_ssc_freq;
349         struct {
350                 int rate;
351                 int lanes;
352                 int preemphasis;
353                 int vswing;
354
355                 bool initialized;
356                 bool support;
357                 int bpp;
358                 struct edp_power_seq pps;
359         } edp;
360         bool no_aux_handshake;
361
362         struct notifier_block lid_notifier;
363
364         int crt_ddc_pin;
365         struct drm_i915_fence_reg fence_regs[16]; /* assume 965 */
366         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
367         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
368
369         unsigned int fsb_freq, mem_freq, is_ddr3;
370
371         spinlock_t error_lock;
372         struct drm_i915_error_state *first_error;
373         struct work_struct error_work;
374         struct completion error_completion;
375         struct workqueue_struct *wq;
376
377         /* Display functions */
378         struct drm_i915_display_funcs display;
379
380         /* PCH chipset type */
381         enum intel_pch pch_type;
382
383         unsigned long quirks;
384
385         /* Register state */
386         bool modeset_on_lid;
387         u8 saveLBB;
388         u32 saveDSPACNTR;
389         u32 saveDSPBCNTR;
390         u32 saveDSPARB;
391         u32 saveHWS;
392         u32 savePIPEACONF;
393         u32 savePIPEBCONF;
394         u32 savePIPEASRC;
395         u32 savePIPEBSRC;
396         u32 saveFPA0;
397         u32 saveFPA1;
398         u32 saveDPLL_A;
399         u32 saveDPLL_A_MD;
400         u32 saveHTOTAL_A;
401         u32 saveHBLANK_A;
402         u32 saveHSYNC_A;
403         u32 saveVTOTAL_A;
404         u32 saveVBLANK_A;
405         u32 saveVSYNC_A;
406         u32 saveBCLRPAT_A;
407         u32 saveTRANSACONF;
408         u32 saveTRANS_HTOTAL_A;
409         u32 saveTRANS_HBLANK_A;
410         u32 saveTRANS_HSYNC_A;
411         u32 saveTRANS_VTOTAL_A;
412         u32 saveTRANS_VBLANK_A;
413         u32 saveTRANS_VSYNC_A;
414         u32 savePIPEASTAT;
415         u32 saveDSPASTRIDE;
416         u32 saveDSPASIZE;
417         u32 saveDSPAPOS;
418         u32 saveDSPAADDR;
419         u32 saveDSPASURF;
420         u32 saveDSPATILEOFF;
421         u32 savePFIT_PGM_RATIOS;
422         u32 saveBLC_HIST_CTL;
423         u32 saveBLC_PWM_CTL;
424         u32 saveBLC_PWM_CTL2;
425         u32 saveBLC_CPU_PWM_CTL;
426         u32 saveBLC_CPU_PWM_CTL2;
427         u32 saveFPB0;
428         u32 saveFPB1;
429         u32 saveDPLL_B;
430         u32 saveDPLL_B_MD;
431         u32 saveHTOTAL_B;
432         u32 saveHBLANK_B;
433         u32 saveHSYNC_B;
434         u32 saveVTOTAL_B;
435         u32 saveVBLANK_B;
436         u32 saveVSYNC_B;
437         u32 saveBCLRPAT_B;
438         u32 saveTRANSBCONF;
439         u32 saveTRANS_HTOTAL_B;
440         u32 saveTRANS_HBLANK_B;
441         u32 saveTRANS_HSYNC_B;
442         u32 saveTRANS_VTOTAL_B;
443         u32 saveTRANS_VBLANK_B;
444         u32 saveTRANS_VSYNC_B;
445         u32 savePIPEBSTAT;
446         u32 saveDSPBSTRIDE;
447         u32 saveDSPBSIZE;
448         u32 saveDSPBPOS;
449         u32 saveDSPBADDR;
450         u32 saveDSPBSURF;
451         u32 saveDSPBTILEOFF;
452         u32 saveVGA0;
453         u32 saveVGA1;
454         u32 saveVGA_PD;
455         u32 saveVGACNTRL;
456         u32 saveADPA;
457         u32 saveLVDS;
458         u32 savePP_ON_DELAYS;
459         u32 savePP_OFF_DELAYS;
460         u32 saveDVOA;
461         u32 saveDVOB;
462         u32 saveDVOC;
463         u32 savePP_ON;
464         u32 savePP_OFF;
465         u32 savePP_CONTROL;
466         u32 savePP_DIVISOR;
467         u32 savePFIT_CONTROL;
468         u32 save_palette_a[256];
469         u32 save_palette_b[256];
470         u32 saveDPFC_CB_BASE;
471         u32 saveFBC_CFB_BASE;
472         u32 saveFBC_LL_BASE;
473         u32 saveFBC_CONTROL;
474         u32 saveFBC_CONTROL2;
475         u32 saveIER;
476         u32 saveIIR;
477         u32 saveIMR;
478         u32 saveDEIER;
479         u32 saveDEIMR;
480         u32 saveGTIER;
481         u32 saveGTIMR;
482         u32 saveFDI_RXA_IMR;
483         u32 saveFDI_RXB_IMR;
484         u32 saveCACHE_MODE_0;
485         u32 saveMI_ARB_STATE;
486         u32 saveSWF0[16];
487         u32 saveSWF1[16];
488         u32 saveSWF2[3];
489         u8 saveMSR;
490         u8 saveSR[8];
491         u8 saveGR[25];
492         u8 saveAR_INDEX;
493         u8 saveAR[21];
494         u8 saveDACMASK;
495         u8 saveCR[37];
496         uint64_t saveFENCE[16];
497         u32 saveCURACNTR;
498         u32 saveCURAPOS;
499         u32 saveCURABASE;
500         u32 saveCURBCNTR;
501         u32 saveCURBPOS;
502         u32 saveCURBBASE;
503         u32 saveCURSIZE;
504         u32 saveDP_B;
505         u32 saveDP_C;
506         u32 saveDP_D;
507         u32 savePIPEA_GMCH_DATA_M;
508         u32 savePIPEB_GMCH_DATA_M;
509         u32 savePIPEA_GMCH_DATA_N;
510         u32 savePIPEB_GMCH_DATA_N;
511         u32 savePIPEA_DP_LINK_M;
512         u32 savePIPEB_DP_LINK_M;
513         u32 savePIPEA_DP_LINK_N;
514         u32 savePIPEB_DP_LINK_N;
515         u32 saveFDI_RXA_CTL;
516         u32 saveFDI_TXA_CTL;
517         u32 saveFDI_RXB_CTL;
518         u32 saveFDI_TXB_CTL;
519         u32 savePFA_CTL_1;
520         u32 savePFB_CTL_1;
521         u32 savePFA_WIN_SZ;
522         u32 savePFB_WIN_SZ;
523         u32 savePFA_WIN_POS;
524         u32 savePFB_WIN_POS;
525         u32 savePCH_DREF_CONTROL;
526         u32 saveDISP_ARB_CTL;
527         u32 savePIPEA_DATA_M1;
528         u32 savePIPEA_DATA_N1;
529         u32 savePIPEA_LINK_M1;
530         u32 savePIPEA_LINK_N1;
531         u32 savePIPEB_DATA_M1;
532         u32 savePIPEB_DATA_N1;
533         u32 savePIPEB_LINK_M1;
534         u32 savePIPEB_LINK_N1;
535         u32 saveMCHBAR_RENDER_STANDBY;
536
537         struct {
538                 /** Bridge to intel-gtt-ko */
539                 struct intel_gtt *gtt;
540                 /** Memory allocator for GTT stolen memory */
541                 struct drm_mm vram;
542                 /** Memory allocator for GTT */
543                 struct drm_mm gtt_space;
544                 /** End of mappable part of GTT */
545                 unsigned long gtt_mappable_end;
546
547                 struct io_mapping *gtt_mapping;
548                 int gtt_mtrr;
549
550                 struct shrinker inactive_shrinker;
551
552                 /**
553                  * List of objects currently involved in rendering.
554                  *
555                  * Includes buffers having the contents of their GPU caches
556                  * flushed, not necessarily primitives.  last_rendering_seqno
557                  * represents when the rendering involved will be completed.
558                  *
559                  * A reference is held on the buffer while on this list.
560                  */
561                 struct list_head active_list;
562
563                 /**
564                  * List of objects which are not in the ringbuffer but which
565                  * still have a write_domain which needs to be flushed before
566                  * unbinding.
567                  *
568                  * last_rendering_seqno is 0 while an object is in this list.
569                  *
570                  * A reference is held on the buffer while on this list.
571                  */
572                 struct list_head flushing_list;
573
574                 /**
575                  * LRU list of objects which are not in the ringbuffer and
576                  * are ready to unbind, but are still in the GTT.
577                  *
578                  * last_rendering_seqno is 0 while an object is in this list.
579                  *
580                  * A reference is not held on the buffer while on this list,
581                  * as merely being GTT-bound shouldn't prevent its being
582                  * freed, and we'll pull it off the list in the free path.
583                  */
584                 struct list_head inactive_list;
585
586                 /**
587                  * LRU list of objects which are not in the ringbuffer but
588                  * are still pinned in the GTT.
589                  */
590                 struct list_head pinned_list;
591
592                 /** LRU list of objects with fence regs on them. */
593                 struct list_head fence_list;
594
595                 /**
596                  * List of objects currently pending being freed.
597                  *
598                  * These objects are no longer in use, but due to a signal
599                  * we were prevented from freeing them at the appointed time.
600                  */
601                 struct list_head deferred_free_list;
602
603                 /**
604                  * We leave the user IRQ off as much as possible,
605                  * but this means that requests will finish and never
606                  * be retired once the system goes idle. Set a timer to
607                  * fire periodically while the ring is running. When it
608                  * fires, go retire requests.
609                  */
610                 struct delayed_work retire_work;
611
612                 /**
613                  * Flag if the X Server, and thus DRM, is not currently in
614                  * control of the device.
615                  *
616                  * This is set between LeaveVT and EnterVT.  It needs to be
617                  * replaced with a semaphore.  It also needs to be
618                  * transitioned away from for kernel modesetting.
619                  */
620                 int suspended;
621
622                 /**
623                  * Flag if the hardware appears to be wedged.
624                  *
625                  * This is set when attempts to idle the device timeout.
626                  * It prevents command submission from occuring and makes
627                  * every pending request fail
628                  */
629                 atomic_t wedged;
630
631                 /** Bit 6 swizzling required for X tiling */
632                 uint32_t bit_6_swizzle_x;
633                 /** Bit 6 swizzling required for Y tiling */
634                 uint32_t bit_6_swizzle_y;
635
636                 /* storage for physical objects */
637                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
638
639                 uint32_t flush_rings;
640
641                 /* accounting, useful for userland debugging */
642                 size_t object_memory;
643                 size_t pin_memory;
644                 size_t gtt_memory;
645                 size_t gtt_mappable_memory;
646                 size_t mappable_gtt_used;
647                 size_t mappable_gtt_total;
648                 size_t gtt_total;
649                 u32 object_count;
650                 u32 pin_count;
651                 u32 gtt_mappable_count;
652                 u32 gtt_count;
653         } mm;
654         struct sdvo_device_mapping sdvo_mappings[2];
655         /* indicate whether the LVDS_BORDER should be enabled or not */
656         unsigned int lvds_border_bits;
657         /* Panel fitter placement and size for Ironlake+ */
658         u32 pch_pf_pos, pch_pf_size;
659
660         struct drm_crtc *plane_to_crtc_mapping[2];
661         struct drm_crtc *pipe_to_crtc_mapping[2];
662         wait_queue_head_t pending_flip_queue;
663         bool flip_pending_is_done;
664
665         /* Reclocking support */
666         bool render_reclock_avail;
667         bool lvds_downclock_avail;
668         /* indicates the reduced downclock for LVDS*/
669         int lvds_downclock;
670         struct work_struct idle_work;
671         struct timer_list idle_timer;
672         bool busy;
673         u16 orig_clock;
674         int child_dev_num;
675         struct child_device_config *child_dev;
676         struct drm_connector *int_lvds_connector;
677
678         bool mchbar_need_disable;
679
680         u8 cur_delay;
681         u8 min_delay;
682         u8 max_delay;
683         u8 fmax;
684         u8 fstart;
685
686         u64 last_count1;
687         unsigned long last_time1;
688         u64 last_count2;
689         struct timespec last_time2;
690         unsigned long gfx_power;
691         int c_m;
692         int r_t;
693         u8 corr;
694         spinlock_t *mchdev_lock;
695
696         enum no_fbc_reason no_fbc_reason;
697
698         struct drm_mm_node *compressed_fb;
699         struct drm_mm_node *compressed_llb;
700
701         unsigned long last_gpu_reset;
702
703         /* list of fbdev register on this device */
704         struct intel_fbdev *fbdev;
705 } drm_i915_private_t;
706
707 /** driver private structure attached to each drm_gem_object */
708 struct drm_i915_gem_object {
709         struct drm_gem_object base;
710
711         /** Current space allocated to this object in the GTT, if any. */
712         struct drm_mm_node *gtt_space;
713
714         /** This object's place on the active/flushing/inactive lists */
715         struct list_head ring_list;
716         struct list_head mm_list;
717         /** This object's place on GPU write list */
718         struct list_head gpu_write_list;
719         /** This object's place on eviction list */
720         struct list_head evict_list;
721
722         /**
723          * This is set if the object is on the active or flushing lists
724          * (has pending rendering), and is not set if it's on inactive (ready
725          * to be unbound).
726          */
727         unsigned int active : 1;
728
729         /**
730          * This is set if the object has been written to since last bound
731          * to the GTT
732          */
733         unsigned int dirty : 1;
734
735         /**
736          * Fence register bits (if any) for this object.  Will be set
737          * as needed when mapped into the GTT.
738          * Protected by dev->struct_mutex.
739          *
740          * Size: 4 bits for 16 fences + sign (for FENCE_REG_NONE)
741          */
742         signed int fence_reg : 5;
743
744         /**
745          * Used for checking the object doesn't appear more than once
746          * in an execbuffer object list.
747          */
748         unsigned int in_execbuffer : 1;
749
750         /**
751          * Advice: are the backing pages purgeable?
752          */
753         unsigned int madv : 2;
754         unsigned int fenceable : 1;
755         unsigned int mappable : 1;
756
757         /**
758          * Current tiling mode for the object.
759          */
760         unsigned int tiling_mode : 2;
761
762         /** How many users have pinned this object in GTT space. The following
763          * users can each hold at most one reference: pwrite/pread, pin_ioctl
764          * (via user_pin_count), execbuffer (objects are not allowed multiple
765          * times for the same batchbuffer), and the framebuffer code. When
766          * switching/pageflipping, the framebuffer code has at most two buffers
767          * pinned per crtc.
768          *
769          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
770          * bits with absolutely no headroom. So use 4 bits. */
771         unsigned int pin_count : 4;
772 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
773
774         /**
775          * Whether the current gtt mapping needs to be mappable (and isn't just
776          * mappable by accident). Track pin and fault separate for a more
777          * accurate mappable working set.
778          */
779         unsigned int fault_mappable : 1;
780         unsigned int pin_mappable : 1;
781
782         /** AGP memory structure for our GTT binding. */
783         DRM_AGP_MEM *agp_mem;
784
785         struct page **pages;
786
787         /**
788          * Current offset of the object in GTT space.
789          *
790          * This is the same as gtt_space->start
791          */
792         uint32_t gtt_offset;
793
794         /* Which ring is refering to is this object */
795         struct intel_ring_buffer *ring;
796
797         /** Breadcrumb of last rendering to the buffer. */
798         uint32_t last_rendering_seqno;
799
800         /** Current tiling stride for the object, if it's tiled. */
801         uint32_t stride;
802
803         /** Record of address bit 17 of each page at last unbind. */
804         unsigned long *bit_17;
805
806         /** AGP mapping type (AGP_USER_MEMORY or AGP_USER_CACHED_MEMORY */
807         uint32_t agp_type;
808
809         /**
810          * If present, while GEM_DOMAIN_CPU is in the read domain this array
811          * flags which individual pages are valid.
812          */
813         uint8_t *page_cpu_valid;
814
815         /** User space pin count and filp owning the pin */
816         uint32_t user_pin_count;
817         struct drm_file *pin_filp;
818
819         /** for phy allocated objects */
820         struct drm_i915_gem_phys_object *phys_obj;
821
822         /**
823          * Number of crtcs where this object is currently the fb, but
824          * will be page flipped away on the next vblank.  When it
825          * reaches 0, dev_priv->pending_flip_queue will be woken up.
826          */
827         atomic_t pending_flip;
828 };
829
830 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
831
832 /**
833  * Request queue structure.
834  *
835  * The request queue allows us to note sequence numbers that have been emitted
836  * and may be associated with active buffers to be retired.
837  *
838  * By keeping this list, we can avoid having to do questionable
839  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
840  * an emission time with seqnos for tracking how far ahead of the GPU we are.
841  */
842 struct drm_i915_gem_request {
843         /** On Which ring this request was generated */
844         struct intel_ring_buffer *ring;
845
846         /** GEM sequence number associated with this request. */
847         uint32_t seqno;
848
849         /** Time at which this request was emitted, in jiffies. */
850         unsigned long emitted_jiffies;
851
852         /** global list entry for this request */
853         struct list_head list;
854
855         struct drm_i915_file_private *file_priv;
856         /** file_priv list entry for this request */
857         struct list_head client_list;
858 };
859
860 struct drm_i915_file_private {
861         struct {
862                 struct spinlock lock;
863                 struct list_head request_list;
864         } mm;
865 };
866
867 enum intel_chip_family {
868         CHIP_I8XX = 0x01,
869         CHIP_I9XX = 0x02,
870         CHIP_I915 = 0x04,
871         CHIP_I965 = 0x08,
872 };
873
874 extern struct drm_ioctl_desc i915_ioctls[];
875 extern int i915_max_ioctl;
876 extern unsigned int i915_fbpercrtc;
877 extern unsigned int i915_powersave;
878 extern unsigned int i915_lvds_downclock;
879
880 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
881 extern int i915_resume(struct drm_device *dev);
882 extern void i915_save_display(struct drm_device *dev);
883 extern void i915_restore_display(struct drm_device *dev);
884 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
885 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
886
887                                 /* i915_dma.c */
888 extern void i915_kernel_lost_context(struct drm_device * dev);
889 extern int i915_driver_load(struct drm_device *, unsigned long flags);
890 extern int i915_driver_unload(struct drm_device *);
891 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
892 extern void i915_driver_lastclose(struct drm_device * dev);
893 extern void i915_driver_preclose(struct drm_device *dev,
894                                  struct drm_file *file_priv);
895 extern void i915_driver_postclose(struct drm_device *dev,
896                                   struct drm_file *file_priv);
897 extern int i915_driver_device_is_agp(struct drm_device * dev);
898 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
899                               unsigned long arg);
900 extern int i915_emit_box(struct drm_device *dev,
901                          struct drm_clip_rect *boxes,
902                          int i, int DR1, int DR4);
903 extern int i915_reset(struct drm_device *dev, u8 flags);
904 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
905 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
906 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
907 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
908
909
910 /* i915_irq.c */
911 void i915_hangcheck_elapsed(unsigned long data);
912 extern int i915_irq_emit(struct drm_device *dev, void *data,
913                          struct drm_file *file_priv);
914 extern int i915_irq_wait(struct drm_device *dev, void *data,
915                          struct drm_file *file_priv);
916 void i915_trace_irq_get(struct drm_device *dev, u32 seqno);
917 extern void i915_enable_interrupt (struct drm_device *dev);
918
919 extern irqreturn_t i915_driver_irq_handler(DRM_IRQ_ARGS);
920 extern void i915_driver_irq_preinstall(struct drm_device * dev);
921 extern int i915_driver_irq_postinstall(struct drm_device *dev);
922 extern void i915_driver_irq_uninstall(struct drm_device * dev);
923 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
924                                 struct drm_file *file_priv);
925 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
926                                 struct drm_file *file_priv);
927 extern int i915_enable_vblank(struct drm_device *dev, int crtc);
928 extern void i915_disable_vblank(struct drm_device *dev, int crtc);
929 extern u32 i915_get_vblank_counter(struct drm_device *dev, int crtc);
930 extern u32 gm45_get_vblank_counter(struct drm_device *dev, int crtc);
931 extern int i915_vblank_swap(struct drm_device *dev, void *data,
932                             struct drm_file *file_priv);
933 extern void i915_enable_irq(drm_i915_private_t *dev_priv, u32 mask);
934 extern void i915_disable_irq(drm_i915_private_t *dev_priv, u32 mask);
935 extern void ironlake_enable_graphics_irq(drm_i915_private_t *dev_priv,
936                 u32 mask);
937 extern void ironlake_disable_graphics_irq(drm_i915_private_t *dev_priv,
938                 u32 mask);
939
940 void
941 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
942
943 void
944 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
945
946 void intel_enable_asle (struct drm_device *dev);
947
948 #ifdef CONFIG_DEBUG_FS
949 extern void i915_destroy_error_state(struct drm_device *dev);
950 #else
951 #define i915_destroy_error_state(x)
952 #endif
953
954
955 /* i915_mem.c */
956 extern int i915_mem_alloc(struct drm_device *dev, void *data,
957                           struct drm_file *file_priv);
958 extern int i915_mem_free(struct drm_device *dev, void *data,
959                          struct drm_file *file_priv);
960 extern int i915_mem_init_heap(struct drm_device *dev, void *data,
961                               struct drm_file *file_priv);
962 extern int i915_mem_destroy_heap(struct drm_device *dev, void *data,
963                                  struct drm_file *file_priv);
964 extern void i915_mem_takedown(struct mem_block **heap);
965 extern void i915_mem_release(struct drm_device * dev,
966                              struct drm_file *file_priv, struct mem_block *heap);
967 /* i915_gem.c */
968 int i915_gem_check_is_wedged(struct drm_device *dev);
969 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
970                         struct drm_file *file_priv);
971 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
972                           struct drm_file *file_priv);
973 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
974                          struct drm_file *file_priv);
975 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
976                           struct drm_file *file_priv);
977 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
978                         struct drm_file *file_priv);
979 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
980                         struct drm_file *file_priv);
981 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
982                               struct drm_file *file_priv);
983 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
984                              struct drm_file *file_priv);
985 int i915_gem_execbuffer(struct drm_device *dev, void *data,
986                         struct drm_file *file_priv);
987 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
988                          struct drm_file *file_priv);
989 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
990                        struct drm_file *file_priv);
991 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
992                          struct drm_file *file_priv);
993 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
994                         struct drm_file *file_priv);
995 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
996                             struct drm_file *file_priv);
997 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
998                            struct drm_file *file_priv);
999 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1000                            struct drm_file *file_priv);
1001 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1002                            struct drm_file *file_priv);
1003 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1004                         struct drm_file *file_priv);
1005 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1006                         struct drm_file *file_priv);
1007 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1008                                 struct drm_file *file_priv);
1009 void i915_gem_load(struct drm_device *dev);
1010 int i915_gem_init_object(struct drm_gem_object *obj);
1011 struct drm_gem_object * i915_gem_alloc_object(struct drm_device *dev,
1012                                               size_t size);
1013 void i915_gem_free_object(struct drm_gem_object *obj);
1014 int i915_gem_object_pin(struct drm_gem_object *obj, uint32_t alignment,
1015                         bool mappable, bool need_fence);
1016 void i915_gem_object_unpin(struct drm_gem_object *obj);
1017 int i915_gem_object_unbind(struct drm_gem_object *obj);
1018 void i915_gem_release_mmap(struct drm_gem_object *obj);
1019 void i915_gem_lastclose(struct drm_device *dev);
1020
1021 /**
1022  * Returns true if seq1 is later than seq2.
1023  */
1024 static inline bool
1025 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1026 {
1027         return (int32_t)(seq1 - seq2) >= 0;
1028 }
1029
1030 int i915_gem_object_get_fence_reg(struct drm_gem_object *obj,
1031                                   bool interruptible);
1032 int i915_gem_object_put_fence_reg(struct drm_gem_object *obj,
1033                                   bool interruptible);
1034 void i915_gem_retire_requests(struct drm_device *dev);
1035 void i915_gem_reset(struct drm_device *dev);
1036 void i915_gem_clflush_object(struct drm_gem_object *obj);
1037 int i915_gem_object_set_domain(struct drm_gem_object *obj,
1038                                uint32_t read_domains,
1039                                uint32_t write_domain);
1040 int i915_gem_init_ringbuffer(struct drm_device *dev);
1041 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1042 int i915_gem_do_init(struct drm_device *dev, unsigned long start,
1043                      unsigned long mappable_end, unsigned long end);
1044 int i915_gpu_idle(struct drm_device *dev);
1045 int i915_gem_idle(struct drm_device *dev);
1046 int i915_add_request(struct drm_device *dev,
1047                      struct drm_file *file_priv,
1048                      struct drm_i915_gem_request *request,
1049                      struct intel_ring_buffer *ring);
1050 int i915_do_wait_request(struct drm_device *dev,
1051                          uint32_t seqno,
1052                          bool interruptible,
1053                          struct intel_ring_buffer *ring);
1054 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1055 int i915_gem_object_set_to_gtt_domain(struct drm_gem_object *obj,
1056                                       int write);
1057 int i915_gem_object_set_to_display_plane(struct drm_gem_object *obj,
1058                                          bool pipelined);
1059 int i915_gem_attach_phys_object(struct drm_device *dev,
1060                                 struct drm_gem_object *obj,
1061                                 int id,
1062                                 int align);
1063 void i915_gem_detach_phys_object(struct drm_device *dev,
1064                                  struct drm_gem_object *obj);
1065 void i915_gem_free_all_phys_object(struct drm_device *dev);
1066 void i915_gem_release(struct drm_device * dev, struct drm_file *file_priv);
1067
1068 /* i915_gem_evict.c */
1069 int i915_gem_evict_something(struct drm_device *dev, int min_size,
1070                              unsigned alignment, bool mappable);
1071 int i915_gem_evict_everything(struct drm_device *dev);
1072 int i915_gem_evict_inactive(struct drm_device *dev);
1073
1074 /* i915_gem_tiling.c */
1075 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1076 void i915_gem_object_do_bit_17_swizzle(struct drm_gem_object *obj);
1077 void i915_gem_object_save_bit_17_swizzle(struct drm_gem_object *obj);
1078
1079 /* i915_gem_debug.c */
1080 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
1081                           const char *where, uint32_t mark);
1082 #if WATCH_LISTS
1083 int i915_verify_lists(struct drm_device *dev);
1084 #else
1085 #define i915_verify_lists(dev) 0
1086 #endif
1087 void i915_gem_object_check_coherency(struct drm_gem_object *obj, int handle);
1088 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
1089                           const char *where, uint32_t mark);
1090
1091 /* i915_debugfs.c */
1092 int i915_debugfs_init(struct drm_minor *minor);
1093 void i915_debugfs_cleanup(struct drm_minor *minor);
1094
1095 /* i915_suspend.c */
1096 extern int i915_save_state(struct drm_device *dev);
1097 extern int i915_restore_state(struct drm_device *dev);
1098
1099 /* i915_suspend.c */
1100 extern int i915_save_state(struct drm_device *dev);
1101 extern int i915_restore_state(struct drm_device *dev);
1102
1103 /* intel_i2c.c */
1104 extern int intel_setup_gmbus(struct drm_device *dev);
1105 extern void intel_teardown_gmbus(struct drm_device *dev);
1106 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1107 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1108 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1109 {
1110         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1111 }
1112 extern void intel_i2c_reset(struct drm_device *dev);
1113
1114 /* intel_opregion.c */
1115 extern int intel_opregion_setup(struct drm_device *dev);
1116 #ifdef CONFIG_ACPI
1117 extern void intel_opregion_init(struct drm_device *dev);
1118 extern void intel_opregion_fini(struct drm_device *dev);
1119 extern void intel_opregion_asle_intr(struct drm_device *dev);
1120 extern void intel_opregion_gse_intr(struct drm_device *dev);
1121 extern void intel_opregion_enable_asle(struct drm_device *dev);
1122 #else
1123 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1124 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1125 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1126 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1127 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1128 #endif
1129
1130 /* intel_acpi.c */
1131 #ifdef CONFIG_ACPI
1132 extern void intel_register_dsm_handler(void);
1133 extern void intel_unregister_dsm_handler(void);
1134 #else
1135 static inline void intel_register_dsm_handler(void) { return; }
1136 static inline void intel_unregister_dsm_handler(void) { return; }
1137 #endif /* CONFIG_ACPI */
1138
1139 /* modesetting */
1140 extern void intel_modeset_init(struct drm_device *dev);
1141 extern void intel_modeset_cleanup(struct drm_device *dev);
1142 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1143 extern void i8xx_disable_fbc(struct drm_device *dev);
1144 extern void g4x_disable_fbc(struct drm_device *dev);
1145 extern void ironlake_disable_fbc(struct drm_device *dev);
1146 extern void intel_disable_fbc(struct drm_device *dev);
1147 extern void intel_enable_fbc(struct drm_crtc *crtc, unsigned long interval);
1148 extern bool intel_fbc_enabled(struct drm_device *dev);
1149 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1150 extern void intel_detect_pch (struct drm_device *dev);
1151 extern int intel_trans_dp_port_sel (struct drm_crtc *crtc);
1152
1153 /* overlay */
1154 #ifdef CONFIG_DEBUG_FS
1155 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1156 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1157 #endif
1158
1159 /**
1160  * Lock test for when it's just for synchronization of ring access.
1161  *
1162  * In that case, we don't need to do it when GEM is initialized as nobody else
1163  * has access to the ring.
1164  */
1165 #define RING_LOCK_TEST_WITH_RETURN(dev, file_priv) do {                 \
1166         if (((drm_i915_private_t *)dev->dev_private)->render_ring.gem_object \
1167                         == NULL)                                        \
1168                 LOCK_TEST_WITH_RETURN(dev, file_priv);                  \
1169 } while (0)
1170
1171 static inline u32 i915_read(struct drm_i915_private *dev_priv, u32 reg)
1172 {
1173         u32 val;
1174
1175         val = readl(dev_priv->regs + reg);
1176         if (dev_priv->debug_flags & I915_DEBUG_READ)
1177                 printk(KERN_ERR "read 0x%08x from 0x%08x\n", val, reg);
1178         return val;
1179 }
1180
1181 static inline void i915_write(struct drm_i915_private *dev_priv, u32 reg,
1182                               u32 val)
1183 {
1184         writel(val, dev_priv->regs + reg);
1185         if (dev_priv->debug_flags & I915_DEBUG_WRITE)
1186                 printk(KERN_ERR "wrote 0x%08x to 0x%08x\n", val, reg);
1187 }
1188
1189 #define I915_READ(reg)          i915_read(dev_priv, (reg))
1190 #define I915_WRITE(reg, val)    i915_write(dev_priv, (reg), (val))
1191 #define I915_READ16(reg)        readw(dev_priv->regs + (reg))
1192 #define I915_WRITE16(reg, val)  writel(val, dev_priv->regs + (reg))
1193 #define I915_READ8(reg)         readb(dev_priv->regs + (reg))
1194 #define I915_WRITE8(reg, val)   writeb(val, dev_priv->regs + (reg))
1195 #define I915_WRITE64(reg, val)  writeq(val, dev_priv->regs + (reg))
1196 #define I915_READ64(reg)        readq(dev_priv->regs + (reg))
1197 #define POSTING_READ(reg)       (void)I915_READ(reg)
1198 #define POSTING_READ16(reg)     (void)I915_READ16(reg)
1199
1200 #define I915_DEBUG_ENABLE_IO() (dev_priv->debug_flags |= I915_DEBUG_READ | \
1201                                 I915_DEBUG_WRITE)
1202 #define I915_DEBUG_DISABLE_IO() (dev_priv->debug_flags &= ~(I915_DEBUG_READ | \
1203                                                             I915_DEBUG_WRITE))
1204
1205 #define BEGIN_LP_RING(n) \
1206         intel_ring_begin(&dev_priv->render_ring, (n))
1207
1208 #define OUT_RING(x) \
1209         intel_ring_emit(&dev_priv->render_ring, x)
1210
1211 #define ADVANCE_LP_RING() \
1212         intel_ring_advance(&dev_priv->render_ring)
1213
1214 /**
1215  * Reads a dword out of the status page, which is written to from the command
1216  * queue by automatic updates, MI_REPORT_HEAD, MI_STORE_DATA_INDEX, or
1217  * MI_STORE_DATA_IMM.
1218  *
1219  * The following dwords have a reserved meaning:
1220  * 0x00: ISR copy, updated when an ISR bit not set in the HWSTAM changes.
1221  * 0x04: ring 0 head pointer
1222  * 0x05: ring 1 head pointer (915-class)
1223  * 0x06: ring 2 head pointer (915-class)
1224  * 0x10-0x1b: Context status DWords (GM45)
1225  * 0x1f: Last written status offset. (GM45)
1226  *
1227  * The area from dword 0x20 to 0x3ff is available for driver usage.
1228  */
1229 #define READ_HWSP(dev_priv, reg)  (((volatile u32 *)\
1230                         (dev_priv->render_ring.status_page.page_addr))[reg])
1231 #define READ_BREADCRUMB(dev_priv) READ_HWSP(dev_priv, I915_BREADCRUMB_INDEX)
1232 #define I915_GEM_HWS_INDEX              0x20
1233 #define I915_BREADCRUMB_INDEX           0x21
1234
1235 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1236
1237 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1238 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1239 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1240 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1241 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1242 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1243 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1244 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1245 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1246 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1247 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1248 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1249 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1250 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1251 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1252 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1253 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1254 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1255 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1256
1257 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1258 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1259 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1260 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1261 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1262
1263 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1264 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1265 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1266
1267 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1268 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1269
1270 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1271  * rows, which changed the alignment requirements and fence programming.
1272  */
1273 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1274                                                       IS_I915GM(dev)))
1275 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1276 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1277 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1278 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1279 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1280 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1281 /* dsparb controlled by hw only */
1282 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1283
1284 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1285 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1286 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1287 #define I915_HAS_RC6(dev) (INTEL_INFO(dev)->has_rc6)
1288
1289 #define HAS_PCH_SPLIT(dev) (IS_GEN5(dev) || IS_GEN6(dev))
1290 #define HAS_PIPE_CONTROL(dev) (IS_GEN5(dev) || IS_GEN6(dev))
1291
1292 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1293 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1294
1295 #define PRIMARY_RINGBUFFER_SIZE         (128*1024)
1296
1297 #endif