]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/i915_drv.h
drm/i915: Make HAS_L3_DPF only take dev_priv
[karo-tx-linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hashtable.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/pm_qos.h>
44 #include <linux/shmem_fs.h>
45
46 #include <drm/drmP.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <drm/drm_auth.h>
51
52 #include "i915_params.h"
53 #include "i915_reg.h"
54
55 #include "intel_bios.h"
56 #include "intel_dpll_mgr.h"
57 #include "intel_guc.h"
58 #include "intel_lrc.h"
59 #include "intel_ringbuffer.h"
60
61 #include "i915_gem.h"
62 #include "i915_gem_gtt.h"
63 #include "i915_gem_render_state.h"
64 #include "i915_gem_request.h"
65
66 #include "intel_gvt.h"
67
68 /* General customization:
69  */
70
71 #define DRIVER_NAME             "i915"
72 #define DRIVER_DESC             "Intel Graphics"
73 #define DRIVER_DATE             "20161010"
74
75 #undef WARN_ON
76 /* Many gcc seem to no see through this and fall over :( */
77 #if 0
78 #define WARN_ON(x) ({ \
79         bool __i915_warn_cond = (x); \
80         if (__builtin_constant_p(__i915_warn_cond)) \
81                 BUILD_BUG_ON(__i915_warn_cond); \
82         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
83 #else
84 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
85 #endif
86
87 #undef WARN_ON_ONCE
88 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
89
90 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
91                              (long) (x), __func__);
92
93 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
94  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
95  * which may not necessarily be a user visible problem.  This will either
96  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
97  * enable distros and users to tailor their preferred amount of i915 abrt
98  * spam.
99  */
100 #define I915_STATE_WARN(condition, format...) ({                        \
101         int __ret_warn_on = !!(condition);                              \
102         if (unlikely(__ret_warn_on))                                    \
103                 if (!WARN(i915.verbose_state_checks, format))           \
104                         DRM_ERROR(format);                              \
105         unlikely(__ret_warn_on);                                        \
106 })
107
108 #define I915_STATE_WARN_ON(x)                                           \
109         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
110
111 bool __i915_inject_load_failure(const char *func, int line);
112 #define i915_inject_load_failure() \
113         __i915_inject_load_failure(__func__, __LINE__)
114
115 static inline const char *yesno(bool v)
116 {
117         return v ? "yes" : "no";
118 }
119
120 static inline const char *onoff(bool v)
121 {
122         return v ? "on" : "off";
123 }
124
125 enum pipe {
126         INVALID_PIPE = -1,
127         PIPE_A = 0,
128         PIPE_B,
129         PIPE_C,
130         _PIPE_EDP,
131         I915_MAX_PIPES = _PIPE_EDP
132 };
133 #define pipe_name(p) ((p) + 'A')
134
135 enum transcoder {
136         TRANSCODER_A = 0,
137         TRANSCODER_B,
138         TRANSCODER_C,
139         TRANSCODER_EDP,
140         TRANSCODER_DSI_A,
141         TRANSCODER_DSI_C,
142         I915_MAX_TRANSCODERS
143 };
144
145 static inline const char *transcoder_name(enum transcoder transcoder)
146 {
147         switch (transcoder) {
148         case TRANSCODER_A:
149                 return "A";
150         case TRANSCODER_B:
151                 return "B";
152         case TRANSCODER_C:
153                 return "C";
154         case TRANSCODER_EDP:
155                 return "EDP";
156         case TRANSCODER_DSI_A:
157                 return "DSI A";
158         case TRANSCODER_DSI_C:
159                 return "DSI C";
160         default:
161                 return "<invalid>";
162         }
163 }
164
165 static inline bool transcoder_is_dsi(enum transcoder transcoder)
166 {
167         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
168 }
169
170 /*
171  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
172  * number of planes per CRTC.  Not all platforms really have this many planes,
173  * which means some arrays of size I915_MAX_PLANES may have unused entries
174  * between the topmost sprite plane and the cursor plane.
175  */
176 enum plane {
177         PLANE_A = 0,
178         PLANE_B,
179         PLANE_C,
180         PLANE_CURSOR,
181         I915_MAX_PLANES,
182 };
183 #define plane_name(p) ((p) + 'A')
184
185 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
186
187 enum port {
188         PORT_NONE = -1,
189         PORT_A = 0,
190         PORT_B,
191         PORT_C,
192         PORT_D,
193         PORT_E,
194         I915_MAX_PORTS
195 };
196 #define port_name(p) ((p) + 'A')
197
198 #define I915_NUM_PHYS_VLV 2
199
200 enum dpio_channel {
201         DPIO_CH0,
202         DPIO_CH1
203 };
204
205 enum dpio_phy {
206         DPIO_PHY0,
207         DPIO_PHY1
208 };
209
210 enum intel_display_power_domain {
211         POWER_DOMAIN_PIPE_A,
212         POWER_DOMAIN_PIPE_B,
213         POWER_DOMAIN_PIPE_C,
214         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
215         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
216         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
217         POWER_DOMAIN_TRANSCODER_A,
218         POWER_DOMAIN_TRANSCODER_B,
219         POWER_DOMAIN_TRANSCODER_C,
220         POWER_DOMAIN_TRANSCODER_EDP,
221         POWER_DOMAIN_TRANSCODER_DSI_A,
222         POWER_DOMAIN_TRANSCODER_DSI_C,
223         POWER_DOMAIN_PORT_DDI_A_LANES,
224         POWER_DOMAIN_PORT_DDI_B_LANES,
225         POWER_DOMAIN_PORT_DDI_C_LANES,
226         POWER_DOMAIN_PORT_DDI_D_LANES,
227         POWER_DOMAIN_PORT_DDI_E_LANES,
228         POWER_DOMAIN_PORT_DSI,
229         POWER_DOMAIN_PORT_CRT,
230         POWER_DOMAIN_PORT_OTHER,
231         POWER_DOMAIN_VGA,
232         POWER_DOMAIN_AUDIO,
233         POWER_DOMAIN_PLLS,
234         POWER_DOMAIN_AUX_A,
235         POWER_DOMAIN_AUX_B,
236         POWER_DOMAIN_AUX_C,
237         POWER_DOMAIN_AUX_D,
238         POWER_DOMAIN_GMBUS,
239         POWER_DOMAIN_MODESET,
240         POWER_DOMAIN_INIT,
241
242         POWER_DOMAIN_NUM,
243 };
244
245 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
246 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
247                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
248 #define POWER_DOMAIN_TRANSCODER(tran) \
249         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
250          (tran) + POWER_DOMAIN_TRANSCODER_A)
251
252 enum hpd_pin {
253         HPD_NONE = 0,
254         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
255         HPD_CRT,
256         HPD_SDVO_B,
257         HPD_SDVO_C,
258         HPD_PORT_A,
259         HPD_PORT_B,
260         HPD_PORT_C,
261         HPD_PORT_D,
262         HPD_PORT_E,
263         HPD_NUM_PINS
264 };
265
266 #define for_each_hpd_pin(__pin) \
267         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
268
269 struct i915_hotplug {
270         struct work_struct hotplug_work;
271
272         struct {
273                 unsigned long last_jiffies;
274                 int count;
275                 enum {
276                         HPD_ENABLED = 0,
277                         HPD_DISABLED = 1,
278                         HPD_MARK_DISABLED = 2
279                 } state;
280         } stats[HPD_NUM_PINS];
281         u32 event_bits;
282         struct delayed_work reenable_work;
283
284         struct intel_digital_port *irq_port[I915_MAX_PORTS];
285         u32 long_port_mask;
286         u32 short_port_mask;
287         struct work_struct dig_port_work;
288
289         struct work_struct poll_init_work;
290         bool poll_enabled;
291
292         /*
293          * if we get a HPD irq from DP and a HPD irq from non-DP
294          * the non-DP HPD could block the workqueue on a mode config
295          * mutex getting, that userspace may have taken. However
296          * userspace is waiting on the DP workqueue to run which is
297          * blocked behind the non-DP one.
298          */
299         struct workqueue_struct *dp_wq;
300 };
301
302 #define I915_GEM_GPU_DOMAINS \
303         (I915_GEM_DOMAIN_RENDER | \
304          I915_GEM_DOMAIN_SAMPLER | \
305          I915_GEM_DOMAIN_COMMAND | \
306          I915_GEM_DOMAIN_INSTRUCTION | \
307          I915_GEM_DOMAIN_VERTEX)
308
309 #define for_each_pipe(__dev_priv, __p) \
310         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
311 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
312         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
313                 for_each_if ((__mask) & (1 << (__p)))
314 #define for_each_plane(__dev_priv, __pipe, __p)                         \
315         for ((__p) = 0;                                                 \
316              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
317              (__p)++)
318 #define for_each_sprite(__dev_priv, __p, __s)                           \
319         for ((__s) = 0;                                                 \
320              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
321              (__s)++)
322
323 #define for_each_port_masked(__port, __ports_mask) \
324         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
325                 for_each_if ((__ports_mask) & (1 << (__port)))
326
327 #define for_each_crtc(dev, crtc) \
328         list_for_each_entry(crtc, &(dev)->mode_config.crtc_list, head)
329
330 #define for_each_intel_plane(dev, intel_plane) \
331         list_for_each_entry(intel_plane,                        \
332                             &(dev)->mode_config.plane_list,     \
333                             base.head)
334
335 #define for_each_intel_plane_mask(dev, intel_plane, plane_mask)         \
336         list_for_each_entry(intel_plane,                                \
337                             &(dev)->mode_config.plane_list,             \
338                             base.head)                                  \
339                 for_each_if ((plane_mask) &                             \
340                              (1 << drm_plane_index(&intel_plane->base)))
341
342 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
343         list_for_each_entry(intel_plane,                                \
344                             &(dev)->mode_config.plane_list,             \
345                             base.head)                                  \
346                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
347
348 #define for_each_intel_crtc(dev, intel_crtc)                            \
349         list_for_each_entry(intel_crtc,                                 \
350                             &(dev)->mode_config.crtc_list,              \
351                             base.head)
352
353 #define for_each_intel_crtc_mask(dev, intel_crtc, crtc_mask)            \
354         list_for_each_entry(intel_crtc,                                 \
355                             &(dev)->mode_config.crtc_list,              \
356                             base.head)                                  \
357                 for_each_if ((crtc_mask) & (1 << drm_crtc_index(&intel_crtc->base)))
358
359 #define for_each_intel_encoder(dev, intel_encoder)              \
360         list_for_each_entry(intel_encoder,                      \
361                             &(dev)->mode_config.encoder_list,   \
362                             base.head)
363
364 #define for_each_intel_connector(dev, intel_connector)          \
365         list_for_each_entry(intel_connector,                    \
366                             &(dev)->mode_config.connector_list, \
367                             base.head)
368
369 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
370         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
371                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
372
373 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
374         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
375                 for_each_if ((intel_connector)->base.encoder == (__encoder))
376
377 #define for_each_power_domain(domain, mask)                             \
378         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
379                 for_each_if ((1 << (domain)) & (mask))
380
381 struct drm_i915_private;
382 struct i915_mm_struct;
383 struct i915_mmu_object;
384
385 struct drm_i915_file_private {
386         struct drm_i915_private *dev_priv;
387         struct drm_file *file;
388
389         struct {
390                 spinlock_t lock;
391                 struct list_head request_list;
392 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
393  * chosen to prevent the CPU getting more than a frame ahead of the GPU
394  * (when using lax throttling for the frontbuffer). We also use it to
395  * offer free GPU waitboosts for severely congested workloads.
396  */
397 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
398         } mm;
399         struct idr context_idr;
400
401         struct intel_rps_client {
402                 struct list_head link;
403                 unsigned boosts;
404         } rps;
405
406         unsigned int bsd_engine;
407 };
408
409 /* Used by dp and fdi links */
410 struct intel_link_m_n {
411         uint32_t        tu;
412         uint32_t        gmch_m;
413         uint32_t        gmch_n;
414         uint32_t        link_m;
415         uint32_t        link_n;
416 };
417
418 void intel_link_compute_m_n(int bpp, int nlanes,
419                             int pixel_clock, int link_clock,
420                             struct intel_link_m_n *m_n);
421
422 /* Interface history:
423  *
424  * 1.1: Original.
425  * 1.2: Add Power Management
426  * 1.3: Add vblank support
427  * 1.4: Fix cmdbuffer path, add heap destroy
428  * 1.5: Add vblank pipe configuration
429  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
430  *      - Support vertical blank on secondary display pipe
431  */
432 #define DRIVER_MAJOR            1
433 #define DRIVER_MINOR            6
434 #define DRIVER_PATCHLEVEL       0
435
436 struct opregion_header;
437 struct opregion_acpi;
438 struct opregion_swsci;
439 struct opregion_asle;
440
441 struct intel_opregion {
442         struct opregion_header *header;
443         struct opregion_acpi *acpi;
444         struct opregion_swsci *swsci;
445         u32 swsci_gbda_sub_functions;
446         u32 swsci_sbcb_sub_functions;
447         struct opregion_asle *asle;
448         void *rvda;
449         const void *vbt;
450         u32 vbt_size;
451         u32 *lid_state;
452         struct work_struct asle_work;
453 };
454 #define OPREGION_SIZE            (8*1024)
455
456 struct intel_overlay;
457 struct intel_overlay_error_state;
458
459 struct drm_i915_fence_reg {
460         struct list_head link;
461         struct drm_i915_private *i915;
462         struct i915_vma *vma;
463         int pin_count;
464         int id;
465         /**
466          * Whether the tiling parameters for the currently
467          * associated fence register have changed. Note that
468          * for the purposes of tracking tiling changes we also
469          * treat the unfenced register, the register slot that
470          * the object occupies whilst it executes a fenced
471          * command (such as BLT on gen2/3), as a "fence".
472          */
473         bool dirty;
474 };
475
476 struct sdvo_device_mapping {
477         u8 initialized;
478         u8 dvo_port;
479         u8 slave_addr;
480         u8 dvo_wiring;
481         u8 i2c_pin;
482         u8 ddc_pin;
483 };
484
485 struct intel_connector;
486 struct intel_encoder;
487 struct intel_crtc_state;
488 struct intel_initial_plane_config;
489 struct intel_crtc;
490 struct intel_limit;
491 struct dpll;
492
493 struct drm_i915_display_funcs {
494         int (*get_display_clock_speed)(struct drm_device *dev);
495         int (*get_fifo_size)(struct drm_device *dev, int plane);
496         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
497         int (*compute_intermediate_wm)(struct drm_device *dev,
498                                        struct intel_crtc *intel_crtc,
499                                        struct intel_crtc_state *newstate);
500         void (*initial_watermarks)(struct intel_crtc_state *cstate);
501         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
502         int (*compute_global_watermarks)(struct drm_atomic_state *state);
503         void (*update_wm)(struct drm_crtc *crtc);
504         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
505         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
506         /* Returns the active state of the crtc, and if the crtc is active,
507          * fills out the pipe-config with the hw state. */
508         bool (*get_pipe_config)(struct intel_crtc *,
509                                 struct intel_crtc_state *);
510         void (*get_initial_plane_config)(struct intel_crtc *,
511                                          struct intel_initial_plane_config *);
512         int (*crtc_compute_clock)(struct intel_crtc *crtc,
513                                   struct intel_crtc_state *crtc_state);
514         void (*crtc_enable)(struct intel_crtc_state *pipe_config,
515                             struct drm_atomic_state *old_state);
516         void (*crtc_disable)(struct intel_crtc_state *old_crtc_state,
517                              struct drm_atomic_state *old_state);
518         void (*update_crtcs)(struct drm_atomic_state *state,
519                              unsigned int *crtc_vblank_mask);
520         void (*audio_codec_enable)(struct drm_connector *connector,
521                                    struct intel_encoder *encoder,
522                                    const struct drm_display_mode *adjusted_mode);
523         void (*audio_codec_disable)(struct intel_encoder *encoder);
524         void (*fdi_link_train)(struct drm_crtc *crtc);
525         void (*init_clock_gating)(struct drm_device *dev);
526         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
527                           struct drm_framebuffer *fb,
528                           struct drm_i915_gem_object *obj,
529                           struct drm_i915_gem_request *req,
530                           uint32_t flags);
531         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
532         /* clock updates for mode set */
533         /* cursor updates */
534         /* render clock increase/decrease */
535         /* display clock increase/decrease */
536         /* pll clock increase/decrease */
537
538         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
539         void (*load_luts)(struct drm_crtc_state *crtc_state);
540 };
541
542 enum forcewake_domain_id {
543         FW_DOMAIN_ID_RENDER = 0,
544         FW_DOMAIN_ID_BLITTER,
545         FW_DOMAIN_ID_MEDIA,
546
547         FW_DOMAIN_ID_COUNT
548 };
549
550 enum forcewake_domains {
551         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
552         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
553         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
554         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
555                          FORCEWAKE_BLITTER |
556                          FORCEWAKE_MEDIA)
557 };
558
559 #define FW_REG_READ  (1)
560 #define FW_REG_WRITE (2)
561
562 enum forcewake_domains
563 intel_uncore_forcewake_for_reg(struct drm_i915_private *dev_priv,
564                                i915_reg_t reg, unsigned int op);
565
566 struct intel_uncore_funcs {
567         void (*force_wake_get)(struct drm_i915_private *dev_priv,
568                                                         enum forcewake_domains domains);
569         void (*force_wake_put)(struct drm_i915_private *dev_priv,
570                                                         enum forcewake_domains domains);
571
572         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
573         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
574         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
575         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
576
577         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
578                                 uint8_t val, bool trace);
579         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
580                                 uint16_t val, bool trace);
581         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
582                                 uint32_t val, bool trace);
583 };
584
585 struct intel_forcewake_range {
586         u32 start;
587         u32 end;
588
589         enum forcewake_domains domains;
590 };
591
592 struct intel_uncore {
593         spinlock_t lock; /** lock is also taken in irq contexts. */
594
595         const struct intel_forcewake_range *fw_domains_table;
596         unsigned int fw_domains_table_entries;
597
598         struct intel_uncore_funcs funcs;
599
600         unsigned fifo_count;
601
602         enum forcewake_domains fw_domains;
603         enum forcewake_domains fw_domains_active;
604
605         struct intel_uncore_forcewake_domain {
606                 struct drm_i915_private *i915;
607                 enum forcewake_domain_id id;
608                 enum forcewake_domains mask;
609                 unsigned wake_count;
610                 struct hrtimer timer;
611                 i915_reg_t reg_set;
612                 u32 val_set;
613                 u32 val_clear;
614                 i915_reg_t reg_ack;
615                 i915_reg_t reg_post;
616                 u32 val_reset;
617         } fw_domain[FW_DOMAIN_ID_COUNT];
618
619         int unclaimed_mmio_check;
620 };
621
622 /* Iterate over initialised fw domains */
623 #define for_each_fw_domain_masked(domain__, mask__, dev_priv__) \
624         for ((domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
625              (domain__) < &(dev_priv__)->uncore.fw_domain[FW_DOMAIN_ID_COUNT]; \
626              (domain__)++) \
627                 for_each_if ((mask__) & (domain__)->mask)
628
629 #define for_each_fw_domain(domain__, dev_priv__) \
630         for_each_fw_domain_masked(domain__, FORCEWAKE_ALL, dev_priv__)
631
632 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
633 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
634 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
635
636 struct intel_csr {
637         struct work_struct work;
638         const char *fw_path;
639         uint32_t *dmc_payload;
640         uint32_t dmc_fw_size;
641         uint32_t version;
642         uint32_t mmio_count;
643         i915_reg_t mmioaddr[8];
644         uint32_t mmiodata[8];
645         uint32_t dc_state;
646         uint32_t allowed_dc_mask;
647 };
648
649 #define DEV_INFO_FOR_EACH_FLAG(func) \
650         /* Keep is_* in chronological order */ \
651         func(is_mobile); \
652         func(is_i85x); \
653         func(is_i915g); \
654         func(is_i945gm); \
655         func(is_g33); \
656         func(is_g4x); \
657         func(is_pineview); \
658         func(is_broadwater); \
659         func(is_crestline); \
660         func(is_ivybridge); \
661         func(is_valleyview); \
662         func(is_cherryview); \
663         func(is_haswell); \
664         func(is_broadwell); \
665         func(is_skylake); \
666         func(is_broxton); \
667         func(is_kabylake); \
668         func(is_preliminary); \
669         /* Keep has_* in alphabetical order */ \
670         func(has_csr); \
671         func(has_ddi); \
672         func(has_dp_mst); \
673         func(has_fbc); \
674         func(has_fpga_dbg); \
675         func(has_gmbus_irq); \
676         func(has_gmch_display); \
677         func(has_guc); \
678         func(has_hotplug); \
679         func(has_hw_contexts); \
680         func(has_l3_dpf); \
681         func(has_llc); \
682         func(has_logical_ring_contexts); \
683         func(has_overlay); \
684         func(has_pipe_cxsr); \
685         func(has_pooled_eu); \
686         func(has_psr); \
687         func(has_rc6); \
688         func(has_rc6p); \
689         func(has_resource_streamer); \
690         func(has_runtime_pm); \
691         func(has_snoop); \
692         func(cursor_needs_physical); \
693         func(hws_needs_physical); \
694         func(overlay_needs_physical); \
695         func(supports_tv)
696
697 struct sseu_dev_info {
698         u8 slice_mask;
699         u8 subslice_mask;
700         u8 eu_total;
701         u8 eu_per_subslice;
702         u8 min_eu_in_pool;
703         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
704         u8 subslice_7eu[3];
705         u8 has_slice_pg:1;
706         u8 has_subslice_pg:1;
707         u8 has_eu_pg:1;
708 };
709
710 static inline unsigned int sseu_subslice_total(const struct sseu_dev_info *sseu)
711 {
712         return hweight8(sseu->slice_mask) * hweight8(sseu->subslice_mask);
713 }
714
715 struct intel_device_info {
716         u32 display_mmio_offset;
717         u16 device_id;
718         u8 num_pipes;
719         u8 num_sprites[I915_MAX_PIPES];
720         u8 gen;
721         u16 gen_mask;
722         u8 ring_mask; /* Rings supported by the HW */
723         u8 num_rings;
724 #define DEFINE_FLAG(name) u8 name:1
725         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG);
726 #undef DEFINE_FLAG
727         u16 ddb_size; /* in blocks */
728         /* Register offsets for the various display pipes and transcoders */
729         int pipe_offsets[I915_MAX_TRANSCODERS];
730         int trans_offsets[I915_MAX_TRANSCODERS];
731         int palette_offsets[I915_MAX_PIPES];
732         int cursor_offsets[I915_MAX_PIPES];
733
734         /* Slice/subslice/EU info */
735         struct sseu_dev_info sseu;
736
737         struct color_luts {
738                 u16 degamma_lut_size;
739                 u16 gamma_lut_size;
740         } color;
741 };
742
743 struct intel_display_error_state;
744
745 struct drm_i915_error_state {
746         struct kref ref;
747         struct timeval time;
748
749         struct drm_i915_private *i915;
750
751         char error_msg[128];
752         bool simulated;
753         int iommu;
754         u32 reset_count;
755         u32 suspend_count;
756         struct intel_device_info device_info;
757
758         /* Generic register state */
759         u32 eir;
760         u32 pgtbl_er;
761         u32 ier;
762         u32 gtier[4];
763         u32 ccid;
764         u32 derrmr;
765         u32 forcewake;
766         u32 error; /* gen6+ */
767         u32 err_int; /* gen7 */
768         u32 fault_data0; /* gen8, gen9 */
769         u32 fault_data1; /* gen8, gen9 */
770         u32 done_reg;
771         u32 gac_eco;
772         u32 gam_ecochk;
773         u32 gab_ctl;
774         u32 gfx_mode;
775
776         u64 fence[I915_MAX_NUM_FENCES];
777         struct intel_overlay_error_state *overlay;
778         struct intel_display_error_state *display;
779         struct drm_i915_error_object *semaphore;
780
781         struct drm_i915_error_engine {
782                 int engine_id;
783                 /* Software tracked state */
784                 bool waiting;
785                 int num_waiters;
786                 int hangcheck_score;
787                 enum intel_engine_hangcheck_action hangcheck_action;
788                 struct i915_address_space *vm;
789                 int num_requests;
790
791                 /* position of active request inside the ring */
792                 u32 rq_head, rq_post, rq_tail;
793
794                 /* our own tracking of ring head and tail */
795                 u32 cpu_ring_head;
796                 u32 cpu_ring_tail;
797
798                 u32 last_seqno;
799                 u32 semaphore_seqno[I915_NUM_ENGINES - 1];
800
801                 /* Register state */
802                 u32 start;
803                 u32 tail;
804                 u32 head;
805                 u32 ctl;
806                 u32 mode;
807                 u32 hws;
808                 u32 ipeir;
809                 u32 ipehr;
810                 u32 bbstate;
811                 u32 instpm;
812                 u32 instps;
813                 u32 seqno;
814                 u64 bbaddr;
815                 u64 acthd;
816                 u32 fault_reg;
817                 u64 faddr;
818                 u32 rc_psmi; /* sleep state */
819                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
820                 struct intel_instdone instdone;
821
822                 struct drm_i915_error_object {
823                         u64 gtt_offset;
824                         u64 gtt_size;
825                         int page_count;
826                         int unused;
827                         u32 *pages[0];
828                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
829
830                 struct drm_i915_error_object *wa_ctx;
831
832                 struct drm_i915_error_request {
833                         long jiffies;
834                         pid_t pid;
835                         u32 context;
836                         u32 seqno;
837                         u32 head;
838                         u32 tail;
839                 } *requests, execlist[2];
840
841                 struct drm_i915_error_waiter {
842                         char comm[TASK_COMM_LEN];
843                         pid_t pid;
844                         u32 seqno;
845                 } *waiters;
846
847                 struct {
848                         u32 gfx_mode;
849                         union {
850                                 u64 pdp[4];
851                                 u32 pp_dir_base;
852                         };
853                 } vm_info;
854
855                 pid_t pid;
856                 char comm[TASK_COMM_LEN];
857         } engine[I915_NUM_ENGINES];
858
859         struct drm_i915_error_buffer {
860                 u32 size;
861                 u32 name;
862                 u32 rseqno[I915_NUM_ENGINES], wseqno;
863                 u64 gtt_offset;
864                 u32 read_domains;
865                 u32 write_domain;
866                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
867                 u32 tiling:2;
868                 u32 dirty:1;
869                 u32 purgeable:1;
870                 u32 userptr:1;
871                 s32 engine:4;
872                 u32 cache_level:3;
873         } *active_bo[I915_NUM_ENGINES], *pinned_bo;
874         u32 active_bo_count[I915_NUM_ENGINES], pinned_bo_count;
875         struct i915_address_space *active_vm[I915_NUM_ENGINES];
876 };
877
878 enum i915_cache_level {
879         I915_CACHE_NONE = 0,
880         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
881         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
882                               caches, eg sampler/render caches, and the
883                               large Last-Level-Cache. LLC is coherent with
884                               the CPU, but L3 is only visible to the GPU. */
885         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
886 };
887
888 struct i915_ctx_hang_stats {
889         /* This context had batch pending when hang was declared */
890         unsigned batch_pending;
891
892         /* This context had batch active when hang was declared */
893         unsigned batch_active;
894
895         /* Time when this context was last blamed for a GPU reset */
896         unsigned long guilty_ts;
897
898         /* If the contexts causes a second GPU hang within this time,
899          * it is permanently banned from submitting any more work.
900          */
901         unsigned long ban_period_seconds;
902
903         /* This context is banned to submit more work */
904         bool banned;
905 };
906
907 /* This must match up with the value previously used for execbuf2.rsvd1. */
908 #define DEFAULT_CONTEXT_HANDLE 0
909
910 /**
911  * struct i915_gem_context - as the name implies, represents a context.
912  * @ref: reference count.
913  * @user_handle: userspace tracking identity for this context.
914  * @remap_slice: l3 row remapping information.
915  * @flags: context specific flags:
916  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
917  * @file_priv: filp associated with this context (NULL for global default
918  *             context).
919  * @hang_stats: information about the role of this context in possible GPU
920  *              hangs.
921  * @ppgtt: virtual memory space used by this context.
922  * @legacy_hw_ctx: render context backing object and whether it is correctly
923  *                initialized (legacy ring submission mechanism only).
924  * @link: link in the global list of contexts.
925  *
926  * Contexts are memory images used by the hardware to store copies of their
927  * internal state.
928  */
929 struct i915_gem_context {
930         struct kref ref;
931         struct drm_i915_private *i915;
932         struct drm_i915_file_private *file_priv;
933         struct i915_hw_ppgtt *ppgtt;
934         struct pid *pid;
935
936         struct i915_ctx_hang_stats hang_stats;
937
938         unsigned long flags;
939 #define CONTEXT_NO_ZEROMAP              BIT(0)
940 #define CONTEXT_NO_ERROR_CAPTURE        BIT(1)
941
942         /* Unique identifier for this context, used by the hw for tracking */
943         unsigned int hw_id;
944         u32 user_handle;
945
946         u32 ggtt_alignment;
947
948         struct intel_context {
949                 struct i915_vma *state;
950                 struct intel_ring *ring;
951                 uint32_t *lrc_reg_state;
952                 u64 lrc_desc;
953                 int pin_count;
954                 bool initialised;
955         } engine[I915_NUM_ENGINES];
956         u32 ring_size;
957         u32 desc_template;
958         struct atomic_notifier_head status_notifier;
959         bool execlists_force_single_submission;
960
961         struct list_head link;
962
963         u8 remap_slice;
964         bool closed:1;
965 };
966
967 enum fb_op_origin {
968         ORIGIN_GTT,
969         ORIGIN_CPU,
970         ORIGIN_CS,
971         ORIGIN_FLIP,
972         ORIGIN_DIRTYFB,
973 };
974
975 struct intel_fbc {
976         /* This is always the inner lock when overlapping with struct_mutex and
977          * it's the outer lock when overlapping with stolen_lock. */
978         struct mutex lock;
979         unsigned threshold;
980         unsigned int possible_framebuffer_bits;
981         unsigned int busy_bits;
982         unsigned int visible_pipes_mask;
983         struct intel_crtc *crtc;
984
985         struct drm_mm_node compressed_fb;
986         struct drm_mm_node *compressed_llb;
987
988         bool false_color;
989
990         bool enabled;
991         bool active;
992
993         bool underrun_detected;
994         struct work_struct underrun_work;
995
996         struct intel_fbc_state_cache {
997                 struct {
998                         unsigned int mode_flags;
999                         uint32_t hsw_bdw_pixel_rate;
1000                 } crtc;
1001
1002                 struct {
1003                         unsigned int rotation;
1004                         int src_w;
1005                         int src_h;
1006                         bool visible;
1007                 } plane;
1008
1009                 struct {
1010                         u64 ilk_ggtt_offset;
1011                         uint32_t pixel_format;
1012                         unsigned int stride;
1013                         int fence_reg;
1014                         unsigned int tiling_mode;
1015                 } fb;
1016         } state_cache;
1017
1018         struct intel_fbc_reg_params {
1019                 struct {
1020                         enum pipe pipe;
1021                         enum plane plane;
1022                         unsigned int fence_y_offset;
1023                 } crtc;
1024
1025                 struct {
1026                         u64 ggtt_offset;
1027                         uint32_t pixel_format;
1028                         unsigned int stride;
1029                         int fence_reg;
1030                 } fb;
1031
1032                 int cfb_size;
1033         } params;
1034
1035         struct intel_fbc_work {
1036                 bool scheduled;
1037                 u32 scheduled_vblank;
1038                 struct work_struct work;
1039         } work;
1040
1041         const char *no_fbc_reason;
1042 };
1043
1044 /**
1045  * HIGH_RR is the highest eDP panel refresh rate read from EDID
1046  * LOW_RR is the lowest eDP panel refresh rate found from EDID
1047  * parsing for same resolution.
1048  */
1049 enum drrs_refresh_rate_type {
1050         DRRS_HIGH_RR,
1051         DRRS_LOW_RR,
1052         DRRS_MAX_RR, /* RR count */
1053 };
1054
1055 enum drrs_support_type {
1056         DRRS_NOT_SUPPORTED = 0,
1057         STATIC_DRRS_SUPPORT = 1,
1058         SEAMLESS_DRRS_SUPPORT = 2
1059 };
1060
1061 struct intel_dp;
1062 struct i915_drrs {
1063         struct mutex mutex;
1064         struct delayed_work work;
1065         struct intel_dp *dp;
1066         unsigned busy_frontbuffer_bits;
1067         enum drrs_refresh_rate_type refresh_rate_type;
1068         enum drrs_support_type type;
1069 };
1070
1071 struct i915_psr {
1072         struct mutex lock;
1073         bool sink_support;
1074         bool source_ok;
1075         struct intel_dp *enabled;
1076         bool active;
1077         struct delayed_work work;
1078         unsigned busy_frontbuffer_bits;
1079         bool psr2_support;
1080         bool aux_frame_sync;
1081         bool link_standby;
1082 };
1083
1084 enum intel_pch {
1085         PCH_NONE = 0,   /* No PCH present */
1086         PCH_IBX,        /* Ibexpeak PCH */
1087         PCH_CPT,        /* Cougarpoint PCH */
1088         PCH_LPT,        /* Lynxpoint PCH */
1089         PCH_SPT,        /* Sunrisepoint PCH */
1090         PCH_KBP,        /* Kabypoint PCH */
1091         PCH_NOP,
1092 };
1093
1094 enum intel_sbi_destination {
1095         SBI_ICLK,
1096         SBI_MPHY,
1097 };
1098
1099 #define QUIRK_PIPEA_FORCE (1<<0)
1100 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1101 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1102 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1103 #define QUIRK_PIPEB_FORCE (1<<4)
1104 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1105
1106 struct intel_fbdev;
1107 struct intel_fbc_work;
1108
1109 struct intel_gmbus {
1110         struct i2c_adapter adapter;
1111 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
1112         u32 force_bit;
1113         u32 reg0;
1114         i915_reg_t gpio_reg;
1115         struct i2c_algo_bit_data bit_algo;
1116         struct drm_i915_private *dev_priv;
1117 };
1118
1119 struct i915_suspend_saved_registers {
1120         u32 saveDSPARB;
1121         u32 saveFBC_CONTROL;
1122         u32 saveCACHE_MODE_0;
1123         u32 saveMI_ARB_STATE;
1124         u32 saveSWF0[16];
1125         u32 saveSWF1[16];
1126         u32 saveSWF3[3];
1127         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1128         u32 savePCH_PORT_HOTPLUG;
1129         u16 saveGCDGMBUS;
1130 };
1131
1132 struct vlv_s0ix_state {
1133         /* GAM */
1134         u32 wr_watermark;
1135         u32 gfx_prio_ctrl;
1136         u32 arb_mode;
1137         u32 gfx_pend_tlb0;
1138         u32 gfx_pend_tlb1;
1139         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1140         u32 media_max_req_count;
1141         u32 gfx_max_req_count;
1142         u32 render_hwsp;
1143         u32 ecochk;
1144         u32 bsd_hwsp;
1145         u32 blt_hwsp;
1146         u32 tlb_rd_addr;
1147
1148         /* MBC */
1149         u32 g3dctl;
1150         u32 gsckgctl;
1151         u32 mbctl;
1152
1153         /* GCP */
1154         u32 ucgctl1;
1155         u32 ucgctl3;
1156         u32 rcgctl1;
1157         u32 rcgctl2;
1158         u32 rstctl;
1159         u32 misccpctl;
1160
1161         /* GPM */
1162         u32 gfxpause;
1163         u32 rpdeuhwtc;
1164         u32 rpdeuc;
1165         u32 ecobus;
1166         u32 pwrdwnupctl;
1167         u32 rp_down_timeout;
1168         u32 rp_deucsw;
1169         u32 rcubmabdtmr;
1170         u32 rcedata;
1171         u32 spare2gh;
1172
1173         /* Display 1 CZ domain */
1174         u32 gt_imr;
1175         u32 gt_ier;
1176         u32 pm_imr;
1177         u32 pm_ier;
1178         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1179
1180         /* GT SA CZ domain */
1181         u32 tilectl;
1182         u32 gt_fifoctl;
1183         u32 gtlc_wake_ctrl;
1184         u32 gtlc_survive;
1185         u32 pmwgicz;
1186
1187         /* Display 2 CZ domain */
1188         u32 gu_ctl0;
1189         u32 gu_ctl1;
1190         u32 pcbr;
1191         u32 clock_gate_dis2;
1192 };
1193
1194 struct intel_rps_ei {
1195         u32 cz_clock;
1196         u32 render_c0;
1197         u32 media_c0;
1198 };
1199
1200 struct intel_gen6_power_mgmt {
1201         /*
1202          * work, interrupts_enabled and pm_iir are protected by
1203          * dev_priv->irq_lock
1204          */
1205         struct work_struct work;
1206         bool interrupts_enabled;
1207         u32 pm_iir;
1208
1209         /* PM interrupt bits that should never be masked */
1210         u32 pm_intr_keep;
1211
1212         /* Frequencies are stored in potentially platform dependent multiples.
1213          * In other words, *_freq needs to be multiplied by X to be interesting.
1214          * Soft limits are those which are used for the dynamic reclocking done
1215          * by the driver (raise frequencies under heavy loads, and lower for
1216          * lighter loads). Hard limits are those imposed by the hardware.
1217          *
1218          * A distinction is made for overclocking, which is never enabled by
1219          * default, and is considered to be above the hard limit if it's
1220          * possible at all.
1221          */
1222         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1223         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1224         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1225         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1226         u8 min_freq;            /* AKA RPn. Minimum frequency */
1227         u8 boost_freq;          /* Frequency to request when wait boosting */
1228         u8 idle_freq;           /* Frequency to request when we are idle */
1229         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1230         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1231         u8 rp0_freq;            /* Non-overclocked max frequency. */
1232         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1233
1234         u8 up_threshold; /* Current %busy required to uplock */
1235         u8 down_threshold; /* Current %busy required to downclock */
1236
1237         int last_adj;
1238         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1239
1240         spinlock_t client_lock;
1241         struct list_head clients;
1242         bool client_boost;
1243
1244         bool enabled;
1245         struct delayed_work autoenable_work;
1246         unsigned boosts;
1247
1248         /* manual wa residency calculations */
1249         struct intel_rps_ei up_ei, down_ei;
1250
1251         /*
1252          * Protects RPS/RC6 register access and PCU communication.
1253          * Must be taken after struct_mutex if nested. Note that
1254          * this lock may be held for long periods of time when
1255          * talking to hw - so only take it when talking to hw!
1256          */
1257         struct mutex hw_lock;
1258 };
1259
1260 /* defined intel_pm.c */
1261 extern spinlock_t mchdev_lock;
1262
1263 struct intel_ilk_power_mgmt {
1264         u8 cur_delay;
1265         u8 min_delay;
1266         u8 max_delay;
1267         u8 fmax;
1268         u8 fstart;
1269
1270         u64 last_count1;
1271         unsigned long last_time1;
1272         unsigned long chipset_power;
1273         u64 last_count2;
1274         u64 last_time2;
1275         unsigned long gfx_power;
1276         u8 corr;
1277
1278         int c_m;
1279         int r_t;
1280 };
1281
1282 struct drm_i915_private;
1283 struct i915_power_well;
1284
1285 struct i915_power_well_ops {
1286         /*
1287          * Synchronize the well's hw state to match the current sw state, for
1288          * example enable/disable it based on the current refcount. Called
1289          * during driver init and resume time, possibly after first calling
1290          * the enable/disable handlers.
1291          */
1292         void (*sync_hw)(struct drm_i915_private *dev_priv,
1293                         struct i915_power_well *power_well);
1294         /*
1295          * Enable the well and resources that depend on it (for example
1296          * interrupts located on the well). Called after the 0->1 refcount
1297          * transition.
1298          */
1299         void (*enable)(struct drm_i915_private *dev_priv,
1300                        struct i915_power_well *power_well);
1301         /*
1302          * Disable the well and resources that depend on it. Called after
1303          * the 1->0 refcount transition.
1304          */
1305         void (*disable)(struct drm_i915_private *dev_priv,
1306                         struct i915_power_well *power_well);
1307         /* Returns the hw enabled state. */
1308         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1309                            struct i915_power_well *power_well);
1310 };
1311
1312 /* Power well structure for haswell */
1313 struct i915_power_well {
1314         const char *name;
1315         bool always_on;
1316         /* power well enable/disable usage count */
1317         int count;
1318         /* cached hw enabled state */
1319         bool hw_enabled;
1320         unsigned long domains;
1321         unsigned long data;
1322         const struct i915_power_well_ops *ops;
1323 };
1324
1325 struct i915_power_domains {
1326         /*
1327          * Power wells needed for initialization at driver init and suspend
1328          * time are on. They are kept on until after the first modeset.
1329          */
1330         bool init_power_on;
1331         bool initializing;
1332         int power_well_count;
1333
1334         struct mutex lock;
1335         int domain_use_count[POWER_DOMAIN_NUM];
1336         struct i915_power_well *power_wells;
1337 };
1338
1339 #define MAX_L3_SLICES 2
1340 struct intel_l3_parity {
1341         u32 *remap_info[MAX_L3_SLICES];
1342         struct work_struct error_work;
1343         int which_slice;
1344 };
1345
1346 struct i915_gem_mm {
1347         /** Memory allocator for GTT stolen memory */
1348         struct drm_mm stolen;
1349         /** Protects the usage of the GTT stolen memory allocator. This is
1350          * always the inner lock when overlapping with struct_mutex. */
1351         struct mutex stolen_lock;
1352
1353         /** List of all objects in gtt_space. Used to restore gtt
1354          * mappings on resume */
1355         struct list_head bound_list;
1356         /**
1357          * List of objects which are not bound to the GTT (thus
1358          * are idle and not used by the GPU) but still have
1359          * (presumably uncached) pages still attached.
1360          */
1361         struct list_head unbound_list;
1362
1363         /** Usable portion of the GTT for GEM */
1364         unsigned long stolen_base; /* limited to low memory (32-bit) */
1365
1366         /** PPGTT used for aliasing the PPGTT with the GTT */
1367         struct i915_hw_ppgtt *aliasing_ppgtt;
1368
1369         struct notifier_block oom_notifier;
1370         struct notifier_block vmap_notifier;
1371         struct shrinker shrinker;
1372
1373         /** LRU list of objects with fence regs on them. */
1374         struct list_head fence_list;
1375
1376         /**
1377          * Are we in a non-interruptible section of code like
1378          * modesetting?
1379          */
1380         bool interruptible;
1381
1382         /* the indicator for dispatch video commands on two BSD rings */
1383         atomic_t bsd_engine_dispatch_index;
1384
1385         /** Bit 6 swizzling required for X tiling */
1386         uint32_t bit_6_swizzle_x;
1387         /** Bit 6 swizzling required for Y tiling */
1388         uint32_t bit_6_swizzle_y;
1389
1390         /* accounting, useful for userland debugging */
1391         spinlock_t object_stat_lock;
1392         size_t object_memory;
1393         u32 object_count;
1394 };
1395
1396 struct drm_i915_error_state_buf {
1397         struct drm_i915_private *i915;
1398         unsigned bytes;
1399         unsigned size;
1400         int err;
1401         u8 *buf;
1402         loff_t start;
1403         loff_t pos;
1404 };
1405
1406 struct i915_error_state_file_priv {
1407         struct drm_device *dev;
1408         struct drm_i915_error_state *error;
1409 };
1410
1411 struct i915_gpu_error {
1412         /* For hangcheck timer */
1413 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1414 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1415         /* Hang gpu twice in this window and your context gets banned */
1416 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1417
1418         struct delayed_work hangcheck_work;
1419
1420         /* For reset and error_state handling. */
1421         spinlock_t lock;
1422         /* Protected by the above dev->gpu_error.lock. */
1423         struct drm_i915_error_state *first_error;
1424
1425         unsigned long missed_irq_rings;
1426
1427         /**
1428          * State variable controlling the reset flow and count
1429          *
1430          * This is a counter which gets incremented when reset is triggered,
1431          *
1432          * Before the reset commences, the I915_RESET_IN_PROGRESS bit is set
1433          * meaning that any waiters holding onto the struct_mutex should
1434          * relinquish the lock immediately in order for the reset to start.
1435          *
1436          * If reset is not completed succesfully, the I915_WEDGE bit is
1437          * set meaning that hardware is terminally sour and there is no
1438          * recovery. All waiters on the reset_queue will be woken when
1439          * that happens.
1440          *
1441          * This counter is used by the wait_seqno code to notice that reset
1442          * event happened and it needs to restart the entire ioctl (since most
1443          * likely the seqno it waited for won't ever signal anytime soon).
1444          *
1445          * This is important for lock-free wait paths, where no contended lock
1446          * naturally enforces the correct ordering between the bail-out of the
1447          * waiter and the gpu reset work code.
1448          */
1449         unsigned long reset_count;
1450
1451         unsigned long flags;
1452 #define I915_RESET_IN_PROGRESS  0
1453 #define I915_WEDGED             (BITS_PER_LONG - 1)
1454
1455         /**
1456          * Waitqueue to signal when a hang is detected. Used to for waiters
1457          * to release the struct_mutex for the reset to procede.
1458          */
1459         wait_queue_head_t wait_queue;
1460
1461         /**
1462          * Waitqueue to signal when the reset has completed. Used by clients
1463          * that wait for dev_priv->mm.wedged to settle.
1464          */
1465         wait_queue_head_t reset_queue;
1466
1467         /* For missed irq/seqno simulation. */
1468         unsigned long test_irq_rings;
1469 };
1470
1471 enum modeset_restore {
1472         MODESET_ON_LID_OPEN,
1473         MODESET_DONE,
1474         MODESET_SUSPENDED,
1475 };
1476
1477 #define DP_AUX_A 0x40
1478 #define DP_AUX_B 0x10
1479 #define DP_AUX_C 0x20
1480 #define DP_AUX_D 0x30
1481
1482 #define DDC_PIN_B  0x05
1483 #define DDC_PIN_C  0x04
1484 #define DDC_PIN_D  0x06
1485
1486 struct ddi_vbt_port_info {
1487         /*
1488          * This is an index in the HDMI/DVI DDI buffer translation table.
1489          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1490          * populate this field.
1491          */
1492 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1493         uint8_t hdmi_level_shift;
1494
1495         uint8_t supports_dvi:1;
1496         uint8_t supports_hdmi:1;
1497         uint8_t supports_dp:1;
1498
1499         uint8_t alternate_aux_channel;
1500         uint8_t alternate_ddc_pin;
1501
1502         uint8_t dp_boost_level;
1503         uint8_t hdmi_boost_level;
1504 };
1505
1506 enum psr_lines_to_wait {
1507         PSR_0_LINES_TO_WAIT = 0,
1508         PSR_1_LINE_TO_WAIT,
1509         PSR_4_LINES_TO_WAIT,
1510         PSR_8_LINES_TO_WAIT
1511 };
1512
1513 struct intel_vbt_data {
1514         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1515         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1516
1517         /* Feature bits */
1518         unsigned int int_tv_support:1;
1519         unsigned int lvds_dither:1;
1520         unsigned int lvds_vbt:1;
1521         unsigned int int_crt_support:1;
1522         unsigned int lvds_use_ssc:1;
1523         unsigned int display_clock_mode:1;
1524         unsigned int fdi_rx_polarity_inverted:1;
1525         unsigned int panel_type:4;
1526         int lvds_ssc_freq;
1527         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1528
1529         enum drrs_support_type drrs_type;
1530
1531         struct {
1532                 int rate;
1533                 int lanes;
1534                 int preemphasis;
1535                 int vswing;
1536                 bool low_vswing;
1537                 bool initialized;
1538                 bool support;
1539                 int bpp;
1540                 struct edp_power_seq pps;
1541         } edp;
1542
1543         struct {
1544                 bool full_link;
1545                 bool require_aux_wakeup;
1546                 int idle_frames;
1547                 enum psr_lines_to_wait lines_to_wait;
1548                 int tp1_wakeup_time;
1549                 int tp2_tp3_wakeup_time;
1550         } psr;
1551
1552         struct {
1553                 u16 pwm_freq_hz;
1554                 bool present;
1555                 bool active_low_pwm;
1556                 u8 min_brightness;      /* min_brightness/255 of max */
1557                 enum intel_backlight_type type;
1558         } backlight;
1559
1560         /* MIPI DSI */
1561         struct {
1562                 u16 panel_id;
1563                 struct mipi_config *config;
1564                 struct mipi_pps_data *pps;
1565                 u8 seq_version;
1566                 u32 size;
1567                 u8 *data;
1568                 const u8 *sequence[MIPI_SEQ_MAX];
1569         } dsi;
1570
1571         int crt_ddc_pin;
1572
1573         int child_dev_num;
1574         union child_device_config *child_dev;
1575
1576         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1577         struct sdvo_device_mapping sdvo_mappings[2];
1578 };
1579
1580 enum intel_ddb_partitioning {
1581         INTEL_DDB_PART_1_2,
1582         INTEL_DDB_PART_5_6, /* IVB+ */
1583 };
1584
1585 struct intel_wm_level {
1586         bool enable;
1587         uint32_t pri_val;
1588         uint32_t spr_val;
1589         uint32_t cur_val;
1590         uint32_t fbc_val;
1591 };
1592
1593 struct ilk_wm_values {
1594         uint32_t wm_pipe[3];
1595         uint32_t wm_lp[3];
1596         uint32_t wm_lp_spr[3];
1597         uint32_t wm_linetime[3];
1598         bool enable_fbc_wm;
1599         enum intel_ddb_partitioning partitioning;
1600 };
1601
1602 struct vlv_pipe_wm {
1603         uint16_t primary;
1604         uint16_t sprite[2];
1605         uint8_t cursor;
1606 };
1607
1608 struct vlv_sr_wm {
1609         uint16_t plane;
1610         uint8_t cursor;
1611 };
1612
1613 struct vlv_wm_values {
1614         struct vlv_pipe_wm pipe[3];
1615         struct vlv_sr_wm sr;
1616         struct {
1617                 uint8_t cursor;
1618                 uint8_t sprite[2];
1619                 uint8_t primary;
1620         } ddl[3];
1621         uint8_t level;
1622         bool cxsr;
1623 };
1624
1625 struct skl_ddb_entry {
1626         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1627 };
1628
1629 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1630 {
1631         return entry->end - entry->start;
1632 }
1633
1634 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1635                                        const struct skl_ddb_entry *e2)
1636 {
1637         if (e1->start == e2->start && e1->end == e2->end)
1638                 return true;
1639
1640         return false;
1641 }
1642
1643 struct skl_ddb_allocation {
1644         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1645         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1646         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1647 };
1648
1649 struct skl_wm_values {
1650         unsigned dirty_pipes;
1651         struct skl_ddb_allocation ddb;
1652         uint32_t wm_linetime[I915_MAX_PIPES];
1653         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1654         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1655 };
1656
1657 struct skl_wm_level {
1658         bool plane_en[I915_MAX_PLANES];
1659         uint16_t plane_res_b[I915_MAX_PLANES];
1660         uint8_t plane_res_l[I915_MAX_PLANES];
1661 };
1662
1663 /*
1664  * This struct helps tracking the state needed for runtime PM, which puts the
1665  * device in PCI D3 state. Notice that when this happens, nothing on the
1666  * graphics device works, even register access, so we don't get interrupts nor
1667  * anything else.
1668  *
1669  * Every piece of our code that needs to actually touch the hardware needs to
1670  * either call intel_runtime_pm_get or call intel_display_power_get with the
1671  * appropriate power domain.
1672  *
1673  * Our driver uses the autosuspend delay feature, which means we'll only really
1674  * suspend if we stay with zero refcount for a certain amount of time. The
1675  * default value is currently very conservative (see intel_runtime_pm_enable), but
1676  * it can be changed with the standard runtime PM files from sysfs.
1677  *
1678  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1679  * goes back to false exactly before we reenable the IRQs. We use this variable
1680  * to check if someone is trying to enable/disable IRQs while they're supposed
1681  * to be disabled. This shouldn't happen and we'll print some error messages in
1682  * case it happens.
1683  *
1684  * For more, read the Documentation/power/runtime_pm.txt.
1685  */
1686 struct i915_runtime_pm {
1687         atomic_t wakeref_count;
1688         atomic_t atomic_seq;
1689         bool suspended;
1690         bool irqs_enabled;
1691 };
1692
1693 enum intel_pipe_crc_source {
1694         INTEL_PIPE_CRC_SOURCE_NONE,
1695         INTEL_PIPE_CRC_SOURCE_PLANE1,
1696         INTEL_PIPE_CRC_SOURCE_PLANE2,
1697         INTEL_PIPE_CRC_SOURCE_PF,
1698         INTEL_PIPE_CRC_SOURCE_PIPE,
1699         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1700         INTEL_PIPE_CRC_SOURCE_TV,
1701         INTEL_PIPE_CRC_SOURCE_DP_B,
1702         INTEL_PIPE_CRC_SOURCE_DP_C,
1703         INTEL_PIPE_CRC_SOURCE_DP_D,
1704         INTEL_PIPE_CRC_SOURCE_AUTO,
1705         INTEL_PIPE_CRC_SOURCE_MAX,
1706 };
1707
1708 struct intel_pipe_crc_entry {
1709         uint32_t frame;
1710         uint32_t crc[5];
1711 };
1712
1713 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1714 struct intel_pipe_crc {
1715         spinlock_t lock;
1716         bool opened;            /* exclusive access to the result file */
1717         struct intel_pipe_crc_entry *entries;
1718         enum intel_pipe_crc_source source;
1719         int head, tail;
1720         wait_queue_head_t wq;
1721 };
1722
1723 struct i915_frontbuffer_tracking {
1724         spinlock_t lock;
1725
1726         /*
1727          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1728          * scheduled flips.
1729          */
1730         unsigned busy_bits;
1731         unsigned flip_bits;
1732 };
1733
1734 struct i915_wa_reg {
1735         i915_reg_t addr;
1736         u32 value;
1737         /* bitmask representing WA bits */
1738         u32 mask;
1739 };
1740
1741 /*
1742  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1743  * allowing it for RCS as we don't foresee any requirement of having
1744  * a whitelist for other engines. When it is really required for
1745  * other engines then the limit need to be increased.
1746  */
1747 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1748
1749 struct i915_workarounds {
1750         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1751         u32 count;
1752         u32 hw_whitelist_count[I915_NUM_ENGINES];
1753 };
1754
1755 struct i915_virtual_gpu {
1756         bool active;
1757 };
1758
1759 /* used in computing the new watermarks state */
1760 struct intel_wm_config {
1761         unsigned int num_pipes_active;
1762         bool sprites_enabled;
1763         bool sprites_scaled;
1764 };
1765
1766 struct drm_i915_private {
1767         struct drm_device drm;
1768
1769         struct kmem_cache *objects;
1770         struct kmem_cache *vmas;
1771         struct kmem_cache *requests;
1772
1773         const struct intel_device_info info;
1774
1775         int relative_constants_mode;
1776
1777         void __iomem *regs;
1778
1779         struct intel_uncore uncore;
1780
1781         struct i915_virtual_gpu vgpu;
1782
1783         struct intel_gvt gvt;
1784
1785         struct intel_guc guc;
1786
1787         struct intel_csr csr;
1788
1789         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1790
1791         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1792          * controller on different i2c buses. */
1793         struct mutex gmbus_mutex;
1794
1795         /**
1796          * Base address of the gmbus and gpio block.
1797          */
1798         uint32_t gpio_mmio_base;
1799
1800         /* MMIO base address for MIPI regs */
1801         uint32_t mipi_mmio_base;
1802
1803         uint32_t psr_mmio_base;
1804
1805         uint32_t pps_mmio_base;
1806
1807         wait_queue_head_t gmbus_wait_queue;
1808
1809         struct pci_dev *bridge_dev;
1810         struct i915_gem_context *kernel_context;
1811         struct intel_engine_cs *engine[I915_NUM_ENGINES];
1812         struct i915_vma *semaphore;
1813         u32 next_seqno;
1814
1815         struct drm_dma_handle *status_page_dmah;
1816         struct resource mch_res;
1817
1818         /* protects the irq masks */
1819         spinlock_t irq_lock;
1820
1821         /* protects the mmio flip data */
1822         spinlock_t mmio_flip_lock;
1823
1824         bool display_irqs_enabled;
1825
1826         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1827         struct pm_qos_request pm_qos;
1828
1829         /* Sideband mailbox protection */
1830         struct mutex sb_lock;
1831
1832         /** Cached value of IMR to avoid reads in updating the bitfield */
1833         union {
1834                 u32 irq_mask;
1835                 u32 de_irq_mask[I915_MAX_PIPES];
1836         };
1837         u32 gt_irq_mask;
1838         u32 pm_irq_mask;
1839         u32 pm_rps_events;
1840         u32 pipestat_irq_mask[I915_MAX_PIPES];
1841
1842         struct i915_hotplug hotplug;
1843         struct intel_fbc fbc;
1844         struct i915_drrs drrs;
1845         struct intel_opregion opregion;
1846         struct intel_vbt_data vbt;
1847
1848         bool preserve_bios_swizzle;
1849
1850         /* overlay */
1851         struct intel_overlay *overlay;
1852
1853         /* backlight registers and fields in struct intel_panel */
1854         struct mutex backlight_lock;
1855
1856         /* LVDS info */
1857         bool no_aux_handshake;
1858
1859         /* protects panel power sequencer state */
1860         struct mutex pps_mutex;
1861
1862         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1863         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1864
1865         unsigned int fsb_freq, mem_freq, is_ddr3;
1866         unsigned int skl_preferred_vco_freq;
1867         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1868         unsigned int max_dotclk_freq;
1869         unsigned int rawclk_freq;
1870         unsigned int hpll_freq;
1871         unsigned int czclk_freq;
1872
1873         struct {
1874                 unsigned int vco, ref;
1875         } cdclk_pll;
1876
1877         /**
1878          * wq - Driver workqueue for GEM.
1879          *
1880          * NOTE: Work items scheduled here are not allowed to grab any modeset
1881          * locks, for otherwise the flushing done in the pageflip code will
1882          * result in deadlocks.
1883          */
1884         struct workqueue_struct *wq;
1885
1886         /* Display functions */
1887         struct drm_i915_display_funcs display;
1888
1889         /* PCH chipset type */
1890         enum intel_pch pch_type;
1891         unsigned short pch_id;
1892
1893         unsigned long quirks;
1894
1895         enum modeset_restore modeset_restore;
1896         struct mutex modeset_restore_lock;
1897         struct drm_atomic_state *modeset_restore_state;
1898         struct drm_modeset_acquire_ctx reset_ctx;
1899
1900         struct list_head vm_list; /* Global list of all address spaces */
1901         struct i915_ggtt ggtt; /* VM representing the global address space */
1902
1903         struct i915_gem_mm mm;
1904         DECLARE_HASHTABLE(mm_structs, 7);
1905         struct mutex mm_lock;
1906
1907         /* The hw wants to have a stable context identifier for the lifetime
1908          * of the context (for OA, PASID, faults, etc). This is limited
1909          * in execlists to 21 bits.
1910          */
1911         struct ida context_hw_ida;
1912 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
1913
1914         /* Kernel Modesetting */
1915
1916         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1917         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1918         wait_queue_head_t pending_flip_queue;
1919
1920 #ifdef CONFIG_DEBUG_FS
1921         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1922 #endif
1923
1924         /* dpll and cdclk state is protected by connection_mutex */
1925         int num_shared_dpll;
1926         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1927         const struct intel_dpll_mgr *dpll_mgr;
1928
1929         /*
1930          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1931          * Must be global rather than per dpll, because on some platforms
1932          * plls share registers.
1933          */
1934         struct mutex dpll_lock;
1935
1936         unsigned int active_crtcs;
1937         unsigned int min_pixclk[I915_MAX_PIPES];
1938
1939         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1940
1941         struct i915_workarounds workarounds;
1942
1943         struct i915_frontbuffer_tracking fb_tracking;
1944
1945         u16 orig_clock;
1946
1947         bool mchbar_need_disable;
1948
1949         struct intel_l3_parity l3_parity;
1950
1951         /* Cannot be determined by PCIID. You must always read a register. */
1952         u32 edram_cap;
1953
1954         /* gen6+ rps state */
1955         struct intel_gen6_power_mgmt rps;
1956
1957         /* ilk-only ips/rps state. Everything in here is protected by the global
1958          * mchdev_lock in intel_pm.c */
1959         struct intel_ilk_power_mgmt ips;
1960
1961         struct i915_power_domains power_domains;
1962
1963         struct i915_psr psr;
1964
1965         struct i915_gpu_error gpu_error;
1966
1967         struct drm_i915_gem_object *vlv_pctx;
1968
1969 #ifdef CONFIG_DRM_FBDEV_EMULATION
1970         /* list of fbdev register on this device */
1971         struct intel_fbdev *fbdev;
1972         struct work_struct fbdev_suspend_work;
1973 #endif
1974
1975         struct drm_property *broadcast_rgb_property;
1976         struct drm_property *force_audio_property;
1977
1978         /* hda/i915 audio component */
1979         struct i915_audio_component *audio_component;
1980         bool audio_component_registered;
1981         /**
1982          * av_mutex - mutex for audio/video sync
1983          *
1984          */
1985         struct mutex av_mutex;
1986
1987         uint32_t hw_context_size;
1988         struct list_head context_list;
1989
1990         u32 fdi_rx_config;
1991
1992         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
1993         u32 chv_phy_control;
1994         /*
1995          * Shadows for CHV DPLL_MD regs to keep the state
1996          * checker somewhat working in the presence hardware
1997          * crappiness (can't read out DPLL_MD for pipes B & C).
1998          */
1999         u32 chv_dpll_md[I915_MAX_PIPES];
2000         u32 bxt_phy_grc;
2001
2002         u32 suspend_count;
2003         bool suspended_to_idle;
2004         struct i915_suspend_saved_registers regfile;
2005         struct vlv_s0ix_state vlv_s0ix_state;
2006
2007         enum {
2008                 I915_SAGV_UNKNOWN = 0,
2009                 I915_SAGV_DISABLED,
2010                 I915_SAGV_ENABLED,
2011                 I915_SAGV_NOT_CONTROLLED
2012         } sagv_status;
2013
2014         struct {
2015                 /*
2016                  * Raw watermark latency values:
2017                  * in 0.1us units for WM0,
2018                  * in 0.5us units for WM1+.
2019                  */
2020                 /* primary */
2021                 uint16_t pri_latency[5];
2022                 /* sprite */
2023                 uint16_t spr_latency[5];
2024                 /* cursor */
2025                 uint16_t cur_latency[5];
2026                 /*
2027                  * Raw watermark memory latency values
2028                  * for SKL for all 8 levels
2029                  * in 1us units.
2030                  */
2031                 uint16_t skl_latency[8];
2032
2033                 /*
2034                  * The skl_wm_values structure is a bit too big for stack
2035                  * allocation, so we keep the staging struct where we store
2036                  * intermediate results here instead.
2037                  */
2038                 struct skl_wm_values skl_results;
2039
2040                 /* current hardware state */
2041                 union {
2042                         struct ilk_wm_values hw;
2043                         struct skl_wm_values skl_hw;
2044                         struct vlv_wm_values vlv;
2045                 };
2046
2047                 uint8_t max_level;
2048
2049                 /*
2050                  * Should be held around atomic WM register writing; also
2051                  * protects * intel_crtc->wm.active and
2052                  * cstate->wm.need_postvbl_update.
2053                  */
2054                 struct mutex wm_mutex;
2055
2056                 /*
2057                  * Set during HW readout of watermarks/DDB.  Some platforms
2058                  * need to know when we're still using BIOS-provided values
2059                  * (which we don't fully trust).
2060                  */
2061                 bool distrust_bios_wm;
2062         } wm;
2063
2064         struct i915_runtime_pm pm;
2065
2066         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2067         struct {
2068                 void (*resume)(struct drm_i915_private *);
2069                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2070
2071                 /**
2072                  * Is the GPU currently considered idle, or busy executing
2073                  * userspace requests? Whilst idle, we allow runtime power
2074                  * management to power down the hardware and display clocks.
2075                  * In order to reduce the effect on performance, there
2076                  * is a slight delay before we do so.
2077                  */
2078                 unsigned int active_engines;
2079                 bool awake;
2080
2081                 /**
2082                  * We leave the user IRQ off as much as possible,
2083                  * but this means that requests will finish and never
2084                  * be retired once the system goes idle. Set a timer to
2085                  * fire periodically while the ring is running. When it
2086                  * fires, go retire requests.
2087                  */
2088                 struct delayed_work retire_work;
2089
2090                 /**
2091                  * When we detect an idle GPU, we want to turn on
2092                  * powersaving features. So once we see that there
2093                  * are no more requests outstanding and no more
2094                  * arrive within a small period of time, we fire
2095                  * off the idle_work.
2096                  */
2097                 struct delayed_work idle_work;
2098         } gt;
2099
2100         /* perform PHY state sanity checks? */
2101         bool chv_phy_assert[2];
2102
2103         /* Used to save the pipe-to-encoder mapping for audio */
2104         struct intel_encoder *av_enc_map[I915_MAX_PIPES];
2105
2106         /*
2107          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2108          * will be rejected. Instead look for a better place.
2109          */
2110 };
2111
2112 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2113 {
2114         return container_of(dev, struct drm_i915_private, drm);
2115 }
2116
2117 static inline struct drm_i915_private *kdev_to_i915(struct device *kdev)
2118 {
2119         return to_i915(dev_get_drvdata(kdev));
2120 }
2121
2122 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2123 {
2124         return container_of(guc, struct drm_i915_private, guc);
2125 }
2126
2127 /* Simple iterator over all initialised engines */
2128 #define for_each_engine(engine__, dev_priv__, id__) \
2129         for ((id__) = 0; \
2130              (id__) < I915_NUM_ENGINES; \
2131              (id__)++) \
2132                 for_each_if ((engine__) = (dev_priv__)->engine[(id__)])
2133
2134 #define __mask_next_bit(mask) ({                                        \
2135         int __idx = ffs(mask) - 1;                                      \
2136         mask &= ~BIT(__idx);                                            \
2137         __idx;                                                          \
2138 })
2139
2140 /* Iterator over subset of engines selected by mask */
2141 #define for_each_engine_masked(engine__, dev_priv__, mask__, tmp__) \
2142         for (tmp__ = mask__ & INTEL_INFO(dev_priv__)->ring_mask;        \
2143              tmp__ ? (engine__ = (dev_priv__)->engine[__mask_next_bit(tmp__)]), 1 : 0; )
2144
2145 enum hdmi_force_audio {
2146         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2147         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2148         HDMI_AUDIO_AUTO,                /* trust EDID */
2149         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2150 };
2151
2152 #define I915_GTT_OFFSET_NONE ((u32)-1)
2153
2154 struct drm_i915_gem_object_ops {
2155         unsigned int flags;
2156 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2157
2158         /* Interface between the GEM object and its backing storage.
2159          * get_pages() is called once prior to the use of the associated set
2160          * of pages before to binding them into the GTT, and put_pages() is
2161          * called after we no longer need them. As we expect there to be
2162          * associated cost with migrating pages between the backing storage
2163          * and making them available for the GPU (e.g. clflush), we may hold
2164          * onto the pages after they are no longer referenced by the GPU
2165          * in case they may be used again shortly (for example migrating the
2166          * pages to a different memory domain within the GTT). put_pages()
2167          * will therefore most likely be called when the object itself is
2168          * being released or under memory pressure (where we attempt to
2169          * reap pages for the shrinker).
2170          */
2171         int (*get_pages)(struct drm_i915_gem_object *);
2172         void (*put_pages)(struct drm_i915_gem_object *);
2173
2174         int (*dmabuf_export)(struct drm_i915_gem_object *);
2175         void (*release)(struct drm_i915_gem_object *);
2176 };
2177
2178 /*
2179  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2180  * considered to be the frontbuffer for the given plane interface-wise. This
2181  * doesn't mean that the hw necessarily already scans it out, but that any
2182  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2183  *
2184  * We have one bit per pipe and per scanout plane type.
2185  */
2186 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2187 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2188 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2189         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2190 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2191         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2192 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2193         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2194 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2195         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2196 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2197         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2198
2199 struct drm_i915_gem_object {
2200         struct drm_gem_object base;
2201
2202         const struct drm_i915_gem_object_ops *ops;
2203
2204         /** List of VMAs backed by this object */
2205         struct list_head vma_list;
2206
2207         /** Stolen memory for this object, instead of being backed by shmem. */
2208         struct drm_mm_node *stolen;
2209         struct list_head global_list;
2210
2211         /** Used in execbuf to temporarily hold a ref */
2212         struct list_head obj_exec_link;
2213
2214         struct list_head batch_pool_link;
2215
2216         unsigned long flags;
2217         /**
2218          * This is set if the object is on the active lists (has pending
2219          * rendering and so a non-zero seqno), and is not set if it i s on
2220          * inactive (ready to be unbound) list.
2221          */
2222 #define I915_BO_ACTIVE_SHIFT 0
2223 #define I915_BO_ACTIVE_MASK ((1 << I915_NUM_ENGINES) - 1)
2224 #define __I915_BO_ACTIVE(bo) \
2225         ((READ_ONCE((bo)->flags) >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK)
2226
2227         /**
2228          * This is set if the object has been written to since last bound
2229          * to the GTT
2230          */
2231         unsigned int dirty:1;
2232
2233         /**
2234          * Advice: are the backing pages purgeable?
2235          */
2236         unsigned int madv:2;
2237
2238         /**
2239          * Whether the current gtt mapping needs to be mappable (and isn't just
2240          * mappable by accident). Track pin and fault separate for a more
2241          * accurate mappable working set.
2242          */
2243         unsigned int fault_mappable:1;
2244
2245         /*
2246          * Is the object to be mapped as read-only to the GPU
2247          * Only honoured if hardware has relevant pte bit
2248          */
2249         unsigned long gt_ro:1;
2250         unsigned int cache_level:3;
2251         unsigned int cache_dirty:1;
2252
2253         atomic_t frontbuffer_bits;
2254         unsigned int frontbuffer_ggtt_origin; /* write once */
2255
2256         /** Current tiling stride for the object, if it's tiled. */
2257         unsigned int tiling_and_stride;
2258 #define FENCE_MINIMUM_STRIDE 128 /* See i915_tiling_ok() */
2259 #define TILING_MASK (FENCE_MINIMUM_STRIDE-1)
2260 #define STRIDE_MASK (~TILING_MASK)
2261
2262         /** Count of VMA actually bound by this object */
2263         unsigned int bind_count;
2264         unsigned int pin_display;
2265
2266         struct sg_table *pages;
2267         int pages_pin_count;
2268         struct get_page {
2269                 struct scatterlist *sg;
2270                 int last;
2271         } get_page;
2272         void *mapping;
2273
2274         /** Breadcrumb of last rendering to the buffer.
2275          * There can only be one writer, but we allow for multiple readers.
2276          * If there is a writer that necessarily implies that all other
2277          * read requests are complete - but we may only be lazily clearing
2278          * the read requests. A read request is naturally the most recent
2279          * request on a ring, so we may have two different write and read
2280          * requests on one ring where the write request is older than the
2281          * read request. This allows for the CPU to read from an active
2282          * buffer by only waiting for the write to complete.
2283          */
2284         struct i915_gem_active last_read[I915_NUM_ENGINES];
2285         struct i915_gem_active last_write;
2286
2287         /** References from framebuffers, locks out tiling changes. */
2288         unsigned long framebuffer_references;
2289
2290         /** Record of address bit 17 of each page at last unbind. */
2291         unsigned long *bit_17;
2292
2293         struct i915_gem_userptr {
2294                 uintptr_t ptr;
2295                 unsigned read_only :1;
2296                 unsigned workers :4;
2297 #define I915_GEM_USERPTR_MAX_WORKERS 15
2298
2299                 struct i915_mm_struct *mm;
2300                 struct i915_mmu_object *mmu_object;
2301                 struct work_struct *work;
2302         } userptr;
2303
2304         /** for phys allocated objects */
2305         struct drm_dma_handle *phys_handle;
2306 };
2307
2308 static inline struct drm_i915_gem_object *
2309 to_intel_bo(struct drm_gem_object *gem)
2310 {
2311         /* Assert that to_intel_bo(NULL) == NULL */
2312         BUILD_BUG_ON(offsetof(struct drm_i915_gem_object, base));
2313
2314         return container_of(gem, struct drm_i915_gem_object, base);
2315 }
2316
2317 static inline struct drm_i915_gem_object *
2318 i915_gem_object_lookup(struct drm_file *file, u32 handle)
2319 {
2320         return to_intel_bo(drm_gem_object_lookup(file, handle));
2321 }
2322
2323 __deprecated
2324 extern struct drm_gem_object *
2325 drm_gem_object_lookup(struct drm_file *file, u32 handle);
2326
2327 __attribute__((nonnull))
2328 static inline struct drm_i915_gem_object *
2329 i915_gem_object_get(struct drm_i915_gem_object *obj)
2330 {
2331         drm_gem_object_reference(&obj->base);
2332         return obj;
2333 }
2334
2335 __deprecated
2336 extern void drm_gem_object_reference(struct drm_gem_object *);
2337
2338 __attribute__((nonnull))
2339 static inline void
2340 i915_gem_object_put(struct drm_i915_gem_object *obj)
2341 {
2342         drm_gem_object_unreference(&obj->base);
2343 }
2344
2345 __deprecated
2346 extern void drm_gem_object_unreference(struct drm_gem_object *);
2347
2348 __attribute__((nonnull))
2349 static inline void
2350 i915_gem_object_put_unlocked(struct drm_i915_gem_object *obj)
2351 {
2352         drm_gem_object_unreference_unlocked(&obj->base);
2353 }
2354
2355 __deprecated
2356 extern void drm_gem_object_unreference_unlocked(struct drm_gem_object *);
2357
2358 static inline bool
2359 i915_gem_object_has_struct_page(const struct drm_i915_gem_object *obj)
2360 {
2361         return obj->ops->flags & I915_GEM_OBJECT_HAS_STRUCT_PAGE;
2362 }
2363
2364 static inline unsigned long
2365 i915_gem_object_get_active(const struct drm_i915_gem_object *obj)
2366 {
2367         return (obj->flags >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK;
2368 }
2369
2370 static inline bool
2371 i915_gem_object_is_active(const struct drm_i915_gem_object *obj)
2372 {
2373         return i915_gem_object_get_active(obj);
2374 }
2375
2376 static inline void
2377 i915_gem_object_set_active(struct drm_i915_gem_object *obj, int engine)
2378 {
2379         obj->flags |= BIT(engine + I915_BO_ACTIVE_SHIFT);
2380 }
2381
2382 static inline void
2383 i915_gem_object_clear_active(struct drm_i915_gem_object *obj, int engine)
2384 {
2385         obj->flags &= ~BIT(engine + I915_BO_ACTIVE_SHIFT);
2386 }
2387
2388 static inline bool
2389 i915_gem_object_has_active_engine(const struct drm_i915_gem_object *obj,
2390                                   int engine)
2391 {
2392         return obj->flags & BIT(engine + I915_BO_ACTIVE_SHIFT);
2393 }
2394
2395 static inline unsigned int
2396 i915_gem_object_get_tiling(struct drm_i915_gem_object *obj)
2397 {
2398         return obj->tiling_and_stride & TILING_MASK;
2399 }
2400
2401 static inline bool
2402 i915_gem_object_is_tiled(struct drm_i915_gem_object *obj)
2403 {
2404         return i915_gem_object_get_tiling(obj) != I915_TILING_NONE;
2405 }
2406
2407 static inline unsigned int
2408 i915_gem_object_get_stride(struct drm_i915_gem_object *obj)
2409 {
2410         return obj->tiling_and_stride & STRIDE_MASK;
2411 }
2412
2413 static inline struct i915_vma *i915_vma_get(struct i915_vma *vma)
2414 {
2415         i915_gem_object_get(vma->obj);
2416         return vma;
2417 }
2418
2419 static inline void i915_vma_put(struct i915_vma *vma)
2420 {
2421         lockdep_assert_held(&vma->vm->dev->struct_mutex);
2422         i915_gem_object_put(vma->obj);
2423 }
2424
2425 /*
2426  * Optimised SGL iterator for GEM objects
2427  */
2428 static __always_inline struct sgt_iter {
2429         struct scatterlist *sgp;
2430         union {
2431                 unsigned long pfn;
2432                 dma_addr_t dma;
2433         };
2434         unsigned int curr;
2435         unsigned int max;
2436 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2437         struct sgt_iter s = { .sgp = sgl };
2438
2439         if (s.sgp) {
2440                 s.max = s.curr = s.sgp->offset;
2441                 s.max += s.sgp->length;
2442                 if (dma)
2443                         s.dma = sg_dma_address(s.sgp);
2444                 else
2445                         s.pfn = page_to_pfn(sg_page(s.sgp));
2446         }
2447
2448         return s;
2449 }
2450
2451 /**
2452  * __sg_next - return the next scatterlist entry in a list
2453  * @sg:         The current sg entry
2454  *
2455  * Description:
2456  *   If the entry is the last, return NULL; otherwise, step to the next
2457  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2458  *   otherwise just return the pointer to the current element.
2459  **/
2460 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2461 {
2462 #ifdef CONFIG_DEBUG_SG
2463         BUG_ON(sg->sg_magic != SG_MAGIC);
2464 #endif
2465         return sg_is_last(sg) ? NULL :
2466                 likely(!sg_is_chain(++sg)) ? sg :
2467                 sg_chain_ptr(sg);
2468 }
2469
2470 /**
2471  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2472  * @__dmap:     DMA address (output)
2473  * @__iter:     'struct sgt_iter' (iterator state, internal)
2474  * @__sgt:      sg_table to iterate over (input)
2475  */
2476 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2477         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2478              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2479              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2480              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0))
2481
2482 /**
2483  * for_each_sgt_page - iterate over the pages of the given sg_table
2484  * @__pp:       page pointer (output)
2485  * @__iter:     'struct sgt_iter' (iterator state, internal)
2486  * @__sgt:      sg_table to iterate over (input)
2487  */
2488 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2489         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2490              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2491               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2492              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2493              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0))
2494
2495 /*
2496  * A command that requires special handling by the command parser.
2497  */
2498 struct drm_i915_cmd_descriptor {
2499         /*
2500          * Flags describing how the command parser processes the command.
2501          *
2502          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2503          *                 a length mask if not set
2504          * CMD_DESC_SKIP: The command is allowed but does not follow the
2505          *                standard length encoding for the opcode range in
2506          *                which it falls
2507          * CMD_DESC_REJECT: The command is never allowed
2508          * CMD_DESC_REGISTER: The command should be checked against the
2509          *                    register whitelist for the appropriate ring
2510          * CMD_DESC_MASTER: The command is allowed if the submitting process
2511          *                  is the DRM master
2512          */
2513         u32 flags;
2514 #define CMD_DESC_FIXED    (1<<0)
2515 #define CMD_DESC_SKIP     (1<<1)
2516 #define CMD_DESC_REJECT   (1<<2)
2517 #define CMD_DESC_REGISTER (1<<3)
2518 #define CMD_DESC_BITMASK  (1<<4)
2519 #define CMD_DESC_MASTER   (1<<5)
2520
2521         /*
2522          * The command's unique identification bits and the bitmask to get them.
2523          * This isn't strictly the opcode field as defined in the spec and may
2524          * also include type, subtype, and/or subop fields.
2525          */
2526         struct {
2527                 u32 value;
2528                 u32 mask;
2529         } cmd;
2530
2531         /*
2532          * The command's length. The command is either fixed length (i.e. does
2533          * not include a length field) or has a length field mask. The flag
2534          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2535          * a length mask. All command entries in a command table must include
2536          * length information.
2537          */
2538         union {
2539                 u32 fixed;
2540                 u32 mask;
2541         } length;
2542
2543         /*
2544          * Describes where to find a register address in the command to check
2545          * against the ring's register whitelist. Only valid if flags has the
2546          * CMD_DESC_REGISTER bit set.
2547          *
2548          * A non-zero step value implies that the command may access multiple
2549          * registers in sequence (e.g. LRI), in that case step gives the
2550          * distance in dwords between individual offset fields.
2551          */
2552         struct {
2553                 u32 offset;
2554                 u32 mask;
2555                 u32 step;
2556         } reg;
2557
2558 #define MAX_CMD_DESC_BITMASKS 3
2559         /*
2560          * Describes command checks where a particular dword is masked and
2561          * compared against an expected value. If the command does not match
2562          * the expected value, the parser rejects it. Only valid if flags has
2563          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2564          * are valid.
2565          *
2566          * If the check specifies a non-zero condition_mask then the parser
2567          * only performs the check when the bits specified by condition_mask
2568          * are non-zero.
2569          */
2570         struct {
2571                 u32 offset;
2572                 u32 mask;
2573                 u32 expected;
2574                 u32 condition_offset;
2575                 u32 condition_mask;
2576         } bits[MAX_CMD_DESC_BITMASKS];
2577 };
2578
2579 /*
2580  * A table of commands requiring special handling by the command parser.
2581  *
2582  * Each engine has an array of tables. Each table consists of an array of
2583  * command descriptors, which must be sorted with command opcodes in
2584  * ascending order.
2585  */
2586 struct drm_i915_cmd_table {
2587         const struct drm_i915_cmd_descriptor *table;
2588         int count;
2589 };
2590
2591 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2592 #define __I915__(p) ({ \
2593         struct drm_i915_private *__p; \
2594         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2595                 __p = (struct drm_i915_private *)p; \
2596         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2597                 __p = to_i915((struct drm_device *)p); \
2598         else \
2599                 BUILD_BUG(); \
2600         __p; \
2601 })
2602 #define INTEL_INFO(p)   (&__I915__(p)->info)
2603 #define INTEL_GEN(p)    (INTEL_INFO(p)->gen)
2604
2605 #define INTEL_DEVID(dev_priv)   ((dev_priv)->info.device_id)
2606
2607 #define REVID_FOREVER           0xff
2608 #define INTEL_REVID(p)  (__I915__(p)->drm.pdev->revision)
2609
2610 #define GEN_FOREVER (0)
2611 /*
2612  * Returns true if Gen is in inclusive range [Start, End].
2613  *
2614  * Use GEN_FOREVER for unbound start and or end.
2615  */
2616 #define IS_GEN(dev_priv, s, e) ({ \
2617         unsigned int __s = (s), __e = (e); \
2618         BUILD_BUG_ON(!__builtin_constant_p(s)); \
2619         BUILD_BUG_ON(!__builtin_constant_p(e)); \
2620         if ((__s) != GEN_FOREVER) \
2621                 __s = (s) - 1; \
2622         if ((__e) == GEN_FOREVER) \
2623                 __e = BITS_PER_LONG - 1; \
2624         else \
2625                 __e = (e) - 1; \
2626         !!((dev_priv)->info.gen_mask & GENMASK((__e), (__s))); \
2627 })
2628
2629 /*
2630  * Return true if revision is in range [since,until] inclusive.
2631  *
2632  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2633  */
2634 #define IS_REVID(p, since, until) \
2635         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2636
2637 #define IS_I830(dev_priv)       (INTEL_DEVID(dev_priv) == 0x3577)
2638 #define IS_845G(dev_priv)       (INTEL_DEVID(dev_priv) == 0x2562)
2639 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2640 #define IS_I865G(dev_priv)      (INTEL_DEVID(dev_priv) == 0x2572)
2641 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2642 #define IS_I915GM(dev_priv)     (INTEL_DEVID(dev_priv) == 0x2592)
2643 #define IS_I945G(dev_priv)      (INTEL_DEVID(dev_priv) == 0x2772)
2644 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2645 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2646 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2647 #define IS_GM45(dev_priv)       (INTEL_DEVID(dev_priv) == 0x2A42)
2648 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2649 #define IS_PINEVIEW_G(dev_priv) (INTEL_DEVID(dev_priv) == 0xa001)
2650 #define IS_PINEVIEW_M(dev_priv) (INTEL_DEVID(dev_priv) == 0xa011)
2651 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2652 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2653 #define IS_IRONLAKE_M(dev_priv) (INTEL_DEVID(dev_priv) == 0x0046)
2654 #define IS_IVYBRIDGE(dev_priv)  ((dev_priv)->info.is_ivybridge)
2655 #define IS_IVB_GT1(dev_priv)    (INTEL_DEVID(dev_priv) == 0x0156 || \
2656                                  INTEL_DEVID(dev_priv) == 0x0152 || \
2657                                  INTEL_DEVID(dev_priv) == 0x015a)
2658 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2659 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_cherryview)
2660 #define IS_HASWELL(dev_priv)    ((dev_priv)->info.is_haswell)
2661 #define IS_BROADWELL(dev_priv)  ((dev_priv)->info.is_broadwell)
2662 #define IS_SKYLAKE(dev_priv)    ((dev_priv)->info.is_skylake)
2663 #define IS_BROXTON(dev_priv)    ((dev_priv)->info.is_broxton)
2664 #define IS_KABYLAKE(dev_priv)   ((dev_priv)->info.is_kabylake)
2665 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2666 #define IS_HSW_EARLY_SDV(dev_priv) (IS_HASWELL(dev_priv) && \
2667                                     (INTEL_DEVID(dev_priv) & 0xFF00) == 0x0C00)
2668 #define IS_BDW_ULT(dev_priv)    (IS_BROADWELL(dev_priv) && \
2669                                  ((INTEL_DEVID(dev_priv) & 0xf) == 0x6 ||       \
2670                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xb ||        \
2671                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xe))
2672 /* ULX machines are also considered ULT. */
2673 #define IS_BDW_ULX(dev_priv)    (IS_BROADWELL(dev_priv) && \
2674                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xe)
2675 #define IS_BDW_GT3(dev_priv)    (IS_BROADWELL(dev_priv) && \
2676                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2677 #define IS_HSW_ULT(dev_priv)    (IS_HASWELL(dev_priv) && \
2678                                  (INTEL_DEVID(dev_priv) & 0xFF00) == 0x0A00)
2679 #define IS_HSW_GT3(dev_priv)    (IS_HASWELL(dev_priv) && \
2680                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2681 /* ULX machines are also considered ULT. */
2682 #define IS_HSW_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x0A0E || \
2683                                  INTEL_DEVID(dev_priv) == 0x0A1E)
2684 #define IS_SKL_ULT(dev_priv)    (INTEL_DEVID(dev_priv) == 0x1906 || \
2685                                  INTEL_DEVID(dev_priv) == 0x1913 || \
2686                                  INTEL_DEVID(dev_priv) == 0x1916 || \
2687                                  INTEL_DEVID(dev_priv) == 0x1921 || \
2688                                  INTEL_DEVID(dev_priv) == 0x1926)
2689 #define IS_SKL_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x190E || \
2690                                  INTEL_DEVID(dev_priv) == 0x1915 || \
2691                                  INTEL_DEVID(dev_priv) == 0x191E)
2692 #define IS_KBL_ULT(dev_priv)    (INTEL_DEVID(dev_priv) == 0x5906 || \
2693                                  INTEL_DEVID(dev_priv) == 0x5913 || \
2694                                  INTEL_DEVID(dev_priv) == 0x5916 || \
2695                                  INTEL_DEVID(dev_priv) == 0x5921 || \
2696                                  INTEL_DEVID(dev_priv) == 0x5926)
2697 #define IS_KBL_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x590E || \
2698                                  INTEL_DEVID(dev_priv) == 0x5915 || \
2699                                  INTEL_DEVID(dev_priv) == 0x591E)
2700 #define IS_SKL_GT3(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2701                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2702 #define IS_SKL_GT4(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2703                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0030)
2704
2705 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2706
2707 #define SKL_REVID_A0            0x0
2708 #define SKL_REVID_B0            0x1
2709 #define SKL_REVID_C0            0x2
2710 #define SKL_REVID_D0            0x3
2711 #define SKL_REVID_E0            0x4
2712 #define SKL_REVID_F0            0x5
2713 #define SKL_REVID_G0            0x6
2714 #define SKL_REVID_H0            0x7
2715
2716 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2717
2718 #define BXT_REVID_A0            0x0
2719 #define BXT_REVID_A1            0x1
2720 #define BXT_REVID_B0            0x3
2721 #define BXT_REVID_C0            0x9
2722
2723 #define IS_BXT_REVID(dev_priv, since, until) \
2724         (IS_BROXTON(dev_priv) && IS_REVID(dev_priv, since, until))
2725
2726 #define KBL_REVID_A0            0x0
2727 #define KBL_REVID_B0            0x1
2728 #define KBL_REVID_C0            0x2
2729 #define KBL_REVID_D0            0x3
2730 #define KBL_REVID_E0            0x4
2731
2732 #define IS_KBL_REVID(dev_priv, since, until) \
2733         (IS_KABYLAKE(dev_priv) && IS_REVID(dev_priv, since, until))
2734
2735 /*
2736  * The genX designation typically refers to the render engine, so render
2737  * capability related checks should use IS_GEN, while display and other checks
2738  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2739  * chips, etc.).
2740  */
2741 #define IS_GEN2(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(1)))
2742 #define IS_GEN3(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(2)))
2743 #define IS_GEN4(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(3)))
2744 #define IS_GEN5(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(4)))
2745 #define IS_GEN6(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(5)))
2746 #define IS_GEN7(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(6)))
2747 #define IS_GEN8(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(7)))
2748 #define IS_GEN9(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(8)))
2749
2750 #define ENGINE_MASK(id) BIT(id)
2751 #define RENDER_RING     ENGINE_MASK(RCS)
2752 #define BSD_RING        ENGINE_MASK(VCS)
2753 #define BLT_RING        ENGINE_MASK(BCS)
2754 #define VEBOX_RING      ENGINE_MASK(VECS)
2755 #define BSD2_RING       ENGINE_MASK(VCS2)
2756 #define ALL_ENGINES     (~0)
2757
2758 #define HAS_ENGINE(dev_priv, id) \
2759         (!!(INTEL_INFO(dev_priv)->ring_mask & ENGINE_MASK(id)))
2760
2761 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2762 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2763 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2764 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2765
2766 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2767 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2768 #define HAS_EDRAM(dev)          (!!(__I915__(dev)->edram_cap & EDRAM_ENABLED))
2769 #define HAS_WT(dev_priv)        ((IS_HASWELL(dev_priv) || \
2770                                  IS_BROADWELL(dev_priv)) && HAS_EDRAM(dev_priv))
2771 #define HWS_NEEDS_PHYSICAL(dev) (INTEL_INFO(dev)->hws_needs_physical)
2772
2773 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->has_hw_contexts)
2774 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->has_logical_ring_contexts)
2775 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2776 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2777 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2778
2779 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2780 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2781
2782 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2783 #define HAS_BROKEN_CS_TLB(dev_priv)     (IS_I830(dev_priv) || IS_845G(dev_priv))
2784
2785 /* WaRsDisableCoarsePowerGating:skl,bxt */
2786 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2787         (IS_BXT_REVID(dev_priv, 0, BXT_REVID_A1) || \
2788          IS_SKL_GT3(dev_priv) || \
2789          IS_SKL_GT4(dev_priv))
2790
2791 /*
2792  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2793  * even when in MSI mode. This results in spurious interrupt warnings if the
2794  * legacy irq no. is shared with another device. The kernel then disables that
2795  * interrupt source and so prevents the other device from working properly.
2796  */
2797 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2798 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->has_gmbus_irq)
2799
2800 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2801  * rows, which changed the alignment requirements and fence programming.
2802  */
2803 #define HAS_128_BYTE_Y_TILING(dev_priv) (!IS_GEN2(dev_priv) && \
2804                                          !(IS_I915G(dev_priv) || \
2805                                          IS_I915GM(dev_priv)))
2806 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2807 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2808
2809 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2810 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2811 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2812
2813 #define HAS_IPS(dev_priv)       (IS_HSW_ULT(dev_priv) || IS_BROADWELL(dev_priv))
2814
2815 #define HAS_DP_MST(dev) (INTEL_INFO(dev)->has_dp_mst)
2816
2817 #define HAS_DDI(dev_priv)       ((dev_priv)->info.has_ddi)
2818 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2819 #define HAS_PSR(dev)            (INTEL_INFO(dev)->has_psr)
2820 #define HAS_RC6(dev)            (INTEL_INFO(dev)->has_rc6)
2821 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->has_rc6p)
2822
2823 #define HAS_CSR(dev)    (INTEL_INFO(dev)->has_csr)
2824
2825 #define HAS_RUNTIME_PM(dev_priv) ((dev_priv)->info.has_runtime_pm)
2826 /*
2827  * For now, anything with a GuC requires uCode loading, and then supports
2828  * command submission once loaded. But these are logically independent
2829  * properties, so we have separate macros to test them.
2830  */
2831 #define HAS_GUC(dev)            (INTEL_INFO(dev)->has_guc)
2832 #define HAS_GUC_UCODE(dev)      (HAS_GUC(dev))
2833 #define HAS_GUC_SCHED(dev)      (HAS_GUC(dev))
2834
2835 #define HAS_RESOURCE_STREAMER(dev) (INTEL_INFO(dev)->has_resource_streamer)
2836
2837 #define HAS_POOLED_EU(dev)      (INTEL_INFO(dev)->has_pooled_eu)
2838
2839 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2840 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2841 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2842 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2843 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2844 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2845 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2846 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2847 #define INTEL_PCH_KBP_DEVICE_ID_TYPE            0xA200
2848 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2849 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2850 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2851
2852 #define INTEL_PCH_TYPE(dev_priv) ((dev_priv)->pch_type)
2853 #define HAS_PCH_KBP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_KBP)
2854 #define HAS_PCH_SPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_SPT)
2855 #define HAS_PCH_LPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_LPT)
2856 #define HAS_PCH_LPT_LP(dev_priv) \
2857         ((dev_priv)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2858 #define HAS_PCH_LPT_H(dev_priv) \
2859         ((dev_priv)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2860 #define HAS_PCH_CPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_CPT)
2861 #define HAS_PCH_IBX(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_IBX)
2862 #define HAS_PCH_NOP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_NOP)
2863 #define HAS_PCH_SPLIT(dev_priv) (INTEL_PCH_TYPE(dev_priv) != PCH_NONE)
2864
2865 #define HAS_GMCH_DISPLAY(dev_priv) ((dev_priv)->info.has_gmch_display)
2866
2867 /* DPF == dynamic parity feature */
2868 #define HAS_L3_DPF(dev_priv) ((dev_priv)->info.has_l3_dpf)
2869 #define NUM_L3_SLICES(dev_priv) (IS_HSW_GT3(dev_priv) ? \
2870                                  2 : HAS_L3_DPF(dev_priv))
2871
2872 #define GT_FREQUENCY_MULTIPLIER 50
2873 #define GEN9_FREQ_SCALER 3
2874
2875 #include "i915_trace.h"
2876
2877 static inline bool intel_scanout_needs_vtd_wa(struct drm_i915_private *dev_priv)
2878 {
2879 #ifdef CONFIG_INTEL_IOMMU
2880         if (INTEL_GEN(dev_priv) >= 6 && intel_iommu_gfx_mapped)
2881                 return true;
2882 #endif
2883         return false;
2884 }
2885
2886 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2887 extern int i915_resume_switcheroo(struct drm_device *dev);
2888
2889 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2890                                 int enable_ppgtt);
2891
2892 bool intel_sanitize_semaphores(struct drm_i915_private *dev_priv, int value);
2893
2894 /* i915_drv.c */
2895 void __printf(3, 4)
2896 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2897               const char *fmt, ...);
2898
2899 #define i915_report_error(dev_priv, fmt, ...)                              \
2900         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2901
2902 #ifdef CONFIG_COMPAT
2903 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2904                               unsigned long arg);
2905 #endif
2906 extern const struct dev_pm_ops i915_pm_ops;
2907
2908 extern int i915_driver_load(struct pci_dev *pdev,
2909                             const struct pci_device_id *ent);
2910 extern void i915_driver_unload(struct drm_device *dev);
2911 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2912 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2913 extern void i915_reset(struct drm_i915_private *dev_priv);
2914 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2915 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2916 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2917 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2918 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2919 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2920 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2921
2922 /* intel_hotplug.c */
2923 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
2924                            u32 pin_mask, u32 long_mask);
2925 void intel_hpd_init(struct drm_i915_private *dev_priv);
2926 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2927 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2928 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2929 bool intel_hpd_disable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2930 void intel_hpd_enable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2931
2932 /* i915_irq.c */
2933 static inline void i915_queue_hangcheck(struct drm_i915_private *dev_priv)
2934 {
2935         unsigned long delay;
2936
2937         if (unlikely(!i915.enable_hangcheck))
2938                 return;
2939
2940         /* Don't continually defer the hangcheck so that it is always run at
2941          * least once after work has been scheduled on any ring. Otherwise,
2942          * we will ignore a hung ring if a second ring is kept busy.
2943          */
2944
2945         delay = round_jiffies_up_relative(DRM_I915_HANGCHECK_JIFFIES);
2946         queue_delayed_work(system_long_wq,
2947                            &dev_priv->gpu_error.hangcheck_work, delay);
2948 }
2949
2950 __printf(3, 4)
2951 void i915_handle_error(struct drm_i915_private *dev_priv,
2952                        u32 engine_mask,
2953                        const char *fmt, ...);
2954
2955 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2956 int intel_irq_install(struct drm_i915_private *dev_priv);
2957 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2958
2959 extern void intel_uncore_sanitize(struct drm_i915_private *dev_priv);
2960 extern void intel_uncore_early_sanitize(struct drm_i915_private *dev_priv,
2961                                         bool restore_forcewake);
2962 extern void intel_uncore_init(struct drm_i915_private *dev_priv);
2963 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
2964 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
2965 extern void intel_uncore_fini(struct drm_i915_private *dev_priv);
2966 extern void intel_uncore_forcewake_reset(struct drm_i915_private *dev_priv,
2967                                          bool restore);
2968 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2969 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2970                                 enum forcewake_domains domains);
2971 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2972                                 enum forcewake_domains domains);
2973 /* Like above but the caller must manage the uncore.lock itself.
2974  * Must be used with I915_READ_FW and friends.
2975  */
2976 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2977                                         enum forcewake_domains domains);
2978 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2979                                         enum forcewake_domains domains);
2980 u64 intel_uncore_edram_size(struct drm_i915_private *dev_priv);
2981
2982 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2983
2984 int intel_wait_for_register(struct drm_i915_private *dev_priv,
2985                             i915_reg_t reg,
2986                             const u32 mask,
2987                             const u32 value,
2988                             const unsigned long timeout_ms);
2989 int intel_wait_for_register_fw(struct drm_i915_private *dev_priv,
2990                                i915_reg_t reg,
2991                                const u32 mask,
2992                                const u32 value,
2993                                const unsigned long timeout_ms);
2994
2995 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
2996 {
2997         return dev_priv->gvt.initialized;
2998 }
2999
3000 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
3001 {
3002         return dev_priv->vgpu.active;
3003 }
3004
3005 void
3006 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
3007                      u32 status_mask);
3008
3009 void
3010 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
3011                       u32 status_mask);
3012
3013 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
3014 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
3015 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
3016                                    uint32_t mask,
3017                                    uint32_t bits);
3018 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
3019                             uint32_t interrupt_mask,
3020                             uint32_t enabled_irq_mask);
3021 static inline void
3022 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3023 {
3024         ilk_update_display_irq(dev_priv, bits, bits);
3025 }
3026 static inline void
3027 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3028 {
3029         ilk_update_display_irq(dev_priv, bits, 0);
3030 }
3031 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
3032                          enum pipe pipe,
3033                          uint32_t interrupt_mask,
3034                          uint32_t enabled_irq_mask);
3035 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
3036                                        enum pipe pipe, uint32_t bits)
3037 {
3038         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
3039 }
3040 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
3041                                         enum pipe pipe, uint32_t bits)
3042 {
3043         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
3044 }
3045 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
3046                                   uint32_t interrupt_mask,
3047                                   uint32_t enabled_irq_mask);
3048 static inline void
3049 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3050 {
3051         ibx_display_interrupt_update(dev_priv, bits, bits);
3052 }
3053 static inline void
3054 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3055 {
3056         ibx_display_interrupt_update(dev_priv, bits, 0);
3057 }
3058
3059 /* i915_gem.c */
3060 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
3061                           struct drm_file *file_priv);
3062 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
3063                          struct drm_file *file_priv);
3064 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
3065                           struct drm_file *file_priv);
3066 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
3067                         struct drm_file *file_priv);
3068 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
3069                         struct drm_file *file_priv);
3070 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
3071                               struct drm_file *file_priv);
3072 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
3073                              struct drm_file *file_priv);
3074 int i915_gem_execbuffer(struct drm_device *dev, void *data,
3075                         struct drm_file *file_priv);
3076 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
3077                          struct drm_file *file_priv);
3078 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
3079                         struct drm_file *file_priv);
3080 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
3081                                struct drm_file *file);
3082 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
3083                                struct drm_file *file);
3084 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
3085                             struct drm_file *file_priv);
3086 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
3087                            struct drm_file *file_priv);
3088 int i915_gem_set_tiling(struct drm_device *dev, void *data,
3089                         struct drm_file *file_priv);
3090 int i915_gem_get_tiling(struct drm_device *dev, void *data,
3091                         struct drm_file *file_priv);
3092 void i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3093 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3094                            struct drm_file *file);
3095 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3096                                 struct drm_file *file_priv);
3097 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3098                         struct drm_file *file_priv);
3099 void i915_gem_load_init(struct drm_device *dev);
3100 void i915_gem_load_cleanup(struct drm_device *dev);
3101 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3102 int i915_gem_freeze(struct drm_i915_private *dev_priv);
3103 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3104
3105 void *i915_gem_object_alloc(struct drm_device *dev);
3106 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3107 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3108                          const struct drm_i915_gem_object_ops *ops);
3109 struct drm_i915_gem_object *i915_gem_object_create(struct drm_device *dev,
3110                                                   size_t size);
3111 struct drm_i915_gem_object *i915_gem_object_create_from_data(
3112                 struct drm_device *dev, const void *data, size_t size);
3113 void i915_gem_close_object(struct drm_gem_object *gem, struct drm_file *file);
3114 void i915_gem_free_object(struct drm_gem_object *obj);
3115
3116 struct i915_vma * __must_check
3117 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3118                          const struct i915_ggtt_view *view,
3119                          u64 size,
3120                          u64 alignment,
3121                          u64 flags);
3122
3123 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
3124                   u32 flags);
3125 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
3126 int __must_check i915_vma_unbind(struct i915_vma *vma);
3127 void i915_vma_close(struct i915_vma *vma);
3128 void i915_vma_destroy(struct i915_vma *vma);
3129
3130 int i915_gem_object_unbind(struct drm_i915_gem_object *obj);
3131 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
3132 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
3133 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3134
3135 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3136
3137 static inline int __sg_page_count(struct scatterlist *sg)
3138 {
3139         return sg->length >> PAGE_SHIFT;
3140 }
3141
3142 struct page *
3143 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
3144
3145 static inline dma_addr_t
3146 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj, int n)
3147 {
3148         if (n < obj->get_page.last) {
3149                 obj->get_page.sg = obj->pages->sgl;
3150                 obj->get_page.last = 0;
3151         }
3152
3153         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3154                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3155                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3156                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3157         }
3158
3159         return sg_dma_address(obj->get_page.sg) + ((n - obj->get_page.last) << PAGE_SHIFT);
3160 }
3161
3162 static inline struct page *
3163 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
3164 {
3165         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
3166                 return NULL;
3167
3168         if (n < obj->get_page.last) {
3169                 obj->get_page.sg = obj->pages->sgl;
3170                 obj->get_page.last = 0;
3171         }
3172
3173         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3174                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3175                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3176                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3177         }
3178
3179         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
3180 }
3181
3182 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3183 {
3184         BUG_ON(obj->pages == NULL);
3185         obj->pages_pin_count++;
3186 }
3187
3188 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3189 {
3190         BUG_ON(obj->pages_pin_count == 0);
3191         obj->pages_pin_count--;
3192 }
3193
3194 enum i915_map_type {
3195         I915_MAP_WB = 0,
3196         I915_MAP_WC,
3197 };
3198
3199 /**
3200  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3201  * @obj - the object to map into kernel address space
3202  * @type - the type of mapping, used to select pgprot_t
3203  *
3204  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3205  * pages and then returns a contiguous mapping of the backing storage into
3206  * the kernel address space. Based on the @type of mapping, the PTE will be
3207  * set to either WriteBack or WriteCombine (via pgprot_t).
3208  *
3209  * The caller must hold the struct_mutex, and is responsible for calling
3210  * i915_gem_object_unpin_map() when the mapping is no longer required.
3211  *
3212  * Returns the pointer through which to access the mapped object, or an
3213  * ERR_PTR() on error.
3214  */
3215 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj,
3216                                            enum i915_map_type type);
3217
3218 /**
3219  * i915_gem_object_unpin_map - releases an earlier mapping
3220  * @obj - the object to unmap
3221  *
3222  * After pinning the object and mapping its pages, once you are finished
3223  * with your access, call i915_gem_object_unpin_map() to release the pin
3224  * upon the mapping. Once the pin count reaches zero, that mapping may be
3225  * removed.
3226  *
3227  * The caller must hold the struct_mutex.
3228  */
3229 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3230 {
3231         lockdep_assert_held(&obj->base.dev->struct_mutex);
3232         i915_gem_object_unpin_pages(obj);
3233 }
3234
3235 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3236                                     unsigned int *needs_clflush);
3237 int i915_gem_obj_prepare_shmem_write(struct drm_i915_gem_object *obj,
3238                                      unsigned int *needs_clflush);
3239 #define CLFLUSH_BEFORE 0x1
3240 #define CLFLUSH_AFTER 0x2
3241 #define CLFLUSH_FLAGS (CLFLUSH_BEFORE | CLFLUSH_AFTER)
3242
3243 static inline void
3244 i915_gem_obj_finish_shmem_access(struct drm_i915_gem_object *obj)
3245 {
3246         i915_gem_object_unpin_pages(obj);
3247 }
3248
3249 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3250 void i915_vma_move_to_active(struct i915_vma *vma,
3251                              struct drm_i915_gem_request *req,
3252                              unsigned int flags);
3253 int i915_gem_dumb_create(struct drm_file *file_priv,
3254                          struct drm_device *dev,
3255                          struct drm_mode_create_dumb *args);
3256 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3257                       uint32_t handle, uint64_t *offset);
3258 int i915_gem_mmap_gtt_version(void);
3259
3260 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3261                        struct drm_i915_gem_object *new,
3262                        unsigned frontbuffer_bits);
3263
3264 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
3265
3266 struct drm_i915_gem_request *
3267 i915_gem_find_active_request(struct intel_engine_cs *engine);
3268
3269 void i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3270
3271 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3272 {
3273         return unlikely(test_bit(I915_RESET_IN_PROGRESS, &error->flags));
3274 }
3275
3276 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3277 {
3278         return unlikely(test_bit(I915_WEDGED, &error->flags));
3279 }
3280
3281 static inline bool i915_reset_in_progress_or_wedged(struct i915_gpu_error *error)
3282 {
3283         return i915_reset_in_progress(error) | i915_terminally_wedged(error);
3284 }
3285
3286 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3287 {
3288         return READ_ONCE(error->reset_count);
3289 }
3290
3291 void i915_gem_reset(struct drm_i915_private *dev_priv);
3292 void i915_gem_set_wedged(struct drm_i915_private *dev_priv);
3293 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3294 int __must_check i915_gem_init(struct drm_device *dev);
3295 int __must_check i915_gem_init_hw(struct drm_device *dev);
3296 void i915_gem_init_swizzling(struct drm_device *dev);
3297 void i915_gem_cleanup_engines(struct drm_device *dev);
3298 int __must_check i915_gem_wait_for_idle(struct drm_i915_private *dev_priv,
3299                                         unsigned int flags);
3300 int __must_check i915_gem_suspend(struct drm_device *dev);
3301 void i915_gem_resume(struct drm_device *dev);
3302 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3303 int __must_check
3304 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3305                                bool readonly);
3306 int __must_check
3307 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3308                                   bool write);
3309 int __must_check
3310 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3311 struct i915_vma * __must_check
3312 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3313                                      u32 alignment,
3314                                      const struct i915_ggtt_view *view);
3315 void i915_gem_object_unpin_from_display_plane(struct i915_vma *vma);
3316 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3317                                 int align);
3318 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3319 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3320
3321 u64 i915_gem_get_ggtt_size(struct drm_i915_private *dev_priv, u64 size,
3322                            int tiling_mode);
3323 u64 i915_gem_get_ggtt_alignment(struct drm_i915_private *dev_priv, u64 size,
3324                                 int tiling_mode, bool fenced);
3325
3326 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3327                                     enum i915_cache_level cache_level);
3328
3329 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3330                                 struct dma_buf *dma_buf);
3331
3332 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3333                                 struct drm_gem_object *gem_obj, int flags);
3334
3335 struct i915_vma *
3336 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3337                      struct i915_address_space *vm,
3338                      const struct i915_ggtt_view *view);
3339
3340 struct i915_vma *
3341 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3342                                   struct i915_address_space *vm,
3343                                   const struct i915_ggtt_view *view);
3344
3345 static inline struct i915_hw_ppgtt *
3346 i915_vm_to_ppgtt(struct i915_address_space *vm)
3347 {
3348         return container_of(vm, struct i915_hw_ppgtt, base);
3349 }
3350
3351 static inline struct i915_vma *
3352 i915_gem_object_to_ggtt(struct drm_i915_gem_object *obj,
3353                         const struct i915_ggtt_view *view)
3354 {
3355         return i915_gem_obj_to_vma(obj, &to_i915(obj->base.dev)->ggtt.base, view);
3356 }
3357
3358 static inline unsigned long
3359 i915_gem_object_ggtt_offset(struct drm_i915_gem_object *o,
3360                             const struct i915_ggtt_view *view)
3361 {
3362         return i915_ggtt_offset(i915_gem_object_to_ggtt(o, view));
3363 }
3364
3365 /* i915_gem_fence.c */
3366 int __must_check i915_vma_get_fence(struct i915_vma *vma);
3367 int __must_check i915_vma_put_fence(struct i915_vma *vma);
3368
3369 /**
3370  * i915_vma_pin_fence - pin fencing state
3371  * @vma: vma to pin fencing for
3372  *
3373  * This pins the fencing state (whether tiled or untiled) to make sure the
3374  * vma (and its object) is ready to be used as a scanout target. Fencing
3375  * status must be synchronize first by calling i915_vma_get_fence():
3376  *
3377  * The resulting fence pin reference must be released again with
3378  * i915_vma_unpin_fence().
3379  *
3380  * Returns:
3381  *
3382  * True if the vma has a fence, false otherwise.
3383  */
3384 static inline bool
3385 i915_vma_pin_fence(struct i915_vma *vma)
3386 {
3387         if (vma->fence) {
3388                 vma->fence->pin_count++;
3389                 return true;
3390         } else
3391                 return false;
3392 }
3393
3394 /**
3395  * i915_vma_unpin_fence - unpin fencing state
3396  * @vma: vma to unpin fencing for
3397  *
3398  * This releases the fence pin reference acquired through
3399  * i915_vma_pin_fence. It will handle both objects with and without an
3400  * attached fence correctly, callers do not need to distinguish this.
3401  */
3402 static inline void
3403 i915_vma_unpin_fence(struct i915_vma *vma)
3404 {
3405         if (vma->fence) {
3406                 GEM_BUG_ON(vma->fence->pin_count <= 0);
3407                 vma->fence->pin_count--;
3408         }
3409 }
3410
3411 void i915_gem_restore_fences(struct drm_device *dev);
3412
3413 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3414 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3415 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3416
3417 /* i915_gem_context.c */
3418 int __must_check i915_gem_context_init(struct drm_device *dev);
3419 void i915_gem_context_lost(struct drm_i915_private *dev_priv);
3420 void i915_gem_context_fini(struct drm_device *dev);
3421 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3422 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3423 int i915_switch_context(struct drm_i915_gem_request *req);
3424 int i915_gem_switch_to_kernel_context(struct drm_i915_private *dev_priv);
3425 void i915_gem_context_free(struct kref *ctx_ref);
3426 struct drm_i915_gem_object *
3427 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3428 struct i915_gem_context *
3429 i915_gem_context_create_gvt(struct drm_device *dev);
3430
3431 static inline struct i915_gem_context *
3432 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3433 {
3434         struct i915_gem_context *ctx;
3435
3436         lockdep_assert_held(&file_priv->dev_priv->drm.struct_mutex);
3437
3438         ctx = idr_find(&file_priv->context_idr, id);
3439         if (!ctx)
3440                 return ERR_PTR(-ENOENT);
3441
3442         return ctx;
3443 }
3444
3445 static inline struct i915_gem_context *
3446 i915_gem_context_get(struct i915_gem_context *ctx)
3447 {
3448         kref_get(&ctx->ref);
3449         return ctx;
3450 }
3451
3452 static inline void i915_gem_context_put(struct i915_gem_context *ctx)
3453 {
3454         lockdep_assert_held(&ctx->i915->drm.struct_mutex);
3455         kref_put(&ctx->ref, i915_gem_context_free);
3456 }
3457
3458 static inline bool i915_gem_context_is_default(const struct i915_gem_context *c)
3459 {
3460         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3461 }
3462
3463 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3464                                   struct drm_file *file);
3465 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3466                                    struct drm_file *file);
3467 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3468                                     struct drm_file *file_priv);
3469 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3470                                     struct drm_file *file_priv);
3471 int i915_gem_context_reset_stats_ioctl(struct drm_device *dev, void *data,
3472                                        struct drm_file *file);
3473
3474 /* i915_gem_evict.c */
3475 int __must_check i915_gem_evict_something(struct i915_address_space *vm,
3476                                           u64 min_size, u64 alignment,
3477                                           unsigned cache_level,
3478                                           u64 start, u64 end,
3479                                           unsigned flags);
3480 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3481 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3482
3483 /* belongs in i915_gem_gtt.h */
3484 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3485 {
3486         wmb();
3487         if (INTEL_GEN(dev_priv) < 6)
3488                 intel_gtt_chipset_flush();
3489 }
3490
3491 /* i915_gem_stolen.c */
3492 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3493                                 struct drm_mm_node *node, u64 size,
3494                                 unsigned alignment);
3495 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3496                                          struct drm_mm_node *node, u64 size,
3497                                          unsigned alignment, u64 start,
3498                                          u64 end);
3499 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3500                                  struct drm_mm_node *node);
3501 int i915_gem_init_stolen(struct drm_device *dev);
3502 void i915_gem_cleanup_stolen(struct drm_device *dev);
3503 struct drm_i915_gem_object *
3504 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3505 struct drm_i915_gem_object *
3506 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3507                                                u32 stolen_offset,
3508                                                u32 gtt_offset,
3509                                                u32 size);
3510
3511 /* i915_gem_shrinker.c */
3512 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3513                               unsigned long target,
3514                               unsigned flags);
3515 #define I915_SHRINK_PURGEABLE 0x1
3516 #define I915_SHRINK_UNBOUND 0x2
3517 #define I915_SHRINK_BOUND 0x4
3518 #define I915_SHRINK_ACTIVE 0x8
3519 #define I915_SHRINK_VMAPS 0x10
3520 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3521 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3522 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3523
3524
3525 /* i915_gem_tiling.c */
3526 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3527 {
3528         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3529
3530         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3531                 i915_gem_object_is_tiled(obj);
3532 }
3533
3534 /* i915_debugfs.c */
3535 #ifdef CONFIG_DEBUG_FS
3536 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3537 void i915_debugfs_unregister(struct drm_i915_private *dev_priv);
3538 int i915_debugfs_connector_add(struct drm_connector *connector);
3539 void intel_display_crc_init(struct drm_i915_private *dev_priv);
3540 #else
3541 static inline int i915_debugfs_register(struct drm_i915_private *dev_priv) {return 0;}
3542 static inline void i915_debugfs_unregister(struct drm_i915_private *dev_priv) {}
3543 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3544 { return 0; }
3545 static inline void intel_display_crc_init(struct drm_i915_private *dev_priv) {}
3546 #endif
3547
3548 /* i915_gpu_error.c */
3549 #if IS_ENABLED(CONFIG_DRM_I915_CAPTURE_ERROR)
3550
3551 __printf(2, 3)
3552 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3553 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3554                             const struct i915_error_state_file_priv *error);
3555 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3556                               struct drm_i915_private *i915,
3557                               size_t count, loff_t pos);
3558 static inline void i915_error_state_buf_release(
3559         struct drm_i915_error_state_buf *eb)
3560 {
3561         kfree(eb->buf);
3562 }
3563 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3564                               u32 engine_mask,
3565                               const char *error_msg);
3566 void i915_error_state_get(struct drm_device *dev,
3567                           struct i915_error_state_file_priv *error_priv);
3568 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3569 void i915_destroy_error_state(struct drm_device *dev);
3570
3571 #else
3572
3573 static inline void i915_capture_error_state(struct drm_i915_private *dev_priv,
3574                                             u32 engine_mask,
3575                                             const char *error_msg)
3576 {
3577 }
3578
3579 static inline void i915_destroy_error_state(struct drm_device *dev)
3580 {
3581 }
3582
3583 #endif
3584
3585 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3586
3587 /* i915_cmd_parser.c */
3588 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3589 void intel_engine_init_cmd_parser(struct intel_engine_cs *engine);
3590 void intel_engine_cleanup_cmd_parser(struct intel_engine_cs *engine);
3591 bool intel_engine_needs_cmd_parser(struct intel_engine_cs *engine);
3592 int intel_engine_cmd_parser(struct intel_engine_cs *engine,
3593                             struct drm_i915_gem_object *batch_obj,
3594                             struct drm_i915_gem_object *shadow_batch_obj,
3595                             u32 batch_start_offset,
3596                             u32 batch_len,
3597                             bool is_master);
3598
3599 /* i915_suspend.c */
3600 extern int i915_save_state(struct drm_device *dev);
3601 extern int i915_restore_state(struct drm_device *dev);
3602
3603 /* i915_sysfs.c */
3604 void i915_setup_sysfs(struct drm_i915_private *dev_priv);
3605 void i915_teardown_sysfs(struct drm_i915_private *dev_priv);
3606
3607 /* intel_i2c.c */
3608 extern int intel_setup_gmbus(struct drm_device *dev);
3609 extern void intel_teardown_gmbus(struct drm_device *dev);
3610 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3611                                      unsigned int pin);
3612
3613 extern struct i2c_adapter *
3614 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3615 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3616 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3617 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3618 {
3619         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3620 }
3621 extern void intel_i2c_reset(struct drm_device *dev);
3622
3623 /* intel_bios.c */
3624 int intel_bios_init(struct drm_i915_private *dev_priv);
3625 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3626 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3627 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3628 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3629 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3630 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3631 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3632 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3633                                      enum port port);
3634
3635 /* intel_opregion.c */
3636 #ifdef CONFIG_ACPI
3637 extern int intel_opregion_setup(struct drm_i915_private *dev_priv);
3638 extern void intel_opregion_register(struct drm_i915_private *dev_priv);
3639 extern void intel_opregion_unregister(struct drm_i915_private *dev_priv);
3640 extern void intel_opregion_asle_intr(struct drm_i915_private *dev_priv);
3641 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3642                                          bool enable);
3643 extern int intel_opregion_notify_adapter(struct drm_i915_private *dev_priv,
3644                                          pci_power_t state);
3645 extern int intel_opregion_get_panel_type(struct drm_i915_private *dev_priv);
3646 #else
3647 static inline int intel_opregion_setup(struct drm_i915_private *dev) { return 0; }
3648 static inline void intel_opregion_register(struct drm_i915_private *dev_priv) { }
3649 static inline void intel_opregion_unregister(struct drm_i915_private *dev_priv) { }
3650 static inline void intel_opregion_asle_intr(struct drm_i915_private *dev_priv)
3651 {
3652 }
3653 static inline int
3654 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3655 {
3656         return 0;
3657 }
3658 static inline int
3659 intel_opregion_notify_adapter(struct drm_i915_private *dev, pci_power_t state)
3660 {
3661         return 0;
3662 }
3663 static inline int intel_opregion_get_panel_type(struct drm_i915_private *dev)
3664 {
3665         return -ENODEV;
3666 }
3667 #endif
3668
3669 /* intel_acpi.c */
3670 #ifdef CONFIG_ACPI
3671 extern void intel_register_dsm_handler(void);
3672 extern void intel_unregister_dsm_handler(void);
3673 #else
3674 static inline void intel_register_dsm_handler(void) { return; }
3675 static inline void intel_unregister_dsm_handler(void) { return; }
3676 #endif /* CONFIG_ACPI */
3677
3678 /* intel_device_info.c */
3679 static inline struct intel_device_info *
3680 mkwrite_device_info(struct drm_i915_private *dev_priv)
3681 {
3682         return (struct intel_device_info *)&dev_priv->info;
3683 }
3684
3685 void intel_device_info_runtime_init(struct drm_i915_private *dev_priv);
3686 void intel_device_info_dump(struct drm_i915_private *dev_priv);
3687
3688 /* modesetting */
3689 extern void intel_modeset_init_hw(struct drm_device *dev);
3690 extern void intel_modeset_init(struct drm_device *dev);
3691 extern void intel_modeset_gem_init(struct drm_device *dev);
3692 extern void intel_modeset_cleanup(struct drm_device *dev);
3693 extern int intel_connector_register(struct drm_connector *);
3694 extern void intel_connector_unregister(struct drm_connector *);
3695 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3696 extern void intel_display_resume(struct drm_device *dev);
3697 extern void i915_redisable_vga(struct drm_device *dev);
3698 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3699 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3700 extern void intel_init_pch_refclk(struct drm_device *dev);
3701 extern void intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3702 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3703                                   bool enable);
3704
3705 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3706                         struct drm_file *file);
3707
3708 /* overlay */
3709 extern struct intel_overlay_error_state *
3710 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3711 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3712                                             struct intel_overlay_error_state *error);
3713
3714 extern struct intel_display_error_state *
3715 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3716 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3717                                             struct drm_device *dev,
3718                                             struct intel_display_error_state *error);
3719
3720 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3721 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3722
3723 /* intel_sideband.c */
3724 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3725 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3726 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3727 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3728 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3729 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3730 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3731 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3732 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3733 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3734 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3735 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3736 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3737 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3738                    enum intel_sbi_destination destination);
3739 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3740                      enum intel_sbi_destination destination);
3741 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3742 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3743
3744 /* intel_dpio_phy.c */
3745 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3746                               u32 deemph_reg_value, u32 margin_reg_value,
3747                               bool uniq_trans_scale);
3748 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3749                               bool reset);
3750 void chv_phy_pre_pll_enable(struct intel_encoder *encoder);
3751 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3752 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3753 void chv_phy_post_pll_disable(struct intel_encoder *encoder);
3754
3755 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3756                               u32 demph_reg_value, u32 preemph_reg_value,
3757                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3758 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder);
3759 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3760 void vlv_phy_reset_lanes(struct intel_encoder *encoder);
3761
3762 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3763 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3764
3765 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3766 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3767
3768 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3769 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3770 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3771 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3772
3773 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3774 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3775 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3776 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3777
3778 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3779  * will be implemented using 2 32-bit writes in an arbitrary order with
3780  * an arbitrary delay between them. This can cause the hardware to
3781  * act upon the intermediate value, possibly leading to corruption and
3782  * machine death. For this reason we do not support I915_WRITE64, or
3783  * dev_priv->uncore.funcs.mmio_writeq.
3784  *
3785  * When reading a 64-bit value as two 32-bit values, the delay may cause
3786  * the two reads to mismatch, e.g. a timestamp overflowing. Also note that
3787  * occasionally a 64-bit register does not actualy support a full readq
3788  * and must be read using two 32-bit reads.
3789  *
3790  * You have been warned.
3791  */
3792 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3793
3794 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3795         u32 upper, lower, old_upper, loop = 0;                          \
3796         upper = I915_READ(upper_reg);                                   \
3797         do {                                                            \
3798                 old_upper = upper;                                      \
3799                 lower = I915_READ(lower_reg);                           \
3800                 upper = I915_READ(upper_reg);                           \
3801         } while (upper != old_upper && loop++ < 2);                     \
3802         (u64)upper << 32 | lower; })
3803
3804 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3805 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3806
3807 #define __raw_read(x, s) \
3808 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3809                                              i915_reg_t reg) \
3810 { \
3811         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3812 }
3813
3814 #define __raw_write(x, s) \
3815 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3816                                        i915_reg_t reg, uint##x##_t val) \
3817 { \
3818         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3819 }
3820 __raw_read(8, b)
3821 __raw_read(16, w)
3822 __raw_read(32, l)
3823 __raw_read(64, q)
3824
3825 __raw_write(8, b)
3826 __raw_write(16, w)
3827 __raw_write(32, l)
3828 __raw_write(64, q)
3829
3830 #undef __raw_read
3831 #undef __raw_write
3832
3833 /* These are untraced mmio-accessors that are only valid to be used inside
3834  * critical sections inside IRQ handlers where forcewake is explicitly
3835  * controlled.
3836  * Think twice, and think again, before using these.
3837  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3838  * intel_uncore_forcewake_irqunlock().
3839  */
3840 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3841 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3842 #define I915_WRITE64_FW(reg__, val__) __raw_i915_write64(dev_priv, (reg__), (val__))
3843 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3844
3845 /* "Broadcast RGB" property */
3846 #define INTEL_BROADCAST_RGB_AUTO 0
3847 #define INTEL_BROADCAST_RGB_FULL 1
3848 #define INTEL_BROADCAST_RGB_LIMITED 2
3849
3850 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3851 {
3852         if (IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
3853                 return VLV_VGACNTRL;
3854         else if (INTEL_INFO(dev)->gen >= 5)
3855                 return CPU_VGACNTRL;
3856         else
3857                 return VGACNTRL;
3858 }
3859
3860 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3861 {
3862         unsigned long j = msecs_to_jiffies(m);
3863
3864         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3865 }
3866
3867 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3868 {
3869         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3870 }
3871
3872 static inline unsigned long
3873 timespec_to_jiffies_timeout(const struct timespec *value)
3874 {
3875         unsigned long j = timespec_to_jiffies(value);
3876
3877         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3878 }
3879
3880 /*
3881  * If you need to wait X milliseconds between events A and B, but event B
3882  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3883  * when event A happened, then just before event B you call this function and
3884  * pass the timestamp as the first argument, and X as the second argument.
3885  */
3886 static inline void
3887 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3888 {
3889         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3890
3891         /*
3892          * Don't re-read the value of "jiffies" every time since it may change
3893          * behind our back and break the math.
3894          */
3895         tmp_jiffies = jiffies;
3896         target_jiffies = timestamp_jiffies +
3897                          msecs_to_jiffies_timeout(to_wait_ms);
3898
3899         if (time_after(target_jiffies, tmp_jiffies)) {
3900                 remaining_jiffies = target_jiffies - tmp_jiffies;
3901                 while (remaining_jiffies)
3902                         remaining_jiffies =
3903                             schedule_timeout_uninterruptible(remaining_jiffies);
3904         }
3905 }
3906
3907 static inline bool
3908 __i915_request_irq_complete(struct drm_i915_gem_request *req)
3909 {
3910         struct intel_engine_cs *engine = req->engine;
3911
3912         /* Before we do the heavier coherent read of the seqno,
3913          * check the value (hopefully) in the CPU cacheline.
3914          */
3915         if (i915_gem_request_completed(req))
3916                 return true;
3917
3918         /* Ensure our read of the seqno is coherent so that we
3919          * do not "miss an interrupt" (i.e. if this is the last
3920          * request and the seqno write from the GPU is not visible
3921          * by the time the interrupt fires, we will see that the
3922          * request is incomplete and go back to sleep awaiting
3923          * another interrupt that will never come.)
3924          *
3925          * Strictly, we only need to do this once after an interrupt,
3926          * but it is easier and safer to do it every time the waiter
3927          * is woken.
3928          */
3929         if (engine->irq_seqno_barrier &&
3930             rcu_access_pointer(engine->breadcrumbs.irq_seqno_bh) == current &&
3931             cmpxchg_relaxed(&engine->breadcrumbs.irq_posted, 1, 0)) {
3932                 struct task_struct *tsk;
3933
3934                 /* The ordering of irq_posted versus applying the barrier
3935                  * is crucial. The clearing of the current irq_posted must
3936                  * be visible before we perform the barrier operation,
3937                  * such that if a subsequent interrupt arrives, irq_posted
3938                  * is reasserted and our task rewoken (which causes us to
3939                  * do another __i915_request_irq_complete() immediately
3940                  * and reapply the barrier). Conversely, if the clear
3941                  * occurs after the barrier, then an interrupt that arrived
3942                  * whilst we waited on the barrier would not trigger a
3943                  * barrier on the next pass, and the read may not see the
3944                  * seqno update.
3945                  */
3946                 engine->irq_seqno_barrier(engine);
3947
3948                 /* If we consume the irq, but we are no longer the bottom-half,
3949                  * the real bottom-half may not have serialised their own
3950                  * seqno check with the irq-barrier (i.e. may have inspected
3951                  * the seqno before we believe it coherent since they see
3952                  * irq_posted == false but we are still running).
3953                  */
3954                 rcu_read_lock();
3955                 tsk = rcu_dereference(engine->breadcrumbs.irq_seqno_bh);
3956                 if (tsk && tsk != current)
3957                         /* Note that if the bottom-half is changed as we
3958                          * are sending the wake-up, the new bottom-half will
3959                          * be woken by whomever made the change. We only have
3960                          * to worry about when we steal the irq-posted for
3961                          * ourself.
3962                          */
3963                         wake_up_process(tsk);
3964                 rcu_read_unlock();
3965
3966                 if (i915_gem_request_completed(req))
3967                         return true;
3968         }
3969
3970         return false;
3971 }
3972
3973 void i915_memcpy_init_early(struct drm_i915_private *dev_priv);
3974 bool i915_memcpy_from_wc(void *dst, const void *src, unsigned long len);
3975
3976 /* i915_mm.c */
3977 int remap_io_mapping(struct vm_area_struct *vma,
3978                      unsigned long addr, unsigned long pfn, unsigned long size,
3979                      struct io_mapping *iomap);
3980
3981 #define ptr_mask_bits(ptr) ({                                           \
3982         unsigned long __v = (unsigned long)(ptr);                       \
3983         (typeof(ptr))(__v & PAGE_MASK);                                 \
3984 })
3985
3986 #define ptr_unpack_bits(ptr, bits) ({                                   \
3987         unsigned long __v = (unsigned long)(ptr);                       \
3988         (bits) = __v & ~PAGE_MASK;                                      \
3989         (typeof(ptr))(__v & PAGE_MASK);                                 \
3990 })
3991
3992 #define ptr_pack_bits(ptr, bits)                                        \
3993         ((typeof(ptr))((unsigned long)(ptr) | (bits)))
3994
3995 #define fetch_and_zero(ptr) ({                                          \
3996         typeof(*ptr) __T = *(ptr);                                      \
3997         *(ptr) = (typeof(*ptr))0;                                       \
3998         __T;                                                            \
3999 })
4000
4001 #endif