]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/i915_drv.h
drm/i915: Add soft-pinning API for execbuffer
[karo-tx-linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include "i915_reg.h"
37 #include "intel_bios.h"
38 #include "intel_ringbuffer.h"
39 #include "intel_lrc.h"
40 #include "i915_gem_gtt.h"
41 #include "i915_gem_render_state.h"
42 #include <linux/io-mapping.h>
43 #include <linux/i2c.h>
44 #include <linux/i2c-algo-bit.h>
45 #include <drm/intel-gtt.h>
46 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
47 #include <drm/drm_gem.h>
48 #include <linux/backlight.h>
49 #include <linux/hashtable.h>
50 #include <linux/intel-iommu.h>
51 #include <linux/kref.h>
52 #include <linux/pm_qos.h>
53 #include "intel_guc.h"
54
55 /* General customization:
56  */
57
58 #define DRIVER_NAME             "i915"
59 #define DRIVER_DESC             "Intel Graphics"
60 #define DRIVER_DATE             "20151204"
61
62 #undef WARN_ON
63 /* Many gcc seem to no see through this and fall over :( */
64 #if 0
65 #define WARN_ON(x) ({ \
66         bool __i915_warn_cond = (x); \
67         if (__builtin_constant_p(__i915_warn_cond)) \
68                 BUILD_BUG_ON(__i915_warn_cond); \
69         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
70 #else
71 #define WARN_ON(x) WARN((x), "WARN_ON(%s)", #x )
72 #endif
73
74 #undef WARN_ON_ONCE
75 #define WARN_ON_ONCE(x) WARN_ONCE((x), "WARN_ON_ONCE(%s)", #x )
76
77 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
78                              (long) (x), __func__);
79
80 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
81  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
82  * which may not necessarily be a user visible problem.  This will either
83  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
84  * enable distros and users to tailor their preferred amount of i915 abrt
85  * spam.
86  */
87 #define I915_STATE_WARN(condition, format...) ({                        \
88         int __ret_warn_on = !!(condition);                              \
89         if (unlikely(__ret_warn_on)) {                                  \
90                 if (i915.verbose_state_checks)                          \
91                         WARN(1, format);                                \
92                 else                                                    \
93                         DRM_ERROR(format);                              \
94         }                                                               \
95         unlikely(__ret_warn_on);                                        \
96 })
97
98 #define I915_STATE_WARN_ON(condition) ({                                \
99         int __ret_warn_on = !!(condition);                              \
100         if (unlikely(__ret_warn_on)) {                                  \
101                 if (i915.verbose_state_checks)                          \
102                         WARN(1, "WARN_ON(" #condition ")\n");           \
103                 else                                                    \
104                         DRM_ERROR("WARN_ON(" #condition ")\n");         \
105         }                                                               \
106         unlikely(__ret_warn_on);                                        \
107 })
108
109 static inline const char *yesno(bool v)
110 {
111         return v ? "yes" : "no";
112 }
113
114 enum pipe {
115         INVALID_PIPE = -1,
116         PIPE_A = 0,
117         PIPE_B,
118         PIPE_C,
119         _PIPE_EDP,
120         I915_MAX_PIPES = _PIPE_EDP
121 };
122 #define pipe_name(p) ((p) + 'A')
123
124 enum transcoder {
125         TRANSCODER_A = 0,
126         TRANSCODER_B,
127         TRANSCODER_C,
128         TRANSCODER_EDP,
129         I915_MAX_TRANSCODERS
130 };
131 #define transcoder_name(t) ((t) + 'A')
132
133 /*
134  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
135  * number of planes per CRTC.  Not all platforms really have this many planes,
136  * which means some arrays of size I915_MAX_PLANES may have unused entries
137  * between the topmost sprite plane and the cursor plane.
138  */
139 enum plane {
140         PLANE_A = 0,
141         PLANE_B,
142         PLANE_C,
143         PLANE_CURSOR,
144         I915_MAX_PLANES,
145 };
146 #define plane_name(p) ((p) + 'A')
147
148 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
149
150 enum port {
151         PORT_A = 0,
152         PORT_B,
153         PORT_C,
154         PORT_D,
155         PORT_E,
156         I915_MAX_PORTS
157 };
158 #define port_name(p) ((p) + 'A')
159
160 #define I915_NUM_PHYS_VLV 2
161
162 enum dpio_channel {
163         DPIO_CH0,
164         DPIO_CH1
165 };
166
167 enum dpio_phy {
168         DPIO_PHY0,
169         DPIO_PHY1
170 };
171
172 enum intel_display_power_domain {
173         POWER_DOMAIN_PIPE_A,
174         POWER_DOMAIN_PIPE_B,
175         POWER_DOMAIN_PIPE_C,
176         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
177         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
178         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
179         POWER_DOMAIN_TRANSCODER_A,
180         POWER_DOMAIN_TRANSCODER_B,
181         POWER_DOMAIN_TRANSCODER_C,
182         POWER_DOMAIN_TRANSCODER_EDP,
183         POWER_DOMAIN_PORT_DDI_A_LANES,
184         POWER_DOMAIN_PORT_DDI_B_LANES,
185         POWER_DOMAIN_PORT_DDI_C_LANES,
186         POWER_DOMAIN_PORT_DDI_D_LANES,
187         POWER_DOMAIN_PORT_DDI_E_LANES,
188         POWER_DOMAIN_PORT_DSI,
189         POWER_DOMAIN_PORT_CRT,
190         POWER_DOMAIN_PORT_OTHER,
191         POWER_DOMAIN_VGA,
192         POWER_DOMAIN_AUDIO,
193         POWER_DOMAIN_PLLS,
194         POWER_DOMAIN_AUX_A,
195         POWER_DOMAIN_AUX_B,
196         POWER_DOMAIN_AUX_C,
197         POWER_DOMAIN_AUX_D,
198         POWER_DOMAIN_GMBUS,
199         POWER_DOMAIN_MODESET,
200         POWER_DOMAIN_INIT,
201
202         POWER_DOMAIN_NUM,
203 };
204
205 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
206 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
207                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
208 #define POWER_DOMAIN_TRANSCODER(tran) \
209         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
210          (tran) + POWER_DOMAIN_TRANSCODER_A)
211
212 enum hpd_pin {
213         HPD_NONE = 0,
214         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
215         HPD_CRT,
216         HPD_SDVO_B,
217         HPD_SDVO_C,
218         HPD_PORT_A,
219         HPD_PORT_B,
220         HPD_PORT_C,
221         HPD_PORT_D,
222         HPD_PORT_E,
223         HPD_NUM_PINS
224 };
225
226 #define for_each_hpd_pin(__pin) \
227         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
228
229 struct i915_hotplug {
230         struct work_struct hotplug_work;
231
232         struct {
233                 unsigned long last_jiffies;
234                 int count;
235                 enum {
236                         HPD_ENABLED = 0,
237                         HPD_DISABLED = 1,
238                         HPD_MARK_DISABLED = 2
239                 } state;
240         } stats[HPD_NUM_PINS];
241         u32 event_bits;
242         struct delayed_work reenable_work;
243
244         struct intel_digital_port *irq_port[I915_MAX_PORTS];
245         u32 long_port_mask;
246         u32 short_port_mask;
247         struct work_struct dig_port_work;
248
249         /*
250          * if we get a HPD irq from DP and a HPD irq from non-DP
251          * the non-DP HPD could block the workqueue on a mode config
252          * mutex getting, that userspace may have taken. However
253          * userspace is waiting on the DP workqueue to run which is
254          * blocked behind the non-DP one.
255          */
256         struct workqueue_struct *dp_wq;
257 };
258
259 #define I915_GEM_GPU_DOMAINS \
260         (I915_GEM_DOMAIN_RENDER | \
261          I915_GEM_DOMAIN_SAMPLER | \
262          I915_GEM_DOMAIN_COMMAND | \
263          I915_GEM_DOMAIN_INSTRUCTION | \
264          I915_GEM_DOMAIN_VERTEX)
265
266 #define for_each_pipe(__dev_priv, __p) \
267         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
268 #define for_each_plane(__dev_priv, __pipe, __p)                         \
269         for ((__p) = 0;                                                 \
270              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
271              (__p)++)
272 #define for_each_sprite(__dev_priv, __p, __s)                           \
273         for ((__s) = 0;                                                 \
274              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
275              (__s)++)
276
277 #define for_each_crtc(dev, crtc) \
278         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
279
280 #define for_each_intel_plane(dev, intel_plane) \
281         list_for_each_entry(intel_plane,                        \
282                             &dev->mode_config.plane_list,       \
283                             base.head)
284
285 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
286         list_for_each_entry(intel_plane,                                \
287                             &(dev)->mode_config.plane_list,             \
288                             base.head)                                  \
289                 if ((intel_plane)->pipe == (intel_crtc)->pipe)
290
291 #define for_each_intel_crtc(dev, intel_crtc) \
292         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
293
294 #define for_each_intel_encoder(dev, intel_encoder)              \
295         list_for_each_entry(intel_encoder,                      \
296                             &(dev)->mode_config.encoder_list,   \
297                             base.head)
298
299 #define for_each_intel_connector(dev, intel_connector)          \
300         list_for_each_entry(intel_connector,                    \
301                             &dev->mode_config.connector_list,   \
302                             base.head)
303
304 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
305         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
306                 if ((intel_encoder)->base.crtc == (__crtc))
307
308 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
309         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
310                 if ((intel_connector)->base.encoder == (__encoder))
311
312 #define for_each_power_domain(domain, mask)                             \
313         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
314                 if ((1 << (domain)) & (mask))
315
316 struct drm_i915_private;
317 struct i915_mm_struct;
318 struct i915_mmu_object;
319
320 struct drm_i915_file_private {
321         struct drm_i915_private *dev_priv;
322         struct drm_file *file;
323
324         struct {
325                 spinlock_t lock;
326                 struct list_head request_list;
327 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
328  * chosen to prevent the CPU getting more than a frame ahead of the GPU
329  * (when using lax throttling for the frontbuffer). We also use it to
330  * offer free GPU waitboosts for severely congested workloads.
331  */
332 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
333         } mm;
334         struct idr context_idr;
335
336         struct intel_rps_client {
337                 struct list_head link;
338                 unsigned boosts;
339         } rps;
340
341         struct intel_engine_cs *bsd_ring;
342 };
343
344 enum intel_dpll_id {
345         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
346         /* real shared dpll ids must be >= 0 */
347         DPLL_ID_PCH_PLL_A = 0,
348         DPLL_ID_PCH_PLL_B = 1,
349         /* hsw/bdw */
350         DPLL_ID_WRPLL1 = 0,
351         DPLL_ID_WRPLL2 = 1,
352         DPLL_ID_SPLL = 2,
353
354         /* skl */
355         DPLL_ID_SKL_DPLL1 = 0,
356         DPLL_ID_SKL_DPLL2 = 1,
357         DPLL_ID_SKL_DPLL3 = 2,
358 };
359 #define I915_NUM_PLLS 3
360
361 struct intel_dpll_hw_state {
362         /* i9xx, pch plls */
363         uint32_t dpll;
364         uint32_t dpll_md;
365         uint32_t fp0;
366         uint32_t fp1;
367
368         /* hsw, bdw */
369         uint32_t wrpll;
370         uint32_t spll;
371
372         /* skl */
373         /*
374          * DPLL_CTRL1 has 6 bits for each each this DPLL. We store those in
375          * lower part of ctrl1 and they get shifted into position when writing
376          * the register.  This allows us to easily compare the state to share
377          * the DPLL.
378          */
379         uint32_t ctrl1;
380         /* HDMI only, 0 when used for DP */
381         uint32_t cfgcr1, cfgcr2;
382
383         /* bxt */
384         uint32_t ebb0, ebb4, pll0, pll1, pll2, pll3, pll6, pll8, pll9, pll10,
385                  pcsdw12;
386 };
387
388 struct intel_shared_dpll_config {
389         unsigned crtc_mask; /* mask of CRTCs sharing this PLL */
390         struct intel_dpll_hw_state hw_state;
391 };
392
393 struct intel_shared_dpll {
394         struct intel_shared_dpll_config config;
395
396         int active; /* count of number of active CRTCs (i.e. DPMS on) */
397         bool on; /* is the PLL actually active? Disabled during modeset */
398         const char *name;
399         /* should match the index in the dev_priv->shared_dplls array */
400         enum intel_dpll_id id;
401         /* The mode_set hook is optional and should be used together with the
402          * intel_prepare_shared_dpll function. */
403         void (*mode_set)(struct drm_i915_private *dev_priv,
404                          struct intel_shared_dpll *pll);
405         void (*enable)(struct drm_i915_private *dev_priv,
406                        struct intel_shared_dpll *pll);
407         void (*disable)(struct drm_i915_private *dev_priv,
408                         struct intel_shared_dpll *pll);
409         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
410                              struct intel_shared_dpll *pll,
411                              struct intel_dpll_hw_state *hw_state);
412 };
413
414 #define SKL_DPLL0 0
415 #define SKL_DPLL1 1
416 #define SKL_DPLL2 2
417 #define SKL_DPLL3 3
418
419 /* Used by dp and fdi links */
420 struct intel_link_m_n {
421         uint32_t        tu;
422         uint32_t        gmch_m;
423         uint32_t        gmch_n;
424         uint32_t        link_m;
425         uint32_t        link_n;
426 };
427
428 void intel_link_compute_m_n(int bpp, int nlanes,
429                             int pixel_clock, int link_clock,
430                             struct intel_link_m_n *m_n);
431
432 /* Interface history:
433  *
434  * 1.1: Original.
435  * 1.2: Add Power Management
436  * 1.3: Add vblank support
437  * 1.4: Fix cmdbuffer path, add heap destroy
438  * 1.5: Add vblank pipe configuration
439  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
440  *      - Support vertical blank on secondary display pipe
441  */
442 #define DRIVER_MAJOR            1
443 #define DRIVER_MINOR            6
444 #define DRIVER_PATCHLEVEL       0
445
446 #define WATCH_LISTS     0
447
448 struct opregion_header;
449 struct opregion_acpi;
450 struct opregion_swsci;
451 struct opregion_asle;
452
453 struct intel_opregion {
454         struct opregion_header *header;
455         struct opregion_acpi *acpi;
456         struct opregion_swsci *swsci;
457         u32 swsci_gbda_sub_functions;
458         u32 swsci_sbcb_sub_functions;
459         struct opregion_asle *asle;
460         void *vbt;
461         u32 *lid_state;
462         struct work_struct asle_work;
463 };
464 #define OPREGION_SIZE            (8*1024)
465
466 struct intel_overlay;
467 struct intel_overlay_error_state;
468
469 #define I915_FENCE_REG_NONE -1
470 #define I915_MAX_NUM_FENCES 32
471 /* 32 fences + sign bit for FENCE_REG_NONE */
472 #define I915_MAX_NUM_FENCE_BITS 6
473
474 struct drm_i915_fence_reg {
475         struct list_head lru_list;
476         struct drm_i915_gem_object *obj;
477         int pin_count;
478 };
479
480 struct sdvo_device_mapping {
481         u8 initialized;
482         u8 dvo_port;
483         u8 slave_addr;
484         u8 dvo_wiring;
485         u8 i2c_pin;
486         u8 ddc_pin;
487 };
488
489 struct intel_display_error_state;
490
491 struct drm_i915_error_state {
492         struct kref ref;
493         struct timeval time;
494
495         char error_msg[128];
496         int iommu;
497         u32 reset_count;
498         u32 suspend_count;
499
500         /* Generic register state */
501         u32 eir;
502         u32 pgtbl_er;
503         u32 ier;
504         u32 gtier[4];
505         u32 ccid;
506         u32 derrmr;
507         u32 forcewake;
508         u32 error; /* gen6+ */
509         u32 err_int; /* gen7 */
510         u32 fault_data0; /* gen8, gen9 */
511         u32 fault_data1; /* gen8, gen9 */
512         u32 done_reg;
513         u32 gac_eco;
514         u32 gam_ecochk;
515         u32 gab_ctl;
516         u32 gfx_mode;
517         u32 extra_instdone[I915_NUM_INSTDONE_REG];
518         u64 fence[I915_MAX_NUM_FENCES];
519         struct intel_overlay_error_state *overlay;
520         struct intel_display_error_state *display;
521         struct drm_i915_error_object *semaphore_obj;
522
523         struct drm_i915_error_ring {
524                 bool valid;
525                 /* Software tracked state */
526                 bool waiting;
527                 int hangcheck_score;
528                 enum intel_ring_hangcheck_action hangcheck_action;
529                 int num_requests;
530
531                 /* our own tracking of ring head and tail */
532                 u32 cpu_ring_head;
533                 u32 cpu_ring_tail;
534
535                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
536
537                 /* Register state */
538                 u32 start;
539                 u32 tail;
540                 u32 head;
541                 u32 ctl;
542                 u32 hws;
543                 u32 ipeir;
544                 u32 ipehr;
545                 u32 instdone;
546                 u32 bbstate;
547                 u32 instpm;
548                 u32 instps;
549                 u32 seqno;
550                 u64 bbaddr;
551                 u64 acthd;
552                 u32 fault_reg;
553                 u64 faddr;
554                 u32 rc_psmi; /* sleep state */
555                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
556
557                 struct drm_i915_error_object {
558                         int page_count;
559                         u64 gtt_offset;
560                         u32 *pages[0];
561                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
562
563                 struct drm_i915_error_request {
564                         long jiffies;
565                         u32 seqno;
566                         u32 tail;
567                 } *requests;
568
569                 struct {
570                         u32 gfx_mode;
571                         union {
572                                 u64 pdp[4];
573                                 u32 pp_dir_base;
574                         };
575                 } vm_info;
576
577                 pid_t pid;
578                 char comm[TASK_COMM_LEN];
579         } ring[I915_NUM_RINGS];
580
581         struct drm_i915_error_buffer {
582                 u32 size;
583                 u32 name;
584                 u32 rseqno[I915_NUM_RINGS], wseqno;
585                 u64 gtt_offset;
586                 u32 read_domains;
587                 u32 write_domain;
588                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
589                 s32 pinned:2;
590                 u32 tiling:2;
591                 u32 dirty:1;
592                 u32 purgeable:1;
593                 u32 userptr:1;
594                 s32 ring:4;
595                 u32 cache_level:3;
596         } **active_bo, **pinned_bo;
597
598         u32 *active_bo_count, *pinned_bo_count;
599         u32 vm_count;
600 };
601
602 struct intel_connector;
603 struct intel_encoder;
604 struct intel_crtc_state;
605 struct intel_initial_plane_config;
606 struct intel_crtc;
607 struct intel_limit;
608 struct dpll;
609
610 struct drm_i915_display_funcs {
611         int (*get_display_clock_speed)(struct drm_device *dev);
612         int (*get_fifo_size)(struct drm_device *dev, int plane);
613         /**
614          * find_dpll() - Find the best values for the PLL
615          * @limit: limits for the PLL
616          * @crtc: current CRTC
617          * @target: target frequency in kHz
618          * @refclk: reference clock frequency in kHz
619          * @match_clock: if provided, @best_clock P divider must
620          *               match the P divider from @match_clock
621          *               used for LVDS downclocking
622          * @best_clock: best PLL values found
623          *
624          * Returns true on success, false on failure.
625          */
626         bool (*find_dpll)(const struct intel_limit *limit,
627                           struct intel_crtc_state *crtc_state,
628                           int target, int refclk,
629                           struct dpll *match_clock,
630                           struct dpll *best_clock);
631         int (*compute_pipe_wm)(struct intel_crtc *crtc,
632                                struct drm_atomic_state *state);
633         void (*update_wm)(struct drm_crtc *crtc);
634         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
635         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
636         /* Returns the active state of the crtc, and if the crtc is active,
637          * fills out the pipe-config with the hw state. */
638         bool (*get_pipe_config)(struct intel_crtc *,
639                                 struct intel_crtc_state *);
640         void (*get_initial_plane_config)(struct intel_crtc *,
641                                          struct intel_initial_plane_config *);
642         int (*crtc_compute_clock)(struct intel_crtc *crtc,
643                                   struct intel_crtc_state *crtc_state);
644         void (*crtc_enable)(struct drm_crtc *crtc);
645         void (*crtc_disable)(struct drm_crtc *crtc);
646         void (*audio_codec_enable)(struct drm_connector *connector,
647                                    struct intel_encoder *encoder,
648                                    const struct drm_display_mode *adjusted_mode);
649         void (*audio_codec_disable)(struct intel_encoder *encoder);
650         void (*fdi_link_train)(struct drm_crtc *crtc);
651         void (*init_clock_gating)(struct drm_device *dev);
652         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
653                           struct drm_framebuffer *fb,
654                           struct drm_i915_gem_object *obj,
655                           struct drm_i915_gem_request *req,
656                           uint32_t flags);
657         void (*update_primary_plane)(struct drm_crtc *crtc,
658                                      struct drm_framebuffer *fb,
659                                      int x, int y);
660         void (*hpd_irq_setup)(struct drm_device *dev);
661         /* clock updates for mode set */
662         /* cursor updates */
663         /* render clock increase/decrease */
664         /* display clock increase/decrease */
665         /* pll clock increase/decrease */
666 };
667
668 enum forcewake_domain_id {
669         FW_DOMAIN_ID_RENDER = 0,
670         FW_DOMAIN_ID_BLITTER,
671         FW_DOMAIN_ID_MEDIA,
672
673         FW_DOMAIN_ID_COUNT
674 };
675
676 enum forcewake_domains {
677         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
678         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
679         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
680         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
681                          FORCEWAKE_BLITTER |
682                          FORCEWAKE_MEDIA)
683 };
684
685 struct intel_uncore_funcs {
686         void (*force_wake_get)(struct drm_i915_private *dev_priv,
687                                                         enum forcewake_domains domains);
688         void (*force_wake_put)(struct drm_i915_private *dev_priv,
689                                                         enum forcewake_domains domains);
690
691         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
692         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
693         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
694         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
695
696         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
697                                 uint8_t val, bool trace);
698         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
699                                 uint16_t val, bool trace);
700         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
701                                 uint32_t val, bool trace);
702         void (*mmio_writeq)(struct drm_i915_private *dev_priv, i915_reg_t r,
703                                 uint64_t val, bool trace);
704 };
705
706 struct intel_uncore {
707         spinlock_t lock; /** lock is also taken in irq contexts. */
708
709         struct intel_uncore_funcs funcs;
710
711         unsigned fifo_count;
712         enum forcewake_domains fw_domains;
713
714         struct intel_uncore_forcewake_domain {
715                 struct drm_i915_private *i915;
716                 enum forcewake_domain_id id;
717                 unsigned wake_count;
718                 struct timer_list timer;
719                 i915_reg_t reg_set;
720                 u32 val_set;
721                 u32 val_clear;
722                 i915_reg_t reg_ack;
723                 i915_reg_t reg_post;
724                 u32 val_reset;
725         } fw_domain[FW_DOMAIN_ID_COUNT];
726 };
727
728 /* Iterate over initialised fw domains */
729 #define for_each_fw_domain_mask(domain__, mask__, dev_priv__, i__) \
730         for ((i__) = 0, (domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
731              (i__) < FW_DOMAIN_ID_COUNT; \
732              (i__)++, (domain__) = &(dev_priv__)->uncore.fw_domain[i__]) \
733                 if (((mask__) & (dev_priv__)->uncore.fw_domains) & (1 << (i__)))
734
735 #define for_each_fw_domain(domain__, dev_priv__, i__) \
736         for_each_fw_domain_mask(domain__, FORCEWAKE_ALL, dev_priv__, i__)
737
738 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
739 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
740 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
741
742 struct intel_csr {
743         struct work_struct work;
744         const char *fw_path;
745         uint32_t *dmc_payload;
746         uint32_t dmc_fw_size;
747         uint32_t version;
748         uint32_t mmio_count;
749         i915_reg_t mmioaddr[8];
750         uint32_t mmiodata[8];
751 };
752
753 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
754         func(is_mobile) sep \
755         func(is_i85x) sep \
756         func(is_i915g) sep \
757         func(is_i945gm) sep \
758         func(is_g33) sep \
759         func(need_gfx_hws) sep \
760         func(is_g4x) sep \
761         func(is_pineview) sep \
762         func(is_broadwater) sep \
763         func(is_crestline) sep \
764         func(is_ivybridge) sep \
765         func(is_valleyview) sep \
766         func(is_haswell) sep \
767         func(is_skylake) sep \
768         func(is_broxton) sep \
769         func(is_kabylake) sep \
770         func(is_preliminary) sep \
771         func(has_fbc) sep \
772         func(has_pipe_cxsr) sep \
773         func(has_hotplug) sep \
774         func(cursor_needs_physical) sep \
775         func(has_overlay) sep \
776         func(overlay_needs_physical) sep \
777         func(supports_tv) sep \
778         func(has_llc) sep \
779         func(has_ddi) sep \
780         func(has_fpga_dbg)
781
782 #define DEFINE_FLAG(name) u8 name:1
783 #define SEP_SEMICOLON ;
784
785 struct intel_device_info {
786         u32 display_mmio_offset;
787         u16 device_id;
788         u8 num_pipes:3;
789         u8 num_sprites[I915_MAX_PIPES];
790         u8 gen;
791         u8 ring_mask; /* Rings supported by the HW */
792         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
793         /* Register offsets for the various display pipes and transcoders */
794         int pipe_offsets[I915_MAX_TRANSCODERS];
795         int trans_offsets[I915_MAX_TRANSCODERS];
796         int palette_offsets[I915_MAX_PIPES];
797         int cursor_offsets[I915_MAX_PIPES];
798
799         /* Slice/subslice/EU info */
800         u8 slice_total;
801         u8 subslice_total;
802         u8 subslice_per_slice;
803         u8 eu_total;
804         u8 eu_per_subslice;
805         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
806         u8 subslice_7eu[3];
807         u8 has_slice_pg:1;
808         u8 has_subslice_pg:1;
809         u8 has_eu_pg:1;
810 };
811
812 #undef DEFINE_FLAG
813 #undef SEP_SEMICOLON
814
815 enum i915_cache_level {
816         I915_CACHE_NONE = 0,
817         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
818         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
819                               caches, eg sampler/render caches, and the
820                               large Last-Level-Cache. LLC is coherent with
821                               the CPU, but L3 is only visible to the GPU. */
822         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
823 };
824
825 struct i915_ctx_hang_stats {
826         /* This context had batch pending when hang was declared */
827         unsigned batch_pending;
828
829         /* This context had batch active when hang was declared */
830         unsigned batch_active;
831
832         /* Time when this context was last blamed for a GPU reset */
833         unsigned long guilty_ts;
834
835         /* If the contexts causes a second GPU hang within this time,
836          * it is permanently banned from submitting any more work.
837          */
838         unsigned long ban_period_seconds;
839
840         /* This context is banned to submit more work */
841         bool banned;
842 };
843
844 /* This must match up with the value previously used for execbuf2.rsvd1. */
845 #define DEFAULT_CONTEXT_HANDLE 0
846
847 #define CONTEXT_NO_ZEROMAP (1<<0)
848 /**
849  * struct intel_context - as the name implies, represents a context.
850  * @ref: reference count.
851  * @user_handle: userspace tracking identity for this context.
852  * @remap_slice: l3 row remapping information.
853  * @flags: context specific flags:
854  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
855  * @file_priv: filp associated with this context (NULL for global default
856  *             context).
857  * @hang_stats: information about the role of this context in possible GPU
858  *              hangs.
859  * @ppgtt: virtual memory space used by this context.
860  * @legacy_hw_ctx: render context backing object and whether it is correctly
861  *                initialized (legacy ring submission mechanism only).
862  * @link: link in the global list of contexts.
863  *
864  * Contexts are memory images used by the hardware to store copies of their
865  * internal state.
866  */
867 struct intel_context {
868         struct kref ref;
869         int user_handle;
870         uint8_t remap_slice;
871         struct drm_i915_private *i915;
872         int flags;
873         struct drm_i915_file_private *file_priv;
874         struct i915_ctx_hang_stats hang_stats;
875         struct i915_hw_ppgtt *ppgtt;
876
877         /* Legacy ring buffer submission */
878         struct {
879                 struct drm_i915_gem_object *rcs_state;
880                 bool initialized;
881         } legacy_hw_ctx;
882
883         /* Execlists */
884         struct {
885                 struct drm_i915_gem_object *state;
886                 struct intel_ringbuffer *ringbuf;
887                 int pin_count;
888         } engine[I915_NUM_RINGS];
889
890         struct list_head link;
891 };
892
893 enum fb_op_origin {
894         ORIGIN_GTT,
895         ORIGIN_CPU,
896         ORIGIN_CS,
897         ORIGIN_FLIP,
898         ORIGIN_DIRTYFB,
899 };
900
901 struct i915_fbc {
902         /* This is always the inner lock when overlapping with struct_mutex and
903          * it's the outer lock when overlapping with stolen_lock. */
904         struct mutex lock;
905         unsigned threshold;
906         unsigned int fb_id;
907         unsigned int possible_framebuffer_bits;
908         unsigned int busy_bits;
909         struct intel_crtc *crtc;
910         int y;
911
912         struct drm_mm_node compressed_fb;
913         struct drm_mm_node *compressed_llb;
914
915         bool false_color;
916
917         bool enabled;
918         bool active;
919
920         struct intel_fbc_work {
921                 bool scheduled;
922                 struct work_struct work;
923                 struct drm_framebuffer *fb;
924                 unsigned long enable_jiffies;
925         } work;
926
927         const char *no_fbc_reason;
928
929         bool (*is_active)(struct drm_i915_private *dev_priv);
930         void (*activate)(struct intel_crtc *crtc);
931         void (*deactivate)(struct drm_i915_private *dev_priv);
932 };
933
934 /**
935  * HIGH_RR is the highest eDP panel refresh rate read from EDID
936  * LOW_RR is the lowest eDP panel refresh rate found from EDID
937  * parsing for same resolution.
938  */
939 enum drrs_refresh_rate_type {
940         DRRS_HIGH_RR,
941         DRRS_LOW_RR,
942         DRRS_MAX_RR, /* RR count */
943 };
944
945 enum drrs_support_type {
946         DRRS_NOT_SUPPORTED = 0,
947         STATIC_DRRS_SUPPORT = 1,
948         SEAMLESS_DRRS_SUPPORT = 2
949 };
950
951 struct intel_dp;
952 struct i915_drrs {
953         struct mutex mutex;
954         struct delayed_work work;
955         struct intel_dp *dp;
956         unsigned busy_frontbuffer_bits;
957         enum drrs_refresh_rate_type refresh_rate_type;
958         enum drrs_support_type type;
959 };
960
961 struct i915_psr {
962         struct mutex lock;
963         bool sink_support;
964         bool source_ok;
965         struct intel_dp *enabled;
966         bool active;
967         struct delayed_work work;
968         unsigned busy_frontbuffer_bits;
969         bool psr2_support;
970         bool aux_frame_sync;
971 };
972
973 enum intel_pch {
974         PCH_NONE = 0,   /* No PCH present */
975         PCH_IBX,        /* Ibexpeak PCH */
976         PCH_CPT,        /* Cougarpoint PCH */
977         PCH_LPT,        /* Lynxpoint PCH */
978         PCH_SPT,        /* Sunrisepoint PCH */
979         PCH_NOP,
980 };
981
982 enum intel_sbi_destination {
983         SBI_ICLK,
984         SBI_MPHY,
985 };
986
987 #define QUIRK_PIPEA_FORCE (1<<0)
988 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
989 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
990 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
991 #define QUIRK_PIPEB_FORCE (1<<4)
992 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
993
994 struct intel_fbdev;
995 struct intel_fbc_work;
996
997 struct intel_gmbus {
998         struct i2c_adapter adapter;
999         u32 force_bit;
1000         u32 reg0;
1001         i915_reg_t gpio_reg;
1002         struct i2c_algo_bit_data bit_algo;
1003         struct drm_i915_private *dev_priv;
1004 };
1005
1006 struct i915_suspend_saved_registers {
1007         u32 saveDSPARB;
1008         u32 saveLVDS;
1009         u32 savePP_ON_DELAYS;
1010         u32 savePP_OFF_DELAYS;
1011         u32 savePP_ON;
1012         u32 savePP_OFF;
1013         u32 savePP_CONTROL;
1014         u32 savePP_DIVISOR;
1015         u32 saveFBC_CONTROL;
1016         u32 saveCACHE_MODE_0;
1017         u32 saveMI_ARB_STATE;
1018         u32 saveSWF0[16];
1019         u32 saveSWF1[16];
1020         u32 saveSWF3[3];
1021         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1022         u32 savePCH_PORT_HOTPLUG;
1023         u16 saveGCDGMBUS;
1024 };
1025
1026 struct vlv_s0ix_state {
1027         /* GAM */
1028         u32 wr_watermark;
1029         u32 gfx_prio_ctrl;
1030         u32 arb_mode;
1031         u32 gfx_pend_tlb0;
1032         u32 gfx_pend_tlb1;
1033         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1034         u32 media_max_req_count;
1035         u32 gfx_max_req_count;
1036         u32 render_hwsp;
1037         u32 ecochk;
1038         u32 bsd_hwsp;
1039         u32 blt_hwsp;
1040         u32 tlb_rd_addr;
1041
1042         /* MBC */
1043         u32 g3dctl;
1044         u32 gsckgctl;
1045         u32 mbctl;
1046
1047         /* GCP */
1048         u32 ucgctl1;
1049         u32 ucgctl3;
1050         u32 rcgctl1;
1051         u32 rcgctl2;
1052         u32 rstctl;
1053         u32 misccpctl;
1054
1055         /* GPM */
1056         u32 gfxpause;
1057         u32 rpdeuhwtc;
1058         u32 rpdeuc;
1059         u32 ecobus;
1060         u32 pwrdwnupctl;
1061         u32 rp_down_timeout;
1062         u32 rp_deucsw;
1063         u32 rcubmabdtmr;
1064         u32 rcedata;
1065         u32 spare2gh;
1066
1067         /* Display 1 CZ domain */
1068         u32 gt_imr;
1069         u32 gt_ier;
1070         u32 pm_imr;
1071         u32 pm_ier;
1072         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1073
1074         /* GT SA CZ domain */
1075         u32 tilectl;
1076         u32 gt_fifoctl;
1077         u32 gtlc_wake_ctrl;
1078         u32 gtlc_survive;
1079         u32 pmwgicz;
1080
1081         /* Display 2 CZ domain */
1082         u32 gu_ctl0;
1083         u32 gu_ctl1;
1084         u32 pcbr;
1085         u32 clock_gate_dis2;
1086 };
1087
1088 struct intel_rps_ei {
1089         u32 cz_clock;
1090         u32 render_c0;
1091         u32 media_c0;
1092 };
1093
1094 struct intel_gen6_power_mgmt {
1095         /*
1096          * work, interrupts_enabled and pm_iir are protected by
1097          * dev_priv->irq_lock
1098          */
1099         struct work_struct work;
1100         bool interrupts_enabled;
1101         u32 pm_iir;
1102
1103         /* Frequencies are stored in potentially platform dependent multiples.
1104          * In other words, *_freq needs to be multiplied by X to be interesting.
1105          * Soft limits are those which are used for the dynamic reclocking done
1106          * by the driver (raise frequencies under heavy loads, and lower for
1107          * lighter loads). Hard limits are those imposed by the hardware.
1108          *
1109          * A distinction is made for overclocking, which is never enabled by
1110          * default, and is considered to be above the hard limit if it's
1111          * possible at all.
1112          */
1113         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1114         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1115         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1116         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1117         u8 min_freq;            /* AKA RPn. Minimum frequency */
1118         u8 idle_freq;           /* Frequency to request when we are idle */
1119         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1120         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1121         u8 rp0_freq;            /* Non-overclocked max frequency. */
1122
1123         u8 up_threshold; /* Current %busy required to uplock */
1124         u8 down_threshold; /* Current %busy required to downclock */
1125
1126         int last_adj;
1127         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1128
1129         spinlock_t client_lock;
1130         struct list_head clients;
1131         bool client_boost;
1132
1133         bool enabled;
1134         struct delayed_work delayed_resume_work;
1135         unsigned boosts;
1136
1137         struct intel_rps_client semaphores, mmioflips;
1138
1139         /* manual wa residency calculations */
1140         struct intel_rps_ei up_ei, down_ei;
1141
1142         /*
1143          * Protects RPS/RC6 register access and PCU communication.
1144          * Must be taken after struct_mutex if nested. Note that
1145          * this lock may be held for long periods of time when
1146          * talking to hw - so only take it when talking to hw!
1147          */
1148         struct mutex hw_lock;
1149 };
1150
1151 /* defined intel_pm.c */
1152 extern spinlock_t mchdev_lock;
1153
1154 struct intel_ilk_power_mgmt {
1155         u8 cur_delay;
1156         u8 min_delay;
1157         u8 max_delay;
1158         u8 fmax;
1159         u8 fstart;
1160
1161         u64 last_count1;
1162         unsigned long last_time1;
1163         unsigned long chipset_power;
1164         u64 last_count2;
1165         u64 last_time2;
1166         unsigned long gfx_power;
1167         u8 corr;
1168
1169         int c_m;
1170         int r_t;
1171 };
1172
1173 struct drm_i915_private;
1174 struct i915_power_well;
1175
1176 struct i915_power_well_ops {
1177         /*
1178          * Synchronize the well's hw state to match the current sw state, for
1179          * example enable/disable it based on the current refcount. Called
1180          * during driver init and resume time, possibly after first calling
1181          * the enable/disable handlers.
1182          */
1183         void (*sync_hw)(struct drm_i915_private *dev_priv,
1184                         struct i915_power_well *power_well);
1185         /*
1186          * Enable the well and resources that depend on it (for example
1187          * interrupts located on the well). Called after the 0->1 refcount
1188          * transition.
1189          */
1190         void (*enable)(struct drm_i915_private *dev_priv,
1191                        struct i915_power_well *power_well);
1192         /*
1193          * Disable the well and resources that depend on it. Called after
1194          * the 1->0 refcount transition.
1195          */
1196         void (*disable)(struct drm_i915_private *dev_priv,
1197                         struct i915_power_well *power_well);
1198         /* Returns the hw enabled state. */
1199         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1200                            struct i915_power_well *power_well);
1201 };
1202
1203 /* Power well structure for haswell */
1204 struct i915_power_well {
1205         const char *name;
1206         bool always_on;
1207         /* power well enable/disable usage count */
1208         int count;
1209         /* cached hw enabled state */
1210         bool hw_enabled;
1211         unsigned long domains;
1212         unsigned long data;
1213         const struct i915_power_well_ops *ops;
1214 };
1215
1216 struct i915_power_domains {
1217         /*
1218          * Power wells needed for initialization at driver init and suspend
1219          * time are on. They are kept on until after the first modeset.
1220          */
1221         bool init_power_on;
1222         bool initializing;
1223         int power_well_count;
1224
1225         struct mutex lock;
1226         int domain_use_count[POWER_DOMAIN_NUM];
1227         struct i915_power_well *power_wells;
1228 };
1229
1230 #define MAX_L3_SLICES 2
1231 struct intel_l3_parity {
1232         u32 *remap_info[MAX_L3_SLICES];
1233         struct work_struct error_work;
1234         int which_slice;
1235 };
1236
1237 struct i915_gem_mm {
1238         /** Memory allocator for GTT stolen memory */
1239         struct drm_mm stolen;
1240         /** Protects the usage of the GTT stolen memory allocator. This is
1241          * always the inner lock when overlapping with struct_mutex. */
1242         struct mutex stolen_lock;
1243
1244         /** List of all objects in gtt_space. Used to restore gtt
1245          * mappings on resume */
1246         struct list_head bound_list;
1247         /**
1248          * List of objects which are not bound to the GTT (thus
1249          * are idle and not used by the GPU) but still have
1250          * (presumably uncached) pages still attached.
1251          */
1252         struct list_head unbound_list;
1253
1254         /** Usable portion of the GTT for GEM */
1255         unsigned long stolen_base; /* limited to low memory (32-bit) */
1256
1257         /** PPGTT used for aliasing the PPGTT with the GTT */
1258         struct i915_hw_ppgtt *aliasing_ppgtt;
1259
1260         struct notifier_block oom_notifier;
1261         struct shrinker shrinker;
1262         bool shrinker_no_lock_stealing;
1263
1264         /** LRU list of objects with fence regs on them. */
1265         struct list_head fence_list;
1266
1267         /**
1268          * We leave the user IRQ off as much as possible,
1269          * but this means that requests will finish and never
1270          * be retired once the system goes idle. Set a timer to
1271          * fire periodically while the ring is running. When it
1272          * fires, go retire requests.
1273          */
1274         struct delayed_work retire_work;
1275
1276         /**
1277          * When we detect an idle GPU, we want to turn on
1278          * powersaving features. So once we see that there
1279          * are no more requests outstanding and no more
1280          * arrive within a small period of time, we fire
1281          * off the idle_work.
1282          */
1283         struct delayed_work idle_work;
1284
1285         /**
1286          * Are we in a non-interruptible section of code like
1287          * modesetting?
1288          */
1289         bool interruptible;
1290
1291         /**
1292          * Is the GPU currently considered idle, or busy executing userspace
1293          * requests?  Whilst idle, we attempt to power down the hardware and
1294          * display clocks. In order to reduce the effect on performance, there
1295          * is a slight delay before we do so.
1296          */
1297         bool busy;
1298
1299         /* the indicator for dispatch video commands on two BSD rings */
1300         int bsd_ring_dispatch_index;
1301
1302         /** Bit 6 swizzling required for X tiling */
1303         uint32_t bit_6_swizzle_x;
1304         /** Bit 6 swizzling required for Y tiling */
1305         uint32_t bit_6_swizzle_y;
1306
1307         /* accounting, useful for userland debugging */
1308         spinlock_t object_stat_lock;
1309         size_t object_memory;
1310         u32 object_count;
1311 };
1312
1313 struct drm_i915_error_state_buf {
1314         struct drm_i915_private *i915;
1315         unsigned bytes;
1316         unsigned size;
1317         int err;
1318         u8 *buf;
1319         loff_t start;
1320         loff_t pos;
1321 };
1322
1323 struct i915_error_state_file_priv {
1324         struct drm_device *dev;
1325         struct drm_i915_error_state *error;
1326 };
1327
1328 struct i915_gpu_error {
1329         /* For hangcheck timer */
1330 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1331 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1332         /* Hang gpu twice in this window and your context gets banned */
1333 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1334
1335         struct workqueue_struct *hangcheck_wq;
1336         struct delayed_work hangcheck_work;
1337
1338         /* For reset and error_state handling. */
1339         spinlock_t lock;
1340         /* Protected by the above dev->gpu_error.lock. */
1341         struct drm_i915_error_state *first_error;
1342
1343         unsigned long missed_irq_rings;
1344
1345         /**
1346          * State variable controlling the reset flow and count
1347          *
1348          * This is a counter which gets incremented when reset is triggered,
1349          * and again when reset has been handled. So odd values (lowest bit set)
1350          * means that reset is in progress and even values that
1351          * (reset_counter >> 1):th reset was successfully completed.
1352          *
1353          * If reset is not completed succesfully, the I915_WEDGE bit is
1354          * set meaning that hardware is terminally sour and there is no
1355          * recovery. All waiters on the reset_queue will be woken when
1356          * that happens.
1357          *
1358          * This counter is used by the wait_seqno code to notice that reset
1359          * event happened and it needs to restart the entire ioctl (since most
1360          * likely the seqno it waited for won't ever signal anytime soon).
1361          *
1362          * This is important for lock-free wait paths, where no contended lock
1363          * naturally enforces the correct ordering between the bail-out of the
1364          * waiter and the gpu reset work code.
1365          */
1366         atomic_t reset_counter;
1367
1368 #define I915_RESET_IN_PROGRESS_FLAG     1
1369 #define I915_WEDGED                     (1 << 31)
1370
1371         /**
1372          * Waitqueue to signal when the reset has completed. Used by clients
1373          * that wait for dev_priv->mm.wedged to settle.
1374          */
1375         wait_queue_head_t reset_queue;
1376
1377         /* Userspace knobs for gpu hang simulation;
1378          * combines both a ring mask, and extra flags
1379          */
1380         u32 stop_rings;
1381 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1382 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1383
1384         /* For missed irq/seqno simulation. */
1385         unsigned int test_irq_rings;
1386
1387         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1388         bool reload_in_reset;
1389 };
1390
1391 enum modeset_restore {
1392         MODESET_ON_LID_OPEN,
1393         MODESET_DONE,
1394         MODESET_SUSPENDED,
1395 };
1396
1397 #define DP_AUX_A 0x40
1398 #define DP_AUX_B 0x10
1399 #define DP_AUX_C 0x20
1400 #define DP_AUX_D 0x30
1401
1402 #define DDC_PIN_B  0x05
1403 #define DDC_PIN_C  0x04
1404 #define DDC_PIN_D  0x06
1405
1406 struct ddi_vbt_port_info {
1407         /*
1408          * This is an index in the HDMI/DVI DDI buffer translation table.
1409          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1410          * populate this field.
1411          */
1412 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1413         uint8_t hdmi_level_shift;
1414
1415         uint8_t supports_dvi:1;
1416         uint8_t supports_hdmi:1;
1417         uint8_t supports_dp:1;
1418
1419         uint8_t alternate_aux_channel;
1420         uint8_t alternate_ddc_pin;
1421
1422         uint8_t dp_boost_level;
1423         uint8_t hdmi_boost_level;
1424 };
1425
1426 enum psr_lines_to_wait {
1427         PSR_0_LINES_TO_WAIT = 0,
1428         PSR_1_LINE_TO_WAIT,
1429         PSR_4_LINES_TO_WAIT,
1430         PSR_8_LINES_TO_WAIT
1431 };
1432
1433 struct intel_vbt_data {
1434         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1435         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1436
1437         /* Feature bits */
1438         unsigned int int_tv_support:1;
1439         unsigned int lvds_dither:1;
1440         unsigned int lvds_vbt:1;
1441         unsigned int int_crt_support:1;
1442         unsigned int lvds_use_ssc:1;
1443         unsigned int display_clock_mode:1;
1444         unsigned int fdi_rx_polarity_inverted:1;
1445         unsigned int has_mipi:1;
1446         int lvds_ssc_freq;
1447         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1448
1449         enum drrs_support_type drrs_type;
1450
1451         /* eDP */
1452         int edp_rate;
1453         int edp_lanes;
1454         int edp_preemphasis;
1455         int edp_vswing;
1456         bool edp_initialized;
1457         bool edp_support;
1458         int edp_bpp;
1459         struct edp_power_seq edp_pps;
1460
1461         struct {
1462                 bool full_link;
1463                 bool require_aux_wakeup;
1464                 int idle_frames;
1465                 enum psr_lines_to_wait lines_to_wait;
1466                 int tp1_wakeup_time;
1467                 int tp2_tp3_wakeup_time;
1468         } psr;
1469
1470         struct {
1471                 u16 pwm_freq_hz;
1472                 bool present;
1473                 bool active_low_pwm;
1474                 u8 min_brightness;      /* min_brightness/255 of max */
1475         } backlight;
1476
1477         /* MIPI DSI */
1478         struct {
1479                 u16 port;
1480                 u16 panel_id;
1481                 struct mipi_config *config;
1482                 struct mipi_pps_data *pps;
1483                 u8 seq_version;
1484                 u32 size;
1485                 u8 *data;
1486                 u8 *sequence[MIPI_SEQ_MAX];
1487         } dsi;
1488
1489         int crt_ddc_pin;
1490
1491         int child_dev_num;
1492         union child_device_config *child_dev;
1493
1494         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1495 };
1496
1497 enum intel_ddb_partitioning {
1498         INTEL_DDB_PART_1_2,
1499         INTEL_DDB_PART_5_6, /* IVB+ */
1500 };
1501
1502 struct intel_wm_level {
1503         bool enable;
1504         uint32_t pri_val;
1505         uint32_t spr_val;
1506         uint32_t cur_val;
1507         uint32_t fbc_val;
1508 };
1509
1510 struct ilk_wm_values {
1511         uint32_t wm_pipe[3];
1512         uint32_t wm_lp[3];
1513         uint32_t wm_lp_spr[3];
1514         uint32_t wm_linetime[3];
1515         bool enable_fbc_wm;
1516         enum intel_ddb_partitioning partitioning;
1517 };
1518
1519 struct vlv_pipe_wm {
1520         uint16_t primary;
1521         uint16_t sprite[2];
1522         uint8_t cursor;
1523 };
1524
1525 struct vlv_sr_wm {
1526         uint16_t plane;
1527         uint8_t cursor;
1528 };
1529
1530 struct vlv_wm_values {
1531         struct vlv_pipe_wm pipe[3];
1532         struct vlv_sr_wm sr;
1533         struct {
1534                 uint8_t cursor;
1535                 uint8_t sprite[2];
1536                 uint8_t primary;
1537         } ddl[3];
1538         uint8_t level;
1539         bool cxsr;
1540 };
1541
1542 struct skl_ddb_entry {
1543         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1544 };
1545
1546 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1547 {
1548         return entry->end - entry->start;
1549 }
1550
1551 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1552                                        const struct skl_ddb_entry *e2)
1553 {
1554         if (e1->start == e2->start && e1->end == e2->end)
1555                 return true;
1556
1557         return false;
1558 }
1559
1560 struct skl_ddb_allocation {
1561         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1562         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1563         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1564 };
1565
1566 struct skl_wm_values {
1567         bool dirty[I915_MAX_PIPES];
1568         struct skl_ddb_allocation ddb;
1569         uint32_t wm_linetime[I915_MAX_PIPES];
1570         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1571         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1572 };
1573
1574 struct skl_wm_level {
1575         bool plane_en[I915_MAX_PLANES];
1576         uint16_t plane_res_b[I915_MAX_PLANES];
1577         uint8_t plane_res_l[I915_MAX_PLANES];
1578 };
1579
1580 /*
1581  * This struct helps tracking the state needed for runtime PM, which puts the
1582  * device in PCI D3 state. Notice that when this happens, nothing on the
1583  * graphics device works, even register access, so we don't get interrupts nor
1584  * anything else.
1585  *
1586  * Every piece of our code that needs to actually touch the hardware needs to
1587  * either call intel_runtime_pm_get or call intel_display_power_get with the
1588  * appropriate power domain.
1589  *
1590  * Our driver uses the autosuspend delay feature, which means we'll only really
1591  * suspend if we stay with zero refcount for a certain amount of time. The
1592  * default value is currently very conservative (see intel_runtime_pm_enable), but
1593  * it can be changed with the standard runtime PM files from sysfs.
1594  *
1595  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1596  * goes back to false exactly before we reenable the IRQs. We use this variable
1597  * to check if someone is trying to enable/disable IRQs while they're supposed
1598  * to be disabled. This shouldn't happen and we'll print some error messages in
1599  * case it happens.
1600  *
1601  * For more, read the Documentation/power/runtime_pm.txt.
1602  */
1603 struct i915_runtime_pm {
1604         bool suspended;
1605         bool irqs_enabled;
1606 };
1607
1608 enum intel_pipe_crc_source {
1609         INTEL_PIPE_CRC_SOURCE_NONE,
1610         INTEL_PIPE_CRC_SOURCE_PLANE1,
1611         INTEL_PIPE_CRC_SOURCE_PLANE2,
1612         INTEL_PIPE_CRC_SOURCE_PF,
1613         INTEL_PIPE_CRC_SOURCE_PIPE,
1614         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1615         INTEL_PIPE_CRC_SOURCE_TV,
1616         INTEL_PIPE_CRC_SOURCE_DP_B,
1617         INTEL_PIPE_CRC_SOURCE_DP_C,
1618         INTEL_PIPE_CRC_SOURCE_DP_D,
1619         INTEL_PIPE_CRC_SOURCE_AUTO,
1620         INTEL_PIPE_CRC_SOURCE_MAX,
1621 };
1622
1623 struct intel_pipe_crc_entry {
1624         uint32_t frame;
1625         uint32_t crc[5];
1626 };
1627
1628 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1629 struct intel_pipe_crc {
1630         spinlock_t lock;
1631         bool opened;            /* exclusive access to the result file */
1632         struct intel_pipe_crc_entry *entries;
1633         enum intel_pipe_crc_source source;
1634         int head, tail;
1635         wait_queue_head_t wq;
1636 };
1637
1638 struct i915_frontbuffer_tracking {
1639         struct mutex lock;
1640
1641         /*
1642          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1643          * scheduled flips.
1644          */
1645         unsigned busy_bits;
1646         unsigned flip_bits;
1647 };
1648
1649 struct i915_wa_reg {
1650         i915_reg_t addr;
1651         u32 value;
1652         /* bitmask representing WA bits */
1653         u32 mask;
1654 };
1655
1656 #define I915_MAX_WA_REGS 16
1657
1658 struct i915_workarounds {
1659         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1660         u32 count;
1661 };
1662
1663 struct i915_virtual_gpu {
1664         bool active;
1665 };
1666
1667 struct i915_execbuffer_params {
1668         struct drm_device               *dev;
1669         struct drm_file                 *file;
1670         uint32_t                        dispatch_flags;
1671         uint32_t                        args_batch_start_offset;
1672         uint64_t                        batch_obj_vm_offset;
1673         struct intel_engine_cs          *ring;
1674         struct drm_i915_gem_object      *batch_obj;
1675         struct intel_context            *ctx;
1676         struct drm_i915_gem_request     *request;
1677 };
1678
1679 /* used in computing the new watermarks state */
1680 struct intel_wm_config {
1681         unsigned int num_pipes_active;
1682         bool sprites_enabled;
1683         bool sprites_scaled;
1684 };
1685
1686 struct drm_i915_private {
1687         struct drm_device *dev;
1688         struct kmem_cache *objects;
1689         struct kmem_cache *vmas;
1690         struct kmem_cache *requests;
1691
1692         const struct intel_device_info info;
1693
1694         int relative_constants_mode;
1695
1696         void __iomem *regs;
1697
1698         struct intel_uncore uncore;
1699
1700         struct i915_virtual_gpu vgpu;
1701
1702         struct intel_guc guc;
1703
1704         struct intel_csr csr;
1705
1706         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1707
1708         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1709          * controller on different i2c buses. */
1710         struct mutex gmbus_mutex;
1711
1712         /**
1713          * Base address of the gmbus and gpio block.
1714          */
1715         uint32_t gpio_mmio_base;
1716
1717         /* MMIO base address for MIPI regs */
1718         uint32_t mipi_mmio_base;
1719
1720         uint32_t psr_mmio_base;
1721
1722         wait_queue_head_t gmbus_wait_queue;
1723
1724         struct pci_dev *bridge_dev;
1725         struct intel_engine_cs ring[I915_NUM_RINGS];
1726         struct drm_i915_gem_object *semaphore_obj;
1727         uint32_t last_seqno, next_seqno;
1728
1729         struct drm_dma_handle *status_page_dmah;
1730         struct resource mch_res;
1731
1732         /* protects the irq masks */
1733         spinlock_t irq_lock;
1734
1735         /* protects the mmio flip data */
1736         spinlock_t mmio_flip_lock;
1737
1738         bool display_irqs_enabled;
1739
1740         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1741         struct pm_qos_request pm_qos;
1742
1743         /* Sideband mailbox protection */
1744         struct mutex sb_lock;
1745
1746         /** Cached value of IMR to avoid reads in updating the bitfield */
1747         union {
1748                 u32 irq_mask;
1749                 u32 de_irq_mask[I915_MAX_PIPES];
1750         };
1751         u32 gt_irq_mask;
1752         u32 pm_irq_mask;
1753         u32 pm_rps_events;
1754         u32 pipestat_irq_mask[I915_MAX_PIPES];
1755
1756         struct i915_hotplug hotplug;
1757         struct i915_fbc fbc;
1758         struct i915_drrs drrs;
1759         struct intel_opregion opregion;
1760         struct intel_vbt_data vbt;
1761
1762         bool preserve_bios_swizzle;
1763
1764         /* overlay */
1765         struct intel_overlay *overlay;
1766
1767         /* backlight registers and fields in struct intel_panel */
1768         struct mutex backlight_lock;
1769
1770         /* LVDS info */
1771         bool no_aux_handshake;
1772
1773         /* protects panel power sequencer state */
1774         struct mutex pps_mutex;
1775
1776         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1777         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1778
1779         unsigned int fsb_freq, mem_freq, is_ddr3;
1780         unsigned int skl_boot_cdclk;
1781         unsigned int cdclk_freq, max_cdclk_freq;
1782         unsigned int max_dotclk_freq;
1783         unsigned int hpll_freq;
1784         unsigned int czclk_freq;
1785
1786         /**
1787          * wq - Driver workqueue for GEM.
1788          *
1789          * NOTE: Work items scheduled here are not allowed to grab any modeset
1790          * locks, for otherwise the flushing done in the pageflip code will
1791          * result in deadlocks.
1792          */
1793         struct workqueue_struct *wq;
1794
1795         /* Display functions */
1796         struct drm_i915_display_funcs display;
1797
1798         /* PCH chipset type */
1799         enum intel_pch pch_type;
1800         unsigned short pch_id;
1801
1802         unsigned long quirks;
1803
1804         enum modeset_restore modeset_restore;
1805         struct mutex modeset_restore_lock;
1806
1807         struct list_head vm_list; /* Global list of all address spaces */
1808         struct i915_gtt gtt; /* VM representing the global address space */
1809
1810         struct i915_gem_mm mm;
1811         DECLARE_HASHTABLE(mm_structs, 7);
1812         struct mutex mm_lock;
1813
1814         /* Kernel Modesetting */
1815
1816         struct sdvo_device_mapping sdvo_mappings[2];
1817
1818         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1819         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1820         wait_queue_head_t pending_flip_queue;
1821
1822 #ifdef CONFIG_DEBUG_FS
1823         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1824 #endif
1825
1826         int num_shared_dpll;
1827         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1828         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1829
1830         struct i915_workarounds workarounds;
1831
1832         /* Reclocking support */
1833         bool render_reclock_avail;
1834
1835         struct i915_frontbuffer_tracking fb_tracking;
1836
1837         u16 orig_clock;
1838
1839         bool mchbar_need_disable;
1840
1841         struct intel_l3_parity l3_parity;
1842
1843         /* Cannot be determined by PCIID. You must always read a register. */
1844         size_t ellc_size;
1845
1846         /* gen6+ rps state */
1847         struct intel_gen6_power_mgmt rps;
1848
1849         /* ilk-only ips/rps state. Everything in here is protected by the global
1850          * mchdev_lock in intel_pm.c */
1851         struct intel_ilk_power_mgmt ips;
1852
1853         struct i915_power_domains power_domains;
1854
1855         struct i915_psr psr;
1856
1857         struct i915_gpu_error gpu_error;
1858
1859         struct drm_i915_gem_object *vlv_pctx;
1860
1861 #ifdef CONFIG_DRM_FBDEV_EMULATION
1862         /* list of fbdev register on this device */
1863         struct intel_fbdev *fbdev;
1864         struct work_struct fbdev_suspend_work;
1865 #endif
1866
1867         struct drm_property *broadcast_rgb_property;
1868         struct drm_property *force_audio_property;
1869
1870         /* hda/i915 audio component */
1871         struct i915_audio_component *audio_component;
1872         bool audio_component_registered;
1873         /**
1874          * av_mutex - mutex for audio/video sync
1875          *
1876          */
1877         struct mutex av_mutex;
1878
1879         uint32_t hw_context_size;
1880         struct list_head context_list;
1881
1882         u32 fdi_rx_config;
1883
1884         u32 chv_phy_control;
1885
1886         u32 suspend_count;
1887         bool suspended_to_idle;
1888         struct i915_suspend_saved_registers regfile;
1889         struct vlv_s0ix_state vlv_s0ix_state;
1890
1891         struct {
1892                 /*
1893                  * Raw watermark latency values:
1894                  * in 0.1us units for WM0,
1895                  * in 0.5us units for WM1+.
1896                  */
1897                 /* primary */
1898                 uint16_t pri_latency[5];
1899                 /* sprite */
1900                 uint16_t spr_latency[5];
1901                 /* cursor */
1902                 uint16_t cur_latency[5];
1903                 /*
1904                  * Raw watermark memory latency values
1905                  * for SKL for all 8 levels
1906                  * in 1us units.
1907                  */
1908                 uint16_t skl_latency[8];
1909
1910                 /* Committed wm config */
1911                 struct intel_wm_config config;
1912
1913                 /*
1914                  * The skl_wm_values structure is a bit too big for stack
1915                  * allocation, so we keep the staging struct where we store
1916                  * intermediate results here instead.
1917                  */
1918                 struct skl_wm_values skl_results;
1919
1920                 /* current hardware state */
1921                 union {
1922                         struct ilk_wm_values hw;
1923                         struct skl_wm_values skl_hw;
1924                         struct vlv_wm_values vlv;
1925                 };
1926
1927                 uint8_t max_level;
1928         } wm;
1929
1930         struct i915_runtime_pm pm;
1931
1932         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1933         struct {
1934                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
1935                                       struct drm_i915_gem_execbuffer2 *args,
1936                                       struct list_head *vmas);
1937                 int (*init_rings)(struct drm_device *dev);
1938                 void (*cleanup_ring)(struct intel_engine_cs *ring);
1939                 void (*stop_ring)(struct intel_engine_cs *ring);
1940         } gt;
1941
1942         bool edp_low_vswing;
1943
1944         /* perform PHY state sanity checks? */
1945         bool chv_phy_assert[2];
1946
1947         /*
1948          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1949          * will be rejected. Instead look for a better place.
1950          */
1951 };
1952
1953 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1954 {
1955         return dev->dev_private;
1956 }
1957
1958 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
1959 {
1960         return to_i915(dev_get_drvdata(dev));
1961 }
1962
1963 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
1964 {
1965         return container_of(guc, struct drm_i915_private, guc);
1966 }
1967
1968 /* Iterate over initialised rings */
1969 #define for_each_ring(ring__, dev_priv__, i__) \
1970         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1971                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1972
1973 enum hdmi_force_audio {
1974         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1975         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1976         HDMI_AUDIO_AUTO,                /* trust EDID */
1977         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1978 };
1979
1980 #define I915_GTT_OFFSET_NONE ((u32)-1)
1981
1982 struct drm_i915_gem_object_ops {
1983         /* Interface between the GEM object and its backing storage.
1984          * get_pages() is called once prior to the use of the associated set
1985          * of pages before to binding them into the GTT, and put_pages() is
1986          * called after we no longer need them. As we expect there to be
1987          * associated cost with migrating pages between the backing storage
1988          * and making them available for the GPU (e.g. clflush), we may hold
1989          * onto the pages after they are no longer referenced by the GPU
1990          * in case they may be used again shortly (for example migrating the
1991          * pages to a different memory domain within the GTT). put_pages()
1992          * will therefore most likely be called when the object itself is
1993          * being released or under memory pressure (where we attempt to
1994          * reap pages for the shrinker).
1995          */
1996         int (*get_pages)(struct drm_i915_gem_object *);
1997         void (*put_pages)(struct drm_i915_gem_object *);
1998         int (*dmabuf_export)(struct drm_i915_gem_object *);
1999         void (*release)(struct drm_i915_gem_object *);
2000 };
2001
2002 /*
2003  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2004  * considered to be the frontbuffer for the given plane interface-wise. This
2005  * doesn't mean that the hw necessarily already scans it out, but that any
2006  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2007  *
2008  * We have one bit per pipe and per scanout plane type.
2009  */
2010 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2011 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2012 #define INTEL_FRONTBUFFER_BITS \
2013         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2014 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2015         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2016 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2017         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2018 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2019         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2020 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2021         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2022 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2023         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2024
2025 struct drm_i915_gem_object {
2026         struct drm_gem_object base;
2027
2028         const struct drm_i915_gem_object_ops *ops;
2029
2030         /** List of VMAs backed by this object */
2031         struct list_head vma_list;
2032
2033         /** Stolen memory for this object, instead of being backed by shmem. */
2034         struct drm_mm_node *stolen;
2035         struct list_head global_list;
2036
2037         struct list_head ring_list[I915_NUM_RINGS];
2038         /** Used in execbuf to temporarily hold a ref */
2039         struct list_head obj_exec_link;
2040
2041         struct list_head batch_pool_link;
2042
2043         /**
2044          * This is set if the object is on the active lists (has pending
2045          * rendering and so a non-zero seqno), and is not set if it i s on
2046          * inactive (ready to be unbound) list.
2047          */
2048         unsigned int active:I915_NUM_RINGS;
2049
2050         /**
2051          * This is set if the object has been written to since last bound
2052          * to the GTT
2053          */
2054         unsigned int dirty:1;
2055
2056         /**
2057          * Fence register bits (if any) for this object.  Will be set
2058          * as needed when mapped into the GTT.
2059          * Protected by dev->struct_mutex.
2060          */
2061         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2062
2063         /**
2064          * Advice: are the backing pages purgeable?
2065          */
2066         unsigned int madv:2;
2067
2068         /**
2069          * Current tiling mode for the object.
2070          */
2071         unsigned int tiling_mode:2;
2072         /**
2073          * Whether the tiling parameters for the currently associated fence
2074          * register have changed. Note that for the purposes of tracking
2075          * tiling changes we also treat the unfenced register, the register
2076          * slot that the object occupies whilst it executes a fenced
2077          * command (such as BLT on gen2/3), as a "fence".
2078          */
2079         unsigned int fence_dirty:1;
2080
2081         /**
2082          * Is the object at the current location in the gtt mappable and
2083          * fenceable? Used to avoid costly recalculations.
2084          */
2085         unsigned int map_and_fenceable:1;
2086
2087         /**
2088          * Whether the current gtt mapping needs to be mappable (and isn't just
2089          * mappable by accident). Track pin and fault separate for a more
2090          * accurate mappable working set.
2091          */
2092         unsigned int fault_mappable:1;
2093
2094         /*
2095          * Is the object to be mapped as read-only to the GPU
2096          * Only honoured if hardware has relevant pte bit
2097          */
2098         unsigned long gt_ro:1;
2099         unsigned int cache_level:3;
2100         unsigned int cache_dirty:1;
2101
2102         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2103
2104         unsigned int pin_display;
2105
2106         struct sg_table *pages;
2107         int pages_pin_count;
2108         struct get_page {
2109                 struct scatterlist *sg;
2110                 int last;
2111         } get_page;
2112
2113         /* prime dma-buf support */
2114         void *dma_buf_vmapping;
2115         int vmapping_count;
2116
2117         /** Breadcrumb of last rendering to the buffer.
2118          * There can only be one writer, but we allow for multiple readers.
2119          * If there is a writer that necessarily implies that all other
2120          * read requests are complete - but we may only be lazily clearing
2121          * the read requests. A read request is naturally the most recent
2122          * request on a ring, so we may have two different write and read
2123          * requests on one ring where the write request is older than the
2124          * read request. This allows for the CPU to read from an active
2125          * buffer by only waiting for the write to complete.
2126          * */
2127         struct drm_i915_gem_request *last_read_req[I915_NUM_RINGS];
2128         struct drm_i915_gem_request *last_write_req;
2129         /** Breadcrumb of last fenced GPU access to the buffer. */
2130         struct drm_i915_gem_request *last_fenced_req;
2131
2132         /** Current tiling stride for the object, if it's tiled. */
2133         uint32_t stride;
2134
2135         /** References from framebuffers, locks out tiling changes. */
2136         unsigned long framebuffer_references;
2137
2138         /** Record of address bit 17 of each page at last unbind. */
2139         unsigned long *bit_17;
2140
2141         union {
2142                 /** for phy allocated objects */
2143                 struct drm_dma_handle *phys_handle;
2144
2145                 struct i915_gem_userptr {
2146                         uintptr_t ptr;
2147                         unsigned read_only :1;
2148                         unsigned workers :4;
2149 #define I915_GEM_USERPTR_MAX_WORKERS 15
2150
2151                         struct i915_mm_struct *mm;
2152                         struct i915_mmu_object *mmu_object;
2153                         struct work_struct *work;
2154                 } userptr;
2155         };
2156 };
2157 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2158
2159 void i915_gem_track_fb(struct drm_i915_gem_object *old,
2160                        struct drm_i915_gem_object *new,
2161                        unsigned frontbuffer_bits);
2162
2163 /**
2164  * Request queue structure.
2165  *
2166  * The request queue allows us to note sequence numbers that have been emitted
2167  * and may be associated with active buffers to be retired.
2168  *
2169  * By keeping this list, we can avoid having to do questionable sequence
2170  * number comparisons on buffer last_read|write_seqno. It also allows an
2171  * emission time to be associated with the request for tracking how far ahead
2172  * of the GPU the submission is.
2173  *
2174  * The requests are reference counted, so upon creation they should have an
2175  * initial reference taken using kref_init
2176  */
2177 struct drm_i915_gem_request {
2178         struct kref ref;
2179
2180         /** On Which ring this request was generated */
2181         struct drm_i915_private *i915;
2182         struct intel_engine_cs *ring;
2183
2184         /** GEM sequence number associated with this request. */
2185         uint32_t seqno;
2186
2187         /** Position in the ringbuffer of the start of the request */
2188         u32 head;
2189
2190         /**
2191          * Position in the ringbuffer of the start of the postfix.
2192          * This is required to calculate the maximum available ringbuffer
2193          * space without overwriting the postfix.
2194          */
2195          u32 postfix;
2196
2197         /** Position in the ringbuffer of the end of the whole request */
2198         u32 tail;
2199
2200         /**
2201          * Context and ring buffer related to this request
2202          * Contexts are refcounted, so when this request is associated with a
2203          * context, we must increment the context's refcount, to guarantee that
2204          * it persists while any request is linked to it. Requests themselves
2205          * are also refcounted, so the request will only be freed when the last
2206          * reference to it is dismissed, and the code in
2207          * i915_gem_request_free() will then decrement the refcount on the
2208          * context.
2209          */
2210         struct intel_context *ctx;
2211         struct intel_ringbuffer *ringbuf;
2212
2213         /** Batch buffer related to this request if any (used for
2214             error state dump only) */
2215         struct drm_i915_gem_object *batch_obj;
2216
2217         /** Time at which this request was emitted, in jiffies. */
2218         unsigned long emitted_jiffies;
2219
2220         /** global list entry for this request */
2221         struct list_head list;
2222
2223         struct drm_i915_file_private *file_priv;
2224         /** file_priv list entry for this request */
2225         struct list_head client_list;
2226
2227         /** process identifier submitting this request */
2228         struct pid *pid;
2229
2230         /**
2231          * The ELSP only accepts two elements at a time, so we queue
2232          * context/tail pairs on a given queue (ring->execlist_queue) until the
2233          * hardware is available. The queue serves a double purpose: we also use
2234          * it to keep track of the up to 2 contexts currently in the hardware
2235          * (usually one in execution and the other queued up by the GPU): We
2236          * only remove elements from the head of the queue when the hardware
2237          * informs us that an element has been completed.
2238          *
2239          * All accesses to the queue are mediated by a spinlock
2240          * (ring->execlist_lock).
2241          */
2242
2243         /** Execlist link in the submission queue.*/
2244         struct list_head execlist_link;
2245
2246         /** Execlists no. of times this request has been sent to the ELSP */
2247         int elsp_submitted;
2248
2249 };
2250
2251 int i915_gem_request_alloc(struct intel_engine_cs *ring,
2252                            struct intel_context *ctx,
2253                            struct drm_i915_gem_request **req_out);
2254 void i915_gem_request_cancel(struct drm_i915_gem_request *req);
2255 void i915_gem_request_free(struct kref *req_ref);
2256 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2257                                    struct drm_file *file);
2258
2259 static inline uint32_t
2260 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2261 {
2262         return req ? req->seqno : 0;
2263 }
2264
2265 static inline struct intel_engine_cs *
2266 i915_gem_request_get_ring(struct drm_i915_gem_request *req)
2267 {
2268         return req ? req->ring : NULL;
2269 }
2270
2271 static inline struct drm_i915_gem_request *
2272 i915_gem_request_reference(struct drm_i915_gem_request *req)
2273 {
2274         if (req)
2275                 kref_get(&req->ref);
2276         return req;
2277 }
2278
2279 static inline void
2280 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2281 {
2282         WARN_ON(!mutex_is_locked(&req->ring->dev->struct_mutex));
2283         kref_put(&req->ref, i915_gem_request_free);
2284 }
2285
2286 static inline void
2287 i915_gem_request_unreference__unlocked(struct drm_i915_gem_request *req)
2288 {
2289         struct drm_device *dev;
2290
2291         if (!req)
2292                 return;
2293
2294         dev = req->ring->dev;
2295         if (kref_put_mutex(&req->ref, i915_gem_request_free, &dev->struct_mutex))
2296                 mutex_unlock(&dev->struct_mutex);
2297 }
2298
2299 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2300                                            struct drm_i915_gem_request *src)
2301 {
2302         if (src)
2303                 i915_gem_request_reference(src);
2304
2305         if (*pdst)
2306                 i915_gem_request_unreference(*pdst);
2307
2308         *pdst = src;
2309 }
2310
2311 /*
2312  * XXX: i915_gem_request_completed should be here but currently needs the
2313  * definition of i915_seqno_passed() which is below. It will be moved in
2314  * a later patch when the call to i915_seqno_passed() is obsoleted...
2315  */
2316
2317 /*
2318  * A command that requires special handling by the command parser.
2319  */
2320 struct drm_i915_cmd_descriptor {
2321         /*
2322          * Flags describing how the command parser processes the command.
2323          *
2324          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2325          *                 a length mask if not set
2326          * CMD_DESC_SKIP: The command is allowed but does not follow the
2327          *                standard length encoding for the opcode range in
2328          *                which it falls
2329          * CMD_DESC_REJECT: The command is never allowed
2330          * CMD_DESC_REGISTER: The command should be checked against the
2331          *                    register whitelist for the appropriate ring
2332          * CMD_DESC_MASTER: The command is allowed if the submitting process
2333          *                  is the DRM master
2334          */
2335         u32 flags;
2336 #define CMD_DESC_FIXED    (1<<0)
2337 #define CMD_DESC_SKIP     (1<<1)
2338 #define CMD_DESC_REJECT   (1<<2)
2339 #define CMD_DESC_REGISTER (1<<3)
2340 #define CMD_DESC_BITMASK  (1<<4)
2341 #define CMD_DESC_MASTER   (1<<5)
2342
2343         /*
2344          * The command's unique identification bits and the bitmask to get them.
2345          * This isn't strictly the opcode field as defined in the spec and may
2346          * also include type, subtype, and/or subop fields.
2347          */
2348         struct {
2349                 u32 value;
2350                 u32 mask;
2351         } cmd;
2352
2353         /*
2354          * The command's length. The command is either fixed length (i.e. does
2355          * not include a length field) or has a length field mask. The flag
2356          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2357          * a length mask. All command entries in a command table must include
2358          * length information.
2359          */
2360         union {
2361                 u32 fixed;
2362                 u32 mask;
2363         } length;
2364
2365         /*
2366          * Describes where to find a register address in the command to check
2367          * against the ring's register whitelist. Only valid if flags has the
2368          * CMD_DESC_REGISTER bit set.
2369          *
2370          * A non-zero step value implies that the command may access multiple
2371          * registers in sequence (e.g. LRI), in that case step gives the
2372          * distance in dwords between individual offset fields.
2373          */
2374         struct {
2375                 u32 offset;
2376                 u32 mask;
2377                 u32 step;
2378         } reg;
2379
2380 #define MAX_CMD_DESC_BITMASKS 3
2381         /*
2382          * Describes command checks where a particular dword is masked and
2383          * compared against an expected value. If the command does not match
2384          * the expected value, the parser rejects it. Only valid if flags has
2385          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2386          * are valid.
2387          *
2388          * If the check specifies a non-zero condition_mask then the parser
2389          * only performs the check when the bits specified by condition_mask
2390          * are non-zero.
2391          */
2392         struct {
2393                 u32 offset;
2394                 u32 mask;
2395                 u32 expected;
2396                 u32 condition_offset;
2397                 u32 condition_mask;
2398         } bits[MAX_CMD_DESC_BITMASKS];
2399 };
2400
2401 /*
2402  * A table of commands requiring special handling by the command parser.
2403  *
2404  * Each ring has an array of tables. Each table consists of an array of command
2405  * descriptors, which must be sorted with command opcodes in ascending order.
2406  */
2407 struct drm_i915_cmd_table {
2408         const struct drm_i915_cmd_descriptor *table;
2409         int count;
2410 };
2411
2412 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2413 #define __I915__(p) ({ \
2414         struct drm_i915_private *__p; \
2415         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2416                 __p = (struct drm_i915_private *)p; \
2417         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2418                 __p = to_i915((struct drm_device *)p); \
2419         else \
2420                 BUILD_BUG(); \
2421         __p; \
2422 })
2423 #define INTEL_INFO(p)   (&__I915__(p)->info)
2424 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2425 #define INTEL_REVID(p)  (__I915__(p)->dev->pdev->revision)
2426
2427 #define REVID_FOREVER           0xff
2428 /*
2429  * Return true if revision is in range [since,until] inclusive.
2430  *
2431  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2432  */
2433 #define IS_REVID(p, since, until) \
2434         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2435
2436 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2437 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2438 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2439 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2440 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2441 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2442 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2443 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2444 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2445 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2446 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2447 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2448 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2449 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2450 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2451 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2452 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2453 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2454 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2455                                  INTEL_DEVID(dev) == 0x0152 || \
2456                                  INTEL_DEVID(dev) == 0x015a)
2457 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2458 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2459 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2460 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2461 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2462 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2463 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2464 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2465 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2466                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2467 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2468                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2469                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2470                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2471 /* ULX machines are also considered ULT. */
2472 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2473                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2474 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2475                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2476 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2477                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2478 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2479                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2480 /* ULX machines are also considered ULT. */
2481 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2482                                  INTEL_DEVID(dev) == 0x0A1E)
2483 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2484                                  INTEL_DEVID(dev) == 0x1913 || \
2485                                  INTEL_DEVID(dev) == 0x1916 || \
2486                                  INTEL_DEVID(dev) == 0x1921 || \
2487                                  INTEL_DEVID(dev) == 0x1926)
2488 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2489                                  INTEL_DEVID(dev) == 0x1915 || \
2490                                  INTEL_DEVID(dev) == 0x191E)
2491 #define IS_KBL_ULT(dev)         (INTEL_DEVID(dev) == 0x5906 || \
2492                                  INTEL_DEVID(dev) == 0x5913 || \
2493                                  INTEL_DEVID(dev) == 0x5916 || \
2494                                  INTEL_DEVID(dev) == 0x5921 || \
2495                                  INTEL_DEVID(dev) == 0x5926)
2496 #define IS_KBL_ULX(dev)         (INTEL_DEVID(dev) == 0x590E || \
2497                                  INTEL_DEVID(dev) == 0x5915 || \
2498                                  INTEL_DEVID(dev) == 0x591E)
2499 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2500                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2501 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2502                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2503
2504 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2505
2506 #define SKL_REVID_A0            0x0
2507 #define SKL_REVID_B0            0x1
2508 #define SKL_REVID_C0            0x2
2509 #define SKL_REVID_D0            0x3
2510 #define SKL_REVID_E0            0x4
2511 #define SKL_REVID_F0            0x5
2512
2513 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2514
2515 #define BXT_REVID_A0            0x0
2516 #define BXT_REVID_A1            0x1
2517 #define BXT_REVID_B0            0x3
2518 #define BXT_REVID_C0            0x9
2519
2520 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2521
2522 /*
2523  * The genX designation typically refers to the render engine, so render
2524  * capability related checks should use IS_GEN, while display and other checks
2525  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2526  * chips, etc.).
2527  */
2528 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2529 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2530 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2531 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2532 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2533 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2534 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2535 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2536
2537 #define RENDER_RING             (1<<RCS)
2538 #define BSD_RING                (1<<VCS)
2539 #define BLT_RING                (1<<BCS)
2540 #define VEBOX_RING              (1<<VECS)
2541 #define BSD2_RING               (1<<VCS2)
2542 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2543 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2544 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2545 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2546 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2547 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2548                                  __I915__(dev)->ellc_size)
2549 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2550
2551 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2552 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2553 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2554 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2555 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2556
2557 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2558 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2559
2560 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2561 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2562 /*
2563  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2564  * even when in MSI mode. This results in spurious interrupt warnings if the
2565  * legacy irq no. is shared with another device. The kernel then disables that
2566  * interrupt source and so prevents the other device from working properly.
2567  */
2568 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2569 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2570
2571 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2572  * rows, which changed the alignment requirements and fence programming.
2573  */
2574 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2575                                                       IS_I915GM(dev)))
2576 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2577 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2578
2579 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2580 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2581 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2582
2583 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2584
2585 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2586                                  INTEL_INFO(dev)->gen >= 9)
2587
2588 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2589 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2590 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2591                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2592                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2593 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2594                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2595                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2596 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2597 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2598
2599 #define HAS_CSR(dev)    (IS_GEN9(dev))
2600
2601 #define HAS_GUC_UCODE(dev)      (IS_GEN9(dev) && !IS_KABYLAKE(dev))
2602 #define HAS_GUC_SCHED(dev)      (IS_GEN9(dev) && !IS_KABYLAKE(dev))
2603
2604 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2605                                     INTEL_INFO(dev)->gen >= 8)
2606
2607 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2608                                  !IS_VALLEYVIEW(dev) && !IS_BROXTON(dev))
2609
2610 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2611 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2612 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2613 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2614 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2615 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2616 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2617 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2618 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2619 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2620
2621 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2622 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2623 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2624 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2625 #define HAS_PCH_LPT_H(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2626 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2627 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2628 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2629 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2630
2631 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || IS_VALLEYVIEW(dev))
2632
2633 /* DPF == dynamic parity feature */
2634 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2635 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2636
2637 #define GT_FREQUENCY_MULTIPLIER 50
2638 #define GEN9_FREQ_SCALER 3
2639
2640 #include "i915_trace.h"
2641
2642 extern const struct drm_ioctl_desc i915_ioctls[];
2643 extern int i915_max_ioctl;
2644
2645 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2646 extern int i915_resume_switcheroo(struct drm_device *dev);
2647
2648 /* i915_params.c */
2649 struct i915_params {
2650         int modeset;
2651         int panel_ignore_lid;
2652         int semaphores;
2653         int lvds_channel_mode;
2654         int panel_use_ssc;
2655         int vbt_sdvo_panel_type;
2656         int enable_rc6;
2657         int enable_dc;
2658         int enable_fbc;
2659         int enable_ppgtt;
2660         int enable_execlists;
2661         int enable_psr;
2662         unsigned int preliminary_hw_support;
2663         int disable_power_well;
2664         int enable_ips;
2665         int invert_brightness;
2666         int enable_cmd_parser;
2667         /* leave bools at the end to not create holes */
2668         bool enable_hangcheck;
2669         bool fastboot;
2670         bool prefault_disable;
2671         bool load_detect_test;
2672         bool reset;
2673         bool disable_display;
2674         bool disable_vtd_wa;
2675         bool enable_guc_submission;
2676         int guc_log_level;
2677         int use_mmio_flip;
2678         int mmio_debug;
2679         bool verbose_state_checks;
2680         bool nuclear_pageflip;
2681         int edp_vswing;
2682 };
2683 extern struct i915_params i915 __read_mostly;
2684
2685                                 /* i915_dma.c */
2686 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2687 extern int i915_driver_unload(struct drm_device *);
2688 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2689 extern void i915_driver_lastclose(struct drm_device * dev);
2690 extern void i915_driver_preclose(struct drm_device *dev,
2691                                  struct drm_file *file);
2692 extern void i915_driver_postclose(struct drm_device *dev,
2693                                   struct drm_file *file);
2694 #ifdef CONFIG_COMPAT
2695 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2696                               unsigned long arg);
2697 #endif
2698 extern int intel_gpu_reset(struct drm_device *dev);
2699 extern bool intel_has_gpu_reset(struct drm_device *dev);
2700 extern int i915_reset(struct drm_device *dev);
2701 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2702 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2703 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2704 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2705 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2706
2707 /* intel_hotplug.c */
2708 void intel_hpd_irq_handler(struct drm_device *dev, u32 pin_mask, u32 long_mask);
2709 void intel_hpd_init(struct drm_i915_private *dev_priv);
2710 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2711 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2712 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2713
2714 /* i915_irq.c */
2715 void i915_queue_hangcheck(struct drm_device *dev);
2716 __printf(3, 4)
2717 void i915_handle_error(struct drm_device *dev, bool wedged,
2718                        const char *fmt, ...);
2719
2720 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2721 int intel_irq_install(struct drm_i915_private *dev_priv);
2722 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2723
2724 extern void intel_uncore_sanitize(struct drm_device *dev);
2725 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2726                                         bool restore_forcewake);
2727 extern void intel_uncore_init(struct drm_device *dev);
2728 extern void intel_uncore_check_errors(struct drm_device *dev);
2729 extern void intel_uncore_fini(struct drm_device *dev);
2730 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2731 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2732 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2733                                 enum forcewake_domains domains);
2734 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2735                                 enum forcewake_domains domains);
2736 /* Like above but the caller must manage the uncore.lock itself.
2737  * Must be used with I915_READ_FW and friends.
2738  */
2739 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2740                                         enum forcewake_domains domains);
2741 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2742                                         enum forcewake_domains domains);
2743 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2744 static inline bool intel_vgpu_active(struct drm_device *dev)
2745 {
2746         return to_i915(dev)->vgpu.active;
2747 }
2748
2749 void
2750 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2751                      u32 status_mask);
2752
2753 void
2754 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2755                       u32 status_mask);
2756
2757 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2758 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2759 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2760                                    uint32_t mask,
2761                                    uint32_t bits);
2762 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
2763                             uint32_t interrupt_mask,
2764                             uint32_t enabled_irq_mask);
2765 static inline void
2766 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2767 {
2768         ilk_update_display_irq(dev_priv, bits, bits);
2769 }
2770 static inline void
2771 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2772 {
2773         ilk_update_display_irq(dev_priv, bits, 0);
2774 }
2775 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
2776                          enum pipe pipe,
2777                          uint32_t interrupt_mask,
2778                          uint32_t enabled_irq_mask);
2779 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
2780                                        enum pipe pipe, uint32_t bits)
2781 {
2782         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
2783 }
2784 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
2785                                         enum pipe pipe, uint32_t bits)
2786 {
2787         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
2788 }
2789 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2790                                   uint32_t interrupt_mask,
2791                                   uint32_t enabled_irq_mask);
2792 static inline void
2793 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
2794 {
2795         ibx_display_interrupt_update(dev_priv, bits, bits);
2796 }
2797 static inline void
2798 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
2799 {
2800         ibx_display_interrupt_update(dev_priv, bits, 0);
2801 }
2802
2803
2804 /* i915_gem.c */
2805 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2806                           struct drm_file *file_priv);
2807 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2808                          struct drm_file *file_priv);
2809 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2810                           struct drm_file *file_priv);
2811 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2812                         struct drm_file *file_priv);
2813 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2814                         struct drm_file *file_priv);
2815 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2816                               struct drm_file *file_priv);
2817 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2818                              struct drm_file *file_priv);
2819 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2820                                         struct drm_i915_gem_request *req);
2821 void i915_gem_execbuffer_retire_commands(struct i915_execbuffer_params *params);
2822 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
2823                                    struct drm_i915_gem_execbuffer2 *args,
2824                                    struct list_head *vmas);
2825 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2826                         struct drm_file *file_priv);
2827 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2828                          struct drm_file *file_priv);
2829 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2830                         struct drm_file *file_priv);
2831 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2832                                struct drm_file *file);
2833 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2834                                struct drm_file *file);
2835 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2836                             struct drm_file *file_priv);
2837 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2838                            struct drm_file *file_priv);
2839 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2840                         struct drm_file *file_priv);
2841 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2842                         struct drm_file *file_priv);
2843 int i915_gem_init_userptr(struct drm_device *dev);
2844 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2845                            struct drm_file *file);
2846 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2847                                 struct drm_file *file_priv);
2848 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2849                         struct drm_file *file_priv);
2850 void i915_gem_load(struct drm_device *dev);
2851 void *i915_gem_object_alloc(struct drm_device *dev);
2852 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2853 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2854                          const struct drm_i915_gem_object_ops *ops);
2855 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2856                                                   size_t size);
2857 struct drm_i915_gem_object *i915_gem_object_create_from_data(
2858                 struct drm_device *dev, const void *data, size_t size);
2859 void i915_gem_free_object(struct drm_gem_object *obj);
2860 void i915_gem_vma_destroy(struct i915_vma *vma);
2861
2862 /* Flags used by pin/bind&friends. */
2863 #define PIN_MAPPABLE    (1<<0)
2864 #define PIN_NONBLOCK    (1<<1)
2865 #define PIN_GLOBAL      (1<<2)
2866 #define PIN_OFFSET_BIAS (1<<3)
2867 #define PIN_USER        (1<<4)
2868 #define PIN_UPDATE      (1<<5)
2869 #define PIN_ZONE_4G     (1<<6)
2870 #define PIN_HIGH        (1<<7)
2871 #define PIN_OFFSET_FIXED        (1<<8)
2872 #define PIN_OFFSET_MASK (~4095)
2873 int __must_check
2874 i915_gem_object_pin(struct drm_i915_gem_object *obj,
2875                     struct i915_address_space *vm,
2876                     uint32_t alignment,
2877                     uint64_t flags);
2878 int __must_check
2879 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
2880                          const struct i915_ggtt_view *view,
2881                          uint32_t alignment,
2882                          uint64_t flags);
2883
2884 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
2885                   u32 flags);
2886 int __must_check i915_vma_unbind(struct i915_vma *vma);
2887 /*
2888  * BEWARE: Do not use the function below unless you can _absolutely_
2889  * _guarantee_ VMA in question is _not in use_ anywhere.
2890  */
2891 int __must_check __i915_vma_unbind_no_wait(struct i915_vma *vma);
2892 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2893 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2894 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2895
2896 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2897                                     int *needs_clflush);
2898
2899 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2900
2901 static inline int __sg_page_count(struct scatterlist *sg)
2902 {
2903         return sg->length >> PAGE_SHIFT;
2904 }
2905
2906 static inline struct page *
2907 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2908 {
2909         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
2910                 return NULL;
2911
2912         if (n < obj->get_page.last) {
2913                 obj->get_page.sg = obj->pages->sgl;
2914                 obj->get_page.last = 0;
2915         }
2916
2917         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
2918                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
2919                 if (unlikely(sg_is_chain(obj->get_page.sg)))
2920                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
2921         }
2922
2923         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
2924 }
2925
2926 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2927 {
2928         BUG_ON(obj->pages == NULL);
2929         obj->pages_pin_count++;
2930 }
2931 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2932 {
2933         BUG_ON(obj->pages_pin_count == 0);
2934         obj->pages_pin_count--;
2935 }
2936
2937 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2938 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2939                          struct intel_engine_cs *to,
2940                          struct drm_i915_gem_request **to_req);
2941 void i915_vma_move_to_active(struct i915_vma *vma,
2942                              struct drm_i915_gem_request *req);
2943 int i915_gem_dumb_create(struct drm_file *file_priv,
2944                          struct drm_device *dev,
2945                          struct drm_mode_create_dumb *args);
2946 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2947                       uint32_t handle, uint64_t *offset);
2948 /**
2949  * Returns true if seq1 is later than seq2.
2950  */
2951 static inline bool
2952 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2953 {
2954         return (int32_t)(seq1 - seq2) >= 0;
2955 }
2956
2957 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
2958                                               bool lazy_coherency)
2959 {
2960         u32 seqno;
2961
2962         BUG_ON(req == NULL);
2963
2964         seqno = req->ring->get_seqno(req->ring, lazy_coherency);
2965
2966         return i915_seqno_passed(seqno, req->seqno);
2967 }
2968
2969 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2970 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2971
2972 struct drm_i915_gem_request *
2973 i915_gem_find_active_request(struct intel_engine_cs *ring);
2974
2975 bool i915_gem_retire_requests(struct drm_device *dev);
2976 void i915_gem_retire_requests_ring(struct intel_engine_cs *ring);
2977 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2978                                       bool interruptible);
2979
2980 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2981 {
2982         return unlikely(atomic_read(&error->reset_counter)
2983                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2984 }
2985
2986 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2987 {
2988         return atomic_read(&error->reset_counter) & I915_WEDGED;
2989 }
2990
2991 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2992 {
2993         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2994 }
2995
2996 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
2997 {
2998         return dev_priv->gpu_error.stop_rings == 0 ||
2999                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
3000 }
3001
3002 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
3003 {
3004         return dev_priv->gpu_error.stop_rings == 0 ||
3005                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
3006 }
3007
3008 void i915_gem_reset(struct drm_device *dev);
3009 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3010 int __must_check i915_gem_init(struct drm_device *dev);
3011 int i915_gem_init_rings(struct drm_device *dev);
3012 int __must_check i915_gem_init_hw(struct drm_device *dev);
3013 int i915_gem_l3_remap(struct drm_i915_gem_request *req, int slice);
3014 void i915_gem_init_swizzling(struct drm_device *dev);
3015 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
3016 int __must_check i915_gpu_idle(struct drm_device *dev);
3017 int __must_check i915_gem_suspend(struct drm_device *dev);
3018 void __i915_add_request(struct drm_i915_gem_request *req,
3019                         struct drm_i915_gem_object *batch_obj,
3020                         bool flush_caches);
3021 #define i915_add_request(req) \
3022         __i915_add_request(req, NULL, true)
3023 #define i915_add_request_no_flush(req) \
3024         __i915_add_request(req, NULL, false)
3025 int __i915_wait_request(struct drm_i915_gem_request *req,
3026                         unsigned reset_counter,
3027                         bool interruptible,
3028                         s64 *timeout,
3029                         struct intel_rps_client *rps);
3030 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
3031 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3032 int __must_check
3033 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3034                                bool readonly);
3035 int __must_check
3036 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3037                                   bool write);
3038 int __must_check
3039 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3040 int __must_check
3041 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3042                                      u32 alignment,
3043                                      const struct i915_ggtt_view *view);
3044 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
3045                                               const struct i915_ggtt_view *view);
3046 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3047                                 int align);
3048 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3049 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3050
3051 uint32_t
3052 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
3053 uint32_t
3054 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
3055                             int tiling_mode, bool fenced);
3056
3057 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3058                                     enum i915_cache_level cache_level);
3059
3060 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3061                                 struct dma_buf *dma_buf);
3062
3063 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3064                                 struct drm_gem_object *gem_obj, int flags);
3065
3066 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
3067                                   const struct i915_ggtt_view *view);
3068 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3069                         struct i915_address_space *vm);
3070 static inline u64
3071 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3072 {
3073         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3074 }
3075
3076 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3077 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3078                                   const struct i915_ggtt_view *view);
3079 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3080                         struct i915_address_space *vm);
3081
3082 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
3083                                 struct i915_address_space *vm);
3084 struct i915_vma *
3085 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3086                     struct i915_address_space *vm);
3087 struct i915_vma *
3088 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3089                           const struct i915_ggtt_view *view);
3090
3091 struct i915_vma *
3092 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3093                                   struct i915_address_space *vm);
3094 struct i915_vma *
3095 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3096                                        const struct i915_ggtt_view *view);
3097
3098 static inline struct i915_vma *
3099 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3100 {
3101         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3102 }
3103 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3104
3105 /* Some GGTT VM helpers */
3106 #define i915_obj_to_ggtt(obj) \
3107         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
3108 static inline bool i915_is_ggtt(struct i915_address_space *vm)
3109 {
3110         struct i915_address_space *ggtt =
3111                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
3112         return vm == ggtt;
3113 }
3114
3115 static inline struct i915_hw_ppgtt *
3116 i915_vm_to_ppgtt(struct i915_address_space *vm)
3117 {
3118         WARN_ON(i915_is_ggtt(vm));
3119
3120         return container_of(vm, struct i915_hw_ppgtt, base);
3121 }
3122
3123
3124 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3125 {
3126         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3127 }
3128
3129 static inline unsigned long
3130 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
3131 {
3132         return i915_gem_obj_size(obj, i915_obj_to_ggtt(obj));
3133 }
3134
3135 static inline int __must_check
3136 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3137                       uint32_t alignment,
3138                       unsigned flags)
3139 {
3140         return i915_gem_object_pin(obj, i915_obj_to_ggtt(obj),
3141                                    alignment, flags | PIN_GLOBAL);
3142 }
3143
3144 static inline int
3145 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
3146 {
3147         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
3148 }
3149
3150 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3151                                      const struct i915_ggtt_view *view);
3152 static inline void
3153 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3154 {
3155         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3156 }
3157
3158 /* i915_gem_fence.c */
3159 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3160 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3161
3162 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3163 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3164
3165 void i915_gem_restore_fences(struct drm_device *dev);
3166
3167 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3168 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3169 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3170
3171 /* i915_gem_context.c */
3172 int __must_check i915_gem_context_init(struct drm_device *dev);
3173 void i915_gem_context_fini(struct drm_device *dev);
3174 void i915_gem_context_reset(struct drm_device *dev);
3175 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3176 int i915_gem_context_enable(struct drm_i915_gem_request *req);
3177 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3178 int i915_switch_context(struct drm_i915_gem_request *req);
3179 struct intel_context *
3180 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
3181 void i915_gem_context_free(struct kref *ctx_ref);
3182 struct drm_i915_gem_object *
3183 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3184 static inline void i915_gem_context_reference(struct intel_context *ctx)
3185 {
3186         kref_get(&ctx->ref);
3187 }
3188
3189 static inline void i915_gem_context_unreference(struct intel_context *ctx)
3190 {
3191         kref_put(&ctx->ref, i915_gem_context_free);
3192 }
3193
3194 static inline bool i915_gem_context_is_default(const struct intel_context *c)
3195 {
3196         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3197 }
3198
3199 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3200                                   struct drm_file *file);
3201 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3202                                    struct drm_file *file);
3203 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3204                                     struct drm_file *file_priv);
3205 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3206                                     struct drm_file *file_priv);
3207
3208 /* i915_gem_evict.c */
3209 int __must_check i915_gem_evict_something(struct drm_device *dev,
3210                                           struct i915_address_space *vm,
3211                                           int min_size,
3212                                           unsigned alignment,
3213                                           unsigned cache_level,
3214                                           unsigned long start,
3215                                           unsigned long end,
3216                                           unsigned flags);
3217 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3218 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3219
3220 /* belongs in i915_gem_gtt.h */
3221 static inline void i915_gem_chipset_flush(struct drm_device *dev)
3222 {
3223         if (INTEL_INFO(dev)->gen < 6)
3224                 intel_gtt_chipset_flush();
3225 }
3226
3227 /* i915_gem_stolen.c */
3228 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3229                                 struct drm_mm_node *node, u64 size,
3230                                 unsigned alignment);
3231 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3232                                          struct drm_mm_node *node, u64 size,
3233                                          unsigned alignment, u64 start,
3234                                          u64 end);
3235 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3236                                  struct drm_mm_node *node);
3237 int i915_gem_init_stolen(struct drm_device *dev);
3238 void i915_gem_cleanup_stolen(struct drm_device *dev);
3239 struct drm_i915_gem_object *
3240 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3241 struct drm_i915_gem_object *
3242 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3243                                                u32 stolen_offset,
3244                                                u32 gtt_offset,
3245                                                u32 size);
3246
3247 /* i915_gem_shrinker.c */
3248 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3249                               unsigned long target,
3250                               unsigned flags);
3251 #define I915_SHRINK_PURGEABLE 0x1
3252 #define I915_SHRINK_UNBOUND 0x2
3253 #define I915_SHRINK_BOUND 0x4
3254 #define I915_SHRINK_ACTIVE 0x8
3255 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3256 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3257
3258
3259 /* i915_gem_tiling.c */
3260 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3261 {
3262         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
3263
3264         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3265                 obj->tiling_mode != I915_TILING_NONE;
3266 }
3267
3268 /* i915_gem_debug.c */
3269 #if WATCH_LISTS
3270 int i915_verify_lists(struct drm_device *dev);
3271 #else
3272 #define i915_verify_lists(dev) 0
3273 #endif
3274
3275 /* i915_debugfs.c */
3276 int i915_debugfs_init(struct drm_minor *minor);
3277 void i915_debugfs_cleanup(struct drm_minor *minor);
3278 #ifdef CONFIG_DEBUG_FS
3279 int i915_debugfs_connector_add(struct drm_connector *connector);
3280 void intel_display_crc_init(struct drm_device *dev);
3281 #else
3282 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3283 { return 0; }
3284 static inline void intel_display_crc_init(struct drm_device *dev) {}
3285 #endif
3286
3287 /* i915_gpu_error.c */
3288 __printf(2, 3)
3289 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3290 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3291                             const struct i915_error_state_file_priv *error);
3292 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3293                               struct drm_i915_private *i915,
3294                               size_t count, loff_t pos);
3295 static inline void i915_error_state_buf_release(
3296         struct drm_i915_error_state_buf *eb)
3297 {
3298         kfree(eb->buf);
3299 }
3300 void i915_capture_error_state(struct drm_device *dev, bool wedge,
3301                               const char *error_msg);
3302 void i915_error_state_get(struct drm_device *dev,
3303                           struct i915_error_state_file_priv *error_priv);
3304 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3305 void i915_destroy_error_state(struct drm_device *dev);
3306
3307 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
3308 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3309
3310 /* i915_cmd_parser.c */
3311 int i915_cmd_parser_get_version(void);
3312 int i915_cmd_parser_init_ring(struct intel_engine_cs *ring);
3313 void i915_cmd_parser_fini_ring(struct intel_engine_cs *ring);
3314 bool i915_needs_cmd_parser(struct intel_engine_cs *ring);
3315 int i915_parse_cmds(struct intel_engine_cs *ring,
3316                     struct drm_i915_gem_object *batch_obj,
3317                     struct drm_i915_gem_object *shadow_batch_obj,
3318                     u32 batch_start_offset,
3319                     u32 batch_len,
3320                     bool is_master);
3321
3322 /* i915_suspend.c */
3323 extern int i915_save_state(struct drm_device *dev);
3324 extern int i915_restore_state(struct drm_device *dev);
3325
3326 /* i915_sysfs.c */
3327 void i915_setup_sysfs(struct drm_device *dev_priv);
3328 void i915_teardown_sysfs(struct drm_device *dev_priv);
3329
3330 /* intel_i2c.c */
3331 extern int intel_setup_gmbus(struct drm_device *dev);
3332 extern void intel_teardown_gmbus(struct drm_device *dev);
3333 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3334                                      unsigned int pin);
3335
3336 extern struct i2c_adapter *
3337 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3338 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3339 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3340 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3341 {
3342         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3343 }
3344 extern void intel_i2c_reset(struct drm_device *dev);
3345
3346 /* intel_opregion.c */
3347 #ifdef CONFIG_ACPI
3348 extern int intel_opregion_setup(struct drm_device *dev);
3349 extern void intel_opregion_init(struct drm_device *dev);
3350 extern void intel_opregion_fini(struct drm_device *dev);
3351 extern void intel_opregion_asle_intr(struct drm_device *dev);
3352 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3353                                          bool enable);
3354 extern int intel_opregion_notify_adapter(struct drm_device *dev,
3355                                          pci_power_t state);
3356 #else
3357 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
3358 static inline void intel_opregion_init(struct drm_device *dev) { return; }
3359 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
3360 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
3361 static inline int
3362 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3363 {
3364         return 0;
3365 }
3366 static inline int
3367 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
3368 {
3369         return 0;
3370 }
3371 #endif
3372
3373 /* intel_acpi.c */
3374 #ifdef CONFIG_ACPI
3375 extern void intel_register_dsm_handler(void);
3376 extern void intel_unregister_dsm_handler(void);
3377 #else
3378 static inline void intel_register_dsm_handler(void) { return; }
3379 static inline void intel_unregister_dsm_handler(void) { return; }
3380 #endif /* CONFIG_ACPI */
3381
3382 /* modesetting */
3383 extern void intel_modeset_init_hw(struct drm_device *dev);
3384 extern void intel_modeset_init(struct drm_device *dev);
3385 extern void intel_modeset_gem_init(struct drm_device *dev);
3386 extern void intel_modeset_cleanup(struct drm_device *dev);
3387 extern void intel_connector_unregister(struct intel_connector *);
3388 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3389 extern void intel_display_resume(struct drm_device *dev);
3390 extern void i915_redisable_vga(struct drm_device *dev);
3391 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3392 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
3393 extern void intel_init_pch_refclk(struct drm_device *dev);
3394 extern void intel_set_rps(struct drm_device *dev, u8 val);
3395 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3396                                   bool enable);
3397 extern void intel_detect_pch(struct drm_device *dev);
3398 extern int intel_enable_rc6(const struct drm_device *dev);
3399
3400 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
3401 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3402                         struct drm_file *file);
3403 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
3404                                struct drm_file *file);
3405
3406 /* overlay */
3407 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
3408 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3409                                             struct intel_overlay_error_state *error);
3410
3411 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
3412 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3413                                             struct drm_device *dev,
3414                                             struct intel_display_error_state *error);
3415
3416 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3417 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3418
3419 /* intel_sideband.c */
3420 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3421 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3422 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3423 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
3424 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3425 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3426 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3427 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3428 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3429 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3430 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3431 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
3432 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3433 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3434 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3435 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3436                    enum intel_sbi_destination destination);
3437 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3438                      enum intel_sbi_destination destination);
3439 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3440 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3441
3442 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3443 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3444
3445 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3446 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3447
3448 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3449 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3450 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3451 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3452
3453 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3454 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3455 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3456 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3457
3458 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3459  * will be implemented using 2 32-bit writes in an arbitrary order with
3460  * an arbitrary delay between them. This can cause the hardware to
3461  * act upon the intermediate value, possibly leading to corruption and
3462  * machine death. You have been warned.
3463  */
3464 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3465 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3466
3467 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3468         u32 upper, lower, old_upper, loop = 0;                          \
3469         upper = I915_READ(upper_reg);                                   \
3470         do {                                                            \
3471                 old_upper = upper;                                      \
3472                 lower = I915_READ(lower_reg);                           \
3473                 upper = I915_READ(upper_reg);                           \
3474         } while (upper != old_upper && loop++ < 2);                     \
3475         (u64)upper << 32 | lower; })
3476
3477 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3478 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3479
3480 #define __raw_read(x, s) \
3481 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3482                                              i915_reg_t reg) \
3483 { \
3484         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3485 }
3486
3487 #define __raw_write(x, s) \
3488 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3489                                        i915_reg_t reg, uint##x##_t val) \
3490 { \
3491         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3492 }
3493 __raw_read(8, b)
3494 __raw_read(16, w)
3495 __raw_read(32, l)
3496 __raw_read(64, q)
3497
3498 __raw_write(8, b)
3499 __raw_write(16, w)
3500 __raw_write(32, l)
3501 __raw_write(64, q)
3502
3503 #undef __raw_read
3504 #undef __raw_write
3505
3506 /* These are untraced mmio-accessors that are only valid to be used inside
3507  * criticial sections inside IRQ handlers where forcewake is explicitly
3508  * controlled.
3509  * Think twice, and think again, before using these.
3510  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3511  * intel_uncore_forcewake_irqunlock().
3512  */
3513 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3514 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3515 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3516
3517 /* "Broadcast RGB" property */
3518 #define INTEL_BROADCAST_RGB_AUTO 0
3519 #define INTEL_BROADCAST_RGB_FULL 1
3520 #define INTEL_BROADCAST_RGB_LIMITED 2
3521
3522 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3523 {
3524         if (IS_VALLEYVIEW(dev))
3525                 return VLV_VGACNTRL;
3526         else if (INTEL_INFO(dev)->gen >= 5)
3527                 return CPU_VGACNTRL;
3528         else
3529                 return VGACNTRL;
3530 }
3531
3532 static inline void __user *to_user_ptr(u64 address)
3533 {
3534         return (void __user *)(uintptr_t)address;
3535 }
3536
3537 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3538 {
3539         unsigned long j = msecs_to_jiffies(m);
3540
3541         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3542 }
3543
3544 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3545 {
3546         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3547 }
3548
3549 static inline unsigned long
3550 timespec_to_jiffies_timeout(const struct timespec *value)
3551 {
3552         unsigned long j = timespec_to_jiffies(value);
3553
3554         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3555 }
3556
3557 /*
3558  * If you need to wait X milliseconds between events A and B, but event B
3559  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3560  * when event A happened, then just before event B you call this function and
3561  * pass the timestamp as the first argument, and X as the second argument.
3562  */
3563 static inline void
3564 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3565 {
3566         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3567
3568         /*
3569          * Don't re-read the value of "jiffies" every time since it may change
3570          * behind our back and break the math.
3571          */
3572         tmp_jiffies = jiffies;
3573         target_jiffies = timestamp_jiffies +
3574                          msecs_to_jiffies_timeout(to_wait_ms);
3575
3576         if (time_after(target_jiffies, tmp_jiffies)) {
3577                 remaining_jiffies = target_jiffies - tmp_jiffies;
3578                 while (remaining_jiffies)
3579                         remaining_jiffies =
3580                             schedule_timeout_uninterruptible(remaining_jiffies);
3581         }
3582 }
3583
3584 static inline void i915_trace_irq_get(struct intel_engine_cs *ring,
3585                                       struct drm_i915_gem_request *req)
3586 {
3587         if (ring->trace_irq_req == NULL && ring->irq_get(ring))
3588                 i915_gem_request_assign(&ring->trace_irq_req, req);
3589 }
3590
3591 #endif