]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/i915_drv.h
Merge remote-tracking branch 'airlied/drm-core-next' into drm-intel-next-queued
[karo-tx-linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <drm/intel-gtt.h>
40 #include <linux/backlight.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43
44 /* General customization:
45  */
46
47 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
48
49 #define DRIVER_NAME             "i915"
50 #define DRIVER_DESC             "Intel Graphics"
51 #define DRIVER_DATE             "20080730"
52
53 enum pipe {
54         PIPE_A = 0,
55         PIPE_B,
56         PIPE_C,
57         I915_MAX_PIPES
58 };
59 #define pipe_name(p) ((p) + 'A')
60
61 enum plane {
62         PLANE_A = 0,
63         PLANE_B,
64         PLANE_C,
65 };
66 #define plane_name(p) ((p) + 'A')
67
68 enum port {
69         PORT_A = 0,
70         PORT_B,
71         PORT_C,
72         PORT_D,
73         PORT_E,
74         I915_MAX_PORTS
75 };
76 #define port_name(p) ((p) + 'A')
77
78 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
79
80 #define for_each_pipe(p) for ((p) = 0; (p) < dev_priv->num_pipe; (p)++)
81
82 struct intel_pch_pll {
83         int refcount; /* count of number of CRTCs sharing this PLL */
84         int active; /* count of number of active CRTCs (i.e. DPMS on) */
85         bool on; /* is the PLL actually active? Disabled during modeset */
86         int pll_reg;
87         int fp0_reg;
88         int fp1_reg;
89 };
90 #define I915_NUM_PLLS 2
91
92 /* Interface history:
93  *
94  * 1.1: Original.
95  * 1.2: Add Power Management
96  * 1.3: Add vblank support
97  * 1.4: Fix cmdbuffer path, add heap destroy
98  * 1.5: Add vblank pipe configuration
99  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
100  *      - Support vertical blank on secondary display pipe
101  */
102 #define DRIVER_MAJOR            1
103 #define DRIVER_MINOR            6
104 #define DRIVER_PATCHLEVEL       0
105
106 #define WATCH_COHERENCY 0
107 #define WATCH_LISTS     0
108
109 #define I915_GEM_PHYS_CURSOR_0 1
110 #define I915_GEM_PHYS_CURSOR_1 2
111 #define I915_GEM_PHYS_OVERLAY_REGS 3
112 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
113
114 struct drm_i915_gem_phys_object {
115         int id;
116         struct page **page_list;
117         drm_dma_handle_t *handle;
118         struct drm_i915_gem_object *cur_obj;
119 };
120
121 struct mem_block {
122         struct mem_block *next;
123         struct mem_block *prev;
124         int start;
125         int size;
126         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
127 };
128
129 struct opregion_header;
130 struct opregion_acpi;
131 struct opregion_swsci;
132 struct opregion_asle;
133 struct drm_i915_private;
134
135 struct intel_opregion {
136         struct opregion_header __iomem *header;
137         struct opregion_acpi __iomem *acpi;
138         struct opregion_swsci __iomem *swsci;
139         struct opregion_asle __iomem *asle;
140         void __iomem *vbt;
141         u32 __iomem *lid_state;
142 };
143 #define OPREGION_SIZE            (8*1024)
144
145 struct intel_overlay;
146 struct intel_overlay_error_state;
147
148 struct drm_i915_master_private {
149         drm_local_map_t *sarea;
150         struct _drm_i915_sarea *sarea_priv;
151 };
152 #define I915_FENCE_REG_NONE -1
153 #define I915_MAX_NUM_FENCES 16
154 /* 16 fences + sign bit for FENCE_REG_NONE */
155 #define I915_MAX_NUM_FENCE_BITS 5
156
157 struct drm_i915_fence_reg {
158         struct list_head lru_list;
159         struct drm_i915_gem_object *obj;
160         int pin_count;
161 };
162
163 struct sdvo_device_mapping {
164         u8 initialized;
165         u8 dvo_port;
166         u8 slave_addr;
167         u8 dvo_wiring;
168         u8 i2c_pin;
169         u8 ddc_pin;
170 };
171
172 struct intel_display_error_state;
173
174 struct drm_i915_error_state {
175         struct kref ref;
176         u32 eir;
177         u32 pgtbl_er;
178         u32 ier;
179         bool waiting[I915_NUM_RINGS];
180         u32 pipestat[I915_MAX_PIPES];
181         u32 tail[I915_NUM_RINGS];
182         u32 head[I915_NUM_RINGS];
183         u32 ipeir[I915_NUM_RINGS];
184         u32 ipehr[I915_NUM_RINGS];
185         u32 instdone[I915_NUM_RINGS];
186         u32 acthd[I915_NUM_RINGS];
187         u32 semaphore_mboxes[I915_NUM_RINGS][I915_NUM_RINGS - 1];
188         /* our own tracking of ring head and tail */
189         u32 cpu_ring_head[I915_NUM_RINGS];
190         u32 cpu_ring_tail[I915_NUM_RINGS];
191         u32 error; /* gen6+ */
192         u32 instpm[I915_NUM_RINGS];
193         u32 instps[I915_NUM_RINGS];
194         u32 instdone1;
195         u32 seqno[I915_NUM_RINGS];
196         u64 bbaddr;
197         u32 fault_reg[I915_NUM_RINGS];
198         u32 done_reg;
199         u32 faddr[I915_NUM_RINGS];
200         u64 fence[I915_MAX_NUM_FENCES];
201         struct timeval time;
202         struct drm_i915_error_ring {
203                 struct drm_i915_error_object {
204                         int page_count;
205                         u32 gtt_offset;
206                         u32 *pages[0];
207                 } *ringbuffer, *batchbuffer;
208                 struct drm_i915_error_request {
209                         long jiffies;
210                         u32 seqno;
211                         u32 tail;
212                 } *requests;
213                 int num_requests;
214         } ring[I915_NUM_RINGS];
215         struct drm_i915_error_buffer {
216                 u32 size;
217                 u32 name;
218                 u32 seqno;
219                 u32 gtt_offset;
220                 u32 read_domains;
221                 u32 write_domain;
222                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
223                 s32 pinned:2;
224                 u32 tiling:2;
225                 u32 dirty:1;
226                 u32 purgeable:1;
227                 s32 ring:4;
228                 u32 cache_level:2;
229         } *active_bo, *pinned_bo;
230         u32 active_bo_count, pinned_bo_count;
231         struct intel_overlay_error_state *overlay;
232         struct intel_display_error_state *display;
233 };
234
235 struct drm_i915_display_funcs {
236         void (*dpms)(struct drm_crtc *crtc, int mode);
237         bool (*fbc_enabled)(struct drm_device *dev);
238         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
239         void (*disable_fbc)(struct drm_device *dev);
240         int (*get_display_clock_speed)(struct drm_device *dev);
241         int (*get_fifo_size)(struct drm_device *dev, int plane);
242         void (*update_wm)(struct drm_device *dev);
243         void (*update_sprite_wm)(struct drm_device *dev, int pipe,
244                                  uint32_t sprite_width, int pixel_size);
245         void (*sanitize_pm)(struct drm_device *dev);
246         int (*crtc_mode_set)(struct drm_crtc *crtc,
247                              struct drm_display_mode *mode,
248                              struct drm_display_mode *adjusted_mode,
249                              int x, int y,
250                              struct drm_framebuffer *old_fb);
251         void (*off)(struct drm_crtc *crtc);
252         void (*write_eld)(struct drm_connector *connector,
253                           struct drm_crtc *crtc);
254         void (*fdi_link_train)(struct drm_crtc *crtc);
255         void (*init_clock_gating)(struct drm_device *dev);
256         void (*init_pch_clock_gating)(struct drm_device *dev);
257         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
258                           struct drm_framebuffer *fb,
259                           struct drm_i915_gem_object *obj);
260         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
261                             int x, int y);
262         void (*force_wake_get)(struct drm_i915_private *dev_priv);
263         void (*force_wake_put)(struct drm_i915_private *dev_priv);
264         /* clock updates for mode set */
265         /* cursor updates */
266         /* render clock increase/decrease */
267         /* display clock increase/decrease */
268         /* pll clock increase/decrease */
269 };
270
271 struct intel_device_info {
272         u8 gen;
273         u8 is_mobile:1;
274         u8 is_i85x:1;
275         u8 is_i915g:1;
276         u8 is_i945gm:1;
277         u8 is_g33:1;
278         u8 need_gfx_hws:1;
279         u8 is_g4x:1;
280         u8 is_pineview:1;
281         u8 is_broadwater:1;
282         u8 is_crestline:1;
283         u8 is_ivybridge:1;
284         u8 is_valleyview:1;
285         u8 has_pch_split:1;
286         u8 is_haswell:1;
287         u8 has_fbc:1;
288         u8 has_pipe_cxsr:1;
289         u8 has_hotplug:1;
290         u8 cursor_needs_physical:1;
291         u8 has_overlay:1;
292         u8 overlay_needs_physical:1;
293         u8 supports_tv:1;
294         u8 has_bsd_ring:1;
295         u8 has_blt_ring:1;
296         u8 has_llc:1;
297 };
298
299 #define I915_PPGTT_PD_ENTRIES 512
300 #define I915_PPGTT_PT_ENTRIES 1024
301 struct i915_hw_ppgtt {
302         unsigned num_pd_entries;
303         struct page **pt_pages;
304         uint32_t pd_offset;
305         dma_addr_t *pt_dma_addr;
306         dma_addr_t scratch_page_dma_addr;
307 };
308
309 enum no_fbc_reason {
310         FBC_NO_OUTPUT, /* no outputs enabled to compress */
311         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
312         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
313         FBC_MODE_TOO_LARGE, /* mode too large for compression */
314         FBC_BAD_PLANE, /* fbc not supported on plane */
315         FBC_NOT_TILED, /* buffer not tiled */
316         FBC_MULTIPLE_PIPES, /* more than one pipe active */
317         FBC_MODULE_PARAM,
318 };
319
320 enum intel_pch {
321         PCH_IBX,        /* Ibexpeak PCH */
322         PCH_CPT,        /* Cougarpoint PCH */
323         PCH_LPT,        /* Lynxpoint PCH */
324 };
325
326 #define QUIRK_PIPEA_FORCE (1<<0)
327 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
328 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
329
330 struct intel_fbdev;
331 struct intel_fbc_work;
332
333 struct intel_gmbus {
334         struct i2c_adapter adapter;
335         bool force_bit;
336         u32 reg0;
337         u32 gpio_reg;
338         struct i2c_algo_bit_data bit_algo;
339         struct drm_i915_private *dev_priv;
340 };
341
342 typedef struct drm_i915_private {
343         struct drm_device *dev;
344
345         const struct intel_device_info *info;
346
347         int relative_constants_mode;
348
349         void __iomem *regs;
350         /** gt_fifo_count and the subsequent register write are synchronized
351          * with dev->struct_mutex. */
352         unsigned gt_fifo_count;
353         /** forcewake_count is protected by gt_lock */
354         unsigned forcewake_count;
355         /** gt_lock is also taken in irq contexts. */
356         struct spinlock gt_lock;
357
358         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
359
360         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
361          * controller on different i2c buses. */
362         struct mutex gmbus_mutex;
363
364         /**
365          * Base address of the gmbus and gpio block.
366          */
367         uint32_t gpio_mmio_base;
368
369         struct pci_dev *bridge_dev;
370         struct intel_ring_buffer ring[I915_NUM_RINGS];
371         uint32_t next_seqno;
372
373         drm_dma_handle_t *status_page_dmah;
374         uint32_t counter;
375         struct drm_i915_gem_object *pwrctx;
376         struct drm_i915_gem_object *renderctx;
377
378         struct resource mch_res;
379
380         unsigned int cpp;
381         int back_offset;
382         int front_offset;
383         int current_page;
384         int page_flipping;
385
386         atomic_t irq_received;
387
388         /* protects the irq masks */
389         spinlock_t irq_lock;
390
391         /* DPIO indirect register protection */
392         spinlock_t dpio_lock;
393
394         /** Cached value of IMR to avoid reads in updating the bitfield */
395         u32 pipestat[2];
396         u32 irq_mask;
397         u32 gt_irq_mask;
398         u32 pch_irq_mask;
399
400         u32 hotplug_supported_mask;
401         struct work_struct hotplug_work;
402
403         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
404         int num_pipe;
405         int num_pch_pll;
406
407         /* For hangcheck timer */
408 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
409         struct timer_list hangcheck_timer;
410         int hangcheck_count;
411         uint32_t last_acthd;
412         uint32_t last_acthd_bsd;
413         uint32_t last_acthd_blt;
414         uint32_t last_instdone;
415         uint32_t last_instdone1;
416
417         unsigned int stop_rings;
418
419         unsigned long cfb_size;
420         unsigned int cfb_fb;
421         enum plane cfb_plane;
422         int cfb_y;
423         struct intel_fbc_work *fbc_work;
424
425         struct intel_opregion opregion;
426
427         /* overlay */
428         struct intel_overlay *overlay;
429         bool sprite_scaling_enabled;
430
431         /* LVDS info */
432         int backlight_level;  /* restore backlight to this value */
433         bool backlight_enabled;
434         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
435         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
436
437         /* Feature bits from the VBIOS */
438         unsigned int int_tv_support:1;
439         unsigned int lvds_dither:1;
440         unsigned int lvds_vbt:1;
441         unsigned int int_crt_support:1;
442         unsigned int lvds_use_ssc:1;
443         unsigned int display_clock_mode:1;
444         int lvds_ssc_freq;
445         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
446         unsigned int lvds_val; /* used for checking LVDS channel mode */
447         struct {
448                 int rate;
449                 int lanes;
450                 int preemphasis;
451                 int vswing;
452
453                 bool initialized;
454                 bool support;
455                 int bpp;
456                 struct edp_power_seq pps;
457         } edp;
458         bool no_aux_handshake;
459
460         struct notifier_block lid_notifier;
461
462         int crt_ddc_pin;
463         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
464         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
465         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
466
467         unsigned int fsb_freq, mem_freq, is_ddr3;
468
469         spinlock_t error_lock;
470         /* Protected by dev->error_lock. */
471         struct drm_i915_error_state *first_error;
472         struct work_struct error_work;
473         struct completion error_completion;
474         struct workqueue_struct *wq;
475
476         /* Display functions */
477         struct drm_i915_display_funcs display;
478
479         /* PCH chipset type */
480         enum intel_pch pch_type;
481
482         unsigned long quirks;
483
484         /* Register state */
485         bool modeset_on_lid;
486         u8 saveLBB;
487         u32 saveDSPACNTR;
488         u32 saveDSPBCNTR;
489         u32 saveDSPARB;
490         u32 saveHWS;
491         u32 savePIPEACONF;
492         u32 savePIPEBCONF;
493         u32 savePIPEASRC;
494         u32 savePIPEBSRC;
495         u32 saveFPA0;
496         u32 saveFPA1;
497         u32 saveDPLL_A;
498         u32 saveDPLL_A_MD;
499         u32 saveHTOTAL_A;
500         u32 saveHBLANK_A;
501         u32 saveHSYNC_A;
502         u32 saveVTOTAL_A;
503         u32 saveVBLANK_A;
504         u32 saveVSYNC_A;
505         u32 saveBCLRPAT_A;
506         u32 saveTRANSACONF;
507         u32 saveTRANS_HTOTAL_A;
508         u32 saveTRANS_HBLANK_A;
509         u32 saveTRANS_HSYNC_A;
510         u32 saveTRANS_VTOTAL_A;
511         u32 saveTRANS_VBLANK_A;
512         u32 saveTRANS_VSYNC_A;
513         u32 savePIPEASTAT;
514         u32 saveDSPASTRIDE;
515         u32 saveDSPASIZE;
516         u32 saveDSPAPOS;
517         u32 saveDSPAADDR;
518         u32 saveDSPASURF;
519         u32 saveDSPATILEOFF;
520         u32 savePFIT_PGM_RATIOS;
521         u32 saveBLC_HIST_CTL;
522         u32 saveBLC_PWM_CTL;
523         u32 saveBLC_PWM_CTL2;
524         u32 saveBLC_CPU_PWM_CTL;
525         u32 saveBLC_CPU_PWM_CTL2;
526         u32 saveFPB0;
527         u32 saveFPB1;
528         u32 saveDPLL_B;
529         u32 saveDPLL_B_MD;
530         u32 saveHTOTAL_B;
531         u32 saveHBLANK_B;
532         u32 saveHSYNC_B;
533         u32 saveVTOTAL_B;
534         u32 saveVBLANK_B;
535         u32 saveVSYNC_B;
536         u32 saveBCLRPAT_B;
537         u32 saveTRANSBCONF;
538         u32 saveTRANS_HTOTAL_B;
539         u32 saveTRANS_HBLANK_B;
540         u32 saveTRANS_HSYNC_B;
541         u32 saveTRANS_VTOTAL_B;
542         u32 saveTRANS_VBLANK_B;
543         u32 saveTRANS_VSYNC_B;
544         u32 savePIPEBSTAT;
545         u32 saveDSPBSTRIDE;
546         u32 saveDSPBSIZE;
547         u32 saveDSPBPOS;
548         u32 saveDSPBADDR;
549         u32 saveDSPBSURF;
550         u32 saveDSPBTILEOFF;
551         u32 saveVGA0;
552         u32 saveVGA1;
553         u32 saveVGA_PD;
554         u32 saveVGACNTRL;
555         u32 saveADPA;
556         u32 saveLVDS;
557         u32 savePP_ON_DELAYS;
558         u32 savePP_OFF_DELAYS;
559         u32 saveDVOA;
560         u32 saveDVOB;
561         u32 saveDVOC;
562         u32 savePP_ON;
563         u32 savePP_OFF;
564         u32 savePP_CONTROL;
565         u32 savePP_DIVISOR;
566         u32 savePFIT_CONTROL;
567         u32 save_palette_a[256];
568         u32 save_palette_b[256];
569         u32 saveDPFC_CB_BASE;
570         u32 saveFBC_CFB_BASE;
571         u32 saveFBC_LL_BASE;
572         u32 saveFBC_CONTROL;
573         u32 saveFBC_CONTROL2;
574         u32 saveIER;
575         u32 saveIIR;
576         u32 saveIMR;
577         u32 saveDEIER;
578         u32 saveDEIMR;
579         u32 saveGTIER;
580         u32 saveGTIMR;
581         u32 saveFDI_RXA_IMR;
582         u32 saveFDI_RXB_IMR;
583         u32 saveCACHE_MODE_0;
584         u32 saveMI_ARB_STATE;
585         u32 saveSWF0[16];
586         u32 saveSWF1[16];
587         u32 saveSWF2[3];
588         u8 saveMSR;
589         u8 saveSR[8];
590         u8 saveGR[25];
591         u8 saveAR_INDEX;
592         u8 saveAR[21];
593         u8 saveDACMASK;
594         u8 saveCR[37];
595         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
596         u32 saveCURACNTR;
597         u32 saveCURAPOS;
598         u32 saveCURABASE;
599         u32 saveCURBCNTR;
600         u32 saveCURBPOS;
601         u32 saveCURBBASE;
602         u32 saveCURSIZE;
603         u32 saveDP_B;
604         u32 saveDP_C;
605         u32 saveDP_D;
606         u32 savePIPEA_GMCH_DATA_M;
607         u32 savePIPEB_GMCH_DATA_M;
608         u32 savePIPEA_GMCH_DATA_N;
609         u32 savePIPEB_GMCH_DATA_N;
610         u32 savePIPEA_DP_LINK_M;
611         u32 savePIPEB_DP_LINK_M;
612         u32 savePIPEA_DP_LINK_N;
613         u32 savePIPEB_DP_LINK_N;
614         u32 saveFDI_RXA_CTL;
615         u32 saveFDI_TXA_CTL;
616         u32 saveFDI_RXB_CTL;
617         u32 saveFDI_TXB_CTL;
618         u32 savePFA_CTL_1;
619         u32 savePFB_CTL_1;
620         u32 savePFA_WIN_SZ;
621         u32 savePFB_WIN_SZ;
622         u32 savePFA_WIN_POS;
623         u32 savePFB_WIN_POS;
624         u32 savePCH_DREF_CONTROL;
625         u32 saveDISP_ARB_CTL;
626         u32 savePIPEA_DATA_M1;
627         u32 savePIPEA_DATA_N1;
628         u32 savePIPEA_LINK_M1;
629         u32 savePIPEA_LINK_N1;
630         u32 savePIPEB_DATA_M1;
631         u32 savePIPEB_DATA_N1;
632         u32 savePIPEB_LINK_M1;
633         u32 savePIPEB_LINK_N1;
634         u32 saveMCHBAR_RENDER_STANDBY;
635         u32 savePCH_PORT_HOTPLUG;
636
637         struct {
638                 /** Bridge to intel-gtt-ko */
639                 const struct intel_gtt *gtt;
640                 /** Memory allocator for GTT stolen memory */
641                 struct drm_mm stolen;
642                 /** Memory allocator for GTT */
643                 struct drm_mm gtt_space;
644                 /** List of all objects in gtt_space. Used to restore gtt
645                  * mappings on resume */
646                 struct list_head gtt_list;
647
648                 /** Usable portion of the GTT for GEM */
649                 unsigned long gtt_start;
650                 unsigned long gtt_mappable_end;
651                 unsigned long gtt_end;
652
653                 struct io_mapping *gtt_mapping;
654                 int gtt_mtrr;
655
656                 /** PPGTT used for aliasing the PPGTT with the GTT */
657                 struct i915_hw_ppgtt *aliasing_ppgtt;
658
659                 struct shrinker inactive_shrinker;
660
661                 /**
662                  * List of objects currently involved in rendering.
663                  *
664                  * Includes buffers having the contents of their GPU caches
665                  * flushed, not necessarily primitives.  last_rendering_seqno
666                  * represents when the rendering involved will be completed.
667                  *
668                  * A reference is held on the buffer while on this list.
669                  */
670                 struct list_head active_list;
671
672                 /**
673                  * List of objects which are not in the ringbuffer but which
674                  * still have a write_domain which needs to be flushed before
675                  * unbinding.
676                  *
677                  * last_rendering_seqno is 0 while an object is in this list.
678                  *
679                  * A reference is held on the buffer while on this list.
680                  */
681                 struct list_head flushing_list;
682
683                 /**
684                  * LRU list of objects which are not in the ringbuffer and
685                  * are ready to unbind, but are still in the GTT.
686                  *
687                  * last_rendering_seqno is 0 while an object is in this list.
688                  *
689                  * A reference is not held on the buffer while on this list,
690                  * as merely being GTT-bound shouldn't prevent its being
691                  * freed, and we'll pull it off the list in the free path.
692                  */
693                 struct list_head inactive_list;
694
695                 /** LRU list of objects with fence regs on them. */
696                 struct list_head fence_list;
697
698                 /**
699                  * We leave the user IRQ off as much as possible,
700                  * but this means that requests will finish and never
701                  * be retired once the system goes idle. Set a timer to
702                  * fire periodically while the ring is running. When it
703                  * fires, go retire requests.
704                  */
705                 struct delayed_work retire_work;
706
707                 /**
708                  * Are we in a non-interruptible section of code like
709                  * modesetting?
710                  */
711                 bool interruptible;
712
713                 /**
714                  * Flag if the X Server, and thus DRM, is not currently in
715                  * control of the device.
716                  *
717                  * This is set between LeaveVT and EnterVT.  It needs to be
718                  * replaced with a semaphore.  It also needs to be
719                  * transitioned away from for kernel modesetting.
720                  */
721                 int suspended;
722
723                 /**
724                  * Flag if the hardware appears to be wedged.
725                  *
726                  * This is set when attempts to idle the device timeout.
727                  * It prevents command submission from occurring and makes
728                  * every pending request fail
729                  */
730                 atomic_t wedged;
731
732                 /** Bit 6 swizzling required for X tiling */
733                 uint32_t bit_6_swizzle_x;
734                 /** Bit 6 swizzling required for Y tiling */
735                 uint32_t bit_6_swizzle_y;
736
737                 /* storage for physical objects */
738                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
739
740                 /* accounting, useful for userland debugging */
741                 size_t gtt_total;
742                 size_t mappable_gtt_total;
743                 size_t object_memory;
744                 u32 object_count;
745         } mm;
746
747         /* Old dri1 support infrastructure, beware the dragons ya fools entering
748          * here! */
749         struct {
750                 unsigned allow_batchbuffer : 1;
751                 u32 __iomem *gfx_hws_cpu_addr;
752         } dri1;
753
754         /* Kernel Modesetting */
755
756         struct sdvo_device_mapping sdvo_mappings[2];
757         /* indicate whether the LVDS_BORDER should be enabled or not */
758         unsigned int lvds_border_bits;
759         /* Panel fitter placement and size for Ironlake+ */
760         u32 pch_pf_pos, pch_pf_size;
761
762         struct drm_crtc *plane_to_crtc_mapping[3];
763         struct drm_crtc *pipe_to_crtc_mapping[3];
764         wait_queue_head_t pending_flip_queue;
765
766         struct intel_pch_pll pch_plls[I915_NUM_PLLS];
767
768         /* Reclocking support */
769         bool render_reclock_avail;
770         bool lvds_downclock_avail;
771         /* indicates the reduced downclock for LVDS*/
772         int lvds_downclock;
773         struct work_struct idle_work;
774         struct timer_list idle_timer;
775         bool busy;
776         u16 orig_clock;
777         int child_dev_num;
778         struct child_device_config *child_dev;
779         struct drm_connector *int_lvds_connector;
780         struct drm_connector *int_edp_connector;
781
782         bool mchbar_need_disable;
783
784         struct work_struct rps_work;
785         spinlock_t rps_lock;
786         u32 pm_iir;
787
788         u8 cur_delay;
789         u8 min_delay;
790         u8 max_delay;
791         u8 fmax;
792         u8 fstart;
793
794         u64 last_count1;
795         unsigned long last_time1;
796         unsigned long chipset_power;
797         u64 last_count2;
798         struct timespec last_time2;
799         unsigned long gfx_power;
800         int c_m;
801         int r_t;
802         u8 corr;
803         spinlock_t *mchdev_lock;
804
805         enum no_fbc_reason no_fbc_reason;
806
807         struct drm_mm_node *compressed_fb;
808         struct drm_mm_node *compressed_llb;
809
810         unsigned long last_gpu_reset;
811
812         /* list of fbdev register on this device */
813         struct intel_fbdev *fbdev;
814
815         struct backlight_device *backlight;
816
817         struct drm_property *broadcast_rgb_property;
818         struct drm_property *force_audio_property;
819 } drm_i915_private_t;
820
821 enum hdmi_force_audio {
822         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
823         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
824         HDMI_AUDIO_AUTO,                /* trust EDID */
825         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
826 };
827
828 enum i915_cache_level {
829         I915_CACHE_NONE,
830         I915_CACHE_LLC,
831         I915_CACHE_LLC_MLC, /* gen6+ */
832 };
833
834 struct drm_i915_gem_object {
835         struct drm_gem_object base;
836
837         /** Current space allocated to this object in the GTT, if any. */
838         struct drm_mm_node *gtt_space;
839         struct list_head gtt_list;
840
841         /** This object's place on the active/flushing/inactive lists */
842         struct list_head ring_list;
843         struct list_head mm_list;
844         /** This object's place on GPU write list */
845         struct list_head gpu_write_list;
846         /** This object's place in the batchbuffer or on the eviction list */
847         struct list_head exec_list;
848
849         /**
850          * This is set if the object is on the active or flushing lists
851          * (has pending rendering), and is not set if it's on inactive (ready
852          * to be unbound).
853          */
854         unsigned int active:1;
855
856         /**
857          * This is set if the object has been written to since last bound
858          * to the GTT
859          */
860         unsigned int dirty:1;
861
862         /**
863          * This is set if the object has been written to since the last
864          * GPU flush.
865          */
866         unsigned int pending_gpu_write:1;
867
868         /**
869          * Fence register bits (if any) for this object.  Will be set
870          * as needed when mapped into the GTT.
871          * Protected by dev->struct_mutex.
872          */
873         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
874
875         /**
876          * Advice: are the backing pages purgeable?
877          */
878         unsigned int madv:2;
879
880         /**
881          * Current tiling mode for the object.
882          */
883         unsigned int tiling_mode:2;
884         /**
885          * Whether the tiling parameters for the currently associated fence
886          * register have changed. Note that for the purposes of tracking
887          * tiling changes we also treat the unfenced register, the register
888          * slot that the object occupies whilst it executes a fenced
889          * command (such as BLT on gen2/3), as a "fence".
890          */
891         unsigned int fence_dirty:1;
892
893         /** How many users have pinned this object in GTT space. The following
894          * users can each hold at most one reference: pwrite/pread, pin_ioctl
895          * (via user_pin_count), execbuffer (objects are not allowed multiple
896          * times for the same batchbuffer), and the framebuffer code. When
897          * switching/pageflipping, the framebuffer code has at most two buffers
898          * pinned per crtc.
899          *
900          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
901          * bits with absolutely no headroom. So use 4 bits. */
902         unsigned int pin_count:4;
903 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
904
905         /**
906          * Is the object at the current location in the gtt mappable and
907          * fenceable? Used to avoid costly recalculations.
908          */
909         unsigned int map_and_fenceable:1;
910
911         /**
912          * Whether the current gtt mapping needs to be mappable (and isn't just
913          * mappable by accident). Track pin and fault separate for a more
914          * accurate mappable working set.
915          */
916         unsigned int fault_mappable:1;
917         unsigned int pin_mappable:1;
918
919         /*
920          * Is the GPU currently using a fence to access this buffer,
921          */
922         unsigned int pending_fenced_gpu_access:1;
923         unsigned int fenced_gpu_access:1;
924
925         unsigned int cache_level:2;
926
927         unsigned int has_aliasing_ppgtt_mapping:1;
928         unsigned int has_global_gtt_mapping:1;
929
930         struct page **pages;
931
932         /**
933          * DMAR support
934          */
935         struct scatterlist *sg_list;
936         int num_sg;
937
938         /**
939          * Used for performing relocations during execbuffer insertion.
940          */
941         struct hlist_node exec_node;
942         unsigned long exec_handle;
943         struct drm_i915_gem_exec_object2 *exec_entry;
944
945         /**
946          * Current offset of the object in GTT space.
947          *
948          * This is the same as gtt_space->start
949          */
950         uint32_t gtt_offset;
951
952         struct intel_ring_buffer *ring;
953
954         /** Breadcrumb of last rendering to the buffer. */
955         uint32_t last_rendering_seqno;
956         /** Breadcrumb of last fenced GPU access to the buffer. */
957         uint32_t last_fenced_seqno;
958
959         /** Current tiling stride for the object, if it's tiled. */
960         uint32_t stride;
961
962         /** Record of address bit 17 of each page at last unbind. */
963         unsigned long *bit_17;
964
965         /** User space pin count and filp owning the pin */
966         uint32_t user_pin_count;
967         struct drm_file *pin_filp;
968
969         /** for phy allocated objects */
970         struct drm_i915_gem_phys_object *phys_obj;
971
972         /**
973          * Number of crtcs where this object is currently the fb, but
974          * will be page flipped away on the next vblank.  When it
975          * reaches 0, dev_priv->pending_flip_queue will be woken up.
976          */
977         atomic_t pending_flip;
978 };
979
980 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
981
982 /**
983  * Request queue structure.
984  *
985  * The request queue allows us to note sequence numbers that have been emitted
986  * and may be associated with active buffers to be retired.
987  *
988  * By keeping this list, we can avoid having to do questionable
989  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
990  * an emission time with seqnos for tracking how far ahead of the GPU we are.
991  */
992 struct drm_i915_gem_request {
993         /** On Which ring this request was generated */
994         struct intel_ring_buffer *ring;
995
996         /** GEM sequence number associated with this request. */
997         uint32_t seqno;
998
999         /** Postion in the ringbuffer of the end of the request */
1000         u32 tail;
1001
1002         /** Time at which this request was emitted, in jiffies. */
1003         unsigned long emitted_jiffies;
1004
1005         /** global list entry for this request */
1006         struct list_head list;
1007
1008         struct drm_i915_file_private *file_priv;
1009         /** file_priv list entry for this request */
1010         struct list_head client_list;
1011 };
1012
1013 struct drm_i915_file_private {
1014         struct {
1015                 struct spinlock lock;
1016                 struct list_head request_list;
1017         } mm;
1018 };
1019
1020 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1021
1022 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1023 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1024 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1025 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1026 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1027 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1028 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1029 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1030 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1031 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1032 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1033 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1034 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1035 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1036 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1037 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1038 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1039 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1040 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1041 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1042 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1043 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1044
1045 /*
1046  * The genX designation typically refers to the render engine, so render
1047  * capability related checks should use IS_GEN, while display and other checks
1048  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1049  * chips, etc.).
1050  */
1051 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1052 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1053 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1054 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1055 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1056 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1057
1058 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1059 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1060 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1061 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1062
1063 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >=6)
1064
1065 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1066 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1067
1068 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1069  * rows, which changed the alignment requirements and fence programming.
1070  */
1071 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1072                                                       IS_I915GM(dev)))
1073 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1074 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1075 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1076 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1077 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1078 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1079 /* dsparb controlled by hw only */
1080 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1081
1082 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1083 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1084 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1085
1086 #define HAS_PCH_SPLIT(dev) (INTEL_INFO(dev)->has_pch_split)
1087 #define HAS_PIPE_CONTROL(dev) (INTEL_INFO(dev)->gen >= 5)
1088
1089 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1090 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1091 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1092 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1093
1094 #include "i915_trace.h"
1095
1096 /**
1097  * RC6 is a special power stage which allows the GPU to enter an very
1098  * low-voltage mode when idle, using down to 0V while at this stage.  This
1099  * stage is entered automatically when the GPU is idle when RC6 support is
1100  * enabled, and as soon as new workload arises GPU wakes up automatically as well.
1101  *
1102  * There are different RC6 modes available in Intel GPU, which differentiate
1103  * among each other with the latency required to enter and leave RC6 and
1104  * voltage consumed by the GPU in different states.
1105  *
1106  * The combination of the following flags define which states GPU is allowed
1107  * to enter, while RC6 is the normal RC6 state, RC6p is the deep RC6, and
1108  * RC6pp is deepest RC6. Their support by hardware varies according to the
1109  * GPU, BIOS, chipset and platform. RC6 is usually the safest one and the one
1110  * which brings the most power savings; deeper states save more power, but
1111  * require higher latency to switch to and wake up.
1112  */
1113 #define INTEL_RC6_ENABLE                        (1<<0)
1114 #define INTEL_RC6p_ENABLE                       (1<<1)
1115 #define INTEL_RC6pp_ENABLE                      (1<<2)
1116
1117 extern struct drm_ioctl_desc i915_ioctls[];
1118 extern int i915_max_ioctl;
1119 extern unsigned int i915_fbpercrtc __always_unused;
1120 extern int i915_panel_ignore_lid __read_mostly;
1121 extern unsigned int i915_powersave __read_mostly;
1122 extern int i915_semaphores __read_mostly;
1123 extern unsigned int i915_lvds_downclock __read_mostly;
1124 extern int i915_lvds_channel_mode __read_mostly;
1125 extern int i915_panel_use_ssc __read_mostly;
1126 extern int i915_vbt_sdvo_panel_type __read_mostly;
1127 extern int i915_enable_rc6 __read_mostly;
1128 extern int i915_enable_fbc __read_mostly;
1129 extern bool i915_enable_hangcheck __read_mostly;
1130 extern int i915_enable_ppgtt __read_mostly;
1131
1132 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1133 extern int i915_resume(struct drm_device *dev);
1134 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1135 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1136
1137                                 /* i915_dma.c */
1138 void i915_update_dri1_breadcrumb(struct drm_device *dev);
1139 extern void i915_kernel_lost_context(struct drm_device * dev);
1140 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1141 extern int i915_driver_unload(struct drm_device *);
1142 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1143 extern void i915_driver_lastclose(struct drm_device * dev);
1144 extern void i915_driver_preclose(struct drm_device *dev,
1145                                  struct drm_file *file_priv);
1146 extern void i915_driver_postclose(struct drm_device *dev,
1147                                   struct drm_file *file_priv);
1148 extern int i915_driver_device_is_agp(struct drm_device * dev);
1149 #ifdef CONFIG_COMPAT
1150 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1151                               unsigned long arg);
1152 #endif
1153 extern int i915_emit_box(struct drm_device *dev,
1154                          struct drm_clip_rect *box,
1155                          int DR1, int DR4);
1156 extern int i915_reset(struct drm_device *dev);
1157 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1158 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1159 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1160 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1161
1162
1163 /* i915_irq.c */
1164 void i915_hangcheck_elapsed(unsigned long data);
1165 void i915_handle_error(struct drm_device *dev, bool wedged);
1166
1167 extern void intel_irq_init(struct drm_device *dev);
1168
1169 void i915_error_state_free(struct kref *error_ref);
1170
1171 void
1172 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1173
1174 void
1175 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1176
1177 void intel_enable_asle(struct drm_device *dev);
1178
1179 #ifdef CONFIG_DEBUG_FS
1180 extern void i915_destroy_error_state(struct drm_device *dev);
1181 #else
1182 #define i915_destroy_error_state(x)
1183 #endif
1184
1185
1186 /* i915_gem.c */
1187 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1188                         struct drm_file *file_priv);
1189 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1190                           struct drm_file *file_priv);
1191 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1192                          struct drm_file *file_priv);
1193 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1194                           struct drm_file *file_priv);
1195 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1196                         struct drm_file *file_priv);
1197 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1198                         struct drm_file *file_priv);
1199 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1200                               struct drm_file *file_priv);
1201 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1202                              struct drm_file *file_priv);
1203 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1204                         struct drm_file *file_priv);
1205 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1206                          struct drm_file *file_priv);
1207 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1208                        struct drm_file *file_priv);
1209 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1210                          struct drm_file *file_priv);
1211 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1212                         struct drm_file *file_priv);
1213 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1214                             struct drm_file *file_priv);
1215 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1216                            struct drm_file *file_priv);
1217 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1218                            struct drm_file *file_priv);
1219 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1220                            struct drm_file *file_priv);
1221 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1222                         struct drm_file *file_priv);
1223 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1224                         struct drm_file *file_priv);
1225 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1226                                 struct drm_file *file_priv);
1227 void i915_gem_load(struct drm_device *dev);
1228 int i915_gem_init_object(struct drm_gem_object *obj);
1229 int __must_check i915_gem_flush_ring(struct intel_ring_buffer *ring,
1230                                      uint32_t invalidate_domains,
1231                                      uint32_t flush_domains);
1232 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1233                                                   size_t size);
1234 void i915_gem_free_object(struct drm_gem_object *obj);
1235 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1236                                      uint32_t alignment,
1237                                      bool map_and_fenceable);
1238 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1239 int __must_check i915_gem_object_unbind(struct drm_i915_gem_object *obj);
1240 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1241 void i915_gem_lastclose(struct drm_device *dev);
1242
1243 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1244 int __must_check i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj);
1245 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
1246                          struct intel_ring_buffer *to);
1247 void i915_gem_object_move_to_active(struct drm_i915_gem_object *obj,
1248                                     struct intel_ring_buffer *ring,
1249                                     u32 seqno);
1250
1251 int i915_gem_dumb_create(struct drm_file *file_priv,
1252                          struct drm_device *dev,
1253                          struct drm_mode_create_dumb *args);
1254 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1255                       uint32_t handle, uint64_t *offset);
1256 int i915_gem_dumb_destroy(struct drm_file *file_priv, struct drm_device *dev,
1257                           uint32_t handle);
1258 /**
1259  * Returns true if seq1 is later than seq2.
1260  */
1261 static inline bool
1262 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1263 {
1264         return (int32_t)(seq1 - seq2) >= 0;
1265 }
1266
1267 u32 i915_gem_next_request_seqno(struct intel_ring_buffer *ring);
1268
1269 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
1270 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1271
1272 static inline bool
1273 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
1274 {
1275         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1276                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1277                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
1278                 return true;
1279         } else
1280                 return false;
1281 }
1282
1283 static inline void
1284 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
1285 {
1286         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1287                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1288                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
1289         }
1290 }
1291
1292 void i915_gem_retire_requests(struct drm_device *dev);
1293 void i915_gem_retire_requests_ring(struct intel_ring_buffer *ring);
1294
1295 void i915_gem_reset(struct drm_device *dev);
1296 void i915_gem_clflush_object(struct drm_i915_gem_object *obj);
1297 int __must_check i915_gem_object_set_domain(struct drm_i915_gem_object *obj,
1298                                             uint32_t read_domains,
1299                                             uint32_t write_domain);
1300 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
1301 int __must_check i915_gem_init(struct drm_device *dev);
1302 int __must_check i915_gem_init_hw(struct drm_device *dev);
1303 void i915_gem_init_swizzling(struct drm_device *dev);
1304 void i915_gem_init_ppgtt(struct drm_device *dev);
1305 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1306 int __must_check i915_gpu_idle(struct drm_device *dev);
1307 int __must_check i915_gem_idle(struct drm_device *dev);
1308 int __must_check i915_add_request(struct intel_ring_buffer *ring,
1309                                   struct drm_file *file,
1310                                   struct drm_i915_gem_request *request);
1311 int __must_check i915_wait_request(struct intel_ring_buffer *ring,
1312                                    uint32_t seqno);
1313 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1314 int __must_check
1315 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1316                                   bool write);
1317 int __must_check
1318 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
1319 int __must_check
1320 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
1321                                      u32 alignment,
1322                                      struct intel_ring_buffer *pipelined);
1323 int i915_gem_attach_phys_object(struct drm_device *dev,
1324                                 struct drm_i915_gem_object *obj,
1325                                 int id,
1326                                 int align);
1327 void i915_gem_detach_phys_object(struct drm_device *dev,
1328                                  struct drm_i915_gem_object *obj);
1329 void i915_gem_free_all_phys_object(struct drm_device *dev);
1330 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
1331
1332 uint32_t
1333 i915_gem_get_unfenced_gtt_alignment(struct drm_device *dev,
1334                                     uint32_t size,
1335                                     int tiling_mode);
1336
1337 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
1338                                     enum i915_cache_level cache_level);
1339
1340 /* i915_gem_gtt.c */
1341 int __must_check i915_gem_init_aliasing_ppgtt(struct drm_device *dev);
1342 void i915_gem_cleanup_aliasing_ppgtt(struct drm_device *dev);
1343 void i915_ppgtt_bind_object(struct i915_hw_ppgtt *ppgtt,
1344                             struct drm_i915_gem_object *obj,
1345                             enum i915_cache_level cache_level);
1346 void i915_ppgtt_unbind_object(struct i915_hw_ppgtt *ppgtt,
1347                               struct drm_i915_gem_object *obj);
1348
1349 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
1350 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
1351 void i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj,
1352                                 enum i915_cache_level cache_level);
1353 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
1354 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
1355 void i915_gem_init_global_gtt(struct drm_device *dev,
1356                               unsigned long start,
1357                               unsigned long mappable_end,
1358                               unsigned long end);
1359
1360 /* i915_gem_evict.c */
1361 int __must_check i915_gem_evict_something(struct drm_device *dev, int min_size,
1362                                           unsigned alignment, bool mappable);
1363 int i915_gem_evict_everything(struct drm_device *dev, bool purgeable_only);
1364
1365 /* i915_gem_stolen.c */
1366 int i915_gem_init_stolen(struct drm_device *dev);
1367 void i915_gem_cleanup_stolen(struct drm_device *dev);
1368
1369 /* i915_gem_tiling.c */
1370 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1371 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
1372 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
1373
1374 /* i915_gem_debug.c */
1375 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1376                           const char *where, uint32_t mark);
1377 #if WATCH_LISTS
1378 int i915_verify_lists(struct drm_device *dev);
1379 #else
1380 #define i915_verify_lists(dev) 0
1381 #endif
1382 void i915_gem_object_check_coherency(struct drm_i915_gem_object *obj,
1383                                      int handle);
1384 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1385                           const char *where, uint32_t mark);
1386
1387 /* i915_debugfs.c */
1388 int i915_debugfs_init(struct drm_minor *minor);
1389 void i915_debugfs_cleanup(struct drm_minor *minor);
1390
1391 /* i915_suspend.c */
1392 extern int i915_save_state(struct drm_device *dev);
1393 extern int i915_restore_state(struct drm_device *dev);
1394
1395 /* i915_suspend.c */
1396 extern int i915_save_state(struct drm_device *dev);
1397 extern int i915_restore_state(struct drm_device *dev);
1398
1399 /* i915_sysfs.c */
1400 void i915_setup_sysfs(struct drm_device *dev_priv);
1401 void i915_teardown_sysfs(struct drm_device *dev_priv);
1402
1403 /* intel_i2c.c */
1404 extern int intel_setup_gmbus(struct drm_device *dev);
1405 extern void intel_teardown_gmbus(struct drm_device *dev);
1406 extern inline bool intel_gmbus_is_port_valid(unsigned port)
1407 {
1408         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
1409 }
1410
1411 extern struct i2c_adapter *intel_gmbus_get_adapter(
1412                 struct drm_i915_private *dev_priv, unsigned port);
1413 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1414 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1415 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1416 {
1417         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1418 }
1419 extern void intel_i2c_reset(struct drm_device *dev);
1420
1421 /* intel_opregion.c */
1422 extern int intel_opregion_setup(struct drm_device *dev);
1423 #ifdef CONFIG_ACPI
1424 extern void intel_opregion_init(struct drm_device *dev);
1425 extern void intel_opregion_fini(struct drm_device *dev);
1426 extern void intel_opregion_asle_intr(struct drm_device *dev);
1427 extern void intel_opregion_gse_intr(struct drm_device *dev);
1428 extern void intel_opregion_enable_asle(struct drm_device *dev);
1429 #else
1430 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1431 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1432 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1433 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1434 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1435 #endif
1436
1437 /* intel_acpi.c */
1438 #ifdef CONFIG_ACPI
1439 extern void intel_register_dsm_handler(void);
1440 extern void intel_unregister_dsm_handler(void);
1441 #else
1442 static inline void intel_register_dsm_handler(void) { return; }
1443 static inline void intel_unregister_dsm_handler(void) { return; }
1444 #endif /* CONFIG_ACPI */
1445
1446 /* modesetting */
1447 extern void intel_modeset_init_hw(struct drm_device *dev);
1448 extern void intel_modeset_init(struct drm_device *dev);
1449 extern void intel_modeset_gem_init(struct drm_device *dev);
1450 extern void intel_modeset_cleanup(struct drm_device *dev);
1451 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1452 extern bool intel_fbc_enabled(struct drm_device *dev);
1453 extern void intel_disable_fbc(struct drm_device *dev);
1454 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1455 extern void ironlake_init_pch_refclk(struct drm_device *dev);
1456 extern void ironlake_enable_rc6(struct drm_device *dev);
1457 extern void gen6_set_rps(struct drm_device *dev, u8 val);
1458 extern void intel_detect_pch(struct drm_device *dev);
1459 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
1460 extern int intel_enable_rc6(const struct drm_device *dev);
1461
1462 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
1463 extern void __gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1464 extern void __gen6_gt_force_wake_mt_get(struct drm_i915_private *dev_priv);
1465 extern void __gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1466 extern void __gen6_gt_force_wake_mt_put(struct drm_i915_private *dev_priv);
1467
1468 extern void vlv_force_wake_get(struct drm_i915_private *dev_priv);
1469 extern void vlv_force_wake_put(struct drm_i915_private *dev_priv);
1470
1471 /* overlay */
1472 #ifdef CONFIG_DEBUG_FS
1473 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1474 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1475
1476 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
1477 extern void intel_display_print_error_state(struct seq_file *m,
1478                                             struct drm_device *dev,
1479                                             struct intel_display_error_state *error);
1480 #endif
1481
1482 /* On SNB platform, before reading ring registers forcewake bit
1483  * must be set to prevent GT core from power down and stale values being
1484  * returned.
1485  */
1486 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1487 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1488 int __gen6_gt_wait_for_fifo(struct drm_i915_private *dev_priv);
1489
1490 #define __i915_read(x, y) \
1491         u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg);
1492
1493 __i915_read(8, b)
1494 __i915_read(16, w)
1495 __i915_read(32, l)
1496 __i915_read(64, q)
1497 #undef __i915_read
1498
1499 #define __i915_write(x, y) \
1500         void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val);
1501
1502 __i915_write(8, b)
1503 __i915_write(16, w)
1504 __i915_write(32, l)
1505 __i915_write(64, q)
1506 #undef __i915_write
1507
1508 #define I915_READ8(reg)         i915_read8(dev_priv, (reg))
1509 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val))
1510
1511 #define I915_READ16(reg)        i915_read16(dev_priv, (reg))
1512 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val))
1513 #define I915_READ16_NOTRACE(reg)        readw(dev_priv->regs + (reg))
1514 #define I915_WRITE16_NOTRACE(reg, val)  writew(val, dev_priv->regs + (reg))
1515
1516 #define I915_READ(reg)          i915_read32(dev_priv, (reg))
1517 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val))
1518 #define I915_READ_NOTRACE(reg)          readl(dev_priv->regs + (reg))
1519 #define I915_WRITE_NOTRACE(reg, val)    writel(val, dev_priv->regs + (reg))
1520
1521 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val))
1522 #define I915_READ64(reg)        i915_read64(dev_priv, (reg))
1523
1524 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
1525 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
1526
1527
1528 #endif