]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/i915_drv.h
Merge remote-tracking branch 'airlied/drm-next' into drm-intel-next-queued
[karo-tx-linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hashtable.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/pm_qos.h>
44 #include <linux/shmem_fs.h>
45
46 #include <drm/drmP.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <drm/drm_auth.h>
51
52 #include "i915_params.h"
53 #include "i915_reg.h"
54
55 #include "intel_bios.h"
56 #include "intel_dpll_mgr.h"
57 #include "intel_guc.h"
58 #include "intel_lrc.h"
59 #include "intel_ringbuffer.h"
60
61 #include "i915_gem.h"
62 #include "i915_gem_gtt.h"
63 #include "i915_gem_render_state.h"
64 #include "i915_gem_request.h"
65
66 #include "intel_gvt.h"
67
68 /* General customization:
69  */
70
71 #define DRIVER_NAME             "i915"
72 #define DRIVER_DESC             "Intel Graphics"
73 #define DRIVER_DATE             "20161024"
74 #define DRIVER_TIMESTAMP        1477290335
75
76 #undef WARN_ON
77 /* Many gcc seem to no see through this and fall over :( */
78 #if 0
79 #define WARN_ON(x) ({ \
80         bool __i915_warn_cond = (x); \
81         if (__builtin_constant_p(__i915_warn_cond)) \
82                 BUILD_BUG_ON(__i915_warn_cond); \
83         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
84 #else
85 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
86 #endif
87
88 #undef WARN_ON_ONCE
89 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
90
91 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
92                              (long) (x), __func__);
93
94 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
95  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
96  * which may not necessarily be a user visible problem.  This will either
97  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
98  * enable distros and users to tailor their preferred amount of i915 abrt
99  * spam.
100  */
101 #define I915_STATE_WARN(condition, format...) ({                        \
102         int __ret_warn_on = !!(condition);                              \
103         if (unlikely(__ret_warn_on))                                    \
104                 if (!WARN(i915.verbose_state_checks, format))           \
105                         DRM_ERROR(format);                              \
106         unlikely(__ret_warn_on);                                        \
107 })
108
109 #define I915_STATE_WARN_ON(x)                                           \
110         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
111
112 bool __i915_inject_load_failure(const char *func, int line);
113 #define i915_inject_load_failure() \
114         __i915_inject_load_failure(__func__, __LINE__)
115
116 static inline const char *yesno(bool v)
117 {
118         return v ? "yes" : "no";
119 }
120
121 static inline const char *onoff(bool v)
122 {
123         return v ? "on" : "off";
124 }
125
126 enum pipe {
127         INVALID_PIPE = -1,
128         PIPE_A = 0,
129         PIPE_B,
130         PIPE_C,
131         _PIPE_EDP,
132         I915_MAX_PIPES = _PIPE_EDP
133 };
134 #define pipe_name(p) ((p) + 'A')
135
136 enum transcoder {
137         TRANSCODER_A = 0,
138         TRANSCODER_B,
139         TRANSCODER_C,
140         TRANSCODER_EDP,
141         TRANSCODER_DSI_A,
142         TRANSCODER_DSI_C,
143         I915_MAX_TRANSCODERS
144 };
145
146 static inline const char *transcoder_name(enum transcoder transcoder)
147 {
148         switch (transcoder) {
149         case TRANSCODER_A:
150                 return "A";
151         case TRANSCODER_B:
152                 return "B";
153         case TRANSCODER_C:
154                 return "C";
155         case TRANSCODER_EDP:
156                 return "EDP";
157         case TRANSCODER_DSI_A:
158                 return "DSI A";
159         case TRANSCODER_DSI_C:
160                 return "DSI C";
161         default:
162                 return "<invalid>";
163         }
164 }
165
166 static inline bool transcoder_is_dsi(enum transcoder transcoder)
167 {
168         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
169 }
170
171 /*
172  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
173  * number of planes per CRTC.  Not all platforms really have this many planes,
174  * which means some arrays of size I915_MAX_PLANES may have unused entries
175  * between the topmost sprite plane and the cursor plane.
176  */
177 enum plane {
178         PLANE_A = 0,
179         PLANE_B,
180         PLANE_C,
181         PLANE_CURSOR,
182         I915_MAX_PLANES,
183 };
184 #define plane_name(p) ((p) + 'A')
185
186 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
187
188 enum port {
189         PORT_NONE = -1,
190         PORT_A = 0,
191         PORT_B,
192         PORT_C,
193         PORT_D,
194         PORT_E,
195         I915_MAX_PORTS
196 };
197 #define port_name(p) ((p) + 'A')
198
199 #define I915_NUM_PHYS_VLV 2
200
201 enum dpio_channel {
202         DPIO_CH0,
203         DPIO_CH1
204 };
205
206 enum dpio_phy {
207         DPIO_PHY0,
208         DPIO_PHY1
209 };
210
211 enum intel_display_power_domain {
212         POWER_DOMAIN_PIPE_A,
213         POWER_DOMAIN_PIPE_B,
214         POWER_DOMAIN_PIPE_C,
215         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
216         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
217         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
218         POWER_DOMAIN_TRANSCODER_A,
219         POWER_DOMAIN_TRANSCODER_B,
220         POWER_DOMAIN_TRANSCODER_C,
221         POWER_DOMAIN_TRANSCODER_EDP,
222         POWER_DOMAIN_TRANSCODER_DSI_A,
223         POWER_DOMAIN_TRANSCODER_DSI_C,
224         POWER_DOMAIN_PORT_DDI_A_LANES,
225         POWER_DOMAIN_PORT_DDI_B_LANES,
226         POWER_DOMAIN_PORT_DDI_C_LANES,
227         POWER_DOMAIN_PORT_DDI_D_LANES,
228         POWER_DOMAIN_PORT_DDI_E_LANES,
229         POWER_DOMAIN_PORT_DSI,
230         POWER_DOMAIN_PORT_CRT,
231         POWER_DOMAIN_PORT_OTHER,
232         POWER_DOMAIN_VGA,
233         POWER_DOMAIN_AUDIO,
234         POWER_DOMAIN_PLLS,
235         POWER_DOMAIN_AUX_A,
236         POWER_DOMAIN_AUX_B,
237         POWER_DOMAIN_AUX_C,
238         POWER_DOMAIN_AUX_D,
239         POWER_DOMAIN_GMBUS,
240         POWER_DOMAIN_MODESET,
241         POWER_DOMAIN_INIT,
242
243         POWER_DOMAIN_NUM,
244 };
245
246 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
247 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
248                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
249 #define POWER_DOMAIN_TRANSCODER(tran) \
250         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
251          (tran) + POWER_DOMAIN_TRANSCODER_A)
252
253 enum hpd_pin {
254         HPD_NONE = 0,
255         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
256         HPD_CRT,
257         HPD_SDVO_B,
258         HPD_SDVO_C,
259         HPD_PORT_A,
260         HPD_PORT_B,
261         HPD_PORT_C,
262         HPD_PORT_D,
263         HPD_PORT_E,
264         HPD_NUM_PINS
265 };
266
267 #define for_each_hpd_pin(__pin) \
268         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
269
270 struct i915_hotplug {
271         struct work_struct hotplug_work;
272
273         struct {
274                 unsigned long last_jiffies;
275                 int count;
276                 enum {
277                         HPD_ENABLED = 0,
278                         HPD_DISABLED = 1,
279                         HPD_MARK_DISABLED = 2
280                 } state;
281         } stats[HPD_NUM_PINS];
282         u32 event_bits;
283         struct delayed_work reenable_work;
284
285         struct intel_digital_port *irq_port[I915_MAX_PORTS];
286         u32 long_port_mask;
287         u32 short_port_mask;
288         struct work_struct dig_port_work;
289
290         struct work_struct poll_init_work;
291         bool poll_enabled;
292
293         /*
294          * if we get a HPD irq from DP and a HPD irq from non-DP
295          * the non-DP HPD could block the workqueue on a mode config
296          * mutex getting, that userspace may have taken. However
297          * userspace is waiting on the DP workqueue to run which is
298          * blocked behind the non-DP one.
299          */
300         struct workqueue_struct *dp_wq;
301 };
302
303 #define I915_GEM_GPU_DOMAINS \
304         (I915_GEM_DOMAIN_RENDER | \
305          I915_GEM_DOMAIN_SAMPLER | \
306          I915_GEM_DOMAIN_COMMAND | \
307          I915_GEM_DOMAIN_INSTRUCTION | \
308          I915_GEM_DOMAIN_VERTEX)
309
310 #define for_each_pipe(__dev_priv, __p) \
311         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
312 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
313         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
314                 for_each_if ((__mask) & (1 << (__p)))
315 #define for_each_plane(__dev_priv, __pipe, __p)                         \
316         for ((__p) = 0;                                                 \
317              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
318              (__p)++)
319 #define for_each_sprite(__dev_priv, __p, __s)                           \
320         for ((__s) = 0;                                                 \
321              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
322              (__s)++)
323
324 #define for_each_port_masked(__port, __ports_mask) \
325         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
326                 for_each_if ((__ports_mask) & (1 << (__port)))
327
328 #define for_each_crtc(dev, crtc) \
329         list_for_each_entry(crtc, &(dev)->mode_config.crtc_list, head)
330
331 #define for_each_intel_plane(dev, intel_plane) \
332         list_for_each_entry(intel_plane,                        \
333                             &(dev)->mode_config.plane_list,     \
334                             base.head)
335
336 #define for_each_intel_plane_mask(dev, intel_plane, plane_mask)         \
337         list_for_each_entry(intel_plane,                                \
338                             &(dev)->mode_config.plane_list,             \
339                             base.head)                                  \
340                 for_each_if ((plane_mask) &                             \
341                              (1 << drm_plane_index(&intel_plane->base)))
342
343 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
344         list_for_each_entry(intel_plane,                                \
345                             &(dev)->mode_config.plane_list,             \
346                             base.head)                                  \
347                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
348
349 #define for_each_intel_crtc(dev, intel_crtc)                            \
350         list_for_each_entry(intel_crtc,                                 \
351                             &(dev)->mode_config.crtc_list,              \
352                             base.head)
353
354 #define for_each_intel_crtc_mask(dev, intel_crtc, crtc_mask)            \
355         list_for_each_entry(intel_crtc,                                 \
356                             &(dev)->mode_config.crtc_list,              \
357                             base.head)                                  \
358                 for_each_if ((crtc_mask) & (1 << drm_crtc_index(&intel_crtc->base)))
359
360 #define for_each_intel_encoder(dev, intel_encoder)              \
361         list_for_each_entry(intel_encoder,                      \
362                             &(dev)->mode_config.encoder_list,   \
363                             base.head)
364
365 #define for_each_intel_connector(dev, intel_connector)          \
366         list_for_each_entry(intel_connector,                    \
367                             &(dev)->mode_config.connector_list, \
368                             base.head)
369
370 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
371         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
372                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
373
374 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
375         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
376                 for_each_if ((intel_connector)->base.encoder == (__encoder))
377
378 #define for_each_power_domain(domain, mask)                             \
379         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
380                 for_each_if ((1 << (domain)) & (mask))
381
382 struct drm_i915_private;
383 struct i915_mm_struct;
384 struct i915_mmu_object;
385
386 struct drm_i915_file_private {
387         struct drm_i915_private *dev_priv;
388         struct drm_file *file;
389
390         struct {
391                 spinlock_t lock;
392                 struct list_head request_list;
393 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
394  * chosen to prevent the CPU getting more than a frame ahead of the GPU
395  * (when using lax throttling for the frontbuffer). We also use it to
396  * offer free GPU waitboosts for severely congested workloads.
397  */
398 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
399         } mm;
400         struct idr context_idr;
401
402         struct intel_rps_client {
403                 struct list_head link;
404                 unsigned boosts;
405         } rps;
406
407         unsigned int bsd_engine;
408 };
409
410 /* Used by dp and fdi links */
411 struct intel_link_m_n {
412         uint32_t        tu;
413         uint32_t        gmch_m;
414         uint32_t        gmch_n;
415         uint32_t        link_m;
416         uint32_t        link_n;
417 };
418
419 void intel_link_compute_m_n(int bpp, int nlanes,
420                             int pixel_clock, int link_clock,
421                             struct intel_link_m_n *m_n);
422
423 /* Interface history:
424  *
425  * 1.1: Original.
426  * 1.2: Add Power Management
427  * 1.3: Add vblank support
428  * 1.4: Fix cmdbuffer path, add heap destroy
429  * 1.5: Add vblank pipe configuration
430  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
431  *      - Support vertical blank on secondary display pipe
432  */
433 #define DRIVER_MAJOR            1
434 #define DRIVER_MINOR            6
435 #define DRIVER_PATCHLEVEL       0
436
437 struct opregion_header;
438 struct opregion_acpi;
439 struct opregion_swsci;
440 struct opregion_asle;
441
442 struct intel_opregion {
443         struct opregion_header *header;
444         struct opregion_acpi *acpi;
445         struct opregion_swsci *swsci;
446         u32 swsci_gbda_sub_functions;
447         u32 swsci_sbcb_sub_functions;
448         struct opregion_asle *asle;
449         void *rvda;
450         const void *vbt;
451         u32 vbt_size;
452         u32 *lid_state;
453         struct work_struct asle_work;
454 };
455 #define OPREGION_SIZE            (8*1024)
456
457 struct intel_overlay;
458 struct intel_overlay_error_state;
459
460 struct drm_i915_fence_reg {
461         struct list_head link;
462         struct drm_i915_private *i915;
463         struct i915_vma *vma;
464         int pin_count;
465         int id;
466         /**
467          * Whether the tiling parameters for the currently
468          * associated fence register have changed. Note that
469          * for the purposes of tracking tiling changes we also
470          * treat the unfenced register, the register slot that
471          * the object occupies whilst it executes a fenced
472          * command (such as BLT on gen2/3), as a "fence".
473          */
474         bool dirty;
475 };
476
477 struct sdvo_device_mapping {
478         u8 initialized;
479         u8 dvo_port;
480         u8 slave_addr;
481         u8 dvo_wiring;
482         u8 i2c_pin;
483         u8 ddc_pin;
484 };
485
486 struct intel_connector;
487 struct intel_encoder;
488 struct intel_crtc_state;
489 struct intel_initial_plane_config;
490 struct intel_crtc;
491 struct intel_limit;
492 struct dpll;
493
494 struct drm_i915_display_funcs {
495         int (*get_display_clock_speed)(struct drm_device *dev);
496         int (*get_fifo_size)(struct drm_device *dev, int plane);
497         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
498         int (*compute_intermediate_wm)(struct drm_device *dev,
499                                        struct intel_crtc *intel_crtc,
500                                        struct intel_crtc_state *newstate);
501         void (*initial_watermarks)(struct intel_crtc_state *cstate);
502         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
503         int (*compute_global_watermarks)(struct drm_atomic_state *state);
504         void (*update_wm)(struct drm_crtc *crtc);
505         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
506         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
507         /* Returns the active state of the crtc, and if the crtc is active,
508          * fills out the pipe-config with the hw state. */
509         bool (*get_pipe_config)(struct intel_crtc *,
510                                 struct intel_crtc_state *);
511         void (*get_initial_plane_config)(struct intel_crtc *,
512                                          struct intel_initial_plane_config *);
513         int (*crtc_compute_clock)(struct intel_crtc *crtc,
514                                   struct intel_crtc_state *crtc_state);
515         void (*crtc_enable)(struct intel_crtc_state *pipe_config,
516                             struct drm_atomic_state *old_state);
517         void (*crtc_disable)(struct intel_crtc_state *old_crtc_state,
518                              struct drm_atomic_state *old_state);
519         void (*update_crtcs)(struct drm_atomic_state *state,
520                              unsigned int *crtc_vblank_mask);
521         void (*audio_codec_enable)(struct drm_connector *connector,
522                                    struct intel_encoder *encoder,
523                                    const struct drm_display_mode *adjusted_mode);
524         void (*audio_codec_disable)(struct intel_encoder *encoder);
525         void (*fdi_link_train)(struct drm_crtc *crtc);
526         void (*init_clock_gating)(struct drm_device *dev);
527         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
528                           struct drm_framebuffer *fb,
529                           struct drm_i915_gem_object *obj,
530                           struct drm_i915_gem_request *req,
531                           uint32_t flags);
532         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
533         /* clock updates for mode set */
534         /* cursor updates */
535         /* render clock increase/decrease */
536         /* display clock increase/decrease */
537         /* pll clock increase/decrease */
538
539         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
540         void (*load_luts)(struct drm_crtc_state *crtc_state);
541 };
542
543 enum forcewake_domain_id {
544         FW_DOMAIN_ID_RENDER = 0,
545         FW_DOMAIN_ID_BLITTER,
546         FW_DOMAIN_ID_MEDIA,
547
548         FW_DOMAIN_ID_COUNT
549 };
550
551 enum forcewake_domains {
552         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
553         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
554         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
555         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
556                          FORCEWAKE_BLITTER |
557                          FORCEWAKE_MEDIA)
558 };
559
560 #define FW_REG_READ  (1)
561 #define FW_REG_WRITE (2)
562
563 enum forcewake_domains
564 intel_uncore_forcewake_for_reg(struct drm_i915_private *dev_priv,
565                                i915_reg_t reg, unsigned int op);
566
567 struct intel_uncore_funcs {
568         void (*force_wake_get)(struct drm_i915_private *dev_priv,
569                                                         enum forcewake_domains domains);
570         void (*force_wake_put)(struct drm_i915_private *dev_priv,
571                                                         enum forcewake_domains domains);
572
573         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
574         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
575         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
576         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
577
578         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
579                                 uint8_t val, bool trace);
580         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
581                                 uint16_t val, bool trace);
582         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
583                                 uint32_t val, bool trace);
584 };
585
586 struct intel_forcewake_range {
587         u32 start;
588         u32 end;
589
590         enum forcewake_domains domains;
591 };
592
593 struct intel_uncore {
594         spinlock_t lock; /** lock is also taken in irq contexts. */
595
596         const struct intel_forcewake_range *fw_domains_table;
597         unsigned int fw_domains_table_entries;
598
599         struct intel_uncore_funcs funcs;
600
601         unsigned fifo_count;
602
603         enum forcewake_domains fw_domains;
604         enum forcewake_domains fw_domains_active;
605
606         struct intel_uncore_forcewake_domain {
607                 struct drm_i915_private *i915;
608                 enum forcewake_domain_id id;
609                 enum forcewake_domains mask;
610                 unsigned wake_count;
611                 struct hrtimer timer;
612                 i915_reg_t reg_set;
613                 u32 val_set;
614                 u32 val_clear;
615                 i915_reg_t reg_ack;
616                 i915_reg_t reg_post;
617                 u32 val_reset;
618         } fw_domain[FW_DOMAIN_ID_COUNT];
619
620         int unclaimed_mmio_check;
621 };
622
623 /* Iterate over initialised fw domains */
624 #define for_each_fw_domain_masked(domain__, mask__, dev_priv__) \
625         for ((domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
626              (domain__) < &(dev_priv__)->uncore.fw_domain[FW_DOMAIN_ID_COUNT]; \
627              (domain__)++) \
628                 for_each_if ((mask__) & (domain__)->mask)
629
630 #define for_each_fw_domain(domain__, dev_priv__) \
631         for_each_fw_domain_masked(domain__, FORCEWAKE_ALL, dev_priv__)
632
633 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
634 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
635 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
636
637 struct intel_csr {
638         struct work_struct work;
639         const char *fw_path;
640         uint32_t *dmc_payload;
641         uint32_t dmc_fw_size;
642         uint32_t version;
643         uint32_t mmio_count;
644         i915_reg_t mmioaddr[8];
645         uint32_t mmiodata[8];
646         uint32_t dc_state;
647         uint32_t allowed_dc_mask;
648 };
649
650 #define DEV_INFO_FOR_EACH_FLAG(func) \
651         /* Keep is_* in chronological order */ \
652         func(is_mobile); \
653         func(is_i85x); \
654         func(is_i915g); \
655         func(is_i945gm); \
656         func(is_g33); \
657         func(is_g4x); \
658         func(is_pineview); \
659         func(is_broadwater); \
660         func(is_crestline); \
661         func(is_ivybridge); \
662         func(is_valleyview); \
663         func(is_cherryview); \
664         func(is_haswell); \
665         func(is_broadwell); \
666         func(is_skylake); \
667         func(is_broxton); \
668         func(is_kabylake); \
669         func(is_preliminary); \
670         /* Keep has_* in alphabetical order */ \
671         func(has_csr); \
672         func(has_ddi); \
673         func(has_dp_mst); \
674         func(has_fbc); \
675         func(has_fpga_dbg); \
676         func(has_gmbus_irq); \
677         func(has_gmch_display); \
678         func(has_guc); \
679         func(has_hotplug); \
680         func(has_hw_contexts); \
681         func(has_l3_dpf); \
682         func(has_llc); \
683         func(has_logical_ring_contexts); \
684         func(has_overlay); \
685         func(has_pipe_cxsr); \
686         func(has_pooled_eu); \
687         func(has_psr); \
688         func(has_rc6); \
689         func(has_rc6p); \
690         func(has_resource_streamer); \
691         func(has_runtime_pm); \
692         func(has_snoop); \
693         func(cursor_needs_physical); \
694         func(hws_needs_physical); \
695         func(overlay_needs_physical); \
696         func(supports_tv)
697
698 struct sseu_dev_info {
699         u8 slice_mask;
700         u8 subslice_mask;
701         u8 eu_total;
702         u8 eu_per_subslice;
703         u8 min_eu_in_pool;
704         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
705         u8 subslice_7eu[3];
706         u8 has_slice_pg:1;
707         u8 has_subslice_pg:1;
708         u8 has_eu_pg:1;
709 };
710
711 static inline unsigned int sseu_subslice_total(const struct sseu_dev_info *sseu)
712 {
713         return hweight8(sseu->slice_mask) * hweight8(sseu->subslice_mask);
714 }
715
716 struct intel_device_info {
717         u32 display_mmio_offset;
718         u16 device_id;
719         u8 num_pipes;
720         u8 num_sprites[I915_MAX_PIPES];
721         u8 gen;
722         u16 gen_mask;
723         u8 ring_mask; /* Rings supported by the HW */
724         u8 num_rings;
725 #define DEFINE_FLAG(name) u8 name:1
726         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG);
727 #undef DEFINE_FLAG
728         u16 ddb_size; /* in blocks */
729         /* Register offsets for the various display pipes and transcoders */
730         int pipe_offsets[I915_MAX_TRANSCODERS];
731         int trans_offsets[I915_MAX_TRANSCODERS];
732         int palette_offsets[I915_MAX_PIPES];
733         int cursor_offsets[I915_MAX_PIPES];
734
735         /* Slice/subslice/EU info */
736         struct sseu_dev_info sseu;
737
738         struct color_luts {
739                 u16 degamma_lut_size;
740                 u16 gamma_lut_size;
741         } color;
742 };
743
744 struct intel_display_error_state;
745
746 struct drm_i915_error_state {
747         struct kref ref;
748         struct timeval time;
749         struct timeval boottime;
750         struct timeval uptime;
751
752         struct drm_i915_private *i915;
753
754         char error_msg[128];
755         bool simulated;
756         int iommu;
757         u32 reset_count;
758         u32 suspend_count;
759         struct intel_device_info device_info;
760
761         /* Generic register state */
762         u32 eir;
763         u32 pgtbl_er;
764         u32 ier;
765         u32 gtier[4];
766         u32 ccid;
767         u32 derrmr;
768         u32 forcewake;
769         u32 error; /* gen6+ */
770         u32 err_int; /* gen7 */
771         u32 fault_data0; /* gen8, gen9 */
772         u32 fault_data1; /* gen8, gen9 */
773         u32 done_reg;
774         u32 gac_eco;
775         u32 gam_ecochk;
776         u32 gab_ctl;
777         u32 gfx_mode;
778
779         u64 fence[I915_MAX_NUM_FENCES];
780         struct intel_overlay_error_state *overlay;
781         struct intel_display_error_state *display;
782         struct drm_i915_error_object *semaphore;
783         struct drm_i915_error_object *guc_log;
784
785         struct drm_i915_error_engine {
786                 int engine_id;
787                 /* Software tracked state */
788                 bool waiting;
789                 int num_waiters;
790                 int hangcheck_score;
791                 enum intel_engine_hangcheck_action hangcheck_action;
792                 struct i915_address_space *vm;
793                 int num_requests;
794
795                 /* position of active request inside the ring */
796                 u32 rq_head, rq_post, rq_tail;
797
798                 /* our own tracking of ring head and tail */
799                 u32 cpu_ring_head;
800                 u32 cpu_ring_tail;
801
802                 u32 last_seqno;
803                 u32 semaphore_seqno[I915_NUM_ENGINES - 1];
804
805                 /* Register state */
806                 u32 start;
807                 u32 tail;
808                 u32 head;
809                 u32 ctl;
810                 u32 mode;
811                 u32 hws;
812                 u32 ipeir;
813                 u32 ipehr;
814                 u32 bbstate;
815                 u32 instpm;
816                 u32 instps;
817                 u32 seqno;
818                 u64 bbaddr;
819                 u64 acthd;
820                 u32 fault_reg;
821                 u64 faddr;
822                 u32 rc_psmi; /* sleep state */
823                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
824                 struct intel_instdone instdone;
825
826                 struct drm_i915_error_object {
827                         u64 gtt_offset;
828                         u64 gtt_size;
829                         int page_count;
830                         int unused;
831                         u32 *pages[0];
832                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
833
834                 struct drm_i915_error_object *wa_ctx;
835
836                 struct drm_i915_error_request {
837                         long jiffies;
838                         pid_t pid;
839                         u32 context;
840                         u32 seqno;
841                         u32 head;
842                         u32 tail;
843                 } *requests, execlist[2];
844
845                 struct drm_i915_error_waiter {
846                         char comm[TASK_COMM_LEN];
847                         pid_t pid;
848                         u32 seqno;
849                 } *waiters;
850
851                 struct {
852                         u32 gfx_mode;
853                         union {
854                                 u64 pdp[4];
855                                 u32 pp_dir_base;
856                         };
857                 } vm_info;
858
859                 pid_t pid;
860                 char comm[TASK_COMM_LEN];
861         } engine[I915_NUM_ENGINES];
862
863         struct drm_i915_error_buffer {
864                 u32 size;
865                 u32 name;
866                 u32 rseqno[I915_NUM_ENGINES], wseqno;
867                 u64 gtt_offset;
868                 u32 read_domains;
869                 u32 write_domain;
870                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
871                 u32 tiling:2;
872                 u32 dirty:1;
873                 u32 purgeable:1;
874                 u32 userptr:1;
875                 s32 engine:4;
876                 u32 cache_level:3;
877         } *active_bo[I915_NUM_ENGINES], *pinned_bo;
878         u32 active_bo_count[I915_NUM_ENGINES], pinned_bo_count;
879         struct i915_address_space *active_vm[I915_NUM_ENGINES];
880 };
881
882 enum i915_cache_level {
883         I915_CACHE_NONE = 0,
884         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
885         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
886                               caches, eg sampler/render caches, and the
887                               large Last-Level-Cache. LLC is coherent with
888                               the CPU, but L3 is only visible to the GPU. */
889         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
890 };
891
892 struct i915_ctx_hang_stats {
893         /* This context had batch pending when hang was declared */
894         unsigned batch_pending;
895
896         /* This context had batch active when hang was declared */
897         unsigned batch_active;
898
899         /* Time when this context was last blamed for a GPU reset */
900         unsigned long guilty_ts;
901
902         /* If the contexts causes a second GPU hang within this time,
903          * it is permanently banned from submitting any more work.
904          */
905         unsigned long ban_period_seconds;
906
907         /* This context is banned to submit more work */
908         bool banned;
909 };
910
911 /* This must match up with the value previously used for execbuf2.rsvd1. */
912 #define DEFAULT_CONTEXT_HANDLE 0
913
914 /**
915  * struct i915_gem_context - as the name implies, represents a context.
916  * @ref: reference count.
917  * @user_handle: userspace tracking identity for this context.
918  * @remap_slice: l3 row remapping information.
919  * @flags: context specific flags:
920  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
921  * @file_priv: filp associated with this context (NULL for global default
922  *             context).
923  * @hang_stats: information about the role of this context in possible GPU
924  *              hangs.
925  * @ppgtt: virtual memory space used by this context.
926  * @legacy_hw_ctx: render context backing object and whether it is correctly
927  *                initialized (legacy ring submission mechanism only).
928  * @link: link in the global list of contexts.
929  *
930  * Contexts are memory images used by the hardware to store copies of their
931  * internal state.
932  */
933 struct i915_gem_context {
934         struct kref ref;
935         struct drm_i915_private *i915;
936         struct drm_i915_file_private *file_priv;
937         struct i915_hw_ppgtt *ppgtt;
938         struct pid *pid;
939
940         struct i915_ctx_hang_stats hang_stats;
941
942         unsigned long flags;
943 #define CONTEXT_NO_ZEROMAP              BIT(0)
944 #define CONTEXT_NO_ERROR_CAPTURE        BIT(1)
945
946         /* Unique identifier for this context, used by the hw for tracking */
947         unsigned int hw_id;
948         u32 user_handle;
949
950         u32 ggtt_alignment;
951
952         struct intel_context {
953                 struct i915_vma *state;
954                 struct intel_ring *ring;
955                 uint32_t *lrc_reg_state;
956                 u64 lrc_desc;
957                 int pin_count;
958                 bool initialised;
959         } engine[I915_NUM_ENGINES];
960         u32 ring_size;
961         u32 desc_template;
962         struct atomic_notifier_head status_notifier;
963         bool execlists_force_single_submission;
964
965         struct list_head link;
966
967         u8 remap_slice;
968         bool closed:1;
969 };
970
971 enum fb_op_origin {
972         ORIGIN_GTT,
973         ORIGIN_CPU,
974         ORIGIN_CS,
975         ORIGIN_FLIP,
976         ORIGIN_DIRTYFB,
977 };
978
979 struct intel_fbc {
980         /* This is always the inner lock when overlapping with struct_mutex and
981          * it's the outer lock when overlapping with stolen_lock. */
982         struct mutex lock;
983         unsigned threshold;
984         unsigned int possible_framebuffer_bits;
985         unsigned int busy_bits;
986         unsigned int visible_pipes_mask;
987         struct intel_crtc *crtc;
988
989         struct drm_mm_node compressed_fb;
990         struct drm_mm_node *compressed_llb;
991
992         bool false_color;
993
994         bool enabled;
995         bool active;
996
997         bool underrun_detected;
998         struct work_struct underrun_work;
999
1000         struct intel_fbc_state_cache {
1001                 struct {
1002                         unsigned int mode_flags;
1003                         uint32_t hsw_bdw_pixel_rate;
1004                 } crtc;
1005
1006                 struct {
1007                         unsigned int rotation;
1008                         int src_w;
1009                         int src_h;
1010                         bool visible;
1011                 } plane;
1012
1013                 struct {
1014                         u64 ilk_ggtt_offset;
1015                         uint32_t pixel_format;
1016                         unsigned int stride;
1017                         int fence_reg;
1018                         unsigned int tiling_mode;
1019                 } fb;
1020         } state_cache;
1021
1022         struct intel_fbc_reg_params {
1023                 struct {
1024                         enum pipe pipe;
1025                         enum plane plane;
1026                         unsigned int fence_y_offset;
1027                 } crtc;
1028
1029                 struct {
1030                         u64 ggtt_offset;
1031                         uint32_t pixel_format;
1032                         unsigned int stride;
1033                         int fence_reg;
1034                 } fb;
1035
1036                 int cfb_size;
1037         } params;
1038
1039         struct intel_fbc_work {
1040                 bool scheduled;
1041                 u32 scheduled_vblank;
1042                 struct work_struct work;
1043         } work;
1044
1045         const char *no_fbc_reason;
1046 };
1047
1048 /**
1049  * HIGH_RR is the highest eDP panel refresh rate read from EDID
1050  * LOW_RR is the lowest eDP panel refresh rate found from EDID
1051  * parsing for same resolution.
1052  */
1053 enum drrs_refresh_rate_type {
1054         DRRS_HIGH_RR,
1055         DRRS_LOW_RR,
1056         DRRS_MAX_RR, /* RR count */
1057 };
1058
1059 enum drrs_support_type {
1060         DRRS_NOT_SUPPORTED = 0,
1061         STATIC_DRRS_SUPPORT = 1,
1062         SEAMLESS_DRRS_SUPPORT = 2
1063 };
1064
1065 struct intel_dp;
1066 struct i915_drrs {
1067         struct mutex mutex;
1068         struct delayed_work work;
1069         struct intel_dp *dp;
1070         unsigned busy_frontbuffer_bits;
1071         enum drrs_refresh_rate_type refresh_rate_type;
1072         enum drrs_support_type type;
1073 };
1074
1075 struct i915_psr {
1076         struct mutex lock;
1077         bool sink_support;
1078         bool source_ok;
1079         struct intel_dp *enabled;
1080         bool active;
1081         struct delayed_work work;
1082         unsigned busy_frontbuffer_bits;
1083         bool psr2_support;
1084         bool aux_frame_sync;
1085         bool link_standby;
1086 };
1087
1088 enum intel_pch {
1089         PCH_NONE = 0,   /* No PCH present */
1090         PCH_IBX,        /* Ibexpeak PCH */
1091         PCH_CPT,        /* Cougarpoint PCH */
1092         PCH_LPT,        /* Lynxpoint PCH */
1093         PCH_SPT,        /* Sunrisepoint PCH */
1094         PCH_KBP,        /* Kabypoint PCH */
1095         PCH_NOP,
1096 };
1097
1098 enum intel_sbi_destination {
1099         SBI_ICLK,
1100         SBI_MPHY,
1101 };
1102
1103 #define QUIRK_PIPEA_FORCE (1<<0)
1104 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1105 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1106 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1107 #define QUIRK_PIPEB_FORCE (1<<4)
1108 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1109
1110 struct intel_fbdev;
1111 struct intel_fbc_work;
1112
1113 struct intel_gmbus {
1114         struct i2c_adapter adapter;
1115 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
1116         u32 force_bit;
1117         u32 reg0;
1118         i915_reg_t gpio_reg;
1119         struct i2c_algo_bit_data bit_algo;
1120         struct drm_i915_private *dev_priv;
1121 };
1122
1123 struct i915_suspend_saved_registers {
1124         u32 saveDSPARB;
1125         u32 saveFBC_CONTROL;
1126         u32 saveCACHE_MODE_0;
1127         u32 saveMI_ARB_STATE;
1128         u32 saveSWF0[16];
1129         u32 saveSWF1[16];
1130         u32 saveSWF3[3];
1131         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1132         u32 savePCH_PORT_HOTPLUG;
1133         u16 saveGCDGMBUS;
1134 };
1135
1136 struct vlv_s0ix_state {
1137         /* GAM */
1138         u32 wr_watermark;
1139         u32 gfx_prio_ctrl;
1140         u32 arb_mode;
1141         u32 gfx_pend_tlb0;
1142         u32 gfx_pend_tlb1;
1143         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1144         u32 media_max_req_count;
1145         u32 gfx_max_req_count;
1146         u32 render_hwsp;
1147         u32 ecochk;
1148         u32 bsd_hwsp;
1149         u32 blt_hwsp;
1150         u32 tlb_rd_addr;
1151
1152         /* MBC */
1153         u32 g3dctl;
1154         u32 gsckgctl;
1155         u32 mbctl;
1156
1157         /* GCP */
1158         u32 ucgctl1;
1159         u32 ucgctl3;
1160         u32 rcgctl1;
1161         u32 rcgctl2;
1162         u32 rstctl;
1163         u32 misccpctl;
1164
1165         /* GPM */
1166         u32 gfxpause;
1167         u32 rpdeuhwtc;
1168         u32 rpdeuc;
1169         u32 ecobus;
1170         u32 pwrdwnupctl;
1171         u32 rp_down_timeout;
1172         u32 rp_deucsw;
1173         u32 rcubmabdtmr;
1174         u32 rcedata;
1175         u32 spare2gh;
1176
1177         /* Display 1 CZ domain */
1178         u32 gt_imr;
1179         u32 gt_ier;
1180         u32 pm_imr;
1181         u32 pm_ier;
1182         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1183
1184         /* GT SA CZ domain */
1185         u32 tilectl;
1186         u32 gt_fifoctl;
1187         u32 gtlc_wake_ctrl;
1188         u32 gtlc_survive;
1189         u32 pmwgicz;
1190
1191         /* Display 2 CZ domain */
1192         u32 gu_ctl0;
1193         u32 gu_ctl1;
1194         u32 pcbr;
1195         u32 clock_gate_dis2;
1196 };
1197
1198 struct intel_rps_ei {
1199         u32 cz_clock;
1200         u32 render_c0;
1201         u32 media_c0;
1202 };
1203
1204 struct intel_gen6_power_mgmt {
1205         /*
1206          * work, interrupts_enabled and pm_iir are protected by
1207          * dev_priv->irq_lock
1208          */
1209         struct work_struct work;
1210         bool interrupts_enabled;
1211         u32 pm_iir;
1212
1213         /* PM interrupt bits that should never be masked */
1214         u32 pm_intr_keep;
1215
1216         /* Frequencies are stored in potentially platform dependent multiples.
1217          * In other words, *_freq needs to be multiplied by X to be interesting.
1218          * Soft limits are those which are used for the dynamic reclocking done
1219          * by the driver (raise frequencies under heavy loads, and lower for
1220          * lighter loads). Hard limits are those imposed by the hardware.
1221          *
1222          * A distinction is made for overclocking, which is never enabled by
1223          * default, and is considered to be above the hard limit if it's
1224          * possible at all.
1225          */
1226         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1227         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1228         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1229         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1230         u8 min_freq;            /* AKA RPn. Minimum frequency */
1231         u8 boost_freq;          /* Frequency to request when wait boosting */
1232         u8 idle_freq;           /* Frequency to request when we are idle */
1233         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1234         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1235         u8 rp0_freq;            /* Non-overclocked max frequency. */
1236         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1237
1238         u8 up_threshold; /* Current %busy required to uplock */
1239         u8 down_threshold; /* Current %busy required to downclock */
1240
1241         int last_adj;
1242         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1243
1244         spinlock_t client_lock;
1245         struct list_head clients;
1246         bool client_boost;
1247
1248         bool enabled;
1249         struct delayed_work autoenable_work;
1250         unsigned boosts;
1251
1252         /* manual wa residency calculations */
1253         struct intel_rps_ei up_ei, down_ei;
1254
1255         /*
1256          * Protects RPS/RC6 register access and PCU communication.
1257          * Must be taken after struct_mutex if nested. Note that
1258          * this lock may be held for long periods of time when
1259          * talking to hw - so only take it when talking to hw!
1260          */
1261         struct mutex hw_lock;
1262 };
1263
1264 /* defined intel_pm.c */
1265 extern spinlock_t mchdev_lock;
1266
1267 struct intel_ilk_power_mgmt {
1268         u8 cur_delay;
1269         u8 min_delay;
1270         u8 max_delay;
1271         u8 fmax;
1272         u8 fstart;
1273
1274         u64 last_count1;
1275         unsigned long last_time1;
1276         unsigned long chipset_power;
1277         u64 last_count2;
1278         u64 last_time2;
1279         unsigned long gfx_power;
1280         u8 corr;
1281
1282         int c_m;
1283         int r_t;
1284 };
1285
1286 struct drm_i915_private;
1287 struct i915_power_well;
1288
1289 struct i915_power_well_ops {
1290         /*
1291          * Synchronize the well's hw state to match the current sw state, for
1292          * example enable/disable it based on the current refcount. Called
1293          * during driver init and resume time, possibly after first calling
1294          * the enable/disable handlers.
1295          */
1296         void (*sync_hw)(struct drm_i915_private *dev_priv,
1297                         struct i915_power_well *power_well);
1298         /*
1299          * Enable the well and resources that depend on it (for example
1300          * interrupts located on the well). Called after the 0->1 refcount
1301          * transition.
1302          */
1303         void (*enable)(struct drm_i915_private *dev_priv,
1304                        struct i915_power_well *power_well);
1305         /*
1306          * Disable the well and resources that depend on it. Called after
1307          * the 1->0 refcount transition.
1308          */
1309         void (*disable)(struct drm_i915_private *dev_priv,
1310                         struct i915_power_well *power_well);
1311         /* Returns the hw enabled state. */
1312         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1313                            struct i915_power_well *power_well);
1314 };
1315
1316 /* Power well structure for haswell */
1317 struct i915_power_well {
1318         const char *name;
1319         bool always_on;
1320         /* power well enable/disable usage count */
1321         int count;
1322         /* cached hw enabled state */
1323         bool hw_enabled;
1324         unsigned long domains;
1325         unsigned long data;
1326         const struct i915_power_well_ops *ops;
1327 };
1328
1329 struct i915_power_domains {
1330         /*
1331          * Power wells needed for initialization at driver init and suspend
1332          * time are on. They are kept on until after the first modeset.
1333          */
1334         bool init_power_on;
1335         bool initializing;
1336         int power_well_count;
1337
1338         struct mutex lock;
1339         int domain_use_count[POWER_DOMAIN_NUM];
1340         struct i915_power_well *power_wells;
1341 };
1342
1343 #define MAX_L3_SLICES 2
1344 struct intel_l3_parity {
1345         u32 *remap_info[MAX_L3_SLICES];
1346         struct work_struct error_work;
1347         int which_slice;
1348 };
1349
1350 struct i915_gem_mm {
1351         /** Memory allocator for GTT stolen memory */
1352         struct drm_mm stolen;
1353         /** Protects the usage of the GTT stolen memory allocator. This is
1354          * always the inner lock when overlapping with struct_mutex. */
1355         struct mutex stolen_lock;
1356
1357         /** List of all objects in gtt_space. Used to restore gtt
1358          * mappings on resume */
1359         struct list_head bound_list;
1360         /**
1361          * List of objects which are not bound to the GTT (thus
1362          * are idle and not used by the GPU) but still have
1363          * (presumably uncached) pages still attached.
1364          */
1365         struct list_head unbound_list;
1366
1367         /** List of all objects in gtt_space, currently mmaped by userspace.
1368          * All objects within this list must also be on bound_list.
1369          */
1370         struct list_head userfault_list;
1371
1372         /** Usable portion of the GTT for GEM */
1373         unsigned long stolen_base; /* limited to low memory (32-bit) */
1374
1375         /** PPGTT used for aliasing the PPGTT with the GTT */
1376         struct i915_hw_ppgtt *aliasing_ppgtt;
1377
1378         struct notifier_block oom_notifier;
1379         struct notifier_block vmap_notifier;
1380         struct shrinker shrinker;
1381
1382         /** LRU list of objects with fence regs on them. */
1383         struct list_head fence_list;
1384
1385         /**
1386          * Are we in a non-interruptible section of code like
1387          * modesetting?
1388          */
1389         bool interruptible;
1390
1391         /* the indicator for dispatch video commands on two BSD rings */
1392         atomic_t bsd_engine_dispatch_index;
1393
1394         /** Bit 6 swizzling required for X tiling */
1395         uint32_t bit_6_swizzle_x;
1396         /** Bit 6 swizzling required for Y tiling */
1397         uint32_t bit_6_swizzle_y;
1398
1399         /* accounting, useful for userland debugging */
1400         spinlock_t object_stat_lock;
1401         u64 object_memory;
1402         u32 object_count;
1403 };
1404
1405 struct drm_i915_error_state_buf {
1406         struct drm_i915_private *i915;
1407         unsigned bytes;
1408         unsigned size;
1409         int err;
1410         u8 *buf;
1411         loff_t start;
1412         loff_t pos;
1413 };
1414
1415 struct i915_error_state_file_priv {
1416         struct drm_device *dev;
1417         struct drm_i915_error_state *error;
1418 };
1419
1420 struct i915_gpu_error {
1421         /* For hangcheck timer */
1422 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1423 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1424         /* Hang gpu twice in this window and your context gets banned */
1425 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1426
1427         struct delayed_work hangcheck_work;
1428
1429         /* For reset and error_state handling. */
1430         spinlock_t lock;
1431         /* Protected by the above dev->gpu_error.lock. */
1432         struct drm_i915_error_state *first_error;
1433
1434         unsigned long missed_irq_rings;
1435
1436         /**
1437          * State variable controlling the reset flow and count
1438          *
1439          * This is a counter which gets incremented when reset is triggered,
1440          *
1441          * Before the reset commences, the I915_RESET_IN_PROGRESS bit is set
1442          * meaning that any waiters holding onto the struct_mutex should
1443          * relinquish the lock immediately in order for the reset to start.
1444          *
1445          * If reset is not completed succesfully, the I915_WEDGE bit is
1446          * set meaning that hardware is terminally sour and there is no
1447          * recovery. All waiters on the reset_queue will be woken when
1448          * that happens.
1449          *
1450          * This counter is used by the wait_seqno code to notice that reset
1451          * event happened and it needs to restart the entire ioctl (since most
1452          * likely the seqno it waited for won't ever signal anytime soon).
1453          *
1454          * This is important for lock-free wait paths, where no contended lock
1455          * naturally enforces the correct ordering between the bail-out of the
1456          * waiter and the gpu reset work code.
1457          */
1458         unsigned long reset_count;
1459
1460         unsigned long flags;
1461 #define I915_RESET_IN_PROGRESS  0
1462 #define I915_WEDGED             (BITS_PER_LONG - 1)
1463
1464         /**
1465          * Waitqueue to signal when a hang is detected. Used to for waiters
1466          * to release the struct_mutex for the reset to procede.
1467          */
1468         wait_queue_head_t wait_queue;
1469
1470         /**
1471          * Waitqueue to signal when the reset has completed. Used by clients
1472          * that wait for dev_priv->mm.wedged to settle.
1473          */
1474         wait_queue_head_t reset_queue;
1475
1476         /* For missed irq/seqno simulation. */
1477         unsigned long test_irq_rings;
1478 };
1479
1480 enum modeset_restore {
1481         MODESET_ON_LID_OPEN,
1482         MODESET_DONE,
1483         MODESET_SUSPENDED,
1484 };
1485
1486 #define DP_AUX_A 0x40
1487 #define DP_AUX_B 0x10
1488 #define DP_AUX_C 0x20
1489 #define DP_AUX_D 0x30
1490
1491 #define DDC_PIN_B  0x05
1492 #define DDC_PIN_C  0x04
1493 #define DDC_PIN_D  0x06
1494
1495 struct ddi_vbt_port_info {
1496         /*
1497          * This is an index in the HDMI/DVI DDI buffer translation table.
1498          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1499          * populate this field.
1500          */
1501 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1502         uint8_t hdmi_level_shift;
1503
1504         uint8_t supports_dvi:1;
1505         uint8_t supports_hdmi:1;
1506         uint8_t supports_dp:1;
1507
1508         uint8_t alternate_aux_channel;
1509         uint8_t alternate_ddc_pin;
1510
1511         uint8_t dp_boost_level;
1512         uint8_t hdmi_boost_level;
1513 };
1514
1515 enum psr_lines_to_wait {
1516         PSR_0_LINES_TO_WAIT = 0,
1517         PSR_1_LINE_TO_WAIT,
1518         PSR_4_LINES_TO_WAIT,
1519         PSR_8_LINES_TO_WAIT
1520 };
1521
1522 struct intel_vbt_data {
1523         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1524         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1525
1526         /* Feature bits */
1527         unsigned int int_tv_support:1;
1528         unsigned int lvds_dither:1;
1529         unsigned int lvds_vbt:1;
1530         unsigned int int_crt_support:1;
1531         unsigned int lvds_use_ssc:1;
1532         unsigned int display_clock_mode:1;
1533         unsigned int fdi_rx_polarity_inverted:1;
1534         unsigned int panel_type:4;
1535         int lvds_ssc_freq;
1536         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1537
1538         enum drrs_support_type drrs_type;
1539
1540         struct {
1541                 int rate;
1542                 int lanes;
1543                 int preemphasis;
1544                 int vswing;
1545                 bool low_vswing;
1546                 bool initialized;
1547                 bool support;
1548                 int bpp;
1549                 struct edp_power_seq pps;
1550         } edp;
1551
1552         struct {
1553                 bool full_link;
1554                 bool require_aux_wakeup;
1555                 int idle_frames;
1556                 enum psr_lines_to_wait lines_to_wait;
1557                 int tp1_wakeup_time;
1558                 int tp2_tp3_wakeup_time;
1559         } psr;
1560
1561         struct {
1562                 u16 pwm_freq_hz;
1563                 bool present;
1564                 bool active_low_pwm;
1565                 u8 min_brightness;      /* min_brightness/255 of max */
1566                 enum intel_backlight_type type;
1567         } backlight;
1568
1569         /* MIPI DSI */
1570         struct {
1571                 u16 panel_id;
1572                 struct mipi_config *config;
1573                 struct mipi_pps_data *pps;
1574                 u8 seq_version;
1575                 u32 size;
1576                 u8 *data;
1577                 const u8 *sequence[MIPI_SEQ_MAX];
1578         } dsi;
1579
1580         int crt_ddc_pin;
1581
1582         int child_dev_num;
1583         union child_device_config *child_dev;
1584
1585         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1586         struct sdvo_device_mapping sdvo_mappings[2];
1587 };
1588
1589 enum intel_ddb_partitioning {
1590         INTEL_DDB_PART_1_2,
1591         INTEL_DDB_PART_5_6, /* IVB+ */
1592 };
1593
1594 struct intel_wm_level {
1595         bool enable;
1596         uint32_t pri_val;
1597         uint32_t spr_val;
1598         uint32_t cur_val;
1599         uint32_t fbc_val;
1600 };
1601
1602 struct ilk_wm_values {
1603         uint32_t wm_pipe[3];
1604         uint32_t wm_lp[3];
1605         uint32_t wm_lp_spr[3];
1606         uint32_t wm_linetime[3];
1607         bool enable_fbc_wm;
1608         enum intel_ddb_partitioning partitioning;
1609 };
1610
1611 struct vlv_pipe_wm {
1612         uint16_t primary;
1613         uint16_t sprite[2];
1614         uint8_t cursor;
1615 };
1616
1617 struct vlv_sr_wm {
1618         uint16_t plane;
1619         uint8_t cursor;
1620 };
1621
1622 struct vlv_wm_values {
1623         struct vlv_pipe_wm pipe[3];
1624         struct vlv_sr_wm sr;
1625         struct {
1626                 uint8_t cursor;
1627                 uint8_t sprite[2];
1628                 uint8_t primary;
1629         } ddl[3];
1630         uint8_t level;
1631         bool cxsr;
1632 };
1633
1634 struct skl_ddb_entry {
1635         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1636 };
1637
1638 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1639 {
1640         return entry->end - entry->start;
1641 }
1642
1643 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1644                                        const struct skl_ddb_entry *e2)
1645 {
1646         if (e1->start == e2->start && e1->end == e2->end)
1647                 return true;
1648
1649         return false;
1650 }
1651
1652 struct skl_ddb_allocation {
1653         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1654         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1655 };
1656
1657 struct skl_wm_values {
1658         unsigned dirty_pipes;
1659         struct skl_ddb_allocation ddb;
1660 };
1661
1662 struct skl_wm_level {
1663         bool plane_en;
1664         uint16_t plane_res_b;
1665         uint8_t plane_res_l;
1666 };
1667
1668 /*
1669  * This struct helps tracking the state needed for runtime PM, which puts the
1670  * device in PCI D3 state. Notice that when this happens, nothing on the
1671  * graphics device works, even register access, so we don't get interrupts nor
1672  * anything else.
1673  *
1674  * Every piece of our code that needs to actually touch the hardware needs to
1675  * either call intel_runtime_pm_get or call intel_display_power_get with the
1676  * appropriate power domain.
1677  *
1678  * Our driver uses the autosuspend delay feature, which means we'll only really
1679  * suspend if we stay with zero refcount for a certain amount of time. The
1680  * default value is currently very conservative (see intel_runtime_pm_enable), but
1681  * it can be changed with the standard runtime PM files from sysfs.
1682  *
1683  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1684  * goes back to false exactly before we reenable the IRQs. We use this variable
1685  * to check if someone is trying to enable/disable IRQs while they're supposed
1686  * to be disabled. This shouldn't happen and we'll print some error messages in
1687  * case it happens.
1688  *
1689  * For more, read the Documentation/power/runtime_pm.txt.
1690  */
1691 struct i915_runtime_pm {
1692         atomic_t wakeref_count;
1693         bool suspended;
1694         bool irqs_enabled;
1695 };
1696
1697 enum intel_pipe_crc_source {
1698         INTEL_PIPE_CRC_SOURCE_NONE,
1699         INTEL_PIPE_CRC_SOURCE_PLANE1,
1700         INTEL_PIPE_CRC_SOURCE_PLANE2,
1701         INTEL_PIPE_CRC_SOURCE_PF,
1702         INTEL_PIPE_CRC_SOURCE_PIPE,
1703         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1704         INTEL_PIPE_CRC_SOURCE_TV,
1705         INTEL_PIPE_CRC_SOURCE_DP_B,
1706         INTEL_PIPE_CRC_SOURCE_DP_C,
1707         INTEL_PIPE_CRC_SOURCE_DP_D,
1708         INTEL_PIPE_CRC_SOURCE_AUTO,
1709         INTEL_PIPE_CRC_SOURCE_MAX,
1710 };
1711
1712 struct intel_pipe_crc_entry {
1713         uint32_t frame;
1714         uint32_t crc[5];
1715 };
1716
1717 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1718 struct intel_pipe_crc {
1719         spinlock_t lock;
1720         bool opened;            /* exclusive access to the result file */
1721         struct intel_pipe_crc_entry *entries;
1722         enum intel_pipe_crc_source source;
1723         int head, tail;
1724         wait_queue_head_t wq;
1725 };
1726
1727 struct i915_frontbuffer_tracking {
1728         spinlock_t lock;
1729
1730         /*
1731          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1732          * scheduled flips.
1733          */
1734         unsigned busy_bits;
1735         unsigned flip_bits;
1736 };
1737
1738 struct i915_wa_reg {
1739         i915_reg_t addr;
1740         u32 value;
1741         /* bitmask representing WA bits */
1742         u32 mask;
1743 };
1744
1745 /*
1746  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1747  * allowing it for RCS as we don't foresee any requirement of having
1748  * a whitelist for other engines. When it is really required for
1749  * other engines then the limit need to be increased.
1750  */
1751 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1752
1753 struct i915_workarounds {
1754         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1755         u32 count;
1756         u32 hw_whitelist_count[I915_NUM_ENGINES];
1757 };
1758
1759 struct i915_virtual_gpu {
1760         bool active;
1761 };
1762
1763 /* used in computing the new watermarks state */
1764 struct intel_wm_config {
1765         unsigned int num_pipes_active;
1766         bool sprites_enabled;
1767         bool sprites_scaled;
1768 };
1769
1770 struct drm_i915_private {
1771         struct drm_device drm;
1772
1773         struct kmem_cache *objects;
1774         struct kmem_cache *vmas;
1775         struct kmem_cache *requests;
1776
1777         const struct intel_device_info info;
1778
1779         int relative_constants_mode;
1780
1781         void __iomem *regs;
1782
1783         struct intel_uncore uncore;
1784
1785         struct i915_virtual_gpu vgpu;
1786
1787         struct intel_gvt *gvt;
1788
1789         struct intel_guc guc;
1790
1791         struct intel_csr csr;
1792
1793         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1794
1795         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1796          * controller on different i2c buses. */
1797         struct mutex gmbus_mutex;
1798
1799         /**
1800          * Base address of the gmbus and gpio block.
1801          */
1802         uint32_t gpio_mmio_base;
1803
1804         /* MMIO base address for MIPI regs */
1805         uint32_t mipi_mmio_base;
1806
1807         uint32_t psr_mmio_base;
1808
1809         uint32_t pps_mmio_base;
1810
1811         wait_queue_head_t gmbus_wait_queue;
1812
1813         struct pci_dev *bridge_dev;
1814         struct i915_gem_context *kernel_context;
1815         struct intel_engine_cs *engine[I915_NUM_ENGINES];
1816         struct i915_vma *semaphore;
1817         u32 next_seqno;
1818
1819         struct drm_dma_handle *status_page_dmah;
1820         struct resource mch_res;
1821
1822         /* protects the irq masks */
1823         spinlock_t irq_lock;
1824
1825         /* protects the mmio flip data */
1826         spinlock_t mmio_flip_lock;
1827
1828         bool display_irqs_enabled;
1829
1830         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1831         struct pm_qos_request pm_qos;
1832
1833         /* Sideband mailbox protection */
1834         struct mutex sb_lock;
1835
1836         /** Cached value of IMR to avoid reads in updating the bitfield */
1837         union {
1838                 u32 irq_mask;
1839                 u32 de_irq_mask[I915_MAX_PIPES];
1840         };
1841         u32 gt_irq_mask;
1842         u32 pm_imr;
1843         u32 pm_ier;
1844         u32 pm_rps_events;
1845         u32 pm_guc_events;
1846         u32 pipestat_irq_mask[I915_MAX_PIPES];
1847
1848         struct i915_hotplug hotplug;
1849         struct intel_fbc fbc;
1850         struct i915_drrs drrs;
1851         struct intel_opregion opregion;
1852         struct intel_vbt_data vbt;
1853
1854         bool preserve_bios_swizzle;
1855
1856         /* overlay */
1857         struct intel_overlay *overlay;
1858
1859         /* backlight registers and fields in struct intel_panel */
1860         struct mutex backlight_lock;
1861
1862         /* LVDS info */
1863         bool no_aux_handshake;
1864
1865         /* protects panel power sequencer state */
1866         struct mutex pps_mutex;
1867
1868         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1869         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1870
1871         unsigned int fsb_freq, mem_freq, is_ddr3;
1872         unsigned int skl_preferred_vco_freq;
1873         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1874         unsigned int max_dotclk_freq;
1875         unsigned int rawclk_freq;
1876         unsigned int hpll_freq;
1877         unsigned int czclk_freq;
1878
1879         struct {
1880                 unsigned int vco, ref;
1881         } cdclk_pll;
1882
1883         /**
1884          * wq - Driver workqueue for GEM.
1885          *
1886          * NOTE: Work items scheduled here are not allowed to grab any modeset
1887          * locks, for otherwise the flushing done in the pageflip code will
1888          * result in deadlocks.
1889          */
1890         struct workqueue_struct *wq;
1891
1892         /* Display functions */
1893         struct drm_i915_display_funcs display;
1894
1895         /* PCH chipset type */
1896         enum intel_pch pch_type;
1897         unsigned short pch_id;
1898
1899         unsigned long quirks;
1900
1901         enum modeset_restore modeset_restore;
1902         struct mutex modeset_restore_lock;
1903         struct drm_atomic_state *modeset_restore_state;
1904         struct drm_modeset_acquire_ctx reset_ctx;
1905
1906         struct list_head vm_list; /* Global list of all address spaces */
1907         struct i915_ggtt ggtt; /* VM representing the global address space */
1908
1909         struct i915_gem_mm mm;
1910         DECLARE_HASHTABLE(mm_structs, 7);
1911         struct mutex mm_lock;
1912
1913         /* The hw wants to have a stable context identifier for the lifetime
1914          * of the context (for OA, PASID, faults, etc). This is limited
1915          * in execlists to 21 bits.
1916          */
1917         struct ida context_hw_ida;
1918 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
1919
1920         /* Kernel Modesetting */
1921
1922         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1923         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1924         wait_queue_head_t pending_flip_queue;
1925
1926 #ifdef CONFIG_DEBUG_FS
1927         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1928 #endif
1929
1930         /* dpll and cdclk state is protected by connection_mutex */
1931         int num_shared_dpll;
1932         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1933         const struct intel_dpll_mgr *dpll_mgr;
1934
1935         /*
1936          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1937          * Must be global rather than per dpll, because on some platforms
1938          * plls share registers.
1939          */
1940         struct mutex dpll_lock;
1941
1942         unsigned int active_crtcs;
1943         unsigned int min_pixclk[I915_MAX_PIPES];
1944
1945         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1946
1947         struct i915_workarounds workarounds;
1948
1949         struct i915_frontbuffer_tracking fb_tracking;
1950
1951         u16 orig_clock;
1952
1953         bool mchbar_need_disable;
1954
1955         struct intel_l3_parity l3_parity;
1956
1957         /* Cannot be determined by PCIID. You must always read a register. */
1958         u32 edram_cap;
1959
1960         /* gen6+ rps state */
1961         struct intel_gen6_power_mgmt rps;
1962
1963         /* ilk-only ips/rps state. Everything in here is protected by the global
1964          * mchdev_lock in intel_pm.c */
1965         struct intel_ilk_power_mgmt ips;
1966
1967         struct i915_power_domains power_domains;
1968
1969         struct i915_psr psr;
1970
1971         struct i915_gpu_error gpu_error;
1972
1973         struct drm_i915_gem_object *vlv_pctx;
1974
1975 #ifdef CONFIG_DRM_FBDEV_EMULATION
1976         /* list of fbdev register on this device */
1977         struct intel_fbdev *fbdev;
1978         struct work_struct fbdev_suspend_work;
1979 #endif
1980
1981         struct drm_property *broadcast_rgb_property;
1982         struct drm_property *force_audio_property;
1983
1984         /* hda/i915 audio component */
1985         struct i915_audio_component *audio_component;
1986         bool audio_component_registered;
1987         /**
1988          * av_mutex - mutex for audio/video sync
1989          *
1990          */
1991         struct mutex av_mutex;
1992
1993         uint32_t hw_context_size;
1994         struct list_head context_list;
1995
1996         u32 fdi_rx_config;
1997
1998         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
1999         u32 chv_phy_control;
2000         /*
2001          * Shadows for CHV DPLL_MD regs to keep the state
2002          * checker somewhat working in the presence hardware
2003          * crappiness (can't read out DPLL_MD for pipes B & C).
2004          */
2005         u32 chv_dpll_md[I915_MAX_PIPES];
2006         u32 bxt_phy_grc;
2007
2008         u32 suspend_count;
2009         bool suspended_to_idle;
2010         struct i915_suspend_saved_registers regfile;
2011         struct vlv_s0ix_state vlv_s0ix_state;
2012
2013         enum {
2014                 I915_SAGV_UNKNOWN = 0,
2015                 I915_SAGV_DISABLED,
2016                 I915_SAGV_ENABLED,
2017                 I915_SAGV_NOT_CONTROLLED
2018         } sagv_status;
2019
2020         struct {
2021                 /*
2022                  * Raw watermark latency values:
2023                  * in 0.1us units for WM0,
2024                  * in 0.5us units for WM1+.
2025                  */
2026                 /* primary */
2027                 uint16_t pri_latency[5];
2028                 /* sprite */
2029                 uint16_t spr_latency[5];
2030                 /* cursor */
2031                 uint16_t cur_latency[5];
2032                 /*
2033                  * Raw watermark memory latency values
2034                  * for SKL for all 8 levels
2035                  * in 1us units.
2036                  */
2037                 uint16_t skl_latency[8];
2038
2039                 /*
2040                  * The skl_wm_values structure is a bit too big for stack
2041                  * allocation, so we keep the staging struct where we store
2042                  * intermediate results here instead.
2043                  */
2044                 struct skl_wm_values skl_results;
2045
2046                 /* current hardware state */
2047                 union {
2048                         struct ilk_wm_values hw;
2049                         struct skl_wm_values skl_hw;
2050                         struct vlv_wm_values vlv;
2051                 };
2052
2053                 uint8_t max_level;
2054
2055                 /*
2056                  * Should be held around atomic WM register writing; also
2057                  * protects * intel_crtc->wm.active and
2058                  * cstate->wm.need_postvbl_update.
2059                  */
2060                 struct mutex wm_mutex;
2061
2062                 /*
2063                  * Set during HW readout of watermarks/DDB.  Some platforms
2064                  * need to know when we're still using BIOS-provided values
2065                  * (which we don't fully trust).
2066                  */
2067                 bool distrust_bios_wm;
2068         } wm;
2069
2070         struct i915_runtime_pm pm;
2071
2072         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2073         struct {
2074                 void (*resume)(struct drm_i915_private *);
2075                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2076
2077                 /**
2078                  * Is the GPU currently considered idle, or busy executing
2079                  * userspace requests? Whilst idle, we allow runtime power
2080                  * management to power down the hardware and display clocks.
2081                  * In order to reduce the effect on performance, there
2082                  * is a slight delay before we do so.
2083                  */
2084                 unsigned int active_engines;
2085                 bool awake;
2086
2087                 /**
2088                  * We leave the user IRQ off as much as possible,
2089                  * but this means that requests will finish and never
2090                  * be retired once the system goes idle. Set a timer to
2091                  * fire periodically while the ring is running. When it
2092                  * fires, go retire requests.
2093                  */
2094                 struct delayed_work retire_work;
2095
2096                 /**
2097                  * When we detect an idle GPU, we want to turn on
2098                  * powersaving features. So once we see that there
2099                  * are no more requests outstanding and no more
2100                  * arrive within a small period of time, we fire
2101                  * off the idle_work.
2102                  */
2103                 struct delayed_work idle_work;
2104
2105                 ktime_t last_init_time;
2106         } gt;
2107
2108         /* perform PHY state sanity checks? */
2109         bool chv_phy_assert[2];
2110
2111         /* Used to save the pipe-to-encoder mapping for audio */
2112         struct intel_encoder *av_enc_map[I915_MAX_PIPES];
2113
2114         /*
2115          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2116          * will be rejected. Instead look for a better place.
2117          */
2118 };
2119
2120 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2121 {
2122         return container_of(dev, struct drm_i915_private, drm);
2123 }
2124
2125 static inline struct drm_i915_private *kdev_to_i915(struct device *kdev)
2126 {
2127         return to_i915(dev_get_drvdata(kdev));
2128 }
2129
2130 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2131 {
2132         return container_of(guc, struct drm_i915_private, guc);
2133 }
2134
2135 /* Simple iterator over all initialised engines */
2136 #define for_each_engine(engine__, dev_priv__, id__) \
2137         for ((id__) = 0; \
2138              (id__) < I915_NUM_ENGINES; \
2139              (id__)++) \
2140                 for_each_if ((engine__) = (dev_priv__)->engine[(id__)])
2141
2142 #define __mask_next_bit(mask) ({                                        \
2143         int __idx = ffs(mask) - 1;                                      \
2144         mask &= ~BIT(__idx);                                            \
2145         __idx;                                                          \
2146 })
2147
2148 /* Iterator over subset of engines selected by mask */
2149 #define for_each_engine_masked(engine__, dev_priv__, mask__, tmp__) \
2150         for (tmp__ = mask__ & INTEL_INFO(dev_priv__)->ring_mask;        \
2151              tmp__ ? (engine__ = (dev_priv__)->engine[__mask_next_bit(tmp__)]), 1 : 0; )
2152
2153 enum hdmi_force_audio {
2154         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2155         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2156         HDMI_AUDIO_AUTO,                /* trust EDID */
2157         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2158 };
2159
2160 #define I915_GTT_OFFSET_NONE ((u32)-1)
2161
2162 struct drm_i915_gem_object_ops {
2163         unsigned int flags;
2164 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2165
2166         /* Interface between the GEM object and its backing storage.
2167          * get_pages() is called once prior to the use of the associated set
2168          * of pages before to binding them into the GTT, and put_pages() is
2169          * called after we no longer need them. As we expect there to be
2170          * associated cost with migrating pages between the backing storage
2171          * and making them available for the GPU (e.g. clflush), we may hold
2172          * onto the pages after they are no longer referenced by the GPU
2173          * in case they may be used again shortly (for example migrating the
2174          * pages to a different memory domain within the GTT). put_pages()
2175          * will therefore most likely be called when the object itself is
2176          * being released or under memory pressure (where we attempt to
2177          * reap pages for the shrinker).
2178          */
2179         int (*get_pages)(struct drm_i915_gem_object *);
2180         void (*put_pages)(struct drm_i915_gem_object *);
2181
2182         int (*dmabuf_export)(struct drm_i915_gem_object *);
2183         void (*release)(struct drm_i915_gem_object *);
2184 };
2185
2186 /*
2187  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2188  * considered to be the frontbuffer for the given plane interface-wise. This
2189  * doesn't mean that the hw necessarily already scans it out, but that any
2190  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2191  *
2192  * We have one bit per pipe and per scanout plane type.
2193  */
2194 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2195 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2196 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2197         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2198 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2199         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2200 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2201         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2202 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2203         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2204 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2205         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2206
2207 struct drm_i915_gem_object {
2208         struct drm_gem_object base;
2209
2210         const struct drm_i915_gem_object_ops *ops;
2211
2212         /** List of VMAs backed by this object */
2213         struct list_head vma_list;
2214
2215         /** Stolen memory for this object, instead of being backed by shmem. */
2216         struct drm_mm_node *stolen;
2217         struct list_head global_list;
2218
2219         /**
2220          * Whether the object is currently in the GGTT mmap.
2221          */
2222         struct list_head userfault_link;
2223
2224         /** Used in execbuf to temporarily hold a ref */
2225         struct list_head obj_exec_link;
2226
2227         struct list_head batch_pool_link;
2228
2229         unsigned long flags;
2230         /**
2231          * This is set if the object is on the active lists (has pending
2232          * rendering and so a non-zero seqno), and is not set if it i s on
2233          * inactive (ready to be unbound) list.
2234          */
2235 #define I915_BO_ACTIVE_SHIFT 0
2236 #define I915_BO_ACTIVE_MASK ((1 << I915_NUM_ENGINES) - 1)
2237 #define __I915_BO_ACTIVE(bo) \
2238         ((READ_ONCE((bo)->flags) >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK)
2239
2240         /**
2241          * This is set if the object has been written to since last bound
2242          * to the GTT
2243          */
2244         unsigned int dirty:1;
2245
2246         /**
2247          * Advice: are the backing pages purgeable?
2248          */
2249         unsigned int madv:2;
2250
2251         /*
2252          * Is the object to be mapped as read-only to the GPU
2253          * Only honoured if hardware has relevant pte bit
2254          */
2255         unsigned long gt_ro:1;
2256         unsigned int cache_level:3;
2257         unsigned int cache_dirty:1;
2258
2259         atomic_t frontbuffer_bits;
2260         unsigned int frontbuffer_ggtt_origin; /* write once */
2261
2262         /** Current tiling stride for the object, if it's tiled. */
2263         unsigned int tiling_and_stride;
2264 #define FENCE_MINIMUM_STRIDE 128 /* See i915_tiling_ok() */
2265 #define TILING_MASK (FENCE_MINIMUM_STRIDE-1)
2266 #define STRIDE_MASK (~TILING_MASK)
2267
2268         /** Count of VMA actually bound by this object */
2269         unsigned int bind_count;
2270         unsigned int pin_display;
2271
2272         struct sg_table *pages;
2273         int pages_pin_count;
2274         struct get_page {
2275                 struct scatterlist *sg;
2276                 int last;
2277         } get_page;
2278         void *mapping;
2279
2280         /** Breadcrumb of last rendering to the buffer.
2281          * There can only be one writer, but we allow for multiple readers.
2282          * If there is a writer that necessarily implies that all other
2283          * read requests are complete - but we may only be lazily clearing
2284          * the read requests. A read request is naturally the most recent
2285          * request on a ring, so we may have two different write and read
2286          * requests on one ring where the write request is older than the
2287          * read request. This allows for the CPU to read from an active
2288          * buffer by only waiting for the write to complete.
2289          */
2290         struct i915_gem_active last_read[I915_NUM_ENGINES];
2291         struct i915_gem_active last_write;
2292
2293         /** References from framebuffers, locks out tiling changes. */
2294         unsigned long framebuffer_references;
2295
2296         /** Record of address bit 17 of each page at last unbind. */
2297         unsigned long *bit_17;
2298
2299         struct i915_gem_userptr {
2300                 uintptr_t ptr;
2301                 unsigned read_only :1;
2302                 unsigned workers :4;
2303 #define I915_GEM_USERPTR_MAX_WORKERS 15
2304
2305                 struct i915_mm_struct *mm;
2306                 struct i915_mmu_object *mmu_object;
2307                 struct work_struct *work;
2308         } userptr;
2309
2310         /** for phys allocated objects */
2311         struct drm_dma_handle *phys_handle;
2312 };
2313
2314 static inline struct drm_i915_gem_object *
2315 to_intel_bo(struct drm_gem_object *gem)
2316 {
2317         /* Assert that to_intel_bo(NULL) == NULL */
2318         BUILD_BUG_ON(offsetof(struct drm_i915_gem_object, base));
2319
2320         return container_of(gem, struct drm_i915_gem_object, base);
2321 }
2322
2323 static inline struct drm_i915_gem_object *
2324 i915_gem_object_lookup(struct drm_file *file, u32 handle)
2325 {
2326         return to_intel_bo(drm_gem_object_lookup(file, handle));
2327 }
2328
2329 __deprecated
2330 extern struct drm_gem_object *
2331 drm_gem_object_lookup(struct drm_file *file, u32 handle);
2332
2333 __attribute__((nonnull))
2334 static inline struct drm_i915_gem_object *
2335 i915_gem_object_get(struct drm_i915_gem_object *obj)
2336 {
2337         drm_gem_object_reference(&obj->base);
2338         return obj;
2339 }
2340
2341 __deprecated
2342 extern void drm_gem_object_reference(struct drm_gem_object *);
2343
2344 __attribute__((nonnull))
2345 static inline void
2346 i915_gem_object_put(struct drm_i915_gem_object *obj)
2347 {
2348         drm_gem_object_unreference(&obj->base);
2349 }
2350
2351 __deprecated
2352 extern void drm_gem_object_unreference(struct drm_gem_object *);
2353
2354 __attribute__((nonnull))
2355 static inline void
2356 i915_gem_object_put_unlocked(struct drm_i915_gem_object *obj)
2357 {
2358         drm_gem_object_unreference_unlocked(&obj->base);
2359 }
2360
2361 __deprecated
2362 extern void drm_gem_object_unreference_unlocked(struct drm_gem_object *);
2363
2364 static inline bool
2365 i915_gem_object_has_struct_page(const struct drm_i915_gem_object *obj)
2366 {
2367         return obj->ops->flags & I915_GEM_OBJECT_HAS_STRUCT_PAGE;
2368 }
2369
2370 static inline unsigned long
2371 i915_gem_object_get_active(const struct drm_i915_gem_object *obj)
2372 {
2373         return (obj->flags >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK;
2374 }
2375
2376 static inline bool
2377 i915_gem_object_is_active(const struct drm_i915_gem_object *obj)
2378 {
2379         return i915_gem_object_get_active(obj);
2380 }
2381
2382 static inline void
2383 i915_gem_object_set_active(struct drm_i915_gem_object *obj, int engine)
2384 {
2385         obj->flags |= BIT(engine + I915_BO_ACTIVE_SHIFT);
2386 }
2387
2388 static inline void
2389 i915_gem_object_clear_active(struct drm_i915_gem_object *obj, int engine)
2390 {
2391         obj->flags &= ~BIT(engine + I915_BO_ACTIVE_SHIFT);
2392 }
2393
2394 static inline bool
2395 i915_gem_object_has_active_engine(const struct drm_i915_gem_object *obj,
2396                                   int engine)
2397 {
2398         return obj->flags & BIT(engine + I915_BO_ACTIVE_SHIFT);
2399 }
2400
2401 static inline unsigned int
2402 i915_gem_object_get_tiling(struct drm_i915_gem_object *obj)
2403 {
2404         return obj->tiling_and_stride & TILING_MASK;
2405 }
2406
2407 static inline bool
2408 i915_gem_object_is_tiled(struct drm_i915_gem_object *obj)
2409 {
2410         return i915_gem_object_get_tiling(obj) != I915_TILING_NONE;
2411 }
2412
2413 static inline unsigned int
2414 i915_gem_object_get_stride(struct drm_i915_gem_object *obj)
2415 {
2416         return obj->tiling_and_stride & STRIDE_MASK;
2417 }
2418
2419 static inline struct i915_vma *i915_vma_get(struct i915_vma *vma)
2420 {
2421         i915_gem_object_get(vma->obj);
2422         return vma;
2423 }
2424
2425 static inline void i915_vma_put(struct i915_vma *vma)
2426 {
2427         lockdep_assert_held(&vma->vm->dev->struct_mutex);
2428         i915_gem_object_put(vma->obj);
2429 }
2430
2431 /*
2432  * Optimised SGL iterator for GEM objects
2433  */
2434 static __always_inline struct sgt_iter {
2435         struct scatterlist *sgp;
2436         union {
2437                 unsigned long pfn;
2438                 dma_addr_t dma;
2439         };
2440         unsigned int curr;
2441         unsigned int max;
2442 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2443         struct sgt_iter s = { .sgp = sgl };
2444
2445         if (s.sgp) {
2446                 s.max = s.curr = s.sgp->offset;
2447                 s.max += s.sgp->length;
2448                 if (dma)
2449                         s.dma = sg_dma_address(s.sgp);
2450                 else
2451                         s.pfn = page_to_pfn(sg_page(s.sgp));
2452         }
2453
2454         return s;
2455 }
2456
2457 /**
2458  * __sg_next - return the next scatterlist entry in a list
2459  * @sg:         The current sg entry
2460  *
2461  * Description:
2462  *   If the entry is the last, return NULL; otherwise, step to the next
2463  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2464  *   otherwise just return the pointer to the current element.
2465  **/
2466 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2467 {
2468 #ifdef CONFIG_DEBUG_SG
2469         BUG_ON(sg->sg_magic != SG_MAGIC);
2470 #endif
2471         return sg_is_last(sg) ? NULL :
2472                 likely(!sg_is_chain(++sg)) ? sg :
2473                 sg_chain_ptr(sg);
2474 }
2475
2476 /**
2477  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2478  * @__dmap:     DMA address (output)
2479  * @__iter:     'struct sgt_iter' (iterator state, internal)
2480  * @__sgt:      sg_table to iterate over (input)
2481  */
2482 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2483         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2484              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2485              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2486              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0))
2487
2488 /**
2489  * for_each_sgt_page - iterate over the pages of the given sg_table
2490  * @__pp:       page pointer (output)
2491  * @__iter:     'struct sgt_iter' (iterator state, internal)
2492  * @__sgt:      sg_table to iterate over (input)
2493  */
2494 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2495         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2496              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2497               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2498              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2499              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0))
2500
2501 /*
2502  * A command that requires special handling by the command parser.
2503  */
2504 struct drm_i915_cmd_descriptor {
2505         /*
2506          * Flags describing how the command parser processes the command.
2507          *
2508          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2509          *                 a length mask if not set
2510          * CMD_DESC_SKIP: The command is allowed but does not follow the
2511          *                standard length encoding for the opcode range in
2512          *                which it falls
2513          * CMD_DESC_REJECT: The command is never allowed
2514          * CMD_DESC_REGISTER: The command should be checked against the
2515          *                    register whitelist for the appropriate ring
2516          * CMD_DESC_MASTER: The command is allowed if the submitting process
2517          *                  is the DRM master
2518          */
2519         u32 flags;
2520 #define CMD_DESC_FIXED    (1<<0)
2521 #define CMD_DESC_SKIP     (1<<1)
2522 #define CMD_DESC_REJECT   (1<<2)
2523 #define CMD_DESC_REGISTER (1<<3)
2524 #define CMD_DESC_BITMASK  (1<<4)
2525 #define CMD_DESC_MASTER   (1<<5)
2526
2527         /*
2528          * The command's unique identification bits and the bitmask to get them.
2529          * This isn't strictly the opcode field as defined in the spec and may
2530          * also include type, subtype, and/or subop fields.
2531          */
2532         struct {
2533                 u32 value;
2534                 u32 mask;
2535         } cmd;
2536
2537         /*
2538          * The command's length. The command is either fixed length (i.e. does
2539          * not include a length field) or has a length field mask. The flag
2540          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2541          * a length mask. All command entries in a command table must include
2542          * length information.
2543          */
2544         union {
2545                 u32 fixed;
2546                 u32 mask;
2547         } length;
2548
2549         /*
2550          * Describes where to find a register address in the command to check
2551          * against the ring's register whitelist. Only valid if flags has the
2552          * CMD_DESC_REGISTER bit set.
2553          *
2554          * A non-zero step value implies that the command may access multiple
2555          * registers in sequence (e.g. LRI), in that case step gives the
2556          * distance in dwords between individual offset fields.
2557          */
2558         struct {
2559                 u32 offset;
2560                 u32 mask;
2561                 u32 step;
2562         } reg;
2563
2564 #define MAX_CMD_DESC_BITMASKS 3
2565         /*
2566          * Describes command checks where a particular dword is masked and
2567          * compared against an expected value. If the command does not match
2568          * the expected value, the parser rejects it. Only valid if flags has
2569          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2570          * are valid.
2571          *
2572          * If the check specifies a non-zero condition_mask then the parser
2573          * only performs the check when the bits specified by condition_mask
2574          * are non-zero.
2575          */
2576         struct {
2577                 u32 offset;
2578                 u32 mask;
2579                 u32 expected;
2580                 u32 condition_offset;
2581                 u32 condition_mask;
2582         } bits[MAX_CMD_DESC_BITMASKS];
2583 };
2584
2585 /*
2586  * A table of commands requiring special handling by the command parser.
2587  *
2588  * Each engine has an array of tables. Each table consists of an array of
2589  * command descriptors, which must be sorted with command opcodes in
2590  * ascending order.
2591  */
2592 struct drm_i915_cmd_table {
2593         const struct drm_i915_cmd_descriptor *table;
2594         int count;
2595 };
2596
2597 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2598 #define __I915__(p) ({ \
2599         struct drm_i915_private *__p; \
2600         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2601                 __p = (struct drm_i915_private *)p; \
2602         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2603                 __p = to_i915((struct drm_device *)p); \
2604         else \
2605                 BUILD_BUG(); \
2606         __p; \
2607 })
2608 #define INTEL_INFO(p)   (&__I915__(p)->info)
2609
2610 #define INTEL_GEN(dev_priv)     ((dev_priv)->info.gen)
2611 #define INTEL_DEVID(dev_priv)   ((dev_priv)->info.device_id)
2612
2613 #define REVID_FOREVER           0xff
2614 #define INTEL_REVID(p)  (__I915__(p)->drm.pdev->revision)
2615
2616 #define GEN_FOREVER (0)
2617 /*
2618  * Returns true if Gen is in inclusive range [Start, End].
2619  *
2620  * Use GEN_FOREVER for unbound start and or end.
2621  */
2622 #define IS_GEN(dev_priv, s, e) ({ \
2623         unsigned int __s = (s), __e = (e); \
2624         BUILD_BUG_ON(!__builtin_constant_p(s)); \
2625         BUILD_BUG_ON(!__builtin_constant_p(e)); \
2626         if ((__s) != GEN_FOREVER) \
2627                 __s = (s) - 1; \
2628         if ((__e) == GEN_FOREVER) \
2629                 __e = BITS_PER_LONG - 1; \
2630         else \
2631                 __e = (e) - 1; \
2632         !!((dev_priv)->info.gen_mask & GENMASK((__e), (__s))); \
2633 })
2634
2635 /*
2636  * Return true if revision is in range [since,until] inclusive.
2637  *
2638  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2639  */
2640 #define IS_REVID(p, since, until) \
2641         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2642
2643 #define IS_I830(dev_priv)       (INTEL_DEVID(dev_priv) == 0x3577)
2644 #define IS_845G(dev_priv)       (INTEL_DEVID(dev_priv) == 0x2562)
2645 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2646 #define IS_I865G(dev_priv)      (INTEL_DEVID(dev_priv) == 0x2572)
2647 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2648 #define IS_I915GM(dev_priv)     (INTEL_DEVID(dev_priv) == 0x2592)
2649 #define IS_I945G(dev_priv)      (INTEL_DEVID(dev_priv) == 0x2772)
2650 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2651 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2652 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2653 #define IS_GM45(dev_priv)       (INTEL_DEVID(dev_priv) == 0x2A42)
2654 #define IS_G4X(dev_priv)        ((dev_priv)->info.is_g4x)
2655 #define IS_PINEVIEW_G(dev_priv) (INTEL_DEVID(dev_priv) == 0xa001)
2656 #define IS_PINEVIEW_M(dev_priv) (INTEL_DEVID(dev_priv) == 0xa011)
2657 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2658 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2659 #define IS_IRONLAKE_M(dev_priv) (INTEL_DEVID(dev_priv) == 0x0046)
2660 #define IS_IVYBRIDGE(dev_priv)  ((dev_priv)->info.is_ivybridge)
2661 #define IS_IVB_GT1(dev_priv)    (INTEL_DEVID(dev_priv) == 0x0156 || \
2662                                  INTEL_DEVID(dev_priv) == 0x0152 || \
2663                                  INTEL_DEVID(dev_priv) == 0x015a)
2664 #define IS_VALLEYVIEW(dev_priv) ((dev_priv)->info.is_valleyview)
2665 #define IS_CHERRYVIEW(dev_priv) ((dev_priv)->info.is_cherryview)
2666 #define IS_HASWELL(dev_priv)    ((dev_priv)->info.is_haswell)
2667 #define IS_BROADWELL(dev_priv)  ((dev_priv)->info.is_broadwell)
2668 #define IS_SKYLAKE(dev_priv)    ((dev_priv)->info.is_skylake)
2669 #define IS_BROXTON(dev_priv)    ((dev_priv)->info.is_broxton)
2670 #define IS_KABYLAKE(dev_priv)   ((dev_priv)->info.is_kabylake)
2671 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2672 #define IS_HSW_EARLY_SDV(dev_priv) (IS_HASWELL(dev_priv) && \
2673                                     (INTEL_DEVID(dev_priv) & 0xFF00) == 0x0C00)
2674 #define IS_BDW_ULT(dev_priv)    (IS_BROADWELL(dev_priv) && \
2675                                  ((INTEL_DEVID(dev_priv) & 0xf) == 0x6 ||       \
2676                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xb ||        \
2677                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xe))
2678 /* ULX machines are also considered ULT. */
2679 #define IS_BDW_ULX(dev_priv)    (IS_BROADWELL(dev_priv) && \
2680                                  (INTEL_DEVID(dev_priv) & 0xf) == 0xe)
2681 #define IS_BDW_GT3(dev_priv)    (IS_BROADWELL(dev_priv) && \
2682                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2683 #define IS_HSW_ULT(dev_priv)    (IS_HASWELL(dev_priv) && \
2684                                  (INTEL_DEVID(dev_priv) & 0xFF00) == 0x0A00)
2685 #define IS_HSW_GT3(dev_priv)    (IS_HASWELL(dev_priv) && \
2686                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2687 /* ULX machines are also considered ULT. */
2688 #define IS_HSW_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x0A0E || \
2689                                  INTEL_DEVID(dev_priv) == 0x0A1E)
2690 #define IS_SKL_ULT(dev_priv)    (INTEL_DEVID(dev_priv) == 0x1906 || \
2691                                  INTEL_DEVID(dev_priv) == 0x1913 || \
2692                                  INTEL_DEVID(dev_priv) == 0x1916 || \
2693                                  INTEL_DEVID(dev_priv) == 0x1921 || \
2694                                  INTEL_DEVID(dev_priv) == 0x1926)
2695 #define IS_SKL_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x190E || \
2696                                  INTEL_DEVID(dev_priv) == 0x1915 || \
2697                                  INTEL_DEVID(dev_priv) == 0x191E)
2698 #define IS_KBL_ULT(dev_priv)    (INTEL_DEVID(dev_priv) == 0x5906 || \
2699                                  INTEL_DEVID(dev_priv) == 0x5913 || \
2700                                  INTEL_DEVID(dev_priv) == 0x5916 || \
2701                                  INTEL_DEVID(dev_priv) == 0x5921 || \
2702                                  INTEL_DEVID(dev_priv) == 0x5926)
2703 #define IS_KBL_ULX(dev_priv)    (INTEL_DEVID(dev_priv) == 0x590E || \
2704                                  INTEL_DEVID(dev_priv) == 0x5915 || \
2705                                  INTEL_DEVID(dev_priv) == 0x591E)
2706 #define IS_SKL_GT3(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2707                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0020)
2708 #define IS_SKL_GT4(dev_priv)    (IS_SKYLAKE(dev_priv) && \
2709                                  (INTEL_DEVID(dev_priv) & 0x00F0) == 0x0030)
2710
2711 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2712
2713 #define SKL_REVID_A0            0x0
2714 #define SKL_REVID_B0            0x1
2715 #define SKL_REVID_C0            0x2
2716 #define SKL_REVID_D0            0x3
2717 #define SKL_REVID_E0            0x4
2718 #define SKL_REVID_F0            0x5
2719 #define SKL_REVID_G0            0x6
2720 #define SKL_REVID_H0            0x7
2721
2722 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2723
2724 #define BXT_REVID_A0            0x0
2725 #define BXT_REVID_A1            0x1
2726 #define BXT_REVID_B0            0x3
2727 #define BXT_REVID_C0            0x9
2728
2729 #define IS_BXT_REVID(dev_priv, since, until) \
2730         (IS_BROXTON(dev_priv) && IS_REVID(dev_priv, since, until))
2731
2732 #define KBL_REVID_A0            0x0
2733 #define KBL_REVID_B0            0x1
2734 #define KBL_REVID_C0            0x2
2735 #define KBL_REVID_D0            0x3
2736 #define KBL_REVID_E0            0x4
2737
2738 #define IS_KBL_REVID(dev_priv, since, until) \
2739         (IS_KABYLAKE(dev_priv) && IS_REVID(dev_priv, since, until))
2740
2741 /*
2742  * The genX designation typically refers to the render engine, so render
2743  * capability related checks should use IS_GEN, while display and other checks
2744  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2745  * chips, etc.).
2746  */
2747 #define IS_GEN2(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(1)))
2748 #define IS_GEN3(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(2)))
2749 #define IS_GEN4(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(3)))
2750 #define IS_GEN5(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(4)))
2751 #define IS_GEN6(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(5)))
2752 #define IS_GEN7(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(6)))
2753 #define IS_GEN8(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(7)))
2754 #define IS_GEN9(dev_priv)       (!!((dev_priv)->info.gen_mask & BIT(8)))
2755
2756 #define ENGINE_MASK(id) BIT(id)
2757 #define RENDER_RING     ENGINE_MASK(RCS)
2758 #define BSD_RING        ENGINE_MASK(VCS)
2759 #define BLT_RING        ENGINE_MASK(BCS)
2760 #define VEBOX_RING      ENGINE_MASK(VECS)
2761 #define BSD2_RING       ENGINE_MASK(VCS2)
2762 #define ALL_ENGINES     (~0)
2763
2764 #define HAS_ENGINE(dev_priv, id) \
2765         (!!(INTEL_INFO(dev_priv)->ring_mask & ENGINE_MASK(id)))
2766
2767 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2768 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2769 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2770 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2771
2772 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2773 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2774 #define HAS_EDRAM(dev)          (!!(__I915__(dev)->edram_cap & EDRAM_ENABLED))
2775 #define HAS_WT(dev_priv)        ((IS_HASWELL(dev_priv) || \
2776                                  IS_BROADWELL(dev_priv)) && HAS_EDRAM(dev_priv))
2777 #define HWS_NEEDS_PHYSICAL(dev) (INTEL_INFO(dev)->hws_needs_physical)
2778
2779 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->has_hw_contexts)
2780 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->has_logical_ring_contexts)
2781 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2782 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2783 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2784
2785 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2786 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2787
2788 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2789 #define HAS_BROKEN_CS_TLB(dev_priv)     (IS_I830(dev_priv) || IS_845G(dev_priv))
2790
2791 /* WaRsDisableCoarsePowerGating:skl,bxt */
2792 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2793         (IS_BXT_REVID(dev_priv, 0, BXT_REVID_A1) || \
2794          IS_SKL_GT3(dev_priv) || \
2795          IS_SKL_GT4(dev_priv))
2796
2797 /*
2798  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2799  * even when in MSI mode. This results in spurious interrupt warnings if the
2800  * legacy irq no. is shared with another device. The kernel then disables that
2801  * interrupt source and so prevents the other device from working properly.
2802  */
2803 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2804 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->has_gmbus_irq)
2805
2806 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2807  * rows, which changed the alignment requirements and fence programming.
2808  */
2809 #define HAS_128_BYTE_Y_TILING(dev_priv) (!IS_GEN2(dev_priv) && \
2810                                          !(IS_I915G(dev_priv) || \
2811                                          IS_I915GM(dev_priv)))
2812 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2813 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2814
2815 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2816 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2817 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2818
2819 #define HAS_IPS(dev_priv)       (IS_HSW_ULT(dev_priv) || IS_BROADWELL(dev_priv))
2820
2821 #define HAS_DP_MST(dev) (INTEL_INFO(dev)->has_dp_mst)
2822
2823 #define HAS_DDI(dev_priv)       ((dev_priv)->info.has_ddi)
2824 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2825 #define HAS_PSR(dev)            (INTEL_INFO(dev)->has_psr)
2826 #define HAS_RC6(dev)            (INTEL_INFO(dev)->has_rc6)
2827 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->has_rc6p)
2828
2829 #define HAS_CSR(dev)    (INTEL_INFO(dev)->has_csr)
2830
2831 #define HAS_RUNTIME_PM(dev_priv) ((dev_priv)->info.has_runtime_pm)
2832 /*
2833  * For now, anything with a GuC requires uCode loading, and then supports
2834  * command submission once loaded. But these are logically independent
2835  * properties, so we have separate macros to test them.
2836  */
2837 #define HAS_GUC(dev)            (INTEL_INFO(dev)->has_guc)
2838 #define HAS_GUC_UCODE(dev)      (HAS_GUC(dev))
2839 #define HAS_GUC_SCHED(dev)      (HAS_GUC(dev))
2840
2841 #define HAS_RESOURCE_STREAMER(dev) (INTEL_INFO(dev)->has_resource_streamer)
2842
2843 #define HAS_POOLED_EU(dev)      (INTEL_INFO(dev)->has_pooled_eu)
2844
2845 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2846 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2847 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2848 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2849 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2850 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2851 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2852 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2853 #define INTEL_PCH_KBP_DEVICE_ID_TYPE            0xA200
2854 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2855 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2856 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2857
2858 #define INTEL_PCH_TYPE(dev_priv) ((dev_priv)->pch_type)
2859 #define HAS_PCH_KBP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_KBP)
2860 #define HAS_PCH_SPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_SPT)
2861 #define HAS_PCH_LPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_LPT)
2862 #define HAS_PCH_LPT_LP(dev_priv) \
2863         ((dev_priv)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2864 #define HAS_PCH_LPT_H(dev_priv) \
2865         ((dev_priv)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2866 #define HAS_PCH_CPT(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_CPT)
2867 #define HAS_PCH_IBX(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_IBX)
2868 #define HAS_PCH_NOP(dev_priv) (INTEL_PCH_TYPE(dev_priv) == PCH_NOP)
2869 #define HAS_PCH_SPLIT(dev_priv) (INTEL_PCH_TYPE(dev_priv) != PCH_NONE)
2870
2871 #define HAS_GMCH_DISPLAY(dev_priv) ((dev_priv)->info.has_gmch_display)
2872
2873 #define HAS_LSPCON(dev_priv) (IS_GEN9(dev_priv))
2874
2875 /* DPF == dynamic parity feature */
2876 #define HAS_L3_DPF(dev_priv) ((dev_priv)->info.has_l3_dpf)
2877 #define NUM_L3_SLICES(dev_priv) (IS_HSW_GT3(dev_priv) ? \
2878                                  2 : HAS_L3_DPF(dev_priv))
2879
2880 #define GT_FREQUENCY_MULTIPLIER 50
2881 #define GEN9_FREQ_SCALER 3
2882
2883 #include "i915_trace.h"
2884
2885 static inline bool intel_scanout_needs_vtd_wa(struct drm_i915_private *dev_priv)
2886 {
2887 #ifdef CONFIG_INTEL_IOMMU
2888         if (INTEL_GEN(dev_priv) >= 6 && intel_iommu_gfx_mapped)
2889                 return true;
2890 #endif
2891         return false;
2892 }
2893
2894 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2895 extern int i915_resume_switcheroo(struct drm_device *dev);
2896
2897 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2898                                 int enable_ppgtt);
2899
2900 bool intel_sanitize_semaphores(struct drm_i915_private *dev_priv, int value);
2901
2902 /* i915_drv.c */
2903 void __printf(3, 4)
2904 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2905               const char *fmt, ...);
2906
2907 #define i915_report_error(dev_priv, fmt, ...)                              \
2908         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2909
2910 #ifdef CONFIG_COMPAT
2911 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2912                               unsigned long arg);
2913 #endif
2914 extern const struct dev_pm_ops i915_pm_ops;
2915
2916 extern int i915_driver_load(struct pci_dev *pdev,
2917                             const struct pci_device_id *ent);
2918 extern void i915_driver_unload(struct drm_device *dev);
2919 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2920 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2921 extern void i915_reset(struct drm_i915_private *dev_priv);
2922 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2923 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2924 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2925 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2926 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2927 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2928 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2929
2930 /* intel_hotplug.c */
2931 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
2932                            u32 pin_mask, u32 long_mask);
2933 void intel_hpd_init(struct drm_i915_private *dev_priv);
2934 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2935 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2936 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2937 bool intel_hpd_disable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2938 void intel_hpd_enable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2939
2940 /* i915_irq.c */
2941 static inline void i915_queue_hangcheck(struct drm_i915_private *dev_priv)
2942 {
2943         unsigned long delay;
2944
2945         if (unlikely(!i915.enable_hangcheck))
2946                 return;
2947
2948         /* Don't continually defer the hangcheck so that it is always run at
2949          * least once after work has been scheduled on any ring. Otherwise,
2950          * we will ignore a hung ring if a second ring is kept busy.
2951          */
2952
2953         delay = round_jiffies_up_relative(DRM_I915_HANGCHECK_JIFFIES);
2954         queue_delayed_work(system_long_wq,
2955                            &dev_priv->gpu_error.hangcheck_work, delay);
2956 }
2957
2958 __printf(3, 4)
2959 void i915_handle_error(struct drm_i915_private *dev_priv,
2960                        u32 engine_mask,
2961                        const char *fmt, ...);
2962
2963 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2964 int intel_irq_install(struct drm_i915_private *dev_priv);
2965 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2966
2967 extern void intel_uncore_sanitize(struct drm_i915_private *dev_priv);
2968 extern void intel_uncore_early_sanitize(struct drm_i915_private *dev_priv,
2969                                         bool restore_forcewake);
2970 extern void intel_uncore_init(struct drm_i915_private *dev_priv);
2971 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
2972 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
2973 extern void intel_uncore_fini(struct drm_i915_private *dev_priv);
2974 extern void intel_uncore_forcewake_reset(struct drm_i915_private *dev_priv,
2975                                          bool restore);
2976 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2977 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2978                                 enum forcewake_domains domains);
2979 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2980                                 enum forcewake_domains domains);
2981 /* Like above but the caller must manage the uncore.lock itself.
2982  * Must be used with I915_READ_FW and friends.
2983  */
2984 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2985                                         enum forcewake_domains domains);
2986 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2987                                         enum forcewake_domains domains);
2988 u64 intel_uncore_edram_size(struct drm_i915_private *dev_priv);
2989
2990 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2991
2992 int intel_wait_for_register(struct drm_i915_private *dev_priv,
2993                             i915_reg_t reg,
2994                             const u32 mask,
2995                             const u32 value,
2996                             const unsigned long timeout_ms);
2997 int intel_wait_for_register_fw(struct drm_i915_private *dev_priv,
2998                                i915_reg_t reg,
2999                                const u32 mask,
3000                                const u32 value,
3001                                const unsigned long timeout_ms);
3002
3003 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
3004 {
3005         return dev_priv->gvt;
3006 }
3007
3008 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
3009 {
3010         return dev_priv->vgpu.active;
3011 }
3012
3013 void
3014 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
3015                      u32 status_mask);
3016
3017 void
3018 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
3019                       u32 status_mask);
3020
3021 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
3022 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
3023 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
3024                                    uint32_t mask,
3025                                    uint32_t bits);
3026 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
3027                             uint32_t interrupt_mask,
3028                             uint32_t enabled_irq_mask);
3029 static inline void
3030 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3031 {
3032         ilk_update_display_irq(dev_priv, bits, bits);
3033 }
3034 static inline void
3035 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
3036 {
3037         ilk_update_display_irq(dev_priv, bits, 0);
3038 }
3039 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
3040                          enum pipe pipe,
3041                          uint32_t interrupt_mask,
3042                          uint32_t enabled_irq_mask);
3043 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
3044                                        enum pipe pipe, uint32_t bits)
3045 {
3046         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
3047 }
3048 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
3049                                         enum pipe pipe, uint32_t bits)
3050 {
3051         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
3052 }
3053 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
3054                                   uint32_t interrupt_mask,
3055                                   uint32_t enabled_irq_mask);
3056 static inline void
3057 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3058 {
3059         ibx_display_interrupt_update(dev_priv, bits, bits);
3060 }
3061 static inline void
3062 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3063 {
3064         ibx_display_interrupt_update(dev_priv, bits, 0);
3065 }
3066
3067 /* i915_gem.c */
3068 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
3069                           struct drm_file *file_priv);
3070 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
3071                          struct drm_file *file_priv);
3072 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
3073                           struct drm_file *file_priv);
3074 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
3075                         struct drm_file *file_priv);
3076 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
3077                         struct drm_file *file_priv);
3078 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
3079                               struct drm_file *file_priv);
3080 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
3081                              struct drm_file *file_priv);
3082 int i915_gem_execbuffer(struct drm_device *dev, void *data,
3083                         struct drm_file *file_priv);
3084 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
3085                          struct drm_file *file_priv);
3086 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
3087                         struct drm_file *file_priv);
3088 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
3089                                struct drm_file *file);
3090 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
3091                                struct drm_file *file);
3092 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
3093                             struct drm_file *file_priv);
3094 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
3095                            struct drm_file *file_priv);
3096 int i915_gem_set_tiling(struct drm_device *dev, void *data,
3097                         struct drm_file *file_priv);
3098 int i915_gem_get_tiling(struct drm_device *dev, void *data,
3099                         struct drm_file *file_priv);
3100 void i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3101 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3102                            struct drm_file *file);
3103 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3104                                 struct drm_file *file_priv);
3105 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3106                         struct drm_file *file_priv);
3107 void i915_gem_load_init(struct drm_device *dev);
3108 void i915_gem_load_cleanup(struct drm_device *dev);
3109 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3110 int i915_gem_freeze(struct drm_i915_private *dev_priv);
3111 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3112
3113 void *i915_gem_object_alloc(struct drm_device *dev);
3114 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3115 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3116                          const struct drm_i915_gem_object_ops *ops);
3117 struct drm_i915_gem_object *i915_gem_object_create(struct drm_device *dev,
3118                                                    u64 size);
3119 struct drm_i915_gem_object *i915_gem_object_create_from_data(
3120                 struct drm_device *dev, const void *data, size_t size);
3121 void i915_gem_close_object(struct drm_gem_object *gem, struct drm_file *file);
3122 void i915_gem_free_object(struct drm_gem_object *obj);
3123
3124 struct i915_vma * __must_check
3125 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3126                          const struct i915_ggtt_view *view,
3127                          u64 size,
3128                          u64 alignment,
3129                          u64 flags);
3130
3131 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
3132                   u32 flags);
3133 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
3134 int __must_check i915_vma_unbind(struct i915_vma *vma);
3135 void i915_vma_close(struct i915_vma *vma);
3136 void i915_vma_destroy(struct i915_vma *vma);
3137
3138 int i915_gem_object_unbind(struct drm_i915_gem_object *obj);
3139 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
3140 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3141
3142 void i915_gem_runtime_suspend(struct drm_i915_private *dev_priv);
3143
3144 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3145
3146 static inline int __sg_page_count(struct scatterlist *sg)
3147 {
3148         return sg->length >> PAGE_SHIFT;
3149 }
3150
3151 struct page *
3152 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
3153
3154 static inline dma_addr_t
3155 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj, int n)
3156 {
3157         if (n < obj->get_page.last) {
3158                 obj->get_page.sg = obj->pages->sgl;
3159                 obj->get_page.last = 0;
3160         }
3161
3162         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3163                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3164                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3165                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3166         }
3167
3168         return sg_dma_address(obj->get_page.sg) + ((n - obj->get_page.last) << PAGE_SHIFT);
3169 }
3170
3171 static inline struct page *
3172 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
3173 {
3174         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
3175                 return NULL;
3176
3177         if (n < obj->get_page.last) {
3178                 obj->get_page.sg = obj->pages->sgl;
3179                 obj->get_page.last = 0;
3180         }
3181
3182         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3183                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3184                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3185                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3186         }
3187
3188         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
3189 }
3190
3191 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3192 {
3193         GEM_BUG_ON(obj->pages == NULL);
3194         obj->pages_pin_count++;
3195 }
3196
3197 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3198 {
3199         GEM_BUG_ON(obj->pages_pin_count == 0);
3200         obj->pages_pin_count--;
3201         GEM_BUG_ON(obj->pages_pin_count < obj->bind_count);
3202 }
3203
3204 enum i915_map_type {
3205         I915_MAP_WB = 0,
3206         I915_MAP_WC,
3207 };
3208
3209 /**
3210  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3211  * @obj - the object to map into kernel address space
3212  * @type - the type of mapping, used to select pgprot_t
3213  *
3214  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3215  * pages and then returns a contiguous mapping of the backing storage into
3216  * the kernel address space. Based on the @type of mapping, the PTE will be
3217  * set to either WriteBack or WriteCombine (via pgprot_t).
3218  *
3219  * The caller must hold the struct_mutex, and is responsible for calling
3220  * i915_gem_object_unpin_map() when the mapping is no longer required.
3221  *
3222  * Returns the pointer through which to access the mapped object, or an
3223  * ERR_PTR() on error.
3224  */
3225 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj,
3226                                            enum i915_map_type type);
3227
3228 /**
3229  * i915_gem_object_unpin_map - releases an earlier mapping
3230  * @obj - the object to unmap
3231  *
3232  * After pinning the object and mapping its pages, once you are finished
3233  * with your access, call i915_gem_object_unpin_map() to release the pin
3234  * upon the mapping. Once the pin count reaches zero, that mapping may be
3235  * removed.
3236  *
3237  * The caller must hold the struct_mutex.
3238  */
3239 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3240 {
3241         lockdep_assert_held(&obj->base.dev->struct_mutex);
3242         i915_gem_object_unpin_pages(obj);
3243 }
3244
3245 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3246                                     unsigned int *needs_clflush);
3247 int i915_gem_obj_prepare_shmem_write(struct drm_i915_gem_object *obj,
3248                                      unsigned int *needs_clflush);
3249 #define CLFLUSH_BEFORE 0x1
3250 #define CLFLUSH_AFTER 0x2
3251 #define CLFLUSH_FLAGS (CLFLUSH_BEFORE | CLFLUSH_AFTER)
3252
3253 static inline void
3254 i915_gem_obj_finish_shmem_access(struct drm_i915_gem_object *obj)
3255 {
3256         i915_gem_object_unpin_pages(obj);
3257 }
3258
3259 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3260 void i915_vma_move_to_active(struct i915_vma *vma,
3261                              struct drm_i915_gem_request *req,
3262                              unsigned int flags);
3263 int i915_gem_dumb_create(struct drm_file *file_priv,
3264                          struct drm_device *dev,
3265                          struct drm_mode_create_dumb *args);
3266 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3267                       uint32_t handle, uint64_t *offset);
3268 int i915_gem_mmap_gtt_version(void);
3269
3270 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3271                        struct drm_i915_gem_object *new,
3272                        unsigned frontbuffer_bits);
3273
3274 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
3275
3276 struct drm_i915_gem_request *
3277 i915_gem_find_active_request(struct intel_engine_cs *engine);
3278
3279 void i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3280
3281 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3282 {
3283         return unlikely(test_bit(I915_RESET_IN_PROGRESS, &error->flags));
3284 }
3285
3286 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3287 {
3288         return unlikely(test_bit(I915_WEDGED, &error->flags));
3289 }
3290
3291 static inline bool i915_reset_in_progress_or_wedged(struct i915_gpu_error *error)
3292 {
3293         return i915_reset_in_progress(error) | i915_terminally_wedged(error);
3294 }
3295
3296 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3297 {
3298         return READ_ONCE(error->reset_count);
3299 }
3300
3301 void i915_gem_reset(struct drm_i915_private *dev_priv);
3302 void i915_gem_set_wedged(struct drm_i915_private *dev_priv);
3303 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3304 int __must_check i915_gem_init(struct drm_device *dev);
3305 int __must_check i915_gem_init_hw(struct drm_device *dev);
3306 void i915_gem_init_swizzling(struct drm_device *dev);
3307 void i915_gem_cleanup_engines(struct drm_device *dev);
3308 int __must_check i915_gem_wait_for_idle(struct drm_i915_private *dev_priv,
3309                                         unsigned int flags);
3310 int __must_check i915_gem_suspend(struct drm_device *dev);
3311 void i915_gem_resume(struct drm_device *dev);
3312 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3313 int __must_check
3314 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3315                                bool readonly);
3316 int __must_check
3317 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3318                                   bool write);
3319 int __must_check
3320 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3321 struct i915_vma * __must_check
3322 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3323                                      u32 alignment,
3324                                      const struct i915_ggtt_view *view);
3325 void i915_gem_object_unpin_from_display_plane(struct i915_vma *vma);
3326 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3327                                 int align);
3328 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3329 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3330
3331 u64 i915_gem_get_ggtt_size(struct drm_i915_private *dev_priv, u64 size,
3332                            int tiling_mode);
3333 u64 i915_gem_get_ggtt_alignment(struct drm_i915_private *dev_priv, u64 size,
3334                                 int tiling_mode, bool fenced);
3335
3336 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3337                                     enum i915_cache_level cache_level);
3338
3339 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3340                                 struct dma_buf *dma_buf);
3341
3342 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3343                                 struct drm_gem_object *gem_obj, int flags);
3344
3345 struct i915_vma *
3346 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3347                      struct i915_address_space *vm,
3348                      const struct i915_ggtt_view *view);
3349
3350 struct i915_vma *
3351 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3352                                   struct i915_address_space *vm,
3353                                   const struct i915_ggtt_view *view);
3354
3355 static inline struct i915_hw_ppgtt *
3356 i915_vm_to_ppgtt(struct i915_address_space *vm)
3357 {
3358         return container_of(vm, struct i915_hw_ppgtt, base);
3359 }
3360
3361 static inline struct i915_vma *
3362 i915_gem_object_to_ggtt(struct drm_i915_gem_object *obj,
3363                         const struct i915_ggtt_view *view)
3364 {
3365         return i915_gem_obj_to_vma(obj, &to_i915(obj->base.dev)->ggtt.base, view);
3366 }
3367
3368 static inline unsigned long
3369 i915_gem_object_ggtt_offset(struct drm_i915_gem_object *o,
3370                             const struct i915_ggtt_view *view)
3371 {
3372         return i915_ggtt_offset(i915_gem_object_to_ggtt(o, view));
3373 }
3374
3375 /* i915_gem_fence.c */
3376 int __must_check i915_vma_get_fence(struct i915_vma *vma);
3377 int __must_check i915_vma_put_fence(struct i915_vma *vma);
3378
3379 /**
3380  * i915_vma_pin_fence - pin fencing state
3381  * @vma: vma to pin fencing for
3382  *
3383  * This pins the fencing state (whether tiled or untiled) to make sure the
3384  * vma (and its object) is ready to be used as a scanout target. Fencing
3385  * status must be synchronize first by calling i915_vma_get_fence():
3386  *
3387  * The resulting fence pin reference must be released again with
3388  * i915_vma_unpin_fence().
3389  *
3390  * Returns:
3391  *
3392  * True if the vma has a fence, false otherwise.
3393  */
3394 static inline bool
3395 i915_vma_pin_fence(struct i915_vma *vma)
3396 {
3397         if (vma->fence) {
3398                 vma->fence->pin_count++;
3399                 return true;
3400         } else
3401                 return false;
3402 }
3403
3404 /**
3405  * i915_vma_unpin_fence - unpin fencing state
3406  * @vma: vma to unpin fencing for
3407  *
3408  * This releases the fence pin reference acquired through
3409  * i915_vma_pin_fence. It will handle both objects with and without an
3410  * attached fence correctly, callers do not need to distinguish this.
3411  */
3412 static inline void
3413 i915_vma_unpin_fence(struct i915_vma *vma)
3414 {
3415         if (vma->fence) {
3416                 GEM_BUG_ON(vma->fence->pin_count <= 0);
3417                 vma->fence->pin_count--;
3418         }
3419 }
3420
3421 void i915_gem_restore_fences(struct drm_device *dev);
3422
3423 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3424 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3425 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3426
3427 /* i915_gem_context.c */
3428 int __must_check i915_gem_context_init(struct drm_device *dev);
3429 void i915_gem_context_lost(struct drm_i915_private *dev_priv);
3430 void i915_gem_context_fini(struct drm_device *dev);
3431 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3432 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3433 int i915_switch_context(struct drm_i915_gem_request *req);
3434 int i915_gem_switch_to_kernel_context(struct drm_i915_private *dev_priv);
3435 void i915_gem_context_free(struct kref *ctx_ref);
3436 struct drm_i915_gem_object *
3437 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3438 struct i915_gem_context *
3439 i915_gem_context_create_gvt(struct drm_device *dev);
3440
3441 static inline struct i915_gem_context *
3442 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3443 {
3444         struct i915_gem_context *ctx;
3445
3446         lockdep_assert_held(&file_priv->dev_priv->drm.struct_mutex);
3447
3448         ctx = idr_find(&file_priv->context_idr, id);
3449         if (!ctx)
3450                 return ERR_PTR(-ENOENT);
3451
3452         return ctx;
3453 }
3454
3455 static inline struct i915_gem_context *
3456 i915_gem_context_get(struct i915_gem_context *ctx)
3457 {
3458         kref_get(&ctx->ref);
3459         return ctx;
3460 }
3461
3462 static inline void i915_gem_context_put(struct i915_gem_context *ctx)
3463 {
3464         lockdep_assert_held(&ctx->i915->drm.struct_mutex);
3465         kref_put(&ctx->ref, i915_gem_context_free);
3466 }
3467
3468 static inline bool i915_gem_context_is_default(const struct i915_gem_context *c)
3469 {
3470         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3471 }
3472
3473 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3474                                   struct drm_file *file);
3475 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3476                                    struct drm_file *file);
3477 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3478                                     struct drm_file *file_priv);
3479 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3480                                     struct drm_file *file_priv);
3481 int i915_gem_context_reset_stats_ioctl(struct drm_device *dev, void *data,
3482                                        struct drm_file *file);
3483
3484 /* i915_gem_evict.c */
3485 int __must_check i915_gem_evict_something(struct i915_address_space *vm,
3486                                           u64 min_size, u64 alignment,
3487                                           unsigned cache_level,
3488                                           u64 start, u64 end,
3489                                           unsigned flags);
3490 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3491 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3492
3493 /* belongs in i915_gem_gtt.h */
3494 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3495 {
3496         wmb();
3497         if (INTEL_GEN(dev_priv) < 6)
3498                 intel_gtt_chipset_flush();
3499 }
3500
3501 /* i915_gem_stolen.c */
3502 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3503                                 struct drm_mm_node *node, u64 size,
3504                                 unsigned alignment);
3505 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3506                                          struct drm_mm_node *node, u64 size,
3507                                          unsigned alignment, u64 start,
3508                                          u64 end);
3509 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3510                                  struct drm_mm_node *node);
3511 int i915_gem_init_stolen(struct drm_device *dev);
3512 void i915_gem_cleanup_stolen(struct drm_device *dev);
3513 struct drm_i915_gem_object *
3514 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3515 struct drm_i915_gem_object *
3516 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3517                                                u32 stolen_offset,
3518                                                u32 gtt_offset,
3519                                                u32 size);
3520
3521 /* i915_gem_shrinker.c */
3522 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3523                               unsigned long target,
3524                               unsigned flags);
3525 #define I915_SHRINK_PURGEABLE 0x1
3526 #define I915_SHRINK_UNBOUND 0x2
3527 #define I915_SHRINK_BOUND 0x4
3528 #define I915_SHRINK_ACTIVE 0x8
3529 #define I915_SHRINK_VMAPS 0x10
3530 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3531 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3532 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3533
3534
3535 /* i915_gem_tiling.c */
3536 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3537 {
3538         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3539
3540         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3541                 i915_gem_object_is_tiled(obj);
3542 }
3543
3544 /* i915_debugfs.c */
3545 #ifdef CONFIG_DEBUG_FS
3546 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3547 void i915_debugfs_unregister(struct drm_i915_private *dev_priv);
3548 int i915_debugfs_connector_add(struct drm_connector *connector);
3549 void intel_display_crc_init(struct drm_i915_private *dev_priv);
3550 #else
3551 static inline int i915_debugfs_register(struct drm_i915_private *dev_priv) {return 0;}
3552 static inline void i915_debugfs_unregister(struct drm_i915_private *dev_priv) {}
3553 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3554 { return 0; }
3555 static inline void intel_display_crc_init(struct drm_i915_private *dev_priv) {}
3556 #endif
3557
3558 /* i915_gpu_error.c */
3559 #if IS_ENABLED(CONFIG_DRM_I915_CAPTURE_ERROR)
3560
3561 __printf(2, 3)
3562 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3563 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3564                             const struct i915_error_state_file_priv *error);
3565 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3566                               struct drm_i915_private *i915,
3567                               size_t count, loff_t pos);
3568 static inline void i915_error_state_buf_release(
3569         struct drm_i915_error_state_buf *eb)
3570 {
3571         kfree(eb->buf);
3572 }
3573 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3574                               u32 engine_mask,
3575                               const char *error_msg);
3576 void i915_error_state_get(struct drm_device *dev,
3577                           struct i915_error_state_file_priv *error_priv);
3578 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3579 void i915_destroy_error_state(struct drm_device *dev);
3580
3581 #else
3582
3583 static inline void i915_capture_error_state(struct drm_i915_private *dev_priv,
3584                                             u32 engine_mask,
3585                                             const char *error_msg)
3586 {
3587 }
3588
3589 static inline void i915_destroy_error_state(struct drm_device *dev)
3590 {
3591 }
3592
3593 #endif
3594
3595 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3596
3597 /* i915_cmd_parser.c */
3598 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3599 void intel_engine_init_cmd_parser(struct intel_engine_cs *engine);
3600 void intel_engine_cleanup_cmd_parser(struct intel_engine_cs *engine);
3601 bool intel_engine_needs_cmd_parser(struct intel_engine_cs *engine);
3602 int intel_engine_cmd_parser(struct intel_engine_cs *engine,
3603                             struct drm_i915_gem_object *batch_obj,
3604                             struct drm_i915_gem_object *shadow_batch_obj,
3605                             u32 batch_start_offset,
3606                             u32 batch_len,
3607                             bool is_master);
3608
3609 /* i915_suspend.c */
3610 extern int i915_save_state(struct drm_device *dev);
3611 extern int i915_restore_state(struct drm_device *dev);
3612
3613 /* i915_sysfs.c */
3614 void i915_setup_sysfs(struct drm_i915_private *dev_priv);
3615 void i915_teardown_sysfs(struct drm_i915_private *dev_priv);
3616
3617 /* intel_i2c.c */
3618 extern int intel_setup_gmbus(struct drm_device *dev);
3619 extern void intel_teardown_gmbus(struct drm_device *dev);
3620 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3621                                      unsigned int pin);
3622
3623 extern struct i2c_adapter *
3624 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3625 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3626 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3627 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3628 {
3629         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3630 }
3631 extern void intel_i2c_reset(struct drm_device *dev);
3632
3633 /* intel_bios.c */
3634 int intel_bios_init(struct drm_i915_private *dev_priv);
3635 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3636 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3637 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3638 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3639 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3640 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3641 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3642 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3643                                      enum port port);
3644 bool intel_bios_is_lspcon_present(struct drm_i915_private *dev_priv,
3645                                 enum port port);
3646
3647
3648 /* intel_opregion.c */
3649 #ifdef CONFIG_ACPI
3650 extern int intel_opregion_setup(struct drm_i915_private *dev_priv);
3651 extern void intel_opregion_register(struct drm_i915_private *dev_priv);
3652 extern void intel_opregion_unregister(struct drm_i915_private *dev_priv);
3653 extern void intel_opregion_asle_intr(struct drm_i915_private *dev_priv);
3654 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3655                                          bool enable);
3656 extern int intel_opregion_notify_adapter(struct drm_i915_private *dev_priv,
3657                                          pci_power_t state);
3658 extern int intel_opregion_get_panel_type(struct drm_i915_private *dev_priv);
3659 #else
3660 static inline int intel_opregion_setup(struct drm_i915_private *dev) { return 0; }
3661 static inline void intel_opregion_register(struct drm_i915_private *dev_priv) { }
3662 static inline void intel_opregion_unregister(struct drm_i915_private *dev_priv) { }
3663 static inline void intel_opregion_asle_intr(struct drm_i915_private *dev_priv)
3664 {
3665 }
3666 static inline int
3667 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3668 {
3669         return 0;
3670 }
3671 static inline int
3672 intel_opregion_notify_adapter(struct drm_i915_private *dev, pci_power_t state)
3673 {
3674         return 0;
3675 }
3676 static inline int intel_opregion_get_panel_type(struct drm_i915_private *dev)
3677 {
3678         return -ENODEV;
3679 }
3680 #endif
3681
3682 /* intel_acpi.c */
3683 #ifdef CONFIG_ACPI
3684 extern void intel_register_dsm_handler(void);
3685 extern void intel_unregister_dsm_handler(void);
3686 #else
3687 static inline void intel_register_dsm_handler(void) { return; }
3688 static inline void intel_unregister_dsm_handler(void) { return; }
3689 #endif /* CONFIG_ACPI */
3690
3691 /* intel_device_info.c */
3692 static inline struct intel_device_info *
3693 mkwrite_device_info(struct drm_i915_private *dev_priv)
3694 {
3695         return (struct intel_device_info *)&dev_priv->info;
3696 }
3697
3698 void intel_device_info_runtime_init(struct drm_i915_private *dev_priv);
3699 void intel_device_info_dump(struct drm_i915_private *dev_priv);
3700
3701 /* modesetting */
3702 extern void intel_modeset_init_hw(struct drm_device *dev);
3703 extern void intel_modeset_init(struct drm_device *dev);
3704 extern void intel_modeset_gem_init(struct drm_device *dev);
3705 extern void intel_modeset_cleanup(struct drm_device *dev);
3706 extern int intel_connector_register(struct drm_connector *);
3707 extern void intel_connector_unregister(struct drm_connector *);
3708 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3709 extern void intel_display_resume(struct drm_device *dev);
3710 extern void i915_redisable_vga(struct drm_device *dev);
3711 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3712 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3713 extern void intel_init_pch_refclk(struct drm_device *dev);
3714 extern void intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3715 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3716                                   bool enable);
3717
3718 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3719                         struct drm_file *file);
3720
3721 /* overlay */
3722 extern struct intel_overlay_error_state *
3723 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3724 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3725                                             struct intel_overlay_error_state *error);
3726
3727 extern struct intel_display_error_state *
3728 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3729 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3730                                             struct drm_device *dev,
3731                                             struct intel_display_error_state *error);
3732
3733 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3734 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3735
3736 /* intel_sideband.c */
3737 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3738 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3739 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3740 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3741 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3742 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3743 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3744 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3745 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3746 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3747 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3748 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3749 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3750 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3751                    enum intel_sbi_destination destination);
3752 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3753                      enum intel_sbi_destination destination);
3754 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3755 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3756
3757 /* intel_dpio_phy.c */
3758 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3759                               u32 deemph_reg_value, u32 margin_reg_value,
3760                               bool uniq_trans_scale);
3761 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3762                               bool reset);
3763 void chv_phy_pre_pll_enable(struct intel_encoder *encoder);
3764 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3765 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3766 void chv_phy_post_pll_disable(struct intel_encoder *encoder);
3767
3768 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3769                               u32 demph_reg_value, u32 preemph_reg_value,
3770                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3771 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder);
3772 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3773 void vlv_phy_reset_lanes(struct intel_encoder *encoder);
3774
3775 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3776 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3777
3778 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3779 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3780
3781 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3782 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3783 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3784 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3785
3786 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3787 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3788 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3789 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3790
3791 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3792  * will be implemented using 2 32-bit writes in an arbitrary order with
3793  * an arbitrary delay between them. This can cause the hardware to
3794  * act upon the intermediate value, possibly leading to corruption and
3795  * machine death. For this reason we do not support I915_WRITE64, or
3796  * dev_priv->uncore.funcs.mmio_writeq.
3797  *
3798  * When reading a 64-bit value as two 32-bit values, the delay may cause
3799  * the two reads to mismatch, e.g. a timestamp overflowing. Also note that
3800  * occasionally a 64-bit register does not actualy support a full readq
3801  * and must be read using two 32-bit reads.
3802  *
3803  * You have been warned.
3804  */
3805 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3806
3807 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3808         u32 upper, lower, old_upper, loop = 0;                          \
3809         upper = I915_READ(upper_reg);                                   \
3810         do {                                                            \
3811                 old_upper = upper;                                      \
3812                 lower = I915_READ(lower_reg);                           \
3813                 upper = I915_READ(upper_reg);                           \
3814         } while (upper != old_upper && loop++ < 2);                     \
3815         (u64)upper << 32 | lower; })
3816
3817 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3818 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3819
3820 #define __raw_read(x, s) \
3821 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3822                                              i915_reg_t reg) \
3823 { \
3824         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3825 }
3826
3827 #define __raw_write(x, s) \
3828 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3829                                        i915_reg_t reg, uint##x##_t val) \
3830 { \
3831         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3832 }
3833 __raw_read(8, b)
3834 __raw_read(16, w)
3835 __raw_read(32, l)
3836 __raw_read(64, q)
3837
3838 __raw_write(8, b)
3839 __raw_write(16, w)
3840 __raw_write(32, l)
3841 __raw_write(64, q)
3842
3843 #undef __raw_read
3844 #undef __raw_write
3845
3846 /* These are untraced mmio-accessors that are only valid to be used inside
3847  * critical sections, such as inside IRQ handlers, where forcewake is explicitly
3848  * controlled.
3849  *
3850  * Think twice, and think again, before using these.
3851  *
3852  * As an example, these accessors can possibly be used between:
3853  *
3854  * spin_lock_irq(&dev_priv->uncore.lock);
3855  * intel_uncore_forcewake_get__locked();
3856  *
3857  * and
3858  *
3859  * intel_uncore_forcewake_put__locked();
3860  * spin_unlock_irq(&dev_priv->uncore.lock);
3861  *
3862  *
3863  * Note: some registers may not need forcewake held, so
3864  * intel_uncore_forcewake_{get,put} can be omitted, see
3865  * intel_uncore_forcewake_for_reg().
3866  *
3867  * Certain architectures will die if the same cacheline is concurrently accessed
3868  * by different clients (e.g. on Ivybridge). Access to registers should
3869  * therefore generally be serialised, by either the dev_priv->uncore.lock or
3870  * a more localised lock guarding all access to that bank of registers.
3871  */
3872 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3873 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3874 #define I915_WRITE64_FW(reg__, val__) __raw_i915_write64(dev_priv, (reg__), (val__))
3875 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3876
3877 /* "Broadcast RGB" property */
3878 #define INTEL_BROADCAST_RGB_AUTO 0
3879 #define INTEL_BROADCAST_RGB_FULL 1
3880 #define INTEL_BROADCAST_RGB_LIMITED 2
3881
3882 static inline i915_reg_t i915_vgacntrl_reg(struct drm_i915_private *dev_priv)
3883 {
3884         if (IS_VALLEYVIEW(dev_priv) || IS_CHERRYVIEW(dev_priv))
3885                 return VLV_VGACNTRL;
3886         else if (INTEL_GEN(dev_priv) >= 5)
3887                 return CPU_VGACNTRL;
3888         else
3889                 return VGACNTRL;
3890 }
3891
3892 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3893 {
3894         unsigned long j = msecs_to_jiffies(m);
3895
3896         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3897 }
3898
3899 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3900 {
3901         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3902 }
3903
3904 static inline unsigned long
3905 timespec_to_jiffies_timeout(const struct timespec *value)
3906 {
3907         unsigned long j = timespec_to_jiffies(value);
3908
3909         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3910 }
3911
3912 /*
3913  * If you need to wait X milliseconds between events A and B, but event B
3914  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3915  * when event A happened, then just before event B you call this function and
3916  * pass the timestamp as the first argument, and X as the second argument.
3917  */
3918 static inline void
3919 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3920 {
3921         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3922
3923         /*
3924          * Don't re-read the value of "jiffies" every time since it may change
3925          * behind our back and break the math.
3926          */
3927         tmp_jiffies = jiffies;
3928         target_jiffies = timestamp_jiffies +
3929                          msecs_to_jiffies_timeout(to_wait_ms);
3930
3931         if (time_after(target_jiffies, tmp_jiffies)) {
3932                 remaining_jiffies = target_jiffies - tmp_jiffies;
3933                 while (remaining_jiffies)
3934                         remaining_jiffies =
3935                             schedule_timeout_uninterruptible(remaining_jiffies);
3936         }
3937 }
3938
3939 static inline bool
3940 __i915_request_irq_complete(struct drm_i915_gem_request *req)
3941 {
3942         struct intel_engine_cs *engine = req->engine;
3943
3944         /* Before we do the heavier coherent read of the seqno,
3945          * check the value (hopefully) in the CPU cacheline.
3946          */
3947         if (i915_gem_request_completed(req))
3948                 return true;
3949
3950         /* Ensure our read of the seqno is coherent so that we
3951          * do not "miss an interrupt" (i.e. if this is the last
3952          * request and the seqno write from the GPU is not visible
3953          * by the time the interrupt fires, we will see that the
3954          * request is incomplete and go back to sleep awaiting
3955          * another interrupt that will never come.)
3956          *
3957          * Strictly, we only need to do this once after an interrupt,
3958          * but it is easier and safer to do it every time the waiter
3959          * is woken.
3960          */
3961         if (engine->irq_seqno_barrier &&
3962             rcu_access_pointer(engine->breadcrumbs.irq_seqno_bh) == current &&
3963             cmpxchg_relaxed(&engine->breadcrumbs.irq_posted, 1, 0)) {
3964                 struct task_struct *tsk;
3965
3966                 /* The ordering of irq_posted versus applying the barrier
3967                  * is crucial. The clearing of the current irq_posted must
3968                  * be visible before we perform the barrier operation,
3969                  * such that if a subsequent interrupt arrives, irq_posted
3970                  * is reasserted and our task rewoken (which causes us to
3971                  * do another __i915_request_irq_complete() immediately
3972                  * and reapply the barrier). Conversely, if the clear
3973                  * occurs after the barrier, then an interrupt that arrived
3974                  * whilst we waited on the barrier would not trigger a
3975                  * barrier on the next pass, and the read may not see the
3976                  * seqno update.
3977                  */
3978                 engine->irq_seqno_barrier(engine);
3979
3980                 /* If we consume the irq, but we are no longer the bottom-half,
3981                  * the real bottom-half may not have serialised their own
3982                  * seqno check with the irq-barrier (i.e. may have inspected
3983                  * the seqno before we believe it coherent since they see
3984                  * irq_posted == false but we are still running).
3985                  */
3986                 rcu_read_lock();
3987                 tsk = rcu_dereference(engine->breadcrumbs.irq_seqno_bh);
3988                 if (tsk && tsk != current)
3989                         /* Note that if the bottom-half is changed as we
3990                          * are sending the wake-up, the new bottom-half will
3991                          * be woken by whomever made the change. We only have
3992                          * to worry about when we steal the irq-posted for
3993                          * ourself.
3994                          */
3995                         wake_up_process(tsk);
3996                 rcu_read_unlock();
3997
3998                 if (i915_gem_request_completed(req))
3999                         return true;
4000         }
4001
4002         return false;
4003 }
4004
4005 void i915_memcpy_init_early(struct drm_i915_private *dev_priv);
4006 bool i915_memcpy_from_wc(void *dst, const void *src, unsigned long len);
4007
4008 /* i915_mm.c */
4009 int remap_io_mapping(struct vm_area_struct *vma,
4010                      unsigned long addr, unsigned long pfn, unsigned long size,
4011                      struct io_mapping *iomap);
4012
4013 #define ptr_mask_bits(ptr) ({                                           \
4014         unsigned long __v = (unsigned long)(ptr);                       \
4015         (typeof(ptr))(__v & PAGE_MASK);                                 \
4016 })
4017
4018 #define ptr_unpack_bits(ptr, bits) ({                                   \
4019         unsigned long __v = (unsigned long)(ptr);                       \
4020         (bits) = __v & ~PAGE_MASK;                                      \
4021         (typeof(ptr))(__v & PAGE_MASK);                                 \
4022 })
4023
4024 #define ptr_pack_bits(ptr, bits)                                        \
4025         ((typeof(ptr))((unsigned long)(ptr) | (bits)))
4026
4027 #define fetch_and_zero(ptr) ({                                          \
4028         typeof(*ptr) __T = *(ptr);                                      \
4029         *(ptr) = (typeof(*ptr))0;                                       \
4030         __T;                                                            \
4031 })
4032
4033 #endif