]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/i915_drv.h
drm/i915: Split the stolen handling for GEM out of i915_dma.c
[karo-tx-linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <drm/intel-gtt.h>
40 #include <linux/backlight.h>
41 #include <linux/intel-iommu.h>
42
43 /* General customization:
44  */
45
46 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
47
48 #define DRIVER_NAME             "i915"
49 #define DRIVER_DESC             "Intel Graphics"
50 #define DRIVER_DATE             "20080730"
51
52 enum pipe {
53         PIPE_A = 0,
54         PIPE_B,
55         PIPE_C,
56         I915_MAX_PIPES
57 };
58 #define pipe_name(p) ((p) + 'A')
59
60 enum plane {
61         PLANE_A = 0,
62         PLANE_B,
63         PLANE_C,
64 };
65 #define plane_name(p) ((p) + 'A')
66
67 enum port {
68         PORT_A = 0,
69         PORT_B,
70         PORT_C,
71         PORT_D,
72         PORT_E,
73         I915_MAX_PORTS
74 };
75 #define port_name(p) ((p) + 'A')
76
77 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
78
79 #define for_each_pipe(p) for ((p) = 0; (p) < dev_priv->num_pipe; (p)++)
80
81 struct intel_pch_pll {
82         int refcount; /* count of number of CRTCs sharing this PLL */
83         int active; /* count of number of active CRTCs (i.e. DPMS on) */
84         bool on; /* is the PLL actually active? Disabled during modeset */
85         int pll_reg;
86         int fp0_reg;
87         int fp1_reg;
88 };
89 #define I915_NUM_PLLS 2
90
91 /* Interface history:
92  *
93  * 1.1: Original.
94  * 1.2: Add Power Management
95  * 1.3: Add vblank support
96  * 1.4: Fix cmdbuffer path, add heap destroy
97  * 1.5: Add vblank pipe configuration
98  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
99  *      - Support vertical blank on secondary display pipe
100  */
101 #define DRIVER_MAJOR            1
102 #define DRIVER_MINOR            6
103 #define DRIVER_PATCHLEVEL       0
104
105 #define WATCH_COHERENCY 0
106 #define WATCH_LISTS     0
107
108 #define I915_GEM_PHYS_CURSOR_0 1
109 #define I915_GEM_PHYS_CURSOR_1 2
110 #define I915_GEM_PHYS_OVERLAY_REGS 3
111 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
112
113 struct drm_i915_gem_phys_object {
114         int id;
115         struct page **page_list;
116         drm_dma_handle_t *handle;
117         struct drm_i915_gem_object *cur_obj;
118 };
119
120 struct mem_block {
121         struct mem_block *next;
122         struct mem_block *prev;
123         int start;
124         int size;
125         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
126 };
127
128 struct opregion_header;
129 struct opregion_acpi;
130 struct opregion_swsci;
131 struct opregion_asle;
132 struct drm_i915_private;
133
134 struct intel_opregion {
135         struct opregion_header __iomem *header;
136         struct opregion_acpi __iomem *acpi;
137         struct opregion_swsci __iomem *swsci;
138         struct opregion_asle __iomem *asle;
139         void __iomem *vbt;
140         u32 __iomem *lid_state;
141 };
142 #define OPREGION_SIZE            (8*1024)
143
144 struct intel_overlay;
145 struct intel_overlay_error_state;
146
147 struct drm_i915_master_private {
148         drm_local_map_t *sarea;
149         struct _drm_i915_sarea *sarea_priv;
150 };
151 #define I915_FENCE_REG_NONE -1
152 #define I915_MAX_NUM_FENCES 16
153 /* 16 fences + sign bit for FENCE_REG_NONE */
154 #define I915_MAX_NUM_FENCE_BITS 5
155
156 struct drm_i915_fence_reg {
157         struct list_head lru_list;
158         struct drm_i915_gem_object *obj;
159         int pin_count;
160 };
161
162 struct sdvo_device_mapping {
163         u8 initialized;
164         u8 dvo_port;
165         u8 slave_addr;
166         u8 dvo_wiring;
167         u8 i2c_pin;
168         u8 ddc_pin;
169 };
170
171 struct intel_display_error_state;
172
173 struct drm_i915_error_state {
174         u32 eir;
175         u32 pgtbl_er;
176         u32 pipestat[I915_MAX_PIPES];
177         u32 tail[I915_NUM_RINGS];
178         u32 head[I915_NUM_RINGS];
179         u32 ipeir[I915_NUM_RINGS];
180         u32 ipehr[I915_NUM_RINGS];
181         u32 instdone[I915_NUM_RINGS];
182         u32 acthd[I915_NUM_RINGS];
183         u32 semaphore_mboxes[I915_NUM_RINGS][I915_NUM_RINGS - 1];
184         /* our own tracking of ring head and tail */
185         u32 cpu_ring_head[I915_NUM_RINGS];
186         u32 cpu_ring_tail[I915_NUM_RINGS];
187         u32 error; /* gen6+ */
188         u32 instpm[I915_NUM_RINGS];
189         u32 instps[I915_NUM_RINGS];
190         u32 instdone1;
191         u32 seqno[I915_NUM_RINGS];
192         u64 bbaddr;
193         u32 fault_reg[I915_NUM_RINGS];
194         u32 done_reg;
195         u32 faddr[I915_NUM_RINGS];
196         u64 fence[I915_MAX_NUM_FENCES];
197         struct timeval time;
198         struct drm_i915_error_ring {
199                 struct drm_i915_error_object {
200                         int page_count;
201                         u32 gtt_offset;
202                         u32 *pages[0];
203                 } *ringbuffer, *batchbuffer;
204                 struct drm_i915_error_request {
205                         long jiffies;
206                         u32 seqno;
207                         u32 tail;
208                 } *requests;
209                 int num_requests;
210         } ring[I915_NUM_RINGS];
211         struct drm_i915_error_buffer {
212                 u32 size;
213                 u32 name;
214                 u32 seqno;
215                 u32 gtt_offset;
216                 u32 read_domains;
217                 u32 write_domain;
218                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
219                 s32 pinned:2;
220                 u32 tiling:2;
221                 u32 dirty:1;
222                 u32 purgeable:1;
223                 s32 ring:4;
224                 u32 cache_level:2;
225         } *active_bo, *pinned_bo;
226         u32 active_bo_count, pinned_bo_count;
227         struct intel_overlay_error_state *overlay;
228         struct intel_display_error_state *display;
229 };
230
231 struct drm_i915_display_funcs {
232         void (*dpms)(struct drm_crtc *crtc, int mode);
233         bool (*fbc_enabled)(struct drm_device *dev);
234         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
235         void (*disable_fbc)(struct drm_device *dev);
236         int (*get_display_clock_speed)(struct drm_device *dev);
237         int (*get_fifo_size)(struct drm_device *dev, int plane);
238         void (*update_wm)(struct drm_device *dev);
239         void (*update_sprite_wm)(struct drm_device *dev, int pipe,
240                                  uint32_t sprite_width, int pixel_size);
241         int (*crtc_mode_set)(struct drm_crtc *crtc,
242                              struct drm_display_mode *mode,
243                              struct drm_display_mode *adjusted_mode,
244                              int x, int y,
245                              struct drm_framebuffer *old_fb);
246         void (*off)(struct drm_crtc *crtc);
247         void (*write_eld)(struct drm_connector *connector,
248                           struct drm_crtc *crtc);
249         void (*fdi_link_train)(struct drm_crtc *crtc);
250         void (*init_clock_gating)(struct drm_device *dev);
251         void (*init_pch_clock_gating)(struct drm_device *dev);
252         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
253                           struct drm_framebuffer *fb,
254                           struct drm_i915_gem_object *obj);
255         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
256                             int x, int y);
257         void (*force_wake_get)(struct drm_i915_private *dev_priv);
258         void (*force_wake_put)(struct drm_i915_private *dev_priv);
259         /* clock updates for mode set */
260         /* cursor updates */
261         /* render clock increase/decrease */
262         /* display clock increase/decrease */
263         /* pll clock increase/decrease */
264 };
265
266 struct intel_device_info {
267         u8 gen;
268         u8 is_mobile:1;
269         u8 is_i85x:1;
270         u8 is_i915g:1;
271         u8 is_i945gm:1;
272         u8 is_g33:1;
273         u8 need_gfx_hws:1;
274         u8 is_g4x:1;
275         u8 is_pineview:1;
276         u8 is_broadwater:1;
277         u8 is_crestline:1;
278         u8 is_ivybridge:1;
279         u8 is_valleyview:1;
280         u8 has_pch_split:1;
281         u8 is_haswell:1;
282         u8 has_fbc:1;
283         u8 has_pipe_cxsr:1;
284         u8 has_hotplug:1;
285         u8 cursor_needs_physical:1;
286         u8 has_overlay:1;
287         u8 overlay_needs_physical:1;
288         u8 supports_tv:1;
289         u8 has_bsd_ring:1;
290         u8 has_blt_ring:1;
291         u8 has_llc:1;
292 };
293
294 #define I915_PPGTT_PD_ENTRIES 512
295 #define I915_PPGTT_PT_ENTRIES 1024
296 struct i915_hw_ppgtt {
297         unsigned num_pd_entries;
298         struct page **pt_pages;
299         uint32_t pd_offset;
300         dma_addr_t *pt_dma_addr;
301         dma_addr_t scratch_page_dma_addr;
302 };
303
304 enum no_fbc_reason {
305         FBC_NO_OUTPUT, /* no outputs enabled to compress */
306         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
307         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
308         FBC_MODE_TOO_LARGE, /* mode too large for compression */
309         FBC_BAD_PLANE, /* fbc not supported on plane */
310         FBC_NOT_TILED, /* buffer not tiled */
311         FBC_MULTIPLE_PIPES, /* more than one pipe active */
312         FBC_MODULE_PARAM,
313 };
314
315 enum intel_pch {
316         PCH_IBX,        /* Ibexpeak PCH */
317         PCH_CPT,        /* Cougarpoint PCH */
318         PCH_LPT,        /* Lynxpoint PCH */
319 };
320
321 #define QUIRK_PIPEA_FORCE (1<<0)
322 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
323 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
324
325 struct intel_fbdev;
326 struct intel_fbc_work;
327
328 struct intel_gmbus {
329         struct i2c_adapter adapter;
330         bool force_bit;
331         u32 reg0;
332         u32 gpio_reg;
333         struct i2c_algo_bit_data bit_algo;
334         struct drm_i915_private *dev_priv;
335 };
336
337 typedef struct drm_i915_private {
338         struct drm_device *dev;
339
340         const struct intel_device_info *info;
341
342         int has_gem;
343         int relative_constants_mode;
344
345         void __iomem *regs;
346         /** gt_fifo_count and the subsequent register write are synchronized
347          * with dev->struct_mutex. */
348         unsigned gt_fifo_count;
349         /** forcewake_count is protected by gt_lock */
350         unsigned forcewake_count;
351         /** gt_lock is also taken in irq contexts. */
352         struct spinlock gt_lock;
353
354         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
355
356         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
357          * controller on different i2c buses. */
358         struct mutex gmbus_mutex;
359
360         /**
361          * Base address of the gmbus and gpio block.
362          */
363         uint32_t gpio_mmio_base;
364
365         struct pci_dev *bridge_dev;
366         struct intel_ring_buffer ring[I915_NUM_RINGS];
367         uint32_t next_seqno;
368
369         drm_dma_handle_t *status_page_dmah;
370         uint32_t counter;
371         drm_local_map_t hws_map;
372         struct drm_i915_gem_object *pwrctx;
373         struct drm_i915_gem_object *renderctx;
374
375         struct resource mch_res;
376
377         unsigned int cpp;
378         int back_offset;
379         int front_offset;
380         int current_page;
381         int page_flipping;
382
383         atomic_t irq_received;
384
385         /* protects the irq masks */
386         spinlock_t irq_lock;
387
388         /* DPIO indirect register protection */
389         spinlock_t dpio_lock;
390
391         /** Cached value of IMR to avoid reads in updating the bitfield */
392         u32 pipestat[2];
393         u32 irq_mask;
394         u32 gt_irq_mask;
395         u32 pch_irq_mask;
396
397         u32 hotplug_supported_mask;
398         struct work_struct hotplug_work;
399
400         int tex_lru_log_granularity;
401         int allow_batchbuffer;
402         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
403         int vblank_pipe;
404         int num_pipe;
405         int num_pch_pll;
406
407         /* For hangcheck timer */
408 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
409         struct timer_list hangcheck_timer;
410         int hangcheck_count;
411         uint32_t last_acthd;
412         uint32_t last_acthd_bsd;
413         uint32_t last_acthd_blt;
414         uint32_t last_instdone;
415         uint32_t last_instdone1;
416
417         unsigned long cfb_size;
418         unsigned int cfb_fb;
419         enum plane cfb_plane;
420         int cfb_y;
421         struct intel_fbc_work *fbc_work;
422
423         struct intel_opregion opregion;
424
425         /* overlay */
426         struct intel_overlay *overlay;
427         bool sprite_scaling_enabled;
428
429         /* LVDS info */
430         int backlight_level;  /* restore backlight to this value */
431         bool backlight_enabled;
432         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
433         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
434
435         /* Feature bits from the VBIOS */
436         unsigned int int_tv_support:1;
437         unsigned int lvds_dither:1;
438         unsigned int lvds_vbt:1;
439         unsigned int int_crt_support:1;
440         unsigned int lvds_use_ssc:1;
441         unsigned int display_clock_mode:1;
442         int lvds_ssc_freq;
443         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
444         unsigned int lvds_val; /* used for checking LVDS channel mode */
445         struct {
446                 int rate;
447                 int lanes;
448                 int preemphasis;
449                 int vswing;
450
451                 bool initialized;
452                 bool support;
453                 int bpp;
454                 struct edp_power_seq pps;
455         } edp;
456         bool no_aux_handshake;
457
458         struct notifier_block lid_notifier;
459
460         int crt_ddc_pin;
461         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
462         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
463         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
464
465         unsigned int fsb_freq, mem_freq, is_ddr3;
466
467         spinlock_t error_lock;
468         struct drm_i915_error_state *first_error;
469         struct work_struct error_work;
470         struct completion error_completion;
471         struct workqueue_struct *wq;
472
473         /* Display functions */
474         struct drm_i915_display_funcs display;
475
476         /* PCH chipset type */
477         enum intel_pch pch_type;
478
479         unsigned long quirks;
480
481         /* Register state */
482         bool modeset_on_lid;
483         u8 saveLBB;
484         u32 saveDSPACNTR;
485         u32 saveDSPBCNTR;
486         u32 saveDSPARB;
487         u32 saveHWS;
488         u32 savePIPEACONF;
489         u32 savePIPEBCONF;
490         u32 savePIPEASRC;
491         u32 savePIPEBSRC;
492         u32 saveFPA0;
493         u32 saveFPA1;
494         u32 saveDPLL_A;
495         u32 saveDPLL_A_MD;
496         u32 saveHTOTAL_A;
497         u32 saveHBLANK_A;
498         u32 saveHSYNC_A;
499         u32 saveVTOTAL_A;
500         u32 saveVBLANK_A;
501         u32 saveVSYNC_A;
502         u32 saveBCLRPAT_A;
503         u32 saveTRANSACONF;
504         u32 saveTRANS_HTOTAL_A;
505         u32 saveTRANS_HBLANK_A;
506         u32 saveTRANS_HSYNC_A;
507         u32 saveTRANS_VTOTAL_A;
508         u32 saveTRANS_VBLANK_A;
509         u32 saveTRANS_VSYNC_A;
510         u32 savePIPEASTAT;
511         u32 saveDSPASTRIDE;
512         u32 saveDSPASIZE;
513         u32 saveDSPAPOS;
514         u32 saveDSPAADDR;
515         u32 saveDSPASURF;
516         u32 saveDSPATILEOFF;
517         u32 savePFIT_PGM_RATIOS;
518         u32 saveBLC_HIST_CTL;
519         u32 saveBLC_PWM_CTL;
520         u32 saveBLC_PWM_CTL2;
521         u32 saveBLC_CPU_PWM_CTL;
522         u32 saveBLC_CPU_PWM_CTL2;
523         u32 saveFPB0;
524         u32 saveFPB1;
525         u32 saveDPLL_B;
526         u32 saveDPLL_B_MD;
527         u32 saveHTOTAL_B;
528         u32 saveHBLANK_B;
529         u32 saveHSYNC_B;
530         u32 saveVTOTAL_B;
531         u32 saveVBLANK_B;
532         u32 saveVSYNC_B;
533         u32 saveBCLRPAT_B;
534         u32 saveTRANSBCONF;
535         u32 saveTRANS_HTOTAL_B;
536         u32 saveTRANS_HBLANK_B;
537         u32 saveTRANS_HSYNC_B;
538         u32 saveTRANS_VTOTAL_B;
539         u32 saveTRANS_VBLANK_B;
540         u32 saveTRANS_VSYNC_B;
541         u32 savePIPEBSTAT;
542         u32 saveDSPBSTRIDE;
543         u32 saveDSPBSIZE;
544         u32 saveDSPBPOS;
545         u32 saveDSPBADDR;
546         u32 saveDSPBSURF;
547         u32 saveDSPBTILEOFF;
548         u32 saveVGA0;
549         u32 saveVGA1;
550         u32 saveVGA_PD;
551         u32 saveVGACNTRL;
552         u32 saveADPA;
553         u32 saveLVDS;
554         u32 savePP_ON_DELAYS;
555         u32 savePP_OFF_DELAYS;
556         u32 saveDVOA;
557         u32 saveDVOB;
558         u32 saveDVOC;
559         u32 savePP_ON;
560         u32 savePP_OFF;
561         u32 savePP_CONTROL;
562         u32 savePP_DIVISOR;
563         u32 savePFIT_CONTROL;
564         u32 save_palette_a[256];
565         u32 save_palette_b[256];
566         u32 saveDPFC_CB_BASE;
567         u32 saveFBC_CFB_BASE;
568         u32 saveFBC_LL_BASE;
569         u32 saveFBC_CONTROL;
570         u32 saveFBC_CONTROL2;
571         u32 saveIER;
572         u32 saveIIR;
573         u32 saveIMR;
574         u32 saveDEIER;
575         u32 saveDEIMR;
576         u32 saveGTIER;
577         u32 saveGTIMR;
578         u32 saveFDI_RXA_IMR;
579         u32 saveFDI_RXB_IMR;
580         u32 saveCACHE_MODE_0;
581         u32 saveMI_ARB_STATE;
582         u32 saveSWF0[16];
583         u32 saveSWF1[16];
584         u32 saveSWF2[3];
585         u8 saveMSR;
586         u8 saveSR[8];
587         u8 saveGR[25];
588         u8 saveAR_INDEX;
589         u8 saveAR[21];
590         u8 saveDACMASK;
591         u8 saveCR[37];
592         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
593         u32 saveCURACNTR;
594         u32 saveCURAPOS;
595         u32 saveCURABASE;
596         u32 saveCURBCNTR;
597         u32 saveCURBPOS;
598         u32 saveCURBBASE;
599         u32 saveCURSIZE;
600         u32 saveDP_B;
601         u32 saveDP_C;
602         u32 saveDP_D;
603         u32 savePIPEA_GMCH_DATA_M;
604         u32 savePIPEB_GMCH_DATA_M;
605         u32 savePIPEA_GMCH_DATA_N;
606         u32 savePIPEB_GMCH_DATA_N;
607         u32 savePIPEA_DP_LINK_M;
608         u32 savePIPEB_DP_LINK_M;
609         u32 savePIPEA_DP_LINK_N;
610         u32 savePIPEB_DP_LINK_N;
611         u32 saveFDI_RXA_CTL;
612         u32 saveFDI_TXA_CTL;
613         u32 saveFDI_RXB_CTL;
614         u32 saveFDI_TXB_CTL;
615         u32 savePFA_CTL_1;
616         u32 savePFB_CTL_1;
617         u32 savePFA_WIN_SZ;
618         u32 savePFB_WIN_SZ;
619         u32 savePFA_WIN_POS;
620         u32 savePFB_WIN_POS;
621         u32 savePCH_DREF_CONTROL;
622         u32 saveDISP_ARB_CTL;
623         u32 savePIPEA_DATA_M1;
624         u32 savePIPEA_DATA_N1;
625         u32 savePIPEA_LINK_M1;
626         u32 savePIPEA_LINK_N1;
627         u32 savePIPEB_DATA_M1;
628         u32 savePIPEB_DATA_N1;
629         u32 savePIPEB_LINK_M1;
630         u32 savePIPEB_LINK_N1;
631         u32 saveMCHBAR_RENDER_STANDBY;
632         u32 savePCH_PORT_HOTPLUG;
633
634         struct {
635                 /** Bridge to intel-gtt-ko */
636                 const struct intel_gtt *gtt;
637                 /** Memory allocator for GTT stolen memory */
638                 struct drm_mm stolen;
639                 /** Memory allocator for GTT */
640                 struct drm_mm gtt_space;
641                 /** List of all objects in gtt_space. Used to restore gtt
642                  * mappings on resume */
643                 struct list_head gtt_list;
644
645                 /** Usable portion of the GTT for GEM */
646                 unsigned long gtt_start;
647                 unsigned long gtt_mappable_end;
648                 unsigned long gtt_end;
649
650                 struct io_mapping *gtt_mapping;
651                 int gtt_mtrr;
652
653                 /** PPGTT used for aliasing the PPGTT with the GTT */
654                 struct i915_hw_ppgtt *aliasing_ppgtt;
655
656                 struct shrinker inactive_shrinker;
657
658                 /**
659                  * List of objects currently involved in rendering.
660                  *
661                  * Includes buffers having the contents of their GPU caches
662                  * flushed, not necessarily primitives.  last_rendering_seqno
663                  * represents when the rendering involved will be completed.
664                  *
665                  * A reference is held on the buffer while on this list.
666                  */
667                 struct list_head active_list;
668
669                 /**
670                  * List of objects which are not in the ringbuffer but which
671                  * still have a write_domain which needs to be flushed before
672                  * unbinding.
673                  *
674                  * last_rendering_seqno is 0 while an object is in this list.
675                  *
676                  * A reference is held on the buffer while on this list.
677                  */
678                 struct list_head flushing_list;
679
680                 /**
681                  * LRU list of objects which are not in the ringbuffer and
682                  * are ready to unbind, but are still in the GTT.
683                  *
684                  * last_rendering_seqno is 0 while an object is in this list.
685                  *
686                  * A reference is not held on the buffer while on this list,
687                  * as merely being GTT-bound shouldn't prevent its being
688                  * freed, and we'll pull it off the list in the free path.
689                  */
690                 struct list_head inactive_list;
691
692                 /** LRU list of objects with fence regs on them. */
693                 struct list_head fence_list;
694
695                 /**
696                  * We leave the user IRQ off as much as possible,
697                  * but this means that requests will finish and never
698                  * be retired once the system goes idle. Set a timer to
699                  * fire periodically while the ring is running. When it
700                  * fires, go retire requests.
701                  */
702                 struct delayed_work retire_work;
703
704                 /**
705                  * Are we in a non-interruptible section of code like
706                  * modesetting?
707                  */
708                 bool interruptible;
709
710                 /**
711                  * Flag if the X Server, and thus DRM, is not currently in
712                  * control of the device.
713                  *
714                  * This is set between LeaveVT and EnterVT.  It needs to be
715                  * replaced with a semaphore.  It also needs to be
716                  * transitioned away from for kernel modesetting.
717                  */
718                 int suspended;
719
720                 /**
721                  * Flag if the hardware appears to be wedged.
722                  *
723                  * This is set when attempts to idle the device timeout.
724                  * It prevents command submission from occurring and makes
725                  * every pending request fail
726                  */
727                 atomic_t wedged;
728
729                 /** Bit 6 swizzling required for X tiling */
730                 uint32_t bit_6_swizzle_x;
731                 /** Bit 6 swizzling required for Y tiling */
732                 uint32_t bit_6_swizzle_y;
733
734                 /* storage for physical objects */
735                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
736
737                 /* accounting, useful for userland debugging */
738                 size_t gtt_total;
739                 size_t mappable_gtt_total;
740                 size_t object_memory;
741                 u32 object_count;
742         } mm;
743         struct sdvo_device_mapping sdvo_mappings[2];
744         /* indicate whether the LVDS_BORDER should be enabled or not */
745         unsigned int lvds_border_bits;
746         /* Panel fitter placement and size for Ironlake+ */
747         u32 pch_pf_pos, pch_pf_size;
748
749         struct drm_crtc *plane_to_crtc_mapping[3];
750         struct drm_crtc *pipe_to_crtc_mapping[3];
751         wait_queue_head_t pending_flip_queue;
752         bool flip_pending_is_done;
753
754         struct intel_pch_pll pch_plls[I915_NUM_PLLS];
755
756         /* Reclocking support */
757         bool render_reclock_avail;
758         bool lvds_downclock_avail;
759         /* indicates the reduced downclock for LVDS*/
760         int lvds_downclock;
761         struct work_struct idle_work;
762         struct timer_list idle_timer;
763         bool busy;
764         u16 orig_clock;
765         int child_dev_num;
766         struct child_device_config *child_dev;
767         struct drm_connector *int_lvds_connector;
768         struct drm_connector *int_edp_connector;
769
770         bool mchbar_need_disable;
771
772         struct work_struct rps_work;
773         spinlock_t rps_lock;
774         u32 pm_iir;
775
776         u8 cur_delay;
777         u8 min_delay;
778         u8 max_delay;
779         u8 fmax;
780         u8 fstart;
781
782         u64 last_count1;
783         unsigned long last_time1;
784         unsigned long chipset_power;
785         u64 last_count2;
786         struct timespec last_time2;
787         unsigned long gfx_power;
788         int c_m;
789         int r_t;
790         u8 corr;
791         spinlock_t *mchdev_lock;
792
793         enum no_fbc_reason no_fbc_reason;
794
795         struct drm_mm_node *compressed_fb;
796         struct drm_mm_node *compressed_llb;
797
798         unsigned long last_gpu_reset;
799
800         /* list of fbdev register on this device */
801         struct intel_fbdev *fbdev;
802
803         struct backlight_device *backlight;
804
805         struct drm_property *broadcast_rgb_property;
806         struct drm_property *force_audio_property;
807 } drm_i915_private_t;
808
809 enum hdmi_force_audio {
810         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
811         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
812         HDMI_AUDIO_AUTO,                /* trust EDID */
813         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
814 };
815
816 enum i915_cache_level {
817         I915_CACHE_NONE,
818         I915_CACHE_LLC,
819         I915_CACHE_LLC_MLC, /* gen6+ */
820 };
821
822 struct drm_i915_gem_object {
823         struct drm_gem_object base;
824
825         /** Current space allocated to this object in the GTT, if any. */
826         struct drm_mm_node *gtt_space;
827         struct list_head gtt_list;
828
829         /** This object's place on the active/flushing/inactive lists */
830         struct list_head ring_list;
831         struct list_head mm_list;
832         /** This object's place on GPU write list */
833         struct list_head gpu_write_list;
834         /** This object's place in the batchbuffer or on the eviction list */
835         struct list_head exec_list;
836
837         /**
838          * This is set if the object is on the active or flushing lists
839          * (has pending rendering), and is not set if it's on inactive (ready
840          * to be unbound).
841          */
842         unsigned int active:1;
843
844         /**
845          * This is set if the object has been written to since last bound
846          * to the GTT
847          */
848         unsigned int dirty:1;
849
850         /**
851          * This is set if the object has been written to since the last
852          * GPU flush.
853          */
854         unsigned int pending_gpu_write:1;
855
856         /**
857          * Fence register bits (if any) for this object.  Will be set
858          * as needed when mapped into the GTT.
859          * Protected by dev->struct_mutex.
860          */
861         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
862
863         /**
864          * Advice: are the backing pages purgeable?
865          */
866         unsigned int madv:2;
867
868         /**
869          * Current tiling mode for the object.
870          */
871         unsigned int tiling_mode:2;
872         /**
873          * Whether the tiling parameters for the currently associated fence
874          * register have changed. Note that for the purposes of tracking
875          * tiling changes we also treat the unfenced register, the register
876          * slot that the object occupies whilst it executes a fenced
877          * command (such as BLT on gen2/3), as a "fence".
878          */
879         unsigned int fence_dirty:1;
880
881         /** How many users have pinned this object in GTT space. The following
882          * users can each hold at most one reference: pwrite/pread, pin_ioctl
883          * (via user_pin_count), execbuffer (objects are not allowed multiple
884          * times for the same batchbuffer), and the framebuffer code. When
885          * switching/pageflipping, the framebuffer code has at most two buffers
886          * pinned per crtc.
887          *
888          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
889          * bits with absolutely no headroom. So use 4 bits. */
890         unsigned int pin_count:4;
891 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
892
893         /**
894          * Is the object at the current location in the gtt mappable and
895          * fenceable? Used to avoid costly recalculations.
896          */
897         unsigned int map_and_fenceable:1;
898
899         /**
900          * Whether the current gtt mapping needs to be mappable (and isn't just
901          * mappable by accident). Track pin and fault separate for a more
902          * accurate mappable working set.
903          */
904         unsigned int fault_mappable:1;
905         unsigned int pin_mappable:1;
906
907         /*
908          * Is the GPU currently using a fence to access this buffer,
909          */
910         unsigned int pending_fenced_gpu_access:1;
911         unsigned int fenced_gpu_access:1;
912
913         unsigned int cache_level:2;
914
915         unsigned int has_aliasing_ppgtt_mapping:1;
916         unsigned int has_global_gtt_mapping:1;
917
918         struct page **pages;
919
920         /**
921          * DMAR support
922          */
923         struct scatterlist *sg_list;
924         int num_sg;
925
926         /**
927          * Used for performing relocations during execbuffer insertion.
928          */
929         struct hlist_node exec_node;
930         unsigned long exec_handle;
931         struct drm_i915_gem_exec_object2 *exec_entry;
932
933         /**
934          * Current offset of the object in GTT space.
935          *
936          * This is the same as gtt_space->start
937          */
938         uint32_t gtt_offset;
939
940         struct intel_ring_buffer *ring;
941
942         /** Breadcrumb of last rendering to the buffer. */
943         uint32_t last_rendering_seqno;
944         /** Breadcrumb of last fenced GPU access to the buffer. */
945         uint32_t last_fenced_seqno;
946
947         /** Current tiling stride for the object, if it's tiled. */
948         uint32_t stride;
949
950         /** Record of address bit 17 of each page at last unbind. */
951         unsigned long *bit_17;
952
953         /** User space pin count and filp owning the pin */
954         uint32_t user_pin_count;
955         struct drm_file *pin_filp;
956
957         /** for phy allocated objects */
958         struct drm_i915_gem_phys_object *phys_obj;
959
960         /**
961          * Number of crtcs where this object is currently the fb, but
962          * will be page flipped away on the next vblank.  When it
963          * reaches 0, dev_priv->pending_flip_queue will be woken up.
964          */
965         atomic_t pending_flip;
966 };
967
968 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
969
970 /**
971  * Request queue structure.
972  *
973  * The request queue allows us to note sequence numbers that have been emitted
974  * and may be associated with active buffers to be retired.
975  *
976  * By keeping this list, we can avoid having to do questionable
977  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
978  * an emission time with seqnos for tracking how far ahead of the GPU we are.
979  */
980 struct drm_i915_gem_request {
981         /** On Which ring this request was generated */
982         struct intel_ring_buffer *ring;
983
984         /** GEM sequence number associated with this request. */
985         uint32_t seqno;
986
987         /** Postion in the ringbuffer of the end of the request */
988         u32 tail;
989
990         /** Time at which this request was emitted, in jiffies. */
991         unsigned long emitted_jiffies;
992
993         /** global list entry for this request */
994         struct list_head list;
995
996         struct drm_i915_file_private *file_priv;
997         /** file_priv list entry for this request */
998         struct list_head client_list;
999 };
1000
1001 struct drm_i915_file_private {
1002         struct {
1003                 struct spinlock lock;
1004                 struct list_head request_list;
1005         } mm;
1006 };
1007
1008 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1009
1010 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1011 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1012 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1013 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1014 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1015 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1016 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1017 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1018 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1019 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1020 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1021 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1022 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1023 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1024 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1025 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1026 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1027 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1028 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1029 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1030 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1031 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1032
1033 /*
1034  * The genX designation typically refers to the render engine, so render
1035  * capability related checks should use IS_GEN, while display and other checks
1036  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1037  * chips, etc.).
1038  */
1039 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1040 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1041 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1042 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1043 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1044 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1045
1046 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1047 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1048 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1049 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1050
1051 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >=6)
1052
1053 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1054 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1055
1056 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1057  * rows, which changed the alignment requirements and fence programming.
1058  */
1059 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1060                                                       IS_I915GM(dev)))
1061 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1062 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1063 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1064 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1065 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1066 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1067 /* dsparb controlled by hw only */
1068 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1069
1070 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1071 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1072 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1073
1074 #define HAS_PCH_SPLIT(dev) (INTEL_INFO(dev)->has_pch_split)
1075 #define HAS_PIPE_CONTROL(dev) (INTEL_INFO(dev)->gen >= 5)
1076
1077 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1078 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1079 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1080 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1081
1082 #include "i915_trace.h"
1083
1084 /**
1085  * RC6 is a special power stage which allows the GPU to enter an very
1086  * low-voltage mode when idle, using down to 0V while at this stage.  This
1087  * stage is entered automatically when the GPU is idle when RC6 support is
1088  * enabled, and as soon as new workload arises GPU wakes up automatically as well.
1089  *
1090  * There are different RC6 modes available in Intel GPU, which differentiate
1091  * among each other with the latency required to enter and leave RC6 and
1092  * voltage consumed by the GPU in different states.
1093  *
1094  * The combination of the following flags define which states GPU is allowed
1095  * to enter, while RC6 is the normal RC6 state, RC6p is the deep RC6, and
1096  * RC6pp is deepest RC6. Their support by hardware varies according to the
1097  * GPU, BIOS, chipset and platform. RC6 is usually the safest one and the one
1098  * which brings the most power savings; deeper states save more power, but
1099  * require higher latency to switch to and wake up.
1100  */
1101 #define INTEL_RC6_ENABLE                        (1<<0)
1102 #define INTEL_RC6p_ENABLE                       (1<<1)
1103 #define INTEL_RC6pp_ENABLE                      (1<<2)
1104
1105 extern struct drm_ioctl_desc i915_ioctls[];
1106 extern int i915_max_ioctl;
1107 extern unsigned int i915_fbpercrtc __always_unused;
1108 extern int i915_panel_ignore_lid __read_mostly;
1109 extern unsigned int i915_powersave __read_mostly;
1110 extern int i915_semaphores __read_mostly;
1111 extern unsigned int i915_lvds_downclock __read_mostly;
1112 extern int i915_lvds_channel_mode __read_mostly;
1113 extern int i915_panel_use_ssc __read_mostly;
1114 extern int i915_vbt_sdvo_panel_type __read_mostly;
1115 extern int i915_enable_rc6 __read_mostly;
1116 extern int i915_enable_fbc __read_mostly;
1117 extern bool i915_enable_hangcheck __read_mostly;
1118 extern int i915_enable_ppgtt __read_mostly;
1119
1120 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1121 extern int i915_resume(struct drm_device *dev);
1122 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1123 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1124
1125                                 /* i915_dma.c */
1126 extern void i915_kernel_lost_context(struct drm_device * dev);
1127 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1128 extern int i915_driver_unload(struct drm_device *);
1129 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1130 extern void i915_driver_lastclose(struct drm_device * dev);
1131 extern void i915_driver_preclose(struct drm_device *dev,
1132                                  struct drm_file *file_priv);
1133 extern void i915_driver_postclose(struct drm_device *dev,
1134                                   struct drm_file *file_priv);
1135 extern int i915_driver_device_is_agp(struct drm_device * dev);
1136 #ifdef CONFIG_COMPAT
1137 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1138                               unsigned long arg);
1139 #endif
1140 extern int i915_emit_box(struct drm_device *dev,
1141                          struct drm_clip_rect *box,
1142                          int DR1, int DR4);
1143 extern int i915_reset(struct drm_device *dev, u8 flags);
1144 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1145 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1146 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1147 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1148
1149
1150 /* i915_irq.c */
1151 void i915_hangcheck_elapsed(unsigned long data);
1152 void i915_handle_error(struct drm_device *dev, bool wedged);
1153 extern int i915_irq_emit(struct drm_device *dev, void *data,
1154                          struct drm_file *file_priv);
1155 extern int i915_irq_wait(struct drm_device *dev, void *data,
1156                          struct drm_file *file_priv);
1157
1158 extern void intel_irq_init(struct drm_device *dev);
1159
1160 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
1161                                 struct drm_file *file_priv);
1162 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
1163                                 struct drm_file *file_priv);
1164 extern int i915_vblank_swap(struct drm_device *dev, void *data,
1165                             struct drm_file *file_priv);
1166
1167 void
1168 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1169
1170 void
1171 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1172
1173 void intel_enable_asle(struct drm_device *dev);
1174
1175 #ifdef CONFIG_DEBUG_FS
1176 extern void i915_destroy_error_state(struct drm_device *dev);
1177 #else
1178 #define i915_destroy_error_state(x)
1179 #endif
1180
1181
1182 /* i915_gem.c */
1183 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1184                         struct drm_file *file_priv);
1185 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1186                           struct drm_file *file_priv);
1187 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1188                          struct drm_file *file_priv);
1189 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1190                           struct drm_file *file_priv);
1191 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1192                         struct drm_file *file_priv);
1193 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1194                         struct drm_file *file_priv);
1195 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1196                               struct drm_file *file_priv);
1197 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1198                              struct drm_file *file_priv);
1199 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1200                         struct drm_file *file_priv);
1201 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1202                          struct drm_file *file_priv);
1203 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1204                        struct drm_file *file_priv);
1205 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1206                          struct drm_file *file_priv);
1207 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1208                         struct drm_file *file_priv);
1209 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1210                             struct drm_file *file_priv);
1211 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1212                            struct drm_file *file_priv);
1213 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1214                            struct drm_file *file_priv);
1215 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1216                            struct drm_file *file_priv);
1217 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1218                         struct drm_file *file_priv);
1219 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1220                         struct drm_file *file_priv);
1221 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1222                                 struct drm_file *file_priv);
1223 void i915_gem_load(struct drm_device *dev);
1224 int i915_gem_init_object(struct drm_gem_object *obj);
1225 int __must_check i915_gem_flush_ring(struct intel_ring_buffer *ring,
1226                                      uint32_t invalidate_domains,
1227                                      uint32_t flush_domains);
1228 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1229                                                   size_t size);
1230 void i915_gem_free_object(struct drm_gem_object *obj);
1231 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1232                                      uint32_t alignment,
1233                                      bool map_and_fenceable);
1234 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1235 int __must_check i915_gem_object_unbind(struct drm_i915_gem_object *obj);
1236 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1237 void i915_gem_lastclose(struct drm_device *dev);
1238
1239 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1240 int __must_check i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj);
1241 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
1242                          struct intel_ring_buffer *to);
1243 void i915_gem_object_move_to_active(struct drm_i915_gem_object *obj,
1244                                     struct intel_ring_buffer *ring,
1245                                     u32 seqno);
1246
1247 int i915_gem_dumb_create(struct drm_file *file_priv,
1248                          struct drm_device *dev,
1249                          struct drm_mode_create_dumb *args);
1250 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1251                       uint32_t handle, uint64_t *offset);
1252 int i915_gem_dumb_destroy(struct drm_file *file_priv, struct drm_device *dev,
1253                           uint32_t handle);
1254 /**
1255  * Returns true if seq1 is later than seq2.
1256  */
1257 static inline bool
1258 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1259 {
1260         return (int32_t)(seq1 - seq2) >= 0;
1261 }
1262
1263 u32 i915_gem_next_request_seqno(struct intel_ring_buffer *ring);
1264
1265 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
1266 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1267
1268 static inline bool
1269 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
1270 {
1271         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1272                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1273                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
1274                 return true;
1275         } else
1276                 return false;
1277 }
1278
1279 static inline void
1280 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
1281 {
1282         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1283                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1284                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
1285         }
1286 }
1287
1288 void i915_gem_retire_requests(struct drm_device *dev);
1289 void i915_gem_retire_requests_ring(struct intel_ring_buffer *ring);
1290
1291 void i915_gem_reset(struct drm_device *dev);
1292 void i915_gem_clflush_object(struct drm_i915_gem_object *obj);
1293 int __must_check i915_gem_object_set_domain(struct drm_i915_gem_object *obj,
1294                                             uint32_t read_domains,
1295                                             uint32_t write_domain);
1296 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
1297 int __must_check i915_gem_init_hw(struct drm_device *dev);
1298 void i915_gem_init_swizzling(struct drm_device *dev);
1299 void i915_gem_init_ppgtt(struct drm_device *dev);
1300 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1301 int __must_check i915_gpu_idle(struct drm_device *dev, bool do_retire);
1302 int __must_check i915_gem_idle(struct drm_device *dev);
1303 int __must_check i915_add_request(struct intel_ring_buffer *ring,
1304                                   struct drm_file *file,
1305                                   struct drm_i915_gem_request *request);
1306 int __must_check i915_wait_request(struct intel_ring_buffer *ring,
1307                                    uint32_t seqno,
1308                                    bool do_retire);
1309 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1310 int __must_check
1311 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1312                                   bool write);
1313 int __must_check
1314 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
1315 int __must_check
1316 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
1317                                      u32 alignment,
1318                                      struct intel_ring_buffer *pipelined);
1319 int i915_gem_attach_phys_object(struct drm_device *dev,
1320                                 struct drm_i915_gem_object *obj,
1321                                 int id,
1322                                 int align);
1323 void i915_gem_detach_phys_object(struct drm_device *dev,
1324                                  struct drm_i915_gem_object *obj);
1325 void i915_gem_free_all_phys_object(struct drm_device *dev);
1326 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
1327
1328 uint32_t
1329 i915_gem_get_unfenced_gtt_alignment(struct drm_device *dev,
1330                                     uint32_t size,
1331                                     int tiling_mode);
1332
1333 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
1334                                     enum i915_cache_level cache_level);
1335
1336 /* i915_gem_gtt.c */
1337 int __must_check i915_gem_init_aliasing_ppgtt(struct drm_device *dev);
1338 void i915_gem_cleanup_aliasing_ppgtt(struct drm_device *dev);
1339 void i915_ppgtt_bind_object(struct i915_hw_ppgtt *ppgtt,
1340                             struct drm_i915_gem_object *obj,
1341                             enum i915_cache_level cache_level);
1342 void i915_ppgtt_unbind_object(struct i915_hw_ppgtt *ppgtt,
1343                               struct drm_i915_gem_object *obj);
1344
1345 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
1346 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
1347 void i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj,
1348                                 enum i915_cache_level cache_level);
1349 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
1350 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
1351 void i915_gem_init_global_gtt(struct drm_device *dev,
1352                               unsigned long start,
1353                               unsigned long mappable_end,
1354                               unsigned long end);
1355
1356 /* i915_gem_evict.c */
1357 int __must_check i915_gem_evict_something(struct drm_device *dev, int min_size,
1358                                           unsigned alignment, bool mappable);
1359 int i915_gem_evict_everything(struct drm_device *dev, bool purgeable_only);
1360
1361 /* i915_gem_stolen.c */
1362 int i915_gem_init_stolen(struct drm_device *dev);
1363 void i915_gem_cleanup_stolen(struct drm_device *dev);
1364
1365 /* i915_gem_tiling.c */
1366 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1367 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
1368 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
1369
1370 /* i915_gem_debug.c */
1371 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1372                           const char *where, uint32_t mark);
1373 #if WATCH_LISTS
1374 int i915_verify_lists(struct drm_device *dev);
1375 #else
1376 #define i915_verify_lists(dev) 0
1377 #endif
1378 void i915_gem_object_check_coherency(struct drm_i915_gem_object *obj,
1379                                      int handle);
1380 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1381                           const char *where, uint32_t mark);
1382
1383 /* i915_debugfs.c */
1384 int i915_debugfs_init(struct drm_minor *minor);
1385 void i915_debugfs_cleanup(struct drm_minor *minor);
1386
1387 /* i915_suspend.c */
1388 extern int i915_save_state(struct drm_device *dev);
1389 extern int i915_restore_state(struct drm_device *dev);
1390
1391 /* i915_suspend.c */
1392 extern int i915_save_state(struct drm_device *dev);
1393 extern int i915_restore_state(struct drm_device *dev);
1394
1395 /* i915_sysfs.c */
1396 void i915_setup_sysfs(struct drm_device *dev_priv);
1397 void i915_teardown_sysfs(struct drm_device *dev_priv);
1398
1399 /* intel_i2c.c */
1400 extern int intel_setup_gmbus(struct drm_device *dev);
1401 extern void intel_teardown_gmbus(struct drm_device *dev);
1402 extern inline bool intel_gmbus_is_port_valid(unsigned port)
1403 {
1404         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
1405 }
1406
1407 extern struct i2c_adapter *intel_gmbus_get_adapter(
1408                 struct drm_i915_private *dev_priv, unsigned port);
1409 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1410 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1411 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1412 {
1413         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1414 }
1415 extern void intel_i2c_reset(struct drm_device *dev);
1416
1417 /* intel_opregion.c */
1418 extern int intel_opregion_setup(struct drm_device *dev);
1419 #ifdef CONFIG_ACPI
1420 extern void intel_opregion_init(struct drm_device *dev);
1421 extern void intel_opregion_fini(struct drm_device *dev);
1422 extern void intel_opregion_asle_intr(struct drm_device *dev);
1423 extern void intel_opregion_gse_intr(struct drm_device *dev);
1424 extern void intel_opregion_enable_asle(struct drm_device *dev);
1425 #else
1426 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1427 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1428 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1429 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1430 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1431 #endif
1432
1433 /* intel_acpi.c */
1434 #ifdef CONFIG_ACPI
1435 extern void intel_register_dsm_handler(void);
1436 extern void intel_unregister_dsm_handler(void);
1437 #else
1438 static inline void intel_register_dsm_handler(void) { return; }
1439 static inline void intel_unregister_dsm_handler(void) { return; }
1440 #endif /* CONFIG_ACPI */
1441
1442 /* modesetting */
1443 extern void intel_modeset_init_hw(struct drm_device *dev);
1444 extern void intel_modeset_init(struct drm_device *dev);
1445 extern void intel_modeset_gem_init(struct drm_device *dev);
1446 extern void intel_modeset_cleanup(struct drm_device *dev);
1447 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1448 extern bool intel_fbc_enabled(struct drm_device *dev);
1449 extern void intel_disable_fbc(struct drm_device *dev);
1450 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1451 extern void ironlake_init_pch_refclk(struct drm_device *dev);
1452 extern void ironlake_enable_rc6(struct drm_device *dev);
1453 extern void gen6_set_rps(struct drm_device *dev, u8 val);
1454 extern void intel_detect_pch(struct drm_device *dev);
1455 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
1456 extern int intel_enable_rc6(const struct drm_device *dev);
1457
1458 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
1459 extern void __gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1460 extern void __gen6_gt_force_wake_mt_get(struct drm_i915_private *dev_priv);
1461 extern void __gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1462 extern void __gen6_gt_force_wake_mt_put(struct drm_i915_private *dev_priv);
1463
1464 extern void vlv_force_wake_get(struct drm_i915_private *dev_priv);
1465 extern void vlv_force_wake_put(struct drm_i915_private *dev_priv);
1466
1467 /* overlay */
1468 #ifdef CONFIG_DEBUG_FS
1469 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1470 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1471
1472 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
1473 extern void intel_display_print_error_state(struct seq_file *m,
1474                                             struct drm_device *dev,
1475                                             struct intel_display_error_state *error);
1476 #endif
1477
1478 #define LP_RING(d) (&((struct drm_i915_private *)(d))->ring[RCS])
1479
1480 #define BEGIN_LP_RING(n) \
1481         intel_ring_begin(LP_RING(dev_priv), (n))
1482
1483 #define OUT_RING(x) \
1484         intel_ring_emit(LP_RING(dev_priv), x)
1485
1486 #define ADVANCE_LP_RING() \
1487         intel_ring_advance(LP_RING(dev_priv))
1488
1489 /**
1490  * Lock test for when it's just for synchronization of ring access.
1491  *
1492  * In that case, we don't need to do it when GEM is initialized as nobody else
1493  * has access to the ring.
1494  */
1495 #define RING_LOCK_TEST_WITH_RETURN(dev, file) do {                      \
1496         if (LP_RING(dev->dev_private)->obj == NULL)                     \
1497                 LOCK_TEST_WITH_RETURN(dev, file);                       \
1498 } while (0)
1499
1500 /* On SNB platform, before reading ring registers forcewake bit
1501  * must be set to prevent GT core from power down and stale values being
1502  * returned.
1503  */
1504 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1505 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1506 int __gen6_gt_wait_for_fifo(struct drm_i915_private *dev_priv);
1507
1508 #define __i915_read(x, y) \
1509         u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg);
1510
1511 __i915_read(8, b)
1512 __i915_read(16, w)
1513 __i915_read(32, l)
1514 __i915_read(64, q)
1515 #undef __i915_read
1516
1517 #define __i915_write(x, y) \
1518         void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val);
1519
1520 __i915_write(8, b)
1521 __i915_write(16, w)
1522 __i915_write(32, l)
1523 __i915_write(64, q)
1524 #undef __i915_write
1525
1526 #define I915_READ8(reg)         i915_read8(dev_priv, (reg))
1527 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val))
1528
1529 #define I915_READ16(reg)        i915_read16(dev_priv, (reg))
1530 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val))
1531 #define I915_READ16_NOTRACE(reg)        readw(dev_priv->regs + (reg))
1532 #define I915_WRITE16_NOTRACE(reg, val)  writew(val, dev_priv->regs + (reg))
1533
1534 #define I915_READ(reg)          i915_read32(dev_priv, (reg))
1535 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val))
1536 #define I915_READ_NOTRACE(reg)          readl(dev_priv->regs + (reg))
1537 #define I915_WRITE_NOTRACE(reg, val)    writel(val, dev_priv->regs + (reg))
1538
1539 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val))
1540 #define I915_READ64(reg)        i915_read64(dev_priv, (reg))
1541
1542 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
1543 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
1544
1545
1546 #endif