]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/intel_dsi_panel_vbt.c
Merge remote-tracking branch 'drm/drm-next'
[karo-tx-linux.git] / drivers / gpu / drm / i915 / intel_dsi_panel_vbt.c
1 /*
2  * Copyright © 2014 Intel Corporation
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
21  * DEALINGS IN THE SOFTWARE.
22  *
23  * Author: Shobhit Kumar <shobhit.kumar@intel.com>
24  *
25  */
26
27 #include <drm/drmP.h>
28 #include <drm/drm_crtc.h>
29 #include <drm/drm_edid.h>
30 #include <drm/i915_drm.h>
31 #include <drm/drm_panel.h>
32 #include <linux/slab.h>
33 #include <video/mipi_display.h>
34 #include <asm/intel-mid.h>
35 #include <video/mipi_display.h>
36 #include "i915_drv.h"
37 #include "intel_drv.h"
38 #include "intel_dsi.h"
39
40 struct vbt_panel {
41         struct drm_panel panel;
42         struct intel_dsi *intel_dsi;
43 };
44
45 static inline struct vbt_panel *to_vbt_panel(struct drm_panel *panel)
46 {
47         return container_of(panel, struct vbt_panel, panel);
48 }
49
50 #define MIPI_TRANSFER_MODE_SHIFT        0
51 #define MIPI_VIRTUAL_CHANNEL_SHIFT      1
52 #define MIPI_PORT_SHIFT                 3
53
54 #define PREPARE_CNT_MAX         0x3F
55 #define EXIT_ZERO_CNT_MAX       0x3F
56 #define CLK_ZERO_CNT_MAX        0xFF
57 #define TRAIL_CNT_MAX           0x1F
58
59 #define NS_KHZ_RATIO 1000000
60
61 #define GPI0_NC_0_HV_DDI0_HPD           0x4130
62 #define GPIO_NC_0_HV_DDI0_PAD           0x4138
63 #define GPIO_NC_1_HV_DDI0_DDC_SDA       0x4120
64 #define GPIO_NC_1_HV_DDI0_DDC_SDA_PAD   0x4128
65 #define GPIO_NC_2_HV_DDI0_DDC_SCL       0x4110
66 #define GPIO_NC_2_HV_DDI0_DDC_SCL_PAD   0x4118
67 #define GPIO_NC_3_PANEL0_VDDEN          0x4140
68 #define GPIO_NC_3_PANEL0_VDDEN_PAD      0x4148
69 #define GPIO_NC_4_PANEL0_BLKEN          0x4150
70 #define GPIO_NC_4_PANEL0_BLKEN_PAD      0x4158
71 #define GPIO_NC_5_PANEL0_BLKCTL         0x4160
72 #define GPIO_NC_5_PANEL0_BLKCTL_PAD     0x4168
73 #define GPIO_NC_6_PCONF0                0x4180
74 #define GPIO_NC_6_PAD                   0x4188
75 #define GPIO_NC_7_PCONF0                0x4190
76 #define GPIO_NC_7_PAD                   0x4198
77 #define GPIO_NC_8_PCONF0                0x4170
78 #define GPIO_NC_8_PAD                   0x4178
79 #define GPIO_NC_9_PCONF0                0x4100
80 #define GPIO_NC_9_PAD                   0x4108
81 #define GPIO_NC_10_PCONF0               0x40E0
82 #define GPIO_NC_10_PAD                  0x40E8
83 #define GPIO_NC_11_PCONF0               0x40F0
84 #define GPIO_NC_11_PAD                  0x40F8
85
86 struct gpio_table {
87         u16 function_reg;
88         u16 pad_reg;
89         u8 init;
90 };
91
92 static struct gpio_table gtable[] = {
93         { GPI0_NC_0_HV_DDI0_HPD, GPIO_NC_0_HV_DDI0_PAD, 0 },
94         { GPIO_NC_1_HV_DDI0_DDC_SDA, GPIO_NC_1_HV_DDI0_DDC_SDA_PAD, 0 },
95         { GPIO_NC_2_HV_DDI0_DDC_SCL, GPIO_NC_2_HV_DDI0_DDC_SCL_PAD, 0 },
96         { GPIO_NC_3_PANEL0_VDDEN, GPIO_NC_3_PANEL0_VDDEN_PAD, 0 },
97         { GPIO_NC_4_PANEL0_BLKEN, GPIO_NC_4_PANEL0_BLKEN_PAD, 0 },
98         { GPIO_NC_5_PANEL0_BLKCTL, GPIO_NC_5_PANEL0_BLKCTL_PAD, 0 },
99         { GPIO_NC_6_PCONF0, GPIO_NC_6_PAD, 0 },
100         { GPIO_NC_7_PCONF0, GPIO_NC_7_PAD, 0 },
101         { GPIO_NC_8_PCONF0, GPIO_NC_8_PAD, 0 },
102         { GPIO_NC_9_PCONF0, GPIO_NC_9_PAD, 0 },
103         { GPIO_NC_10_PCONF0, GPIO_NC_10_PAD, 0},
104         { GPIO_NC_11_PCONF0, GPIO_NC_11_PAD, 0}
105 };
106
107 static inline enum port intel_dsi_seq_port_to_port(u8 port)
108 {
109         return port ? PORT_C : PORT_A;
110 }
111
112 static const u8 *mipi_exec_send_packet(struct intel_dsi *intel_dsi,
113                                        const u8 *data)
114 {
115         struct mipi_dsi_device *dsi_device;
116         u8 type, flags, seq_port;
117         u16 len;
118         enum port port;
119
120         flags = *data++;
121         type = *data++;
122
123         len = *((u16 *) data);
124         data += 2;
125
126         seq_port = (flags >> MIPI_PORT_SHIFT) & 3;
127
128         /* For DSI single link on Port A & C, the seq_port value which is
129          * parsed from Sequence Block#53 of VBT has been set to 0
130          * Now, read/write of packets for the DSI single link on Port A and
131          * Port C will based on the DVO port from VBT block 2.
132          */
133         if (intel_dsi->ports == (1 << PORT_C))
134                 port = PORT_C;
135         else
136                 port = intel_dsi_seq_port_to_port(seq_port);
137
138         dsi_device = intel_dsi->dsi_hosts[port]->device;
139         if (!dsi_device) {
140                 DRM_DEBUG_KMS("no dsi device for port %c\n", port_name(port));
141                 goto out;
142         }
143
144         if ((flags >> MIPI_TRANSFER_MODE_SHIFT) & 1)
145                 dsi_device->mode_flags &= ~MIPI_DSI_MODE_LPM;
146         else
147                 dsi_device->mode_flags |= MIPI_DSI_MODE_LPM;
148
149         dsi_device->channel = (flags >> MIPI_VIRTUAL_CHANNEL_SHIFT) & 3;
150
151         switch (type) {
152         case MIPI_DSI_GENERIC_SHORT_WRITE_0_PARAM:
153                 mipi_dsi_generic_write(dsi_device, NULL, 0);
154                 break;
155         case MIPI_DSI_GENERIC_SHORT_WRITE_1_PARAM:
156                 mipi_dsi_generic_write(dsi_device, data, 1);
157                 break;
158         case MIPI_DSI_GENERIC_SHORT_WRITE_2_PARAM:
159                 mipi_dsi_generic_write(dsi_device, data, 2);
160                 break;
161         case MIPI_DSI_GENERIC_READ_REQUEST_0_PARAM:
162         case MIPI_DSI_GENERIC_READ_REQUEST_1_PARAM:
163         case MIPI_DSI_GENERIC_READ_REQUEST_2_PARAM:
164                 DRM_DEBUG_DRIVER("Generic Read not yet implemented or used\n");
165                 break;
166         case MIPI_DSI_GENERIC_LONG_WRITE:
167                 mipi_dsi_generic_write(dsi_device, data, len);
168                 break;
169         case MIPI_DSI_DCS_SHORT_WRITE:
170                 mipi_dsi_dcs_write_buffer(dsi_device, data, 1);
171                 break;
172         case MIPI_DSI_DCS_SHORT_WRITE_PARAM:
173                 mipi_dsi_dcs_write_buffer(dsi_device, data, 2);
174                 break;
175         case MIPI_DSI_DCS_READ:
176                 DRM_DEBUG_DRIVER("DCS Read not yet implemented or used\n");
177                 break;
178         case MIPI_DSI_DCS_LONG_WRITE:
179                 mipi_dsi_dcs_write_buffer(dsi_device, data, len);
180                 break;
181         }
182
183 out:
184         data += len;
185
186         return data;
187 }
188
189 static const u8 *mipi_exec_delay(struct intel_dsi *intel_dsi, const u8 *data)
190 {
191         u32 delay = *((const u32 *) data);
192
193         usleep_range(delay, delay + 10);
194         data += 4;
195
196         return data;
197 }
198
199 static const u8 *mipi_exec_gpio(struct intel_dsi *intel_dsi, const u8 *data)
200 {
201         u8 gpio, action;
202         u16 function, pad;
203         u32 val;
204         struct drm_device *dev = intel_dsi->base.base.dev;
205         struct drm_i915_private *dev_priv = dev->dev_private;
206
207         if (dev_priv->vbt.dsi.seq_version >= 3)
208                 data++;
209
210         gpio = *data++;
211
212         /* pull up/down */
213         action = *data++ & 1;
214
215         if (gpio >= ARRAY_SIZE(gtable)) {
216                 DRM_DEBUG_KMS("unknown gpio %u\n", gpio);
217                 goto out;
218         }
219
220         if (!IS_VALLEYVIEW(dev_priv)) {
221                 DRM_DEBUG_KMS("GPIO element not supported on this platform\n");
222                 goto out;
223         }
224
225         if (dev_priv->vbt.dsi.seq_version >= 3) {
226                 DRM_DEBUG_KMS("GPIO element v3 not supported\n");
227                 goto out;
228         }
229
230         function = gtable[gpio].function_reg;
231         pad = gtable[gpio].pad_reg;
232
233         mutex_lock(&dev_priv->sb_lock);
234         if (!gtable[gpio].init) {
235                 /* program the function */
236                 /* FIXME: remove constant below */
237                 vlv_gpio_nc_write(dev_priv, function, 0x2000CC00);
238                 gtable[gpio].init = 1;
239         }
240
241         val = 0x4 | action;
242
243         /* pull up/down */
244         vlv_gpio_nc_write(dev_priv, pad, val);
245         mutex_unlock(&dev_priv->sb_lock);
246
247 out:
248         return data;
249 }
250
251 static const u8 *mipi_exec_i2c_skip(struct intel_dsi *intel_dsi, const u8 *data)
252 {
253         return data + *(data + 6) + 7;
254 }
255
256 typedef const u8 * (*fn_mipi_elem_exec)(struct intel_dsi *intel_dsi,
257                                         const u8 *data);
258 static const fn_mipi_elem_exec exec_elem[] = {
259         [MIPI_SEQ_ELEM_SEND_PKT] = mipi_exec_send_packet,
260         [MIPI_SEQ_ELEM_DELAY] = mipi_exec_delay,
261         [MIPI_SEQ_ELEM_GPIO] = mipi_exec_gpio,
262         [MIPI_SEQ_ELEM_I2C] = mipi_exec_i2c_skip,
263 };
264
265 /*
266  * MIPI Sequence from VBT #53 parsing logic
267  * We have already separated each seqence during bios parsing
268  * Following is generic execution function for any sequence
269  */
270
271 static const char * const seq_name[] = {
272         [MIPI_SEQ_ASSERT_RESET] = "MIPI_SEQ_ASSERT_RESET",
273         [MIPI_SEQ_INIT_OTP] = "MIPI_SEQ_INIT_OTP",
274         [MIPI_SEQ_DISPLAY_ON] = "MIPI_SEQ_DISPLAY_ON",
275         [MIPI_SEQ_DISPLAY_OFF]  = "MIPI_SEQ_DISPLAY_OFF",
276         [MIPI_SEQ_DEASSERT_RESET] = "MIPI_SEQ_DEASSERT_RESET",
277         [MIPI_SEQ_BACKLIGHT_ON] = "MIPI_SEQ_BACKLIGHT_ON",
278         [MIPI_SEQ_BACKLIGHT_OFF] = "MIPI_SEQ_BACKLIGHT_OFF",
279         [MIPI_SEQ_TEAR_ON] = "MIPI_SEQ_TEAR_ON",
280         [MIPI_SEQ_TEAR_OFF] = "MIPI_SEQ_TEAR_OFF",
281         [MIPI_SEQ_POWER_ON] = "MIPI_SEQ_POWER_ON",
282         [MIPI_SEQ_POWER_OFF] = "MIPI_SEQ_POWER_OFF",
283 };
284
285 static const char *sequence_name(enum mipi_seq seq_id)
286 {
287         if (seq_id < ARRAY_SIZE(seq_name) && seq_name[seq_id])
288                 return seq_name[seq_id];
289         else
290                 return "(unknown)";
291 }
292
293 static void generic_exec_sequence(struct drm_panel *panel, enum mipi_seq seq_id)
294 {
295         struct vbt_panel *vbt_panel = to_vbt_panel(panel);
296         struct intel_dsi *intel_dsi = vbt_panel->intel_dsi;
297         struct drm_i915_private *dev_priv = to_i915(intel_dsi->base.base.dev);
298         const u8 *data;
299         fn_mipi_elem_exec mipi_elem_exec;
300
301         if (WARN_ON(seq_id >= ARRAY_SIZE(dev_priv->vbt.dsi.sequence)))
302                 return;
303
304         data = dev_priv->vbt.dsi.sequence[seq_id];
305         if (!data) {
306                 DRM_DEBUG_KMS("MIPI sequence %d - %s not available\n",
307                               seq_id, sequence_name(seq_id));
308                 return;
309         }
310
311         WARN_ON(*data != seq_id);
312
313         DRM_DEBUG_KMS("Starting MIPI sequence %d - %s\n",
314                       seq_id, sequence_name(seq_id));
315
316         /* Skip Sequence Byte. */
317         data++;
318
319         /* Skip Size of Sequence. */
320         if (dev_priv->vbt.dsi.seq_version >= 3)
321                 data += 4;
322
323         while (1) {
324                 u8 operation_byte = *data++;
325                 u8 operation_size = 0;
326
327                 if (operation_byte == MIPI_SEQ_ELEM_END)
328                         break;
329
330                 if (operation_byte < ARRAY_SIZE(exec_elem))
331                         mipi_elem_exec = exec_elem[operation_byte];
332                 else
333                         mipi_elem_exec = NULL;
334
335                 /* Size of Operation. */
336                 if (dev_priv->vbt.dsi.seq_version >= 3)
337                         operation_size = *data++;
338
339                 if (mipi_elem_exec) {
340                         data = mipi_elem_exec(intel_dsi, data);
341                 } else if (operation_size) {
342                         /* We have size, skip. */
343                         DRM_DEBUG_KMS("Unsupported MIPI operation byte %u\n",
344                                       operation_byte);
345                         data += operation_size;
346                 } else {
347                         /* No size, can't skip without parsing. */
348                         DRM_ERROR("Unsupported MIPI operation byte %u\n",
349                                   operation_byte);
350                         return;
351                 }
352         }
353 }
354
355 static int vbt_panel_prepare(struct drm_panel *panel)
356 {
357         generic_exec_sequence(panel, MIPI_SEQ_ASSERT_RESET);
358         generic_exec_sequence(panel, MIPI_SEQ_INIT_OTP);
359
360         return 0;
361 }
362
363 static int vbt_panel_unprepare(struct drm_panel *panel)
364 {
365         generic_exec_sequence(panel, MIPI_SEQ_DEASSERT_RESET);
366
367         return 0;
368 }
369
370 static int vbt_panel_enable(struct drm_panel *panel)
371 {
372         generic_exec_sequence(panel, MIPI_SEQ_DISPLAY_ON);
373
374         return 0;
375 }
376
377 static int vbt_panel_disable(struct drm_panel *panel)
378 {
379         generic_exec_sequence(panel, MIPI_SEQ_DISPLAY_OFF);
380
381         return 0;
382 }
383
384 static int vbt_panel_get_modes(struct drm_panel *panel)
385 {
386         struct vbt_panel *vbt_panel = to_vbt_panel(panel);
387         struct intel_dsi *intel_dsi = vbt_panel->intel_dsi;
388         struct drm_device *dev = intel_dsi->base.base.dev;
389         struct drm_i915_private *dev_priv = dev->dev_private;
390         struct drm_display_mode *mode;
391
392         if (!panel->connector)
393                 return 0;
394
395         mode = drm_mode_duplicate(dev, dev_priv->vbt.lfp_lvds_vbt_mode);
396         if (!mode)
397                 return 0;
398
399         mode->type |= DRM_MODE_TYPE_PREFERRED;
400
401         drm_mode_probed_add(panel->connector, mode);
402
403         return 1;
404 }
405
406 static const struct drm_panel_funcs vbt_panel_funcs = {
407         .disable = vbt_panel_disable,
408         .unprepare = vbt_panel_unprepare,
409         .prepare = vbt_panel_prepare,
410         .enable = vbt_panel_enable,
411         .get_modes = vbt_panel_get_modes,
412 };
413
414 struct drm_panel *vbt_panel_init(struct intel_dsi *intel_dsi, u16 panel_id)
415 {
416         struct drm_device *dev = intel_dsi->base.base.dev;
417         struct drm_i915_private *dev_priv = dev->dev_private;
418         struct mipi_config *mipi_config = dev_priv->vbt.dsi.config;
419         struct mipi_pps_data *pps = dev_priv->vbt.dsi.pps;
420         struct drm_display_mode *mode = dev_priv->vbt.lfp_lvds_vbt_mode;
421         struct vbt_panel *vbt_panel;
422         u32 bits_per_pixel = 24;
423         u32 tlpx_ns, extra_byte_count, bitrate, tlpx_ui;
424         u32 ui_num, ui_den;
425         u32 prepare_cnt, exit_zero_cnt, clk_zero_cnt, trail_cnt;
426         u32 ths_prepare_ns, tclk_trail_ns;
427         u32 tclk_prepare_clkzero, ths_prepare_hszero;
428         u32 lp_to_hs_switch, hs_to_lp_switch;
429         u32 pclk, computed_ddr;
430         u16 burst_mode_ratio;
431         enum port port;
432
433         DRM_DEBUG_KMS("\n");
434
435         intel_dsi->eotp_pkt = mipi_config->eot_pkt_disabled ? 0 : 1;
436         intel_dsi->clock_stop = mipi_config->enable_clk_stop ? 1 : 0;
437         intel_dsi->lane_count = mipi_config->lane_cnt + 1;
438         intel_dsi->pixel_format = mipi_config->videomode_color_format << 7;
439         intel_dsi->dual_link = mipi_config->dual_link;
440         intel_dsi->pixel_overlap = mipi_config->pixel_overlap;
441
442         if (intel_dsi->pixel_format == VID_MODE_FORMAT_RGB666)
443                 bits_per_pixel = 18;
444         else if (intel_dsi->pixel_format == VID_MODE_FORMAT_RGB565)
445                 bits_per_pixel = 16;
446
447         intel_dsi->operation_mode = mipi_config->is_cmd_mode;
448         intel_dsi->video_mode_format = mipi_config->video_transfer_mode;
449         intel_dsi->escape_clk_div = mipi_config->byte_clk_sel;
450         intel_dsi->lp_rx_timeout = mipi_config->lp_rx_timeout;
451         intel_dsi->turn_arnd_val = mipi_config->turn_around_timeout;
452         intel_dsi->rst_timer_val = mipi_config->device_reset_timer;
453         intel_dsi->init_count = mipi_config->master_init_timer;
454         intel_dsi->bw_timer = mipi_config->dbi_bw_timer;
455         intel_dsi->video_frmt_cfg_bits =
456                 mipi_config->bta_enabled ? DISABLE_VIDEO_BTA : 0;
457
458         pclk = mode->clock;
459
460         /* In dual link mode each port needs half of pixel clock */
461         if (intel_dsi->dual_link) {
462                 pclk = pclk / 2;
463
464                 /* we can enable pixel_overlap if needed by panel. In this
465                  * case we need to increase the pixelclock for extra pixels
466                  */
467                 if (intel_dsi->dual_link == DSI_DUAL_LINK_FRONT_BACK) {
468                         pclk += DIV_ROUND_UP(mode->vtotal *
469                                                 intel_dsi->pixel_overlap *
470                                                 60, 1000);
471                 }
472         }
473
474         /* Burst Mode Ratio
475          * Target ddr frequency from VBT / non burst ddr freq
476          * multiply by 100 to preserve remainder
477          */
478         if (intel_dsi->video_mode_format == VIDEO_MODE_BURST) {
479                 if (mipi_config->target_burst_mode_freq) {
480                         computed_ddr =
481                                 (pclk * bits_per_pixel) / intel_dsi->lane_count;
482
483                         if (mipi_config->target_burst_mode_freq <
484                                                                 computed_ddr) {
485                                 DRM_ERROR("Burst mode freq is less than computed\n");
486                                 return NULL;
487                         }
488
489                         burst_mode_ratio = DIV_ROUND_UP(
490                                 mipi_config->target_burst_mode_freq * 100,
491                                 computed_ddr);
492
493                         pclk = DIV_ROUND_UP(pclk * burst_mode_ratio, 100);
494                 } else {
495                         DRM_ERROR("Burst mode target is not set\n");
496                         return NULL;
497                 }
498         } else
499                 burst_mode_ratio = 100;
500
501         intel_dsi->burst_mode_ratio = burst_mode_ratio;
502         intel_dsi->pclk = pclk;
503
504         bitrate = (pclk * bits_per_pixel) / intel_dsi->lane_count;
505
506         switch (intel_dsi->escape_clk_div) {
507         case 0:
508                 tlpx_ns = 50;
509                 break;
510         case 1:
511                 tlpx_ns = 100;
512                 break;
513
514         case 2:
515                 tlpx_ns = 200;
516                 break;
517         default:
518                 tlpx_ns = 50;
519                 break;
520         }
521
522         switch (intel_dsi->lane_count) {
523         case 1:
524         case 2:
525                 extra_byte_count = 2;
526                 break;
527         case 3:
528                 extra_byte_count = 4;
529                 break;
530         case 4:
531         default:
532                 extra_byte_count = 3;
533                 break;
534         }
535
536         /*
537          * ui(s) = 1/f [f in hz]
538          * ui(ns) = 10^9 / (f*10^6) [f in Mhz] -> 10^3/f(Mhz)
539          */
540
541         /* in Kbps */
542         ui_num = NS_KHZ_RATIO;
543         ui_den = bitrate;
544
545         tclk_prepare_clkzero = mipi_config->tclk_prepare_clkzero;
546         ths_prepare_hszero = mipi_config->ths_prepare_hszero;
547
548         /*
549          * B060
550          * LP byte clock = TLPX/ (8UI)
551          */
552         intel_dsi->lp_byte_clk = DIV_ROUND_UP(tlpx_ns * ui_den, 8 * ui_num);
553
554         /* count values in UI = (ns value) * (bitrate / (2 * 10^6))
555          *
556          * Since txddrclkhs_i is 2xUI, all the count values programmed in
557          * DPHY param register are divided by 2
558          *
559          * prepare count
560          */
561         ths_prepare_ns = max(mipi_config->ths_prepare,
562                              mipi_config->tclk_prepare);
563         prepare_cnt = DIV_ROUND_UP(ths_prepare_ns * ui_den, ui_num * 2);
564
565         /* exit zero count */
566         exit_zero_cnt = DIV_ROUND_UP(
567                                 (ths_prepare_hszero - ths_prepare_ns) * ui_den,
568                                 ui_num * 2
569                                 );
570
571         /*
572          * Exit zero  is unified val ths_zero and ths_exit
573          * minimum value for ths_exit = 110ns
574          * min (exit_zero_cnt * 2) = 110/UI
575          * exit_zero_cnt = 55/UI
576          */
577          if (exit_zero_cnt < (55 * ui_den / ui_num))
578                 if ((55 * ui_den) % ui_num)
579                         exit_zero_cnt += 1;
580
581         /* clk zero count */
582         clk_zero_cnt = DIV_ROUND_UP(
583                         (tclk_prepare_clkzero - ths_prepare_ns)
584                         * ui_den, 2 * ui_num);
585
586         /* trail count */
587         tclk_trail_ns = max(mipi_config->tclk_trail, mipi_config->ths_trail);
588         trail_cnt = DIV_ROUND_UP(tclk_trail_ns * ui_den, 2 * ui_num);
589
590         if (prepare_cnt > PREPARE_CNT_MAX ||
591                 exit_zero_cnt > EXIT_ZERO_CNT_MAX ||
592                 clk_zero_cnt > CLK_ZERO_CNT_MAX ||
593                 trail_cnt > TRAIL_CNT_MAX)
594                 DRM_DEBUG_DRIVER("Values crossing maximum limits, restricting to max values\n");
595
596         if (prepare_cnt > PREPARE_CNT_MAX)
597                 prepare_cnt = PREPARE_CNT_MAX;
598
599         if (exit_zero_cnt > EXIT_ZERO_CNT_MAX)
600                 exit_zero_cnt = EXIT_ZERO_CNT_MAX;
601
602         if (clk_zero_cnt > CLK_ZERO_CNT_MAX)
603                 clk_zero_cnt = CLK_ZERO_CNT_MAX;
604
605         if (trail_cnt > TRAIL_CNT_MAX)
606                 trail_cnt = TRAIL_CNT_MAX;
607
608         /* B080 */
609         intel_dsi->dphy_reg = exit_zero_cnt << 24 | trail_cnt << 16 |
610                                                 clk_zero_cnt << 8 | prepare_cnt;
611
612         /*
613          * LP to HS switch count = 4TLPX + PREP_COUNT * 2 + EXIT_ZERO_COUNT * 2
614          *                                      + 10UI + Extra Byte Count
615          *
616          * HS to LP switch count = THS-TRAIL + 2TLPX + Extra Byte Count
617          * Extra Byte Count is calculated according to number of lanes.
618          * High Low Switch Count is the Max of LP to HS and
619          * HS to LP switch count
620          *
621          */
622         tlpx_ui = DIV_ROUND_UP(tlpx_ns * ui_den, ui_num);
623
624         /* B044 */
625         /* FIXME:
626          * The comment above does not match with the code */
627         lp_to_hs_switch = DIV_ROUND_UP(4 * tlpx_ui + prepare_cnt * 2 +
628                                                 exit_zero_cnt * 2 + 10, 8);
629
630         hs_to_lp_switch = DIV_ROUND_UP(mipi_config->ths_trail + 2 * tlpx_ui, 8);
631
632         intel_dsi->hs_to_lp_count = max(lp_to_hs_switch, hs_to_lp_switch);
633         intel_dsi->hs_to_lp_count += extra_byte_count;
634
635         /* B088 */
636         /* LP -> HS for clock lanes
637          * LP clk sync + LP11 + LP01 + tclk_prepare + tclk_zero +
638          *                                              extra byte count
639          * 2TPLX + 1TLPX + 1 TPLX(in ns) + prepare_cnt * 2 + clk_zero_cnt *
640          *                                      2(in UI) + extra byte count
641          * In byteclks = (4TLPX + prepare_cnt * 2 + clk_zero_cnt *2 (in UI)) /
642          *                                      8 + extra byte count
643          */
644         intel_dsi->clk_lp_to_hs_count =
645                 DIV_ROUND_UP(
646                         4 * tlpx_ui + prepare_cnt * 2 +
647                         clk_zero_cnt * 2,
648                         8);
649
650         intel_dsi->clk_lp_to_hs_count += extra_byte_count;
651
652         /* HS->LP for Clock Lanes
653          * Low Power clock synchronisations + 1Tx byteclk + tclk_trail +
654          *                                              Extra byte count
655          * 2TLPX + 8UI + (trail_count*2)(in UI) + Extra byte count
656          * In byteclks = (2*TLpx(in UI) + trail_count*2 +8)(in UI)/8 +
657          *                                              Extra byte count
658          */
659         intel_dsi->clk_hs_to_lp_count =
660                 DIV_ROUND_UP(2 * tlpx_ui + trail_cnt * 2 + 8,
661                         8);
662         intel_dsi->clk_hs_to_lp_count += extra_byte_count;
663
664         DRM_DEBUG_KMS("Eot %s\n", intel_dsi->eotp_pkt ? "enabled" : "disabled");
665         DRM_DEBUG_KMS("Clockstop %s\n", intel_dsi->clock_stop ?
666                                                 "disabled" : "enabled");
667         DRM_DEBUG_KMS("Mode %s\n", intel_dsi->operation_mode ? "command" : "video");
668         if (intel_dsi->dual_link == DSI_DUAL_LINK_FRONT_BACK)
669                 DRM_DEBUG_KMS("Dual link: DSI_DUAL_LINK_FRONT_BACK\n");
670         else if (intel_dsi->dual_link == DSI_DUAL_LINK_PIXEL_ALT)
671                 DRM_DEBUG_KMS("Dual link: DSI_DUAL_LINK_PIXEL_ALT\n");
672         else
673                 DRM_DEBUG_KMS("Dual link: NONE\n");
674         DRM_DEBUG_KMS("Pixel Format %d\n", intel_dsi->pixel_format);
675         DRM_DEBUG_KMS("TLPX %d\n", intel_dsi->escape_clk_div);
676         DRM_DEBUG_KMS("LP RX Timeout 0x%x\n", intel_dsi->lp_rx_timeout);
677         DRM_DEBUG_KMS("Turnaround Timeout 0x%x\n", intel_dsi->turn_arnd_val);
678         DRM_DEBUG_KMS("Init Count 0x%x\n", intel_dsi->init_count);
679         DRM_DEBUG_KMS("HS to LP Count 0x%x\n", intel_dsi->hs_to_lp_count);
680         DRM_DEBUG_KMS("LP Byte Clock %d\n", intel_dsi->lp_byte_clk);
681         DRM_DEBUG_KMS("DBI BW Timer 0x%x\n", intel_dsi->bw_timer);
682         DRM_DEBUG_KMS("LP to HS Clock Count 0x%x\n", intel_dsi->clk_lp_to_hs_count);
683         DRM_DEBUG_KMS("HS to LP Clock Count 0x%x\n", intel_dsi->clk_hs_to_lp_count);
684         DRM_DEBUG_KMS("BTA %s\n",
685                         intel_dsi->video_frmt_cfg_bits & DISABLE_VIDEO_BTA ?
686                         "disabled" : "enabled");
687
688         /* delays in VBT are in unit of 100us, so need to convert
689          * here in ms
690          * Delay (100us) * 100 /1000 = Delay / 10 (ms) */
691         intel_dsi->backlight_off_delay = pps->bl_disable_delay / 10;
692         intel_dsi->backlight_on_delay = pps->bl_enable_delay / 10;
693         intel_dsi->panel_on_delay = pps->panel_on_delay / 10;
694         intel_dsi->panel_off_delay = pps->panel_off_delay / 10;
695         intel_dsi->panel_pwr_cycle_delay = pps->panel_power_cycle_delay / 10;
696
697         /* This is cheating a bit with the cleanup. */
698         vbt_panel = devm_kzalloc(dev->dev, sizeof(*vbt_panel), GFP_KERNEL);
699         if (!vbt_panel)
700                 return NULL;
701
702         vbt_panel->intel_dsi = intel_dsi;
703         drm_panel_init(&vbt_panel->panel);
704         vbt_panel->panel.funcs = &vbt_panel_funcs;
705         drm_panel_add(&vbt_panel->panel);
706
707         /* a regular driver would get the device in probe */
708         for_each_dsi_port(port, intel_dsi->ports) {
709                 mipi_dsi_attach(intel_dsi->dsi_hosts[port]->device);
710         }
711
712         return &vbt_panel->panel;
713 }