]> git.karo-electronics.de Git - mv-sheeva.git/blob - drivers/gpu/drm/radeon/r420.c
drm/radeon/kms: fix avivo tiling regression since radeon object rework
[mv-sheeva.git] / drivers / gpu / drm / radeon / r420.c
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #include <linux/seq_file.h>
29 #include "drmP.h"
30 #include "radeon_reg.h"
31 #include "radeon.h"
32 #include "atom.h"
33 #include "r420d.h"
34
35 int r420_mc_init(struct radeon_device *rdev)
36 {
37         int r;
38
39         /* Setup GPU memory space */
40         rdev->mc.vram_location = 0xFFFFFFFFUL;
41         rdev->mc.gtt_location = 0xFFFFFFFFUL;
42         if (rdev->flags & RADEON_IS_AGP) {
43                 r = radeon_agp_init(rdev);
44                 if (r) {
45                         printk(KERN_WARNING "[drm] Disabling AGP\n");
46                         rdev->flags &= ~RADEON_IS_AGP;
47                         rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
48                 } else {
49                         rdev->mc.gtt_location = rdev->mc.agp_base;
50                 }
51         }
52         r = radeon_mc_setup(rdev);
53         if (r) {
54                 return r;
55         }
56         return 0;
57 }
58
59 void r420_pipes_init(struct radeon_device *rdev)
60 {
61         unsigned tmp;
62         unsigned gb_pipe_select;
63         unsigned num_pipes;
64
65         /* GA_ENHANCE workaround TCL deadlock issue */
66         WREG32(0x4274, (1 << 0) | (1 << 1) | (1 << 2) | (1 << 3));
67         /* add idle wait as per freedesktop.org bug 24041 */
68         if (r100_gui_wait_for_idle(rdev)) {
69                 printk(KERN_WARNING "Failed to wait GUI idle while "
70                        "programming pipes. Bad things might happen.\n");
71         }
72         /* get max number of pipes */
73         gb_pipe_select = RREG32(0x402C);
74         num_pipes = ((gb_pipe_select >> 12) & 3) + 1;
75         rdev->num_gb_pipes = num_pipes;
76         tmp = 0;
77         switch (num_pipes) {
78         default:
79                 /* force to 1 pipe */
80                 num_pipes = 1;
81         case 1:
82                 tmp = (0 << 1);
83                 break;
84         case 2:
85                 tmp = (3 << 1);
86                 break;
87         case 3:
88                 tmp = (6 << 1);
89                 break;
90         case 4:
91                 tmp = (7 << 1);
92                 break;
93         }
94         WREG32(0x42C8, (1 << num_pipes) - 1);
95         /* Sub pixel 1/12 so we can have 4K rendering according to doc */
96         tmp |= (1 << 4) | (1 << 0);
97         WREG32(0x4018, tmp);
98         if (r100_gui_wait_for_idle(rdev)) {
99                 printk(KERN_WARNING "Failed to wait GUI idle while "
100                        "programming pipes. Bad things might happen.\n");
101         }
102
103         tmp = RREG32(0x170C);
104         WREG32(0x170C, tmp | (1 << 31));
105
106         WREG32(R300_RB2D_DSTCACHE_MODE,
107                RREG32(R300_RB2D_DSTCACHE_MODE) |
108                R300_DC_AUTOFLUSH_ENABLE |
109                R300_DC_DC_DISABLE_IGNORE_PE);
110
111         if (r100_gui_wait_for_idle(rdev)) {
112                 printk(KERN_WARNING "Failed to wait GUI idle while "
113                        "programming pipes. Bad things might happen.\n");
114         }
115
116         if (rdev->family == CHIP_RV530) {
117                 tmp = RREG32(RV530_GB_PIPE_SELECT2);
118                 if ((tmp & 3) == 3)
119                         rdev->num_z_pipes = 2;
120                 else
121                         rdev->num_z_pipes = 1;
122         } else
123                 rdev->num_z_pipes = 1;
124
125         DRM_INFO("radeon: %d quad pipes, %d z pipes initialized.\n",
126                  rdev->num_gb_pipes, rdev->num_z_pipes);
127 }
128
129 u32 r420_mc_rreg(struct radeon_device *rdev, u32 reg)
130 {
131         u32 r;
132
133         WREG32(R_0001F8_MC_IND_INDEX, S_0001F8_MC_IND_ADDR(reg));
134         r = RREG32(R_0001FC_MC_IND_DATA);
135         return r;
136 }
137
138 void r420_mc_wreg(struct radeon_device *rdev, u32 reg, u32 v)
139 {
140         WREG32(R_0001F8_MC_IND_INDEX, S_0001F8_MC_IND_ADDR(reg) |
141                 S_0001F8_MC_IND_WR_EN(1));
142         WREG32(R_0001FC_MC_IND_DATA, v);
143 }
144
145 static void r420_debugfs(struct radeon_device *rdev)
146 {
147         if (r100_debugfs_rbbm_init(rdev)) {
148                 DRM_ERROR("Failed to register debugfs file for RBBM !\n");
149         }
150         if (r420_debugfs_pipes_info_init(rdev)) {
151                 DRM_ERROR("Failed to register debugfs file for pipes !\n");
152         }
153 }
154
155 static void r420_clock_resume(struct radeon_device *rdev)
156 {
157         u32 sclk_cntl;
158
159         if (radeon_dynclks != -1 && radeon_dynclks)
160                 radeon_atom_set_clock_gating(rdev, 1);
161         sclk_cntl = RREG32_PLL(R_00000D_SCLK_CNTL);
162         sclk_cntl |= S_00000D_FORCE_CP(1) | S_00000D_FORCE_VIP(1);
163         if (rdev->family == CHIP_R420)
164                 sclk_cntl |= S_00000D_FORCE_PX(1) | S_00000D_FORCE_TX(1);
165         WREG32_PLL(R_00000D_SCLK_CNTL, sclk_cntl);
166 }
167
168 static int r420_startup(struct radeon_device *rdev)
169 {
170         int r;
171
172         /* set common regs */
173         r100_set_common_regs(rdev);
174         /* program mc */
175         r300_mc_program(rdev);
176         /* Resume clock */
177         r420_clock_resume(rdev);
178         /* Initialize GART (initialize after TTM so we can allocate
179          * memory through TTM but finalize after TTM) */
180         if (rdev->flags & RADEON_IS_PCIE) {
181                 r = rv370_pcie_gart_enable(rdev);
182                 if (r)
183                         return r;
184         }
185         if (rdev->flags & RADEON_IS_PCI) {
186                 r = r100_pci_gart_enable(rdev);
187                 if (r)
188                         return r;
189         }
190         r420_pipes_init(rdev);
191         /* Enable IRQ */
192         r100_irq_set(rdev);
193         /* 1M ring buffer */
194         r = r100_cp_init(rdev, 1024 * 1024);
195         if (r) {
196                 dev_err(rdev->dev, "failled initializing CP (%d).\n", r);
197                 return r;
198         }
199         r = r100_wb_init(rdev);
200         if (r) {
201                 dev_err(rdev->dev, "failled initializing WB (%d).\n", r);
202         }
203         r = r100_ib_init(rdev);
204         if (r) {
205                 dev_err(rdev->dev, "failled initializing IB (%d).\n", r);
206                 return r;
207         }
208         return 0;
209 }
210
211 int r420_resume(struct radeon_device *rdev)
212 {
213         /* Make sur GART are not working */
214         if (rdev->flags & RADEON_IS_PCIE)
215                 rv370_pcie_gart_disable(rdev);
216         if (rdev->flags & RADEON_IS_PCI)
217                 r100_pci_gart_disable(rdev);
218         /* Resume clock before doing reset */
219         r420_clock_resume(rdev);
220         /* Reset gpu before posting otherwise ATOM will enter infinite loop */
221         if (radeon_gpu_reset(rdev)) {
222                 dev_warn(rdev->dev, "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
223                         RREG32(R_000E40_RBBM_STATUS),
224                         RREG32(R_0007C0_CP_STAT));
225         }
226         /* check if cards are posted or not */
227         if (rdev->is_atom_bios) {
228                 atom_asic_init(rdev->mode_info.atom_context);
229         } else {
230                 radeon_combios_asic_init(rdev->ddev);
231         }
232         /* Resume clock after posting */
233         r420_clock_resume(rdev);
234
235         return r420_startup(rdev);
236 }
237
238 int r420_suspend(struct radeon_device *rdev)
239 {
240         r100_cp_disable(rdev);
241         r100_wb_disable(rdev);
242         r100_irq_disable(rdev);
243         if (rdev->flags & RADEON_IS_PCIE)
244                 rv370_pcie_gart_disable(rdev);
245         if (rdev->flags & RADEON_IS_PCI)
246                 r100_pci_gart_disable(rdev);
247         return 0;
248 }
249
250 void r420_fini(struct radeon_device *rdev)
251 {
252         r100_cp_fini(rdev);
253         r100_wb_fini(rdev);
254         r100_ib_fini(rdev);
255         radeon_gem_fini(rdev);
256         if (rdev->flags & RADEON_IS_PCIE)
257                 rv370_pcie_gart_fini(rdev);
258         if (rdev->flags & RADEON_IS_PCI)
259                 r100_pci_gart_fini(rdev);
260         radeon_agp_fini(rdev);
261         radeon_irq_kms_fini(rdev);
262         radeon_fence_driver_fini(rdev);
263         radeon_bo_fini(rdev);
264         if (rdev->is_atom_bios) {
265                 radeon_atombios_fini(rdev);
266         } else {
267                 radeon_combios_fini(rdev);
268         }
269         kfree(rdev->bios);
270         rdev->bios = NULL;
271 }
272
273 int r420_init(struct radeon_device *rdev)
274 {
275         int r;
276
277         /* Initialize scratch registers */
278         radeon_scratch_init(rdev);
279         /* Initialize surface registers */
280         radeon_surface_init(rdev);
281         /* TODO: disable VGA need to use VGA request */
282         /* BIOS*/
283         if (!radeon_get_bios(rdev)) {
284                 if (ASIC_IS_AVIVO(rdev))
285                         return -EINVAL;
286         }
287         if (rdev->is_atom_bios) {
288                 r = radeon_atombios_init(rdev);
289                 if (r) {
290                         return r;
291                 }
292         } else {
293                 r = radeon_combios_init(rdev);
294                 if (r) {
295                         return r;
296                 }
297         }
298         /* Reset gpu before posting otherwise ATOM will enter infinite loop */
299         if (radeon_gpu_reset(rdev)) {
300                 dev_warn(rdev->dev,
301                         "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
302                         RREG32(R_000E40_RBBM_STATUS),
303                         RREG32(R_0007C0_CP_STAT));
304         }
305         /* check if cards are posted or not */
306         if (radeon_boot_test_post_card(rdev) == false)
307                 return -EINVAL;
308
309         /* Initialize clocks */
310         radeon_get_clock_info(rdev->ddev);
311         /* Initialize power management */
312         radeon_pm_init(rdev);
313         /* Get vram informations */
314         r300_vram_info(rdev);
315         /* Initialize memory controller (also test AGP) */
316         r = r420_mc_init(rdev);
317         if (r) {
318                 return r;
319         }
320         r420_debugfs(rdev);
321         /* Fence driver */
322         r = radeon_fence_driver_init(rdev);
323         if (r) {
324                 return r;
325         }
326         r = radeon_irq_kms_init(rdev);
327         if (r) {
328                 return r;
329         }
330         /* Memory manager */
331         r = radeon_bo_init(rdev);
332         if (r) {
333                 return r;
334         }
335         if (rdev->family == CHIP_R420)
336                 r100_enable_bm(rdev);
337
338         if (rdev->flags & RADEON_IS_PCIE) {
339                 r = rv370_pcie_gart_init(rdev);
340                 if (r)
341                         return r;
342         }
343         if (rdev->flags & RADEON_IS_PCI) {
344                 r = r100_pci_gart_init(rdev);
345                 if (r)
346                         return r;
347         }
348         r300_set_reg_safe(rdev);
349         rdev->accel_working = true;
350         r = r420_startup(rdev);
351         if (r) {
352                 /* Somethings want wront with the accel init stop accel */
353                 dev_err(rdev->dev, "Disabling GPU acceleration\n");
354                 r420_suspend(rdev);
355                 r100_cp_fini(rdev);
356                 r100_wb_fini(rdev);
357                 r100_ib_fini(rdev);
358                 if (rdev->flags & RADEON_IS_PCIE)
359                         rv370_pcie_gart_fini(rdev);
360                 if (rdev->flags & RADEON_IS_PCI)
361                         r100_pci_gart_fini(rdev);
362                 radeon_agp_fini(rdev);
363                 radeon_irq_kms_fini(rdev);
364                 rdev->accel_working = false;
365         }
366         return 0;
367 }
368
369 /*
370  * Debugfs info
371  */
372 #if defined(CONFIG_DEBUG_FS)
373 static int r420_debugfs_pipes_info(struct seq_file *m, void *data)
374 {
375         struct drm_info_node *node = (struct drm_info_node *) m->private;
376         struct drm_device *dev = node->minor->dev;
377         struct radeon_device *rdev = dev->dev_private;
378         uint32_t tmp;
379
380         tmp = RREG32(R400_GB_PIPE_SELECT);
381         seq_printf(m, "GB_PIPE_SELECT 0x%08x\n", tmp);
382         tmp = RREG32(R300_GB_TILE_CONFIG);
383         seq_printf(m, "GB_TILE_CONFIG 0x%08x\n", tmp);
384         tmp = RREG32(R300_DST_PIPE_CONFIG);
385         seq_printf(m, "DST_PIPE_CONFIG 0x%08x\n", tmp);
386         return 0;
387 }
388
389 static struct drm_info_list r420_pipes_info_list[] = {
390         {"r420_pipes_info", r420_debugfs_pipes_info, 0, NULL},
391 };
392 #endif
393
394 int r420_debugfs_pipes_info_init(struct radeon_device *rdev)
395 {
396 #if defined(CONFIG_DEBUG_FS)
397         return radeon_debugfs_add_files(rdev, r420_pipes_info_list, 1);
398 #else
399         return 0;
400 #endif
401 }