]> git.karo-electronics.de Git - karo-tx-uboot.git/blob - drivers/mmc/exynos_dw_mmc.c
mmc: exynos_dw_mmc: set to clksel_val into board-init function
[karo-tx-uboot.git] / drivers / mmc / exynos_dw_mmc.c
1 /*
2  * (C) Copyright 2012 SAMSUNG Electronics
3  * Jaehoon Chung <jh80.chung@samsung.com>
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #include <common.h>
9 #include <dwmmc.h>
10 #include <fdtdec.h>
11 #include <libfdt.h>
12 #include <malloc.h>
13 #include <asm/arch/dwmmc.h>
14 #include <asm/arch/clk.h>
15 #include <asm/arch/pinmux.h>
16 #include <asm/gpio.h>
17 #include <asm-generic/errno.h>
18
19 #define DWMMC_MAX_CH_NUM                4
20 #define DWMMC_MAX_FREQ                  52000000
21 #define DWMMC_MIN_FREQ                  400000
22 #define DWMMC_MMC0_CLKSEL_VAL           0x03030001
23 #define DWMMC_MMC2_CLKSEL_VAL           0x03020001
24
25 /*
26  * Function used as callback function to initialise the
27  * CLKSEL register for every mmc channel.
28  */
29 static void exynos_dwmci_clksel(struct dwmci_host *host)
30 {
31         dwmci_writel(host, DWMCI_CLKSEL, host->clksel_val);
32 }
33
34 unsigned int exynos_dwmci_get_clk(struct dwmci_host *host)
35 {
36         unsigned long sclk;
37         int8_t clk_div;
38
39         /*
40          * Since SDCLKIN is divided inside controller by the DIVRATIO
41          * value set in the CLKSEL register, we need to use the same output
42          * clock value to calculate the CLKDIV value.
43          * as per user manual:cclk_in = SDCLKIN / (DIVRATIO + 1)
44          */
45         clk_div = ((dwmci_readl(host, DWMCI_CLKSEL) >> DWMCI_DIVRATIO_BIT)
46                         & DWMCI_DIVRATIO_MASK) + 1;
47         sclk = get_mmc_clk(host->dev_index);
48
49         /*
50          * Assume to know divider value.
51          * When clock unit is broken, need to set "host->div"
52          */
53         return sclk / clk_div / (host->div + 1);
54 }
55
56 static void exynos_dwmci_board_init(struct dwmci_host *host)
57 {
58         if (host->quirks & DWMCI_QUIRK_DISABLE_SMU) {
59                 dwmci_writel(host, EMMCP_MPSBEGIN0, 0);
60                 dwmci_writel(host, EMMCP_SEND0, 0);
61                 dwmci_writel(host, EMMCP_CTRL0,
62                              MPSCTRL_SECURE_READ_BIT |
63                              MPSCTRL_SECURE_WRITE_BIT |
64                              MPSCTRL_NON_SECURE_READ_BIT |
65                              MPSCTRL_NON_SECURE_WRITE_BIT | MPSCTRL_VALID);
66         }
67
68         /* Set to clksel_val at initial time */
69         if (host->clksel_val)
70                 exynos_dwmci_clksel(host);
71 }
72
73 static int exynos_dwmci_core_init(struct dwmci_host *host, int index)
74 {
75         unsigned int div;
76         unsigned long freq, sclk;
77
78         if (host->bus_hz)
79                 freq = host->bus_hz;
80         else
81                 freq = DWMMC_MAX_FREQ;
82
83         /* request mmc clock vlaue of 52MHz.  */
84         sclk = get_mmc_clk(index);
85         div = DIV_ROUND_UP(sclk, freq);
86         /* set the clock divisor for mmc */
87         set_mmc_clk(index, div);
88
89         host->name = "EXYNOS DWMMC";
90 #ifdef CONFIG_EXYNOS5420
91         host->quirks = DWMCI_QUIRK_DISABLE_SMU;
92 #endif
93         host->board_init = exynos_dwmci_board_init;
94
95         if (!host->clksel_val) {
96                 if (index == 0)
97                         host->clksel_val = DWMMC_MMC0_CLKSEL_VAL;
98                 else if (index == 2)
99                         host->clksel_val = DWMMC_MMC2_CLKSEL_VAL;
100         }
101
102         host->caps = MMC_MODE_DDR_52MHz;
103         host->clksel = exynos_dwmci_clksel;
104         host->dev_index = index;
105         host->get_mmc_clk = exynos_dwmci_get_clk;
106         /* Add the mmc channel to be registered with mmc core */
107         if (add_dwmci(host, DWMMC_MAX_FREQ, DWMMC_MIN_FREQ)) {
108                 printf("DWMMC%d registration failed\n", index);
109                 return -1;
110         }
111         return 0;
112 }
113
114 /*
115  * This function adds the mmc channel to be registered with mmc core.
116  * index -      mmc channel number.
117  * regbase -    register base address of mmc channel specified in 'index'.
118  * bus_width -  operating bus width of mmc channel specified in 'index'.
119  * clksel -     value to be written into CLKSEL register in case of FDT.
120  *              NULL in case od non-FDT.
121  */
122 int exynos_dwmci_add_port(int index, u32 regbase, int bus_width, u32 clksel)
123 {
124         struct dwmci_host *host = NULL;
125
126         host = malloc(sizeof(struct dwmci_host));
127         if (!host) {
128                 error("dwmci_host malloc fail!\n");
129                 return -ENOMEM;
130         }
131
132         host->ioaddr = (void *)regbase;
133         host->buswidth = bus_width;
134
135         if (clksel)
136                 host->clksel_val = clksel;
137
138         return exynos_dwmci_core_init(host, index);
139 }
140
141 #ifdef CONFIG_OF_CONTROL
142 static struct dwmci_host dwmci_host[DWMMC_MAX_CH_NUM];
143
144 static int do_dwmci_init(struct dwmci_host *host)
145 {
146         int index, flag, err;
147
148         index = host->dev_index;
149
150         flag = host->buswidth == 8 ? PINMUX_FLAG_8BIT_MODE : PINMUX_FLAG_NONE;
151         err = exynos_pinmux_config(host->dev_id, flag);
152         if (err) {
153                 printf("DWMMC%d not configure\n", index);
154                 return err;
155         }
156
157         return exynos_dwmci_core_init(host, index);
158 }
159
160 static int exynos_dwmci_get_config(const void *blob, int node,
161                                         struct dwmci_host *host)
162 {
163         int err = 0;
164         u32 base, clksel_val, timing[3];
165
166         /* Extract device id for each mmc channel */
167         host->dev_id = pinmux_decode_periph_id(blob, node);
168
169         host->dev_index = fdtdec_get_int(blob, node, "index", host->dev_id);
170         if (host->dev_index == host->dev_id)
171                 host->dev_index = host->dev_id - PERIPH_ID_SDMMC0;
172
173
174         /* Get the bus width from the device node */
175         host->buswidth = fdtdec_get_int(blob, node, "samsung,bus-width", 0);
176         if (host->buswidth <= 0) {
177                 printf("DWMMC%d: Can't get bus-width\n", host->dev_index);
178                 return -EINVAL;
179         }
180
181         /* Set the base address from the device node */
182         base = fdtdec_get_addr(blob, node, "reg");
183         if (!base) {
184                 printf("DWMMC%d: Can't get base address\n", host->dev_index);
185                 return -EINVAL;
186         }
187         host->ioaddr = (void *)base;
188
189         /* Extract the timing info from the node */
190         err =  fdtdec_get_int_array(blob, node, "samsung,timing", timing, 3);
191         if (err) {
192                 printf("DWMMC%d: Can't get sdr-timings for devider\n",
193                                 host->dev_index);
194                 return -EINVAL;
195         }
196
197         clksel_val = (DWMCI_SET_SAMPLE_CLK(timing[0]) |
198                         DWMCI_SET_DRV_CLK(timing[1]) |
199                         DWMCI_SET_DIV_RATIO(timing[2]));
200         if (clksel_val)
201                 host->clksel_val = clksel_val;
202
203         host->fifoth_val = fdtdec_get_int(blob, node, "fifoth_val", 0);
204         host->bus_hz = fdtdec_get_int(blob, node, "bus_hz", 0);
205         host->div = fdtdec_get_int(blob, node, "div", 0);
206
207         return 0;
208 }
209
210 static int exynos_dwmci_process_node(const void *blob,
211                                         int node_list[], int count)
212 {
213         struct dwmci_host *host;
214         int i, node, err;
215
216         for (i = 0; i < count; i++) {
217                 node = node_list[i];
218                 if (node <= 0)
219                         continue;
220                 host = &dwmci_host[i];
221                 err = exynos_dwmci_get_config(blob, node, host);
222                 if (err) {
223                         printf("%s: failed to decode dev %d\n", __func__, i);
224                         return err;
225                 }
226
227                 do_dwmci_init(host);
228         }
229         return 0;
230 }
231
232 int exynos_dwmmc_init(const void *blob)
233 {
234         int compat_id;
235         int node_list[DWMMC_MAX_CH_NUM];
236         int err = 0, count;
237
238         compat_id = COMPAT_SAMSUNG_EXYNOS_DWMMC;
239
240         count = fdtdec_find_aliases_for_id(blob, "mmc",
241                                 compat_id, node_list, DWMMC_MAX_CH_NUM);
242         err = exynos_dwmci_process_node(blob, node_list, count);
243
244         return err;
245 }
246 #endif