]> git.karo-electronics.de Git - mv-sheeva.git/blob - drivers/net/cxgb4vf/sge.c
cxgb4vf: Add T4 Virtual Function Scatter-Gather Engine DMA code
[mv-sheeva.git] / drivers / net / cxgb4vf / sge.c
1 /*
2  * This file is part of the Chelsio T4 PCI-E SR-IOV Virtual Function Ethernet
3  * driver for Linux.
4  *
5  * Copyright (c) 2009-2010 Chelsio Communications, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 #include <linux/skbuff.h>
37 #include <linux/netdevice.h>
38 #include <linux/etherdevice.h>
39 #include <linux/if_vlan.h>
40 #include <linux/ip.h>
41 #include <net/ipv6.h>
42 #include <net/tcp.h>
43 #include <linux/dma-mapping.h>
44
45 #include "t4vf_common.h"
46 #include "t4vf_defs.h"
47
48 #include "../cxgb4/t4_regs.h"
49 #include "../cxgb4/t4fw_api.h"
50 #include "../cxgb4/t4_msg.h"
51
52 /*
53  * Decoded Adapter Parameters.
54  */
55 static u32 FL_PG_ORDER;         /* large page allocation size */
56 static u32 STAT_LEN;            /* length of status page at ring end */
57 static u32 PKTSHIFT;            /* padding between CPL and packet data */
58 static u32 FL_ALIGN;            /* response queue message alignment */
59
60 /*
61  * Constants ...
62  */
63 enum {
64         /*
65          * Egress Queue sizes, producer and consumer indices are all in units
66          * of Egress Context Units bytes.  Note that as far as the hardware is
67          * concerned, the free list is an Egress Queue (the host produces free
68          * buffers which the hardware consumes) and free list entries are
69          * 64-bit PCI DMA addresses.
70          */
71         EQ_UNIT = SGE_EQ_IDXSIZE,
72         FL_PER_EQ_UNIT = EQ_UNIT / sizeof(__be64),
73         TXD_PER_EQ_UNIT = EQ_UNIT / sizeof(__be64),
74
75         /*
76          * Max number of TX descriptors we clean up at a time.  Should be
77          * modest as freeing skbs isn't cheap and it happens while holding
78          * locks.  We just need to free packets faster than they arrive, we
79          * eventually catch up and keep the amortized cost reasonable.
80          */
81         MAX_TX_RECLAIM = 16,
82
83         /*
84          * Max number of Rx buffers we replenish at a time.  Again keep this
85          * modest, allocating buffers isn't cheap either.
86          */
87         MAX_RX_REFILL = 16,
88
89         /*
90          * Period of the Rx queue check timer.  This timer is infrequent as it
91          * has something to do only when the system experiences severe memory
92          * shortage.
93          */
94         RX_QCHECK_PERIOD = (HZ / 2),
95
96         /*
97          * Period of the TX queue check timer and the maximum number of TX
98          * descriptors to be reclaimed by the TX timer.
99          */
100         TX_QCHECK_PERIOD = (HZ / 2),
101         MAX_TIMER_TX_RECLAIM = 100,
102
103         /*
104          * An FL with <= FL_STARVE_THRES buffers is starving and a periodic
105          * timer will attempt to refill it.
106          */
107         FL_STARVE_THRES = 4,
108
109         /*
110          * Suspend an Ethernet TX queue with fewer available descriptors than
111          * this.  We always want to have room for a maximum sized packet:
112          * inline immediate data + MAX_SKB_FRAGS. This is the same as
113          * calc_tx_flits() for a TSO packet with nr_frags == MAX_SKB_FRAGS
114          * (see that function and its helpers for a description of the
115          * calculation).
116          */
117         ETHTXQ_MAX_FRAGS = MAX_SKB_FRAGS + 1,
118         ETHTXQ_MAX_SGL_LEN = ((3 * (ETHTXQ_MAX_FRAGS-1))/2 +
119                                    ((ETHTXQ_MAX_FRAGS-1) & 1) +
120                                    2),
121         ETHTXQ_MAX_HDR = (sizeof(struct fw_eth_tx_pkt_vm_wr) +
122                           sizeof(struct cpl_tx_pkt_lso_core) +
123                           sizeof(struct cpl_tx_pkt_core)) / sizeof(__be64),
124         ETHTXQ_MAX_FLITS = ETHTXQ_MAX_SGL_LEN + ETHTXQ_MAX_HDR,
125
126         ETHTXQ_STOP_THRES = 1 + DIV_ROUND_UP(ETHTXQ_MAX_FLITS, TXD_PER_EQ_UNIT),
127
128         /*
129          * Max TX descriptor space we allow for an Ethernet packet to be
130          * inlined into a WR.  This is limited by the maximum value which
131          * we can specify for immediate data in the firmware Ethernet TX
132          * Work Request.
133          */
134         MAX_IMM_TX_PKT_LEN = FW_WR_IMMDLEN_MASK,
135
136         /*
137          * Max size of a WR sent through a control TX queue.
138          */
139         MAX_CTRL_WR_LEN = 256,
140
141         /*
142          * Maximum amount of data which we'll ever need to inline into a
143          * TX ring: max(MAX_IMM_TX_PKT_LEN, MAX_CTRL_WR_LEN).
144          */
145         MAX_IMM_TX_LEN = (MAX_IMM_TX_PKT_LEN > MAX_CTRL_WR_LEN
146                           ? MAX_IMM_TX_PKT_LEN
147                           : MAX_CTRL_WR_LEN),
148
149         /*
150          * For incoming packets less than RX_COPY_THRES, we copy the data into
151          * an skb rather than referencing the data.  We allocate enough
152          * in-line room in skb's to accommodate pulling in RX_PULL_LEN bytes
153          * of the data (header).
154          */
155         RX_COPY_THRES = 256,
156         RX_PULL_LEN = 128,
157 };
158
159 /*
160  * Can't define this in the above enum because PKTSHIFT isn't a constant in
161  * the VF Driver ...
162  */
163 #define RX_PKT_PULL_LEN (RX_PULL_LEN + PKTSHIFT)
164
165 /*
166  * Software state per TX descriptor.
167  */
168 struct tx_sw_desc {
169         struct sk_buff *skb;            /* socket buffer of TX data source */
170         struct ulptx_sgl *sgl;          /* scatter/gather list in TX Queue */
171 };
172
173 /*
174  * Software state per RX Free List descriptor.  We keep track of the allocated
175  * FL page, its size, and its PCI DMA address (if the page is mapped).  The FL
176  * page size and its PCI DMA mapped state are stored in the low bits of the
177  * PCI DMA address as per below.
178  */
179 struct rx_sw_desc {
180         struct page *page;              /* Free List page buffer */
181         dma_addr_t dma_addr;            /* PCI DMA address (if mapped) */
182                                         /*   and flags (see below) */
183 };
184
185 /*
186  * The low bits of rx_sw_desc.dma_addr have special meaning.  Note that the
187  * SGE also uses the low 4 bits to determine the size of the buffer.  It uses
188  * those bits to index into the SGE_FL_BUFFER_SIZE[index] register array.
189  * Since we only use SGE_FL_BUFFER_SIZE0 and SGE_FL_BUFFER_SIZE1, these low 4
190  * bits can only contain a 0 or a 1 to indicate which size buffer we're giving
191  * to the SGE.  Thus, our software state of "is the buffer mapped for DMA" is
192  * maintained in an inverse sense so the hardware never sees that bit high.
193  */
194 enum {
195         RX_LARGE_BUF    = 1 << 0,       /* buffer is SGE_FL_BUFFER_SIZE[1] */
196         RX_UNMAPPED_BUF = 1 << 1,       /* buffer is not mapped */
197 };
198
199 /**
200  *      get_buf_addr - return DMA buffer address of software descriptor
201  *      @sdesc: pointer to the software buffer descriptor
202  *
203  *      Return the DMA buffer address of a software descriptor (stripping out
204  *      our low-order flag bits).
205  */
206 static inline dma_addr_t get_buf_addr(const struct rx_sw_desc *sdesc)
207 {
208         return sdesc->dma_addr & ~(dma_addr_t)(RX_LARGE_BUF | RX_UNMAPPED_BUF);
209 }
210
211 /**
212  *      is_buf_mapped - is buffer mapped for DMA?
213  *      @sdesc: pointer to the software buffer descriptor
214  *
215  *      Determine whether the buffer associated with a software descriptor in
216  *      mapped for DMA or not.
217  */
218 static inline bool is_buf_mapped(const struct rx_sw_desc *sdesc)
219 {
220         return !(sdesc->dma_addr & RX_UNMAPPED_BUF);
221 }
222
223 /**
224  *      need_skb_unmap - does the platform need unmapping of sk_buffs?
225  *
226  *      Returns true if the platfrom needs sk_buff unmapping.  The compiler
227  *      optimizes away unecessary code if this returns true.
228  */
229 static inline int need_skb_unmap(void)
230 {
231         /*
232          * This structure is used to tell if the platfrom needs buffer
233          * unmapping by checking if DECLARE_PCI_UNMAP_ADDR defines anything.
234          */
235         struct dummy {
236                 DECLARE_PCI_UNMAP_ADDR(addr);
237         };
238
239         return sizeof(struct dummy) != 0;
240 }
241
242 /**
243  *      txq_avail - return the number of available slots in a TX queue
244  *      @tq: the TX queue
245  *
246  *      Returns the number of available descriptors in a TX queue.
247  */
248 static inline unsigned int txq_avail(const struct sge_txq *tq)
249 {
250         return tq->size - 1 - tq->in_use;
251 }
252
253 /**
254  *      fl_cap - return the capacity of a Free List
255  *      @fl: the Free List
256  *
257  *      Returns the capacity of a Free List.  The capacity is less than the
258  *      size because an Egress Queue Index Unit worth of descriptors needs to
259  *      be left unpopulated, otherwise the Producer and Consumer indices PIDX
260  *      and CIDX will match and the hardware will think the FL is empty.
261  */
262 static inline unsigned int fl_cap(const struct sge_fl *fl)
263 {
264         return fl->size - FL_PER_EQ_UNIT;
265 }
266
267 /**
268  *      fl_starving - return whether a Free List is starving.
269  *      @fl: the Free List
270  *
271  *      Tests specified Free List to see whether the number of buffers
272  *      available to the hardware has falled below our "starvation"
273  *      threshhold.
274  */
275 static inline bool fl_starving(const struct sge_fl *fl)
276 {
277         return fl->avail - fl->pend_cred <= FL_STARVE_THRES;
278 }
279
280 /**
281  *      map_skb -  map an skb for DMA to the device
282  *      @dev: the egress net device
283  *      @skb: the packet to map
284  *      @addr: a pointer to the base of the DMA mapping array
285  *
286  *      Map an skb for DMA to the device and return an array of DMA addresses.
287  */
288 static int map_skb(struct device *dev, const struct sk_buff *skb,
289                    dma_addr_t *addr)
290 {
291         const skb_frag_t *fp, *end;
292         const struct skb_shared_info *si;
293
294         *addr = dma_map_single(dev, skb->data, skb_headlen(skb), DMA_TO_DEVICE);
295         if (dma_mapping_error(dev, *addr))
296                 goto out_err;
297
298         si = skb_shinfo(skb);
299         end = &si->frags[si->nr_frags];
300         for (fp = si->frags; fp < end; fp++) {
301                 *++addr = dma_map_page(dev, fp->page, fp->page_offset, fp->size,
302                                        DMA_TO_DEVICE);
303                 if (dma_mapping_error(dev, *addr))
304                         goto unwind;
305         }
306         return 0;
307
308 unwind:
309         while (fp-- > si->frags)
310                 dma_unmap_page(dev, *--addr, fp->size, DMA_TO_DEVICE);
311         dma_unmap_single(dev, addr[-1], skb_headlen(skb), DMA_TO_DEVICE);
312
313 out_err:
314         return -ENOMEM;
315 }
316
317 static void unmap_sgl(struct device *dev, const struct sk_buff *skb,
318                       const struct ulptx_sgl *sgl, const struct sge_txq *tq)
319 {
320         const struct ulptx_sge_pair *p;
321         unsigned int nfrags = skb_shinfo(skb)->nr_frags;
322
323         if (likely(skb_headlen(skb)))
324                 dma_unmap_single(dev, be64_to_cpu(sgl->addr0),
325                                  be32_to_cpu(sgl->len0), DMA_TO_DEVICE);
326         else {
327                 dma_unmap_page(dev, be64_to_cpu(sgl->addr0),
328                                be32_to_cpu(sgl->len0), DMA_TO_DEVICE);
329                 nfrags--;
330         }
331
332         /*
333          * the complexity below is because of the possibility of a wrap-around
334          * in the middle of an SGL
335          */
336         for (p = sgl->sge; nfrags >= 2; nfrags -= 2) {
337                 if (likely((u8 *)(p + 1) <= (u8 *)tq->stat)) {
338 unmap:
339                         dma_unmap_page(dev, be64_to_cpu(p->addr[0]),
340                                        be32_to_cpu(p->len[0]), DMA_TO_DEVICE);
341                         dma_unmap_page(dev, be64_to_cpu(p->addr[1]),
342                                        be32_to_cpu(p->len[1]), DMA_TO_DEVICE);
343                         p++;
344                 } else if ((u8 *)p == (u8 *)tq->stat) {
345                         p = (const struct ulptx_sge_pair *)tq->desc;
346                         goto unmap;
347                 } else if ((u8 *)p + 8 == (u8 *)tq->stat) {
348                         const __be64 *addr = (const __be64 *)tq->desc;
349
350                         dma_unmap_page(dev, be64_to_cpu(addr[0]),
351                                        be32_to_cpu(p->len[0]), DMA_TO_DEVICE);
352                         dma_unmap_page(dev, be64_to_cpu(addr[1]),
353                                        be32_to_cpu(p->len[1]), DMA_TO_DEVICE);
354                         p = (const struct ulptx_sge_pair *)&addr[2];
355                 } else {
356                         const __be64 *addr = (const __be64 *)tq->desc;
357
358                         dma_unmap_page(dev, be64_to_cpu(p->addr[0]),
359                                        be32_to_cpu(p->len[0]), DMA_TO_DEVICE);
360                         dma_unmap_page(dev, be64_to_cpu(addr[0]),
361                                        be32_to_cpu(p->len[1]), DMA_TO_DEVICE);
362                         p = (const struct ulptx_sge_pair *)&addr[1];
363                 }
364         }
365         if (nfrags) {
366                 __be64 addr;
367
368                 if ((u8 *)p == (u8 *)tq->stat)
369                         p = (const struct ulptx_sge_pair *)tq->desc;
370                 addr = ((u8 *)p + 16 <= (u8 *)tq->stat
371                         ? p->addr[0]
372                         : *(const __be64 *)tq->desc);
373                 dma_unmap_page(dev, be64_to_cpu(addr), be32_to_cpu(p->len[0]),
374                                DMA_TO_DEVICE);
375         }
376 }
377
378 /**
379  *      free_tx_desc - reclaims TX descriptors and their buffers
380  *      @adapter: the adapter
381  *      @tq: the TX queue to reclaim descriptors from
382  *      @n: the number of descriptors to reclaim
383  *      @unmap: whether the buffers should be unmapped for DMA
384  *
385  *      Reclaims TX descriptors from an SGE TX queue and frees the associated
386  *      TX buffers.  Called with the TX queue lock held.
387  */
388 static void free_tx_desc(struct adapter *adapter, struct sge_txq *tq,
389                          unsigned int n, bool unmap)
390 {
391         struct tx_sw_desc *sdesc;
392         unsigned int cidx = tq->cidx;
393         struct device *dev = adapter->pdev_dev;
394
395         const int need_unmap = need_skb_unmap() && unmap;
396
397         sdesc = &tq->sdesc[cidx];
398         while (n--) {
399                 /*
400                  * If we kept a reference to the original TX skb, we need to
401                  * unmap it from PCI DMA space (if required) and free it.
402                  */
403                 if (sdesc->skb) {
404                         if (need_unmap)
405                                 unmap_sgl(dev, sdesc->skb, sdesc->sgl, tq);
406                         kfree_skb(sdesc->skb);
407                         sdesc->skb = NULL;
408                 }
409
410                 sdesc++;
411                 if (++cidx == tq->size) {
412                         cidx = 0;
413                         sdesc = tq->sdesc;
414                 }
415         }
416         tq->cidx = cidx;
417 }
418
419 /*
420  * Return the number of reclaimable descriptors in a TX queue.
421  */
422 static inline int reclaimable(const struct sge_txq *tq)
423 {
424         int hw_cidx = be16_to_cpu(tq->stat->cidx);
425         int reclaimable = hw_cidx - tq->cidx;
426         if (reclaimable < 0)
427                 reclaimable += tq->size;
428         return reclaimable;
429 }
430
431 /**
432  *      reclaim_completed_tx - reclaims completed TX descriptors
433  *      @adapter: the adapter
434  *      @tq: the TX queue to reclaim completed descriptors from
435  *      @unmap: whether the buffers should be unmapped for DMA
436  *
437  *      Reclaims TX descriptors that the SGE has indicated it has processed,
438  *      and frees the associated buffers if possible.  Called with the TX
439  *      queue locked.
440  */
441 static inline void reclaim_completed_tx(struct adapter *adapter,
442                                         struct sge_txq *tq,
443                                         bool unmap)
444 {
445         int avail = reclaimable(tq);
446
447         if (avail) {
448                 /*
449                  * Limit the amount of clean up work we do at a time to keep
450                  * the TX lock hold time O(1).
451                  */
452                 if (avail > MAX_TX_RECLAIM)
453                         avail = MAX_TX_RECLAIM;
454
455                 free_tx_desc(adapter, tq, avail, unmap);
456                 tq->in_use -= avail;
457         }
458 }
459
460 /**
461  *      get_buf_size - return the size of an RX Free List buffer.
462  *      @sdesc: pointer to the software buffer descriptor
463  */
464 static inline int get_buf_size(const struct rx_sw_desc *sdesc)
465 {
466         return FL_PG_ORDER > 0 && (sdesc->dma_addr & RX_LARGE_BUF)
467                 ? (PAGE_SIZE << FL_PG_ORDER)
468                 : PAGE_SIZE;
469 }
470
471 /**
472  *      free_rx_bufs - free RX buffers on an SGE Free List
473  *      @adapter: the adapter
474  *      @fl: the SGE Free List to free buffers from
475  *      @n: how many buffers to free
476  *
477  *      Release the next @n buffers on an SGE Free List RX queue.   The
478  *      buffers must be made inaccessible to hardware before calling this
479  *      function.
480  */
481 static void free_rx_bufs(struct adapter *adapter, struct sge_fl *fl, int n)
482 {
483         while (n--) {
484                 struct rx_sw_desc *sdesc = &fl->sdesc[fl->cidx];
485
486                 if (is_buf_mapped(sdesc))
487                         dma_unmap_page(adapter->pdev_dev, get_buf_addr(sdesc),
488                                        get_buf_size(sdesc), PCI_DMA_FROMDEVICE);
489                 put_page(sdesc->page);
490                 sdesc->page = NULL;
491                 if (++fl->cidx == fl->size)
492                         fl->cidx = 0;
493                 fl->avail--;
494         }
495 }
496
497 /**
498  *      unmap_rx_buf - unmap the current RX buffer on an SGE Free List
499  *      @adapter: the adapter
500  *      @fl: the SGE Free List
501  *
502  *      Unmap the current buffer on an SGE Free List RX queue.   The
503  *      buffer must be made inaccessible to HW before calling this function.
504  *
505  *      This is similar to @free_rx_bufs above but does not free the buffer.
506  *      Do note that the FL still loses any further access to the buffer.
507  *      This is used predominantly to "transfer ownership" of an FL buffer
508  *      to another entity (typically an skb's fragment list).
509  */
510 static void unmap_rx_buf(struct adapter *adapter, struct sge_fl *fl)
511 {
512         struct rx_sw_desc *sdesc = &fl->sdesc[fl->cidx];
513
514         if (is_buf_mapped(sdesc))
515                 dma_unmap_page(adapter->pdev_dev, get_buf_addr(sdesc),
516                                get_buf_size(sdesc), PCI_DMA_FROMDEVICE);
517         sdesc->page = NULL;
518         if (++fl->cidx == fl->size)
519                 fl->cidx = 0;
520         fl->avail--;
521 }
522
523 /**
524  *      ring_fl_db - righ doorbell on free list
525  *      @adapter: the adapter
526  *      @fl: the Free List whose doorbell should be rung ...
527  *
528  *      Tell the Scatter Gather Engine that there are new free list entries
529  *      available.
530  */
531 static inline void ring_fl_db(struct adapter *adapter, struct sge_fl *fl)
532 {
533         /*
534          * The SGE keeps track of its Producer and Consumer Indices in terms
535          * of Egress Queue Units so we can only tell it about integral numbers
536          * of multiples of Free List Entries per Egress Queue Units ...
537          */
538         if (fl->pend_cred >= FL_PER_EQ_UNIT) {
539                 wmb();
540                 t4_write_reg(adapter, T4VF_SGE_BASE_ADDR + SGE_VF_KDOORBELL,
541                              DBPRIO |
542                              QID(fl->cntxt_id) |
543                              PIDX(fl->pend_cred / FL_PER_EQ_UNIT));
544                 fl->pend_cred %= FL_PER_EQ_UNIT;
545         }
546 }
547
548 /**
549  *      set_rx_sw_desc - initialize software RX buffer descriptor
550  *      @sdesc: pointer to the softwore RX buffer descriptor
551  *      @page: pointer to the page data structure backing the RX buffer
552  *      @dma_addr: PCI DMA address (possibly with low-bit flags)
553  */
554 static inline void set_rx_sw_desc(struct rx_sw_desc *sdesc, struct page *page,
555                                   dma_addr_t dma_addr)
556 {
557         sdesc->page = page;
558         sdesc->dma_addr = dma_addr;
559 }
560
561 /*
562  * Support for poisoning RX buffers ...
563  */
564 #define POISON_BUF_VAL -1
565
566 static inline void poison_buf(struct page *page, size_t sz)
567 {
568 #if POISON_BUF_VAL >= 0
569         memset(page_address(page), POISON_BUF_VAL, sz);
570 #endif
571 }
572
573 /**
574  *      refill_fl - refill an SGE RX buffer ring
575  *      @adapter: the adapter
576  *      @fl: the Free List ring to refill
577  *      @n: the number of new buffers to allocate
578  *      @gfp: the gfp flags for the allocations
579  *
580  *      (Re)populate an SGE free-buffer queue with up to @n new packet buffers,
581  *      allocated with the supplied gfp flags.  The caller must assure that
582  *      @n does not exceed the queue's capacity -- i.e. (cidx == pidx) _IN
583  *      EGRESS QUEUE UNITS_ indicates an empty Free List!  Returns the number
584  *      of buffers allocated.  If afterwards the queue is found critically low,
585  *      mark it as starving in the bitmap of starving FLs.
586  */
587 static unsigned int refill_fl(struct adapter *adapter, struct sge_fl *fl,
588                               int n, gfp_t gfp)
589 {
590         struct page *page;
591         dma_addr_t dma_addr;
592         unsigned int cred = fl->avail;
593         __be64 *d = &fl->desc[fl->pidx];
594         struct rx_sw_desc *sdesc = &fl->sdesc[fl->pidx];
595
596         /*
597          * Sanity: ensure that the result of adding n Free List buffers
598          * won't result in wrapping the SGE's Producer Index around to
599          * it's Consumer Index thereby indicating an empty Free List ...
600          */
601         BUG_ON(fl->avail + n > fl->size - FL_PER_EQ_UNIT);
602
603         /*
604          * If we support large pages, prefer large buffers and fail over to
605          * small pages if we can't allocate large pages to satisfy the refill.
606          * If we don't support large pages, drop directly into the small page
607          * allocation code.
608          */
609         if (FL_PG_ORDER == 0)
610                 goto alloc_small_pages;
611
612         while (n) {
613                 page = alloc_pages(gfp | __GFP_COMP | __GFP_NOWARN,
614                                    FL_PG_ORDER);
615                 if (unlikely(!page)) {
616                         /*
617                          * We've failed inour attempt to allocate a "large
618                          * page".  Fail over to the "small page" allocation
619                          * below.
620                          */
621                         fl->large_alloc_failed++;
622                         break;
623                 }
624                 poison_buf(page, PAGE_SIZE << FL_PG_ORDER);
625
626                 dma_addr = dma_map_page(adapter->pdev_dev, page, 0,
627                                         PAGE_SIZE << FL_PG_ORDER,
628                                         PCI_DMA_FROMDEVICE);
629                 if (unlikely(dma_mapping_error(adapter->pdev_dev, dma_addr))) {
630                         /*
631                          * We've run out of DMA mapping space.  Free up the
632                          * buffer and return with what we've managed to put
633                          * into the free list.  We don't want to fail over to
634                          * the small page allocation below in this case
635                          * because DMA mapping resources are typically
636                          * critical resources once they become scarse.
637                          */
638                         __free_pages(page, FL_PG_ORDER);
639                         goto out;
640                 }
641                 dma_addr |= RX_LARGE_BUF;
642                 *d++ = cpu_to_be64(dma_addr);
643
644                 set_rx_sw_desc(sdesc, page, dma_addr);
645                 sdesc++;
646
647                 fl->avail++;
648                 if (++fl->pidx == fl->size) {
649                         fl->pidx = 0;
650                         sdesc = fl->sdesc;
651                         d = fl->desc;
652                 }
653                 n--;
654         }
655
656 alloc_small_pages:
657         while (n--) {
658                 page = __netdev_alloc_page(adapter->port[0],
659                                            gfp | __GFP_NOWARN);
660                 if (unlikely(!page)) {
661                         fl->alloc_failed++;
662                         break;
663                 }
664                 poison_buf(page, PAGE_SIZE);
665
666                 dma_addr = dma_map_page(adapter->pdev_dev, page, 0, PAGE_SIZE,
667                                        PCI_DMA_FROMDEVICE);
668                 if (unlikely(dma_mapping_error(adapter->pdev_dev, dma_addr))) {
669                         netdev_free_page(adapter->port[0], page);
670                         break;
671                 }
672                 *d++ = cpu_to_be64(dma_addr);
673
674                 set_rx_sw_desc(sdesc, page, dma_addr);
675                 sdesc++;
676
677                 fl->avail++;
678                 if (++fl->pidx == fl->size) {
679                         fl->pidx = 0;
680                         sdesc = fl->sdesc;
681                         d = fl->desc;
682                 }
683         }
684
685 out:
686         /*
687          * Update our accounting state to incorporate the new Free List
688          * buffers, tell the hardware about them and return the number of
689          * bufers which we were able to allocate.
690          */
691         cred = fl->avail - cred;
692         fl->pend_cred += cred;
693         ring_fl_db(adapter, fl);
694
695         if (unlikely(fl_starving(fl))) {
696                 smp_wmb();
697                 set_bit(fl->cntxt_id, adapter->sge.starving_fl);
698         }
699
700         return cred;
701 }
702
703 /*
704  * Refill a Free List to its capacity or the Maximum Refill Increment,
705  * whichever is smaller ...
706  */
707 static inline void __refill_fl(struct adapter *adapter, struct sge_fl *fl)
708 {
709         refill_fl(adapter, fl,
710                   min((unsigned int)MAX_RX_REFILL, fl_cap(fl) - fl->avail),
711                   GFP_ATOMIC);
712 }
713
714 /**
715  *      alloc_ring - allocate resources for an SGE descriptor ring
716  *      @dev: the PCI device's core device
717  *      @nelem: the number of descriptors
718  *      @hwsize: the size of each hardware descriptor
719  *      @swsize: the size of each software descriptor
720  *      @busaddrp: the physical PCI bus address of the allocated ring
721  *      @swringp: return address pointer for software ring
722  *      @stat_size: extra space in hardware ring for status information
723  *
724  *      Allocates resources for an SGE descriptor ring, such as TX queues,
725  *      free buffer lists, response queues, etc.  Each SGE ring requires
726  *      space for its hardware descriptors plus, optionally, space for software
727  *      state associated with each hardware entry (the metadata).  The function
728  *      returns three values: the virtual address for the hardware ring (the
729  *      return value of the function), the PCI bus address of the hardware
730  *      ring (in *busaddrp), and the address of the software ring (in swringp).
731  *      Both the hardware and software rings are returned zeroed out.
732  */
733 static void *alloc_ring(struct device *dev, size_t nelem, size_t hwsize,
734                         size_t swsize, dma_addr_t *busaddrp, void *swringp,
735                         size_t stat_size)
736 {
737         /*
738          * Allocate the hardware ring and PCI DMA bus address space for said.
739          */
740         size_t hwlen = nelem * hwsize + stat_size;
741         void *hwring = dma_alloc_coherent(dev, hwlen, busaddrp, GFP_KERNEL);
742
743         if (!hwring)
744                 return NULL;
745
746         /*
747          * If the caller wants a software ring, allocate it and return a
748          * pointer to it in *swringp.
749          */
750         BUG_ON((swsize != 0) != (swringp != NULL));
751         if (swsize) {
752                 void *swring = kcalloc(nelem, swsize, GFP_KERNEL);
753
754                 if (!swring) {
755                         dma_free_coherent(dev, hwlen, hwring, *busaddrp);
756                         return NULL;
757                 }
758                 *(void **)swringp = swring;
759         }
760
761         /*
762          * Zero out the hardware ring and return its address as our function
763          * value.
764          */
765         memset(hwring, 0, hwlen);
766         return hwring;
767 }
768
769 /**
770  *      sgl_len - calculates the size of an SGL of the given capacity
771  *      @n: the number of SGL entries
772  *
773  *      Calculates the number of flits (8-byte units) needed for a Direct
774  *      Scatter/Gather List that can hold the given number of entries.
775  */
776 static inline unsigned int sgl_len(unsigned int n)
777 {
778         /*
779          * A Direct Scatter Gather List uses 32-bit lengths and 64-bit PCI DMA
780          * addresses.  The DSGL Work Request starts off with a 32-bit DSGL
781          * ULPTX header, then Length0, then Address0, then, for 1 <= i <= N,
782          * repeated sequences of { Length[i], Length[i+1], Address[i],
783          * Address[i+1] } (this ensures that all addresses are on 64-bit
784          * boundaries).  If N is even, then Length[N+1] should be set to 0 and
785          * Address[N+1] is omitted.
786          *
787          * The following calculation incorporates all of the above.  It's
788          * somewhat hard to follow but, briefly: the "+2" accounts for the
789          * first two flits which include the DSGL header, Length0 and
790          * Address0; the "(3*(n-1))/2" covers the main body of list entries (3
791          * flits for every pair of the remaining N) +1 if (n-1) is odd; and
792          * finally the "+((n-1)&1)" adds the one remaining flit needed if
793          * (n-1) is odd ...
794          */
795         n--;
796         return (3 * n) / 2 + (n & 1) + 2;
797 }
798
799 /**
800  *      flits_to_desc - returns the num of TX descriptors for the given flits
801  *      @flits: the number of flits
802  *
803  *      Returns the number of TX descriptors needed for the supplied number
804  *      of flits.
805  */
806 static inline unsigned int flits_to_desc(unsigned int flits)
807 {
808         BUG_ON(flits > SGE_MAX_WR_LEN / sizeof(__be64));
809         return DIV_ROUND_UP(flits, TXD_PER_EQ_UNIT);
810 }
811
812 /**
813  *      is_eth_imm - can an Ethernet packet be sent as immediate data?
814  *      @skb: the packet
815  *
816  *      Returns whether an Ethernet packet is small enough to fit completely as
817  *      immediate data.
818  */
819 static inline int is_eth_imm(const struct sk_buff *skb)
820 {
821         /*
822          * The VF Driver uses the FW_ETH_TX_PKT_VM_WR firmware Work Request
823          * which does not accommodate immediate data.  We could dike out all
824          * of the support code for immediate data but that would tie our hands
825          * too much if we ever want to enhace the firmware.  It would also
826          * create more differences between the PF and VF Drivers.
827          */
828         return false;
829 }
830
831 /**
832  *      calc_tx_flits - calculate the number of flits for a packet TX WR
833  *      @skb: the packet
834  *
835  *      Returns the number of flits needed for a TX Work Request for the
836  *      given Ethernet packet, including the needed WR and CPL headers.
837  */
838 static inline unsigned int calc_tx_flits(const struct sk_buff *skb)
839 {
840         unsigned int flits;
841
842         /*
843          * If the skb is small enough, we can pump it out as a work request
844          * with only immediate data.  In that case we just have to have the
845          * TX Packet header plus the skb data in the Work Request.
846          */
847         if (is_eth_imm(skb))
848                 return DIV_ROUND_UP(skb->len + sizeof(struct cpl_tx_pkt),
849                                     sizeof(__be64));
850
851         /*
852          * Otherwise, we're going to have to construct a Scatter gather list
853          * of the skb body and fragments.  We also include the flits necessary
854          * for the TX Packet Work Request and CPL.  We always have a firmware
855          * Write Header (incorporated as part of the cpl_tx_pkt_lso and
856          * cpl_tx_pkt structures), followed by either a TX Packet Write CPL
857          * message or, if we're doing a Large Send Offload, an LSO CPL message
858          * with an embeded TX Packet Write CPL message.
859          */
860         flits = sgl_len(skb_shinfo(skb)->nr_frags + 1);
861         if (skb_shinfo(skb)->gso_size)
862                 flits += (sizeof(struct fw_eth_tx_pkt_vm_wr) +
863                           sizeof(struct cpl_tx_pkt_lso_core) +
864                           sizeof(struct cpl_tx_pkt_core)) / sizeof(__be64);
865         else
866                 flits += (sizeof(struct fw_eth_tx_pkt_vm_wr) +
867                           sizeof(struct cpl_tx_pkt_core)) / sizeof(__be64);
868         return flits;
869 }
870
871 /**
872  *      write_sgl - populate a Scatter/Gather List for a packet
873  *      @skb: the packet
874  *      @tq: the TX queue we are writing into
875  *      @sgl: starting location for writing the SGL
876  *      @end: points right after the end of the SGL
877  *      @start: start offset into skb main-body data to include in the SGL
878  *      @addr: the list of DMA bus addresses for the SGL elements
879  *
880  *      Generates a Scatter/Gather List for the buffers that make up a packet.
881  *      The caller must provide adequate space for the SGL that will be written.
882  *      The SGL includes all of the packet's page fragments and the data in its
883  *      main body except for the first @start bytes.  @pos must be 16-byte
884  *      aligned and within a TX descriptor with available space.  @end points
885  *      write after the end of the SGL but does not account for any potential
886  *      wrap around, i.e., @end > @tq->stat.
887  */
888 static void write_sgl(const struct sk_buff *skb, struct sge_txq *tq,
889                       struct ulptx_sgl *sgl, u64 *end, unsigned int start,
890                       const dma_addr_t *addr)
891 {
892         unsigned int i, len;
893         struct ulptx_sge_pair *to;
894         const struct skb_shared_info *si = skb_shinfo(skb);
895         unsigned int nfrags = si->nr_frags;
896         struct ulptx_sge_pair buf[MAX_SKB_FRAGS / 2 + 1];
897
898         len = skb_headlen(skb) - start;
899         if (likely(len)) {
900                 sgl->len0 = htonl(len);
901                 sgl->addr0 = cpu_to_be64(addr[0] + start);
902                 nfrags++;
903         } else {
904                 sgl->len0 = htonl(si->frags[0].size);
905                 sgl->addr0 = cpu_to_be64(addr[1]);
906         }
907
908         sgl->cmd_nsge = htonl(ULPTX_CMD(ULP_TX_SC_DSGL) |
909                               ULPTX_NSGE(nfrags));
910         if (likely(--nfrags == 0))
911                 return;
912         /*
913          * Most of the complexity below deals with the possibility we hit the
914          * end of the queue in the middle of writing the SGL.  For this case
915          * only we create the SGL in a temporary buffer and then copy it.
916          */
917         to = (u8 *)end > (u8 *)tq->stat ? buf : sgl->sge;
918
919         for (i = (nfrags != si->nr_frags); nfrags >= 2; nfrags -= 2, to++) {
920                 to->len[0] = cpu_to_be32(si->frags[i].size);
921                 to->len[1] = cpu_to_be32(si->frags[++i].size);
922                 to->addr[0] = cpu_to_be64(addr[i]);
923                 to->addr[1] = cpu_to_be64(addr[++i]);
924         }
925         if (nfrags) {
926                 to->len[0] = cpu_to_be32(si->frags[i].size);
927                 to->len[1] = cpu_to_be32(0);
928                 to->addr[0] = cpu_to_be64(addr[i + 1]);
929         }
930         if (unlikely((u8 *)end > (u8 *)tq->stat)) {
931                 unsigned int part0 = (u8 *)tq->stat - (u8 *)sgl->sge, part1;
932
933                 if (likely(part0))
934                         memcpy(sgl->sge, buf, part0);
935                 part1 = (u8 *)end - (u8 *)tq->stat;
936                 memcpy(tq->desc, (u8 *)buf + part0, part1);
937                 end = (void *)tq->desc + part1;
938         }
939         if ((uintptr_t)end & 8)           /* 0-pad to multiple of 16 */
940                 *(u64 *)end = 0;
941 }
942
943 /**
944  *      check_ring_tx_db - check and potentially ring a TX queue's doorbell
945  *      @adapter: the adapter
946  *      @tq: the TX queue
947  *      @n: number of new descriptors to give to HW
948  *
949  *      Ring the doorbel for a TX queue.
950  */
951 static inline void ring_tx_db(struct adapter *adapter, struct sge_txq *tq,
952                               int n)
953 {
954         /*
955          * Warn if we write doorbells with the wrong priority and write
956          * descriptors before telling HW.
957          */
958         WARN_ON((QID(tq->cntxt_id) | PIDX(n)) & DBPRIO);
959         wmb();
960         t4_write_reg(adapter, T4VF_SGE_BASE_ADDR + SGE_VF_KDOORBELL,
961                      QID(tq->cntxt_id) | PIDX(n));
962 }
963
964 /**
965  *      inline_tx_skb - inline a packet's data into TX descriptors
966  *      @skb: the packet
967  *      @tq: the TX queue where the packet will be inlined
968  *      @pos: starting position in the TX queue to inline the packet
969  *
970  *      Inline a packet's contents directly into TX descriptors, starting at
971  *      the given position within the TX DMA ring.
972  *      Most of the complexity of this operation is dealing with wrap arounds
973  *      in the middle of the packet we want to inline.
974  */
975 static void inline_tx_skb(const struct sk_buff *skb, const struct sge_txq *tq,
976                           void *pos)
977 {
978         u64 *p;
979         int left = (void *)tq->stat - pos;
980
981         if (likely(skb->len <= left)) {
982                 if (likely(!skb->data_len))
983                         skb_copy_from_linear_data(skb, pos, skb->len);
984                 else
985                         skb_copy_bits(skb, 0, pos, skb->len);
986                 pos += skb->len;
987         } else {
988                 skb_copy_bits(skb, 0, pos, left);
989                 skb_copy_bits(skb, left, tq->desc, skb->len - left);
990                 pos = (void *)tq->desc + (skb->len - left);
991         }
992
993         /* 0-pad to multiple of 16 */
994         p = PTR_ALIGN(pos, 8);
995         if ((uintptr_t)p & 8)
996                 *p = 0;
997 }
998
999 /*
1000  * Figure out what HW csum a packet wants and return the appropriate control
1001  * bits.
1002  */
1003 static u64 hwcsum(const struct sk_buff *skb)
1004 {
1005         int csum_type;
1006         const struct iphdr *iph = ip_hdr(skb);
1007
1008         if (iph->version == 4) {
1009                 if (iph->protocol == IPPROTO_TCP)
1010                         csum_type = TX_CSUM_TCPIP;
1011                 else if (iph->protocol == IPPROTO_UDP)
1012                         csum_type = TX_CSUM_UDPIP;
1013                 else {
1014 nocsum:
1015                         /*
1016                          * unknown protocol, disable HW csum
1017                          * and hope a bad packet is detected
1018                          */
1019                         return TXPKT_L4CSUM_DIS;
1020                 }
1021         } else {
1022                 /*
1023                  * this doesn't work with extension headers
1024                  */
1025                 const struct ipv6hdr *ip6h = (const struct ipv6hdr *)iph;
1026
1027                 if (ip6h->nexthdr == IPPROTO_TCP)
1028                         csum_type = TX_CSUM_TCPIP6;
1029                 else if (ip6h->nexthdr == IPPROTO_UDP)
1030                         csum_type = TX_CSUM_UDPIP6;
1031                 else
1032                         goto nocsum;
1033         }
1034
1035         if (likely(csum_type >= TX_CSUM_TCPIP))
1036                 return TXPKT_CSUM_TYPE(csum_type) |
1037                         TXPKT_IPHDR_LEN(skb_network_header_len(skb)) |
1038                         TXPKT_ETHHDR_LEN(skb_network_offset(skb) - ETH_HLEN);
1039         else {
1040                 int start = skb_transport_offset(skb);
1041
1042                 return TXPKT_CSUM_TYPE(csum_type) |
1043                         TXPKT_CSUM_START(start) |
1044                         TXPKT_CSUM_LOC(start + skb->csum_offset);
1045         }
1046 }
1047
1048 /*
1049  * Stop an Ethernet TX queue and record that state change.
1050  */
1051 static void txq_stop(struct sge_eth_txq *txq)
1052 {
1053         netif_tx_stop_queue(txq->txq);
1054         txq->q.stops++;
1055 }
1056
1057 /*
1058  * Advance our software state for a TX queue by adding n in use descriptors.
1059  */
1060 static inline void txq_advance(struct sge_txq *tq, unsigned int n)
1061 {
1062         tq->in_use += n;
1063         tq->pidx += n;
1064         if (tq->pidx >= tq->size)
1065                 tq->pidx -= tq->size;
1066 }
1067
1068 /**
1069  *      t4vf_eth_xmit - add a packet to an Ethernet TX queue
1070  *      @skb: the packet
1071  *      @dev: the egress net device
1072  *
1073  *      Add a packet to an SGE Ethernet TX queue.  Runs with softirqs disabled.
1074  */
1075 int t4vf_eth_xmit(struct sk_buff *skb, struct net_device *dev)
1076 {
1077         u64 cntrl, *end;
1078         int qidx, credits;
1079         unsigned int flits, ndesc;
1080         struct adapter *adapter;
1081         struct sge_eth_txq *txq;
1082         const struct port_info *pi;
1083         struct fw_eth_tx_pkt_vm_wr *wr;
1084         struct cpl_tx_pkt_core *cpl;
1085         const struct skb_shared_info *ssi;
1086         dma_addr_t addr[MAX_SKB_FRAGS + 1];
1087         const size_t fw_hdr_copy_len = (sizeof(wr->ethmacdst) +
1088                                         sizeof(wr->ethmacsrc) +
1089                                         sizeof(wr->ethtype) +
1090                                         sizeof(wr->vlantci));
1091
1092         /*
1093          * The chip minimum packet length is 10 octets but the firmware
1094          * command that we are using requires that we copy the Ethernet header
1095          * (including the VLAN tag) into the header so we reject anything
1096          * smaller than that ...
1097          */
1098         if (unlikely(skb->len < fw_hdr_copy_len))
1099                 goto out_free;
1100
1101         /*
1102          * Figure out which TX Queue we're going to use.
1103          */
1104         pi = netdev_priv(dev);
1105         adapter = pi->adapter;
1106         qidx = skb_get_queue_mapping(skb);
1107         BUG_ON(qidx >= pi->nqsets);
1108         txq = &adapter->sge.ethtxq[pi->first_qset + qidx];
1109
1110         /*
1111          * Take this opportunity to reclaim any TX Descriptors whose DMA
1112          * transfers have completed.
1113          */
1114         reclaim_completed_tx(adapter, &txq->q, true);
1115
1116         /*
1117          * Calculate the number of flits and TX Descriptors we're going to
1118          * need along with how many TX Descriptors will be left over after
1119          * we inject our Work Request.
1120          */
1121         flits = calc_tx_flits(skb);
1122         ndesc = flits_to_desc(flits);
1123         credits = txq_avail(&txq->q) - ndesc;
1124
1125         if (unlikely(credits < 0)) {
1126                 /*
1127                  * Not enough room for this packet's Work Request.  Stop the
1128                  * TX Queue and return a "busy" condition.  The queue will get
1129                  * started later on when the firmware informs us that space
1130                  * has opened up.
1131                  */
1132                 txq_stop(txq);
1133                 dev_err(adapter->pdev_dev,
1134                         "%s: TX ring %u full while queue awake!\n",
1135                         dev->name, qidx);
1136                 return NETDEV_TX_BUSY;
1137         }
1138
1139         if (!is_eth_imm(skb) &&
1140             unlikely(map_skb(adapter->pdev_dev, skb, addr) < 0)) {
1141                 /*
1142                  * We need to map the skb into PCI DMA space (because it can't
1143                  * be in-lined directly into the Work Request) and the mapping
1144                  * operation failed.  Record the error and drop the packet.
1145                  */
1146                 txq->mapping_err++;
1147                 goto out_free;
1148         }
1149
1150         if (unlikely(credits < ETHTXQ_STOP_THRES)) {
1151                 /*
1152                  * After we're done injecting the Work Request for this
1153                  * packet, we'll be below our "stop threshhold" so stop the TX
1154                  * Queue now.  The queue will get started later on when the
1155                  * firmware informs us that space has opened up.
1156                  */
1157                 txq_stop(txq);
1158         }
1159
1160         /*
1161          * Start filling in our Work Request.  Note that we do _not_ handle
1162          * the WR Header wrapping around the TX Descriptor Ring.  If our
1163          * maximum header size ever exceeds one TX Descriptor, we'll need to
1164          * do something else here.
1165          */
1166         BUG_ON(DIV_ROUND_UP(ETHTXQ_MAX_HDR, TXD_PER_EQ_UNIT) > 1);
1167         wr = (void *)&txq->q.desc[txq->q.pidx];
1168         wr->equiq_to_len16 = cpu_to_be32(FW_WR_LEN16(DIV_ROUND_UP(flits, 2)));
1169         wr->r3[0] = cpu_to_be64(0);
1170         wr->r3[1] = cpu_to_be64(0);
1171         skb_copy_from_linear_data(skb, (void *)wr->ethmacdst, fw_hdr_copy_len);
1172         end = (u64 *)wr + flits;
1173
1174         /*
1175          * If this is a Large Send Offload packet we'll put in an LSO CPL
1176          * message with an encapsulated TX Packet CPL message.  Otherwise we
1177          * just use a TX Packet CPL message.
1178          */
1179         ssi = skb_shinfo(skb);
1180         if (ssi->gso_size) {
1181                 struct cpl_tx_pkt_lso_core *lso = (void *)(wr + 1);
1182                 bool v6 = (ssi->gso_type & SKB_GSO_TCPV6) != 0;
1183                 int l3hdr_len = skb_network_header_len(skb);
1184                 int eth_xtra_len = skb_network_offset(skb) - ETH_HLEN;
1185
1186                 wr->op_immdlen =
1187                         cpu_to_be32(FW_WR_OP(FW_ETH_TX_PKT_VM_WR) |
1188                                     FW_WR_IMMDLEN(sizeof(*lso) +
1189                                                   sizeof(*cpl)));
1190                 /*
1191                  * Fill in the LSO CPL message.
1192                  */
1193                 lso->lso_ctrl =
1194                         cpu_to_be32(LSO_OPCODE(CPL_TX_PKT_LSO) |
1195                                     LSO_FIRST_SLICE |
1196                                     LSO_LAST_SLICE |
1197                                     LSO_IPV6(v6) |
1198                                     LSO_ETHHDR_LEN(eth_xtra_len/4) |
1199                                     LSO_IPHDR_LEN(l3hdr_len/4) |
1200                                     LSO_TCPHDR_LEN(tcp_hdr(skb)->doff));
1201                 lso->ipid_ofst = cpu_to_be16(0);
1202                 lso->mss = cpu_to_be16(ssi->gso_size);
1203                 lso->seqno_offset = cpu_to_be32(0);
1204                 lso->len = cpu_to_be32(skb->len);
1205
1206                 /*
1207                  * Set up TX Packet CPL pointer, control word and perform
1208                  * accounting.
1209                  */
1210                 cpl = (void *)(lso + 1);
1211                 cntrl = (TXPKT_CSUM_TYPE(v6 ? TX_CSUM_TCPIP6 : TX_CSUM_TCPIP) |
1212                          TXPKT_IPHDR_LEN(l3hdr_len) |
1213                          TXPKT_ETHHDR_LEN(eth_xtra_len));
1214                 txq->tso++;
1215                 txq->tx_cso += ssi->gso_segs;
1216         } else {
1217                 int len;
1218
1219                 len = is_eth_imm(skb) ? skb->len + sizeof(*cpl) : sizeof(*cpl);
1220                 wr->op_immdlen =
1221                         cpu_to_be32(FW_WR_OP(FW_ETH_TX_PKT_VM_WR) |
1222                                     FW_WR_IMMDLEN(len));
1223
1224                 /*
1225                  * Set up TX Packet CPL pointer, control word and perform
1226                  * accounting.
1227                  */
1228                 cpl = (void *)(wr + 1);
1229                 if (skb->ip_summed == CHECKSUM_PARTIAL) {
1230                         cntrl = hwcsum(skb) | TXPKT_IPCSUM_DIS;
1231                         txq->tx_cso++;
1232                 } else
1233                         cntrl = TXPKT_L4CSUM_DIS | TXPKT_IPCSUM_DIS;
1234         }
1235
1236         /*
1237          * If there's a VLAN tag present, add that to the list of things to
1238          * do in this Work Request.
1239          */
1240         if (vlan_tx_tag_present(skb)) {
1241                 txq->vlan_ins++;
1242                 cntrl |= TXPKT_VLAN_VLD | TXPKT_VLAN(vlan_tx_tag_get(skb));
1243         }
1244
1245         /*
1246          * Fill in the TX Packet CPL message header.
1247          */
1248         cpl->ctrl0 = cpu_to_be32(TXPKT_OPCODE(CPL_TX_PKT_XT) |
1249                                  TXPKT_INTF(pi->port_id) |
1250                                  TXPKT_PF(0));
1251         cpl->pack = cpu_to_be16(0);
1252         cpl->len = cpu_to_be16(skb->len);
1253         cpl->ctrl1 = cpu_to_be64(cntrl);
1254
1255 #ifdef T4_TRACE
1256         T4_TRACE5(adapter->tb[txq->q.cntxt_id & 7],
1257                   "eth_xmit: ndesc %u, credits %u, pidx %u, len %u, frags %u",
1258                   ndesc, credits, txq->q.pidx, skb->len, ssi->nr_frags);
1259 #endif
1260
1261         /*
1262          * Fill in the body of the TX Packet CPL message with either in-lined
1263          * data or a Scatter/Gather List.
1264          */
1265         if (is_eth_imm(skb)) {
1266                 /*
1267                  * In-line the packet's data and free the skb since we don't
1268                  * need it any longer.
1269                  */
1270                 inline_tx_skb(skb, &txq->q, cpl + 1);
1271                 dev_kfree_skb(skb);
1272         } else {
1273                 /*
1274                  * Write the skb's Scatter/Gather list into the TX Packet CPL
1275                  * message and retain a pointer to the skb so we can free it
1276                  * later when its DMA completes.  (We store the skb pointer
1277                  * in the Software Descriptor corresponding to the last TX
1278                  * Descriptor used by the Work Request.)
1279                  *
1280                  * The retained skb will be freed when the corresponding TX
1281                  * Descriptors are reclaimed after their DMAs complete.
1282                  * However, this could take quite a while since, in general,
1283                  * the hardware is set up to be lazy about sending DMA
1284                  * completion notifications to us and we mostly perform TX
1285                  * reclaims in the transmit routine.
1286                  *
1287                  * This is good for performamce but means that we rely on new
1288                  * TX packets arriving to run the destructors of completed
1289                  * packets, which open up space in their sockets' send queues.
1290                  * Sometimes we do not get such new packets causing TX to
1291                  * stall.  A single UDP transmitter is a good example of this
1292                  * situation.  We have a clean up timer that periodically
1293                  * reclaims completed packets but it doesn't run often enough
1294                  * (nor do we want it to) to prevent lengthy stalls.  A
1295                  * solution to this problem is to run the destructor early,
1296                  * after the packet is queued but before it's DMAd.  A con is
1297                  * that we lie to socket memory accounting, but the amount of
1298                  * extra memory is reasonable (limited by the number of TX
1299                  * descriptors), the packets do actually get freed quickly by
1300                  * new packets almost always, and for protocols like TCP that
1301                  * wait for acks to really free up the data the extra memory
1302                  * is even less.  On the positive side we run the destructors
1303                  * on the sending CPU rather than on a potentially different
1304                  * completing CPU, usually a good thing.  We also run them
1305                  * without holding our TX queue lock, unlike what
1306                  * reclaim_completed_tx() would otherwise do.
1307                  *
1308                  * XXX Actually the above is somewhat incorrect since we don't
1309                  * XXX yet have a periodic timer which reclaims TX Descriptors.
1310                  * XXX What's our plan for this?
1311                  * XXX
1312                  * XXX Also, we don't currently have a TX Queue lock but
1313                  * XXX that may be the result of not having any current
1314                  * XXX asynchronous path for reclaiming completed TX
1315                  * XXX Descriptors ...
1316                  *
1317                  * Run the destructor before telling the DMA engine about the
1318                  * packet to make sure it doesn't complete and get freed
1319                  * prematurely.
1320                  */
1321                 struct ulptx_sgl *sgl = (struct ulptx_sgl *)(cpl + 1);
1322                 struct sge_txq *tq = &txq->q;
1323                 int last_desc;
1324
1325                 /*
1326                  * If the Work Request header was an exact multiple of our TX
1327                  * Descriptor length, then it's possible that the starting SGL
1328                  * pointer lines up exactly with the end of our TX Descriptor
1329                  * ring.  If that's the case, wrap around to the beginning
1330                  * here ...
1331                  */
1332                 if (unlikely((void *)sgl == (void *)tq->stat)) {
1333                         sgl = (void *)tq->desc;
1334                         end = (void *)((void *)tq->desc +
1335                                        ((void *)end - (void *)tq->stat));
1336                 }
1337
1338                 write_sgl(skb, tq, sgl, end, 0, addr);
1339                 skb_orphan(skb);
1340
1341                 last_desc = tq->pidx + ndesc - 1;
1342                 if (last_desc >= tq->size)
1343                         last_desc -= tq->size;
1344                 tq->sdesc[last_desc].skb = skb;
1345                 tq->sdesc[last_desc].sgl = sgl;
1346         }
1347
1348         /*
1349          * Advance our internal TX Queue state, tell the hardware about
1350          * the new TX descriptors and return success.
1351          */
1352         txq_advance(&txq->q, ndesc);
1353         dev->trans_start = jiffies;
1354         ring_tx_db(adapter, &txq->q, ndesc);
1355         return NETDEV_TX_OK;
1356
1357 out_free:
1358         /*
1359          * An error of some sort happened.  Free the TX skb and tell the
1360          * OS that we've "dealt" with the packet ...
1361          */
1362         dev_kfree_skb(skb);
1363         return NETDEV_TX_OK;
1364 }
1365
1366 /**
1367  *      t4vf_pktgl_free - free a packet gather list
1368  *      @gl: the gather list
1369  *
1370  *      Releases the pages of a packet gather list.  We do not own the last
1371  *      page on the list and do not free it.
1372  */
1373 void t4vf_pktgl_free(const struct pkt_gl *gl)
1374 {
1375         int frag;
1376
1377         frag = gl->nfrags - 1;
1378         while (frag--)
1379                 put_page(gl->frags[frag].page);
1380 }
1381
1382 /**
1383  *      copy_frags - copy fragments from gather list into skb_shared_info
1384  *      @si: destination skb shared info structure
1385  *      @gl: source internal packet gather list
1386  *      @offset: packet start offset in first page
1387  *
1388  *      Copy an internal packet gather list into a Linux skb_shared_info
1389  *      structure.
1390  */
1391 static inline void copy_frags(struct skb_shared_info *si,
1392                               const struct pkt_gl *gl,
1393                               unsigned int offset)
1394 {
1395         unsigned int n;
1396
1397         /* usually there's just one frag */
1398         si->frags[0].page = gl->frags[0].page;
1399         si->frags[0].page_offset = gl->frags[0].page_offset + offset;
1400         si->frags[0].size = gl->frags[0].size - offset;
1401         si->nr_frags = gl->nfrags;
1402
1403         n = gl->nfrags - 1;
1404         if (n)
1405                 memcpy(&si->frags[1], &gl->frags[1], n * sizeof(skb_frag_t));
1406
1407         /* get a reference to the last page, we don't own it */
1408         get_page(gl->frags[n].page);
1409 }
1410
1411 /**
1412  *      do_gro - perform Generic Receive Offload ingress packet processing
1413  *      @rxq: ingress RX Ethernet Queue
1414  *      @gl: gather list for ingress packet
1415  *      @pkt: CPL header for last packet fragment
1416  *
1417  *      Perform Generic Receive Offload (GRO) ingress packet processing.
1418  *      We use the standard Linux GRO interfaces for this.
1419  */
1420 static void do_gro(struct sge_eth_rxq *rxq, const struct pkt_gl *gl,
1421                    const struct cpl_rx_pkt *pkt)
1422 {
1423         int ret;
1424         struct sk_buff *skb;
1425
1426         skb = napi_get_frags(&rxq->rspq.napi);
1427         if (unlikely(!skb)) {
1428                 t4vf_pktgl_free(gl);
1429                 rxq->stats.rx_drops++;
1430                 return;
1431         }
1432
1433         copy_frags(skb_shinfo(skb), gl, PKTSHIFT);
1434         skb->len = gl->tot_len - PKTSHIFT;
1435         skb->data_len = skb->len;
1436         skb->truesize += skb->data_len;
1437         skb->ip_summed = CHECKSUM_UNNECESSARY;
1438         skb_record_rx_queue(skb, rxq->rspq.idx);
1439
1440         if (unlikely(pkt->vlan_ex)) {
1441                 struct port_info *pi = netdev_priv(rxq->rspq.netdev);
1442                 struct vlan_group *grp = pi->vlan_grp;
1443
1444                 rxq->stats.vlan_ex++;
1445                 if (likely(grp)) {
1446                         ret = vlan_gro_frags(&rxq->rspq.napi, grp,
1447                                              be16_to_cpu(pkt->vlan));
1448                         goto stats;
1449                 }
1450         }
1451         ret = napi_gro_frags(&rxq->rspq.napi);
1452
1453 stats:
1454         if (ret == GRO_HELD)
1455                 rxq->stats.lro_pkts++;
1456         else if (ret == GRO_MERGED || ret == GRO_MERGED_FREE)
1457                 rxq->stats.lro_merged++;
1458         rxq->stats.pkts++;
1459         rxq->stats.rx_cso++;
1460 }
1461
1462 /**
1463  *      t4vf_ethrx_handler - process an ingress ethernet packet
1464  *      @rspq: the response queue that received the packet
1465  *      @rsp: the response queue descriptor holding the RX_PKT message
1466  *      @gl: the gather list of packet fragments
1467  *
1468  *      Process an ingress ethernet packet and deliver it to the stack.
1469  */
1470 int t4vf_ethrx_handler(struct sge_rspq *rspq, const __be64 *rsp,
1471                        const struct pkt_gl *gl)
1472 {
1473         struct sk_buff *skb;
1474         struct port_info *pi;
1475         struct skb_shared_info *ssi;
1476         const struct cpl_rx_pkt *pkt = (void *)&rsp[1];
1477         bool csum_ok = pkt->csum_calc && !pkt->err_vec;
1478         unsigned int len = be16_to_cpu(pkt->len);
1479         struct sge_eth_rxq *rxq = container_of(rspq, struct sge_eth_rxq, rspq);
1480
1481         /*
1482          * If this is a good TCP packet and we have Generic Receive Offload
1483          * enabled, handle the packet in the GRO path.
1484          */
1485         if ((pkt->l2info & cpu_to_be32(RXF_TCP)) &&
1486             (rspq->netdev->features & NETIF_F_GRO) && csum_ok &&
1487             !pkt->ip_frag) {
1488                 do_gro(rxq, gl, pkt);
1489                 return 0;
1490         }
1491
1492         /*
1493          * If the ingress packet is small enough, allocate an skb large enough
1494          * for all of the data and copy it inline.  Otherwise, allocate an skb
1495          * with enough room to pull in the header and reference the rest of
1496          * the data via the skb fragment list.
1497          */
1498         if (len <= RX_COPY_THRES) {
1499                 /* small packets have only one fragment */
1500                 skb = alloc_skb(gl->frags[0].size, GFP_ATOMIC);
1501                 if (!skb)
1502                         goto nomem;
1503                 __skb_put(skb, gl->frags[0].size);
1504                 skb_copy_to_linear_data(skb, gl->va, gl->frags[0].size);
1505         } else {
1506                 skb = alloc_skb(RX_PKT_PULL_LEN, GFP_ATOMIC);
1507                 if (!skb)
1508                         goto nomem;
1509                 __skb_put(skb, RX_PKT_PULL_LEN);
1510                 skb_copy_to_linear_data(skb, gl->va, RX_PKT_PULL_LEN);
1511
1512                 ssi = skb_shinfo(skb);
1513                 ssi->frags[0].page = gl->frags[0].page;
1514                 ssi->frags[0].page_offset = (gl->frags[0].page_offset +
1515                                              RX_PKT_PULL_LEN);
1516                 ssi->frags[0].size = gl->frags[0].size - RX_PKT_PULL_LEN;
1517                 if (gl->nfrags > 1)
1518                         memcpy(&ssi->frags[1], &gl->frags[1],
1519                                (gl->nfrags-1) * sizeof(skb_frag_t));
1520                 ssi->nr_frags = gl->nfrags;
1521                 skb->len = len + PKTSHIFT;
1522                 skb->data_len = skb->len - RX_PKT_PULL_LEN;
1523                 skb->truesize += skb->data_len;
1524
1525                 /* Get a reference for the last page, we don't own it */
1526                 get_page(gl->frags[gl->nfrags - 1].page);
1527         }
1528
1529         __skb_pull(skb, PKTSHIFT);
1530         skb->protocol = eth_type_trans(skb, rspq->netdev);
1531         skb_record_rx_queue(skb, rspq->idx);
1532         skb->dev->last_rx = jiffies;                  /* XXX removed 2.6.29 */
1533         pi = netdev_priv(skb->dev);
1534         rxq->stats.pkts++;
1535
1536         if (csum_ok && (pi->rx_offload & RX_CSO) && !pkt->err_vec &&
1537             (be32_to_cpu(pkt->l2info) & (RXF_UDP|RXF_TCP))) {
1538                 if (!pkt->ip_frag)
1539                         skb->ip_summed = CHECKSUM_UNNECESSARY;
1540                 else {
1541                         __sum16 c = (__force __sum16)pkt->csum;
1542                         skb->csum = csum_unfold(c);
1543                         skb->ip_summed = CHECKSUM_COMPLETE;
1544                 }
1545                 rxq->stats.rx_cso++;
1546         } else
1547                 skb->ip_summed = CHECKSUM_NONE;
1548
1549         if (unlikely(pkt->vlan_ex)) {
1550                 struct vlan_group *grp = pi->vlan_grp;
1551
1552                 rxq->stats.vlan_ex++;
1553                 if (likely(grp))
1554                         vlan_hwaccel_receive_skb(skb, grp,
1555                                                  be16_to_cpu(pkt->vlan));
1556                 else
1557                         dev_kfree_skb_any(skb);
1558         } else
1559                 netif_receive_skb(skb);
1560
1561         return 0;
1562
1563 nomem:
1564         t4vf_pktgl_free(gl);
1565         rxq->stats.rx_drops++;
1566         return 0;
1567 }
1568
1569 /**
1570  *      is_new_response - check if a response is newly written
1571  *      @rc: the response control descriptor
1572  *      @rspq: the response queue
1573  *
1574  *      Returns true if a response descriptor contains a yet unprocessed
1575  *      response.
1576  */
1577 static inline bool is_new_response(const struct rsp_ctrl *rc,
1578                                    const struct sge_rspq *rspq)
1579 {
1580         return RSPD_GEN(rc->type_gen) == rspq->gen;
1581 }
1582
1583 /**
1584  *      restore_rx_bufs - put back a packet's RX buffers
1585  *      @gl: the packet gather list
1586  *      @fl: the SGE Free List
1587  *      @nfrags: how many fragments in @si
1588  *
1589  *      Called when we find out that the current packet, @si, can't be
1590  *      processed right away for some reason.  This is a very rare event and
1591  *      there's no effort to make this suspension/resumption process
1592  *      particularly efficient.
1593  *
1594  *      We implement the suspension by putting all of the RX buffers associated
1595  *      with the current packet back on the original Free List.  The buffers
1596  *      have already been unmapped and are left unmapped, we mark them as
1597  *      unmapped in order to prevent further unmapping attempts.  (Effectively
1598  *      this function undoes the series of @unmap_rx_buf calls which were done
1599  *      to create the current packet's gather list.)  This leaves us ready to
1600  *      restart processing of the packet the next time we start processing the
1601  *      RX Queue ...
1602  */
1603 static void restore_rx_bufs(const struct pkt_gl *gl, struct sge_fl *fl,
1604                             int frags)
1605 {
1606         struct rx_sw_desc *sdesc;
1607
1608         while (frags--) {
1609                 if (fl->cidx == 0)
1610                         fl->cidx = fl->size - 1;
1611                 else
1612                         fl->cidx--;
1613                 sdesc = &fl->sdesc[fl->cidx];
1614                 sdesc->page = gl->frags[frags].page;
1615                 sdesc->dma_addr |= RX_UNMAPPED_BUF;
1616                 fl->avail++;
1617         }
1618 }
1619
1620 /**
1621  *      rspq_next - advance to the next entry in a response queue
1622  *      @rspq: the queue
1623  *
1624  *      Updates the state of a response queue to advance it to the next entry.
1625  */
1626 static inline void rspq_next(struct sge_rspq *rspq)
1627 {
1628         rspq->cur_desc = (void *)rspq->cur_desc + rspq->iqe_len;
1629         if (unlikely(++rspq->cidx == rspq->size)) {
1630                 rspq->cidx = 0;
1631                 rspq->gen ^= 1;
1632                 rspq->cur_desc = rspq->desc;
1633         }
1634 }
1635
1636 /**
1637  *      process_responses - process responses from an SGE response queue
1638  *      @rspq: the ingress response queue to process
1639  *      @budget: how many responses can be processed in this round
1640  *
1641  *      Process responses from a Scatter Gather Engine response queue up to
1642  *      the supplied budget.  Responses include received packets as well as
1643  *      control messages from firmware or hardware.
1644  *
1645  *      Additionally choose the interrupt holdoff time for the next interrupt
1646  *      on this queue.  If the system is under memory shortage use a fairly
1647  *      long delay to help recovery.
1648  */
1649 int process_responses(struct sge_rspq *rspq, int budget)
1650 {
1651         struct sge_eth_rxq *rxq = container_of(rspq, struct sge_eth_rxq, rspq);
1652         int budget_left = budget;
1653
1654         while (likely(budget_left)) {
1655                 int ret, rsp_type;
1656                 const struct rsp_ctrl *rc;
1657
1658                 rc = (void *)rspq->cur_desc + (rspq->iqe_len - sizeof(*rc));
1659                 if (!is_new_response(rc, rspq))
1660                         break;
1661
1662                 /*
1663                  * Figure out what kind of response we've received from the
1664                  * SGE.
1665                  */
1666                 rmb();
1667                 rsp_type = RSPD_TYPE(rc->type_gen);
1668                 if (likely(rsp_type == RSP_TYPE_FLBUF)) {
1669                         skb_frag_t *fp;
1670                         struct pkt_gl gl;
1671                         const struct rx_sw_desc *sdesc;
1672                         u32 bufsz, frag;
1673                         u32 len = be32_to_cpu(rc->pldbuflen_qid);
1674
1675                         /*
1676                          * If we get a "new buffer" message from the SGE we
1677                          * need to move on to the next Free List buffer.
1678                          */
1679                         if (len & RSPD_NEWBUF) {
1680                                 /*
1681                                  * We get one "new buffer" message when we
1682                                  * first start up a queue so we need to ignore
1683                                  * it when our offset into the buffer is 0.
1684                                  */
1685                                 if (likely(rspq->offset > 0)) {
1686                                         free_rx_bufs(rspq->adapter, &rxq->fl,
1687                                                      1);
1688                                         rspq->offset = 0;
1689                                 }
1690                                 len = RSPD_LEN(len);
1691                         }
1692
1693                         /*
1694                          * Gather packet fragments.
1695                          */
1696                         for (frag = 0, fp = gl.frags; /**/; frag++, fp++) {
1697                                 BUG_ON(frag >= MAX_SKB_FRAGS);
1698                                 BUG_ON(rxq->fl.avail == 0);
1699                                 sdesc = &rxq->fl.sdesc[rxq->fl.cidx];
1700                                 bufsz = get_buf_size(sdesc);
1701                                 fp->page = sdesc->page;
1702                                 fp->page_offset = rspq->offset;
1703                                 fp->size = min(bufsz, len);
1704                                 len -= fp->size;
1705                                 if (!len)
1706                                         break;
1707                                 unmap_rx_buf(rspq->adapter, &rxq->fl);
1708                         }
1709                         gl.nfrags = frag+1;
1710
1711                         /*
1712                          * Last buffer remains mapped so explicitly make it
1713                          * coherent for CPU access and start preloading first
1714                          * cache line ...
1715                          */
1716                         dma_sync_single_for_cpu(rspq->adapter->pdev_dev,
1717                                                 get_buf_addr(sdesc),
1718                                                 fp->size, DMA_FROM_DEVICE);
1719                         gl.va = (page_address(gl.frags[0].page) +
1720                                  gl.frags[0].page_offset);
1721                         prefetch(gl.va);
1722
1723                         /*
1724                          * Hand the new ingress packet to the handler for
1725                          * this Response Queue.
1726                          */
1727                         ret = rspq->handler(rspq, rspq->cur_desc, &gl);
1728                         if (likely(ret == 0))
1729                                 rspq->offset += ALIGN(fp->size, FL_ALIGN);
1730                         else
1731                                 restore_rx_bufs(&gl, &rxq->fl, frag);
1732                 } else if (likely(rsp_type == RSP_TYPE_CPL)) {
1733                         ret = rspq->handler(rspq, rspq->cur_desc, NULL);
1734                 } else {
1735                         WARN_ON(rsp_type > RSP_TYPE_CPL);
1736                         ret = 0;
1737                 }
1738
1739                 if (unlikely(ret)) {
1740                         /*
1741                          * Couldn't process descriptor, back off for recovery.
1742                          * We use the SGE's last timer which has the longest
1743                          * interrupt coalescing value ...
1744                          */
1745                         const int NOMEM_TIMER_IDX = SGE_NTIMERS-1;
1746                         rspq->next_intr_params =
1747                                 QINTR_TIMER_IDX(NOMEM_TIMER_IDX);
1748                         break;
1749                 }
1750
1751                 rspq_next(rspq);
1752                 budget_left--;
1753         }
1754
1755         /*
1756          * If this is a Response Queue with an associated Free List and
1757          * at least two Egress Queue units available in the Free List
1758          * for new buffer pointers, refill the Free List.
1759          */
1760         if (rspq->offset >= 0 &&
1761             rxq->fl.size - rxq->fl.avail >= 2*FL_PER_EQ_UNIT)
1762                 __refill_fl(rspq->adapter, &rxq->fl);
1763         return budget - budget_left;
1764 }
1765
1766 /**
1767  *      napi_rx_handler - the NAPI handler for RX processing
1768  *      @napi: the napi instance
1769  *      @budget: how many packets we can process in this round
1770  *
1771  *      Handler for new data events when using NAPI.  This does not need any
1772  *      locking or protection from interrupts as data interrupts are off at
1773  *      this point and other adapter interrupts do not interfere (the latter
1774  *      in not a concern at all with MSI-X as non-data interrupts then have
1775  *      a separate handler).
1776  */
1777 static int napi_rx_handler(struct napi_struct *napi, int budget)
1778 {
1779         unsigned int intr_params;
1780         struct sge_rspq *rspq = container_of(napi, struct sge_rspq, napi);
1781         int work_done = process_responses(rspq, budget);
1782
1783         if (likely(work_done < budget)) {
1784                 napi_complete(napi);
1785                 intr_params = rspq->next_intr_params;
1786                 rspq->next_intr_params = rspq->intr_params;
1787         } else
1788                 intr_params = QINTR_TIMER_IDX(SGE_TIMER_UPD_CIDX);
1789
1790         t4_write_reg(rspq->adapter,
1791                      T4VF_SGE_BASE_ADDR + SGE_VF_GTS,
1792                      CIDXINC(work_done) |
1793                      INGRESSQID((u32)rspq->cntxt_id) |
1794                      SEINTARM(intr_params));
1795         return work_done;
1796 }
1797
1798 /*
1799  * The MSI-X interrupt handler for an SGE response queue for the NAPI case
1800  * (i.e., response queue serviced by NAPI polling).
1801  */
1802 irqreturn_t t4vf_sge_intr_msix(int irq, void *cookie)
1803 {
1804         struct sge_rspq *rspq = cookie;
1805
1806         napi_schedule(&rspq->napi);
1807         return IRQ_HANDLED;
1808 }
1809
1810 /*
1811  * Process the indirect interrupt entries in the interrupt queue and kick off
1812  * NAPI for each queue that has generated an entry.
1813  */
1814 static unsigned int process_intrq(struct adapter *adapter)
1815 {
1816         struct sge *s = &adapter->sge;
1817         struct sge_rspq *intrq = &s->intrq;
1818         unsigned int work_done;
1819
1820         spin_lock(&adapter->sge.intrq_lock);
1821         for (work_done = 0; ; work_done++) {
1822                 const struct rsp_ctrl *rc;
1823                 unsigned int qid, iq_idx;
1824                 struct sge_rspq *rspq;
1825
1826                 /*
1827                  * Grab the next response from the interrupt queue and bail
1828                  * out if it's not a new response.
1829                  */
1830                 rc = (void *)intrq->cur_desc + (intrq->iqe_len - sizeof(*rc));
1831                 if (!is_new_response(rc, intrq))
1832                         break;
1833
1834                 /*
1835                  * If the response isn't a forwarded interrupt message issue a
1836                  * error and go on to the next response message.  This should
1837                  * never happen ...
1838                  */
1839                 rmb();
1840                 if (unlikely(RSPD_TYPE(rc->type_gen) != RSP_TYPE_INTR)) {
1841                         dev_err(adapter->pdev_dev,
1842                                 "Unexpected INTRQ response type %d\n",
1843                                 RSPD_TYPE(rc->type_gen));
1844                         continue;
1845                 }
1846
1847                 /*
1848                  * Extract the Queue ID from the interrupt message and perform
1849                  * sanity checking to make sure it really refers to one of our
1850                  * Ingress Queues which is active and matches the queue's ID.
1851                  * None of these error conditions should ever happen so we may
1852                  * want to either make them fatal and/or conditionalized under
1853                  * DEBUG.
1854                  */
1855                 qid = RSPD_QID(be32_to_cpu(rc->pldbuflen_qid));
1856                 iq_idx = IQ_IDX(s, qid);
1857                 if (unlikely(iq_idx >= MAX_INGQ)) {
1858                         dev_err(adapter->pdev_dev,
1859                                 "Ingress QID %d out of range\n", qid);
1860                         continue;
1861                 }
1862                 rspq = s->ingr_map[iq_idx];
1863                 if (unlikely(rspq == NULL)) {
1864                         dev_err(adapter->pdev_dev,
1865                                 "Ingress QID %d RSPQ=NULL\n", qid);
1866                         continue;
1867                 }
1868                 if (unlikely(rspq->abs_id != qid)) {
1869                         dev_err(adapter->pdev_dev,
1870                                 "Ingress QID %d refers to RSPQ %d\n",
1871                                 qid, rspq->abs_id);
1872                         continue;
1873                 }
1874
1875                 /*
1876                  * Schedule NAPI processing on the indicated Response Queue
1877                  * and move on to the next entry in the Forwarded Interrupt
1878                  * Queue.
1879                  */
1880                 napi_schedule(&rspq->napi);
1881                 rspq_next(intrq);
1882         }
1883
1884         t4_write_reg(adapter, T4VF_SGE_BASE_ADDR + SGE_VF_GTS,
1885                      CIDXINC(work_done) |
1886                      INGRESSQID(intrq->cntxt_id) |
1887                      SEINTARM(intrq->intr_params));
1888
1889         spin_unlock(&adapter->sge.intrq_lock);
1890
1891         return work_done;
1892 }
1893
1894 /*
1895  * The MSI interrupt handler handles data events from SGE response queues as
1896  * well as error and other async events as they all use the same MSI vector.
1897  */
1898 irqreturn_t t4vf_intr_msi(int irq, void *cookie)
1899 {
1900         struct adapter *adapter = cookie;
1901
1902         process_intrq(adapter);
1903         return IRQ_HANDLED;
1904 }
1905
1906 /**
1907  *      t4vf_intr_handler - select the top-level interrupt handler
1908  *      @adapter: the adapter
1909  *
1910  *      Selects the top-level interrupt handler based on the type of interrupts
1911  *      (MSI-X or MSI).
1912  */
1913 irq_handler_t t4vf_intr_handler(struct adapter *adapter)
1914 {
1915         BUG_ON((adapter->flags & (USING_MSIX|USING_MSI)) == 0);
1916         if (adapter->flags & USING_MSIX)
1917                 return t4vf_sge_intr_msix;
1918         else
1919                 return t4vf_intr_msi;
1920 }
1921
1922 /**
1923  *      sge_rx_timer_cb - perform periodic maintenance of SGE RX queues
1924  *      @data: the adapter
1925  *
1926  *      Runs periodically from a timer to perform maintenance of SGE RX queues.
1927  *
1928  *      a) Replenishes RX queues that have run out due to memory shortage.
1929  *      Normally new RX buffers are added when existing ones are consumed but
1930  *      when out of memory a queue can become empty.  We schedule NAPI to do
1931  *      the actual refill.
1932  */
1933 static void sge_rx_timer_cb(unsigned long data)
1934 {
1935         struct adapter *adapter = (struct adapter *)data;
1936         struct sge *s = &adapter->sge;
1937         unsigned int i;
1938
1939         /*
1940          * Scan the "Starving Free Lists" flag array looking for any Free
1941          * Lists in need of more free buffers.  If we find one and it's not
1942          * being actively polled, then bump its "starving" counter and attempt
1943          * to refill it.  If we're successful in adding enough buffers to push
1944          * the Free List over the starving threshold, then we can clear its
1945          * "starving" status.
1946          */
1947         for (i = 0; i < ARRAY_SIZE(s->starving_fl); i++) {
1948                 unsigned long m;
1949
1950                 for (m = s->starving_fl[i]; m; m &= m - 1) {
1951                         unsigned int id = __ffs(m) + i * BITS_PER_LONG;
1952                         struct sge_fl *fl = s->egr_map[id];
1953
1954                         clear_bit(id, s->starving_fl);
1955                         smp_mb__after_clear_bit();
1956
1957                         /*
1958                          * Since we are accessing fl without a lock there's a
1959                          * small probability of a false positive where we
1960                          * schedule napi but the FL is no longer starving.
1961                          * No biggie.
1962                          */
1963                         if (fl_starving(fl)) {
1964                                 struct sge_eth_rxq *rxq;
1965
1966                                 rxq = container_of(fl, struct sge_eth_rxq, fl);
1967                                 if (napi_reschedule(&rxq->rspq.napi))
1968                                         fl->starving++;
1969                                 else
1970                                         set_bit(id, s->starving_fl);
1971                         }
1972                 }
1973         }
1974
1975         /*
1976          * Reschedule the next scan for starving Free Lists ...
1977          */
1978         mod_timer(&s->rx_timer, jiffies + RX_QCHECK_PERIOD);
1979 }
1980
1981 /**
1982  *      sge_tx_timer_cb - perform periodic maintenance of SGE Tx queues
1983  *      @data: the adapter
1984  *
1985  *      Runs periodically from a timer to perform maintenance of SGE TX queues.
1986  *
1987  *      b) Reclaims completed Tx packets for the Ethernet queues.  Normally
1988  *      packets are cleaned up by new Tx packets, this timer cleans up packets
1989  *      when no new packets are being submitted.  This is essential for pktgen,
1990  *      at least.
1991  */
1992 static void sge_tx_timer_cb(unsigned long data)
1993 {
1994         struct adapter *adapter = (struct adapter *)data;
1995         struct sge *s = &adapter->sge;
1996         unsigned int i, budget;
1997
1998         budget = MAX_TIMER_TX_RECLAIM;
1999         i = s->ethtxq_rover;
2000         do {
2001                 struct sge_eth_txq *txq = &s->ethtxq[i];
2002
2003                 if (reclaimable(&txq->q) && __netif_tx_trylock(txq->txq)) {
2004                         int avail = reclaimable(&txq->q);
2005
2006                         if (avail > budget)
2007                                 avail = budget;
2008
2009                         free_tx_desc(adapter, &txq->q, avail, true);
2010                         txq->q.in_use -= avail;
2011                         __netif_tx_unlock(txq->txq);
2012
2013                         budget -= avail;
2014                         if (!budget)
2015                                 break;
2016                 }
2017
2018                 i++;
2019                 if (i >= s->ethqsets)
2020                         i = 0;
2021         } while (i != s->ethtxq_rover);
2022         s->ethtxq_rover = i;
2023
2024         /*
2025          * If we found too many reclaimable packets schedule a timer in the
2026          * near future to continue where we left off.  Otherwise the next timer
2027          * will be at its normal interval.
2028          */
2029         mod_timer(&s->tx_timer, jiffies + (budget ? TX_QCHECK_PERIOD : 2));
2030 }
2031
2032 /**
2033  *      t4vf_sge_alloc_rxq - allocate an SGE RX Queue
2034  *      @adapter: the adapter
2035  *      @rspq: pointer to to the new rxq's Response Queue to be filled in
2036  *      @iqasynch: if 0, a normal rspq; if 1, an asynchronous event queue
2037  *      @dev: the network device associated with the new rspq
2038  *      @intr_dest: MSI-X vector index (overriden in MSI mode)
2039  *      @fl: pointer to the new rxq's Free List to be filled in
2040  *      @hnd: the interrupt handler to invoke for the rspq
2041  */
2042 int t4vf_sge_alloc_rxq(struct adapter *adapter, struct sge_rspq *rspq,
2043                        bool iqasynch, struct net_device *dev,
2044                        int intr_dest,
2045                        struct sge_fl *fl, rspq_handler_t hnd)
2046 {
2047         struct port_info *pi = netdev_priv(dev);
2048         struct fw_iq_cmd cmd, rpl;
2049         int ret, iqandst, flsz = 0;
2050
2051         /*
2052          * If we're using MSI interrupts and we're not initializing the
2053          * Forwarded Interrupt Queue itself, then set up this queue for
2054          * indirect interrupts to the Forwarded Interrupt Queue.  Obviously
2055          * the Forwarded Interrupt Queue must be set up before any other
2056          * ingress queue ...
2057          */
2058         if ((adapter->flags & USING_MSI) && rspq != &adapter->sge.intrq) {
2059                 iqandst = SGE_INTRDST_IQ;
2060                 intr_dest = adapter->sge.intrq.abs_id;
2061         } else
2062                 iqandst = SGE_INTRDST_PCI;
2063
2064         /*
2065          * Allocate the hardware ring for the Response Queue.  The size needs
2066          * to be a multiple of 16 which includes the mandatory status entry
2067          * (regardless of whether the Status Page capabilities are enabled or
2068          * not).
2069          */
2070         rspq->size = roundup(rspq->size, 16);
2071         rspq->desc = alloc_ring(adapter->pdev_dev, rspq->size, rspq->iqe_len,
2072                                 0, &rspq->phys_addr, NULL, 0);
2073         if (!rspq->desc)
2074                 return -ENOMEM;
2075
2076         /*
2077          * Fill in the Ingress Queue Command.  Note: Ideally this code would
2078          * be in t4vf_hw.c but there are so many parameters and dependencies
2079          * on our Linux SGE state that we would end up having to pass tons of
2080          * parameters.  We'll have to think about how this might be migrated
2081          * into OS-independent common code ...
2082          */
2083         memset(&cmd, 0, sizeof(cmd));
2084         cmd.op_to_vfn = cpu_to_be32(FW_CMD_OP(FW_IQ_CMD) |
2085                                     FW_CMD_REQUEST |
2086                                     FW_CMD_WRITE |
2087                                     FW_CMD_EXEC);
2088         cmd.alloc_to_len16 = cpu_to_be32(FW_IQ_CMD_ALLOC |
2089                                          FW_IQ_CMD_IQSTART(1) |
2090                                          FW_LEN16(cmd));
2091         cmd.type_to_iqandstindex =
2092                 cpu_to_be32(FW_IQ_CMD_TYPE(FW_IQ_TYPE_FL_INT_CAP) |
2093                             FW_IQ_CMD_IQASYNCH(iqasynch) |
2094                             FW_IQ_CMD_VIID(pi->viid) |
2095                             FW_IQ_CMD_IQANDST(iqandst) |
2096                             FW_IQ_CMD_IQANUS(1) |
2097                             FW_IQ_CMD_IQANUD(SGE_UPDATEDEL_INTR) |
2098                             FW_IQ_CMD_IQANDSTINDEX(intr_dest));
2099         cmd.iqdroprss_to_iqesize =
2100                 cpu_to_be16(FW_IQ_CMD_IQPCIECH(pi->port_id) |
2101                             FW_IQ_CMD_IQGTSMODE |
2102                             FW_IQ_CMD_IQINTCNTTHRESH(rspq->pktcnt_idx) |
2103                             FW_IQ_CMD_IQESIZE(ilog2(rspq->iqe_len) - 4));
2104         cmd.iqsize = cpu_to_be16(rspq->size);
2105         cmd.iqaddr = cpu_to_be64(rspq->phys_addr);
2106
2107         if (fl) {
2108                 /*
2109                  * Allocate the ring for the hardware free list (with space
2110                  * for its status page) along with the associated software
2111                  * descriptor ring.  The free list size needs to be a multiple
2112                  * of the Egress Queue Unit.
2113                  */
2114                 fl->size = roundup(fl->size, FL_PER_EQ_UNIT);
2115                 fl->desc = alloc_ring(adapter->pdev_dev, fl->size,
2116                                       sizeof(__be64), sizeof(struct rx_sw_desc),
2117                                       &fl->addr, &fl->sdesc, STAT_LEN);
2118                 if (!fl->desc) {
2119                         ret = -ENOMEM;
2120                         goto err;
2121                 }
2122
2123                 /*
2124                  * Calculate the size of the hardware free list ring plus
2125                  * status page (which the SGE will place at the end of the
2126                  * free list ring) in Egress Queue Units.
2127                  */
2128                 flsz = (fl->size / FL_PER_EQ_UNIT +
2129                         STAT_LEN / EQ_UNIT);
2130
2131                 /*
2132                  * Fill in all the relevant firmware Ingress Queue Command
2133                  * fields for the free list.
2134                  */
2135                 cmd.iqns_to_fl0congen =
2136                         cpu_to_be32(
2137                                 FW_IQ_CMD_FL0HOSTFCMODE(SGE_HOSTFCMODE_NONE) |
2138                                 FW_IQ_CMD_FL0PACKEN |
2139                                 FW_IQ_CMD_FL0PADEN);
2140                 cmd.fl0dcaen_to_fl0cidxfthresh =
2141                         cpu_to_be16(
2142                                 FW_IQ_CMD_FL0FBMIN(SGE_FETCHBURSTMIN_64B) |
2143                                 FW_IQ_CMD_FL0FBMAX(SGE_FETCHBURSTMAX_512B));
2144                 cmd.fl0size = cpu_to_be16(flsz);
2145                 cmd.fl0addr = cpu_to_be64(fl->addr);
2146         }
2147
2148         /*
2149          * Issue the firmware Ingress Queue Command and extract the results if
2150          * it completes successfully.
2151          */
2152         ret = t4vf_wr_mbox(adapter, &cmd, sizeof(cmd), &rpl);
2153         if (ret)
2154                 goto err;
2155
2156         netif_napi_add(dev, &rspq->napi, napi_rx_handler, 64);
2157         rspq->cur_desc = rspq->desc;
2158         rspq->cidx = 0;
2159         rspq->gen = 1;
2160         rspq->next_intr_params = rspq->intr_params;
2161         rspq->cntxt_id = be16_to_cpu(rpl.iqid);
2162         rspq->abs_id = be16_to_cpu(rpl.physiqid);
2163         rspq->size--;                   /* subtract status entry */
2164         rspq->adapter = adapter;
2165         rspq->netdev = dev;
2166         rspq->handler = hnd;
2167
2168         /* set offset to -1 to distinguish ingress queues without FL */
2169         rspq->offset = fl ? 0 : -1;
2170
2171         if (fl) {
2172                 fl->cntxt_id = be16_to_cpu(rpl.fl0id);
2173                 fl->avail = 0;
2174                 fl->pend_cred = 0;
2175                 fl->pidx = 0;
2176                 fl->cidx = 0;
2177                 fl->alloc_failed = 0;
2178                 fl->large_alloc_failed = 0;
2179                 fl->starving = 0;
2180                 refill_fl(adapter, fl, fl_cap(fl), GFP_KERNEL);
2181         }
2182
2183         return 0;
2184
2185 err:
2186         /*
2187          * An error occurred.  Clean up our partial allocation state and
2188          * return the error.
2189          */
2190         if (rspq->desc) {
2191                 dma_free_coherent(adapter->pdev_dev, rspq->size * rspq->iqe_len,
2192                                   rspq->desc, rspq->phys_addr);
2193                 rspq->desc = NULL;
2194         }
2195         if (fl && fl->desc) {
2196                 kfree(fl->sdesc);
2197                 fl->sdesc = NULL;
2198                 dma_free_coherent(adapter->pdev_dev, flsz * EQ_UNIT,
2199                                   fl->desc, fl->addr);
2200                 fl->desc = NULL;
2201         }
2202         return ret;
2203 }
2204
2205 /**
2206  *      t4vf_sge_alloc_eth_txq - allocate an SGE Ethernet TX Queue
2207  *      @adapter: the adapter
2208  *      @txq: pointer to the new txq to be filled in
2209  *      @devq: the network TX queue associated with the new txq
2210  *      @iqid: the relative ingress queue ID to which events relating to
2211  *              the new txq should be directed
2212  */
2213 int t4vf_sge_alloc_eth_txq(struct adapter *adapter, struct sge_eth_txq *txq,
2214                            struct net_device *dev, struct netdev_queue *devq,
2215                            unsigned int iqid)
2216 {
2217         int ret, nentries;
2218         struct fw_eq_eth_cmd cmd, rpl;
2219         struct port_info *pi = netdev_priv(dev);
2220
2221         /*
2222          * Calculate the size of the hardware TX Queue (including the
2223          * status age on the end) in units of TX Descriptors.
2224          */
2225         nentries = txq->q.size + STAT_LEN / sizeof(struct tx_desc);
2226
2227         /*
2228          * Allocate the hardware ring for the TX ring (with space for its
2229          * status page) along with the associated software descriptor ring.
2230          */
2231         txq->q.desc = alloc_ring(adapter->pdev_dev, txq->q.size,
2232                                  sizeof(struct tx_desc),
2233                                  sizeof(struct tx_sw_desc),
2234                                  &txq->q.phys_addr, &txq->q.sdesc, STAT_LEN);
2235         if (!txq->q.desc)
2236                 return -ENOMEM;
2237
2238         /*
2239          * Fill in the Egress Queue Command.  Note: As with the direct use of
2240          * the firmware Ingress Queue COmmand above in our RXQ allocation
2241          * routine, ideally, this code would be in t4vf_hw.c.  Again, we'll
2242          * have to see if there's some reasonable way to parameterize it
2243          * into the common code ...
2244          */
2245         memset(&cmd, 0, sizeof(cmd));
2246         cmd.op_to_vfn = cpu_to_be32(FW_CMD_OP(FW_EQ_ETH_CMD) |
2247                                     FW_CMD_REQUEST |
2248                                     FW_CMD_WRITE |
2249                                     FW_CMD_EXEC);
2250         cmd.alloc_to_len16 = cpu_to_be32(FW_EQ_ETH_CMD_ALLOC |
2251                                          FW_EQ_ETH_CMD_EQSTART |
2252                                          FW_LEN16(cmd));
2253         cmd.viid_pkd = cpu_to_be32(FW_EQ_ETH_CMD_VIID(pi->viid));
2254         cmd.fetchszm_to_iqid =
2255                 cpu_to_be32(FW_EQ_ETH_CMD_HOSTFCMODE(SGE_HOSTFCMODE_STPG) |
2256                             FW_EQ_ETH_CMD_PCIECHN(pi->port_id) |
2257                             FW_EQ_ETH_CMD_IQID(iqid));
2258         cmd.dcaen_to_eqsize =
2259                 cpu_to_be32(FW_EQ_ETH_CMD_FBMIN(SGE_FETCHBURSTMIN_64B) |
2260                             FW_EQ_ETH_CMD_FBMAX(SGE_FETCHBURSTMAX_512B) |
2261                             FW_EQ_ETH_CMD_CIDXFTHRESH(SGE_CIDXFLUSHTHRESH_32) |
2262                             FW_EQ_ETH_CMD_EQSIZE(nentries));
2263         cmd.eqaddr = cpu_to_be64(txq->q.phys_addr);
2264
2265         /*
2266          * Issue the firmware Egress Queue Command and extract the results if
2267          * it completes successfully.
2268          */
2269         ret = t4vf_wr_mbox(adapter, &cmd, sizeof(cmd), &rpl);
2270         if (ret) {
2271                 /*
2272                  * The girmware Ingress Queue Command failed for some reason.
2273                  * Free up our partial allocation state and return the error.
2274                  */
2275                 kfree(txq->q.sdesc);
2276                 txq->q.sdesc = NULL;
2277                 dma_free_coherent(adapter->pdev_dev,
2278                                   nentries * sizeof(struct tx_desc),
2279                                   txq->q.desc, txq->q.phys_addr);
2280                 txq->q.desc = NULL;
2281                 return ret;
2282         }
2283
2284         txq->q.in_use = 0;
2285         txq->q.cidx = 0;
2286         txq->q.pidx = 0;
2287         txq->q.stat = (void *)&txq->q.desc[txq->q.size];
2288         txq->q.cntxt_id = FW_EQ_ETH_CMD_EQID_GET(be32_to_cpu(rpl.eqid_pkd));
2289         txq->q.abs_id =
2290                 FW_EQ_ETH_CMD_PHYSEQID_GET(be32_to_cpu(rpl.physeqid_pkd));
2291         txq->txq = devq;
2292         txq->tso = 0;
2293         txq->tx_cso = 0;
2294         txq->vlan_ins = 0;
2295         txq->q.stops = 0;
2296         txq->q.restarts = 0;
2297         txq->mapping_err = 0;
2298         return 0;
2299 }
2300
2301 /*
2302  * Free the DMA map resources associated with a TX queue.
2303  */
2304 static void free_txq(struct adapter *adapter, struct sge_txq *tq)
2305 {
2306         dma_free_coherent(adapter->pdev_dev,
2307                           tq->size * sizeof(*tq->desc) + STAT_LEN,
2308                           tq->desc, tq->phys_addr);
2309         tq->cntxt_id = 0;
2310         tq->sdesc = NULL;
2311         tq->desc = NULL;
2312 }
2313
2314 /*
2315  * Free the resources associated with a response queue (possibly including a
2316  * free list).
2317  */
2318 static void free_rspq_fl(struct adapter *adapter, struct sge_rspq *rspq,
2319                          struct sge_fl *fl)
2320 {
2321         unsigned int flid = fl ? fl->cntxt_id : 0xffff;
2322
2323         t4vf_iq_free(adapter, FW_IQ_TYPE_FL_INT_CAP,
2324                      rspq->cntxt_id, flid, 0xffff);
2325         dma_free_coherent(adapter->pdev_dev, (rspq->size + 1) * rspq->iqe_len,
2326                           rspq->desc, rspq->phys_addr);
2327         netif_napi_del(&rspq->napi);
2328         rspq->netdev = NULL;
2329         rspq->cntxt_id = 0;
2330         rspq->abs_id = 0;
2331         rspq->desc = NULL;
2332
2333         if (fl) {
2334                 free_rx_bufs(adapter, fl, fl->avail);
2335                 dma_free_coherent(adapter->pdev_dev,
2336                                   fl->size * sizeof(*fl->desc) + STAT_LEN,
2337                                   fl->desc, fl->addr);
2338                 kfree(fl->sdesc);
2339                 fl->sdesc = NULL;
2340                 fl->cntxt_id = 0;
2341                 fl->desc = NULL;
2342         }
2343 }
2344
2345 /**
2346  *      t4vf_free_sge_resources - free SGE resources
2347  *      @adapter: the adapter
2348  *
2349  *      Frees resources used by the SGE queue sets.
2350  */
2351 void t4vf_free_sge_resources(struct adapter *adapter)
2352 {
2353         struct sge *s = &adapter->sge;
2354         struct sge_eth_rxq *rxq = s->ethrxq;
2355         struct sge_eth_txq *txq = s->ethtxq;
2356         struct sge_rspq *evtq = &s->fw_evtq;
2357         struct sge_rspq *intrq = &s->intrq;
2358         int qs;
2359
2360         for (qs = 0; qs < adapter->sge.ethqsets; qs++) {
2361                 if (rxq->rspq.desc)
2362                         free_rspq_fl(adapter, &rxq->rspq, &rxq->fl);
2363                 if (txq->q.desc) {
2364                         t4vf_eth_eq_free(adapter, txq->q.cntxt_id);
2365                         free_tx_desc(adapter, &txq->q, txq->q.in_use, true);
2366                         kfree(txq->q.sdesc);
2367                         free_txq(adapter, &txq->q);
2368                 }
2369         }
2370         if (evtq->desc)
2371                 free_rspq_fl(adapter, evtq, NULL);
2372         if (intrq->desc)
2373                 free_rspq_fl(adapter, intrq, NULL);
2374 }
2375
2376 /**
2377  *      t4vf_sge_start - enable SGE operation
2378  *      @adapter: the adapter
2379  *
2380  *      Start tasklets and timers associated with the DMA engine.
2381  */
2382 void t4vf_sge_start(struct adapter *adapter)
2383 {
2384         adapter->sge.ethtxq_rover = 0;
2385         mod_timer(&adapter->sge.rx_timer, jiffies + RX_QCHECK_PERIOD);
2386         mod_timer(&adapter->sge.tx_timer, jiffies + TX_QCHECK_PERIOD);
2387 }
2388
2389 /**
2390  *      t4vf_sge_stop - disable SGE operation
2391  *      @adapter: the adapter
2392  *
2393  *      Stop tasklets and timers associated with the DMA engine.  Note that
2394  *      this is effective only if measures have been taken to disable any HW
2395  *      events that may restart them.
2396  */
2397 void t4vf_sge_stop(struct adapter *adapter)
2398 {
2399         struct sge *s = &adapter->sge;
2400
2401         if (s->rx_timer.function)
2402                 del_timer_sync(&s->rx_timer);
2403         if (s->tx_timer.function)
2404                 del_timer_sync(&s->tx_timer);
2405 }
2406
2407 /**
2408  *      t4vf_sge_init - initialize SGE
2409  *      @adapter: the adapter
2410  *
2411  *      Performs SGE initialization needed every time after a chip reset.
2412  *      We do not initialize any of the queue sets here, instead the driver
2413  *      top-level must request those individually.  We also do not enable DMA
2414  *      here, that should be done after the queues have been set up.
2415  */
2416 int t4vf_sge_init(struct adapter *adapter)
2417 {
2418         struct sge_params *sge_params = &adapter->params.sge;
2419         u32 fl0 = sge_params->sge_fl_buffer_size[0];
2420         u32 fl1 = sge_params->sge_fl_buffer_size[1];
2421         struct sge *s = &adapter->sge;
2422
2423         /*
2424          * Start by vetting the basic SGE parameters which have been set up by
2425          * the Physical Function Driver.  Ideally we should be able to deal
2426          * with _any_ configuration.  Practice is different ...
2427          */
2428         if (fl0 != PAGE_SIZE || (fl1 != 0 && fl1 <= fl0)) {
2429                 dev_err(adapter->pdev_dev, "bad SGE FL buffer sizes [%d, %d]\n",
2430                         fl0, fl1);
2431                 return -EINVAL;
2432         }
2433         if ((sge_params->sge_control & RXPKTCPLMODE) == 0) {
2434                 dev_err(adapter->pdev_dev, "bad SGE CPL MODE\n");
2435                 return -EINVAL;
2436         }
2437
2438         /*
2439          * Now translate the adapter parameters into our internal forms.
2440          */
2441         if (fl1)
2442                 FL_PG_ORDER = ilog2(fl1) - PAGE_SHIFT;
2443         STAT_LEN = ((sge_params->sge_control & EGRSTATUSPAGESIZE) ? 128 : 64);
2444         PKTSHIFT = PKTSHIFT_GET(sge_params->sge_control);
2445         FL_ALIGN = 1 << (INGPADBOUNDARY_GET(sge_params->sge_control) +
2446                          INGPADBOUNDARY_SHIFT);
2447
2448         /*
2449          * Set up tasklet timers.
2450          */
2451         setup_timer(&s->rx_timer, sge_rx_timer_cb, (unsigned long)adapter);
2452         setup_timer(&s->tx_timer, sge_tx_timer_cb, (unsigned long)adapter);
2453
2454         /*
2455          * Initialize Forwarded Interrupt Queue lock.
2456          */
2457         spin_lock_init(&s->intrq_lock);
2458
2459         return 0;
2460 }