]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/net/ethernet/amd/xgbe/xgbe-common.h
amd-xgbe: Implement split header receive support
[karo-tx-linux.git] / drivers / net / ethernet / amd / xgbe / xgbe-common.h
1 /*
2  * AMD 10Gb Ethernet driver
3  *
4  * This file is available to you under your choice of the following two
5  * licenses:
6  *
7  * License 1: GPLv2
8  *
9  * Copyright (c) 2014 Advanced Micro Devices, Inc.
10  *
11  * This file is free software; you may copy, redistribute and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation, either version 2 of the License, or (at
14  * your option) any later version.
15  *
16  * This file is distributed in the hope that it will be useful, but
17  * WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
19  * General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
23  *
24  * This file incorporates work covered by the following copyright and
25  * permission notice:
26  *     The Synopsys DWC ETHER XGMAC Software Driver and documentation
27  *     (hereinafter "Software") is an unsupported proprietary work of Synopsys,
28  *     Inc. unless otherwise expressly agreed to in writing between Synopsys
29  *     and you.
30  *
31  *     The Software IS NOT an item of Licensed Software or Licensed Product
32  *     under any End User Software License Agreement or Agreement for Licensed
33  *     Product with Synopsys or any supplement thereto.  Permission is hereby
34  *     granted, free of charge, to any person obtaining a copy of this software
35  *     annotated with this license and the Software, to deal in the Software
36  *     without restriction, including without limitation the rights to use,
37  *     copy, modify, merge, publish, distribute, sublicense, and/or sell copies
38  *     of the Software, and to permit persons to whom the Software is furnished
39  *     to do so, subject to the following conditions:
40  *
41  *     The above copyright notice and this permission notice shall be included
42  *     in all copies or substantial portions of the Software.
43  *
44  *     THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
45  *     BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
46  *     TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A
47  *     PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS
48  *     BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
49  *     CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
50  *     SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
51  *     INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
52  *     CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
53  *     ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
54  *     THE POSSIBILITY OF SUCH DAMAGE.
55  *
56  *
57  * License 2: Modified BSD
58  *
59  * Copyright (c) 2014 Advanced Micro Devices, Inc.
60  * All rights reserved.
61  *
62  * Redistribution and use in source and binary forms, with or without
63  * modification, are permitted provided that the following conditions are met:
64  *     * Redistributions of source code must retain the above copyright
65  *       notice, this list of conditions and the following disclaimer.
66  *     * Redistributions in binary form must reproduce the above copyright
67  *       notice, this list of conditions and the following disclaimer in the
68  *       documentation and/or other materials provided with the distribution.
69  *     * Neither the name of Advanced Micro Devices, Inc. nor the
70  *       names of its contributors may be used to endorse or promote products
71  *       derived from this software without specific prior written permission.
72  *
73  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
74  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
75  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
76  * ARE DISCLAIMED. IN NO EVENT SHALL <COPYRIGHT HOLDER> BE LIABLE FOR ANY
77  * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
78  * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
79  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
80  * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
81  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
82  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
83  *
84  * This file incorporates work covered by the following copyright and
85  * permission notice:
86  *     The Synopsys DWC ETHER XGMAC Software Driver and documentation
87  *     (hereinafter "Software") is an unsupported proprietary work of Synopsys,
88  *     Inc. unless otherwise expressly agreed to in writing between Synopsys
89  *     and you.
90  *
91  *     The Software IS NOT an item of Licensed Software or Licensed Product
92  *     under any End User Software License Agreement or Agreement for Licensed
93  *     Product with Synopsys or any supplement thereto.  Permission is hereby
94  *     granted, free of charge, to any person obtaining a copy of this software
95  *     annotated with this license and the Software, to deal in the Software
96  *     without restriction, including without limitation the rights to use,
97  *     copy, modify, merge, publish, distribute, sublicense, and/or sell copies
98  *     of the Software, and to permit persons to whom the Software is furnished
99  *     to do so, subject to the following conditions:
100  *
101  *     The above copyright notice and this permission notice shall be included
102  *     in all copies or substantial portions of the Software.
103  *
104  *     THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
105  *     BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
106  *     TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A
107  *     PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS
108  *     BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
109  *     CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
110  *     SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
111  *     INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
112  *     CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
113  *     ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
114  *     THE POSSIBILITY OF SUCH DAMAGE.
115  */
116
117 #ifndef __XGBE_COMMON_H__
118 #define __XGBE_COMMON_H__
119
120 /* DMA register offsets */
121 #define DMA_MR                          0x3000
122 #define DMA_SBMR                        0x3004
123 #define DMA_ISR                         0x3008
124 #define DMA_AXIARCR                     0x3010
125 #define DMA_AXIAWCR                     0x3018
126 #define DMA_DSR0                        0x3020
127 #define DMA_DSR1                        0x3024
128 #define DMA_DSR2                        0x3028
129 #define DMA_DSR3                        0x302c
130 #define DMA_DSR4                        0x3030
131
132 /* DMA register entry bit positions and sizes */
133 #define DMA_AXIARCR_DRC_INDEX           0
134 #define DMA_AXIARCR_DRC_WIDTH           4
135 #define DMA_AXIARCR_DRD_INDEX           4
136 #define DMA_AXIARCR_DRD_WIDTH           2
137 #define DMA_AXIARCR_TEC_INDEX           8
138 #define DMA_AXIARCR_TEC_WIDTH           4
139 #define DMA_AXIARCR_TED_INDEX           12
140 #define DMA_AXIARCR_TED_WIDTH           2
141 #define DMA_AXIARCR_THC_INDEX           16
142 #define DMA_AXIARCR_THC_WIDTH           4
143 #define DMA_AXIARCR_THD_INDEX           20
144 #define DMA_AXIARCR_THD_WIDTH           2
145 #define DMA_AXIAWCR_DWC_INDEX           0
146 #define DMA_AXIAWCR_DWC_WIDTH           4
147 #define DMA_AXIAWCR_DWD_INDEX           4
148 #define DMA_AXIAWCR_DWD_WIDTH           2
149 #define DMA_AXIAWCR_RPC_INDEX           8
150 #define DMA_AXIAWCR_RPC_WIDTH           4
151 #define DMA_AXIAWCR_RPD_INDEX           12
152 #define DMA_AXIAWCR_RPD_WIDTH           2
153 #define DMA_AXIAWCR_RHC_INDEX           16
154 #define DMA_AXIAWCR_RHC_WIDTH           4
155 #define DMA_AXIAWCR_RHD_INDEX           20
156 #define DMA_AXIAWCR_RHD_WIDTH           2
157 #define DMA_AXIAWCR_TDC_INDEX           24
158 #define DMA_AXIAWCR_TDC_WIDTH           4
159 #define DMA_AXIAWCR_TDD_INDEX           28
160 #define DMA_AXIAWCR_TDD_WIDTH           2
161 #define DMA_DSR0_RPS_INDEX              8
162 #define DMA_DSR0_RPS_WIDTH              4
163 #define DMA_DSR0_TPS_INDEX              12
164 #define DMA_DSR0_TPS_WIDTH              4
165 #define DMA_ISR_MACIS_INDEX             17
166 #define DMA_ISR_MACIS_WIDTH             1
167 #define DMA_ISR_MTLIS_INDEX             16
168 #define DMA_ISR_MTLIS_WIDTH             1
169 #define DMA_MR_SWR_INDEX                0
170 #define DMA_MR_SWR_WIDTH                1
171 #define DMA_SBMR_EAME_INDEX             11
172 #define DMA_SBMR_EAME_WIDTH             1
173 #define DMA_SBMR_BLEN_256_INDEX         7
174 #define DMA_SBMR_BLEN_256_WIDTH         1
175 #define DMA_SBMR_UNDEF_INDEX            0
176 #define DMA_SBMR_UNDEF_WIDTH            1
177
178 /* DMA channel register offsets
179  *   Multiple channels can be active.  The first channel has registers
180  *   that begin at 0x3100.  Each subsequent channel has registers that
181  *   are accessed using an offset of 0x80 from the previous channel.
182  */
183 #define DMA_CH_BASE                     0x3100
184 #define DMA_CH_INC                      0x80
185
186 #define DMA_CH_CR                       0x00
187 #define DMA_CH_TCR                      0x04
188 #define DMA_CH_RCR                      0x08
189 #define DMA_CH_TDLR_HI                  0x10
190 #define DMA_CH_TDLR_LO                  0x14
191 #define DMA_CH_RDLR_HI                  0x18
192 #define DMA_CH_RDLR_LO                  0x1c
193 #define DMA_CH_TDTR_LO                  0x24
194 #define DMA_CH_RDTR_LO                  0x2c
195 #define DMA_CH_TDRLR                    0x30
196 #define DMA_CH_RDRLR                    0x34
197 #define DMA_CH_IER                      0x38
198 #define DMA_CH_RIWT                     0x3c
199 #define DMA_CH_CATDR_LO                 0x44
200 #define DMA_CH_CARDR_LO                 0x4c
201 #define DMA_CH_CATBR_HI                 0x50
202 #define DMA_CH_CATBR_LO                 0x54
203 #define DMA_CH_CARBR_HI                 0x58
204 #define DMA_CH_CARBR_LO                 0x5c
205 #define DMA_CH_SR                       0x60
206
207 /* DMA channel register entry bit positions and sizes */
208 #define DMA_CH_CR_PBLX8_INDEX           16
209 #define DMA_CH_CR_PBLX8_WIDTH           1
210 #define DMA_CH_CR_SPH_INDEX             24
211 #define DMA_CH_CR_SPH_WIDTH             1
212 #define DMA_CH_IER_AIE_INDEX            15
213 #define DMA_CH_IER_AIE_WIDTH            1
214 #define DMA_CH_IER_FBEE_INDEX           12
215 #define DMA_CH_IER_FBEE_WIDTH           1
216 #define DMA_CH_IER_NIE_INDEX            16
217 #define DMA_CH_IER_NIE_WIDTH            1
218 #define DMA_CH_IER_RBUE_INDEX           7
219 #define DMA_CH_IER_RBUE_WIDTH           1
220 #define DMA_CH_IER_RIE_INDEX            6
221 #define DMA_CH_IER_RIE_WIDTH            1
222 #define DMA_CH_IER_RSE_INDEX            8
223 #define DMA_CH_IER_RSE_WIDTH            1
224 #define DMA_CH_IER_TBUE_INDEX           2
225 #define DMA_CH_IER_TBUE_WIDTH           1
226 #define DMA_CH_IER_TIE_INDEX            0
227 #define DMA_CH_IER_TIE_WIDTH            1
228 #define DMA_CH_IER_TXSE_INDEX           1
229 #define DMA_CH_IER_TXSE_WIDTH           1
230 #define DMA_CH_RCR_PBL_INDEX            16
231 #define DMA_CH_RCR_PBL_WIDTH            6
232 #define DMA_CH_RCR_RBSZ_INDEX           1
233 #define DMA_CH_RCR_RBSZ_WIDTH           14
234 #define DMA_CH_RCR_SR_INDEX             0
235 #define DMA_CH_RCR_SR_WIDTH             1
236 #define DMA_CH_RIWT_RWT_INDEX           0
237 #define DMA_CH_RIWT_RWT_WIDTH           8
238 #define DMA_CH_SR_FBE_INDEX             12
239 #define DMA_CH_SR_FBE_WIDTH             1
240 #define DMA_CH_SR_RBU_INDEX             7
241 #define DMA_CH_SR_RBU_WIDTH             1
242 #define DMA_CH_SR_RI_INDEX              6
243 #define DMA_CH_SR_RI_WIDTH              1
244 #define DMA_CH_SR_RPS_INDEX             8
245 #define DMA_CH_SR_RPS_WIDTH             1
246 #define DMA_CH_SR_TBU_INDEX             2
247 #define DMA_CH_SR_TBU_WIDTH             1
248 #define DMA_CH_SR_TI_INDEX              0
249 #define DMA_CH_SR_TI_WIDTH              1
250 #define DMA_CH_SR_TPS_INDEX             1
251 #define DMA_CH_SR_TPS_WIDTH             1
252 #define DMA_CH_TCR_OSP_INDEX            4
253 #define DMA_CH_TCR_OSP_WIDTH            1
254 #define DMA_CH_TCR_PBL_INDEX            16
255 #define DMA_CH_TCR_PBL_WIDTH            6
256 #define DMA_CH_TCR_ST_INDEX             0
257 #define DMA_CH_TCR_ST_WIDTH             1
258 #define DMA_CH_TCR_TSE_INDEX            12
259 #define DMA_CH_TCR_TSE_WIDTH            1
260
261 /* DMA channel register values */
262 #define DMA_OSP_DISABLE                 0x00
263 #define DMA_OSP_ENABLE                  0x01
264 #define DMA_PBL_1                       1
265 #define DMA_PBL_2                       2
266 #define DMA_PBL_4                       4
267 #define DMA_PBL_8                       8
268 #define DMA_PBL_16                      16
269 #define DMA_PBL_32                      32
270 #define DMA_PBL_64                      64      /* 8 x 8 */
271 #define DMA_PBL_128                     128     /* 8 x 16 */
272 #define DMA_PBL_256                     256     /* 8 x 32 */
273 #define DMA_PBL_X8_DISABLE              0x00
274 #define DMA_PBL_X8_ENABLE               0x01
275
276 /* MAC register offsets */
277 #define MAC_TCR                         0x0000
278 #define MAC_RCR                         0x0004
279 #define MAC_PFR                         0x0008
280 #define MAC_WTR                         0x000c
281 #define MAC_HTR0                        0x0010
282 #define MAC_VLANTR                      0x0050
283 #define MAC_VLANHTR                     0x0058
284 #define MAC_VLANIR                      0x0060
285 #define MAC_IVLANIR                     0x0064
286 #define MAC_RETMR                       0x006c
287 #define MAC_Q0TFCR                      0x0070
288 #define MAC_RFCR                        0x0090
289 #define MAC_RQC0R                       0x00a0
290 #define MAC_RQC1R                       0x00a4
291 #define MAC_RQC2R                       0x00a8
292 #define MAC_RQC3R                       0x00ac
293 #define MAC_ISR                         0x00b0
294 #define MAC_IER                         0x00b4
295 #define MAC_RTSR                        0x00b8
296 #define MAC_PMTCSR                      0x00c0
297 #define MAC_RWKPFR                      0x00c4
298 #define MAC_LPICSR                      0x00d0
299 #define MAC_LPITCR                      0x00d4
300 #define MAC_VR                          0x0110
301 #define MAC_DR                          0x0114
302 #define MAC_HWF0R                       0x011c
303 #define MAC_HWF1R                       0x0120
304 #define MAC_HWF2R                       0x0124
305 #define MAC_GPIOCR                      0x0278
306 #define MAC_GPIOSR                      0x027c
307 #define MAC_MACA0HR                     0x0300
308 #define MAC_MACA0LR                     0x0304
309 #define MAC_MACA1HR                     0x0308
310 #define MAC_MACA1LR                     0x030c
311 #define MAC_TSCR                        0x0d00
312 #define MAC_SSIR                        0x0d04
313 #define MAC_STSR                        0x0d08
314 #define MAC_STNR                        0x0d0c
315 #define MAC_STSUR                       0x0d10
316 #define MAC_STNUR                       0x0d14
317 #define MAC_TSAR                        0x0d18
318 #define MAC_TSSR                        0x0d20
319 #define MAC_TXSNR                       0x0d30
320 #define MAC_TXSSR                       0x0d34
321
322 #define MAC_QTFCR_INC                   4
323 #define MAC_MACA_INC                    4
324 #define MAC_HTR_INC                     4
325
326 #define MAC_RQC2_INC                    4
327 #define MAC_RQC2_Q_PER_REG              4
328
329 /* MAC register entry bit positions and sizes */
330 #define MAC_HWF0R_ADDMACADRSEL_INDEX    18
331 #define MAC_HWF0R_ADDMACADRSEL_WIDTH    5
332 #define MAC_HWF0R_ARPOFFSEL_INDEX       9
333 #define MAC_HWF0R_ARPOFFSEL_WIDTH       1
334 #define MAC_HWF0R_EEESEL_INDEX          13
335 #define MAC_HWF0R_EEESEL_WIDTH          1
336 #define MAC_HWF0R_GMIISEL_INDEX         1
337 #define MAC_HWF0R_GMIISEL_WIDTH         1
338 #define MAC_HWF0R_MGKSEL_INDEX          7
339 #define MAC_HWF0R_MGKSEL_WIDTH          1
340 #define MAC_HWF0R_MMCSEL_INDEX          8
341 #define MAC_HWF0R_MMCSEL_WIDTH          1
342 #define MAC_HWF0R_RWKSEL_INDEX          6
343 #define MAC_HWF0R_RWKSEL_WIDTH          1
344 #define MAC_HWF0R_RXCOESEL_INDEX        16
345 #define MAC_HWF0R_RXCOESEL_WIDTH        1
346 #define MAC_HWF0R_SAVLANINS_INDEX       27
347 #define MAC_HWF0R_SAVLANINS_WIDTH       1
348 #define MAC_HWF0R_SMASEL_INDEX          5
349 #define MAC_HWF0R_SMASEL_WIDTH          1
350 #define MAC_HWF0R_TSSEL_INDEX           12
351 #define MAC_HWF0R_TSSEL_WIDTH           1
352 #define MAC_HWF0R_TSSTSSEL_INDEX        25
353 #define MAC_HWF0R_TSSTSSEL_WIDTH        2
354 #define MAC_HWF0R_TXCOESEL_INDEX        14
355 #define MAC_HWF0R_TXCOESEL_WIDTH        1
356 #define MAC_HWF0R_VLHASH_INDEX          4
357 #define MAC_HWF0R_VLHASH_WIDTH          1
358 #define MAC_HWF1R_ADVTHWORD_INDEX       13
359 #define MAC_HWF1R_ADVTHWORD_WIDTH       1
360 #define MAC_HWF1R_DBGMEMA_INDEX         19
361 #define MAC_HWF1R_DBGMEMA_WIDTH         1
362 #define MAC_HWF1R_DCBEN_INDEX           16
363 #define MAC_HWF1R_DCBEN_WIDTH           1
364 #define MAC_HWF1R_HASHTBLSZ_INDEX       24
365 #define MAC_HWF1R_HASHTBLSZ_WIDTH       3
366 #define MAC_HWF1R_L3L4FNUM_INDEX        27
367 #define MAC_HWF1R_L3L4FNUM_WIDTH        4
368 #define MAC_HWF1R_NUMTC_INDEX           21
369 #define MAC_HWF1R_NUMTC_WIDTH           3
370 #define MAC_HWF1R_RSSEN_INDEX           20
371 #define MAC_HWF1R_RSSEN_WIDTH           1
372 #define MAC_HWF1R_RXFIFOSIZE_INDEX      0
373 #define MAC_HWF1R_RXFIFOSIZE_WIDTH      5
374 #define MAC_HWF1R_SPHEN_INDEX           17
375 #define MAC_HWF1R_SPHEN_WIDTH           1
376 #define MAC_HWF1R_TSOEN_INDEX           18
377 #define MAC_HWF1R_TSOEN_WIDTH           1
378 #define MAC_HWF1R_TXFIFOSIZE_INDEX      6
379 #define MAC_HWF1R_TXFIFOSIZE_WIDTH      5
380 #define MAC_HWF2R_AUXSNAPNUM_INDEX      28
381 #define MAC_HWF2R_AUXSNAPNUM_WIDTH      3
382 #define MAC_HWF2R_PPSOUTNUM_INDEX       24
383 #define MAC_HWF2R_PPSOUTNUM_WIDTH       3
384 #define MAC_HWF2R_RXCHCNT_INDEX         12
385 #define MAC_HWF2R_RXCHCNT_WIDTH         4
386 #define MAC_HWF2R_RXQCNT_INDEX          0
387 #define MAC_HWF2R_RXQCNT_WIDTH          4
388 #define MAC_HWF2R_TXCHCNT_INDEX         18
389 #define MAC_HWF2R_TXCHCNT_WIDTH         4
390 #define MAC_HWF2R_TXQCNT_INDEX          6
391 #define MAC_HWF2R_TXQCNT_WIDTH          4
392 #define MAC_IER_TSIE_INDEX              12
393 #define MAC_IER_TSIE_WIDTH              1
394 #define MAC_ISR_MMCRXIS_INDEX           9
395 #define MAC_ISR_MMCRXIS_WIDTH           1
396 #define MAC_ISR_MMCTXIS_INDEX           10
397 #define MAC_ISR_MMCTXIS_WIDTH           1
398 #define MAC_ISR_PMTIS_INDEX             4
399 #define MAC_ISR_PMTIS_WIDTH             1
400 #define MAC_ISR_TSIS_INDEX              12
401 #define MAC_ISR_TSIS_WIDTH              1
402 #define MAC_MACA1HR_AE_INDEX            31
403 #define MAC_MACA1HR_AE_WIDTH            1
404 #define MAC_PFR_HMC_INDEX               2
405 #define MAC_PFR_HMC_WIDTH               1
406 #define MAC_PFR_HPF_INDEX               10
407 #define MAC_PFR_HPF_WIDTH               1
408 #define MAC_PFR_HUC_INDEX               1
409 #define MAC_PFR_HUC_WIDTH               1
410 #define MAC_PFR_PM_INDEX                4
411 #define MAC_PFR_PM_WIDTH                1
412 #define MAC_PFR_PR_INDEX                0
413 #define MAC_PFR_PR_WIDTH                1
414 #define MAC_PFR_VTFE_INDEX              16
415 #define MAC_PFR_VTFE_WIDTH              1
416 #define MAC_PMTCSR_MGKPKTEN_INDEX       1
417 #define MAC_PMTCSR_MGKPKTEN_WIDTH       1
418 #define MAC_PMTCSR_PWRDWN_INDEX         0
419 #define MAC_PMTCSR_PWRDWN_WIDTH         1
420 #define MAC_PMTCSR_RWKFILTRST_INDEX     31
421 #define MAC_PMTCSR_RWKFILTRST_WIDTH     1
422 #define MAC_PMTCSR_RWKPKTEN_INDEX       2
423 #define MAC_PMTCSR_RWKPKTEN_WIDTH       1
424 #define MAC_Q0TFCR_PT_INDEX             16
425 #define MAC_Q0TFCR_PT_WIDTH             16
426 #define MAC_Q0TFCR_TFE_INDEX            1
427 #define MAC_Q0TFCR_TFE_WIDTH            1
428 #define MAC_RCR_ACS_INDEX               1
429 #define MAC_RCR_ACS_WIDTH               1
430 #define MAC_RCR_CST_INDEX               2
431 #define MAC_RCR_CST_WIDTH               1
432 #define MAC_RCR_DCRCC_INDEX             3
433 #define MAC_RCR_DCRCC_WIDTH             1
434 #define MAC_RCR_HDSMS_INDEX             12
435 #define MAC_RCR_HDSMS_WIDTH             3
436 #define MAC_RCR_IPC_INDEX               9
437 #define MAC_RCR_IPC_WIDTH               1
438 #define MAC_RCR_JE_INDEX                8
439 #define MAC_RCR_JE_WIDTH                1
440 #define MAC_RCR_LM_INDEX                10
441 #define MAC_RCR_LM_WIDTH                1
442 #define MAC_RCR_RE_INDEX                0
443 #define MAC_RCR_RE_WIDTH                1
444 #define MAC_RFCR_PFCE_INDEX             8
445 #define MAC_RFCR_PFCE_WIDTH             1
446 #define MAC_RFCR_RFE_INDEX              0
447 #define MAC_RFCR_RFE_WIDTH              1
448 #define MAC_RFCR_UP_INDEX               1
449 #define MAC_RFCR_UP_WIDTH               1
450 #define MAC_RQC0R_RXQ0EN_INDEX          0
451 #define MAC_RQC0R_RXQ0EN_WIDTH          2
452 #define MAC_SSIR_SNSINC_INDEX           8
453 #define MAC_SSIR_SNSINC_WIDTH           8
454 #define MAC_SSIR_SSINC_INDEX            16
455 #define MAC_SSIR_SSINC_WIDTH            8
456 #define MAC_TCR_SS_INDEX                29
457 #define MAC_TCR_SS_WIDTH                2
458 #define MAC_TCR_TE_INDEX                0
459 #define MAC_TCR_TE_WIDTH                1
460 #define MAC_TSCR_AV8021ASMEN_INDEX      28
461 #define MAC_TSCR_AV8021ASMEN_WIDTH      1
462 #define MAC_TSCR_SNAPTYPSEL_INDEX       16
463 #define MAC_TSCR_SNAPTYPSEL_WIDTH       2
464 #define MAC_TSCR_TSADDREG_INDEX         5
465 #define MAC_TSCR_TSADDREG_WIDTH         1
466 #define MAC_TSCR_TSCFUPDT_INDEX         1
467 #define MAC_TSCR_TSCFUPDT_WIDTH         1
468 #define MAC_TSCR_TSCTRLSSR_INDEX        9
469 #define MAC_TSCR_TSCTRLSSR_WIDTH        1
470 #define MAC_TSCR_TSENA_INDEX            0
471 #define MAC_TSCR_TSENA_WIDTH            1
472 #define MAC_TSCR_TSENALL_INDEX          8
473 #define MAC_TSCR_TSENALL_WIDTH          1
474 #define MAC_TSCR_TSEVNTENA_INDEX        14
475 #define MAC_TSCR_TSEVNTENA_WIDTH        1
476 #define MAC_TSCR_TSINIT_INDEX           2
477 #define MAC_TSCR_TSINIT_WIDTH           1
478 #define MAC_TSCR_TSIPENA_INDEX          11
479 #define MAC_TSCR_TSIPENA_WIDTH          1
480 #define MAC_TSCR_TSIPV4ENA_INDEX        13
481 #define MAC_TSCR_TSIPV4ENA_WIDTH        1
482 #define MAC_TSCR_TSIPV6ENA_INDEX        12
483 #define MAC_TSCR_TSIPV6ENA_WIDTH        1
484 #define MAC_TSCR_TSMSTRENA_INDEX        15
485 #define MAC_TSCR_TSMSTRENA_WIDTH        1
486 #define MAC_TSCR_TSVER2ENA_INDEX        10
487 #define MAC_TSCR_TSVER2ENA_WIDTH        1
488 #define MAC_TSCR_TXTSSTSM_INDEX         24
489 #define MAC_TSCR_TXTSSTSM_WIDTH         1
490 #define MAC_TSSR_TXTSC_INDEX            15
491 #define MAC_TSSR_TXTSC_WIDTH            1
492 #define MAC_TXSNR_TXTSSTSMIS_INDEX      31
493 #define MAC_TXSNR_TXTSSTSMIS_WIDTH      1
494 #define MAC_VLANHTR_VLHT_INDEX          0
495 #define MAC_VLANHTR_VLHT_WIDTH          16
496 #define MAC_VLANIR_VLTI_INDEX           20
497 #define MAC_VLANIR_VLTI_WIDTH           1
498 #define MAC_VLANIR_CSVL_INDEX           19
499 #define MAC_VLANIR_CSVL_WIDTH           1
500 #define MAC_VLANTR_DOVLTC_INDEX         20
501 #define MAC_VLANTR_DOVLTC_WIDTH         1
502 #define MAC_VLANTR_ERSVLM_INDEX         19
503 #define MAC_VLANTR_ERSVLM_WIDTH         1
504 #define MAC_VLANTR_ESVL_INDEX           18
505 #define MAC_VLANTR_ESVL_WIDTH           1
506 #define MAC_VLANTR_ETV_INDEX            16
507 #define MAC_VLANTR_ETV_WIDTH            1
508 #define MAC_VLANTR_EVLS_INDEX           21
509 #define MAC_VLANTR_EVLS_WIDTH           2
510 #define MAC_VLANTR_EVLRXS_INDEX         24
511 #define MAC_VLANTR_EVLRXS_WIDTH         1
512 #define MAC_VLANTR_VL_INDEX             0
513 #define MAC_VLANTR_VL_WIDTH             16
514 #define MAC_VLANTR_VTHM_INDEX           25
515 #define MAC_VLANTR_VTHM_WIDTH           1
516 #define MAC_VLANTR_VTIM_INDEX           17
517 #define MAC_VLANTR_VTIM_WIDTH           1
518 #define MAC_VR_DEVID_INDEX              8
519 #define MAC_VR_DEVID_WIDTH              8
520 #define MAC_VR_SNPSVER_INDEX            0
521 #define MAC_VR_SNPSVER_WIDTH            8
522 #define MAC_VR_USERVER_INDEX            16
523 #define MAC_VR_USERVER_WIDTH            8
524
525 /* MMC register offsets */
526 #define MMC_CR                          0x0800
527 #define MMC_RISR                        0x0804
528 #define MMC_TISR                        0x0808
529 #define MMC_RIER                        0x080c
530 #define MMC_TIER                        0x0810
531 #define MMC_TXOCTETCOUNT_GB_LO          0x0814
532 #define MMC_TXOCTETCOUNT_GB_HI          0x0818
533 #define MMC_TXFRAMECOUNT_GB_LO          0x081c
534 #define MMC_TXFRAMECOUNT_GB_HI          0x0820
535 #define MMC_TXBROADCASTFRAMES_G_LO      0x0824
536 #define MMC_TXBROADCASTFRAMES_G_HI      0x0828
537 #define MMC_TXMULTICASTFRAMES_G_LO      0x082c
538 #define MMC_TXMULTICASTFRAMES_G_HI      0x0830
539 #define MMC_TX64OCTETS_GB_LO            0x0834
540 #define MMC_TX64OCTETS_GB_HI            0x0838
541 #define MMC_TX65TO127OCTETS_GB_LO       0x083c
542 #define MMC_TX65TO127OCTETS_GB_HI       0x0840
543 #define MMC_TX128TO255OCTETS_GB_LO      0x0844
544 #define MMC_TX128TO255OCTETS_GB_HI      0x0848
545 #define MMC_TX256TO511OCTETS_GB_LO      0x084c
546 #define MMC_TX256TO511OCTETS_GB_HI      0x0850
547 #define MMC_TX512TO1023OCTETS_GB_LO     0x0854
548 #define MMC_TX512TO1023OCTETS_GB_HI     0x0858
549 #define MMC_TX1024TOMAXOCTETS_GB_LO     0x085c
550 #define MMC_TX1024TOMAXOCTETS_GB_HI     0x0860
551 #define MMC_TXUNICASTFRAMES_GB_LO       0x0864
552 #define MMC_TXUNICASTFRAMES_GB_HI       0x0868
553 #define MMC_TXMULTICASTFRAMES_GB_LO     0x086c
554 #define MMC_TXMULTICASTFRAMES_GB_HI     0x0870
555 #define MMC_TXBROADCASTFRAMES_GB_LO     0x0874
556 #define MMC_TXBROADCASTFRAMES_GB_HI     0x0878
557 #define MMC_TXUNDERFLOWERROR_LO         0x087c
558 #define MMC_TXUNDERFLOWERROR_HI         0x0880
559 #define MMC_TXOCTETCOUNT_G_LO           0x0884
560 #define MMC_TXOCTETCOUNT_G_HI           0x0888
561 #define MMC_TXFRAMECOUNT_G_LO           0x088c
562 #define MMC_TXFRAMECOUNT_G_HI           0x0890
563 #define MMC_TXPAUSEFRAMES_LO            0x0894
564 #define MMC_TXPAUSEFRAMES_HI            0x0898
565 #define MMC_TXVLANFRAMES_G_LO           0x089c
566 #define MMC_TXVLANFRAMES_G_HI           0x08a0
567 #define MMC_RXFRAMECOUNT_GB_LO          0x0900
568 #define MMC_RXFRAMECOUNT_GB_HI          0x0904
569 #define MMC_RXOCTETCOUNT_GB_LO          0x0908
570 #define MMC_RXOCTETCOUNT_GB_HI          0x090c
571 #define MMC_RXOCTETCOUNT_G_LO           0x0910
572 #define MMC_RXOCTETCOUNT_G_HI           0x0914
573 #define MMC_RXBROADCASTFRAMES_G_LO      0x0918
574 #define MMC_RXBROADCASTFRAMES_G_HI      0x091c
575 #define MMC_RXMULTICASTFRAMES_G_LO      0x0920
576 #define MMC_RXMULTICASTFRAMES_G_HI      0x0924
577 #define MMC_RXCRCERROR_LO               0x0928
578 #define MMC_RXCRCERROR_HI               0x092c
579 #define MMC_RXRUNTERROR                 0x0930
580 #define MMC_RXJABBERERROR               0x0934
581 #define MMC_RXUNDERSIZE_G               0x0938
582 #define MMC_RXOVERSIZE_G                0x093c
583 #define MMC_RX64OCTETS_GB_LO            0x0940
584 #define MMC_RX64OCTETS_GB_HI            0x0944
585 #define MMC_RX65TO127OCTETS_GB_LO       0x0948
586 #define MMC_RX65TO127OCTETS_GB_HI       0x094c
587 #define MMC_RX128TO255OCTETS_GB_LO      0x0950
588 #define MMC_RX128TO255OCTETS_GB_HI      0x0954
589 #define MMC_RX256TO511OCTETS_GB_LO      0x0958
590 #define MMC_RX256TO511OCTETS_GB_HI      0x095c
591 #define MMC_RX512TO1023OCTETS_GB_LO     0x0960
592 #define MMC_RX512TO1023OCTETS_GB_HI     0x0964
593 #define MMC_RX1024TOMAXOCTETS_GB_LO     0x0968
594 #define MMC_RX1024TOMAXOCTETS_GB_HI     0x096c
595 #define MMC_RXUNICASTFRAMES_G_LO        0x0970
596 #define MMC_RXUNICASTFRAMES_G_HI        0x0974
597 #define MMC_RXLENGTHERROR_LO            0x0978
598 #define MMC_RXLENGTHERROR_HI            0x097c
599 #define MMC_RXOUTOFRANGETYPE_LO         0x0980
600 #define MMC_RXOUTOFRANGETYPE_HI         0x0984
601 #define MMC_RXPAUSEFRAMES_LO            0x0988
602 #define MMC_RXPAUSEFRAMES_HI            0x098c
603 #define MMC_RXFIFOOVERFLOW_LO           0x0990
604 #define MMC_RXFIFOOVERFLOW_HI           0x0994
605 #define MMC_RXVLANFRAMES_GB_LO          0x0998
606 #define MMC_RXVLANFRAMES_GB_HI          0x099c
607 #define MMC_RXWATCHDOGERROR             0x09a0
608
609 /* MMC register entry bit positions and sizes */
610 #define MMC_CR_CR_INDEX                         0
611 #define MMC_CR_CR_WIDTH                         1
612 #define MMC_CR_CSR_INDEX                        1
613 #define MMC_CR_CSR_WIDTH                        1
614 #define MMC_CR_ROR_INDEX                        2
615 #define MMC_CR_ROR_WIDTH                        1
616 #define MMC_CR_MCF_INDEX                        3
617 #define MMC_CR_MCF_WIDTH                        1
618 #define MMC_CR_MCT_INDEX                        4
619 #define MMC_CR_MCT_WIDTH                        2
620 #define MMC_RIER_ALL_INTERRUPTS_INDEX           0
621 #define MMC_RIER_ALL_INTERRUPTS_WIDTH           23
622 #define MMC_RISR_RXFRAMECOUNT_GB_INDEX          0
623 #define MMC_RISR_RXFRAMECOUNT_GB_WIDTH          1
624 #define MMC_RISR_RXOCTETCOUNT_GB_INDEX          1
625 #define MMC_RISR_RXOCTETCOUNT_GB_WIDTH          1
626 #define MMC_RISR_RXOCTETCOUNT_G_INDEX           2
627 #define MMC_RISR_RXOCTETCOUNT_G_WIDTH           1
628 #define MMC_RISR_RXBROADCASTFRAMES_G_INDEX      3
629 #define MMC_RISR_RXBROADCASTFRAMES_G_WIDTH      1
630 #define MMC_RISR_RXMULTICASTFRAMES_G_INDEX      4
631 #define MMC_RISR_RXMULTICASTFRAMES_G_WIDTH      1
632 #define MMC_RISR_RXCRCERROR_INDEX               5
633 #define MMC_RISR_RXCRCERROR_WIDTH               1
634 #define MMC_RISR_RXRUNTERROR_INDEX              6
635 #define MMC_RISR_RXRUNTERROR_WIDTH              1
636 #define MMC_RISR_RXJABBERERROR_INDEX            7
637 #define MMC_RISR_RXJABBERERROR_WIDTH            1
638 #define MMC_RISR_RXUNDERSIZE_G_INDEX            8
639 #define MMC_RISR_RXUNDERSIZE_G_WIDTH            1
640 #define MMC_RISR_RXOVERSIZE_G_INDEX             9
641 #define MMC_RISR_RXOVERSIZE_G_WIDTH             1
642 #define MMC_RISR_RX64OCTETS_GB_INDEX            10
643 #define MMC_RISR_RX64OCTETS_GB_WIDTH            1
644 #define MMC_RISR_RX65TO127OCTETS_GB_INDEX       11
645 #define MMC_RISR_RX65TO127OCTETS_GB_WIDTH       1
646 #define MMC_RISR_RX128TO255OCTETS_GB_INDEX      12
647 #define MMC_RISR_RX128TO255OCTETS_GB_WIDTH      1
648 #define MMC_RISR_RX256TO511OCTETS_GB_INDEX      13
649 #define MMC_RISR_RX256TO511OCTETS_GB_WIDTH      1
650 #define MMC_RISR_RX512TO1023OCTETS_GB_INDEX     14
651 #define MMC_RISR_RX512TO1023OCTETS_GB_WIDTH     1
652 #define MMC_RISR_RX1024TOMAXOCTETS_GB_INDEX     15
653 #define MMC_RISR_RX1024TOMAXOCTETS_GB_WIDTH     1
654 #define MMC_RISR_RXUNICASTFRAMES_G_INDEX        16
655 #define MMC_RISR_RXUNICASTFRAMES_G_WIDTH        1
656 #define MMC_RISR_RXLENGTHERROR_INDEX            17
657 #define MMC_RISR_RXLENGTHERROR_WIDTH            1
658 #define MMC_RISR_RXOUTOFRANGETYPE_INDEX         18
659 #define MMC_RISR_RXOUTOFRANGETYPE_WIDTH         1
660 #define MMC_RISR_RXPAUSEFRAMES_INDEX            19
661 #define MMC_RISR_RXPAUSEFRAMES_WIDTH            1
662 #define MMC_RISR_RXFIFOOVERFLOW_INDEX           20
663 #define MMC_RISR_RXFIFOOVERFLOW_WIDTH           1
664 #define MMC_RISR_RXVLANFRAMES_GB_INDEX          21
665 #define MMC_RISR_RXVLANFRAMES_GB_WIDTH          1
666 #define MMC_RISR_RXWATCHDOGERROR_INDEX          22
667 #define MMC_RISR_RXWATCHDOGERROR_WIDTH          1
668 #define MMC_TIER_ALL_INTERRUPTS_INDEX           0
669 #define MMC_TIER_ALL_INTERRUPTS_WIDTH           18
670 #define MMC_TISR_TXOCTETCOUNT_GB_INDEX          0
671 #define MMC_TISR_TXOCTETCOUNT_GB_WIDTH          1
672 #define MMC_TISR_TXFRAMECOUNT_GB_INDEX          1
673 #define MMC_TISR_TXFRAMECOUNT_GB_WIDTH          1
674 #define MMC_TISR_TXBROADCASTFRAMES_G_INDEX      2
675 #define MMC_TISR_TXBROADCASTFRAMES_G_WIDTH      1
676 #define MMC_TISR_TXMULTICASTFRAMES_G_INDEX      3
677 #define MMC_TISR_TXMULTICASTFRAMES_G_WIDTH      1
678 #define MMC_TISR_TX64OCTETS_GB_INDEX            4
679 #define MMC_TISR_TX64OCTETS_GB_WIDTH            1
680 #define MMC_TISR_TX65TO127OCTETS_GB_INDEX       5
681 #define MMC_TISR_TX65TO127OCTETS_GB_WIDTH       1
682 #define MMC_TISR_TX128TO255OCTETS_GB_INDEX      6
683 #define MMC_TISR_TX128TO255OCTETS_GB_WIDTH      1
684 #define MMC_TISR_TX256TO511OCTETS_GB_INDEX      7
685 #define MMC_TISR_TX256TO511OCTETS_GB_WIDTH      1
686 #define MMC_TISR_TX512TO1023OCTETS_GB_INDEX     8
687 #define MMC_TISR_TX512TO1023OCTETS_GB_WIDTH     1
688 #define MMC_TISR_TX1024TOMAXOCTETS_GB_INDEX     9
689 #define MMC_TISR_TX1024TOMAXOCTETS_GB_WIDTH     1
690 #define MMC_TISR_TXUNICASTFRAMES_GB_INDEX       10
691 #define MMC_TISR_TXUNICASTFRAMES_GB_WIDTH       1
692 #define MMC_TISR_TXMULTICASTFRAMES_GB_INDEX     11
693 #define MMC_TISR_TXMULTICASTFRAMES_GB_WIDTH     1
694 #define MMC_TISR_TXBROADCASTFRAMES_GB_INDEX     12
695 #define MMC_TISR_TXBROADCASTFRAMES_GB_WIDTH     1
696 #define MMC_TISR_TXUNDERFLOWERROR_INDEX         13
697 #define MMC_TISR_TXUNDERFLOWERROR_WIDTH         1
698 #define MMC_TISR_TXOCTETCOUNT_G_INDEX           14
699 #define MMC_TISR_TXOCTETCOUNT_G_WIDTH           1
700 #define MMC_TISR_TXFRAMECOUNT_G_INDEX           15
701 #define MMC_TISR_TXFRAMECOUNT_G_WIDTH           1
702 #define MMC_TISR_TXPAUSEFRAMES_INDEX            16
703 #define MMC_TISR_TXPAUSEFRAMES_WIDTH            1
704 #define MMC_TISR_TXVLANFRAMES_G_INDEX           17
705 #define MMC_TISR_TXVLANFRAMES_G_WIDTH           1
706
707 /* MTL register offsets */
708 #define MTL_OMR                         0x1000
709 #define MTL_FDCR                        0x1008
710 #define MTL_FDSR                        0x100c
711 #define MTL_FDDR                        0x1010
712 #define MTL_ISR                         0x1020
713 #define MTL_RQDCM0R                     0x1030
714 #define MTL_TCPM0R                      0x1040
715 #define MTL_TCPM1R                      0x1044
716
717 #define MTL_RQDCM_INC                   4
718 #define MTL_RQDCM_Q_PER_REG             4
719 #define MTL_TCPM_INC                    4
720 #define MTL_TCPM_TC_PER_REG             4
721
722 /* MTL register entry bit positions and sizes */
723 #define MTL_OMR_ETSALG_INDEX            5
724 #define MTL_OMR_ETSALG_WIDTH            2
725 #define MTL_OMR_RAA_INDEX               2
726 #define MTL_OMR_RAA_WIDTH               1
727
728 /* MTL queue register offsets
729  *   Multiple queues can be active.  The first queue has registers
730  *   that begin at 0x1100.  Each subsequent queue has registers that
731  *   are accessed using an offset of 0x80 from the previous queue.
732  */
733 #define MTL_Q_BASE                      0x1100
734 #define MTL_Q_INC                       0x80
735
736 #define MTL_Q_TQOMR                     0x00
737 #define MTL_Q_TQUR                      0x04
738 #define MTL_Q_TQDR                      0x08
739 #define MTL_Q_RQOMR                     0x40
740 #define MTL_Q_RQMPOCR                   0x44
741 #define MTL_Q_RQDR                      0x4c
742 #define MTL_Q_IER                       0x70
743 #define MTL_Q_ISR                       0x74
744
745 /* MTL queue register entry bit positions and sizes */
746 #define MTL_Q_RQOMR_EHFC_INDEX          7
747 #define MTL_Q_RQOMR_EHFC_WIDTH          1
748 #define MTL_Q_RQOMR_RFA_INDEX           8
749 #define MTL_Q_RQOMR_RFA_WIDTH           3
750 #define MTL_Q_RQOMR_RFD_INDEX           13
751 #define MTL_Q_RQOMR_RFD_WIDTH           3
752 #define MTL_Q_RQOMR_RQS_INDEX           16
753 #define MTL_Q_RQOMR_RQS_WIDTH           9
754 #define MTL_Q_RQOMR_RSF_INDEX           5
755 #define MTL_Q_RQOMR_RSF_WIDTH           1
756 #define MTL_Q_RQOMR_RTC_INDEX           0
757 #define MTL_Q_RQOMR_RTC_WIDTH           2
758 #define MTL_Q_TQOMR_FTQ_INDEX           0
759 #define MTL_Q_TQOMR_FTQ_WIDTH           1
760 #define MTL_Q_TQOMR_Q2TCMAP_INDEX       8
761 #define MTL_Q_TQOMR_Q2TCMAP_WIDTH       3
762 #define MTL_Q_TQOMR_TQS_INDEX           16
763 #define MTL_Q_TQOMR_TQS_WIDTH           10
764 #define MTL_Q_TQOMR_TSF_INDEX           1
765 #define MTL_Q_TQOMR_TSF_WIDTH           1
766 #define MTL_Q_TQOMR_TTC_INDEX           4
767 #define MTL_Q_TQOMR_TTC_WIDTH           3
768 #define MTL_Q_TQOMR_TXQEN_INDEX         2
769 #define MTL_Q_TQOMR_TXQEN_WIDTH         2
770
771 /* MTL queue register value */
772 #define MTL_RSF_DISABLE                 0x00
773 #define MTL_RSF_ENABLE                  0x01
774 #define MTL_TSF_DISABLE                 0x00
775 #define MTL_TSF_ENABLE                  0x01
776
777 #define MTL_RX_THRESHOLD_64             0x00
778 #define MTL_RX_THRESHOLD_96             0x02
779 #define MTL_RX_THRESHOLD_128            0x03
780 #define MTL_TX_THRESHOLD_32             0x01
781 #define MTL_TX_THRESHOLD_64             0x00
782 #define MTL_TX_THRESHOLD_96             0x02
783 #define MTL_TX_THRESHOLD_128            0x03
784 #define MTL_TX_THRESHOLD_192            0x04
785 #define MTL_TX_THRESHOLD_256            0x05
786 #define MTL_TX_THRESHOLD_384            0x06
787 #define MTL_TX_THRESHOLD_512            0x07
788
789 #define MTL_ETSALG_WRR                  0x00
790 #define MTL_ETSALG_WFQ                  0x01
791 #define MTL_ETSALG_DWRR                 0x02
792 #define MTL_RAA_SP                      0x00
793 #define MTL_RAA_WSP                     0x01
794
795 #define MTL_Q_DISABLED                  0x00
796 #define MTL_Q_ENABLED                   0x02
797
798 /* MTL traffic class register offsets
799  *   Multiple traffic classes can be active.  The first class has registers
800  *   that begin at 0x1100.  Each subsequent queue has registers that
801  *   are accessed using an offset of 0x80 from the previous queue.
802  */
803 #define MTL_TC_BASE                     MTL_Q_BASE
804 #define MTL_TC_INC                      MTL_Q_INC
805
806 #define MTL_TC_ETSCR                    0x10
807 #define MTL_TC_ETSSR                    0x14
808 #define MTL_TC_QWR                      0x18
809
810 /* MTL traffic class register entry bit positions and sizes */
811 #define MTL_TC_ETSCR_TSA_INDEX          0
812 #define MTL_TC_ETSCR_TSA_WIDTH          2
813 #define MTL_TC_QWR_QW_INDEX             0
814 #define MTL_TC_QWR_QW_WIDTH             21
815
816 /* MTL traffic class register value */
817 #define MTL_TSA_SP                      0x00
818 #define MTL_TSA_ETS                     0x02
819
820 /* PCS MMD select register offset
821  *  The MMD select register is used for accessing PCS registers
822  *  when the underlying APB3 interface is using indirect addressing.
823  *  Indirect addressing requires accessing registers in two phases,
824  *  an address phase and a data phase.  The address phases requires
825  *  writing an address selection value to the MMD select regiesters.
826  */
827 #define PCS_MMD_SELECT                  0xff
828
829 /* Descriptor/Packet entry bit positions and sizes */
830 #define RX_PACKET_ERRORS_CRC_INDEX              2
831 #define RX_PACKET_ERRORS_CRC_WIDTH              1
832 #define RX_PACKET_ERRORS_FRAME_INDEX            3
833 #define RX_PACKET_ERRORS_FRAME_WIDTH            1
834 #define RX_PACKET_ERRORS_LENGTH_INDEX           0
835 #define RX_PACKET_ERRORS_LENGTH_WIDTH           1
836 #define RX_PACKET_ERRORS_OVERRUN_INDEX          1
837 #define RX_PACKET_ERRORS_OVERRUN_WIDTH          1
838
839 #define RX_PACKET_ATTRIBUTES_CSUM_DONE_INDEX    0
840 #define RX_PACKET_ATTRIBUTES_CSUM_DONE_WIDTH    1
841 #define RX_PACKET_ATTRIBUTES_VLAN_CTAG_INDEX    1
842 #define RX_PACKET_ATTRIBUTES_VLAN_CTAG_WIDTH    1
843 #define RX_PACKET_ATTRIBUTES_INCOMPLETE_INDEX   2
844 #define RX_PACKET_ATTRIBUTES_INCOMPLETE_WIDTH   1
845 #define RX_PACKET_ATTRIBUTES_CONTEXT_NEXT_INDEX 3
846 #define RX_PACKET_ATTRIBUTES_CONTEXT_NEXT_WIDTH 1
847 #define RX_PACKET_ATTRIBUTES_CONTEXT_INDEX      4
848 #define RX_PACKET_ATTRIBUTES_CONTEXT_WIDTH      1
849 #define RX_PACKET_ATTRIBUTES_RX_TSTAMP_INDEX    5
850 #define RX_PACKET_ATTRIBUTES_RX_TSTAMP_WIDTH    1
851
852 #define RX_NORMAL_DESC0_OVT_INDEX               0
853 #define RX_NORMAL_DESC0_OVT_WIDTH               16
854 #define RX_NORMAL_DESC2_HL_INDEX                0
855 #define RX_NORMAL_DESC2_HL_WIDTH                10
856 #define RX_NORMAL_DESC3_CDA_INDEX               27
857 #define RX_NORMAL_DESC3_CDA_WIDTH               1
858 #define RX_NORMAL_DESC3_CTXT_INDEX              30
859 #define RX_NORMAL_DESC3_CTXT_WIDTH              1
860 #define RX_NORMAL_DESC3_ES_INDEX                15
861 #define RX_NORMAL_DESC3_ES_WIDTH                1
862 #define RX_NORMAL_DESC3_ETLT_INDEX              16
863 #define RX_NORMAL_DESC3_ETLT_WIDTH              4
864 #define RX_NORMAL_DESC3_FD_INDEX                29
865 #define RX_NORMAL_DESC3_FD_WIDTH                1
866 #define RX_NORMAL_DESC3_INTE_INDEX              30
867 #define RX_NORMAL_DESC3_INTE_WIDTH              1
868 #define RX_NORMAL_DESC3_LD_INDEX                28
869 #define RX_NORMAL_DESC3_LD_WIDTH                1
870 #define RX_NORMAL_DESC3_OWN_INDEX               31
871 #define RX_NORMAL_DESC3_OWN_WIDTH               1
872 #define RX_NORMAL_DESC3_PL_INDEX                0
873 #define RX_NORMAL_DESC3_PL_WIDTH                14
874
875 #define RX_CONTEXT_DESC3_TSA_INDEX              4
876 #define RX_CONTEXT_DESC3_TSA_WIDTH              1
877 #define RX_CONTEXT_DESC3_TSD_INDEX              6
878 #define RX_CONTEXT_DESC3_TSD_WIDTH              1
879
880 #define TX_PACKET_ATTRIBUTES_CSUM_ENABLE_INDEX  0
881 #define TX_PACKET_ATTRIBUTES_CSUM_ENABLE_WIDTH  1
882 #define TX_PACKET_ATTRIBUTES_TSO_ENABLE_INDEX   1
883 #define TX_PACKET_ATTRIBUTES_TSO_ENABLE_WIDTH   1
884 #define TX_PACKET_ATTRIBUTES_VLAN_CTAG_INDEX    2
885 #define TX_PACKET_ATTRIBUTES_VLAN_CTAG_WIDTH    1
886 #define TX_PACKET_ATTRIBUTES_PTP_INDEX          3
887 #define TX_PACKET_ATTRIBUTES_PTP_WIDTH          1
888
889 #define TX_CONTEXT_DESC2_MSS_INDEX              0
890 #define TX_CONTEXT_DESC2_MSS_WIDTH              15
891 #define TX_CONTEXT_DESC3_CTXT_INDEX             30
892 #define TX_CONTEXT_DESC3_CTXT_WIDTH             1
893 #define TX_CONTEXT_DESC3_TCMSSV_INDEX           26
894 #define TX_CONTEXT_DESC3_TCMSSV_WIDTH           1
895 #define TX_CONTEXT_DESC3_VLTV_INDEX             16
896 #define TX_CONTEXT_DESC3_VLTV_WIDTH             1
897 #define TX_CONTEXT_DESC3_VT_INDEX               0
898 #define TX_CONTEXT_DESC3_VT_WIDTH               16
899
900 #define TX_NORMAL_DESC2_HL_B1L_INDEX            0
901 #define TX_NORMAL_DESC2_HL_B1L_WIDTH            14
902 #define TX_NORMAL_DESC2_IC_INDEX                31
903 #define TX_NORMAL_DESC2_IC_WIDTH                1
904 #define TX_NORMAL_DESC2_TTSE_INDEX              30
905 #define TX_NORMAL_DESC2_TTSE_WIDTH              1
906 #define TX_NORMAL_DESC2_VTIR_INDEX              14
907 #define TX_NORMAL_DESC2_VTIR_WIDTH              2
908 #define TX_NORMAL_DESC3_CIC_INDEX               16
909 #define TX_NORMAL_DESC3_CIC_WIDTH               2
910 #define TX_NORMAL_DESC3_CPC_INDEX               26
911 #define TX_NORMAL_DESC3_CPC_WIDTH               2
912 #define TX_NORMAL_DESC3_CTXT_INDEX              30
913 #define TX_NORMAL_DESC3_CTXT_WIDTH              1
914 #define TX_NORMAL_DESC3_FD_INDEX                29
915 #define TX_NORMAL_DESC3_FD_WIDTH                1
916 #define TX_NORMAL_DESC3_FL_INDEX                0
917 #define TX_NORMAL_DESC3_FL_WIDTH                15
918 #define TX_NORMAL_DESC3_LD_INDEX                28
919 #define TX_NORMAL_DESC3_LD_WIDTH                1
920 #define TX_NORMAL_DESC3_OWN_INDEX               31
921 #define TX_NORMAL_DESC3_OWN_WIDTH               1
922 #define TX_NORMAL_DESC3_TCPHDRLEN_INDEX         19
923 #define TX_NORMAL_DESC3_TCPHDRLEN_WIDTH         4
924 #define TX_NORMAL_DESC3_TCPPL_INDEX             0
925 #define TX_NORMAL_DESC3_TCPPL_WIDTH             18
926 #define TX_NORMAL_DESC3_TSE_INDEX               18
927 #define TX_NORMAL_DESC3_TSE_WIDTH               1
928
929 #define TX_NORMAL_DESC2_VLAN_INSERT             0x2
930
931 /* MDIO undefined or vendor specific registers */
932 #ifndef MDIO_AN_COMP_STAT
933 #define MDIO_AN_COMP_STAT               0x0030
934 #endif
935
936 /* Bit setting and getting macros
937  *  The get macro will extract the current bit field value from within
938  *  the variable
939  *
940  *  The set macro will clear the current bit field value within the
941  *  variable and then set the bit field of the variable to the
942  *  specified value
943  */
944 #define GET_BITS(_var, _index, _width)                                  \
945         (((_var) >> (_index)) & ((0x1 << (_width)) - 1))
946
947 #define SET_BITS(_var, _index, _width, _val)                            \
948 do {                                                                    \
949         (_var) &= ~(((0x1 << (_width)) - 1) << (_index));               \
950         (_var) |= (((_val) & ((0x1 << (_width)) - 1)) << (_index));     \
951 } while (0)
952
953 #define GET_BITS_LE(_var, _index, _width)                               \
954         ((le32_to_cpu((_var)) >> (_index)) & ((0x1 << (_width)) - 1))
955
956 #define SET_BITS_LE(_var, _index, _width, _val)                         \
957 do {                                                                    \
958         (_var) &= cpu_to_le32(~(((0x1 << (_width)) - 1) << (_index)));  \
959         (_var) |= cpu_to_le32((((_val) &                                \
960                               ((0x1 << (_width)) - 1)) << (_index)));   \
961 } while (0)
962
963 /* Bit setting and getting macros based on register fields
964  *  The get macro uses the bit field definitions formed using the input
965  *  names to extract the current bit field value from within the
966  *  variable
967  *
968  *  The set macro uses the bit field definitions formed using the input
969  *  names to set the bit field of the variable to the specified value
970  */
971 #define XGMAC_GET_BITS(_var, _prefix, _field)                           \
972         GET_BITS((_var),                                                \
973                  _prefix##_##_field##_INDEX,                            \
974                  _prefix##_##_field##_WIDTH)
975
976 #define XGMAC_SET_BITS(_var, _prefix, _field, _val)                     \
977         SET_BITS((_var),                                                \
978                  _prefix##_##_field##_INDEX,                            \
979                  _prefix##_##_field##_WIDTH, (_val))
980
981 #define XGMAC_GET_BITS_LE(_var, _prefix, _field)                        \
982         GET_BITS_LE((_var),                                             \
983                  _prefix##_##_field##_INDEX,                            \
984                  _prefix##_##_field##_WIDTH)
985
986 #define XGMAC_SET_BITS_LE(_var, _prefix, _field, _val)                  \
987         SET_BITS_LE((_var),                                             \
988                  _prefix##_##_field##_INDEX,                            \
989                  _prefix##_##_field##_WIDTH, (_val))
990
991 /* Macros for reading or writing registers
992  *  The ioread macros will get bit fields or full values using the
993  *  register definitions formed using the input names
994  *
995  *  The iowrite macros will set bit fields or full values using the
996  *  register definitions formed using the input names
997  */
998 #define XGMAC_IOREAD(_pdata, _reg)                                      \
999         ioread32((_pdata)->xgmac_regs + _reg)
1000
1001 #define XGMAC_IOREAD_BITS(_pdata, _reg, _field)                         \
1002         GET_BITS(XGMAC_IOREAD((_pdata), _reg),                          \
1003                  _reg##_##_field##_INDEX,                               \
1004                  _reg##_##_field##_WIDTH)
1005
1006 #define XGMAC_IOWRITE(_pdata, _reg, _val)                               \
1007         iowrite32((_val), (_pdata)->xgmac_regs + _reg)
1008
1009 #define XGMAC_IOWRITE_BITS(_pdata, _reg, _field, _val)                  \
1010 do {                                                                    \
1011         u32 reg_val = XGMAC_IOREAD((_pdata), _reg);                     \
1012         SET_BITS(reg_val,                                               \
1013                  _reg##_##_field##_INDEX,                               \
1014                  _reg##_##_field##_WIDTH, (_val));                      \
1015         XGMAC_IOWRITE((_pdata), _reg, reg_val);                         \
1016 } while (0)
1017
1018 /* Macros for reading or writing MTL queue or traffic class registers
1019  *  Similar to the standard read and write macros except that the
1020  *  base register value is calculated by the queue or traffic class number
1021  */
1022 #define XGMAC_MTL_IOREAD(_pdata, _n, _reg)                              \
1023         ioread32((_pdata)->xgmac_regs +                                 \
1024                  MTL_Q_BASE + ((_n) * MTL_Q_INC) + _reg)
1025
1026 #define XGMAC_MTL_IOREAD_BITS(_pdata, _n, _reg, _field)                 \
1027         GET_BITS(XGMAC_MTL_IOREAD((_pdata), (_n), _reg),                \
1028                  _reg##_##_field##_INDEX,                               \
1029                  _reg##_##_field##_WIDTH)
1030
1031 #define XGMAC_MTL_IOWRITE(_pdata, _n, _reg, _val)                       \
1032         iowrite32((_val), (_pdata)->xgmac_regs +                        \
1033                   MTL_Q_BASE + ((_n) * MTL_Q_INC) + _reg)
1034
1035 #define XGMAC_MTL_IOWRITE_BITS(_pdata, _n, _reg, _field, _val)          \
1036 do {                                                                    \
1037         u32 reg_val = XGMAC_MTL_IOREAD((_pdata), (_n), _reg);           \
1038         SET_BITS(reg_val,                                               \
1039                  _reg##_##_field##_INDEX,                               \
1040                  _reg##_##_field##_WIDTH, (_val));                      \
1041         XGMAC_MTL_IOWRITE((_pdata), (_n), _reg, reg_val);               \
1042 } while (0)
1043
1044 /* Macros for reading or writing DMA channel registers
1045  *  Similar to the standard read and write macros except that the
1046  *  base register value is obtained from the ring
1047  */
1048 #define XGMAC_DMA_IOREAD(_channel, _reg)                                \
1049         ioread32((_channel)->dma_regs + _reg)
1050
1051 #define XGMAC_DMA_IOREAD_BITS(_channel, _reg, _field)                   \
1052         GET_BITS(XGMAC_DMA_IOREAD((_channel), _reg),                    \
1053                  _reg##_##_field##_INDEX,                               \
1054                  _reg##_##_field##_WIDTH)
1055
1056 #define XGMAC_DMA_IOWRITE(_channel, _reg, _val)                         \
1057         iowrite32((_val), (_channel)->dma_regs + _reg)
1058
1059 #define XGMAC_DMA_IOWRITE_BITS(_channel, _reg, _field, _val)            \
1060 do {                                                                    \
1061         u32 reg_val = XGMAC_DMA_IOREAD((_channel), _reg);               \
1062         SET_BITS(reg_val,                                               \
1063                  _reg##_##_field##_INDEX,                               \
1064                  _reg##_##_field##_WIDTH, (_val));                      \
1065         XGMAC_DMA_IOWRITE((_channel), _reg, reg_val);                   \
1066 } while (0)
1067
1068 /* Macros for building, reading or writing register values or bits
1069  * within the register values of XPCS registers.
1070  */
1071 #define XPCS_IOWRITE(_pdata, _off, _val)                                \
1072         iowrite32(_val, (_pdata)->xpcs_regs + (_off))
1073
1074 #define XPCS_IOREAD(_pdata, _off)                                       \
1075         ioread32((_pdata)->xpcs_regs + (_off))
1076
1077 /* Macros for building, reading or writing register values or bits
1078  * using MDIO.  Different from above because of the use of standardized
1079  * Linux include values.  No shifting is performed with the bit
1080  * operations, everything works on mask values.
1081  */
1082 #define XMDIO_READ(_pdata, _mmd, _reg)                                  \
1083         ((_pdata)->hw_if.read_mmd_regs((_pdata), 0,                     \
1084                 MII_ADDR_C45 | (_mmd << 16) | ((_reg) & 0xffff)))
1085
1086 #define XMDIO_READ_BITS(_pdata, _mmd, _reg, _mask)                      \
1087         (XMDIO_READ((_pdata), _mmd, _reg) & _mask)
1088
1089 #define XMDIO_WRITE(_pdata, _mmd, _reg, _val)                           \
1090         ((_pdata)->hw_if.write_mmd_regs((_pdata), 0,                    \
1091                 MII_ADDR_C45 | (_mmd << 16) | ((_reg) & 0xffff), (_val)))
1092
1093 #define XMDIO_WRITE_BITS(_pdata, _mmd, _reg, _mask, _val)               \
1094 do {                                                                    \
1095         u32 mmd_val = XMDIO_READ((_pdata), _mmd, _reg);                 \
1096         mmd_val &= ~_mask;                                              \
1097         mmd_val |= (_val);                                              \
1098         XMDIO_WRITE((_pdata), _mmd, _reg, mmd_val);                     \
1099 } while (0)
1100
1101 #endif