]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/net/ethernet/freescale/fec_main.c
09fcdc768931ea192637e0cee6771c9f463bd156
[karo-tx-linux.git] / drivers / net / ethernet / freescale / fec_main.c
1 /*
2  * Fast Ethernet Controller (FEC) driver for Motorola MPC8xx.
3  * Copyright (c) 1997 Dan Malek (dmalek@jlc.net)
4  *
5  * Right now, I am very wasteful with the buffers.  I allocate memory
6  * pages and then divide them into 2K frame buffers.  This way I know I
7  * have buffers large enough to hold one frame within one buffer descriptor.
8  * Once I get this working, I will use 64 or 128 byte CPM buffers, which
9  * will be much more memory efficient and will easily handle lots of
10  * small packets.
11  *
12  * Much better multiple PHY support by Magnus Damm.
13  * Copyright (c) 2000 Ericsson Radio Systems AB.
14  *
15  * Support for FEC controller of ColdFire processors.
16  * Copyright (c) 2001-2005 Greg Ungerer (gerg@snapgear.com)
17  *
18  * Bug fixes and cleanup by Philippe De Muyter (phdm@macqel.be)
19  * Copyright (c) 2004-2006 Macq Electronique SA.
20  *
21  * Copyright (C) 2010-2011 Freescale Semiconductor, Inc.
22  */
23
24 #include <linux/module.h>
25 #include <linux/kernel.h>
26 #include <linux/string.h>
27 #include <linux/ptrace.h>
28 #include <linux/errno.h>
29 #include <linux/ioport.h>
30 #include <linux/slab.h>
31 #include <linux/interrupt.h>
32 #include <linux/delay.h>
33 #include <linux/netdevice.h>
34 #include <linux/etherdevice.h>
35 #include <linux/skbuff.h>
36 #include <linux/in.h>
37 #include <linux/ip.h>
38 #include <net/ip.h>
39 #include <net/tso.h>
40 #include <linux/tcp.h>
41 #include <linux/udp.h>
42 #include <linux/icmp.h>
43 #include <linux/spinlock.h>
44 #include <linux/workqueue.h>
45 #include <linux/bitops.h>
46 #include <linux/io.h>
47 #include <linux/irq.h>
48 #include <linux/clk.h>
49 #include <linux/platform_device.h>
50 #include <linux/phy.h>
51 #include <linux/fec.h>
52 #include <linux/of.h>
53 #include <linux/of_device.h>
54 #include <linux/of_gpio.h>
55 #include <linux/of_net.h>
56 #include <linux/regulator/consumer.h>
57 #include <linux/if_vlan.h>
58 #include <linux/pinctrl/consumer.h>
59
60 #include <asm/cacheflush.h>
61
62 #include "fec.h"
63
64 static void set_multicast_list(struct net_device *ndev);
65
66 #if defined(CONFIG_ARM)
67 #define FEC_ALIGNMENT   0xf
68 #else
69 #define FEC_ALIGNMENT   0x3
70 #endif
71
72 #define DRIVER_NAME     "fec"
73
74 /* Pause frame feild and FIFO threshold */
75 #define FEC_ENET_FCE    (1 << 5)
76 #define FEC_ENET_RSEM_V 0x84
77 #define FEC_ENET_RSFL_V 16
78 #define FEC_ENET_RAEM_V 0x8
79 #define FEC_ENET_RAFL_V 0x8
80 #define FEC_ENET_OPD_V  0xFFF0
81
82 /* Controller is ENET-MAC */
83 #define FEC_QUIRK_ENET_MAC              (1 << 0)
84 /* Controller needs driver to swap frame */
85 #define FEC_QUIRK_SWAP_FRAME            (1 << 1)
86 /* Controller uses gasket */
87 #define FEC_QUIRK_USE_GASKET            (1 << 2)
88 /* Controller has GBIT support */
89 #define FEC_QUIRK_HAS_GBIT              (1 << 3)
90 /* Controller has extend desc buffer */
91 #define FEC_QUIRK_HAS_BUFDESC_EX        (1 << 4)
92 /* Controller has hardware checksum support */
93 #define FEC_QUIRK_HAS_CSUM              (1 << 5)
94 /* Controller has hardware vlan support */
95 #define FEC_QUIRK_HAS_VLAN              (1 << 6)
96 /* ENET IP errata ERR006358
97  *
98  * If the ready bit in the transmit buffer descriptor (TxBD[R]) is previously
99  * detected as not set during a prior frame transmission, then the
100  * ENET_TDAR[TDAR] bit is cleared at a later time, even if additional TxBDs
101  * were added to the ring and the ENET_TDAR[TDAR] bit is set. This results in
102  * frames not being transmitted until there is a 0-to-1 transition on
103  * ENET_TDAR[TDAR].
104  */
105 #define FEC_QUIRK_ERR006358            (1 << 7)
106
107 static struct platform_device_id fec_devtype[] = {
108         {
109                 /* keep it for coldfire */
110                 .name = DRIVER_NAME,
111                 .driver_data = 0,
112         }, {
113                 .name = "imx25-fec",
114                 .driver_data = FEC_QUIRK_USE_GASKET,
115         }, {
116                 .name = "imx27-fec",
117                 .driver_data = 0,
118         }, {
119                 .name = "imx28-fec",
120                 .driver_data = FEC_QUIRK_ENET_MAC | FEC_QUIRK_SWAP_FRAME,
121         }, {
122                 .name = "imx6q-fec",
123                 .driver_data = FEC_QUIRK_ENET_MAC | FEC_QUIRK_HAS_GBIT |
124                                 FEC_QUIRK_HAS_BUFDESC_EX | FEC_QUIRK_HAS_CSUM |
125                                 FEC_QUIRK_HAS_VLAN | FEC_QUIRK_ERR006358,
126         }, {
127                 .name = "mvf600-fec",
128                 .driver_data = FEC_QUIRK_ENET_MAC,
129         }, {
130                 /* sentinel */
131         }
132 };
133 MODULE_DEVICE_TABLE(platform, fec_devtype);
134
135 enum imx_fec_type {
136         IMX25_FEC = 1,  /* runs on i.mx25/50/53 */
137         IMX27_FEC,      /* runs on i.mx27/35/51 */
138         IMX28_FEC,
139         IMX6Q_FEC,
140         MVF600_FEC,
141 };
142
143 static const struct of_device_id fec_dt_ids[] = {
144         { .compatible = "fsl,imx25-fec", .data = &fec_devtype[IMX25_FEC], },
145         { .compatible = "fsl,imx27-fec", .data = &fec_devtype[IMX27_FEC], },
146         { .compatible = "fsl,imx28-fec", .data = &fec_devtype[IMX28_FEC], },
147         { .compatible = "fsl,imx6q-fec", .data = &fec_devtype[IMX6Q_FEC], },
148         { .compatible = "fsl,mvf600-fec", .data = &fec_devtype[MVF600_FEC], },
149         { /* sentinel */ }
150 };
151 MODULE_DEVICE_TABLE(of, fec_dt_ids);
152
153 static unsigned char macaddr[ETH_ALEN];
154 module_param_array(macaddr, byte, NULL, 0);
155 MODULE_PARM_DESC(macaddr, "FEC Ethernet MAC address");
156
157 #if defined(CONFIG_M5272)
158 /*
159  * Some hardware gets it MAC address out of local flash memory.
160  * if this is non-zero then assume it is the address to get MAC from.
161  */
162 #if defined(CONFIG_NETtel)
163 #define FEC_FLASHMAC    0xf0006006
164 #elif defined(CONFIG_GILBARCONAP) || defined(CONFIG_SCALES)
165 #define FEC_FLASHMAC    0xf0006000
166 #elif defined(CONFIG_CANCam)
167 #define FEC_FLASHMAC    0xf0020000
168 #elif defined (CONFIG_M5272C3)
169 #define FEC_FLASHMAC    (0xffe04000 + 4)
170 #elif defined(CONFIG_MOD5272)
171 #define FEC_FLASHMAC    0xffc0406b
172 #else
173 #define FEC_FLASHMAC    0
174 #endif
175 #endif /* CONFIG_M5272 */
176
177 /* Interrupt events/masks. */
178 #define FEC_ENET_HBERR  ((uint)0x80000000)      /* Heartbeat error */
179 #define FEC_ENET_BABR   ((uint)0x40000000)      /* Babbling receiver */
180 #define FEC_ENET_BABT   ((uint)0x20000000)      /* Babbling transmitter */
181 #define FEC_ENET_GRA    ((uint)0x10000000)      /* Graceful stop complete */
182 #define FEC_ENET_TXF    ((uint)0x08000000)      /* Full frame transmitted */
183 #define FEC_ENET_TXB    ((uint)0x04000000)      /* A buffer was transmitted */
184 #define FEC_ENET_RXF    ((uint)0x02000000)      /* Full frame received */
185 #define FEC_ENET_RXB    ((uint)0x01000000)      /* A buffer was received */
186 #define FEC_ENET_MII    ((uint)0x00800000)      /* MII interrupt */
187 #define FEC_ENET_EBERR  ((uint)0x00400000)      /* SDMA bus error */
188
189 #define FEC_DEFAULT_IMASK (FEC_ENET_TXF | FEC_ENET_RXF | FEC_ENET_MII)
190 #define FEC_RX_DISABLED_IMASK (FEC_DEFAULT_IMASK & (~FEC_ENET_RXF))
191
192 /* The FEC stores dest/src/type/vlan, data, and checksum for receive packets.
193  */
194 #define PKT_MAXBUF_SIZE         1522
195 #define PKT_MINBUF_SIZE         64
196 #define PKT_MAXBLR_SIZE         1536
197
198 /* FEC receive acceleration */
199 #define FEC_RACC_IPDIS          (1 << 1)
200 #define FEC_RACC_PRODIS         (1 << 2)
201 #define FEC_RACC_OPTIONS        (FEC_RACC_IPDIS | FEC_RACC_PRODIS)
202
203 /*
204  * The 5270/5271/5280/5282/532x RX control register also contains maximum frame
205  * size bits. Other FEC hardware does not, so we need to take that into
206  * account when setting it.
207  */
208 #if defined(CONFIG_M523x) || defined(CONFIG_M527x) || defined(CONFIG_M528x) || \
209     defined(CONFIG_M520x) || defined(CONFIG_M532x) || defined(CONFIG_ARM)
210 #define OPT_FRAME_SIZE  (PKT_MAXBUF_SIZE << 16)
211 #else
212 #define OPT_FRAME_SIZE  0
213 #endif
214
215 /* FEC MII MMFR bits definition */
216 #define FEC_MMFR_ST             (1 << 30)
217 #define FEC_MMFR_OP_READ        (2 << 28)
218 #define FEC_MMFR_OP_WRITE       (1 << 28)
219 #define FEC_MMFR_PA(v)          ((v & 0x1f) << 23)
220 #define FEC_MMFR_RA(v)          ((v & 0x1f) << 18)
221 #define FEC_MMFR_TA             (2 << 16)
222 #define FEC_MMFR_DATA(v)        (v & 0xffff)
223
224 #define FEC_MII_TIMEOUT         30000 /* us */
225
226 /* Transmitter timeout */
227 #define TX_TIMEOUT (2 * HZ)
228
229 #define FEC_PAUSE_FLAG_AUTONEG  0x1
230 #define FEC_PAUSE_FLAG_ENABLE   0x2
231
232 #define TSO_HEADER_SIZE         128
233 /* Max number of allowed TCP segments for software TSO */
234 #define FEC_MAX_TSO_SEGS        100
235 #define FEC_MAX_SKB_DESCS       (FEC_MAX_TSO_SEGS * 2 + MAX_SKB_FRAGS)
236
237 #define IS_TSO_HEADER(txq, addr) \
238         ((addr >= txq->tso_hdrs_dma) && \
239         (addr < txq->tso_hdrs_dma + txq->tx_ring_size * TSO_HEADER_SIZE))
240
241 static int mii_cnt;
242
243 static inline
244 struct bufdesc *fec_enet_get_nextdesc(struct bufdesc *bdp, struct fec_enet_private *fep)
245 {
246         struct bufdesc *new_bd = bdp + 1;
247         struct bufdesc_ex *ex_new_bd = (struct bufdesc_ex *)bdp + 1;
248         struct bufdesc_ex *ex_base;
249         struct bufdesc *base;
250         int ring_size;
251
252         if (bdp >= fep->tx_bd_base) {
253                 base = fep->tx_bd_base;
254                 ring_size = fep->tx_ring_size;
255                 ex_base = (struct bufdesc_ex *)fep->tx_bd_base;
256         } else {
257                 base = fep->rx_bd_base;
258                 ring_size = fep->rx_ring_size;
259                 ex_base = (struct bufdesc_ex *)fep->rx_bd_base;
260         }
261
262         if (fep->bufdesc_ex)
263                 return (struct bufdesc *)((ex_new_bd >= (ex_base + ring_size)) ?
264                         ex_base : ex_new_bd);
265         else
266                 return (new_bd >= (base + ring_size)) ?
267                         base : new_bd;
268 }
269
270 static inline
271 struct bufdesc *fec_enet_get_prevdesc(struct bufdesc *bdp, struct fec_enet_private *fep)
272 {
273         struct bufdesc *new_bd = bdp - 1;
274         struct bufdesc_ex *ex_new_bd = (struct bufdesc_ex *)bdp - 1;
275         struct bufdesc_ex *ex_base;
276         struct bufdesc *base;
277         int ring_size;
278
279         if (bdp >= fep->tx_bd_base) {
280                 base = fep->tx_bd_base;
281                 ring_size = fep->tx_ring_size;
282                 ex_base = (struct bufdesc_ex *)fep->tx_bd_base;
283         } else {
284                 base = fep->rx_bd_base;
285                 ring_size = fep->rx_ring_size;
286                 ex_base = (struct bufdesc_ex *)fep->rx_bd_base;
287         }
288
289         if (fep->bufdesc_ex)
290                 return (struct bufdesc *)((ex_new_bd < ex_base) ?
291                         (ex_new_bd + ring_size) : ex_new_bd);
292         else
293                 return (new_bd < base) ? (new_bd + ring_size) : new_bd;
294 }
295
296 static int fec_enet_get_bd_index(struct bufdesc *base, struct bufdesc *bdp,
297                                 struct fec_enet_private *fep)
298 {
299         return ((const char *)bdp - (const char *)base) / fep->bufdesc_size;
300 }
301
302 static int fec_enet_get_free_txdesc_num(struct fec_enet_private *fep)
303 {
304         int entries;
305
306         entries = ((const char *)fep->dirty_tx -
307                         (const char *)fep->cur_tx) / fep->bufdesc_size - 1;
308
309         return entries > 0 ? entries : entries + fep->tx_ring_size;
310 }
311
312 static void *swap_buffer(void *bufaddr, int len)
313 {
314         int i;
315         unsigned int *buf = bufaddr;
316
317         for (i = 0; i < DIV_ROUND_UP(len, 4); i++, buf++)
318                 *buf = cpu_to_be32(*buf);
319
320         return bufaddr;
321 }
322
323 static void fec_dump(struct net_device *ndev)
324 {
325         struct fec_enet_private *fep = netdev_priv(ndev);
326         struct bufdesc *bdp = fep->tx_bd_base;
327         unsigned int index = 0;
328
329         netdev_info(ndev, "TX ring dump\n");
330         pr_info("Nr     SC     addr       len  SKB\n");
331
332         do {
333                 pr_info("%3u %c%c 0x%04x 0x%08lx %4u %p\n",
334                         index,
335                         bdp == fep->cur_tx ? 'S' : ' ',
336                         bdp == fep->dirty_tx ? 'H' : ' ',
337                         bdp->cbd_sc, bdp->cbd_bufaddr, bdp->cbd_datlen,
338                         fep->tx_skbuff[index]);
339                 bdp = fec_enet_get_nextdesc(bdp, fep);
340                 index++;
341         } while (bdp != fep->tx_bd_base);
342 }
343
344 static inline bool is_ipv4_pkt(struct sk_buff *skb)
345 {
346         return skb->protocol == htons(ETH_P_IP) && ip_hdr(skb)->version == 4;
347 }
348
349 static int
350 fec_enet_clear_csum(struct sk_buff *skb, struct net_device *ndev)
351 {
352         /* Only run for packets requiring a checksum. */
353         if (skb->ip_summed != CHECKSUM_PARTIAL)
354                 return 0;
355
356         if (unlikely(skb_cow_head(skb, 0)))
357                 return -1;
358
359         if (is_ipv4_pkt(skb))
360                 ip_hdr(skb)->check = 0;
361         *(__sum16 *)(skb->head + skb->csum_start + skb->csum_offset) = 0;
362
363         return 0;
364 }
365
366 static int
367 fec_enet_txq_submit_frag_skb(struct sk_buff *skb, struct net_device *ndev)
368 {
369         struct fec_enet_private *fep = netdev_priv(ndev);
370         const struct platform_device_id *id_entry =
371                                 platform_get_device_id(fep->pdev);
372         struct bufdesc *bdp = fep->cur_tx;
373         struct bufdesc_ex *ebdp;
374         int nr_frags = skb_shinfo(skb)->nr_frags;
375         int frag, frag_len;
376         unsigned short status;
377         unsigned int estatus = 0;
378         skb_frag_t *this_frag;
379         unsigned int index;
380         void *bufaddr;
381         dma_addr_t addr;
382         int i;
383
384         for (frag = 0; frag < nr_frags; frag++) {
385                 this_frag = &skb_shinfo(skb)->frags[frag];
386                 bdp = fec_enet_get_nextdesc(bdp, fep);
387                 ebdp = (struct bufdesc_ex *)bdp;
388
389                 status = bdp->cbd_sc;
390                 status &= ~BD_ENET_TX_STATS;
391                 status |= (BD_ENET_TX_TC | BD_ENET_TX_READY);
392                 frag_len = skb_shinfo(skb)->frags[frag].size;
393
394                 /* Handle the last BD specially */
395                 if (frag == nr_frags - 1) {
396                         status |= (BD_ENET_TX_INTR | BD_ENET_TX_LAST);
397                         if (fep->bufdesc_ex) {
398                                 estatus |= BD_ENET_TX_INT;
399                                 if (unlikely(skb_shinfo(skb)->tx_flags &
400                                         SKBTX_HW_TSTAMP && fep->hwts_tx_en))
401                                         estatus |= BD_ENET_TX_TS;
402                         }
403                 }
404
405                 if (fep->bufdesc_ex) {
406                         if (skb->ip_summed == CHECKSUM_PARTIAL)
407                                 estatus |= BD_ENET_TX_PINS | BD_ENET_TX_IINS;
408                         ebdp->cbd_bdu = 0;
409                         ebdp->cbd_esc = estatus;
410                 }
411
412                 bufaddr = page_address(this_frag->page.p) + this_frag->page_offset;
413
414                 index = fec_enet_get_bd_index(fep->tx_bd_base, bdp, fep);
415                 if (((unsigned long) bufaddr) & FEC_ALIGNMENT ||
416                         id_entry->driver_data & FEC_QUIRK_SWAP_FRAME) {
417                         memcpy(fep->tx_bounce[index], bufaddr, frag_len);
418                         bufaddr = fep->tx_bounce[index];
419
420                         if (id_entry->driver_data & FEC_QUIRK_SWAP_FRAME)
421                                 swap_buffer(bufaddr, frag_len);
422                 }
423
424                 addr = dma_map_single(&fep->pdev->dev, bufaddr, frag_len,
425                                       DMA_TO_DEVICE);
426                 if (dma_mapping_error(&fep->pdev->dev, addr)) {
427                         dev_kfree_skb_any(skb);
428                         if (net_ratelimit())
429                                 netdev_err(ndev, "Tx DMA memory map failed\n");
430                         goto dma_mapping_error;
431                 }
432
433                 bdp->cbd_bufaddr = addr;
434                 bdp->cbd_datlen = frag_len;
435                 bdp->cbd_sc = status;
436         }
437
438         fep->cur_tx = bdp;
439
440         return 0;
441
442 dma_mapping_error:
443         bdp = fep->cur_tx;
444         for (i = 0; i < frag; i++) {
445                 bdp = fec_enet_get_nextdesc(bdp, fep);
446                 dma_unmap_single(&fep->pdev->dev, bdp->cbd_bufaddr,
447                                 bdp->cbd_datlen, DMA_TO_DEVICE);
448         }
449         return NETDEV_TX_OK;
450 }
451
452 static int fec_enet_txq_submit_skb(struct sk_buff *skb, struct net_device *ndev)
453 {
454         struct fec_enet_private *fep = netdev_priv(ndev);
455         const struct platform_device_id *id_entry =
456                                 platform_get_device_id(fep->pdev);
457         int nr_frags = skb_shinfo(skb)->nr_frags;
458         struct bufdesc *bdp, *last_bdp;
459         void *bufaddr;
460         dma_addr_t addr;
461         unsigned short status;
462         unsigned short buflen;
463         unsigned int estatus = 0;
464         unsigned int index;
465         int entries_free;
466         int ret;
467
468         entries_free = fec_enet_get_free_txdesc_num(fep);
469         if (entries_free < MAX_SKB_FRAGS + 1) {
470                 dev_kfree_skb_any(skb);
471                 if (net_ratelimit())
472                         netdev_err(ndev, "NOT enough BD for SG!\n");
473                 return NETDEV_TX_OK;
474         }
475
476         /* Protocol checksum off-load for TCP and UDP. */
477         if (fec_enet_clear_csum(skb, ndev)) {
478                 dev_kfree_skb_any(skb);
479                 return NETDEV_TX_OK;
480         }
481
482         /* Fill in a Tx ring entry */
483         bdp = fep->cur_tx;
484         status = bdp->cbd_sc;
485         status &= ~BD_ENET_TX_STATS;
486
487         /* Set buffer length and buffer pointer */
488         bufaddr = skb->data;
489         buflen = skb_headlen(skb);
490
491         index = fec_enet_get_bd_index(fep->tx_bd_base, bdp, fep);
492         if (((unsigned long) bufaddr) & FEC_ALIGNMENT ||
493                 id_entry->driver_data & FEC_QUIRK_SWAP_FRAME) {
494                 memcpy(fep->tx_bounce[index], skb->data, buflen);
495                 bufaddr = fep->tx_bounce[index];
496
497                 if (id_entry->driver_data & FEC_QUIRK_SWAP_FRAME)
498                         swap_buffer(bufaddr, buflen);
499         }
500
501         /* Push the data cache so the CPM does not get stale memory data. */
502         addr = dma_map_single(&fep->pdev->dev, bufaddr, buflen, DMA_TO_DEVICE);
503         if (dma_mapping_error(&fep->pdev->dev, addr)) {
504                 dev_kfree_skb_any(skb);
505                 if (net_ratelimit())
506                         netdev_err(ndev, "Tx DMA memory map failed\n");
507                 return NETDEV_TX_OK;
508         }
509
510         if (nr_frags) {
511                 ret = fec_enet_txq_submit_frag_skb(skb, ndev);
512                 if (ret)
513                         return ret;
514         } else {
515                 status |= (BD_ENET_TX_INTR | BD_ENET_TX_LAST);
516                 if (fep->bufdesc_ex) {
517                         estatus = BD_ENET_TX_INT;
518                         if (unlikely(skb_shinfo(skb)->tx_flags &
519                                 SKBTX_HW_TSTAMP && fep->hwts_tx_en))
520                                 estatus |= BD_ENET_TX_TS;
521                 }
522         }
523
524         if (fep->bufdesc_ex) {
525
526                 struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
527
528                 if (unlikely(skb_shinfo(skb)->tx_flags & SKBTX_HW_TSTAMP &&
529                         fep->hwts_tx_en))
530                         skb_shinfo(skb)->tx_flags |= SKBTX_IN_PROGRESS;
531
532                 if (skb->ip_summed == CHECKSUM_PARTIAL)
533                         estatus |= BD_ENET_TX_PINS | BD_ENET_TX_IINS;
534
535                 ebdp->cbd_bdu = 0;
536                 ebdp->cbd_esc = estatus;
537         }
538
539         last_bdp = fep->cur_tx;
540         index = fec_enet_get_bd_index(fep->tx_bd_base, last_bdp, fep);
541         /* Save skb pointer */
542         fep->tx_skbuff[index] = skb;
543
544         bdp->cbd_datlen = buflen;
545         bdp->cbd_bufaddr = addr;
546
547         /* Send it on its way.  Tell FEC it's ready, interrupt when done,
548          * it's the last BD of the frame, and to put the CRC on the end.
549          */
550         status |= (BD_ENET_TX_READY | BD_ENET_TX_TC);
551         bdp->cbd_sc = status;
552
553         /* If this was the last BD in the ring, start at the beginning again. */
554         bdp = fec_enet_get_nextdesc(last_bdp, fep);
555
556         skb_tx_timestamp(skb);
557
558         fep->cur_tx = bdp;
559
560         /* Trigger transmission start */
561         writel(0, fep->hwp + FEC_X_DES_ACTIVE);
562
563         return 0;
564 }
565
566 static int
567 fec_enet_txq_put_data_tso(struct sk_buff *skb, struct net_device *ndev,
568                         struct bufdesc *bdp, int index, char *data,
569                         int size, bool last_tcp, bool is_last)
570 {
571         struct fec_enet_private *fep = netdev_priv(ndev);
572         const struct platform_device_id *id_entry =
573                                 platform_get_device_id(fep->pdev);
574         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
575         unsigned short status;
576         unsigned int estatus = 0;
577         dma_addr_t addr;
578
579         status = bdp->cbd_sc;
580         status &= ~BD_ENET_TX_STATS;
581
582         status |= (BD_ENET_TX_TC | BD_ENET_TX_READY);
583
584         if (((unsigned long) data) & FEC_ALIGNMENT ||
585                 id_entry->driver_data & FEC_QUIRK_SWAP_FRAME) {
586                 memcpy(fep->tx_bounce[index], data, size);
587                 data = fep->tx_bounce[index];
588
589                 if (id_entry->driver_data & FEC_QUIRK_SWAP_FRAME)
590                         swap_buffer(data, size);
591         }
592
593         addr = dma_map_single(&fep->pdev->dev, data, size, DMA_TO_DEVICE);
594         if (dma_mapping_error(&fep->pdev->dev, addr)) {
595                 dev_kfree_skb_any(skb);
596                 if (net_ratelimit())
597                         netdev_err(ndev, "Tx DMA memory map failed\n");
598                 return NETDEV_TX_BUSY;
599         }
600
601         bdp->cbd_datlen = size;
602         bdp->cbd_bufaddr = addr;
603
604         if (fep->bufdesc_ex) {
605                 if (skb->ip_summed == CHECKSUM_PARTIAL)
606                         estatus |= BD_ENET_TX_PINS | BD_ENET_TX_IINS;
607                 ebdp->cbd_bdu = 0;
608                 ebdp->cbd_esc = estatus;
609         }
610
611         /* Handle the last BD specially */
612         if (last_tcp)
613                 status |= (BD_ENET_TX_LAST | BD_ENET_TX_TC);
614         if (is_last) {
615                 status |= BD_ENET_TX_INTR;
616                 if (fep->bufdesc_ex)
617                         ebdp->cbd_esc |= BD_ENET_TX_INT;
618         }
619
620         bdp->cbd_sc = status;
621
622         return 0;
623 }
624
625 static int
626 fec_enet_txq_put_hdr_tso(struct sk_buff *skb, struct net_device *ndev,
627                         struct bufdesc *bdp, int index)
628 {
629         struct fec_enet_private *fep = netdev_priv(ndev);
630         const struct platform_device_id *id_entry =
631                                 platform_get_device_id(fep->pdev);
632         int hdr_len = skb_transport_offset(skb) + tcp_hdrlen(skb);
633         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
634         void *bufaddr;
635         unsigned long dmabuf;
636         unsigned short status;
637         unsigned int estatus = 0;
638
639         status = bdp->cbd_sc;
640         status &= ~BD_ENET_TX_STATS;
641         status |= (BD_ENET_TX_TC | BD_ENET_TX_READY);
642
643         bufaddr = fep->tso_hdrs + index * TSO_HEADER_SIZE;
644         dmabuf = fep->tso_hdrs_dma + index * TSO_HEADER_SIZE;
645         if (((unsigned long) bufaddr) & FEC_ALIGNMENT ||
646                 id_entry->driver_data & FEC_QUIRK_SWAP_FRAME) {
647                 memcpy(fep->tx_bounce[index], skb->data, hdr_len);
648                 bufaddr = fep->tx_bounce[index];
649
650                 if (id_entry->driver_data & FEC_QUIRK_SWAP_FRAME)
651                         swap_buffer(bufaddr, hdr_len);
652
653                 dmabuf = dma_map_single(&fep->pdev->dev, bufaddr,
654                                         hdr_len, DMA_TO_DEVICE);
655                 if (dma_mapping_error(&fep->pdev->dev, dmabuf)) {
656                         dev_kfree_skb_any(skb);
657                         if (net_ratelimit())
658                                 netdev_err(ndev, "Tx DMA memory map failed\n");
659                         return NETDEV_TX_BUSY;
660                 }
661         }
662
663         bdp->cbd_bufaddr = dmabuf;
664         bdp->cbd_datlen = hdr_len;
665
666         if (fep->bufdesc_ex) {
667                 if (skb->ip_summed == CHECKSUM_PARTIAL)
668                         estatus |= BD_ENET_TX_PINS | BD_ENET_TX_IINS;
669                 ebdp->cbd_bdu = 0;
670                 ebdp->cbd_esc = estatus;
671         }
672
673         bdp->cbd_sc = status;
674
675         return 0;
676 }
677
678 static int fec_enet_txq_submit_tso(struct sk_buff *skb, struct net_device *ndev)
679 {
680         struct fec_enet_private *fep = netdev_priv(ndev);
681         int hdr_len = skb_transport_offset(skb) + tcp_hdrlen(skb);
682         int total_len, data_left;
683         struct bufdesc *bdp = fep->cur_tx;
684         struct tso_t tso;
685         unsigned int index = 0;
686         int ret;
687
688         if (tso_count_descs(skb) >= fec_enet_get_free_txdesc_num(fep)) {
689                 dev_kfree_skb_any(skb);
690                 if (net_ratelimit())
691                         netdev_err(ndev, "NOT enough BD for TSO!\n");
692                 return NETDEV_TX_OK;
693         }
694
695         /* Protocol checksum off-load for TCP and UDP. */
696         if (fec_enet_clear_csum(skb, ndev)) {
697                 dev_kfree_skb_any(skb);
698                 return NETDEV_TX_OK;
699         }
700
701         /* Initialize the TSO handler, and prepare the first payload */
702         tso_start(skb, &tso);
703
704         total_len = skb->len - hdr_len;
705         while (total_len > 0) {
706                 char *hdr;
707
708                 index = fec_enet_get_bd_index(fep->tx_bd_base, bdp, fep);
709                 data_left = min_t(int, skb_shinfo(skb)->gso_size, total_len);
710                 total_len -= data_left;
711
712                 /* prepare packet headers: MAC + IP + TCP */
713                 hdr = fep->tso_hdrs + index * TSO_HEADER_SIZE;
714                 tso_build_hdr(skb, hdr, &tso, data_left, total_len == 0);
715                 ret = fec_enet_txq_put_hdr_tso(skb, ndev, bdp, index);
716                 if (ret)
717                         goto err_release;
718
719                 while (data_left > 0) {
720                         int size;
721
722                         size = min_t(int, tso.size, data_left);
723                         bdp = fec_enet_get_nextdesc(bdp, fep);
724                         index = fec_enet_get_bd_index(fep->tx_bd_base, bdp, fep);
725                         ret = fec_enet_txq_put_data_tso(skb, ndev, bdp, index, tso.data,
726                                                         size, size == data_left,
727                                                         total_len == 0);
728                         if (ret)
729                                 goto err_release;
730
731                         data_left -= size;
732                         tso_build_data(skb, &tso, size);
733                 }
734
735                 bdp = fec_enet_get_nextdesc(bdp, fep);
736         }
737
738         /* Save skb pointer */
739         fep->tx_skbuff[index] = skb;
740
741         skb_tx_timestamp(skb);
742         fep->cur_tx = bdp;
743
744         /* Trigger transmission start */
745         writel(0, fep->hwp + FEC_X_DES_ACTIVE);
746
747         return 0;
748
749 err_release:
750         /* TODO: Release all used data descriptors for TSO */
751         return ret;
752 }
753
754 static netdev_tx_t
755 fec_enet_start_xmit(struct sk_buff *skb, struct net_device *ndev)
756 {
757         struct fec_enet_private *fep = netdev_priv(ndev);
758         int entries_free;
759         int ret;
760
761         if (skb_is_gso(skb))
762                 ret = fec_enet_txq_submit_tso(skb, ndev);
763         else
764                 ret = fec_enet_txq_submit_skb(skb, ndev);
765         if (ret)
766                 return ret;
767
768         entries_free = fec_enet_get_free_txdesc_num(fep);
769         if (entries_free <= fep->tx_stop_threshold)
770                 netif_stop_queue(ndev);
771
772         return NETDEV_TX_OK;
773 }
774
775 /* Init RX & TX buffer descriptors
776  */
777 static void fec_enet_bd_init(struct net_device *dev)
778 {
779         struct fec_enet_private *fep = netdev_priv(dev);
780         struct bufdesc *bdp;
781         unsigned int i;
782
783         /* Initialize the receive buffer descriptors. */
784         bdp = fep->rx_bd_base;
785         for (i = 0; i < fep->rx_ring_size; i++) {
786
787                 /* Initialize the BD for every fragment in the page. */
788                 if (bdp->cbd_bufaddr)
789                         bdp->cbd_sc = BD_ENET_RX_EMPTY;
790                 else
791                         bdp->cbd_sc = 0;
792                 bdp = fec_enet_get_nextdesc(bdp, fep);
793         }
794
795         /* Set the last buffer to wrap */
796         bdp = fec_enet_get_prevdesc(bdp, fep);
797         bdp->cbd_sc |= BD_SC_WRAP;
798
799         fep->cur_rx = fep->rx_bd_base;
800
801         /* ...and the same for transmit */
802         bdp = fep->tx_bd_base;
803         fep->cur_tx = bdp;
804         for (i = 0; i < fep->tx_ring_size; i++) {
805
806                 /* Initialize the BD for every fragment in the page. */
807                 bdp->cbd_sc = 0;
808                 if (fep->tx_skbuff[i]) {
809                         dev_kfree_skb_any(fep->tx_skbuff[i]);
810                         fep->tx_skbuff[i] = NULL;
811                 }
812                 bdp->cbd_bufaddr = 0;
813                 bdp = fec_enet_get_nextdesc(bdp, fep);
814         }
815
816         /* Set the last buffer to wrap */
817         bdp = fec_enet_get_prevdesc(bdp, fep);
818         bdp->cbd_sc |= BD_SC_WRAP;
819         fep->dirty_tx = bdp;
820 }
821
822 /*
823  * This function is called to start or restart the FEC during a link
824  * change, transmit timeout, or to reconfigure the FEC.  The network
825  * packet processing for this device must be stopped before this call.
826  */
827 static void
828 fec_restart(struct net_device *ndev)
829 {
830         struct fec_enet_private *fep = netdev_priv(ndev);
831         const struct platform_device_id *id_entry =
832                                 platform_get_device_id(fep->pdev);
833         int i;
834         u32 val;
835         u32 temp_mac[2];
836         u32 rcntl = OPT_FRAME_SIZE | 0x04;
837         u32 ecntl = 0x2; /* ETHEREN */
838
839         /* Whack a reset.  We should wait for this. */
840         writel(1, fep->hwp + FEC_ECNTRL);
841         udelay(10);
842
843         /*
844          * enet-mac reset will reset mac address registers too,
845          * so need to reconfigure it.
846          */
847         if (id_entry->driver_data & FEC_QUIRK_ENET_MAC) {
848                 memcpy(&temp_mac, ndev->dev_addr, ETH_ALEN);
849                 writel(cpu_to_be32(temp_mac[0]), fep->hwp + FEC_ADDR_LOW);
850                 writel(cpu_to_be32(temp_mac[1]), fep->hwp + FEC_ADDR_HIGH);
851         }
852
853         /* Clear any outstanding interrupt. */
854         writel(0xffc00000, fep->hwp + FEC_IEVENT);
855
856         /* Set maximum receive buffer size. */
857         writel(PKT_MAXBLR_SIZE, fep->hwp + FEC_R_BUFF_SIZE);
858
859         fec_enet_bd_init(ndev);
860
861         /* Set receive and transmit descriptor base. */
862         writel(fep->bd_dma, fep->hwp + FEC_R_DES_START);
863         if (fep->bufdesc_ex)
864                 writel((unsigned long)fep->bd_dma + sizeof(struct bufdesc_ex)
865                         * fep->rx_ring_size, fep->hwp + FEC_X_DES_START);
866         else
867                 writel((unsigned long)fep->bd_dma + sizeof(struct bufdesc)
868                         * fep->rx_ring_size,    fep->hwp + FEC_X_DES_START);
869
870
871         for (i = 0; i <= TX_RING_MOD_MASK; i++) {
872                 if (fep->tx_skbuff[i]) {
873                         dev_kfree_skb_any(fep->tx_skbuff[i]);
874                         fep->tx_skbuff[i] = NULL;
875                 }
876         }
877
878         /* Enable MII mode */
879         if (fep->full_duplex == DUPLEX_FULL) {
880                 /* FD enable */
881                 writel(0x04, fep->hwp + FEC_X_CNTRL);
882         } else {
883                 /* No Rcv on Xmit */
884                 rcntl |= 0x02;
885                 writel(0x0, fep->hwp + FEC_X_CNTRL);
886         }
887
888         /* Set MII speed */
889         writel(fep->phy_speed, fep->hwp + FEC_MII_SPEED);
890
891 #if !defined(CONFIG_M5272)
892         /* set RX checksum */
893         val = readl(fep->hwp + FEC_RACC);
894         if (fep->csum_flags & FLAG_RX_CSUM_ENABLED)
895                 val |= FEC_RACC_OPTIONS;
896         else
897                 val &= ~FEC_RACC_OPTIONS;
898         writel(val, fep->hwp + FEC_RACC);
899 #endif
900
901         /*
902          * The phy interface and speed need to get configured
903          * differently on enet-mac.
904          */
905         if (id_entry->driver_data & FEC_QUIRK_ENET_MAC) {
906                 /* Enable flow control and length check */
907                 rcntl |= 0x40000000 | 0x00000020;
908
909                 /* RGMII, RMII or MII */
910                 if (fep->phy_interface == PHY_INTERFACE_MODE_RGMII)
911                         rcntl |= (1 << 6);
912                 else if (fep->phy_interface == PHY_INTERFACE_MODE_RMII)
913                         rcntl |= (1 << 8);
914                 else
915                         rcntl &= ~(1 << 8);
916
917                 /* 1G, 100M or 10M */
918                 if (fep->phy_dev) {
919                         if (fep->phy_dev->speed == SPEED_1000)
920                                 ecntl |= (1 << 5);
921                         else if (fep->phy_dev->speed == SPEED_100)
922                                 rcntl &= ~(1 << 9);
923                         else
924                                 rcntl |= (1 << 9);
925                 }
926         } else {
927 #ifdef FEC_MIIGSK_ENR
928                 if (id_entry->driver_data & FEC_QUIRK_USE_GASKET) {
929                         u32 cfgr;
930                         /* disable the gasket and wait */
931                         writel(0, fep->hwp + FEC_MIIGSK_ENR);
932                         while (readl(fep->hwp + FEC_MIIGSK_ENR) & 4)
933                                 udelay(1);
934
935                         /*
936                          * configure the gasket:
937                          *   RMII, 50 MHz, no loopback, no echo
938                          *   MII, 25 MHz, no loopback, no echo
939                          */
940                         cfgr = (fep->phy_interface == PHY_INTERFACE_MODE_RMII)
941                                 ? BM_MIIGSK_CFGR_RMII : BM_MIIGSK_CFGR_MII;
942                         if (fep->phy_dev && fep->phy_dev->speed == SPEED_10)
943                                 cfgr |= BM_MIIGSK_CFGR_FRCONT_10M;
944                         writel(cfgr, fep->hwp + FEC_MIIGSK_CFGR);
945
946                         /* re-enable the gasket */
947                         writel(2, fep->hwp + FEC_MIIGSK_ENR);
948                 }
949 #endif
950         }
951
952 #if !defined(CONFIG_M5272)
953         /* enable pause frame*/
954         if ((fep->pause_flag & FEC_PAUSE_FLAG_ENABLE) ||
955             ((fep->pause_flag & FEC_PAUSE_FLAG_AUTONEG) &&
956              fep->phy_dev && fep->phy_dev->pause)) {
957                 rcntl |= FEC_ENET_FCE;
958
959                 /* set FIFO threshold parameter to reduce overrun */
960                 writel(FEC_ENET_RSEM_V, fep->hwp + FEC_R_FIFO_RSEM);
961                 writel(FEC_ENET_RSFL_V, fep->hwp + FEC_R_FIFO_RSFL);
962                 writel(FEC_ENET_RAEM_V, fep->hwp + FEC_R_FIFO_RAEM);
963                 writel(FEC_ENET_RAFL_V, fep->hwp + FEC_R_FIFO_RAFL);
964
965                 /* OPD */
966                 writel(FEC_ENET_OPD_V, fep->hwp + FEC_OPD);
967         } else {
968                 rcntl &= ~FEC_ENET_FCE;
969         }
970 #endif /* !defined(CONFIG_M5272) */
971
972         writel(rcntl, fep->hwp + FEC_R_CNTRL);
973
974         /* Setup multicast filter. */
975         set_multicast_list(ndev);
976 #ifndef CONFIG_M5272
977         writel(0, fep->hwp + FEC_HASH_TABLE_HIGH);
978         writel(0, fep->hwp + FEC_HASH_TABLE_LOW);
979 #endif
980
981         if (id_entry->driver_data & FEC_QUIRK_ENET_MAC) {
982                 /* enable ENET endian swap */
983                 ecntl |= (1 << 8);
984                 /* enable ENET store and forward mode */
985                 writel(1 << 8, fep->hwp + FEC_X_WMRK);
986         }
987
988         if (fep->bufdesc_ex)
989                 ecntl |= (1 << 4);
990
991 #ifndef CONFIG_M5272
992         /* Enable the MIB statistic event counters */
993         writel(0 << 31, fep->hwp + FEC_MIB_CTRLSTAT);
994 #endif
995
996         /* And last, enable the transmit and receive processing */
997         writel(ecntl, fep->hwp + FEC_ECNTRL);
998         writel(0, fep->hwp + FEC_R_DES_ACTIVE);
999
1000         if (fep->bufdesc_ex)
1001                 fec_ptp_start_cyclecounter(ndev);
1002
1003         /* Enable interrupts we wish to service */
1004         writel(FEC_DEFAULT_IMASK, fep->hwp + FEC_IMASK);
1005 }
1006
1007 static void
1008 fec_stop(struct net_device *ndev)
1009 {
1010         struct fec_enet_private *fep = netdev_priv(ndev);
1011         const struct platform_device_id *id_entry =
1012                                 platform_get_device_id(fep->pdev);
1013         u32 rmii_mode = readl(fep->hwp + FEC_R_CNTRL) & (1 << 8);
1014
1015         /* We cannot expect a graceful transmit stop without link !!! */
1016         if (fep->link) {
1017                 writel(1, fep->hwp + FEC_X_CNTRL); /* Graceful transmit stop */
1018                 udelay(10);
1019                 if (!(readl(fep->hwp + FEC_IEVENT) & FEC_ENET_GRA))
1020                         netdev_err(ndev, "Graceful transmit stop did not complete!\n");
1021         }
1022
1023         /* Whack a reset.  We should wait for this. */
1024         writel(1, fep->hwp + FEC_ECNTRL);
1025         udelay(10);
1026         writel(fep->phy_speed, fep->hwp + FEC_MII_SPEED);
1027         writel(FEC_DEFAULT_IMASK, fep->hwp + FEC_IMASK);
1028
1029         /* We have to keep ENET enabled to have MII interrupt stay working */
1030         if (id_entry->driver_data & FEC_QUIRK_ENET_MAC) {
1031                 writel(2, fep->hwp + FEC_ECNTRL);
1032                 writel(rmii_mode, fep->hwp + FEC_R_CNTRL);
1033         }
1034 }
1035
1036
1037 static void
1038 fec_timeout(struct net_device *ndev)
1039 {
1040         struct fec_enet_private *fep = netdev_priv(ndev);
1041
1042         fec_dump(ndev);
1043
1044         ndev->stats.tx_errors++;
1045
1046         schedule_work(&fep->tx_timeout_work);
1047 }
1048
1049 static void fec_enet_timeout_work(struct work_struct *work)
1050 {
1051         struct fec_enet_private *fep =
1052                 container_of(work, struct fec_enet_private, tx_timeout_work);
1053         struct net_device *ndev = fep->netdev;
1054
1055         rtnl_lock();
1056         if (netif_device_present(ndev) || netif_running(ndev)) {
1057                 napi_disable(&fep->napi);
1058                 netif_tx_lock_bh(ndev);
1059                 fec_restart(ndev);
1060                 netif_wake_queue(ndev);
1061                 netif_tx_unlock_bh(ndev);
1062                 napi_enable(&fep->napi);
1063         }
1064         rtnl_unlock();
1065 }
1066
1067 static void
1068 fec_enet_tx(struct net_device *ndev)
1069 {
1070         struct  fec_enet_private *fep;
1071         struct bufdesc *bdp;
1072         unsigned short status;
1073         struct  sk_buff *skb;
1074         int     index = 0;
1075         int     entries_free;
1076
1077         fep = netdev_priv(ndev);
1078         bdp = fep->dirty_tx;
1079
1080         /* get next bdp of dirty_tx */
1081         bdp = fec_enet_get_nextdesc(bdp, fep);
1082
1083         while (((status = bdp->cbd_sc) & BD_ENET_TX_READY) == 0) {
1084
1085                 /* current queue is empty */
1086                 if (bdp == fep->cur_tx)
1087                         break;
1088
1089                 index = fec_enet_get_bd_index(fep->tx_bd_base, bdp, fep);
1090
1091                 skb = fep->tx_skbuff[index];
1092                 fep->tx_skbuff[index] = NULL;
1093                 if (!IS_TSO_HEADER(fep, bdp->cbd_bufaddr))
1094                         dma_unmap_single(&fep->pdev->dev, bdp->cbd_bufaddr,
1095                                         bdp->cbd_datlen, DMA_TO_DEVICE);
1096                 bdp->cbd_bufaddr = 0;
1097                 if (!skb) {
1098                         bdp = fec_enet_get_nextdesc(bdp, fep);
1099                         continue;
1100                 }
1101
1102                 /* Check for errors. */
1103                 if (status & (BD_ENET_TX_HB | BD_ENET_TX_LC |
1104                                    BD_ENET_TX_RL | BD_ENET_TX_UN |
1105                                    BD_ENET_TX_CSL)) {
1106                         ndev->stats.tx_errors++;
1107                         if (status & BD_ENET_TX_HB)  /* No heartbeat */
1108                                 ndev->stats.tx_heartbeat_errors++;
1109                         if (status & BD_ENET_TX_LC)  /* Late collision */
1110                                 ndev->stats.tx_window_errors++;
1111                         if (status & BD_ENET_TX_RL)  /* Retrans limit */
1112                                 ndev->stats.tx_aborted_errors++;
1113                         if (status & BD_ENET_TX_UN)  /* Underrun */
1114                                 ndev->stats.tx_fifo_errors++;
1115                         if (status & BD_ENET_TX_CSL) /* Carrier lost */
1116                                 ndev->stats.tx_carrier_errors++;
1117                 } else {
1118                         ndev->stats.tx_packets++;
1119                         ndev->stats.tx_bytes += skb->len;
1120                 }
1121
1122                 if (unlikely(skb_shinfo(skb)->tx_flags & SKBTX_IN_PROGRESS) &&
1123                         fep->bufdesc_ex) {
1124                         struct skb_shared_hwtstamps shhwtstamps;
1125                         unsigned long flags;
1126                         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
1127
1128                         memset(&shhwtstamps, 0, sizeof(shhwtstamps));
1129                         spin_lock_irqsave(&fep->tmreg_lock, flags);
1130                         shhwtstamps.hwtstamp = ns_to_ktime(
1131                                 timecounter_cyc2time(&fep->tc, ebdp->ts));
1132                         spin_unlock_irqrestore(&fep->tmreg_lock, flags);
1133                         skb_tstamp_tx(skb, &shhwtstamps);
1134                 }
1135
1136                 if (status & BD_ENET_TX_READY)
1137                         netdev_err(ndev, "HEY! Enet xmit interrupt and TX_READY\n");
1138
1139                 /* Deferred means some collisions occurred during transmit,
1140                  * but we eventually sent the packet OK.
1141                  */
1142                 if (status & BD_ENET_TX_DEF)
1143                         ndev->stats.collisions++;
1144
1145                 /* Free the sk buffer associated with this last transmit */
1146                 dev_kfree_skb_any(skb);
1147
1148                 fep->dirty_tx = bdp;
1149
1150                 /* Update pointer to next buffer descriptor to be transmitted */
1151                 bdp = fec_enet_get_nextdesc(bdp, fep);
1152
1153                 /* Since we have freed up a buffer, the ring is no longer full
1154                  */
1155                 if (netif_queue_stopped(ndev)) {
1156                         entries_free = fec_enet_get_free_txdesc_num(fep);
1157                         if (entries_free >= fep->tx_wake_threshold)
1158                                 netif_wake_queue(ndev);
1159                 }
1160         }
1161
1162         /* ERR006538: Keep the transmitter going */
1163         if (bdp != fep->cur_tx && readl(fep->hwp + FEC_X_DES_ACTIVE) == 0)
1164                 writel(0, fep->hwp + FEC_X_DES_ACTIVE);
1165 }
1166
1167 /* During a receive, the cur_rx points to the current incoming buffer.
1168  * When we update through the ring, if the next incoming buffer has
1169  * not been given to the system, we just set the empty indicator,
1170  * effectively tossing the packet.
1171  */
1172 static int
1173 fec_enet_rx(struct net_device *ndev, int budget)
1174 {
1175         struct fec_enet_private *fep = netdev_priv(ndev);
1176         const struct platform_device_id *id_entry =
1177                                 platform_get_device_id(fep->pdev);
1178         struct bufdesc *bdp;
1179         unsigned short status;
1180         struct  sk_buff *skb;
1181         ushort  pkt_len;
1182         __u8 *data;
1183         int     pkt_received = 0;
1184         struct  bufdesc_ex *ebdp = NULL;
1185         bool    vlan_packet_rcvd = false;
1186         u16     vlan_tag;
1187         int     index = 0;
1188
1189 #ifdef CONFIG_M532x
1190         flush_cache_all();
1191 #endif
1192
1193         /* First, grab all of the stats for the incoming packet.
1194          * These get messed up if we get called due to a busy condition.
1195          */
1196         bdp = fep->cur_rx;
1197
1198         while (!((status = bdp->cbd_sc) & BD_ENET_RX_EMPTY)) {
1199
1200                 if (pkt_received >= budget)
1201                         break;
1202                 pkt_received++;
1203
1204                 /* Since we have allocated space to hold a complete frame,
1205                  * the last indicator should be set.
1206                  */
1207                 if ((status & BD_ENET_RX_LAST) == 0)
1208                         netdev_err(ndev, "rcv is not +last\n");
1209
1210                 writel(FEC_ENET_RXF, fep->hwp + FEC_IEVENT);
1211
1212                 /* Check for errors. */
1213                 if (status & (BD_ENET_RX_LG | BD_ENET_RX_SH | BD_ENET_RX_NO |
1214                            BD_ENET_RX_CR | BD_ENET_RX_OV)) {
1215                         ndev->stats.rx_errors++;
1216                         if (status & (BD_ENET_RX_LG | BD_ENET_RX_SH)) {
1217                                 /* Frame too long or too short. */
1218                                 ndev->stats.rx_length_errors++;
1219                         }
1220                         if (status & BD_ENET_RX_NO)     /* Frame alignment */
1221                                 ndev->stats.rx_frame_errors++;
1222                         if (status & BD_ENET_RX_CR)     /* CRC Error */
1223                                 ndev->stats.rx_crc_errors++;
1224                         if (status & BD_ENET_RX_OV)     /* FIFO overrun */
1225                                 ndev->stats.rx_fifo_errors++;
1226                 }
1227
1228                 /* Report late collisions as a frame error.
1229                  * On this error, the BD is closed, but we don't know what we
1230                  * have in the buffer.  So, just drop this frame on the floor.
1231                  */
1232                 if (status & BD_ENET_RX_CL) {
1233                         ndev->stats.rx_errors++;
1234                         ndev->stats.rx_frame_errors++;
1235                         goto rx_processing_done;
1236                 }
1237
1238                 /* Process the incoming frame. */
1239                 ndev->stats.rx_packets++;
1240                 pkt_len = bdp->cbd_datlen;
1241                 ndev->stats.rx_bytes += pkt_len;
1242
1243                 index = fec_enet_get_bd_index(fep->rx_bd_base, bdp, fep);
1244                 data = fep->rx_skbuff[index]->data;
1245                 dma_sync_single_for_cpu(&fep->pdev->dev, bdp->cbd_bufaddr,
1246                                         FEC_ENET_RX_FRSIZE, DMA_FROM_DEVICE);
1247
1248                 if (id_entry->driver_data & FEC_QUIRK_SWAP_FRAME)
1249                         swap_buffer(data, pkt_len);
1250
1251                 /* Extract the enhanced buffer descriptor */
1252                 ebdp = NULL;
1253                 if (fep->bufdesc_ex)
1254                         ebdp = (struct bufdesc_ex *)bdp;
1255
1256                 /* If this is a VLAN packet remove the VLAN Tag */
1257                 vlan_packet_rcvd = false;
1258                 if ((ndev->features & NETIF_F_HW_VLAN_CTAG_RX) &&
1259                     fep->bufdesc_ex && (ebdp->cbd_esc & BD_ENET_RX_VLAN)) {
1260                         /* Push and remove the vlan tag */
1261                         struct vlan_hdr *vlan_header =
1262                                         (struct vlan_hdr *) (data + ETH_HLEN);
1263                         vlan_tag = ntohs(vlan_header->h_vlan_TCI);
1264                         pkt_len -= VLAN_HLEN;
1265
1266                         vlan_packet_rcvd = true;
1267                 }
1268
1269                 /* This does 16 byte alignment, exactly what we need.
1270                  * The packet length includes FCS, but we don't want to
1271                  * include that when passing upstream as it messes up
1272                  * bridging applications.
1273                  */
1274                 skb = netdev_alloc_skb(ndev, pkt_len - 4 + NET_IP_ALIGN);
1275
1276                 if (unlikely(!skb)) {
1277                         ndev->stats.rx_dropped++;
1278                 } else {
1279                         int payload_offset = (2 * ETH_ALEN);
1280                         skb_reserve(skb, NET_IP_ALIGN);
1281                         skb_put(skb, pkt_len - 4);      /* Make room */
1282
1283                         /* Extract the frame data without the VLAN header. */
1284                         skb_copy_to_linear_data(skb, data, (2 * ETH_ALEN));
1285                         if (vlan_packet_rcvd)
1286                                 payload_offset = (2 * ETH_ALEN) + VLAN_HLEN;
1287                         skb_copy_to_linear_data_offset(skb, (2 * ETH_ALEN),
1288                                                        data + payload_offset,
1289                                                        pkt_len - 4 - (2 * ETH_ALEN));
1290
1291                         skb->protocol = eth_type_trans(skb, ndev);
1292
1293                         /* Get receive timestamp from the skb */
1294                         if (fep->hwts_rx_en && fep->bufdesc_ex) {
1295                                 struct skb_shared_hwtstamps *shhwtstamps =
1296                                                             skb_hwtstamps(skb);
1297                                 unsigned long flags;
1298
1299                                 memset(shhwtstamps, 0, sizeof(*shhwtstamps));
1300
1301                                 spin_lock_irqsave(&fep->tmreg_lock, flags);
1302                                 shhwtstamps->hwtstamp = ns_to_ktime(
1303                                     timecounter_cyc2time(&fep->tc, ebdp->ts));
1304                                 spin_unlock_irqrestore(&fep->tmreg_lock, flags);
1305                         }
1306
1307                         if (fep->bufdesc_ex &&
1308                             (fep->csum_flags & FLAG_RX_CSUM_ENABLED)) {
1309                                 if (!(ebdp->cbd_esc & FLAG_RX_CSUM_ERROR)) {
1310                                         /* don't check it */
1311                                         skb->ip_summed = CHECKSUM_UNNECESSARY;
1312                                 } else {
1313                                         skb_checksum_none_assert(skb);
1314                                 }
1315                         }
1316
1317                         /* Handle received VLAN packets */
1318                         if (vlan_packet_rcvd)
1319                                 __vlan_hwaccel_put_tag(skb,
1320                                                        htons(ETH_P_8021Q),
1321                                                        vlan_tag);
1322
1323                         napi_gro_receive(&fep->napi, skb);
1324                 }
1325
1326                 dma_sync_single_for_device(&fep->pdev->dev, bdp->cbd_bufaddr,
1327                                         FEC_ENET_RX_FRSIZE, DMA_FROM_DEVICE);
1328 rx_processing_done:
1329                 /* Clear the status flags for this buffer */
1330                 status &= ~BD_ENET_RX_STATS;
1331
1332                 /* Mark the buffer empty */
1333                 status |= BD_ENET_RX_EMPTY;
1334                 bdp->cbd_sc = status;
1335
1336                 if (fep->bufdesc_ex) {
1337                         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
1338
1339                         ebdp->cbd_esc = BD_ENET_RX_INT;
1340                         ebdp->cbd_prot = 0;
1341                         ebdp->cbd_bdu = 0;
1342                 }
1343
1344                 /* Update BD pointer to next entry */
1345                 bdp = fec_enet_get_nextdesc(bdp, fep);
1346
1347                 /* Doing this here will keep the FEC running while we process
1348                  * incoming frames.  On a heavily loaded network, we should be
1349                  * able to keep up at the expense of system resources.
1350                  */
1351                 writel(0, fep->hwp + FEC_R_DES_ACTIVE);
1352         }
1353         fep->cur_rx = bdp;
1354
1355         return pkt_received;
1356 }
1357
1358 static irqreturn_t
1359 fec_enet_interrupt(int irq, void *dev_id)
1360 {
1361         struct net_device *ndev = dev_id;
1362         struct fec_enet_private *fep = netdev_priv(ndev);
1363         const unsigned napi_mask = FEC_ENET_RXF | FEC_ENET_TXF;
1364         uint int_events;
1365         irqreturn_t ret = IRQ_NONE;
1366
1367         int_events = readl(fep->hwp + FEC_IEVENT);
1368         writel(int_events & ~napi_mask, fep->hwp + FEC_IEVENT);
1369
1370         if (int_events & napi_mask) {
1371                 ret = IRQ_HANDLED;
1372
1373                 /* Disable the NAPI interrupts */
1374                 writel(FEC_ENET_MII, fep->hwp + FEC_IMASK);
1375                 napi_schedule(&fep->napi);
1376         }
1377
1378         if (int_events & FEC_ENET_MII) {
1379                 ret = IRQ_HANDLED;
1380                 complete(&fep->mdio_done);
1381         }
1382
1383         return ret;
1384 }
1385
1386 static int fec_enet_rx_napi(struct napi_struct *napi, int budget)
1387 {
1388         struct net_device *ndev = napi->dev;
1389         struct fec_enet_private *fep = netdev_priv(ndev);
1390         int pkts;
1391
1392         /*
1393          * Clear any pending transmit or receive interrupts before
1394          * processing the rings to avoid racing with the hardware.
1395          */
1396         writel(FEC_ENET_RXF | FEC_ENET_TXF, fep->hwp + FEC_IEVENT);
1397
1398         pkts = fec_enet_rx(ndev, budget);
1399
1400         fec_enet_tx(ndev);
1401
1402         if (pkts < budget) {
1403                 napi_complete(napi);
1404                 writel(FEC_DEFAULT_IMASK, fep->hwp + FEC_IMASK);
1405         }
1406         return pkts;
1407 }
1408
1409 /* ------------------------------------------------------------------------- */
1410 static void fec_get_mac(struct net_device *ndev)
1411 {
1412         struct fec_enet_private *fep = netdev_priv(ndev);
1413         struct fec_platform_data *pdata = dev_get_platdata(&fep->pdev->dev);
1414         unsigned char *iap, tmpaddr[ETH_ALEN];
1415
1416         /*
1417          * try to get mac address in following order:
1418          *
1419          * 1) module parameter via kernel command line in form
1420          *    fec.macaddr=0x00,0x04,0x9f,0x01,0x30,0xe0
1421          */
1422         iap = macaddr;
1423
1424         /*
1425          * 2) from device tree data
1426          */
1427         if (!is_valid_ether_addr(iap)) {
1428                 struct device_node *np = fep->pdev->dev.of_node;
1429                 if (np) {
1430                         const char *mac = of_get_mac_address(np);
1431                         if (mac)
1432                                 iap = (unsigned char *) mac;
1433                 }
1434         }
1435
1436         /*
1437          * 3) from flash or fuse (via platform data)
1438          */
1439         if (!is_valid_ether_addr(iap)) {
1440 #ifdef CONFIG_M5272
1441                 if (FEC_FLASHMAC)
1442                         iap = (unsigned char *)FEC_FLASHMAC;
1443 #else
1444                 if (pdata)
1445                         iap = (unsigned char *)&pdata->mac;
1446 #endif
1447         }
1448
1449         /*
1450          * 4) FEC mac registers set by bootloader
1451          */
1452         if (!is_valid_ether_addr(iap)) {
1453                 *((__be32 *) &tmpaddr[0]) =
1454                         cpu_to_be32(readl(fep->hwp + FEC_ADDR_LOW));
1455                 *((__be16 *) &tmpaddr[4]) =
1456                         cpu_to_be16(readl(fep->hwp + FEC_ADDR_HIGH) >> 16);
1457                 iap = &tmpaddr[0];
1458         }
1459
1460         /*
1461          * 5) random mac address
1462          */
1463         if (!is_valid_ether_addr(iap)) {
1464                 /* Report it and use a random ethernet address instead */
1465                 netdev_err(ndev, "Invalid MAC address: %pM\n", iap);
1466                 eth_hw_addr_random(ndev);
1467                 netdev_info(ndev, "Using random MAC address: %pM\n",
1468                             ndev->dev_addr);
1469                 return;
1470         }
1471
1472         memcpy(ndev->dev_addr, iap, ETH_ALEN);
1473
1474         /* Adjust MAC if using macaddr */
1475         if (iap == macaddr)
1476                  ndev->dev_addr[ETH_ALEN-1] = macaddr[ETH_ALEN-1] + fep->dev_id;
1477 }
1478
1479 /* ------------------------------------------------------------------------- */
1480
1481 /*
1482  * Phy section
1483  */
1484 static void fec_enet_adjust_link(struct net_device *ndev)
1485 {
1486         struct fec_enet_private *fep = netdev_priv(ndev);
1487         struct phy_device *phy_dev = fep->phy_dev;
1488         int status_change = 0;
1489
1490         /* Prevent a state halted on mii error */
1491         if (fep->mii_timeout && phy_dev->state == PHY_HALTED) {
1492                 phy_dev->state = PHY_RESUMING;
1493                 return;
1494         }
1495
1496         /*
1497          * If the netdev is down, or is going down, we're not interested
1498          * in link state events, so just mark our idea of the link as down
1499          * and ignore the event.
1500          */
1501         if (!netif_running(ndev) || !netif_device_present(ndev)) {
1502                 fep->link = 0;
1503         } else if (phy_dev->link) {
1504                 if (!fep->link) {
1505                         fep->link = phy_dev->link;
1506                         status_change = 1;
1507                 }
1508
1509                 if (fep->full_duplex != phy_dev->duplex) {
1510                         fep->full_duplex = phy_dev->duplex;
1511                         status_change = 1;
1512                 }
1513
1514                 if (phy_dev->speed != fep->speed) {
1515                         fep->speed = phy_dev->speed;
1516                         status_change = 1;
1517                 }
1518
1519                 /* if any of the above changed restart the FEC */
1520                 if (status_change) {
1521                         napi_disable(&fep->napi);
1522                         netif_tx_lock_bh(ndev);
1523                         fec_restart(ndev);
1524                         netif_wake_queue(ndev);
1525                         netif_tx_unlock_bh(ndev);
1526                         napi_enable(&fep->napi);
1527                 }
1528         } else {
1529                 if (fep->link) {
1530                         napi_disable(&fep->napi);
1531                         netif_tx_lock_bh(ndev);
1532                         fec_stop(ndev);
1533                         netif_tx_unlock_bh(ndev);
1534                         napi_enable(&fep->napi);
1535                         fep->link = phy_dev->link;
1536                         status_change = 1;
1537                 }
1538         }
1539
1540         if (status_change)
1541                 phy_print_status(phy_dev);
1542 }
1543
1544 static int fec_enet_mdio_read(struct mii_bus *bus, int mii_id, int regnum)
1545 {
1546         struct fec_enet_private *fep = bus->priv;
1547         unsigned long time_left;
1548
1549         fep->mii_timeout = 0;
1550         init_completion(&fep->mdio_done);
1551
1552         /* start a read op */
1553         writel(FEC_MMFR_ST | FEC_MMFR_OP_READ |
1554                 FEC_MMFR_PA(mii_id) | FEC_MMFR_RA(regnum) |
1555                 FEC_MMFR_TA, fep->hwp + FEC_MII_DATA);
1556
1557         /* wait for end of transfer */
1558         time_left = wait_for_completion_timeout(&fep->mdio_done,
1559                         usecs_to_jiffies(FEC_MII_TIMEOUT));
1560         if (time_left == 0) {
1561                 fep->mii_timeout = 1;
1562                 netdev_err(fep->netdev, "MDIO read timeout\n");
1563                 return -ETIMEDOUT;
1564         }
1565
1566         /* return value */
1567         return FEC_MMFR_DATA(readl(fep->hwp + FEC_MII_DATA));
1568 }
1569
1570 static int fec_enet_mdio_write(struct mii_bus *bus, int mii_id, int regnum,
1571                            u16 value)
1572 {
1573         struct fec_enet_private *fep = bus->priv;
1574         unsigned long time_left;
1575
1576         fep->mii_timeout = 0;
1577         init_completion(&fep->mdio_done);
1578
1579         /* start a write op */
1580         writel(FEC_MMFR_ST | FEC_MMFR_OP_WRITE |
1581                 FEC_MMFR_PA(mii_id) | FEC_MMFR_RA(regnum) |
1582                 FEC_MMFR_TA | FEC_MMFR_DATA(value),
1583                 fep->hwp + FEC_MII_DATA);
1584
1585         /* wait for end of transfer */
1586         time_left = wait_for_completion_timeout(&fep->mdio_done,
1587                         usecs_to_jiffies(FEC_MII_TIMEOUT));
1588         if (time_left == 0) {
1589                 fep->mii_timeout = 1;
1590                 netdev_err(fep->netdev, "MDIO write timeout\n");
1591                 return -ETIMEDOUT;
1592         }
1593
1594         return 0;
1595 }
1596
1597 static int fec_enet_clk_enable(struct net_device *ndev, bool enable)
1598 {
1599         struct fec_enet_private *fep = netdev_priv(ndev);
1600         int ret;
1601
1602         if (enable) {
1603                 ret = clk_prepare_enable(fep->clk_ahb);
1604                 if (ret)
1605                         return ret;
1606                 ret = clk_prepare_enable(fep->clk_ipg);
1607                 if (ret)
1608                         goto failed_clk_ipg;
1609                 if (fep->clk_enet_out) {
1610                         ret = clk_prepare_enable(fep->clk_enet_out);
1611                         if (ret)
1612                                 goto failed_clk_enet_out;
1613                 }
1614                 if (fep->clk_ptp) {
1615                         ret = clk_prepare_enable(fep->clk_ptp);
1616                         if (ret)
1617                                 goto failed_clk_ptp;
1618                 }
1619         } else {
1620                 clk_disable_unprepare(fep->clk_ahb);
1621                 clk_disable_unprepare(fep->clk_ipg);
1622                 if (fep->clk_enet_out)
1623                         clk_disable_unprepare(fep->clk_enet_out);
1624                 if (fep->clk_ptp)
1625                         clk_disable_unprepare(fep->clk_ptp);
1626         }
1627
1628         return 0;
1629 failed_clk_ptp:
1630         if (fep->clk_enet_out)
1631                 clk_disable_unprepare(fep->clk_enet_out);
1632 failed_clk_enet_out:
1633                 clk_disable_unprepare(fep->clk_ipg);
1634 failed_clk_ipg:
1635                 clk_disable_unprepare(fep->clk_ahb);
1636
1637         return ret;
1638 }
1639
1640 static int fec_enet_mii_probe(struct net_device *ndev)
1641 {
1642         struct fec_enet_private *fep = netdev_priv(ndev);
1643         const struct platform_device_id *id_entry =
1644                                 platform_get_device_id(fep->pdev);
1645         struct phy_device *phy_dev = NULL;
1646         char mdio_bus_id[MII_BUS_ID_SIZE];
1647         char phy_name[MII_BUS_ID_SIZE + 3];
1648         int phy_id;
1649         int dev_id = fep->dev_id;
1650
1651         fep->phy_dev = NULL;
1652
1653         /* check for attached phy */
1654         for (phy_id = 0; (phy_id < PHY_MAX_ADDR); phy_id++) {
1655                 if ((fep->mii_bus->phy_mask & (1 << phy_id)))
1656                         continue;
1657                 if (fep->mii_bus->phy_map[phy_id] == NULL)
1658                         continue;
1659                 if (fep->mii_bus->phy_map[phy_id]->phy_id == 0)
1660                         continue;
1661                 if (dev_id--)
1662                         continue;
1663                 strncpy(mdio_bus_id, fep->mii_bus->id, MII_BUS_ID_SIZE);
1664                 break;
1665         }
1666
1667         if (phy_id >= PHY_MAX_ADDR) {
1668                 netdev_info(ndev, "no PHY, assuming direct connection to switch\n");
1669                 strncpy(mdio_bus_id, "fixed-0", MII_BUS_ID_SIZE);
1670                 phy_id = 0;
1671         }
1672
1673         snprintf(phy_name, sizeof(phy_name), PHY_ID_FMT, mdio_bus_id, phy_id);
1674         phy_dev = phy_connect(ndev, phy_name, &fec_enet_adjust_link,
1675                               fep->phy_interface);
1676         if (IS_ERR(phy_dev)) {
1677                 netdev_err(ndev, "could not attach to PHY\n");
1678                 return PTR_ERR(phy_dev);
1679         }
1680
1681         /* mask with MAC supported features */
1682         if (id_entry->driver_data & FEC_QUIRK_HAS_GBIT) {
1683                 phy_dev->supported &= PHY_GBIT_FEATURES;
1684                 phy_dev->supported &= ~SUPPORTED_1000baseT_Half;
1685 #if !defined(CONFIG_M5272)
1686                 phy_dev->supported |= SUPPORTED_Pause;
1687 #endif
1688         }
1689         else
1690                 phy_dev->supported &= PHY_BASIC_FEATURES;
1691
1692         phy_dev->advertising = phy_dev->supported;
1693
1694         fep->phy_dev = phy_dev;
1695         fep->link = 0;
1696         fep->full_duplex = 0;
1697
1698         netdev_info(ndev, "Freescale FEC PHY driver [%s] (mii_bus:phy_addr=%s, irq=%d)\n",
1699                     fep->phy_dev->drv->name, dev_name(&fep->phy_dev->dev),
1700                     fep->phy_dev->irq);
1701
1702         return 0;
1703 }
1704
1705 static int fec_enet_mii_init(struct platform_device *pdev)
1706 {
1707         static struct mii_bus *fec0_mii_bus;
1708         struct net_device *ndev = platform_get_drvdata(pdev);
1709         struct fec_enet_private *fep = netdev_priv(ndev);
1710         const struct platform_device_id *id_entry =
1711                                 platform_get_device_id(fep->pdev);
1712         int err = -ENXIO, i;
1713
1714         /*
1715          * The dual fec interfaces are not equivalent with enet-mac.
1716          * Here are the differences:
1717          *
1718          *  - fec0 supports MII & RMII modes while fec1 only supports RMII
1719          *  - fec0 acts as the 1588 time master while fec1 is slave
1720          *  - external phys can only be configured by fec0
1721          *
1722          * That is to say fec1 can not work independently. It only works
1723          * when fec0 is working. The reason behind this design is that the
1724          * second interface is added primarily for Switch mode.
1725          *
1726          * Because of the last point above, both phys are attached on fec0
1727          * mdio interface in board design, and need to be configured by
1728          * fec0 mii_bus.
1729          */
1730         if ((id_entry->driver_data & FEC_QUIRK_ENET_MAC) && fep->dev_id > 0) {
1731                 /* fec1 uses fec0 mii_bus */
1732                 if (mii_cnt && fec0_mii_bus) {
1733                         fep->mii_bus = fec0_mii_bus;
1734                         mii_cnt++;
1735                         return 0;
1736                 }
1737                 return -ENOENT;
1738         }
1739
1740         fep->mii_timeout = 0;
1741
1742         /*
1743          * Set MII speed to 2.5 MHz (= clk_get_rate() / 2 * phy_speed)
1744          *
1745          * The formula for FEC MDC is 'ref_freq / (MII_SPEED x 2)' while
1746          * for ENET-MAC is 'ref_freq / ((MII_SPEED + 1) x 2)'.  The i.MX28
1747          * Reference Manual has an error on this, and gets fixed on i.MX6Q
1748          * document.
1749          */
1750         fep->phy_speed = DIV_ROUND_UP(clk_get_rate(fep->clk_ipg), 5000000);
1751         if (id_entry->driver_data & FEC_QUIRK_ENET_MAC)
1752                 fep->phy_speed--;
1753         fep->phy_speed <<= 1;
1754         writel(fep->phy_speed, fep->hwp + FEC_MII_SPEED);
1755
1756         fep->mii_bus = mdiobus_alloc();
1757         if (fep->mii_bus == NULL) {
1758                 err = -ENOMEM;
1759                 goto err_out;
1760         }
1761
1762         fep->mii_bus->name = "fec_enet_mii_bus";
1763         fep->mii_bus->read = fec_enet_mdio_read;
1764         fep->mii_bus->write = fec_enet_mdio_write;
1765         snprintf(fep->mii_bus->id, MII_BUS_ID_SIZE, "%s-%x",
1766                 pdev->name, fep->dev_id + 1);
1767         fep->mii_bus->priv = fep;
1768         fep->mii_bus->parent = &pdev->dev;
1769
1770         fep->mii_bus->irq = kmalloc(sizeof(int) * PHY_MAX_ADDR, GFP_KERNEL);
1771         if (!fep->mii_bus->irq) {
1772                 err = -ENOMEM;
1773                 goto err_out_free_mdiobus;
1774         }
1775
1776         for (i = 0; i < PHY_MAX_ADDR; i++)
1777                 fep->mii_bus->irq[i] = PHY_POLL;
1778
1779         if (mdiobus_register(fep->mii_bus))
1780                 goto err_out_free_mdio_irq;
1781
1782         mii_cnt++;
1783
1784         /* save fec0 mii_bus */
1785         if (id_entry->driver_data & FEC_QUIRK_ENET_MAC)
1786                 fec0_mii_bus = fep->mii_bus;
1787
1788         return 0;
1789
1790 err_out_free_mdio_irq:
1791         kfree(fep->mii_bus->irq);
1792 err_out_free_mdiobus:
1793         mdiobus_free(fep->mii_bus);
1794 err_out:
1795         return err;
1796 }
1797
1798 static void fec_enet_mii_remove(struct fec_enet_private *fep)
1799 {
1800         if (--mii_cnt == 0) {
1801                 mdiobus_unregister(fep->mii_bus);
1802                 kfree(fep->mii_bus->irq);
1803                 mdiobus_free(fep->mii_bus);
1804         }
1805 }
1806
1807 static int fec_enet_get_settings(struct net_device *ndev,
1808                                   struct ethtool_cmd *cmd)
1809 {
1810         struct fec_enet_private *fep = netdev_priv(ndev);
1811         struct phy_device *phydev = fep->phy_dev;
1812
1813         if (!phydev)
1814                 return -ENODEV;
1815
1816         return phy_ethtool_gset(phydev, cmd);
1817 }
1818
1819 static int fec_enet_set_settings(struct net_device *ndev,
1820                                  struct ethtool_cmd *cmd)
1821 {
1822         struct fec_enet_private *fep = netdev_priv(ndev);
1823         struct phy_device *phydev = fep->phy_dev;
1824
1825         if (!phydev)
1826                 return -ENODEV;
1827
1828         return phy_ethtool_sset(phydev, cmd);
1829 }
1830
1831 static void fec_enet_get_drvinfo(struct net_device *ndev,
1832                                  struct ethtool_drvinfo *info)
1833 {
1834         struct fec_enet_private *fep = netdev_priv(ndev);
1835
1836         strlcpy(info->driver, fep->pdev->dev.driver->name,
1837                 sizeof(info->driver));
1838         strlcpy(info->version, "Revision: 1.0", sizeof(info->version));
1839         strlcpy(info->bus_info, dev_name(&ndev->dev), sizeof(info->bus_info));
1840 }
1841
1842 static int fec_enet_get_ts_info(struct net_device *ndev,
1843                                 struct ethtool_ts_info *info)
1844 {
1845         struct fec_enet_private *fep = netdev_priv(ndev);
1846
1847         if (fep->bufdesc_ex) {
1848
1849                 info->so_timestamping = SOF_TIMESTAMPING_TX_SOFTWARE |
1850                                         SOF_TIMESTAMPING_RX_SOFTWARE |
1851                                         SOF_TIMESTAMPING_SOFTWARE |
1852                                         SOF_TIMESTAMPING_TX_HARDWARE |
1853                                         SOF_TIMESTAMPING_RX_HARDWARE |
1854                                         SOF_TIMESTAMPING_RAW_HARDWARE;
1855                 if (fep->ptp_clock)
1856                         info->phc_index = ptp_clock_index(fep->ptp_clock);
1857                 else
1858                         info->phc_index = -1;
1859
1860                 info->tx_types = (1 << HWTSTAMP_TX_OFF) |
1861                                  (1 << HWTSTAMP_TX_ON);
1862
1863                 info->rx_filters = (1 << HWTSTAMP_FILTER_NONE) |
1864                                    (1 << HWTSTAMP_FILTER_ALL);
1865                 return 0;
1866         } else {
1867                 return ethtool_op_get_ts_info(ndev, info);
1868         }
1869 }
1870
1871 #if !defined(CONFIG_M5272)
1872
1873 static void fec_enet_get_pauseparam(struct net_device *ndev,
1874                                     struct ethtool_pauseparam *pause)
1875 {
1876         struct fec_enet_private *fep = netdev_priv(ndev);
1877
1878         pause->autoneg = (fep->pause_flag & FEC_PAUSE_FLAG_AUTONEG) != 0;
1879         pause->tx_pause = (fep->pause_flag & FEC_PAUSE_FLAG_ENABLE) != 0;
1880         pause->rx_pause = pause->tx_pause;
1881 }
1882
1883 static int fec_enet_set_pauseparam(struct net_device *ndev,
1884                                    struct ethtool_pauseparam *pause)
1885 {
1886         struct fec_enet_private *fep = netdev_priv(ndev);
1887
1888         if (!fep->phy_dev)
1889                 return -ENODEV;
1890
1891         if (pause->tx_pause != pause->rx_pause) {
1892                 netdev_info(ndev,
1893                         "hardware only support enable/disable both tx and rx");
1894                 return -EINVAL;
1895         }
1896
1897         fep->pause_flag = 0;
1898
1899         /* tx pause must be same as rx pause */
1900         fep->pause_flag |= pause->rx_pause ? FEC_PAUSE_FLAG_ENABLE : 0;
1901         fep->pause_flag |= pause->autoneg ? FEC_PAUSE_FLAG_AUTONEG : 0;
1902
1903         if (pause->rx_pause || pause->autoneg) {
1904                 fep->phy_dev->supported |= ADVERTISED_Pause;
1905                 fep->phy_dev->advertising |= ADVERTISED_Pause;
1906         } else {
1907                 fep->phy_dev->supported &= ~ADVERTISED_Pause;
1908                 fep->phy_dev->advertising &= ~ADVERTISED_Pause;
1909         }
1910
1911         if (pause->autoneg) {
1912                 if (netif_running(ndev))
1913                         fec_stop(ndev);
1914                 phy_start_aneg(fep->phy_dev);
1915         }
1916         if (netif_running(ndev)) {
1917                 napi_disable(&fep->napi);
1918                 netif_tx_lock_bh(ndev);
1919                 fec_restart(ndev);
1920                 netif_wake_queue(ndev);
1921                 netif_tx_unlock_bh(ndev);
1922                 napi_enable(&fep->napi);
1923         }
1924
1925         return 0;
1926 }
1927
1928 static const struct fec_stat {
1929         char name[ETH_GSTRING_LEN];
1930         u16 offset;
1931 } fec_stats[] = {
1932         /* RMON TX */
1933         { "tx_dropped", RMON_T_DROP },
1934         { "tx_packets", RMON_T_PACKETS },
1935         { "tx_broadcast", RMON_T_BC_PKT },
1936         { "tx_multicast", RMON_T_MC_PKT },
1937         { "tx_crc_errors", RMON_T_CRC_ALIGN },
1938         { "tx_undersize", RMON_T_UNDERSIZE },
1939         { "tx_oversize", RMON_T_OVERSIZE },
1940         { "tx_fragment", RMON_T_FRAG },
1941         { "tx_jabber", RMON_T_JAB },
1942         { "tx_collision", RMON_T_COL },
1943         { "tx_64byte", RMON_T_P64 },
1944         { "tx_65to127byte", RMON_T_P65TO127 },
1945         { "tx_128to255byte", RMON_T_P128TO255 },
1946         { "tx_256to511byte", RMON_T_P256TO511 },
1947         { "tx_512to1023byte", RMON_T_P512TO1023 },
1948         { "tx_1024to2047byte", RMON_T_P1024TO2047 },
1949         { "tx_GTE2048byte", RMON_T_P_GTE2048 },
1950         { "tx_octets", RMON_T_OCTETS },
1951
1952         /* IEEE TX */
1953         { "IEEE_tx_drop", IEEE_T_DROP },
1954         { "IEEE_tx_frame_ok", IEEE_T_FRAME_OK },
1955         { "IEEE_tx_1col", IEEE_T_1COL },
1956         { "IEEE_tx_mcol", IEEE_T_MCOL },
1957         { "IEEE_tx_def", IEEE_T_DEF },
1958         { "IEEE_tx_lcol", IEEE_T_LCOL },
1959         { "IEEE_tx_excol", IEEE_T_EXCOL },
1960         { "IEEE_tx_macerr", IEEE_T_MACERR },
1961         { "IEEE_tx_cserr", IEEE_T_CSERR },
1962         { "IEEE_tx_sqe", IEEE_T_SQE },
1963         { "IEEE_tx_fdxfc", IEEE_T_FDXFC },
1964         { "IEEE_tx_octets_ok", IEEE_T_OCTETS_OK },
1965
1966         /* RMON RX */
1967         { "rx_packets", RMON_R_PACKETS },
1968         { "rx_broadcast", RMON_R_BC_PKT },
1969         { "rx_multicast", RMON_R_MC_PKT },
1970         { "rx_crc_errors", RMON_R_CRC_ALIGN },
1971         { "rx_undersize", RMON_R_UNDERSIZE },
1972         { "rx_oversize", RMON_R_OVERSIZE },
1973         { "rx_fragment", RMON_R_FRAG },
1974         { "rx_jabber", RMON_R_JAB },
1975         { "rx_64byte", RMON_R_P64 },
1976         { "rx_65to127byte", RMON_R_P65TO127 },
1977         { "rx_128to255byte", RMON_R_P128TO255 },
1978         { "rx_256to511byte", RMON_R_P256TO511 },
1979         { "rx_512to1023byte", RMON_R_P512TO1023 },
1980         { "rx_1024to2047byte", RMON_R_P1024TO2047 },
1981         { "rx_GTE2048byte", RMON_R_P_GTE2048 },
1982         { "rx_octets", RMON_R_OCTETS },
1983
1984         /* IEEE RX */
1985         { "IEEE_rx_drop", IEEE_R_DROP },
1986         { "IEEE_rx_frame_ok", IEEE_R_FRAME_OK },
1987         { "IEEE_rx_crc", IEEE_R_CRC },
1988         { "IEEE_rx_align", IEEE_R_ALIGN },
1989         { "IEEE_rx_macerr", IEEE_R_MACERR },
1990         { "IEEE_rx_fdxfc", IEEE_R_FDXFC },
1991         { "IEEE_rx_octets_ok", IEEE_R_OCTETS_OK },
1992 };
1993
1994 static void fec_enet_get_ethtool_stats(struct net_device *dev,
1995         struct ethtool_stats *stats, u64 *data)
1996 {
1997         struct fec_enet_private *fep = netdev_priv(dev);
1998         int i;
1999
2000         for (i = 0; i < ARRAY_SIZE(fec_stats); i++)
2001                 data[i] = readl(fep->hwp + fec_stats[i].offset);
2002 }
2003
2004 static void fec_enet_get_strings(struct net_device *netdev,
2005         u32 stringset, u8 *data)
2006 {
2007         int i;
2008         switch (stringset) {
2009         case ETH_SS_STATS:
2010                 for (i = 0; i < ARRAY_SIZE(fec_stats); i++)
2011                         memcpy(data + i * ETH_GSTRING_LEN,
2012                                 fec_stats[i].name, ETH_GSTRING_LEN);
2013                 break;
2014         }
2015 }
2016
2017 static int fec_enet_get_sset_count(struct net_device *dev, int sset)
2018 {
2019         switch (sset) {
2020         case ETH_SS_STATS:
2021                 return ARRAY_SIZE(fec_stats);
2022         default:
2023                 return -EOPNOTSUPP;
2024         }
2025 }
2026 #endif /* !defined(CONFIG_M5272) */
2027
2028 static int fec_enet_nway_reset(struct net_device *dev)
2029 {
2030         struct fec_enet_private *fep = netdev_priv(dev);
2031         struct phy_device *phydev = fep->phy_dev;
2032
2033         if (!phydev)
2034                 return -ENODEV;
2035
2036         return genphy_restart_aneg(phydev);
2037 }
2038
2039 static const struct ethtool_ops fec_enet_ethtool_ops = {
2040         .get_settings           = fec_enet_get_settings,
2041         .set_settings           = fec_enet_set_settings,
2042         .get_drvinfo            = fec_enet_get_drvinfo,
2043         .nway_reset             = fec_enet_nway_reset,
2044         .get_link               = ethtool_op_get_link,
2045 #ifndef CONFIG_M5272
2046         .get_pauseparam         = fec_enet_get_pauseparam,
2047         .set_pauseparam         = fec_enet_set_pauseparam,
2048         .get_strings            = fec_enet_get_strings,
2049         .get_ethtool_stats      = fec_enet_get_ethtool_stats,
2050         .get_sset_count         = fec_enet_get_sset_count,
2051 #endif
2052         .get_ts_info            = fec_enet_get_ts_info,
2053 };
2054
2055 static int fec_enet_ioctl(struct net_device *ndev, struct ifreq *rq, int cmd)
2056 {
2057         struct fec_enet_private *fep = netdev_priv(ndev);
2058         struct phy_device *phydev = fep->phy_dev;
2059
2060         if (!netif_running(ndev))
2061                 return -EINVAL;
2062
2063         if (!phydev)
2064                 return -ENODEV;
2065
2066         if (fep->bufdesc_ex) {
2067                 if (cmd == SIOCSHWTSTAMP)
2068                         return fec_ptp_set(ndev, rq);
2069                 if (cmd == SIOCGHWTSTAMP)
2070                         return fec_ptp_get(ndev, rq);
2071         }
2072
2073         return phy_mii_ioctl(phydev, rq, cmd);
2074 }
2075
2076 static void fec_enet_free_buffers(struct net_device *ndev)
2077 {
2078         struct fec_enet_private *fep = netdev_priv(ndev);
2079         unsigned int i;
2080         struct sk_buff *skb;
2081         struct bufdesc  *bdp;
2082
2083         bdp = fep->rx_bd_base;
2084         for (i = 0; i < fep->rx_ring_size; i++) {
2085                 skb = fep->rx_skbuff[i];
2086                 fep->rx_skbuff[i] = NULL;
2087                 if (skb) {
2088                         dma_unmap_single(&fep->pdev->dev, bdp->cbd_bufaddr,
2089                                         FEC_ENET_RX_FRSIZE, DMA_FROM_DEVICE);
2090                         dev_kfree_skb(skb);
2091                 }
2092                 bdp = fec_enet_get_nextdesc(bdp, fep);
2093         }
2094
2095         bdp = fep->tx_bd_base;
2096         for (i = 0; i < fep->tx_ring_size; i++) {
2097                 kfree(fep->tx_bounce[i]);
2098                 fep->tx_bounce[i] = NULL;
2099                 skb = fep->tx_skbuff[i];
2100                 fep->tx_skbuff[i] = NULL;
2101                 dev_kfree_skb(skb);
2102         }
2103 }
2104
2105 static int fec_enet_alloc_buffers(struct net_device *ndev)
2106 {
2107         struct fec_enet_private *fep = netdev_priv(ndev);
2108         unsigned int i;
2109         struct sk_buff *skb;
2110         struct bufdesc  *bdp;
2111
2112         bdp = fep->rx_bd_base;
2113         for (i = 0; i < fep->rx_ring_size; i++) {
2114                 dma_addr_t addr;
2115
2116                 skb = netdev_alloc_skb(ndev, FEC_ENET_RX_FRSIZE);
2117                 if (!skb)
2118                         goto err_alloc;
2119
2120                 addr = dma_map_single(&fep->pdev->dev, skb->data,
2121                                 FEC_ENET_RX_FRSIZE, DMA_FROM_DEVICE);
2122                 if (dma_mapping_error(&fep->pdev->dev, addr)) {
2123                         dev_kfree_skb(skb);
2124                         if (net_ratelimit())
2125                                 netdev_err(ndev, "Rx DMA memory map failed\n");
2126                         goto err_alloc;
2127                 }
2128
2129                 fep->rx_skbuff[i] = skb;
2130                 bdp->cbd_bufaddr = addr;
2131                 bdp->cbd_sc = BD_ENET_RX_EMPTY;
2132
2133                 if (fep->bufdesc_ex) {
2134                         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
2135                         ebdp->cbd_esc = BD_ENET_RX_INT;
2136                 }
2137
2138                 bdp = fec_enet_get_nextdesc(bdp, fep);
2139         }
2140
2141         /* Set the last buffer to wrap. */
2142         bdp = fec_enet_get_prevdesc(bdp, fep);
2143         bdp->cbd_sc |= BD_SC_WRAP;
2144
2145         bdp = fep->tx_bd_base;
2146         for (i = 0; i < fep->tx_ring_size; i++) {
2147                 fep->tx_bounce[i] = kmalloc(FEC_ENET_TX_FRSIZE, GFP_KERNEL);
2148                 if (!fep->tx_bounce[i])
2149                         goto err_alloc;
2150
2151                 bdp->cbd_sc = 0;
2152                 bdp->cbd_bufaddr = 0;
2153
2154                 if (fep->bufdesc_ex) {
2155                         struct bufdesc_ex *ebdp = (struct bufdesc_ex *)bdp;
2156                         ebdp->cbd_esc = BD_ENET_TX_INT;
2157                 }
2158
2159                 bdp = fec_enet_get_nextdesc(bdp, fep);
2160         }
2161
2162         /* Set the last buffer to wrap. */
2163         bdp = fec_enet_get_prevdesc(bdp, fep);
2164         bdp->cbd_sc |= BD_SC_WRAP;
2165
2166         return 0;
2167
2168  err_alloc:
2169         fec_enet_free_buffers(ndev);
2170         return -ENOMEM;
2171 }
2172
2173 static int
2174 fec_enet_open(struct net_device *ndev)
2175 {
2176         struct fec_enet_private *fep = netdev_priv(ndev);
2177         int ret;
2178
2179         pinctrl_pm_select_default_state(&fep->pdev->dev);
2180         ret = fec_enet_clk_enable(ndev, true);
2181         if (ret)
2182                 return ret;
2183
2184         /* I should reset the ring buffers here, but I don't yet know
2185          * a simple way to do that.
2186          */
2187
2188         ret = fec_enet_alloc_buffers(ndev);
2189         if (ret)
2190                 return ret;
2191
2192         /* Probe and connect to PHY when open the interface */
2193         ret = fec_enet_mii_probe(ndev);
2194         if (ret) {
2195                 fec_enet_free_buffers(ndev);
2196                 return ret;
2197         }
2198
2199         fec_restart(ndev);
2200         napi_enable(&fep->napi);
2201         phy_start(fep->phy_dev);
2202         netif_start_queue(ndev);
2203         return 0;
2204 }
2205
2206 static int
2207 fec_enet_close(struct net_device *ndev)
2208 {
2209         struct fec_enet_private *fep = netdev_priv(ndev);
2210
2211         phy_stop(fep->phy_dev);
2212
2213         if (netif_device_present(ndev)) {
2214                 napi_disable(&fep->napi);
2215                 netif_tx_disable(ndev);
2216                 fec_stop(ndev);
2217         }
2218
2219         phy_disconnect(fep->phy_dev);
2220         fep->phy_dev = NULL;
2221
2222         fec_enet_clk_enable(ndev, false);
2223         pinctrl_pm_select_sleep_state(&fep->pdev->dev);
2224         fec_enet_free_buffers(ndev);
2225
2226         return 0;
2227 }
2228
2229 /* Set or clear the multicast filter for this adaptor.
2230  * Skeleton taken from sunlance driver.
2231  * The CPM Ethernet implementation allows Multicast as well as individual
2232  * MAC address filtering.  Some of the drivers check to make sure it is
2233  * a group multicast address, and discard those that are not.  I guess I
2234  * will do the same for now, but just remove the test if you want
2235  * individual filtering as well (do the upper net layers want or support
2236  * this kind of feature?).
2237  */
2238
2239 #define HASH_BITS       6               /* #bits in hash */
2240 #define CRC32_POLY      0xEDB88320
2241
2242 static void set_multicast_list(struct net_device *ndev)
2243 {
2244         struct fec_enet_private *fep = netdev_priv(ndev);
2245         struct netdev_hw_addr *ha;
2246         unsigned int i, bit, data, crc, tmp;
2247         unsigned char hash;
2248
2249         if (ndev->flags & IFF_PROMISC) {
2250                 tmp = readl(fep->hwp + FEC_R_CNTRL);
2251                 tmp |= 0x8;
2252                 writel(tmp, fep->hwp + FEC_R_CNTRL);
2253                 return;
2254         }
2255
2256         tmp = readl(fep->hwp + FEC_R_CNTRL);
2257         tmp &= ~0x8;
2258         writel(tmp, fep->hwp + FEC_R_CNTRL);
2259
2260         if (ndev->flags & IFF_ALLMULTI) {
2261                 /* Catch all multicast addresses, so set the
2262                  * filter to all 1's
2263                  */
2264                 writel(0xffffffff, fep->hwp + FEC_GRP_HASH_TABLE_HIGH);
2265                 writel(0xffffffff, fep->hwp + FEC_GRP_HASH_TABLE_LOW);
2266
2267                 return;
2268         }
2269
2270         /* Clear filter and add the addresses in hash register
2271          */
2272         writel(0, fep->hwp + FEC_GRP_HASH_TABLE_HIGH);
2273         writel(0, fep->hwp + FEC_GRP_HASH_TABLE_LOW);
2274
2275         netdev_for_each_mc_addr(ha, ndev) {
2276                 /* calculate crc32 value of mac address */
2277                 crc = 0xffffffff;
2278
2279                 for (i = 0; i < ndev->addr_len; i++) {
2280                         data = ha->addr[i];
2281                         for (bit = 0; bit < 8; bit++, data >>= 1) {
2282                                 crc = (crc >> 1) ^
2283                                 (((crc ^ data) & 1) ? CRC32_POLY : 0);
2284                         }
2285                 }
2286
2287                 /* only upper 6 bits (HASH_BITS) are used
2288                  * which point to specific bit in he hash registers
2289                  */
2290                 hash = (crc >> (32 - HASH_BITS)) & 0x3f;
2291
2292                 if (hash > 31) {
2293                         tmp = readl(fep->hwp + FEC_GRP_HASH_TABLE_HIGH);
2294                         tmp |= 1 << (hash - 32);
2295                         writel(tmp, fep->hwp + FEC_GRP_HASH_TABLE_HIGH);
2296                 } else {
2297                         tmp = readl(fep->hwp + FEC_GRP_HASH_TABLE_LOW);
2298                         tmp |= 1 << hash;
2299                         writel(tmp, fep->hwp + FEC_GRP_HASH_TABLE_LOW);
2300                 }
2301         }
2302 }
2303
2304 /* Set a MAC change in hardware. */
2305 static int
2306 fec_set_mac_address(struct net_device *ndev, void *p)
2307 {
2308         struct fec_enet_private *fep = netdev_priv(ndev);
2309         struct sockaddr *addr = p;
2310
2311         if (addr) {
2312                 if (!is_valid_ether_addr(addr->sa_data))
2313                         return -EADDRNOTAVAIL;
2314                 memcpy(ndev->dev_addr, addr->sa_data, ndev->addr_len);
2315         }
2316
2317         writel(ndev->dev_addr[3] | (ndev->dev_addr[2] << 8) |
2318                 (ndev->dev_addr[1] << 16) | (ndev->dev_addr[0] << 24),
2319                 fep->hwp + FEC_ADDR_LOW);
2320         writel((ndev->dev_addr[5] << 16) | (ndev->dev_addr[4] << 24),
2321                 fep->hwp + FEC_ADDR_HIGH);
2322         return 0;
2323 }
2324
2325 #ifdef CONFIG_NET_POLL_CONTROLLER
2326 /**
2327  * fec_poll_controller - FEC Poll controller function
2328  * @dev: The FEC network adapter
2329  *
2330  * Polled functionality used by netconsole and others in non interrupt mode
2331  *
2332  */
2333 static void fec_poll_controller(struct net_device *dev)
2334 {
2335         int i;
2336         struct fec_enet_private *fep = netdev_priv(dev);
2337
2338         for (i = 0; i < FEC_IRQ_NUM; i++) {
2339                 if (fep->irq[i] > 0) {
2340                         disable_irq(fep->irq[i]);
2341                         fec_enet_interrupt(fep->irq[i], dev);
2342                         enable_irq(fep->irq[i]);
2343                 }
2344         }
2345 }
2346 #endif
2347
2348 #define FEATURES_NEED_QUIESCE NETIF_F_RXCSUM
2349
2350 static int fec_set_features(struct net_device *netdev,
2351         netdev_features_t features)
2352 {
2353         struct fec_enet_private *fep = netdev_priv(netdev);
2354         netdev_features_t changed = features ^ netdev->features;
2355
2356         /* Quiesce the device if necessary */
2357         if (netif_running(netdev) && changed & FEATURES_NEED_QUIESCE) {
2358                 napi_disable(&fep->napi);
2359                 netif_tx_lock_bh(netdev);
2360                 fec_stop(netdev);
2361         }
2362
2363         netdev->features = features;
2364
2365         /* Receive checksum has been changed */
2366         if (changed & NETIF_F_RXCSUM) {
2367                 if (features & NETIF_F_RXCSUM)
2368                         fep->csum_flags |= FLAG_RX_CSUM_ENABLED;
2369                 else
2370                         fep->csum_flags &= ~FLAG_RX_CSUM_ENABLED;
2371         }
2372
2373         /* Resume the device after updates */
2374         if (netif_running(netdev) && changed & FEATURES_NEED_QUIESCE) {
2375                 fec_restart(netdev);
2376                 netif_wake_queue(netdev);
2377                 netif_tx_unlock_bh(netdev);
2378                 napi_enable(&fep->napi);
2379         }
2380
2381         return 0;
2382 }
2383
2384 static const struct net_device_ops fec_netdev_ops = {
2385         .ndo_open               = fec_enet_open,
2386         .ndo_stop               = fec_enet_close,
2387         .ndo_start_xmit         = fec_enet_start_xmit,
2388         .ndo_set_rx_mode        = set_multicast_list,
2389         .ndo_change_mtu         = eth_change_mtu,
2390         .ndo_validate_addr      = eth_validate_addr,
2391         .ndo_tx_timeout         = fec_timeout,
2392         .ndo_set_mac_address    = fec_set_mac_address,
2393         .ndo_do_ioctl           = fec_enet_ioctl,
2394 #ifdef CONFIG_NET_POLL_CONTROLLER
2395         .ndo_poll_controller    = fec_poll_controller,
2396 #endif
2397         .ndo_set_features       = fec_set_features,
2398 };
2399
2400  /*
2401   * XXX:  We need to clean up on failure exits here.
2402   *
2403   */
2404 static int fec_enet_init(struct net_device *ndev)
2405 {
2406         struct fec_enet_private *fep = netdev_priv(ndev);
2407         const struct platform_device_id *id_entry =
2408                                 platform_get_device_id(fep->pdev);
2409         struct bufdesc *cbd_base;
2410         int bd_size;
2411
2412         /* init the tx & rx ring size */
2413         fep->tx_ring_size = TX_RING_SIZE;
2414         fep->rx_ring_size = RX_RING_SIZE;
2415
2416         fep->tx_stop_threshold = FEC_MAX_SKB_DESCS;
2417         fep->tx_wake_threshold = (fep->tx_ring_size - fep->tx_stop_threshold) / 2;
2418
2419         if (fep->bufdesc_ex)
2420                 fep->bufdesc_size = sizeof(struct bufdesc_ex);
2421         else
2422                 fep->bufdesc_size = sizeof(struct bufdesc);
2423         bd_size = (fep->tx_ring_size + fep->rx_ring_size) *
2424                         fep->bufdesc_size;
2425
2426         /* Allocate memory for buffer descriptors. */
2427         cbd_base = dma_alloc_coherent(NULL, bd_size, &fep->bd_dma,
2428                                       GFP_KERNEL);
2429         if (!cbd_base)
2430                 return -ENOMEM;
2431
2432         fep->tso_hdrs = dma_alloc_coherent(NULL, fep->tx_ring_size * TSO_HEADER_SIZE,
2433                                                 &fep->tso_hdrs_dma, GFP_KERNEL);
2434         if (!fep->tso_hdrs) {
2435                 dma_free_coherent(NULL, bd_size, cbd_base, fep->bd_dma);
2436                 return -ENOMEM;
2437         }
2438
2439         memset(cbd_base, 0, PAGE_SIZE);
2440
2441         fep->netdev = ndev;
2442
2443         /* Get the Ethernet address */
2444         fec_get_mac(ndev);
2445         /* make sure MAC we just acquired is programmed into the hw */
2446         fec_set_mac_address(ndev, NULL);
2447
2448         /* Set receive and transmit descriptor base. */
2449         fep->rx_bd_base = cbd_base;
2450         if (fep->bufdesc_ex)
2451                 fep->tx_bd_base = (struct bufdesc *)
2452                         (((struct bufdesc_ex *)cbd_base) + fep->rx_ring_size);
2453         else
2454                 fep->tx_bd_base = cbd_base + fep->rx_ring_size;
2455
2456         /* The FEC Ethernet specific entries in the device structure */
2457         ndev->watchdog_timeo = TX_TIMEOUT;
2458         ndev->netdev_ops = &fec_netdev_ops;
2459         ndev->ethtool_ops = &fec_enet_ethtool_ops;
2460
2461         writel(FEC_RX_DISABLED_IMASK, fep->hwp + FEC_IMASK);
2462         netif_napi_add(ndev, &fep->napi, fec_enet_rx_napi, NAPI_POLL_WEIGHT);
2463
2464         if (id_entry->driver_data & FEC_QUIRK_HAS_VLAN)
2465                 /* enable hw VLAN support */
2466                 ndev->features |= NETIF_F_HW_VLAN_CTAG_RX;
2467
2468         if (id_entry->driver_data & FEC_QUIRK_HAS_CSUM) {
2469                 ndev->gso_max_segs = FEC_MAX_TSO_SEGS;
2470
2471                 /* enable hw accelerator */
2472                 ndev->features |= (NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM
2473                                 | NETIF_F_RXCSUM | NETIF_F_SG | NETIF_F_TSO);
2474                 fep->csum_flags |= FLAG_RX_CSUM_ENABLED;
2475         }
2476
2477         ndev->hw_features = ndev->features;
2478
2479         fec_restart(ndev);
2480
2481         return 0;
2482 }
2483
2484 #ifdef CONFIG_OF
2485 static void fec_reset_phy(struct platform_device *pdev)
2486 {
2487         int err, phy_reset;
2488         int msec = 1;
2489         struct device_node *np = pdev->dev.of_node;
2490
2491         if (!np)
2492                 return;
2493
2494         of_property_read_u32(np, "phy-reset-duration", &msec);
2495         /* A sane reset duration should not be longer than 1s */
2496         if (msec > 1000)
2497                 msec = 1;
2498
2499         phy_reset = of_get_named_gpio(np, "phy-reset-gpios", 0);
2500         if (!gpio_is_valid(phy_reset))
2501                 return;
2502
2503         err = devm_gpio_request_one(&pdev->dev, phy_reset,
2504                                     GPIOF_OUT_INIT_LOW, "phy-reset");
2505         if (err) {
2506                 dev_err(&pdev->dev, "failed to get phy-reset-gpios: %d\n", err);
2507                 return;
2508         }
2509         msleep(msec);
2510         gpio_set_value(phy_reset, 1);
2511 }
2512 #else /* CONFIG_OF */
2513 static void fec_reset_phy(struct platform_device *pdev)
2514 {
2515         /*
2516          * In case of platform probe, the reset has been done
2517          * by machine code.
2518          */
2519 }
2520 #endif /* CONFIG_OF */
2521
2522 static int
2523 fec_probe(struct platform_device *pdev)
2524 {
2525         struct fec_enet_private *fep;
2526         struct fec_platform_data *pdata;
2527         struct net_device *ndev;
2528         int i, irq, ret = 0;
2529         struct resource *r;
2530         const struct of_device_id *of_id;
2531         static int dev_id;
2532
2533         of_id = of_match_device(fec_dt_ids, &pdev->dev);
2534         if (of_id)
2535                 pdev->id_entry = of_id->data;
2536
2537         /* Init network device */
2538         ndev = alloc_etherdev(sizeof(struct fec_enet_private));
2539         if (!ndev)
2540                 return -ENOMEM;
2541
2542         SET_NETDEV_DEV(ndev, &pdev->dev);
2543
2544         /* setup board info structure */
2545         fep = netdev_priv(ndev);
2546
2547 #if !defined(CONFIG_M5272)
2548         /* default enable pause frame auto negotiation */
2549         if (pdev->id_entry &&
2550             (pdev->id_entry->driver_data & FEC_QUIRK_HAS_GBIT))
2551                 fep->pause_flag |= FEC_PAUSE_FLAG_AUTONEG;
2552 #endif
2553
2554         /* Select default pin state */
2555         pinctrl_pm_select_default_state(&pdev->dev);
2556
2557         r = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2558         fep->hwp = devm_ioremap_resource(&pdev->dev, r);
2559         if (IS_ERR(fep->hwp)) {
2560                 ret = PTR_ERR(fep->hwp);
2561                 goto failed_ioremap;
2562         }
2563
2564         fep->pdev = pdev;
2565         fep->dev_id = dev_id++;
2566
2567         fep->bufdesc_ex = 0;
2568
2569         platform_set_drvdata(pdev, ndev);
2570
2571         ret = of_get_phy_mode(pdev->dev.of_node);
2572         if (ret < 0) {
2573                 pdata = dev_get_platdata(&pdev->dev);
2574                 if (pdata)
2575                         fep->phy_interface = pdata->phy;
2576                 else
2577                         fep->phy_interface = PHY_INTERFACE_MODE_MII;
2578         } else {
2579                 fep->phy_interface = ret;
2580         }
2581
2582         fep->clk_ipg = devm_clk_get(&pdev->dev, "ipg");
2583         if (IS_ERR(fep->clk_ipg)) {
2584                 ret = PTR_ERR(fep->clk_ipg);
2585                 goto failed_clk;
2586         }
2587
2588         fep->clk_ahb = devm_clk_get(&pdev->dev, "ahb");
2589         if (IS_ERR(fep->clk_ahb)) {
2590                 ret = PTR_ERR(fep->clk_ahb);
2591                 goto failed_clk;
2592         }
2593
2594         /* enet_out is optional, depends on board */
2595         fep->clk_enet_out = devm_clk_get(&pdev->dev, "enet_out");
2596         if (IS_ERR(fep->clk_enet_out))
2597                 fep->clk_enet_out = NULL;
2598
2599         fep->clk_ptp = devm_clk_get(&pdev->dev, "ptp");
2600         fep->bufdesc_ex =
2601                 pdev->id_entry->driver_data & FEC_QUIRK_HAS_BUFDESC_EX;
2602         if (IS_ERR(fep->clk_ptp)) {
2603                 fep->clk_ptp = NULL;
2604                 fep->bufdesc_ex = 0;
2605         }
2606
2607         ret = fec_enet_clk_enable(ndev, true);
2608         if (ret)
2609                 goto failed_clk;
2610
2611         fep->reg_phy = devm_regulator_get(&pdev->dev, "phy");
2612         if (!IS_ERR(fep->reg_phy)) {
2613                 ret = regulator_enable(fep->reg_phy);
2614                 if (ret) {
2615                         dev_err(&pdev->dev,
2616                                 "Failed to enable phy regulator: %d\n", ret);
2617                         goto failed_regulator;
2618                 }
2619         } else {
2620                 fep->reg_phy = NULL;
2621         }
2622
2623         fec_reset_phy(pdev);
2624
2625         if (fep->bufdesc_ex)
2626                 fec_ptp_init(pdev);
2627
2628         ret = fec_enet_init(ndev);
2629         if (ret)
2630                 goto failed_init;
2631
2632         for (i = 0; i < FEC_IRQ_NUM; i++) {
2633                 irq = platform_get_irq(pdev, i);
2634                 if (irq < 0) {
2635                         if (i)
2636                                 break;
2637                         ret = irq;
2638                         goto failed_irq;
2639                 }
2640                 ret = devm_request_irq(&pdev->dev, irq, fec_enet_interrupt,
2641                                        0, pdev->name, ndev);
2642                 if (ret)
2643                         goto failed_irq;
2644         }
2645
2646         ret = fec_enet_mii_init(pdev);
2647         if (ret)
2648                 goto failed_mii_init;
2649
2650         /* Carrier starts down, phylib will bring it up */
2651         netif_carrier_off(ndev);
2652         fec_enet_clk_enable(ndev, false);
2653         pinctrl_pm_select_sleep_state(&pdev->dev);
2654
2655         ret = register_netdev(ndev);
2656         if (ret)
2657                 goto failed_register;
2658
2659         if (fep->bufdesc_ex && fep->ptp_clock)
2660                 netdev_info(ndev, "registered PHC device %d\n", fep->dev_id);
2661
2662         INIT_WORK(&fep->tx_timeout_work, fec_enet_timeout_work);
2663         return 0;
2664
2665 failed_register:
2666         fec_enet_mii_remove(fep);
2667 failed_mii_init:
2668 failed_irq:
2669 failed_init:
2670         if (fep->reg_phy)
2671                 regulator_disable(fep->reg_phy);
2672 failed_regulator:
2673         fec_enet_clk_enable(ndev, false);
2674 failed_clk:
2675 failed_ioremap:
2676         free_netdev(ndev);
2677
2678         return ret;
2679 }
2680
2681 static int
2682 fec_drv_remove(struct platform_device *pdev)
2683 {
2684         struct net_device *ndev = platform_get_drvdata(pdev);
2685         struct fec_enet_private *fep = netdev_priv(ndev);
2686
2687         cancel_work_sync(&fep->tx_timeout_work);
2688         unregister_netdev(ndev);
2689         fec_enet_mii_remove(fep);
2690         del_timer_sync(&fep->time_keep);
2691         if (fep->reg_phy)
2692                 regulator_disable(fep->reg_phy);
2693         if (fep->ptp_clock)
2694                 ptp_clock_unregister(fep->ptp_clock);
2695         fec_enet_clk_enable(ndev, false);
2696         free_netdev(ndev);
2697
2698         return 0;
2699 }
2700
2701 #ifdef CONFIG_PM_SLEEP
2702 static int
2703 fec_suspend(struct device *dev)
2704 {
2705         struct net_device *ndev = dev_get_drvdata(dev);
2706         struct fec_enet_private *fep = netdev_priv(ndev);
2707
2708         rtnl_lock();
2709         if (netif_running(ndev)) {
2710                 phy_stop(fep->phy_dev);
2711                 napi_disable(&fep->napi);
2712                 netif_tx_lock_bh(ndev);
2713                 netif_device_detach(ndev);
2714                 netif_tx_unlock_bh(ndev);
2715                 fec_stop(ndev);
2716         }
2717         rtnl_unlock();
2718
2719         fec_enet_clk_enable(ndev, false);
2720         pinctrl_pm_select_sleep_state(&fep->pdev->dev);
2721
2722         if (fep->reg_phy)
2723                 regulator_disable(fep->reg_phy);
2724
2725         return 0;
2726 }
2727
2728 static int
2729 fec_resume(struct device *dev)
2730 {
2731         struct net_device *ndev = dev_get_drvdata(dev);
2732         struct fec_enet_private *fep = netdev_priv(ndev);
2733         int ret;
2734
2735         if (fep->reg_phy) {
2736                 ret = regulator_enable(fep->reg_phy);
2737                 if (ret)
2738                         return ret;
2739         }
2740
2741         pinctrl_pm_select_default_state(&fep->pdev->dev);
2742         ret = fec_enet_clk_enable(ndev, true);
2743         if (ret)
2744                 goto failed_clk;
2745
2746         rtnl_lock();
2747         if (netif_running(ndev)) {
2748                 fec_restart(ndev);
2749                 netif_tx_lock_bh(ndev);
2750                 netif_device_attach(ndev);
2751                 netif_tx_unlock_bh(ndev);
2752                 napi_enable(&fep->napi);
2753                 phy_start(fep->phy_dev);
2754         }
2755         rtnl_unlock();
2756
2757         return 0;
2758
2759 failed_clk:
2760         if (fep->reg_phy)
2761                 regulator_disable(fep->reg_phy);
2762         return ret;
2763 }
2764 #endif /* CONFIG_PM_SLEEP */
2765
2766 static SIMPLE_DEV_PM_OPS(fec_pm_ops, fec_suspend, fec_resume);
2767
2768 static struct platform_driver fec_driver = {
2769         .driver = {
2770                 .name   = DRIVER_NAME,
2771                 .owner  = THIS_MODULE,
2772                 .pm     = &fec_pm_ops,
2773                 .of_match_table = fec_dt_ids,
2774         },
2775         .id_table = fec_devtype,
2776         .probe  = fec_probe,
2777         .remove = fec_drv_remove,
2778 };
2779
2780 module_platform_driver(fec_driver);
2781
2782 MODULE_ALIAS("platform:"DRIVER_NAME);
2783 MODULE_LICENSE("GPL");