]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/net/ethernet/intel/igb/e1000_82575.h
Merge remote-tracking branch 'net-next/master'
[karo-tx-linux.git] / drivers / net / ethernet / intel / igb / e1000_82575.h
1 /*******************************************************************************
2
3   Intel(R) Gigabit Ethernet Linux driver
4   Copyright(c) 2007-2013 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
24   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
25
26 *******************************************************************************/
27
28 #ifndef _E1000_82575_H_
29 #define _E1000_82575_H_
30
31 void igb_shutdown_serdes_link_82575(struct e1000_hw *hw);
32 void igb_power_up_serdes_link_82575(struct e1000_hw *hw);
33 void igb_power_down_phy_copper_82575(struct e1000_hw *hw);
34 void igb_rx_fifo_flush_82575(struct e1000_hw *hw);
35 s32 igb_read_i2c_byte(struct e1000_hw *hw, u8 byte_offset, u8 dev_addr,
36                       u8 *data);
37 s32 igb_write_i2c_byte(struct e1000_hw *hw, u8 byte_offset, u8 dev_addr,
38                        u8 data);
39
40 #define ID_LED_DEFAULT_82575_SERDES ((ID_LED_DEF1_DEF2 << 12) | \
41                                      (ID_LED_DEF1_DEF2 <<  8) | \
42                                      (ID_LED_DEF1_DEF2 <<  4) | \
43                                      (ID_LED_OFF1_ON2))
44
45 #define E1000_RAR_ENTRIES_82575        16
46 #define E1000_RAR_ENTRIES_82576        24
47 #define E1000_RAR_ENTRIES_82580        24
48 #define E1000_RAR_ENTRIES_I350         32
49
50 #define E1000_SW_SYNCH_MB              0x00000100
51 #define E1000_STAT_DEV_RST_SET         0x00100000
52 #define E1000_CTRL_DEV_RST             0x20000000
53
54 /* SRRCTL bit definitions */
55 #define E1000_SRRCTL_BSIZEPKT_SHIFT                     10 /* Shift _right_ */
56 #define E1000_SRRCTL_BSIZEHDRSIZE_SHIFT                 2  /* Shift _left_ */
57 #define E1000_SRRCTL_DESCTYPE_ADV_ONEBUF                0x02000000
58 #define E1000_SRRCTL_DESCTYPE_HDR_SPLIT_ALWAYS          0x0A000000
59 #define E1000_SRRCTL_DROP_EN                            0x80000000
60 #define E1000_SRRCTL_TIMESTAMP                          0x40000000
61
62
63 #define E1000_MRQC_ENABLE_RSS_4Q            0x00000002
64 #define E1000_MRQC_ENABLE_VMDQ              0x00000003
65 #define E1000_MRQC_RSS_FIELD_IPV4_UDP       0x00400000
66 #define E1000_MRQC_ENABLE_VMDQ_RSS_2Q       0x00000005
67 #define E1000_MRQC_RSS_FIELD_IPV6_UDP       0x00800000
68 #define E1000_MRQC_RSS_FIELD_IPV6_UDP_EX    0x01000000
69
70 #define E1000_EICR_TX_QUEUE ( \
71     E1000_EICR_TX_QUEUE0 |    \
72     E1000_EICR_TX_QUEUE1 |    \
73     E1000_EICR_TX_QUEUE2 |    \
74     E1000_EICR_TX_QUEUE3)
75
76 #define E1000_EICR_RX_QUEUE ( \
77     E1000_EICR_RX_QUEUE0 |    \
78     E1000_EICR_RX_QUEUE1 |    \
79     E1000_EICR_RX_QUEUE2 |    \
80     E1000_EICR_RX_QUEUE3)
81
82 /* Immediate Interrupt Rx (A.K.A. Low Latency Interrupt) */
83 #define E1000_IMIREXT_SIZE_BP     0x00001000  /* Packet size bypass */
84 #define E1000_IMIREXT_CTRL_BP     0x00080000  /* Bypass check of ctrl bits */
85
86 /* Receive Descriptor - Advanced */
87 union e1000_adv_rx_desc {
88         struct {
89                 __le64 pkt_addr;             /* Packet buffer address */
90                 __le64 hdr_addr;             /* Header buffer address */
91         } read;
92         struct {
93                 struct {
94                         struct {
95                                 __le16 pkt_info;   /* RSS type, Packet type */
96                                 __le16 hdr_info;   /* Split Header,
97                                                     * header buffer length */
98                         } lo_dword;
99                         union {
100                                 __le32 rss;          /* RSS Hash */
101                                 struct {
102                                         __le16 ip_id;    /* IP id */
103                                         __le16 csum;     /* Packet Checksum */
104                                 } csum_ip;
105                         } hi_dword;
106                 } lower;
107                 struct {
108                         __le32 status_error;     /* ext status/error */
109                         __le16 length;           /* Packet length */
110                         __le16 vlan;             /* VLAN tag */
111                 } upper;
112         } wb;  /* writeback */
113 };
114
115 #define E1000_RXDADV_HDRBUFLEN_MASK      0x7FE0
116 #define E1000_RXDADV_HDRBUFLEN_SHIFT     5
117 #define E1000_RXDADV_STAT_TS             0x10000 /* Pkt was time stamped */
118 #define E1000_RXDADV_STAT_TSIP           0x08000 /* timestamp in packet */
119
120 /* Transmit Descriptor - Advanced */
121 union e1000_adv_tx_desc {
122         struct {
123                 __le64 buffer_addr;    /* Address of descriptor's data buf */
124                 __le32 cmd_type_len;
125                 __le32 olinfo_status;
126         } read;
127         struct {
128                 __le64 rsvd;       /* Reserved */
129                 __le32 nxtseq_seed;
130                 __le32 status;
131         } wb;
132 };
133
134 /* Adv Transmit Descriptor Config Masks */
135 #define E1000_ADVTXD_MAC_TSTAMP   0x00080000 /* IEEE1588 Timestamp packet */
136 #define E1000_ADVTXD_DTYP_CTXT    0x00200000 /* Advanced Context Descriptor */
137 #define E1000_ADVTXD_DTYP_DATA    0x00300000 /* Advanced Data Descriptor */
138 #define E1000_ADVTXD_DCMD_EOP     0x01000000 /* End of Packet */
139 #define E1000_ADVTXD_DCMD_IFCS    0x02000000 /* Insert FCS (Ethernet CRC) */
140 #define E1000_ADVTXD_DCMD_RS      0x08000000 /* Report Status */
141 #define E1000_ADVTXD_DCMD_DEXT    0x20000000 /* Descriptor extension (1=Adv) */
142 #define E1000_ADVTXD_DCMD_VLE     0x40000000 /* VLAN pkt enable */
143 #define E1000_ADVTXD_DCMD_TSE     0x80000000 /* TCP Seg enable */
144 #define E1000_ADVTXD_PAYLEN_SHIFT    14 /* Adv desc PAYLEN shift */
145
146 /* Context descriptors */
147 struct e1000_adv_tx_context_desc {
148         __le32 vlan_macip_lens;
149         __le32 seqnum_seed;
150         __le32 type_tucmd_mlhl;
151         __le32 mss_l4len_idx;
152 };
153
154 #define E1000_ADVTXD_MACLEN_SHIFT    9  /* Adv ctxt desc mac len shift */
155 #define E1000_ADVTXD_TUCMD_IPV4    0x00000400  /* IP Packet Type: 1=IPv4 */
156 #define E1000_ADVTXD_TUCMD_L4T_TCP 0x00000800  /* L4 Packet TYPE of TCP */
157 #define E1000_ADVTXD_TUCMD_L4T_SCTP 0x00001000 /* L4 packet TYPE of SCTP */
158 /* IPSec Encrypt Enable for ESP */
159 #define E1000_ADVTXD_L4LEN_SHIFT     8  /* Adv ctxt L4LEN shift */
160 #define E1000_ADVTXD_MSS_SHIFT      16  /* Adv ctxt MSS shift */
161 /* Adv ctxt IPSec SA IDX mask */
162 /* Adv ctxt IPSec ESP len mask */
163
164 /* Additional Transmit Descriptor Control definitions */
165 #define E1000_TXDCTL_QUEUE_ENABLE  0x02000000 /* Enable specific Tx Queue */
166 /* Tx Queue Arbitration Priority 0=low, 1=high */
167
168 /* Additional Receive Descriptor Control definitions */
169 #define E1000_RXDCTL_QUEUE_ENABLE  0x02000000 /* Enable specific Rx Queue */
170
171 /* Direct Cache Access (DCA) definitions */
172 #define E1000_DCA_CTRL_DCA_MODE_DISABLE 0x01 /* DCA Disable */
173 #define E1000_DCA_CTRL_DCA_MODE_CB2     0x02 /* DCA Mode CB2 */
174
175 #define E1000_DCA_RXCTRL_CPUID_MASK 0x0000001F /* Rx CPUID Mask */
176 #define E1000_DCA_RXCTRL_DESC_DCA_EN (1 << 5) /* DCA Rx Desc enable */
177 #define E1000_DCA_RXCTRL_HEAD_DCA_EN (1 << 6) /* DCA Rx Desc header enable */
178 #define E1000_DCA_RXCTRL_DATA_DCA_EN (1 << 7) /* DCA Rx Desc payload enable */
179 #define E1000_DCA_RXCTRL_DESC_RRO_EN (1 << 9) /* DCA Rx rd Desc Relax Order */
180
181 #define E1000_DCA_TXCTRL_CPUID_MASK 0x0000001F /* Tx CPUID Mask */
182 #define E1000_DCA_TXCTRL_DESC_DCA_EN (1 << 5) /* DCA Tx Desc enable */
183 #define E1000_DCA_TXCTRL_DESC_RRO_EN (1 << 9) /* Tx rd Desc Relax Order */
184 #define E1000_DCA_TXCTRL_TX_WB_RO_EN (1 << 11) /* Tx Desc writeback RO bit */
185 #define E1000_DCA_TXCTRL_DATA_RRO_EN (1 << 13) /* Tx rd data Relax Order */
186
187 /* Additional DCA related definitions, note change in position of CPUID */
188 #define E1000_DCA_TXCTRL_CPUID_MASK_82576 0xFF000000 /* Tx CPUID Mask */
189 #define E1000_DCA_RXCTRL_CPUID_MASK_82576 0xFF000000 /* Rx CPUID Mask */
190 #define E1000_DCA_TXCTRL_CPUID_SHIFT 24 /* Tx CPUID now in the last byte */
191 #define E1000_DCA_RXCTRL_CPUID_SHIFT 24 /* Rx CPUID now in the last byte */
192
193 /* ETQF register bit definitions */
194 #define E1000_ETQF_FILTER_ENABLE   (1 << 26)
195 #define E1000_ETQF_1588            (1 << 30)
196
197 /* FTQF register bit definitions */
198 #define E1000_FTQF_VF_BP               0x00008000
199 #define E1000_FTQF_1588_TIME_STAMP     0x08000000
200 #define E1000_FTQF_MASK                0xF0000000
201 #define E1000_FTQF_MASK_PROTO_BP       0x10000000
202 #define E1000_FTQF_MASK_SOURCE_PORT_BP 0x80000000
203
204 #define E1000_NVM_APME_82575          0x0400
205 #define MAX_NUM_VFS                   8
206
207 #define E1000_DTXSWC_MAC_SPOOF_MASK   0x000000FF /* Per VF MAC spoof control */
208 #define E1000_DTXSWC_VLAN_SPOOF_MASK  0x0000FF00 /* Per VF VLAN spoof control */
209 #define E1000_DTXSWC_LLE_MASK         0x00FF0000 /* Per VF Local LB enables */
210 #define E1000_DTXSWC_VLAN_SPOOF_SHIFT 8
211 #define E1000_DTXSWC_VMDQ_LOOPBACK_EN (1 << 31)  /* global VF LB enable */
212
213 /* Easy defines for setting default pool, would normally be left a zero */
214 #define E1000_VT_CTL_DEFAULT_POOL_SHIFT 7
215 #define E1000_VT_CTL_DEFAULT_POOL_MASK  (0x7 << E1000_VT_CTL_DEFAULT_POOL_SHIFT)
216
217 /* Other useful VMD_CTL register defines */
218 #define E1000_VT_CTL_IGNORE_MAC         (1 << 28)
219 #define E1000_VT_CTL_DISABLE_DEF_POOL   (1 << 29)
220 #define E1000_VT_CTL_VM_REPL_EN         (1 << 30)
221
222 /* Per VM Offload register setup */
223 #define E1000_VMOLR_RLPML_MASK 0x00003FFF /* Long Packet Maximum Length mask */
224 #define E1000_VMOLR_LPE        0x00010000 /* Accept Long packet */
225 #define E1000_VMOLR_RSSE       0x00020000 /* Enable RSS */
226 #define E1000_VMOLR_AUPE       0x01000000 /* Accept untagged packets */
227 #define E1000_VMOLR_ROMPE      0x02000000 /* Accept overflow multicast */
228 #define E1000_VMOLR_ROPE       0x04000000 /* Accept overflow unicast */
229 #define E1000_VMOLR_BAM        0x08000000 /* Accept Broadcast packets */
230 #define E1000_VMOLR_MPME       0x10000000 /* Multicast promiscuous mode */
231 #define E1000_VMOLR_STRVLAN    0x40000000 /* Vlan stripping enable */
232 #define E1000_VMOLR_STRCRC     0x80000000 /* CRC stripping enable */
233
234 #define E1000_VLVF_ARRAY_SIZE     32
235 #define E1000_VLVF_VLANID_MASK    0x00000FFF
236 #define E1000_VLVF_POOLSEL_SHIFT  12
237 #define E1000_VLVF_POOLSEL_MASK   (0xFF << E1000_VLVF_POOLSEL_SHIFT)
238 #define E1000_VLVF_LVLAN          0x00100000
239 #define E1000_VLVF_VLANID_ENABLE  0x80000000
240
241 #define E1000_VMVIR_VLANA_DEFAULT      0x40000000 /* Always use default VLAN */
242 #define E1000_VMVIR_VLANA_NEVER        0x80000000 /* Never insert VLAN tag */
243
244 #define E1000_IOVCTL 0x05BBC
245 #define E1000_IOVCTL_REUSE_VFQ 0x00000001
246
247 #define E1000_RPLOLR_STRVLAN   0x40000000
248 #define E1000_RPLOLR_STRCRC    0x80000000
249
250 #define E1000_DTXCTL_8023LL     0x0004
251 #define E1000_DTXCTL_VLAN_ADDED 0x0008
252 #define E1000_DTXCTL_OOS_ENABLE 0x0010
253 #define E1000_DTXCTL_MDP_EN     0x0020
254 #define E1000_DTXCTL_SPOOF_INT  0x0040
255
256 #define E1000_EEPROM_PCS_AUTONEG_DISABLE_BIT    (1 << 14)
257
258 #define ALL_QUEUES   0xFFFF
259
260 /* RX packet buffer size defines */
261 #define E1000_RXPBS_SIZE_MASK_82576  0x0000007F
262 void igb_vmdq_set_anti_spoofing_pf(struct e1000_hw *, bool, int);
263 void igb_vmdq_set_loopback_pf(struct e1000_hw *, bool);
264 void igb_vmdq_set_replication_pf(struct e1000_hw *, bool);
265 u16 igb_rxpbs_adjust_82580(u32 data);
266 s32 igb_read_emi_reg(struct e1000_hw *, u16 addr, u16 *data);
267 s32 igb_set_eee_i350(struct e1000_hw *);
268 s32 igb_set_eee_i354(struct e1000_hw *);
269 s32 igb_init_thermal_sensor_thresh_generic(struct e1000_hw *);
270 s32 igb_get_thermal_sensor_data_generic(struct e1000_hw *hw);
271
272 #define E1000_I2C_THERMAL_SENSOR_ADDR   0xF8
273 #define E1000_EMC_INTERNAL_DATA         0x00
274 #define E1000_EMC_INTERNAL_THERM_LIMIT  0x20
275 #define E1000_EMC_DIODE1_DATA           0x01
276 #define E1000_EMC_DIODE1_THERM_LIMIT    0x19
277 #define E1000_EMC_DIODE2_DATA           0x23
278 #define E1000_EMC_DIODE2_THERM_LIMIT    0x1A
279 #define E1000_EMC_DIODE3_DATA           0x2A
280 #define E1000_EMC_DIODE3_THERM_LIMIT    0x30
281 #endif