]> git.karo-electronics.de Git - mv-sheeva.git/blob - drivers/net/sfc/efx.c
Merge branch 'for-davem' of git://git.kernel.org/pub/scm/linux/kernel/git/bwh/sfc...
[mv-sheeva.git] / drivers / net / sfc / efx.c
1 /****************************************************************************
2  * Driver for Solarflare Solarstorm network controllers and boards
3  * Copyright 2005-2006 Fen Systems Ltd.
4  * Copyright 2005-2009 Solarflare Communications Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of the GNU General Public License version 2 as published
8  * by the Free Software Foundation, incorporated herein by reference.
9  */
10
11 #include <linux/module.h>
12 #include <linux/pci.h>
13 #include <linux/netdevice.h>
14 #include <linux/etherdevice.h>
15 #include <linux/delay.h>
16 #include <linux/notifier.h>
17 #include <linux/ip.h>
18 #include <linux/tcp.h>
19 #include <linux/in.h>
20 #include <linux/crc32.h>
21 #include <linux/ethtool.h>
22 #include <linux/topology.h>
23 #include <linux/gfp.h>
24 #include "net_driver.h"
25 #include "efx.h"
26 #include "nic.h"
27
28 #include "mcdi.h"
29 #include "workarounds.h"
30
31 /**************************************************************************
32  *
33  * Type name strings
34  *
35  **************************************************************************
36  */
37
38 /* Loopback mode names (see LOOPBACK_MODE()) */
39 const unsigned int efx_loopback_mode_max = LOOPBACK_MAX;
40 const char *efx_loopback_mode_names[] = {
41         [LOOPBACK_NONE]         = "NONE",
42         [LOOPBACK_DATA]         = "DATAPATH",
43         [LOOPBACK_GMAC]         = "GMAC",
44         [LOOPBACK_XGMII]        = "XGMII",
45         [LOOPBACK_XGXS]         = "XGXS",
46         [LOOPBACK_XAUI]         = "XAUI",
47         [LOOPBACK_GMII]         = "GMII",
48         [LOOPBACK_SGMII]        = "SGMII",
49         [LOOPBACK_XGBR]         = "XGBR",
50         [LOOPBACK_XFI]          = "XFI",
51         [LOOPBACK_XAUI_FAR]     = "XAUI_FAR",
52         [LOOPBACK_GMII_FAR]     = "GMII_FAR",
53         [LOOPBACK_SGMII_FAR]    = "SGMII_FAR",
54         [LOOPBACK_XFI_FAR]      = "XFI_FAR",
55         [LOOPBACK_GPHY]         = "GPHY",
56         [LOOPBACK_PHYXS]        = "PHYXS",
57         [LOOPBACK_PCS]          = "PCS",
58         [LOOPBACK_PMAPMD]       = "PMA/PMD",
59         [LOOPBACK_XPORT]        = "XPORT",
60         [LOOPBACK_XGMII_WS]     = "XGMII_WS",
61         [LOOPBACK_XAUI_WS]      = "XAUI_WS",
62         [LOOPBACK_XAUI_WS_FAR]  = "XAUI_WS_FAR",
63         [LOOPBACK_XAUI_WS_NEAR] = "XAUI_WS_NEAR",
64         [LOOPBACK_GMII_WS]      = "GMII_WS",
65         [LOOPBACK_XFI_WS]       = "XFI_WS",
66         [LOOPBACK_XFI_WS_FAR]   = "XFI_WS_FAR",
67         [LOOPBACK_PHYXS_WS]     = "PHYXS_WS",
68 };
69
70 const unsigned int efx_reset_type_max = RESET_TYPE_MAX;
71 const char *efx_reset_type_names[] = {
72         [RESET_TYPE_INVISIBLE]     = "INVISIBLE",
73         [RESET_TYPE_ALL]           = "ALL",
74         [RESET_TYPE_WORLD]         = "WORLD",
75         [RESET_TYPE_DISABLE]       = "DISABLE",
76         [RESET_TYPE_TX_WATCHDOG]   = "TX_WATCHDOG",
77         [RESET_TYPE_INT_ERROR]     = "INT_ERROR",
78         [RESET_TYPE_RX_RECOVERY]   = "RX_RECOVERY",
79         [RESET_TYPE_RX_DESC_FETCH] = "RX_DESC_FETCH",
80         [RESET_TYPE_TX_DESC_FETCH] = "TX_DESC_FETCH",
81         [RESET_TYPE_TX_SKIP]       = "TX_SKIP",
82         [RESET_TYPE_MC_FAILURE]    = "MC_FAILURE",
83 };
84
85 #define EFX_MAX_MTU (9 * 1024)
86
87 /* Reset workqueue. If any NIC has a hardware failure then a reset will be
88  * queued onto this work queue. This is not a per-nic work queue, because
89  * efx_reset_work() acquires the rtnl lock, so resets are naturally serialised.
90  */
91 static struct workqueue_struct *reset_workqueue;
92
93 /**************************************************************************
94  *
95  * Configurable values
96  *
97  *************************************************************************/
98
99 /*
100  * Use separate channels for TX and RX events
101  *
102  * Set this to 1 to use separate channels for TX and RX. It allows us
103  * to control interrupt affinity separately for TX and RX.
104  *
105  * This is only used in MSI-X interrupt mode
106  */
107 static unsigned int separate_tx_channels;
108 module_param(separate_tx_channels, uint, 0444);
109 MODULE_PARM_DESC(separate_tx_channels,
110                  "Use separate channels for TX and RX");
111
112 /* This is the weight assigned to each of the (per-channel) virtual
113  * NAPI devices.
114  */
115 static int napi_weight = 64;
116
117 /* This is the time (in jiffies) between invocations of the hardware
118  * monitor.  On Falcon-based NICs, this will:
119  * - Check the on-board hardware monitor;
120  * - Poll the link state and reconfigure the hardware as necessary.
121  */
122 static unsigned int efx_monitor_interval = 1 * HZ;
123
124 /* This controls whether or not the driver will initialise devices
125  * with invalid MAC addresses stored in the EEPROM or flash.  If true,
126  * such devices will be initialised with a random locally-generated
127  * MAC address.  This allows for loading the sfc_mtd driver to
128  * reprogram the flash, even if the flash contents (including the MAC
129  * address) have previously been erased.
130  */
131 static unsigned int allow_bad_hwaddr;
132
133 /* Initial interrupt moderation settings.  They can be modified after
134  * module load with ethtool.
135  *
136  * The default for RX should strike a balance between increasing the
137  * round-trip latency and reducing overhead.
138  */
139 static unsigned int rx_irq_mod_usec = 60;
140
141 /* Initial interrupt moderation settings.  They can be modified after
142  * module load with ethtool.
143  *
144  * This default is chosen to ensure that a 10G link does not go idle
145  * while a TX queue is stopped after it has become full.  A queue is
146  * restarted when it drops below half full.  The time this takes (assuming
147  * worst case 3 descriptors per packet and 1024 descriptors) is
148  *   512 / 3 * 1.2 = 205 usec.
149  */
150 static unsigned int tx_irq_mod_usec = 150;
151
152 /* This is the first interrupt mode to try out of:
153  * 0 => MSI-X
154  * 1 => MSI
155  * 2 => legacy
156  */
157 static unsigned int interrupt_mode;
158
159 /* This is the requested number of CPUs to use for Receive-Side Scaling (RSS),
160  * i.e. the number of CPUs among which we may distribute simultaneous
161  * interrupt handling.
162  *
163  * Cards without MSI-X will only target one CPU via legacy or MSI interrupt.
164  * The default (0) means to assign an interrupt to each package (level II cache)
165  */
166 static unsigned int rss_cpus;
167 module_param(rss_cpus, uint, 0444);
168 MODULE_PARM_DESC(rss_cpus, "Number of CPUs to use for Receive-Side Scaling");
169
170 static int phy_flash_cfg;
171 module_param(phy_flash_cfg, int, 0644);
172 MODULE_PARM_DESC(phy_flash_cfg, "Set PHYs into reflash mode initially");
173
174 static unsigned irq_adapt_low_thresh = 10000;
175 module_param(irq_adapt_low_thresh, uint, 0644);
176 MODULE_PARM_DESC(irq_adapt_low_thresh,
177                  "Threshold score for reducing IRQ moderation");
178
179 static unsigned irq_adapt_high_thresh = 20000;
180 module_param(irq_adapt_high_thresh, uint, 0644);
181 MODULE_PARM_DESC(irq_adapt_high_thresh,
182                  "Threshold score for increasing IRQ moderation");
183
184 static unsigned debug = (NETIF_MSG_DRV | NETIF_MSG_PROBE |
185                          NETIF_MSG_LINK | NETIF_MSG_IFDOWN |
186                          NETIF_MSG_IFUP | NETIF_MSG_RX_ERR |
187                          NETIF_MSG_TX_ERR | NETIF_MSG_HW);
188 module_param(debug, uint, 0);
189 MODULE_PARM_DESC(debug, "Bitmapped debugging message enable value");
190
191 /**************************************************************************
192  *
193  * Utility functions and prototypes
194  *
195  *************************************************************************/
196
197 static void efx_remove_channels(struct efx_nic *efx);
198 static void efx_remove_port(struct efx_nic *efx);
199 static void efx_init_napi(struct efx_nic *efx);
200 static void efx_fini_napi(struct efx_nic *efx);
201 static void efx_fini_napi_channel(struct efx_channel *channel);
202 static void efx_fini_struct(struct efx_nic *efx);
203 static void efx_start_all(struct efx_nic *efx);
204 static void efx_stop_all(struct efx_nic *efx);
205
206 #define EFX_ASSERT_RESET_SERIALISED(efx)                \
207         do {                                            \
208                 if ((efx->state == STATE_RUNNING) ||    \
209                     (efx->state == STATE_DISABLED))     \
210                         ASSERT_RTNL();                  \
211         } while (0)
212
213 /**************************************************************************
214  *
215  * Event queue processing
216  *
217  *************************************************************************/
218
219 /* Process channel's event queue
220  *
221  * This function is responsible for processing the event queue of a
222  * single channel.  The caller must guarantee that this function will
223  * never be concurrently called more than once on the same channel,
224  * though different channels may be being processed concurrently.
225  */
226 static int efx_process_channel(struct efx_channel *channel, int budget)
227 {
228         struct efx_nic *efx = channel->efx;
229         int spent;
230
231         if (unlikely(efx->reset_pending != RESET_TYPE_NONE ||
232                      !channel->enabled))
233                 return 0;
234
235         spent = efx_nic_process_eventq(channel, budget);
236         if (spent == 0)
237                 return 0;
238
239         /* Deliver last RX packet. */
240         if (channel->rx_pkt) {
241                 __efx_rx_packet(channel, channel->rx_pkt,
242                                 channel->rx_pkt_csummed);
243                 channel->rx_pkt = NULL;
244         }
245
246         efx_rx_strategy(channel);
247
248         efx_fast_push_rx_descriptors(efx_channel_get_rx_queue(channel));
249
250         return spent;
251 }
252
253 /* Mark channel as finished processing
254  *
255  * Note that since we will not receive further interrupts for this
256  * channel before we finish processing and call the eventq_read_ack()
257  * method, there is no need to use the interrupt hold-off timers.
258  */
259 static inline void efx_channel_processed(struct efx_channel *channel)
260 {
261         /* The interrupt handler for this channel may set work_pending
262          * as soon as we acknowledge the events we've seen.  Make sure
263          * it's cleared before then. */
264         channel->work_pending = false;
265         smp_wmb();
266
267         efx_nic_eventq_read_ack(channel);
268 }
269
270 /* NAPI poll handler
271  *
272  * NAPI guarantees serialisation of polls of the same device, which
273  * provides the guarantee required by efx_process_channel().
274  */
275 static int efx_poll(struct napi_struct *napi, int budget)
276 {
277         struct efx_channel *channel =
278                 container_of(napi, struct efx_channel, napi_str);
279         struct efx_nic *efx = channel->efx;
280         int spent;
281
282         netif_vdbg(efx, intr, efx->net_dev,
283                    "channel %d NAPI poll executing on CPU %d\n",
284                    channel->channel, raw_smp_processor_id());
285
286         spent = efx_process_channel(channel, budget);
287
288         if (spent < budget) {
289                 if (channel->channel < efx->n_rx_channels &&
290                     efx->irq_rx_adaptive &&
291                     unlikely(++channel->irq_count == 1000)) {
292                         if (unlikely(channel->irq_mod_score <
293                                      irq_adapt_low_thresh)) {
294                                 if (channel->irq_moderation > 1) {
295                                         channel->irq_moderation -= 1;
296                                         efx->type->push_irq_moderation(channel);
297                                 }
298                         } else if (unlikely(channel->irq_mod_score >
299                                             irq_adapt_high_thresh)) {
300                                 if (channel->irq_moderation <
301                                     efx->irq_rx_moderation) {
302                                         channel->irq_moderation += 1;
303                                         efx->type->push_irq_moderation(channel);
304                                 }
305                         }
306                         channel->irq_count = 0;
307                         channel->irq_mod_score = 0;
308                 }
309
310                 /* There is no race here; although napi_disable() will
311                  * only wait for napi_complete(), this isn't a problem
312                  * since efx_channel_processed() will have no effect if
313                  * interrupts have already been disabled.
314                  */
315                 napi_complete(napi);
316                 efx_channel_processed(channel);
317         }
318
319         return spent;
320 }
321
322 /* Process the eventq of the specified channel immediately on this CPU
323  *
324  * Disable hardware generated interrupts, wait for any existing
325  * processing to finish, then directly poll (and ack ) the eventq.
326  * Finally reenable NAPI and interrupts.
327  *
328  * Since we are touching interrupts the caller should hold the suspend lock
329  */
330 void efx_process_channel_now(struct efx_channel *channel)
331 {
332         struct efx_nic *efx = channel->efx;
333
334         BUG_ON(channel->channel >= efx->n_channels);
335         BUG_ON(!channel->enabled);
336
337         /* Disable interrupts and wait for ISRs to complete */
338         efx_nic_disable_interrupts(efx);
339         if (efx->legacy_irq) {
340                 synchronize_irq(efx->legacy_irq);
341                 efx->legacy_irq_enabled = false;
342         }
343         if (channel->irq)
344                 synchronize_irq(channel->irq);
345
346         /* Wait for any NAPI processing to complete */
347         napi_disable(&channel->napi_str);
348
349         /* Poll the channel */
350         efx_process_channel(channel, channel->eventq_mask + 1);
351
352         /* Ack the eventq. This may cause an interrupt to be generated
353          * when they are reenabled */
354         efx_channel_processed(channel);
355
356         napi_enable(&channel->napi_str);
357         if (efx->legacy_irq)
358                 efx->legacy_irq_enabled = true;
359         efx_nic_enable_interrupts(efx);
360 }
361
362 /* Create event queue
363  * Event queue memory allocations are done only once.  If the channel
364  * is reset, the memory buffer will be reused; this guards against
365  * errors during channel reset and also simplifies interrupt handling.
366  */
367 static int efx_probe_eventq(struct efx_channel *channel)
368 {
369         struct efx_nic *efx = channel->efx;
370         unsigned long entries;
371
372         netif_dbg(channel->efx, probe, channel->efx->net_dev,
373                   "chan %d create event queue\n", channel->channel);
374
375         /* Build an event queue with room for one event per tx and rx buffer,
376          * plus some extra for link state events and MCDI completions. */
377         entries = roundup_pow_of_two(efx->rxq_entries + efx->txq_entries + 128);
378         EFX_BUG_ON_PARANOID(entries > EFX_MAX_EVQ_SIZE);
379         channel->eventq_mask = max(entries, EFX_MIN_EVQ_SIZE) - 1;
380
381         return efx_nic_probe_eventq(channel);
382 }
383
384 /* Prepare channel's event queue */
385 static void efx_init_eventq(struct efx_channel *channel)
386 {
387         netif_dbg(channel->efx, drv, channel->efx->net_dev,
388                   "chan %d init event queue\n", channel->channel);
389
390         channel->eventq_read_ptr = 0;
391
392         efx_nic_init_eventq(channel);
393 }
394
395 static void efx_fini_eventq(struct efx_channel *channel)
396 {
397         netif_dbg(channel->efx, drv, channel->efx->net_dev,
398                   "chan %d fini event queue\n", channel->channel);
399
400         efx_nic_fini_eventq(channel);
401 }
402
403 static void efx_remove_eventq(struct efx_channel *channel)
404 {
405         netif_dbg(channel->efx, drv, channel->efx->net_dev,
406                   "chan %d remove event queue\n", channel->channel);
407
408         efx_nic_remove_eventq(channel);
409 }
410
411 /**************************************************************************
412  *
413  * Channel handling
414  *
415  *************************************************************************/
416
417 /* Allocate and initialise a channel structure, optionally copying
418  * parameters (but not resources) from an old channel structure. */
419 static struct efx_channel *
420 efx_alloc_channel(struct efx_nic *efx, int i, struct efx_channel *old_channel)
421 {
422         struct efx_channel *channel;
423         struct efx_rx_queue *rx_queue;
424         struct efx_tx_queue *tx_queue;
425         int j;
426
427         if (old_channel) {
428                 channel = kmalloc(sizeof(*channel), GFP_KERNEL);
429                 if (!channel)
430                         return NULL;
431
432                 *channel = *old_channel;
433
434                 channel->napi_dev = NULL;
435                 memset(&channel->eventq, 0, sizeof(channel->eventq));
436
437                 rx_queue = &channel->rx_queue;
438                 rx_queue->buffer = NULL;
439                 memset(&rx_queue->rxd, 0, sizeof(rx_queue->rxd));
440
441                 for (j = 0; j < EFX_TXQ_TYPES; j++) {
442                         tx_queue = &channel->tx_queue[j];
443                         if (tx_queue->channel)
444                                 tx_queue->channel = channel;
445                         tx_queue->buffer = NULL;
446                         memset(&tx_queue->txd, 0, sizeof(tx_queue->txd));
447                 }
448         } else {
449                 channel = kzalloc(sizeof(*channel), GFP_KERNEL);
450                 if (!channel)
451                         return NULL;
452
453                 channel->efx = efx;
454                 channel->channel = i;
455
456                 for (j = 0; j < EFX_TXQ_TYPES; j++) {
457                         tx_queue = &channel->tx_queue[j];
458                         tx_queue->efx = efx;
459                         tx_queue->queue = i * EFX_TXQ_TYPES + j;
460                         tx_queue->channel = channel;
461                 }
462         }
463
464         rx_queue = &channel->rx_queue;
465         rx_queue->efx = efx;
466         setup_timer(&rx_queue->slow_fill, efx_rx_slow_fill,
467                     (unsigned long)rx_queue);
468
469         return channel;
470 }
471
472 static int efx_probe_channel(struct efx_channel *channel)
473 {
474         struct efx_tx_queue *tx_queue;
475         struct efx_rx_queue *rx_queue;
476         int rc;
477
478         netif_dbg(channel->efx, probe, channel->efx->net_dev,
479                   "creating channel %d\n", channel->channel);
480
481         rc = efx_probe_eventq(channel);
482         if (rc)
483                 goto fail1;
484
485         efx_for_each_channel_tx_queue(tx_queue, channel) {
486                 rc = efx_probe_tx_queue(tx_queue);
487                 if (rc)
488                         goto fail2;
489         }
490
491         efx_for_each_channel_rx_queue(rx_queue, channel) {
492                 rc = efx_probe_rx_queue(rx_queue);
493                 if (rc)
494                         goto fail3;
495         }
496
497         channel->n_rx_frm_trunc = 0;
498
499         return 0;
500
501  fail3:
502         efx_for_each_channel_rx_queue(rx_queue, channel)
503                 efx_remove_rx_queue(rx_queue);
504  fail2:
505         efx_for_each_channel_tx_queue(tx_queue, channel)
506                 efx_remove_tx_queue(tx_queue);
507  fail1:
508         return rc;
509 }
510
511
512 static void efx_set_channel_names(struct efx_nic *efx)
513 {
514         struct efx_channel *channel;
515         const char *type = "";
516         int number;
517
518         efx_for_each_channel(channel, efx) {
519                 number = channel->channel;
520                 if (efx->n_channels > efx->n_rx_channels) {
521                         if (channel->channel < efx->n_rx_channels) {
522                                 type = "-rx";
523                         } else {
524                                 type = "-tx";
525                                 number -= efx->n_rx_channels;
526                         }
527                 }
528                 snprintf(efx->channel_name[channel->channel],
529                          sizeof(efx->channel_name[0]),
530                          "%s%s-%d", efx->name, type, number);
531         }
532 }
533
534 static int efx_probe_channels(struct efx_nic *efx)
535 {
536         struct efx_channel *channel;
537         int rc;
538
539         /* Restart special buffer allocation */
540         efx->next_buffer_table = 0;
541
542         efx_for_each_channel(channel, efx) {
543                 rc = efx_probe_channel(channel);
544                 if (rc) {
545                         netif_err(efx, probe, efx->net_dev,
546                                   "failed to create channel %d\n",
547                                   channel->channel);
548                         goto fail;
549                 }
550         }
551         efx_set_channel_names(efx);
552
553         return 0;
554
555 fail:
556         efx_remove_channels(efx);
557         return rc;
558 }
559
560 /* Channels are shutdown and reinitialised whilst the NIC is running
561  * to propagate configuration changes (mtu, checksum offload), or
562  * to clear hardware error conditions
563  */
564 static void efx_init_channels(struct efx_nic *efx)
565 {
566         struct efx_tx_queue *tx_queue;
567         struct efx_rx_queue *rx_queue;
568         struct efx_channel *channel;
569
570         /* Calculate the rx buffer allocation parameters required to
571          * support the current MTU, including padding for header
572          * alignment and overruns.
573          */
574         efx->rx_buffer_len = (max(EFX_PAGE_IP_ALIGN, NET_IP_ALIGN) +
575                               EFX_MAX_FRAME_LEN(efx->net_dev->mtu) +
576                               efx->type->rx_buffer_hash_size +
577                               efx->type->rx_buffer_padding);
578         efx->rx_buffer_order = get_order(efx->rx_buffer_len +
579                                          sizeof(struct efx_rx_page_state));
580
581         /* Initialise the channels */
582         efx_for_each_channel(channel, efx) {
583                 netif_dbg(channel->efx, drv, channel->efx->net_dev,
584                           "init chan %d\n", channel->channel);
585
586                 efx_init_eventq(channel);
587
588                 efx_for_each_channel_tx_queue(tx_queue, channel)
589                         efx_init_tx_queue(tx_queue);
590
591                 /* The rx buffer allocation strategy is MTU dependent */
592                 efx_rx_strategy(channel);
593
594                 efx_for_each_channel_rx_queue(rx_queue, channel)
595                         efx_init_rx_queue(rx_queue);
596
597                 WARN_ON(channel->rx_pkt != NULL);
598                 efx_rx_strategy(channel);
599         }
600 }
601
602 /* This enables event queue processing and packet transmission.
603  *
604  * Note that this function is not allowed to fail, since that would
605  * introduce too much complexity into the suspend/resume path.
606  */
607 static void efx_start_channel(struct efx_channel *channel)
608 {
609         struct efx_rx_queue *rx_queue;
610
611         netif_dbg(channel->efx, ifup, channel->efx->net_dev,
612                   "starting chan %d\n", channel->channel);
613
614         /* The interrupt handler for this channel may set work_pending
615          * as soon as we enable it.  Make sure it's cleared before
616          * then.  Similarly, make sure it sees the enabled flag set. */
617         channel->work_pending = false;
618         channel->enabled = true;
619         smp_wmb();
620
621         /* Fill the queues before enabling NAPI */
622         efx_for_each_channel_rx_queue(rx_queue, channel)
623                 efx_fast_push_rx_descriptors(rx_queue);
624
625         napi_enable(&channel->napi_str);
626 }
627
628 /* This disables event queue processing and packet transmission.
629  * This function does not guarantee that all queue processing
630  * (e.g. RX refill) is complete.
631  */
632 static void efx_stop_channel(struct efx_channel *channel)
633 {
634         if (!channel->enabled)
635                 return;
636
637         netif_dbg(channel->efx, ifdown, channel->efx->net_dev,
638                   "stop chan %d\n", channel->channel);
639
640         channel->enabled = false;
641         napi_disable(&channel->napi_str);
642 }
643
644 static void efx_fini_channels(struct efx_nic *efx)
645 {
646         struct efx_channel *channel;
647         struct efx_tx_queue *tx_queue;
648         struct efx_rx_queue *rx_queue;
649         int rc;
650
651         EFX_ASSERT_RESET_SERIALISED(efx);
652         BUG_ON(efx->port_enabled);
653
654         rc = efx_nic_flush_queues(efx);
655         if (rc && EFX_WORKAROUND_7803(efx)) {
656                 /* Schedule a reset to recover from the flush failure. The
657                  * descriptor caches reference memory we're about to free,
658                  * but falcon_reconfigure_mac_wrapper() won't reconnect
659                  * the MACs because of the pending reset. */
660                 netif_err(efx, drv, efx->net_dev,
661                           "Resetting to recover from flush failure\n");
662                 efx_schedule_reset(efx, RESET_TYPE_ALL);
663         } else if (rc) {
664                 netif_err(efx, drv, efx->net_dev, "failed to flush queues\n");
665         } else {
666                 netif_dbg(efx, drv, efx->net_dev,
667                           "successfully flushed all queues\n");
668         }
669
670         efx_for_each_channel(channel, efx) {
671                 netif_dbg(channel->efx, drv, channel->efx->net_dev,
672                           "shut down chan %d\n", channel->channel);
673
674                 efx_for_each_channel_rx_queue(rx_queue, channel)
675                         efx_fini_rx_queue(rx_queue);
676                 efx_for_each_channel_tx_queue(tx_queue, channel)
677                         efx_fini_tx_queue(tx_queue);
678                 efx_fini_eventq(channel);
679         }
680 }
681
682 static void efx_remove_channel(struct efx_channel *channel)
683 {
684         struct efx_tx_queue *tx_queue;
685         struct efx_rx_queue *rx_queue;
686
687         netif_dbg(channel->efx, drv, channel->efx->net_dev,
688                   "destroy chan %d\n", channel->channel);
689
690         efx_for_each_channel_rx_queue(rx_queue, channel)
691                 efx_remove_rx_queue(rx_queue);
692         efx_for_each_channel_tx_queue(tx_queue, channel)
693                 efx_remove_tx_queue(tx_queue);
694         efx_remove_eventq(channel);
695 }
696
697 static void efx_remove_channels(struct efx_nic *efx)
698 {
699         struct efx_channel *channel;
700
701         efx_for_each_channel(channel, efx)
702                 efx_remove_channel(channel);
703 }
704
705 int
706 efx_realloc_channels(struct efx_nic *efx, u32 rxq_entries, u32 txq_entries)
707 {
708         struct efx_channel *other_channel[EFX_MAX_CHANNELS], *channel;
709         u32 old_rxq_entries, old_txq_entries;
710         unsigned i;
711         int rc;
712
713         efx_stop_all(efx);
714         efx_fini_channels(efx);
715
716         /* Clone channels */
717         memset(other_channel, 0, sizeof(other_channel));
718         for (i = 0; i < efx->n_channels; i++) {
719                 channel = efx_alloc_channel(efx, i, efx->channel[i]);
720                 if (!channel) {
721                         rc = -ENOMEM;
722                         goto out;
723                 }
724                 other_channel[i] = channel;
725         }
726
727         /* Swap entry counts and channel pointers */
728         old_rxq_entries = efx->rxq_entries;
729         old_txq_entries = efx->txq_entries;
730         efx->rxq_entries = rxq_entries;
731         efx->txq_entries = txq_entries;
732         for (i = 0; i < efx->n_channels; i++) {
733                 channel = efx->channel[i];
734                 efx->channel[i] = other_channel[i];
735                 other_channel[i] = channel;
736         }
737
738         rc = efx_probe_channels(efx);
739         if (rc)
740                 goto rollback;
741
742         efx_init_napi(efx);
743
744         /* Destroy old channels */
745         for (i = 0; i < efx->n_channels; i++) {
746                 efx_fini_napi_channel(other_channel[i]);
747                 efx_remove_channel(other_channel[i]);
748         }
749 out:
750         /* Free unused channel structures */
751         for (i = 0; i < efx->n_channels; i++)
752                 kfree(other_channel[i]);
753
754         efx_init_channels(efx);
755         efx_start_all(efx);
756         return rc;
757
758 rollback:
759         /* Swap back */
760         efx->rxq_entries = old_rxq_entries;
761         efx->txq_entries = old_txq_entries;
762         for (i = 0; i < efx->n_channels; i++) {
763                 channel = efx->channel[i];
764                 efx->channel[i] = other_channel[i];
765                 other_channel[i] = channel;
766         }
767         goto out;
768 }
769
770 void efx_schedule_slow_fill(struct efx_rx_queue *rx_queue)
771 {
772         mod_timer(&rx_queue->slow_fill, jiffies + msecs_to_jiffies(100));
773 }
774
775 /**************************************************************************
776  *
777  * Port handling
778  *
779  **************************************************************************/
780
781 /* This ensures that the kernel is kept informed (via
782  * netif_carrier_on/off) of the link status, and also maintains the
783  * link status's stop on the port's TX queue.
784  */
785 void efx_link_status_changed(struct efx_nic *efx)
786 {
787         struct efx_link_state *link_state = &efx->link_state;
788
789         /* SFC Bug 5356: A net_dev notifier is registered, so we must ensure
790          * that no events are triggered between unregister_netdev() and the
791          * driver unloading. A more general condition is that NETDEV_CHANGE
792          * can only be generated between NETDEV_UP and NETDEV_DOWN */
793         if (!netif_running(efx->net_dev))
794                 return;
795
796         if (efx->port_inhibited) {
797                 netif_carrier_off(efx->net_dev);
798                 return;
799         }
800
801         if (link_state->up != netif_carrier_ok(efx->net_dev)) {
802                 efx->n_link_state_changes++;
803
804                 if (link_state->up)
805                         netif_carrier_on(efx->net_dev);
806                 else
807                         netif_carrier_off(efx->net_dev);
808         }
809
810         /* Status message for kernel log */
811         if (link_state->up) {
812                 netif_info(efx, link, efx->net_dev,
813                            "link up at %uMbps %s-duplex (MTU %d)%s\n",
814                            link_state->speed, link_state->fd ? "full" : "half",
815                            efx->net_dev->mtu,
816                            (efx->promiscuous ? " [PROMISC]" : ""));
817         } else {
818                 netif_info(efx, link, efx->net_dev, "link down\n");
819         }
820
821 }
822
823 void efx_link_set_advertising(struct efx_nic *efx, u32 advertising)
824 {
825         efx->link_advertising = advertising;
826         if (advertising) {
827                 if (advertising & ADVERTISED_Pause)
828                         efx->wanted_fc |= (EFX_FC_TX | EFX_FC_RX);
829                 else
830                         efx->wanted_fc &= ~(EFX_FC_TX | EFX_FC_RX);
831                 if (advertising & ADVERTISED_Asym_Pause)
832                         efx->wanted_fc ^= EFX_FC_TX;
833         }
834 }
835
836 void efx_link_set_wanted_fc(struct efx_nic *efx, enum efx_fc_type wanted_fc)
837 {
838         efx->wanted_fc = wanted_fc;
839         if (efx->link_advertising) {
840                 if (wanted_fc & EFX_FC_RX)
841                         efx->link_advertising |= (ADVERTISED_Pause |
842                                                   ADVERTISED_Asym_Pause);
843                 else
844                         efx->link_advertising &= ~(ADVERTISED_Pause |
845                                                    ADVERTISED_Asym_Pause);
846                 if (wanted_fc & EFX_FC_TX)
847                         efx->link_advertising ^= ADVERTISED_Asym_Pause;
848         }
849 }
850
851 static void efx_fini_port(struct efx_nic *efx);
852
853 /* Push loopback/power/transmit disable settings to the PHY, and reconfigure
854  * the MAC appropriately. All other PHY configuration changes are pushed
855  * through phy_op->set_settings(), and pushed asynchronously to the MAC
856  * through efx_monitor().
857  *
858  * Callers must hold the mac_lock
859  */
860 int __efx_reconfigure_port(struct efx_nic *efx)
861 {
862         enum efx_phy_mode phy_mode;
863         int rc;
864
865         WARN_ON(!mutex_is_locked(&efx->mac_lock));
866
867         /* Serialise the promiscuous flag with efx_set_multicast_list. */
868         if (efx_dev_registered(efx)) {
869                 netif_addr_lock_bh(efx->net_dev);
870                 netif_addr_unlock_bh(efx->net_dev);
871         }
872
873         /* Disable PHY transmit in mac level loopbacks */
874         phy_mode = efx->phy_mode;
875         if (LOOPBACK_INTERNAL(efx))
876                 efx->phy_mode |= PHY_MODE_TX_DISABLED;
877         else
878                 efx->phy_mode &= ~PHY_MODE_TX_DISABLED;
879
880         rc = efx->type->reconfigure_port(efx);
881
882         if (rc)
883                 efx->phy_mode = phy_mode;
884
885         return rc;
886 }
887
888 /* Reinitialise the MAC to pick up new PHY settings, even if the port is
889  * disabled. */
890 int efx_reconfigure_port(struct efx_nic *efx)
891 {
892         int rc;
893
894         EFX_ASSERT_RESET_SERIALISED(efx);
895
896         mutex_lock(&efx->mac_lock);
897         rc = __efx_reconfigure_port(efx);
898         mutex_unlock(&efx->mac_lock);
899
900         return rc;
901 }
902
903 /* Asynchronous work item for changing MAC promiscuity and multicast
904  * hash.  Avoid a drain/rx_ingress enable by reconfiguring the current
905  * MAC directly. */
906 static void efx_mac_work(struct work_struct *data)
907 {
908         struct efx_nic *efx = container_of(data, struct efx_nic, mac_work);
909
910         mutex_lock(&efx->mac_lock);
911         if (efx->port_enabled) {
912                 efx->type->push_multicast_hash(efx);
913                 efx->mac_op->reconfigure(efx);
914         }
915         mutex_unlock(&efx->mac_lock);
916 }
917
918 static int efx_probe_port(struct efx_nic *efx)
919 {
920         unsigned char *perm_addr;
921         int rc;
922
923         netif_dbg(efx, probe, efx->net_dev, "create port\n");
924
925         if (phy_flash_cfg)
926                 efx->phy_mode = PHY_MODE_SPECIAL;
927
928         /* Connect up MAC/PHY operations table */
929         rc = efx->type->probe_port(efx);
930         if (rc)
931                 return rc;
932
933         /* Sanity check MAC address */
934         perm_addr = efx->net_dev->perm_addr;
935         if (is_valid_ether_addr(perm_addr)) {
936                 memcpy(efx->net_dev->dev_addr, perm_addr, ETH_ALEN);
937         } else {
938                 netif_err(efx, probe, efx->net_dev, "invalid MAC address %pM\n",
939                           perm_addr);
940                 if (!allow_bad_hwaddr) {
941                         rc = -EINVAL;
942                         goto err;
943                 }
944                 random_ether_addr(efx->net_dev->dev_addr);
945                 netif_info(efx, probe, efx->net_dev,
946                            "using locally-generated MAC %pM\n",
947                            efx->net_dev->dev_addr);
948         }
949
950         return 0;
951
952  err:
953         efx->type->remove_port(efx);
954         return rc;
955 }
956
957 static int efx_init_port(struct efx_nic *efx)
958 {
959         int rc;
960
961         netif_dbg(efx, drv, efx->net_dev, "init port\n");
962
963         mutex_lock(&efx->mac_lock);
964
965         rc = efx->phy_op->init(efx);
966         if (rc)
967                 goto fail1;
968
969         efx->port_initialized = true;
970
971         /* Reconfigure the MAC before creating dma queues (required for
972          * Falcon/A1 where RX_INGR_EN/TX_DRAIN_EN isn't supported) */
973         efx->mac_op->reconfigure(efx);
974
975         /* Ensure the PHY advertises the correct flow control settings */
976         rc = efx->phy_op->reconfigure(efx);
977         if (rc)
978                 goto fail2;
979
980         mutex_unlock(&efx->mac_lock);
981         return 0;
982
983 fail2:
984         efx->phy_op->fini(efx);
985 fail1:
986         mutex_unlock(&efx->mac_lock);
987         return rc;
988 }
989
990 static void efx_start_port(struct efx_nic *efx)
991 {
992         netif_dbg(efx, ifup, efx->net_dev, "start port\n");
993         BUG_ON(efx->port_enabled);
994
995         mutex_lock(&efx->mac_lock);
996         efx->port_enabled = true;
997
998         /* efx_mac_work() might have been scheduled after efx_stop_port(),
999          * and then cancelled by efx_flush_all() */
1000         efx->type->push_multicast_hash(efx);
1001         efx->mac_op->reconfigure(efx);
1002
1003         mutex_unlock(&efx->mac_lock);
1004 }
1005
1006 /* Prevent efx_mac_work() and efx_monitor() from working */
1007 static void efx_stop_port(struct efx_nic *efx)
1008 {
1009         netif_dbg(efx, ifdown, efx->net_dev, "stop port\n");
1010
1011         mutex_lock(&efx->mac_lock);
1012         efx->port_enabled = false;
1013         mutex_unlock(&efx->mac_lock);
1014
1015         /* Serialise against efx_set_multicast_list() */
1016         if (efx_dev_registered(efx)) {
1017                 netif_addr_lock_bh(efx->net_dev);
1018                 netif_addr_unlock_bh(efx->net_dev);
1019         }
1020 }
1021
1022 static void efx_fini_port(struct efx_nic *efx)
1023 {
1024         netif_dbg(efx, drv, efx->net_dev, "shut down port\n");
1025
1026         if (!efx->port_initialized)
1027                 return;
1028
1029         efx->phy_op->fini(efx);
1030         efx->port_initialized = false;
1031
1032         efx->link_state.up = false;
1033         efx_link_status_changed(efx);
1034 }
1035
1036 static void efx_remove_port(struct efx_nic *efx)
1037 {
1038         netif_dbg(efx, drv, efx->net_dev, "destroying port\n");
1039
1040         efx->type->remove_port(efx);
1041 }
1042
1043 /**************************************************************************
1044  *
1045  * NIC handling
1046  *
1047  **************************************************************************/
1048
1049 /* This configures the PCI device to enable I/O and DMA. */
1050 static int efx_init_io(struct efx_nic *efx)
1051 {
1052         struct pci_dev *pci_dev = efx->pci_dev;
1053         dma_addr_t dma_mask = efx->type->max_dma_mask;
1054         int rc;
1055
1056         netif_dbg(efx, probe, efx->net_dev, "initialising I/O\n");
1057
1058         rc = pci_enable_device(pci_dev);
1059         if (rc) {
1060                 netif_err(efx, probe, efx->net_dev,
1061                           "failed to enable PCI device\n");
1062                 goto fail1;
1063         }
1064
1065         pci_set_master(pci_dev);
1066
1067         /* Set the PCI DMA mask.  Try all possibilities from our
1068          * genuine mask down to 32 bits, because some architectures
1069          * (e.g. x86_64 with iommu_sac_force set) will allow 40 bit
1070          * masks event though they reject 46 bit masks.
1071          */
1072         while (dma_mask > 0x7fffffffUL) {
1073                 if (pci_dma_supported(pci_dev, dma_mask) &&
1074                     ((rc = pci_set_dma_mask(pci_dev, dma_mask)) == 0))
1075                         break;
1076                 dma_mask >>= 1;
1077         }
1078         if (rc) {
1079                 netif_err(efx, probe, efx->net_dev,
1080                           "could not find a suitable DMA mask\n");
1081                 goto fail2;
1082         }
1083         netif_dbg(efx, probe, efx->net_dev,
1084                   "using DMA mask %llx\n", (unsigned long long) dma_mask);
1085         rc = pci_set_consistent_dma_mask(pci_dev, dma_mask);
1086         if (rc) {
1087                 /* pci_set_consistent_dma_mask() is not *allowed* to
1088                  * fail with a mask that pci_set_dma_mask() accepted,
1089                  * but just in case...
1090                  */
1091                 netif_err(efx, probe, efx->net_dev,
1092                           "failed to set consistent DMA mask\n");
1093                 goto fail2;
1094         }
1095
1096         efx->membase_phys = pci_resource_start(efx->pci_dev, EFX_MEM_BAR);
1097         rc = pci_request_region(pci_dev, EFX_MEM_BAR, "sfc");
1098         if (rc) {
1099                 netif_err(efx, probe, efx->net_dev,
1100                           "request for memory BAR failed\n");
1101                 rc = -EIO;
1102                 goto fail3;
1103         }
1104         efx->membase = ioremap_nocache(efx->membase_phys,
1105                                        efx->type->mem_map_size);
1106         if (!efx->membase) {
1107                 netif_err(efx, probe, efx->net_dev,
1108                           "could not map memory BAR at %llx+%x\n",
1109                           (unsigned long long)efx->membase_phys,
1110                           efx->type->mem_map_size);
1111                 rc = -ENOMEM;
1112                 goto fail4;
1113         }
1114         netif_dbg(efx, probe, efx->net_dev,
1115                   "memory BAR at %llx+%x (virtual %p)\n",
1116                   (unsigned long long)efx->membase_phys,
1117                   efx->type->mem_map_size, efx->membase);
1118
1119         return 0;
1120
1121  fail4:
1122         pci_release_region(efx->pci_dev, EFX_MEM_BAR);
1123  fail3:
1124         efx->membase_phys = 0;
1125  fail2:
1126         pci_disable_device(efx->pci_dev);
1127  fail1:
1128         return rc;
1129 }
1130
1131 static void efx_fini_io(struct efx_nic *efx)
1132 {
1133         netif_dbg(efx, drv, efx->net_dev, "shutting down I/O\n");
1134
1135         if (efx->membase) {
1136                 iounmap(efx->membase);
1137                 efx->membase = NULL;
1138         }
1139
1140         if (efx->membase_phys) {
1141                 pci_release_region(efx->pci_dev, EFX_MEM_BAR);
1142                 efx->membase_phys = 0;
1143         }
1144
1145         pci_disable_device(efx->pci_dev);
1146 }
1147
1148 /* Get number of channels wanted.  Each channel will have its own IRQ,
1149  * 1 RX queue and/or 2 TX queues. */
1150 static int efx_wanted_channels(void)
1151 {
1152         cpumask_var_t core_mask;
1153         int count;
1154         int cpu;
1155
1156         if (unlikely(!zalloc_cpumask_var(&core_mask, GFP_KERNEL))) {
1157                 printk(KERN_WARNING
1158                        "sfc: RSS disabled due to allocation failure\n");
1159                 return 1;
1160         }
1161
1162         count = 0;
1163         for_each_online_cpu(cpu) {
1164                 if (!cpumask_test_cpu(cpu, core_mask)) {
1165                         ++count;
1166                         cpumask_or(core_mask, core_mask,
1167                                    topology_core_cpumask(cpu));
1168                 }
1169         }
1170
1171         free_cpumask_var(core_mask);
1172         return count;
1173 }
1174
1175 /* Probe the number and type of interrupts we are able to obtain, and
1176  * the resulting numbers of channels and RX queues.
1177  */
1178 static void efx_probe_interrupts(struct efx_nic *efx)
1179 {
1180         int max_channels =
1181                 min_t(int, efx->type->phys_addr_channels, EFX_MAX_CHANNELS);
1182         int rc, i;
1183
1184         if (efx->interrupt_mode == EFX_INT_MODE_MSIX) {
1185                 struct msix_entry xentries[EFX_MAX_CHANNELS];
1186                 int n_channels;
1187
1188                 n_channels = efx_wanted_channels();
1189                 if (separate_tx_channels)
1190                         n_channels *= 2;
1191                 n_channels = min(n_channels, max_channels);
1192
1193                 for (i = 0; i < n_channels; i++)
1194                         xentries[i].entry = i;
1195                 rc = pci_enable_msix(efx->pci_dev, xentries, n_channels);
1196                 if (rc > 0) {
1197                         netif_err(efx, drv, efx->net_dev,
1198                                   "WARNING: Insufficient MSI-X vectors"
1199                                   " available (%d < %d).\n", rc, n_channels);
1200                         netif_err(efx, drv, efx->net_dev,
1201                                   "WARNING: Performance may be reduced.\n");
1202                         EFX_BUG_ON_PARANOID(rc >= n_channels);
1203                         n_channels = rc;
1204                         rc = pci_enable_msix(efx->pci_dev, xentries,
1205                                              n_channels);
1206                 }
1207
1208                 if (rc == 0) {
1209                         efx->n_channels = n_channels;
1210                         if (separate_tx_channels) {
1211                                 efx->n_tx_channels =
1212                                         max(efx->n_channels / 2, 1U);
1213                                 efx->n_rx_channels =
1214                                         max(efx->n_channels -
1215                                             efx->n_tx_channels, 1U);
1216                         } else {
1217                                 efx->n_tx_channels = efx->n_channels;
1218                                 efx->n_rx_channels = efx->n_channels;
1219                         }
1220                         for (i = 0; i < n_channels; i++)
1221                                 efx_get_channel(efx, i)->irq =
1222                                         xentries[i].vector;
1223                 } else {
1224                         /* Fall back to single channel MSI */
1225                         efx->interrupt_mode = EFX_INT_MODE_MSI;
1226                         netif_err(efx, drv, efx->net_dev,
1227                                   "could not enable MSI-X\n");
1228                 }
1229         }
1230
1231         /* Try single interrupt MSI */
1232         if (efx->interrupt_mode == EFX_INT_MODE_MSI) {
1233                 efx->n_channels = 1;
1234                 efx->n_rx_channels = 1;
1235                 efx->n_tx_channels = 1;
1236                 rc = pci_enable_msi(efx->pci_dev);
1237                 if (rc == 0) {
1238                         efx_get_channel(efx, 0)->irq = efx->pci_dev->irq;
1239                 } else {
1240                         netif_err(efx, drv, efx->net_dev,
1241                                   "could not enable MSI\n");
1242                         efx->interrupt_mode = EFX_INT_MODE_LEGACY;
1243                 }
1244         }
1245
1246         /* Assume legacy interrupts */
1247         if (efx->interrupt_mode == EFX_INT_MODE_LEGACY) {
1248                 efx->n_channels = 1 + (separate_tx_channels ? 1 : 0);
1249                 efx->n_rx_channels = 1;
1250                 efx->n_tx_channels = 1;
1251                 efx->legacy_irq = efx->pci_dev->irq;
1252         }
1253 }
1254
1255 static void efx_remove_interrupts(struct efx_nic *efx)
1256 {
1257         struct efx_channel *channel;
1258
1259         /* Remove MSI/MSI-X interrupts */
1260         efx_for_each_channel(channel, efx)
1261                 channel->irq = 0;
1262         pci_disable_msi(efx->pci_dev);
1263         pci_disable_msix(efx->pci_dev);
1264
1265         /* Remove legacy interrupt */
1266         efx->legacy_irq = 0;
1267 }
1268
1269 struct efx_tx_queue *
1270 efx_get_tx_queue(struct efx_nic *efx, unsigned index, unsigned type)
1271 {
1272         unsigned tx_channel_offset =
1273                 separate_tx_channels ? efx->n_channels - efx->n_tx_channels : 0;
1274         EFX_BUG_ON_PARANOID(index >= efx->n_tx_channels ||
1275                             type >= EFX_TXQ_TYPES);
1276         return &efx->channel[tx_channel_offset + index]->tx_queue[type];
1277 }
1278
1279 static void efx_set_channels(struct efx_nic *efx)
1280 {
1281         struct efx_channel *channel;
1282         struct efx_tx_queue *tx_queue;
1283         unsigned tx_channel_offset =
1284                 separate_tx_channels ? efx->n_channels - efx->n_tx_channels : 0;
1285
1286         /* Channel pointers were set in efx_init_struct() but we now
1287          * need to clear them for TX queues in any RX-only channels. */
1288         efx_for_each_channel(channel, efx) {
1289                 if (channel->channel - tx_channel_offset >=
1290                     efx->n_tx_channels) {
1291                         efx_for_each_channel_tx_queue(tx_queue, channel)
1292                                 tx_queue->channel = NULL;
1293                 }
1294         }
1295 }
1296
1297 static int efx_probe_nic(struct efx_nic *efx)
1298 {
1299         size_t i;
1300         int rc;
1301
1302         netif_dbg(efx, probe, efx->net_dev, "creating NIC\n");
1303
1304         /* Carry out hardware-type specific initialisation */
1305         rc = efx->type->probe(efx);
1306         if (rc)
1307                 return rc;
1308
1309         /* Determine the number of channels and queues by trying to hook
1310          * in MSI-X interrupts. */
1311         efx_probe_interrupts(efx);
1312
1313         if (efx->n_channels > 1)
1314                 get_random_bytes(&efx->rx_hash_key, sizeof(efx->rx_hash_key));
1315         for (i = 0; i < ARRAY_SIZE(efx->rx_indir_table); i++)
1316                 efx->rx_indir_table[i] = i % efx->n_rx_channels;
1317
1318         efx_set_channels(efx);
1319         netif_set_real_num_tx_queues(efx->net_dev, efx->n_tx_channels);
1320         netif_set_real_num_rx_queues(efx->net_dev, efx->n_rx_channels);
1321
1322         /* Initialise the interrupt moderation settings */
1323         efx_init_irq_moderation(efx, tx_irq_mod_usec, rx_irq_mod_usec, true);
1324
1325         return 0;
1326 }
1327
1328 static void efx_remove_nic(struct efx_nic *efx)
1329 {
1330         netif_dbg(efx, drv, efx->net_dev, "destroying NIC\n");
1331
1332         efx_remove_interrupts(efx);
1333         efx->type->remove(efx);
1334 }
1335
1336 /**************************************************************************
1337  *
1338  * NIC startup/shutdown
1339  *
1340  *************************************************************************/
1341
1342 static int efx_probe_all(struct efx_nic *efx)
1343 {
1344         int rc;
1345
1346         rc = efx_probe_nic(efx);
1347         if (rc) {
1348                 netif_err(efx, probe, efx->net_dev, "failed to create NIC\n");
1349                 goto fail1;
1350         }
1351
1352         rc = efx_probe_port(efx);
1353         if (rc) {
1354                 netif_err(efx, probe, efx->net_dev, "failed to create port\n");
1355                 goto fail2;
1356         }
1357
1358         efx->rxq_entries = efx->txq_entries = EFX_DEFAULT_DMAQ_SIZE;
1359         rc = efx_probe_channels(efx);
1360         if (rc)
1361                 goto fail3;
1362
1363         rc = efx_probe_filters(efx);
1364         if (rc) {
1365                 netif_err(efx, probe, efx->net_dev,
1366                           "failed to create filter tables\n");
1367                 goto fail4;
1368         }
1369
1370         return 0;
1371
1372  fail4:
1373         efx_remove_channels(efx);
1374  fail3:
1375         efx_remove_port(efx);
1376  fail2:
1377         efx_remove_nic(efx);
1378  fail1:
1379         return rc;
1380 }
1381
1382 /* Called after previous invocation(s) of efx_stop_all, restarts the
1383  * port, kernel transmit queue, NAPI processing and hardware interrupts,
1384  * and ensures that the port is scheduled to be reconfigured.
1385  * This function is safe to call multiple times when the NIC is in any
1386  * state. */
1387 static void efx_start_all(struct efx_nic *efx)
1388 {
1389         struct efx_channel *channel;
1390
1391         EFX_ASSERT_RESET_SERIALISED(efx);
1392
1393         /* Check that it is appropriate to restart the interface. All
1394          * of these flags are safe to read under just the rtnl lock */
1395         if (efx->port_enabled)
1396                 return;
1397         if ((efx->state != STATE_RUNNING) && (efx->state != STATE_INIT))
1398                 return;
1399         if (efx_dev_registered(efx) && !netif_running(efx->net_dev))
1400                 return;
1401
1402         /* Mark the port as enabled so port reconfigurations can start, then
1403          * restart the transmit interface early so the watchdog timer stops */
1404         efx_start_port(efx);
1405
1406         if (efx_dev_registered(efx))
1407                 netif_tx_wake_all_queues(efx->net_dev);
1408
1409         efx_for_each_channel(channel, efx)
1410                 efx_start_channel(channel);
1411
1412         if (efx->legacy_irq)
1413                 efx->legacy_irq_enabled = true;
1414         efx_nic_enable_interrupts(efx);
1415
1416         /* Switch to event based MCDI completions after enabling interrupts.
1417          * If a reset has been scheduled, then we need to stay in polled mode.
1418          * Rather than serialising efx_mcdi_mode_event() [which sleeps] and
1419          * reset_pending [modified from an atomic context], we instead guarantee
1420          * that efx_mcdi_mode_poll() isn't reverted erroneously */
1421         efx_mcdi_mode_event(efx);
1422         if (efx->reset_pending != RESET_TYPE_NONE)
1423                 efx_mcdi_mode_poll(efx);
1424
1425         /* Start the hardware monitor if there is one. Otherwise (we're link
1426          * event driven), we have to poll the PHY because after an event queue
1427          * flush, we could have a missed a link state change */
1428         if (efx->type->monitor != NULL) {
1429                 queue_delayed_work(efx->workqueue, &efx->monitor_work,
1430                                    efx_monitor_interval);
1431         } else {
1432                 mutex_lock(&efx->mac_lock);
1433                 if (efx->phy_op->poll(efx))
1434                         efx_link_status_changed(efx);
1435                 mutex_unlock(&efx->mac_lock);
1436         }
1437
1438         efx->type->start_stats(efx);
1439 }
1440
1441 /* Flush all delayed work. Should only be called when no more delayed work
1442  * will be scheduled. This doesn't flush pending online resets (efx_reset),
1443  * since we're holding the rtnl_lock at this point. */
1444 static void efx_flush_all(struct efx_nic *efx)
1445 {
1446         /* Make sure the hardware monitor is stopped */
1447         cancel_delayed_work_sync(&efx->monitor_work);
1448         /* Stop scheduled port reconfigurations */
1449         cancel_work_sync(&efx->mac_work);
1450 }
1451
1452 /* Quiesce hardware and software without bringing the link down.
1453  * Safe to call multiple times, when the nic and interface is in any
1454  * state. The caller is guaranteed to subsequently be in a position
1455  * to modify any hardware and software state they see fit without
1456  * taking locks. */
1457 static void efx_stop_all(struct efx_nic *efx)
1458 {
1459         struct efx_channel *channel;
1460
1461         EFX_ASSERT_RESET_SERIALISED(efx);
1462
1463         /* port_enabled can be read safely under the rtnl lock */
1464         if (!efx->port_enabled)
1465                 return;
1466
1467         efx->type->stop_stats(efx);
1468
1469         /* Switch to MCDI polling on Siena before disabling interrupts */
1470         efx_mcdi_mode_poll(efx);
1471
1472         /* Disable interrupts and wait for ISR to complete */
1473         efx_nic_disable_interrupts(efx);
1474         if (efx->legacy_irq) {
1475                 synchronize_irq(efx->legacy_irq);
1476                 efx->legacy_irq_enabled = false;
1477         }
1478         efx_for_each_channel(channel, efx) {
1479                 if (channel->irq)
1480                         synchronize_irq(channel->irq);
1481         }
1482
1483         /* Stop all NAPI processing and synchronous rx refills */
1484         efx_for_each_channel(channel, efx)
1485                 efx_stop_channel(channel);
1486
1487         /* Stop all asynchronous port reconfigurations. Since all
1488          * event processing has already been stopped, there is no
1489          * window to loose phy events */
1490         efx_stop_port(efx);
1491
1492         /* Flush efx_mac_work(), refill_workqueue, monitor_work */
1493         efx_flush_all(efx);
1494
1495         /* Stop the kernel transmit interface late, so the watchdog
1496          * timer isn't ticking over the flush */
1497         if (efx_dev_registered(efx)) {
1498                 netif_tx_stop_all_queues(efx->net_dev);
1499                 netif_tx_lock_bh(efx->net_dev);
1500                 netif_tx_unlock_bh(efx->net_dev);
1501         }
1502 }
1503
1504 static void efx_remove_all(struct efx_nic *efx)
1505 {
1506         efx_remove_filters(efx);
1507         efx_remove_channels(efx);
1508         efx_remove_port(efx);
1509         efx_remove_nic(efx);
1510 }
1511
1512 /**************************************************************************
1513  *
1514  * Interrupt moderation
1515  *
1516  **************************************************************************/
1517
1518 static unsigned irq_mod_ticks(int usecs, int resolution)
1519 {
1520         if (usecs <= 0)
1521                 return 0; /* cannot receive interrupts ahead of time :-) */
1522         if (usecs < resolution)
1523                 return 1; /* never round down to 0 */
1524         return usecs / resolution;
1525 }
1526
1527 /* Set interrupt moderation parameters */
1528 void efx_init_irq_moderation(struct efx_nic *efx, int tx_usecs, int rx_usecs,
1529                              bool rx_adaptive)
1530 {
1531         struct efx_channel *channel;
1532         unsigned tx_ticks = irq_mod_ticks(tx_usecs, EFX_IRQ_MOD_RESOLUTION);
1533         unsigned rx_ticks = irq_mod_ticks(rx_usecs, EFX_IRQ_MOD_RESOLUTION);
1534
1535         EFX_ASSERT_RESET_SERIALISED(efx);
1536
1537         efx->irq_rx_adaptive = rx_adaptive;
1538         efx->irq_rx_moderation = rx_ticks;
1539         efx_for_each_channel(channel, efx) {
1540                 if (efx_channel_get_rx_queue(channel))
1541                         channel->irq_moderation = rx_ticks;
1542                 else if (efx_channel_get_tx_queue(channel, 0))
1543                         channel->irq_moderation = tx_ticks;
1544         }
1545 }
1546
1547 /**************************************************************************
1548  *
1549  * Hardware monitor
1550  *
1551  **************************************************************************/
1552
1553 /* Run periodically off the general workqueue */
1554 static void efx_monitor(struct work_struct *data)
1555 {
1556         struct efx_nic *efx = container_of(data, struct efx_nic,
1557                                            monitor_work.work);
1558
1559         netif_vdbg(efx, timer, efx->net_dev,
1560                    "hardware monitor executing on CPU %d\n",
1561                    raw_smp_processor_id());
1562         BUG_ON(efx->type->monitor == NULL);
1563
1564         /* If the mac_lock is already held then it is likely a port
1565          * reconfiguration is already in place, which will likely do
1566          * most of the work of monitor() anyway. */
1567         if (mutex_trylock(&efx->mac_lock)) {
1568                 if (efx->port_enabled)
1569                         efx->type->monitor(efx);
1570                 mutex_unlock(&efx->mac_lock);
1571         }
1572
1573         queue_delayed_work(efx->workqueue, &efx->monitor_work,
1574                            efx_monitor_interval);
1575 }
1576
1577 /**************************************************************************
1578  *
1579  * ioctls
1580  *
1581  *************************************************************************/
1582
1583 /* Net device ioctl
1584  * Context: process, rtnl_lock() held.
1585  */
1586 static int efx_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1587 {
1588         struct efx_nic *efx = netdev_priv(net_dev);
1589         struct mii_ioctl_data *data = if_mii(ifr);
1590
1591         EFX_ASSERT_RESET_SERIALISED(efx);
1592
1593         /* Convert phy_id from older PRTAD/DEVAD format */
1594         if ((cmd == SIOCGMIIREG || cmd == SIOCSMIIREG) &&
1595             (data->phy_id & 0xfc00) == 0x0400)
1596                 data->phy_id ^= MDIO_PHY_ID_C45 | 0x0400;
1597
1598         return mdio_mii_ioctl(&efx->mdio, data, cmd);
1599 }
1600
1601 /**************************************************************************
1602  *
1603  * NAPI interface
1604  *
1605  **************************************************************************/
1606
1607 static void efx_init_napi(struct efx_nic *efx)
1608 {
1609         struct efx_channel *channel;
1610
1611         efx_for_each_channel(channel, efx) {
1612                 channel->napi_dev = efx->net_dev;
1613                 netif_napi_add(channel->napi_dev, &channel->napi_str,
1614                                efx_poll, napi_weight);
1615         }
1616 }
1617
1618 static void efx_fini_napi_channel(struct efx_channel *channel)
1619 {
1620         if (channel->napi_dev)
1621                 netif_napi_del(&channel->napi_str);
1622         channel->napi_dev = NULL;
1623 }
1624
1625 static void efx_fini_napi(struct efx_nic *efx)
1626 {
1627         struct efx_channel *channel;
1628
1629         efx_for_each_channel(channel, efx)
1630                 efx_fini_napi_channel(channel);
1631 }
1632
1633 /**************************************************************************
1634  *
1635  * Kernel netpoll interface
1636  *
1637  *************************************************************************/
1638
1639 #ifdef CONFIG_NET_POLL_CONTROLLER
1640
1641 /* Although in the common case interrupts will be disabled, this is not
1642  * guaranteed. However, all our work happens inside the NAPI callback,
1643  * so no locking is required.
1644  */
1645 static void efx_netpoll(struct net_device *net_dev)
1646 {
1647         struct efx_nic *efx = netdev_priv(net_dev);
1648         struct efx_channel *channel;
1649
1650         efx_for_each_channel(channel, efx)
1651                 efx_schedule_channel(channel);
1652 }
1653
1654 #endif
1655
1656 /**************************************************************************
1657  *
1658  * Kernel net device interface
1659  *
1660  *************************************************************************/
1661
1662 /* Context: process, rtnl_lock() held. */
1663 static int efx_net_open(struct net_device *net_dev)
1664 {
1665         struct efx_nic *efx = netdev_priv(net_dev);
1666         EFX_ASSERT_RESET_SERIALISED(efx);
1667
1668         netif_dbg(efx, ifup, efx->net_dev, "opening device on CPU %d\n",
1669                   raw_smp_processor_id());
1670
1671         if (efx->state == STATE_DISABLED)
1672                 return -EIO;
1673         if (efx->phy_mode & PHY_MODE_SPECIAL)
1674                 return -EBUSY;
1675         if (efx_mcdi_poll_reboot(efx) && efx_reset(efx, RESET_TYPE_ALL))
1676                 return -EIO;
1677
1678         /* Notify the kernel of the link state polled during driver load,
1679          * before the monitor starts running */
1680         efx_link_status_changed(efx);
1681
1682         efx_start_all(efx);
1683         return 0;
1684 }
1685
1686 /* Context: process, rtnl_lock() held.
1687  * Note that the kernel will ignore our return code; this method
1688  * should really be a void.
1689  */
1690 static int efx_net_stop(struct net_device *net_dev)
1691 {
1692         struct efx_nic *efx = netdev_priv(net_dev);
1693
1694         netif_dbg(efx, ifdown, efx->net_dev, "closing on CPU %d\n",
1695                   raw_smp_processor_id());
1696
1697         if (efx->state != STATE_DISABLED) {
1698                 /* Stop the device and flush all the channels */
1699                 efx_stop_all(efx);
1700                 efx_fini_channels(efx);
1701                 efx_init_channels(efx);
1702         }
1703
1704         return 0;
1705 }
1706
1707 /* Context: process, dev_base_lock or RTNL held, non-blocking. */
1708 static struct rtnl_link_stats64 *efx_net_stats(struct net_device *net_dev, struct rtnl_link_stats64 *stats)
1709 {
1710         struct efx_nic *efx = netdev_priv(net_dev);
1711         struct efx_mac_stats *mac_stats = &efx->mac_stats;
1712
1713         spin_lock_bh(&efx->stats_lock);
1714         efx->type->update_stats(efx);
1715         spin_unlock_bh(&efx->stats_lock);
1716
1717         stats->rx_packets = mac_stats->rx_packets;
1718         stats->tx_packets = mac_stats->tx_packets;
1719         stats->rx_bytes = mac_stats->rx_bytes;
1720         stats->tx_bytes = mac_stats->tx_bytes;
1721         stats->rx_dropped = efx->n_rx_nodesc_drop_cnt;
1722         stats->multicast = mac_stats->rx_multicast;
1723         stats->collisions = mac_stats->tx_collision;
1724         stats->rx_length_errors = (mac_stats->rx_gtjumbo +
1725                                    mac_stats->rx_length_error);
1726         stats->rx_crc_errors = mac_stats->rx_bad;
1727         stats->rx_frame_errors = mac_stats->rx_align_error;
1728         stats->rx_fifo_errors = mac_stats->rx_overflow;
1729         stats->rx_missed_errors = mac_stats->rx_missed;
1730         stats->tx_window_errors = mac_stats->tx_late_collision;
1731
1732         stats->rx_errors = (stats->rx_length_errors +
1733                             stats->rx_crc_errors +
1734                             stats->rx_frame_errors +
1735                             mac_stats->rx_symbol_error);
1736         stats->tx_errors = (stats->tx_window_errors +
1737                             mac_stats->tx_bad);
1738
1739         return stats;
1740 }
1741
1742 /* Context: netif_tx_lock held, BHs disabled. */
1743 static void efx_watchdog(struct net_device *net_dev)
1744 {
1745         struct efx_nic *efx = netdev_priv(net_dev);
1746
1747         netif_err(efx, tx_err, efx->net_dev,
1748                   "TX stuck with port_enabled=%d: resetting channels\n",
1749                   efx->port_enabled);
1750
1751         efx_schedule_reset(efx, RESET_TYPE_TX_WATCHDOG);
1752 }
1753
1754
1755 /* Context: process, rtnl_lock() held. */
1756 static int efx_change_mtu(struct net_device *net_dev, int new_mtu)
1757 {
1758         struct efx_nic *efx = netdev_priv(net_dev);
1759         int rc = 0;
1760
1761         EFX_ASSERT_RESET_SERIALISED(efx);
1762
1763         if (new_mtu > EFX_MAX_MTU)
1764                 return -EINVAL;
1765
1766         efx_stop_all(efx);
1767
1768         netif_dbg(efx, drv, efx->net_dev, "changing MTU to %d\n", new_mtu);
1769
1770         efx_fini_channels(efx);
1771
1772         mutex_lock(&efx->mac_lock);
1773         /* Reconfigure the MAC before enabling the dma queues so that
1774          * the RX buffers don't overflow */
1775         net_dev->mtu = new_mtu;
1776         efx->mac_op->reconfigure(efx);
1777         mutex_unlock(&efx->mac_lock);
1778
1779         efx_init_channels(efx);
1780
1781         efx_start_all(efx);
1782         return rc;
1783 }
1784
1785 static int efx_set_mac_address(struct net_device *net_dev, void *data)
1786 {
1787         struct efx_nic *efx = netdev_priv(net_dev);
1788         struct sockaddr *addr = data;
1789         char *new_addr = addr->sa_data;
1790
1791         EFX_ASSERT_RESET_SERIALISED(efx);
1792
1793         if (!is_valid_ether_addr(new_addr)) {
1794                 netif_err(efx, drv, efx->net_dev,
1795                           "invalid ethernet MAC address requested: %pM\n",
1796                           new_addr);
1797                 return -EINVAL;
1798         }
1799
1800         memcpy(net_dev->dev_addr, new_addr, net_dev->addr_len);
1801
1802         /* Reconfigure the MAC */
1803         mutex_lock(&efx->mac_lock);
1804         efx->mac_op->reconfigure(efx);
1805         mutex_unlock(&efx->mac_lock);
1806
1807         return 0;
1808 }
1809
1810 /* Context: netif_addr_lock held, BHs disabled. */
1811 static void efx_set_multicast_list(struct net_device *net_dev)
1812 {
1813         struct efx_nic *efx = netdev_priv(net_dev);
1814         struct netdev_hw_addr *ha;
1815         union efx_multicast_hash *mc_hash = &efx->multicast_hash;
1816         u32 crc;
1817         int bit;
1818
1819         efx->promiscuous = !!(net_dev->flags & IFF_PROMISC);
1820
1821         /* Build multicast hash table */
1822         if (efx->promiscuous || (net_dev->flags & IFF_ALLMULTI)) {
1823                 memset(mc_hash, 0xff, sizeof(*mc_hash));
1824         } else {
1825                 memset(mc_hash, 0x00, sizeof(*mc_hash));
1826                 netdev_for_each_mc_addr(ha, net_dev) {
1827                         crc = ether_crc_le(ETH_ALEN, ha->addr);
1828                         bit = crc & (EFX_MCAST_HASH_ENTRIES - 1);
1829                         set_bit_le(bit, mc_hash->byte);
1830                 }
1831
1832                 /* Broadcast packets go through the multicast hash filter.
1833                  * ether_crc_le() of the broadcast address is 0xbe2612ff
1834                  * so we always add bit 0xff to the mask.
1835                  */
1836                 set_bit_le(0xff, mc_hash->byte);
1837         }
1838
1839         if (efx->port_enabled)
1840                 queue_work(efx->workqueue, &efx->mac_work);
1841         /* Otherwise efx_start_port() will do this */
1842 }
1843
1844 static const struct net_device_ops efx_netdev_ops = {
1845         .ndo_open               = efx_net_open,
1846         .ndo_stop               = efx_net_stop,
1847         .ndo_get_stats64        = efx_net_stats,
1848         .ndo_tx_timeout         = efx_watchdog,
1849         .ndo_start_xmit         = efx_hard_start_xmit,
1850         .ndo_validate_addr      = eth_validate_addr,
1851         .ndo_do_ioctl           = efx_ioctl,
1852         .ndo_change_mtu         = efx_change_mtu,
1853         .ndo_set_mac_address    = efx_set_mac_address,
1854         .ndo_set_multicast_list = efx_set_multicast_list,
1855 #ifdef CONFIG_NET_POLL_CONTROLLER
1856         .ndo_poll_controller = efx_netpoll,
1857 #endif
1858 };
1859
1860 static void efx_update_name(struct efx_nic *efx)
1861 {
1862         strcpy(efx->name, efx->net_dev->name);
1863         efx_mtd_rename(efx);
1864         efx_set_channel_names(efx);
1865 }
1866
1867 static int efx_netdev_event(struct notifier_block *this,
1868                             unsigned long event, void *ptr)
1869 {
1870         struct net_device *net_dev = ptr;
1871
1872         if (net_dev->netdev_ops == &efx_netdev_ops &&
1873             event == NETDEV_CHANGENAME)
1874                 efx_update_name(netdev_priv(net_dev));
1875
1876         return NOTIFY_DONE;
1877 }
1878
1879 static struct notifier_block efx_netdev_notifier = {
1880         .notifier_call = efx_netdev_event,
1881 };
1882
1883 static ssize_t
1884 show_phy_type(struct device *dev, struct device_attribute *attr, char *buf)
1885 {
1886         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
1887         return sprintf(buf, "%d\n", efx->phy_type);
1888 }
1889 static DEVICE_ATTR(phy_type, 0644, show_phy_type, NULL);
1890
1891 static int efx_register_netdev(struct efx_nic *efx)
1892 {
1893         struct net_device *net_dev = efx->net_dev;
1894         struct efx_channel *channel;
1895         int rc;
1896
1897         net_dev->watchdog_timeo = 5 * HZ;
1898         net_dev->irq = efx->pci_dev->irq;
1899         net_dev->netdev_ops = &efx_netdev_ops;
1900         SET_ETHTOOL_OPS(net_dev, &efx_ethtool_ops);
1901
1902         /* Clear MAC statistics */
1903         efx->mac_op->update_stats(efx);
1904         memset(&efx->mac_stats, 0, sizeof(efx->mac_stats));
1905
1906         rtnl_lock();
1907
1908         rc = dev_alloc_name(net_dev, net_dev->name);
1909         if (rc < 0)
1910                 goto fail_locked;
1911         efx_update_name(efx);
1912
1913         rc = register_netdevice(net_dev);
1914         if (rc)
1915                 goto fail_locked;
1916
1917         efx_for_each_channel(channel, efx) {
1918                 struct efx_tx_queue *tx_queue;
1919                 efx_for_each_channel_tx_queue(tx_queue, channel) {
1920                         tx_queue->core_txq = netdev_get_tx_queue(
1921                                 efx->net_dev, tx_queue->queue / EFX_TXQ_TYPES);
1922                 }
1923         }
1924
1925         /* Always start with carrier off; PHY events will detect the link */
1926         netif_carrier_off(efx->net_dev);
1927
1928         rtnl_unlock();
1929
1930         rc = device_create_file(&efx->pci_dev->dev, &dev_attr_phy_type);
1931         if (rc) {
1932                 netif_err(efx, drv, efx->net_dev,
1933                           "failed to init net dev attributes\n");
1934                 goto fail_registered;
1935         }
1936
1937         return 0;
1938
1939 fail_locked:
1940         rtnl_unlock();
1941         netif_err(efx, drv, efx->net_dev, "could not register net dev\n");
1942         return rc;
1943
1944 fail_registered:
1945         unregister_netdev(net_dev);
1946         return rc;
1947 }
1948
1949 static void efx_unregister_netdev(struct efx_nic *efx)
1950 {
1951         struct efx_channel *channel;
1952         struct efx_tx_queue *tx_queue;
1953
1954         if (!efx->net_dev)
1955                 return;
1956
1957         BUG_ON(netdev_priv(efx->net_dev) != efx);
1958
1959         /* Free up any skbs still remaining. This has to happen before
1960          * we try to unregister the netdev as running their destructors
1961          * may be needed to get the device ref. count to 0. */
1962         efx_for_each_channel(channel, efx) {
1963                 efx_for_each_channel_tx_queue(tx_queue, channel)
1964                         efx_release_tx_buffers(tx_queue);
1965         }
1966
1967         if (efx_dev_registered(efx)) {
1968                 strlcpy(efx->name, pci_name(efx->pci_dev), sizeof(efx->name));
1969                 device_remove_file(&efx->pci_dev->dev, &dev_attr_phy_type);
1970                 unregister_netdev(efx->net_dev);
1971         }
1972 }
1973
1974 /**************************************************************************
1975  *
1976  * Device reset and suspend
1977  *
1978  **************************************************************************/
1979
1980 /* Tears down the entire software state and most of the hardware state
1981  * before reset.  */
1982 void efx_reset_down(struct efx_nic *efx, enum reset_type method)
1983 {
1984         EFX_ASSERT_RESET_SERIALISED(efx);
1985
1986         efx_stop_all(efx);
1987         mutex_lock(&efx->mac_lock);
1988
1989         efx_fini_channels(efx);
1990         if (efx->port_initialized && method != RESET_TYPE_INVISIBLE)
1991                 efx->phy_op->fini(efx);
1992         efx->type->fini(efx);
1993 }
1994
1995 /* This function will always ensure that the locks acquired in
1996  * efx_reset_down() are released. A failure return code indicates
1997  * that we were unable to reinitialise the hardware, and the
1998  * driver should be disabled. If ok is false, then the rx and tx
1999  * engines are not restarted, pending a RESET_DISABLE. */
2000 int efx_reset_up(struct efx_nic *efx, enum reset_type method, bool ok)
2001 {
2002         int rc;
2003
2004         EFX_ASSERT_RESET_SERIALISED(efx);
2005
2006         rc = efx->type->init(efx);
2007         if (rc) {
2008                 netif_err(efx, drv, efx->net_dev, "failed to initialise NIC\n");
2009                 goto fail;
2010         }
2011
2012         if (!ok)
2013                 goto fail;
2014
2015         if (efx->port_initialized && method != RESET_TYPE_INVISIBLE) {
2016                 rc = efx->phy_op->init(efx);
2017                 if (rc)
2018                         goto fail;
2019                 if (efx->phy_op->reconfigure(efx))
2020                         netif_err(efx, drv, efx->net_dev,
2021                                   "could not restore PHY settings\n");
2022         }
2023
2024         efx->mac_op->reconfigure(efx);
2025
2026         efx_init_channels(efx);
2027         efx_restore_filters(efx);
2028
2029         mutex_unlock(&efx->mac_lock);
2030
2031         efx_start_all(efx);
2032
2033         return 0;
2034
2035 fail:
2036         efx->port_initialized = false;
2037
2038         mutex_unlock(&efx->mac_lock);
2039
2040         return rc;
2041 }
2042
2043 /* Reset the NIC using the specified method.  Note that the reset may
2044  * fail, in which case the card will be left in an unusable state.
2045  *
2046  * Caller must hold the rtnl_lock.
2047  */
2048 int efx_reset(struct efx_nic *efx, enum reset_type method)
2049 {
2050         int rc, rc2;
2051         bool disabled;
2052
2053         netif_info(efx, drv, efx->net_dev, "resetting (%s)\n",
2054                    RESET_TYPE(method));
2055
2056         efx_reset_down(efx, method);
2057
2058         rc = efx->type->reset(efx, method);
2059         if (rc) {
2060                 netif_err(efx, drv, efx->net_dev, "failed to reset hardware\n");
2061                 goto out;
2062         }
2063
2064         /* Allow resets to be rescheduled. */
2065         efx->reset_pending = RESET_TYPE_NONE;
2066
2067         /* Reinitialise bus-mastering, which may have been turned off before
2068          * the reset was scheduled. This is still appropriate, even in the
2069          * RESET_TYPE_DISABLE since this driver generally assumes the hardware
2070          * can respond to requests. */
2071         pci_set_master(efx->pci_dev);
2072
2073 out:
2074         /* Leave device stopped if necessary */
2075         disabled = rc || method == RESET_TYPE_DISABLE;
2076         rc2 = efx_reset_up(efx, method, !disabled);
2077         if (rc2) {
2078                 disabled = true;
2079                 if (!rc)
2080                         rc = rc2;
2081         }
2082
2083         if (disabled) {
2084                 dev_close(efx->net_dev);
2085                 netif_err(efx, drv, efx->net_dev, "has been disabled\n");
2086                 efx->state = STATE_DISABLED;
2087         } else {
2088                 netif_dbg(efx, drv, efx->net_dev, "reset complete\n");
2089         }
2090         return rc;
2091 }
2092
2093 /* The worker thread exists so that code that cannot sleep can
2094  * schedule a reset for later.
2095  */
2096 static void efx_reset_work(struct work_struct *data)
2097 {
2098         struct efx_nic *efx = container_of(data, struct efx_nic, reset_work);
2099
2100         if (efx->reset_pending == RESET_TYPE_NONE)
2101                 return;
2102
2103         /* If we're not RUNNING then don't reset. Leave the reset_pending
2104          * flag set so that efx_pci_probe_main will be retried */
2105         if (efx->state != STATE_RUNNING) {
2106                 netif_info(efx, drv, efx->net_dev,
2107                            "scheduled reset quenched. NIC not RUNNING\n");
2108                 return;
2109         }
2110
2111         rtnl_lock();
2112         (void)efx_reset(efx, efx->reset_pending);
2113         rtnl_unlock();
2114 }
2115
2116 void efx_schedule_reset(struct efx_nic *efx, enum reset_type type)
2117 {
2118         enum reset_type method;
2119
2120         if (efx->reset_pending != RESET_TYPE_NONE) {
2121                 netif_info(efx, drv, efx->net_dev,
2122                            "quenching already scheduled reset\n");
2123                 return;
2124         }
2125
2126         switch (type) {
2127         case RESET_TYPE_INVISIBLE:
2128         case RESET_TYPE_ALL:
2129         case RESET_TYPE_WORLD:
2130         case RESET_TYPE_DISABLE:
2131                 method = type;
2132                 break;
2133         case RESET_TYPE_RX_RECOVERY:
2134         case RESET_TYPE_RX_DESC_FETCH:
2135         case RESET_TYPE_TX_DESC_FETCH:
2136         case RESET_TYPE_TX_SKIP:
2137                 method = RESET_TYPE_INVISIBLE;
2138                 break;
2139         case RESET_TYPE_MC_FAILURE:
2140         default:
2141                 method = RESET_TYPE_ALL;
2142                 break;
2143         }
2144
2145         if (method != type)
2146                 netif_dbg(efx, drv, efx->net_dev,
2147                           "scheduling %s reset for %s\n",
2148                           RESET_TYPE(method), RESET_TYPE(type));
2149         else
2150                 netif_dbg(efx, drv, efx->net_dev, "scheduling %s reset\n",
2151                           RESET_TYPE(method));
2152
2153         efx->reset_pending = method;
2154
2155         /* efx_process_channel() will no longer read events once a
2156          * reset is scheduled. So switch back to poll'd MCDI completions. */
2157         efx_mcdi_mode_poll(efx);
2158
2159         queue_work(reset_workqueue, &efx->reset_work);
2160 }
2161
2162 /**************************************************************************
2163  *
2164  * List of NICs we support
2165  *
2166  **************************************************************************/
2167
2168 /* PCI device ID table */
2169 static DEFINE_PCI_DEVICE_TABLE(efx_pci_table) = {
2170         {PCI_DEVICE(EFX_VENDID_SFC, FALCON_A_P_DEVID),
2171          .driver_data = (unsigned long) &falcon_a1_nic_type},
2172         {PCI_DEVICE(EFX_VENDID_SFC, FALCON_B_P_DEVID),
2173          .driver_data = (unsigned long) &falcon_b0_nic_type},
2174         {PCI_DEVICE(EFX_VENDID_SFC, BETHPAGE_A_P_DEVID),
2175          .driver_data = (unsigned long) &siena_a0_nic_type},
2176         {PCI_DEVICE(EFX_VENDID_SFC, SIENA_A_P_DEVID),
2177          .driver_data = (unsigned long) &siena_a0_nic_type},
2178         {0}                     /* end of list */
2179 };
2180
2181 /**************************************************************************
2182  *
2183  * Dummy PHY/MAC operations
2184  *
2185  * Can be used for some unimplemented operations
2186  * Needed so all function pointers are valid and do not have to be tested
2187  * before use
2188  *
2189  **************************************************************************/
2190 int efx_port_dummy_op_int(struct efx_nic *efx)
2191 {
2192         return 0;
2193 }
2194 void efx_port_dummy_op_void(struct efx_nic *efx) {}
2195
2196 static bool efx_port_dummy_op_poll(struct efx_nic *efx)
2197 {
2198         return false;
2199 }
2200
2201 static struct efx_phy_operations efx_dummy_phy_operations = {
2202         .init            = efx_port_dummy_op_int,
2203         .reconfigure     = efx_port_dummy_op_int,
2204         .poll            = efx_port_dummy_op_poll,
2205         .fini            = efx_port_dummy_op_void,
2206 };
2207
2208 /**************************************************************************
2209  *
2210  * Data housekeeping
2211  *
2212  **************************************************************************/
2213
2214 /* This zeroes out and then fills in the invariants in a struct
2215  * efx_nic (including all sub-structures).
2216  */
2217 static int efx_init_struct(struct efx_nic *efx, struct efx_nic_type *type,
2218                            struct pci_dev *pci_dev, struct net_device *net_dev)
2219 {
2220         int i;
2221
2222         /* Initialise common structures */
2223         memset(efx, 0, sizeof(*efx));
2224         spin_lock_init(&efx->biu_lock);
2225 #ifdef CONFIG_SFC_MTD
2226         INIT_LIST_HEAD(&efx->mtd_list);
2227 #endif
2228         INIT_WORK(&efx->reset_work, efx_reset_work);
2229         INIT_DELAYED_WORK(&efx->monitor_work, efx_monitor);
2230         efx->pci_dev = pci_dev;
2231         efx->msg_enable = debug;
2232         efx->state = STATE_INIT;
2233         efx->reset_pending = RESET_TYPE_NONE;
2234         strlcpy(efx->name, pci_name(pci_dev), sizeof(efx->name));
2235
2236         efx->net_dev = net_dev;
2237         efx->rx_checksum_enabled = true;
2238         spin_lock_init(&efx->stats_lock);
2239         mutex_init(&efx->mac_lock);
2240         efx->mac_op = type->default_mac_ops;
2241         efx->phy_op = &efx_dummy_phy_operations;
2242         efx->mdio.dev = net_dev;
2243         INIT_WORK(&efx->mac_work, efx_mac_work);
2244
2245         for (i = 0; i < EFX_MAX_CHANNELS; i++) {
2246                 efx->channel[i] = efx_alloc_channel(efx, i, NULL);
2247                 if (!efx->channel[i])
2248                         goto fail;
2249         }
2250
2251         efx->type = type;
2252
2253         EFX_BUG_ON_PARANOID(efx->type->phys_addr_channels > EFX_MAX_CHANNELS);
2254
2255         /* Higher numbered interrupt modes are less capable! */
2256         efx->interrupt_mode = max(efx->type->max_interrupt_mode,
2257                                   interrupt_mode);
2258
2259         /* Would be good to use the net_dev name, but we're too early */
2260         snprintf(efx->workqueue_name, sizeof(efx->workqueue_name), "sfc%s",
2261                  pci_name(pci_dev));
2262         efx->workqueue = create_singlethread_workqueue(efx->workqueue_name);
2263         if (!efx->workqueue)
2264                 goto fail;
2265
2266         return 0;
2267
2268 fail:
2269         efx_fini_struct(efx);
2270         return -ENOMEM;
2271 }
2272
2273 static void efx_fini_struct(struct efx_nic *efx)
2274 {
2275         int i;
2276
2277         for (i = 0; i < EFX_MAX_CHANNELS; i++)
2278                 kfree(efx->channel[i]);
2279
2280         if (efx->workqueue) {
2281                 destroy_workqueue(efx->workqueue);
2282                 efx->workqueue = NULL;
2283         }
2284 }
2285
2286 /**************************************************************************
2287  *
2288  * PCI interface
2289  *
2290  **************************************************************************/
2291
2292 /* Main body of final NIC shutdown code
2293  * This is called only at module unload (or hotplug removal).
2294  */
2295 static void efx_pci_remove_main(struct efx_nic *efx)
2296 {
2297         efx_nic_fini_interrupt(efx);
2298         efx_fini_channels(efx);
2299         efx_fini_port(efx);
2300         efx->type->fini(efx);
2301         efx_fini_napi(efx);
2302         efx_remove_all(efx);
2303 }
2304
2305 /* Final NIC shutdown
2306  * This is called only at module unload (or hotplug removal).
2307  */
2308 static void efx_pci_remove(struct pci_dev *pci_dev)
2309 {
2310         struct efx_nic *efx;
2311
2312         efx = pci_get_drvdata(pci_dev);
2313         if (!efx)
2314                 return;
2315
2316         /* Mark the NIC as fini, then stop the interface */
2317         rtnl_lock();
2318         efx->state = STATE_FINI;
2319         dev_close(efx->net_dev);
2320
2321         /* Allow any queued efx_resets() to complete */
2322         rtnl_unlock();
2323
2324         efx_unregister_netdev(efx);
2325
2326         efx_mtd_remove(efx);
2327
2328         /* Wait for any scheduled resets to complete. No more will be
2329          * scheduled from this point because efx_stop_all() has been
2330          * called, we are no longer registered with driverlink, and
2331          * the net_device's have been removed. */
2332         cancel_work_sync(&efx->reset_work);
2333
2334         efx_pci_remove_main(efx);
2335
2336         efx_fini_io(efx);
2337         netif_dbg(efx, drv, efx->net_dev, "shutdown successful\n");
2338
2339         pci_set_drvdata(pci_dev, NULL);
2340         efx_fini_struct(efx);
2341         free_netdev(efx->net_dev);
2342 };
2343
2344 /* Main body of NIC initialisation
2345  * This is called at module load (or hotplug insertion, theoretically).
2346  */
2347 static int efx_pci_probe_main(struct efx_nic *efx)
2348 {
2349         int rc;
2350
2351         /* Do start-of-day initialisation */
2352         rc = efx_probe_all(efx);
2353         if (rc)
2354                 goto fail1;
2355
2356         efx_init_napi(efx);
2357
2358         rc = efx->type->init(efx);
2359         if (rc) {
2360                 netif_err(efx, probe, efx->net_dev,
2361                           "failed to initialise NIC\n");
2362                 goto fail3;
2363         }
2364
2365         rc = efx_init_port(efx);
2366         if (rc) {
2367                 netif_err(efx, probe, efx->net_dev,
2368                           "failed to initialise port\n");
2369                 goto fail4;
2370         }
2371
2372         efx_init_channels(efx);
2373
2374         rc = efx_nic_init_interrupt(efx);
2375         if (rc)
2376                 goto fail5;
2377
2378         return 0;
2379
2380  fail5:
2381         efx_fini_channels(efx);
2382         efx_fini_port(efx);
2383  fail4:
2384         efx->type->fini(efx);
2385  fail3:
2386         efx_fini_napi(efx);
2387         efx_remove_all(efx);
2388  fail1:
2389         return rc;
2390 }
2391
2392 /* NIC initialisation
2393  *
2394  * This is called at module load (or hotplug insertion,
2395  * theoretically).  It sets up PCI mappings, tests and resets the NIC,
2396  * sets up and registers the network devices with the kernel and hooks
2397  * the interrupt service routine.  It does not prepare the device for
2398  * transmission; this is left to the first time one of the network
2399  * interfaces is brought up (i.e. efx_net_open).
2400  */
2401 static int __devinit efx_pci_probe(struct pci_dev *pci_dev,
2402                                    const struct pci_device_id *entry)
2403 {
2404         struct efx_nic_type *type = (struct efx_nic_type *) entry->driver_data;
2405         struct net_device *net_dev;
2406         struct efx_nic *efx;
2407         int i, rc;
2408
2409         /* Allocate and initialise a struct net_device and struct efx_nic */
2410         net_dev = alloc_etherdev_mq(sizeof(*efx), EFX_MAX_CORE_TX_QUEUES);
2411         if (!net_dev)
2412                 return -ENOMEM;
2413         net_dev->features |= (type->offload_features | NETIF_F_SG |
2414                               NETIF_F_HIGHDMA | NETIF_F_TSO |
2415                               NETIF_F_GRO);
2416         if (type->offload_features & NETIF_F_V6_CSUM)
2417                 net_dev->features |= NETIF_F_TSO6;
2418         /* Mask for features that also apply to VLAN devices */
2419         net_dev->vlan_features |= (NETIF_F_ALL_CSUM | NETIF_F_SG |
2420                                    NETIF_F_HIGHDMA | NETIF_F_TSO);
2421         efx = netdev_priv(net_dev);
2422         pci_set_drvdata(pci_dev, efx);
2423         SET_NETDEV_DEV(net_dev, &pci_dev->dev);
2424         rc = efx_init_struct(efx, type, pci_dev, net_dev);
2425         if (rc)
2426                 goto fail1;
2427
2428         netif_info(efx, probe, efx->net_dev,
2429                    "Solarflare Communications NIC detected\n");
2430
2431         /* Set up basic I/O (BAR mappings etc) */
2432         rc = efx_init_io(efx);
2433         if (rc)
2434                 goto fail2;
2435
2436         /* No serialisation is required with the reset path because
2437          * we're in STATE_INIT. */
2438         for (i = 0; i < 5; i++) {
2439                 rc = efx_pci_probe_main(efx);
2440
2441                 /* Serialise against efx_reset(). No more resets will be
2442                  * scheduled since efx_stop_all() has been called, and we
2443                  * have not and never have been registered with either
2444                  * the rtnetlink or driverlink layers. */
2445                 cancel_work_sync(&efx->reset_work);
2446
2447                 if (rc == 0) {
2448                         if (efx->reset_pending != RESET_TYPE_NONE) {
2449                                 /* If there was a scheduled reset during
2450                                  * probe, the NIC is probably hosed anyway */
2451                                 efx_pci_remove_main(efx);
2452                                 rc = -EIO;
2453                         } else {
2454                                 break;
2455                         }
2456                 }
2457
2458                 /* Retry if a recoverably reset event has been scheduled */
2459                 if ((efx->reset_pending != RESET_TYPE_INVISIBLE) &&
2460                     (efx->reset_pending != RESET_TYPE_ALL))
2461                         goto fail3;
2462
2463                 efx->reset_pending = RESET_TYPE_NONE;
2464         }
2465
2466         if (rc) {
2467                 netif_err(efx, probe, efx->net_dev, "Could not reset NIC\n");
2468                 goto fail4;
2469         }
2470
2471         /* Switch to the running state before we expose the device to the OS,
2472          * so that dev_open()|efx_start_all() will actually start the device */
2473         efx->state = STATE_RUNNING;
2474
2475         rc = efx_register_netdev(efx);
2476         if (rc)
2477                 goto fail5;
2478
2479         netif_dbg(efx, probe, efx->net_dev, "initialisation successful\n");
2480
2481         rtnl_lock();
2482         efx_mtd_probe(efx); /* allowed to fail */
2483         rtnl_unlock();
2484         return 0;
2485
2486  fail5:
2487         efx_pci_remove_main(efx);
2488  fail4:
2489  fail3:
2490         efx_fini_io(efx);
2491  fail2:
2492         efx_fini_struct(efx);
2493  fail1:
2494         WARN_ON(rc > 0);
2495         netif_dbg(efx, drv, efx->net_dev, "initialisation failed. rc=%d\n", rc);
2496         free_netdev(net_dev);
2497         return rc;
2498 }
2499
2500 static int efx_pm_freeze(struct device *dev)
2501 {
2502         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
2503
2504         efx->state = STATE_FINI;
2505
2506         netif_device_detach(efx->net_dev);
2507
2508         efx_stop_all(efx);
2509         efx_fini_channels(efx);
2510
2511         return 0;
2512 }
2513
2514 static int efx_pm_thaw(struct device *dev)
2515 {
2516         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
2517
2518         efx->state = STATE_INIT;
2519
2520         efx_init_channels(efx);
2521
2522         mutex_lock(&efx->mac_lock);
2523         efx->phy_op->reconfigure(efx);
2524         mutex_unlock(&efx->mac_lock);
2525
2526         efx_start_all(efx);
2527
2528         netif_device_attach(efx->net_dev);
2529
2530         efx->state = STATE_RUNNING;
2531
2532         efx->type->resume_wol(efx);
2533
2534         /* Reschedule any quenched resets scheduled during efx_pm_freeze() */
2535         queue_work(reset_workqueue, &efx->reset_work);
2536
2537         return 0;
2538 }
2539
2540 static int efx_pm_poweroff(struct device *dev)
2541 {
2542         struct pci_dev *pci_dev = to_pci_dev(dev);
2543         struct efx_nic *efx = pci_get_drvdata(pci_dev);
2544
2545         efx->type->fini(efx);
2546
2547         efx->reset_pending = RESET_TYPE_NONE;
2548
2549         pci_save_state(pci_dev);
2550         return pci_set_power_state(pci_dev, PCI_D3hot);
2551 }
2552
2553 /* Used for both resume and restore */
2554 static int efx_pm_resume(struct device *dev)
2555 {
2556         struct pci_dev *pci_dev = to_pci_dev(dev);
2557         struct efx_nic *efx = pci_get_drvdata(pci_dev);
2558         int rc;
2559
2560         rc = pci_set_power_state(pci_dev, PCI_D0);
2561         if (rc)
2562                 return rc;
2563         pci_restore_state(pci_dev);
2564         rc = pci_enable_device(pci_dev);
2565         if (rc)
2566                 return rc;
2567         pci_set_master(efx->pci_dev);
2568         rc = efx->type->reset(efx, RESET_TYPE_ALL);
2569         if (rc)
2570                 return rc;
2571         rc = efx->type->init(efx);
2572         if (rc)
2573                 return rc;
2574         efx_pm_thaw(dev);
2575         return 0;
2576 }
2577
2578 static int efx_pm_suspend(struct device *dev)
2579 {
2580         int rc;
2581
2582         efx_pm_freeze(dev);
2583         rc = efx_pm_poweroff(dev);
2584         if (rc)
2585                 efx_pm_resume(dev);
2586         return rc;
2587 }
2588
2589 static struct dev_pm_ops efx_pm_ops = {
2590         .suspend        = efx_pm_suspend,
2591         .resume         = efx_pm_resume,
2592         .freeze         = efx_pm_freeze,
2593         .thaw           = efx_pm_thaw,
2594         .poweroff       = efx_pm_poweroff,
2595         .restore        = efx_pm_resume,
2596 };
2597
2598 static struct pci_driver efx_pci_driver = {
2599         .name           = KBUILD_MODNAME,
2600         .id_table       = efx_pci_table,
2601         .probe          = efx_pci_probe,
2602         .remove         = efx_pci_remove,
2603         .driver.pm      = &efx_pm_ops,
2604 };
2605
2606 /**************************************************************************
2607  *
2608  * Kernel module interface
2609  *
2610  *************************************************************************/
2611
2612 module_param(interrupt_mode, uint, 0444);
2613 MODULE_PARM_DESC(interrupt_mode,
2614                  "Interrupt mode (0=>MSIX 1=>MSI 2=>legacy)");
2615
2616 static int __init efx_init_module(void)
2617 {
2618         int rc;
2619
2620         printk(KERN_INFO "Solarflare NET driver v" EFX_DRIVER_VERSION "\n");
2621
2622         rc = register_netdevice_notifier(&efx_netdev_notifier);
2623         if (rc)
2624                 goto err_notifier;
2625
2626         reset_workqueue = create_singlethread_workqueue("sfc_reset");
2627         if (!reset_workqueue) {
2628                 rc = -ENOMEM;
2629                 goto err_reset;
2630         }
2631
2632         rc = pci_register_driver(&efx_pci_driver);
2633         if (rc < 0)
2634                 goto err_pci;
2635
2636         return 0;
2637
2638  err_pci:
2639         destroy_workqueue(reset_workqueue);
2640  err_reset:
2641         unregister_netdevice_notifier(&efx_netdev_notifier);
2642  err_notifier:
2643         return rc;
2644 }
2645
2646 static void __exit efx_exit_module(void)
2647 {
2648         printk(KERN_INFO "Solarflare NET driver unloading\n");
2649
2650         pci_unregister_driver(&efx_pci_driver);
2651         destroy_workqueue(reset_workqueue);
2652         unregister_netdevice_notifier(&efx_netdev_notifier);
2653
2654 }
2655
2656 module_init(efx_init_module);
2657 module_exit(efx_exit_module);
2658
2659 MODULE_AUTHOR("Solarflare Communications and "
2660               "Michael Brown <mbrown@fensystems.co.uk>");
2661 MODULE_DESCRIPTION("Solarflare Communications network driver");
2662 MODULE_LICENSE("GPL");
2663 MODULE_DEVICE_TABLE(pci, efx_pci_table);