]> git.karo-electronics.de Git - mv-sheeva.git/blob - drivers/net/sfc/efx.c
ath9k: fix a chip wakeup related crash in ath9k_start
[mv-sheeva.git] / drivers / net / sfc / efx.c
1 /****************************************************************************
2  * Driver for Solarflare Solarstorm network controllers and boards
3  * Copyright 2005-2006 Fen Systems Ltd.
4  * Copyright 2005-2011 Solarflare Communications Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of the GNU General Public License version 2 as published
8  * by the Free Software Foundation, incorporated herein by reference.
9  */
10
11 #include <linux/module.h>
12 #include <linux/pci.h>
13 #include <linux/netdevice.h>
14 #include <linux/etherdevice.h>
15 #include <linux/delay.h>
16 #include <linux/notifier.h>
17 #include <linux/ip.h>
18 #include <linux/tcp.h>
19 #include <linux/in.h>
20 #include <linux/crc32.h>
21 #include <linux/ethtool.h>
22 #include <linux/topology.h>
23 #include <linux/gfp.h>
24 #include <linux/cpu_rmap.h>
25 #include "net_driver.h"
26 #include "efx.h"
27 #include "nic.h"
28
29 #include "mcdi.h"
30 #include "workarounds.h"
31
32 /**************************************************************************
33  *
34  * Type name strings
35  *
36  **************************************************************************
37  */
38
39 /* Loopback mode names (see LOOPBACK_MODE()) */
40 const unsigned int efx_loopback_mode_max = LOOPBACK_MAX;
41 const char *efx_loopback_mode_names[] = {
42         [LOOPBACK_NONE]         = "NONE",
43         [LOOPBACK_DATA]         = "DATAPATH",
44         [LOOPBACK_GMAC]         = "GMAC",
45         [LOOPBACK_XGMII]        = "XGMII",
46         [LOOPBACK_XGXS]         = "XGXS",
47         [LOOPBACK_XAUI]         = "XAUI",
48         [LOOPBACK_GMII]         = "GMII",
49         [LOOPBACK_SGMII]        = "SGMII",
50         [LOOPBACK_XGBR]         = "XGBR",
51         [LOOPBACK_XFI]          = "XFI",
52         [LOOPBACK_XAUI_FAR]     = "XAUI_FAR",
53         [LOOPBACK_GMII_FAR]     = "GMII_FAR",
54         [LOOPBACK_SGMII_FAR]    = "SGMII_FAR",
55         [LOOPBACK_XFI_FAR]      = "XFI_FAR",
56         [LOOPBACK_GPHY]         = "GPHY",
57         [LOOPBACK_PHYXS]        = "PHYXS",
58         [LOOPBACK_PCS]          = "PCS",
59         [LOOPBACK_PMAPMD]       = "PMA/PMD",
60         [LOOPBACK_XPORT]        = "XPORT",
61         [LOOPBACK_XGMII_WS]     = "XGMII_WS",
62         [LOOPBACK_XAUI_WS]      = "XAUI_WS",
63         [LOOPBACK_XAUI_WS_FAR]  = "XAUI_WS_FAR",
64         [LOOPBACK_XAUI_WS_NEAR] = "XAUI_WS_NEAR",
65         [LOOPBACK_GMII_WS]      = "GMII_WS",
66         [LOOPBACK_XFI_WS]       = "XFI_WS",
67         [LOOPBACK_XFI_WS_FAR]   = "XFI_WS_FAR",
68         [LOOPBACK_PHYXS_WS]     = "PHYXS_WS",
69 };
70
71 const unsigned int efx_reset_type_max = RESET_TYPE_MAX;
72 const char *efx_reset_type_names[] = {
73         [RESET_TYPE_INVISIBLE]     = "INVISIBLE",
74         [RESET_TYPE_ALL]           = "ALL",
75         [RESET_TYPE_WORLD]         = "WORLD",
76         [RESET_TYPE_DISABLE]       = "DISABLE",
77         [RESET_TYPE_TX_WATCHDOG]   = "TX_WATCHDOG",
78         [RESET_TYPE_INT_ERROR]     = "INT_ERROR",
79         [RESET_TYPE_RX_RECOVERY]   = "RX_RECOVERY",
80         [RESET_TYPE_RX_DESC_FETCH] = "RX_DESC_FETCH",
81         [RESET_TYPE_TX_DESC_FETCH] = "TX_DESC_FETCH",
82         [RESET_TYPE_TX_SKIP]       = "TX_SKIP",
83         [RESET_TYPE_MC_FAILURE]    = "MC_FAILURE",
84 };
85
86 #define EFX_MAX_MTU (9 * 1024)
87
88 /* Reset workqueue. If any NIC has a hardware failure then a reset will be
89  * queued onto this work queue. This is not a per-nic work queue, because
90  * efx_reset_work() acquires the rtnl lock, so resets are naturally serialised.
91  */
92 static struct workqueue_struct *reset_workqueue;
93
94 /**************************************************************************
95  *
96  * Configurable values
97  *
98  *************************************************************************/
99
100 /*
101  * Use separate channels for TX and RX events
102  *
103  * Set this to 1 to use separate channels for TX and RX. It allows us
104  * to control interrupt affinity separately for TX and RX.
105  *
106  * This is only used in MSI-X interrupt mode
107  */
108 static unsigned int separate_tx_channels;
109 module_param(separate_tx_channels, uint, 0444);
110 MODULE_PARM_DESC(separate_tx_channels,
111                  "Use separate channels for TX and RX");
112
113 /* This is the weight assigned to each of the (per-channel) virtual
114  * NAPI devices.
115  */
116 static int napi_weight = 64;
117
118 /* This is the time (in jiffies) between invocations of the hardware
119  * monitor.  On Falcon-based NICs, this will:
120  * - Check the on-board hardware monitor;
121  * - Poll the link state and reconfigure the hardware as necessary.
122  */
123 static unsigned int efx_monitor_interval = 1 * HZ;
124
125 /* This controls whether or not the driver will initialise devices
126  * with invalid MAC addresses stored in the EEPROM or flash.  If true,
127  * such devices will be initialised with a random locally-generated
128  * MAC address.  This allows for loading the sfc_mtd driver to
129  * reprogram the flash, even if the flash contents (including the MAC
130  * address) have previously been erased.
131  */
132 static unsigned int allow_bad_hwaddr;
133
134 /* Initial interrupt moderation settings.  They can be modified after
135  * module load with ethtool.
136  *
137  * The default for RX should strike a balance between increasing the
138  * round-trip latency and reducing overhead.
139  */
140 static unsigned int rx_irq_mod_usec = 60;
141
142 /* Initial interrupt moderation settings.  They can be modified after
143  * module load with ethtool.
144  *
145  * This default is chosen to ensure that a 10G link does not go idle
146  * while a TX queue is stopped after it has become full.  A queue is
147  * restarted when it drops below half full.  The time this takes (assuming
148  * worst case 3 descriptors per packet and 1024 descriptors) is
149  *   512 / 3 * 1.2 = 205 usec.
150  */
151 static unsigned int tx_irq_mod_usec = 150;
152
153 /* This is the first interrupt mode to try out of:
154  * 0 => MSI-X
155  * 1 => MSI
156  * 2 => legacy
157  */
158 static unsigned int interrupt_mode;
159
160 /* This is the requested number of CPUs to use for Receive-Side Scaling (RSS),
161  * i.e. the number of CPUs among which we may distribute simultaneous
162  * interrupt handling.
163  *
164  * Cards without MSI-X will only target one CPU via legacy or MSI interrupt.
165  * The default (0) means to assign an interrupt to each package (level II cache)
166  */
167 static unsigned int rss_cpus;
168 module_param(rss_cpus, uint, 0444);
169 MODULE_PARM_DESC(rss_cpus, "Number of CPUs to use for Receive-Side Scaling");
170
171 static int phy_flash_cfg;
172 module_param(phy_flash_cfg, int, 0644);
173 MODULE_PARM_DESC(phy_flash_cfg, "Set PHYs into reflash mode initially");
174
175 static unsigned irq_adapt_low_thresh = 10000;
176 module_param(irq_adapt_low_thresh, uint, 0644);
177 MODULE_PARM_DESC(irq_adapt_low_thresh,
178                  "Threshold score for reducing IRQ moderation");
179
180 static unsigned irq_adapt_high_thresh = 20000;
181 module_param(irq_adapt_high_thresh, uint, 0644);
182 MODULE_PARM_DESC(irq_adapt_high_thresh,
183                  "Threshold score for increasing IRQ moderation");
184
185 static unsigned debug = (NETIF_MSG_DRV | NETIF_MSG_PROBE |
186                          NETIF_MSG_LINK | NETIF_MSG_IFDOWN |
187                          NETIF_MSG_IFUP | NETIF_MSG_RX_ERR |
188                          NETIF_MSG_TX_ERR | NETIF_MSG_HW);
189 module_param(debug, uint, 0);
190 MODULE_PARM_DESC(debug, "Bitmapped debugging message enable value");
191
192 /**************************************************************************
193  *
194  * Utility functions and prototypes
195  *
196  *************************************************************************/
197
198 static void efx_remove_channels(struct efx_nic *efx);
199 static void efx_remove_port(struct efx_nic *efx);
200 static void efx_init_napi(struct efx_nic *efx);
201 static void efx_fini_napi(struct efx_nic *efx);
202 static void efx_fini_napi_channel(struct efx_channel *channel);
203 static void efx_fini_struct(struct efx_nic *efx);
204 static void efx_start_all(struct efx_nic *efx);
205 static void efx_stop_all(struct efx_nic *efx);
206
207 #define EFX_ASSERT_RESET_SERIALISED(efx)                \
208         do {                                            \
209                 if ((efx->state == STATE_RUNNING) ||    \
210                     (efx->state == STATE_DISABLED))     \
211                         ASSERT_RTNL();                  \
212         } while (0)
213
214 /**************************************************************************
215  *
216  * Event queue processing
217  *
218  *************************************************************************/
219
220 /* Process channel's event queue
221  *
222  * This function is responsible for processing the event queue of a
223  * single channel.  The caller must guarantee that this function will
224  * never be concurrently called more than once on the same channel,
225  * though different channels may be being processed concurrently.
226  */
227 static int efx_process_channel(struct efx_channel *channel, int budget)
228 {
229         struct efx_nic *efx = channel->efx;
230         int spent;
231
232         if (unlikely(efx->reset_pending != RESET_TYPE_NONE ||
233                      !channel->enabled))
234                 return 0;
235
236         spent = efx_nic_process_eventq(channel, budget);
237         if (spent == 0)
238                 return 0;
239
240         /* Deliver last RX packet. */
241         if (channel->rx_pkt) {
242                 __efx_rx_packet(channel, channel->rx_pkt,
243                                 channel->rx_pkt_csummed);
244                 channel->rx_pkt = NULL;
245         }
246
247         efx_rx_strategy(channel);
248
249         efx_fast_push_rx_descriptors(efx_channel_get_rx_queue(channel));
250
251         return spent;
252 }
253
254 /* Mark channel as finished processing
255  *
256  * Note that since we will not receive further interrupts for this
257  * channel before we finish processing and call the eventq_read_ack()
258  * method, there is no need to use the interrupt hold-off timers.
259  */
260 static inline void efx_channel_processed(struct efx_channel *channel)
261 {
262         /* The interrupt handler for this channel may set work_pending
263          * as soon as we acknowledge the events we've seen.  Make sure
264          * it's cleared before then. */
265         channel->work_pending = false;
266         smp_wmb();
267
268         efx_nic_eventq_read_ack(channel);
269 }
270
271 /* NAPI poll handler
272  *
273  * NAPI guarantees serialisation of polls of the same device, which
274  * provides the guarantee required by efx_process_channel().
275  */
276 static int efx_poll(struct napi_struct *napi, int budget)
277 {
278         struct efx_channel *channel =
279                 container_of(napi, struct efx_channel, napi_str);
280         struct efx_nic *efx = channel->efx;
281         int spent;
282
283         netif_vdbg(efx, intr, efx->net_dev,
284                    "channel %d NAPI poll executing on CPU %d\n",
285                    channel->channel, raw_smp_processor_id());
286
287         spent = efx_process_channel(channel, budget);
288
289         if (spent < budget) {
290                 if (channel->channel < efx->n_rx_channels &&
291                     efx->irq_rx_adaptive &&
292                     unlikely(++channel->irq_count == 1000)) {
293                         if (unlikely(channel->irq_mod_score <
294                                      irq_adapt_low_thresh)) {
295                                 if (channel->irq_moderation > 1) {
296                                         channel->irq_moderation -= 1;
297                                         efx->type->push_irq_moderation(channel);
298                                 }
299                         } else if (unlikely(channel->irq_mod_score >
300                                             irq_adapt_high_thresh)) {
301                                 if (channel->irq_moderation <
302                                     efx->irq_rx_moderation) {
303                                         channel->irq_moderation += 1;
304                                         efx->type->push_irq_moderation(channel);
305                                 }
306                         }
307                         channel->irq_count = 0;
308                         channel->irq_mod_score = 0;
309                 }
310
311                 efx_filter_rfs_expire(channel);
312
313                 /* There is no race here; although napi_disable() will
314                  * only wait for napi_complete(), this isn't a problem
315                  * since efx_channel_processed() will have no effect if
316                  * interrupts have already been disabled.
317                  */
318                 napi_complete(napi);
319                 efx_channel_processed(channel);
320         }
321
322         return spent;
323 }
324
325 /* Process the eventq of the specified channel immediately on this CPU
326  *
327  * Disable hardware generated interrupts, wait for any existing
328  * processing to finish, then directly poll (and ack ) the eventq.
329  * Finally reenable NAPI and interrupts.
330  *
331  * Since we are touching interrupts the caller should hold the suspend lock
332  */
333 void efx_process_channel_now(struct efx_channel *channel)
334 {
335         struct efx_nic *efx = channel->efx;
336
337         BUG_ON(channel->channel >= efx->n_channels);
338         BUG_ON(!channel->enabled);
339
340         /* Disable interrupts and wait for ISRs to complete */
341         efx_nic_disable_interrupts(efx);
342         if (efx->legacy_irq) {
343                 synchronize_irq(efx->legacy_irq);
344                 efx->legacy_irq_enabled = false;
345         }
346         if (channel->irq)
347                 synchronize_irq(channel->irq);
348
349         /* Wait for any NAPI processing to complete */
350         napi_disable(&channel->napi_str);
351
352         /* Poll the channel */
353         efx_process_channel(channel, channel->eventq_mask + 1);
354
355         /* Ack the eventq. This may cause an interrupt to be generated
356          * when they are reenabled */
357         efx_channel_processed(channel);
358
359         napi_enable(&channel->napi_str);
360         if (efx->legacy_irq)
361                 efx->legacy_irq_enabled = true;
362         efx_nic_enable_interrupts(efx);
363 }
364
365 /* Create event queue
366  * Event queue memory allocations are done only once.  If the channel
367  * is reset, the memory buffer will be reused; this guards against
368  * errors during channel reset and also simplifies interrupt handling.
369  */
370 static int efx_probe_eventq(struct efx_channel *channel)
371 {
372         struct efx_nic *efx = channel->efx;
373         unsigned long entries;
374
375         netif_dbg(channel->efx, probe, channel->efx->net_dev,
376                   "chan %d create event queue\n", channel->channel);
377
378         /* Build an event queue with room for one event per tx and rx buffer,
379          * plus some extra for link state events and MCDI completions. */
380         entries = roundup_pow_of_two(efx->rxq_entries + efx->txq_entries + 128);
381         EFX_BUG_ON_PARANOID(entries > EFX_MAX_EVQ_SIZE);
382         channel->eventq_mask = max(entries, EFX_MIN_EVQ_SIZE) - 1;
383
384         return efx_nic_probe_eventq(channel);
385 }
386
387 /* Prepare channel's event queue */
388 static void efx_init_eventq(struct efx_channel *channel)
389 {
390         netif_dbg(channel->efx, drv, channel->efx->net_dev,
391                   "chan %d init event queue\n", channel->channel);
392
393         channel->eventq_read_ptr = 0;
394
395         efx_nic_init_eventq(channel);
396 }
397
398 static void efx_fini_eventq(struct efx_channel *channel)
399 {
400         netif_dbg(channel->efx, drv, channel->efx->net_dev,
401                   "chan %d fini event queue\n", channel->channel);
402
403         efx_nic_fini_eventq(channel);
404 }
405
406 static void efx_remove_eventq(struct efx_channel *channel)
407 {
408         netif_dbg(channel->efx, drv, channel->efx->net_dev,
409                   "chan %d remove event queue\n", channel->channel);
410
411         efx_nic_remove_eventq(channel);
412 }
413
414 /**************************************************************************
415  *
416  * Channel handling
417  *
418  *************************************************************************/
419
420 /* Allocate and initialise a channel structure, optionally copying
421  * parameters (but not resources) from an old channel structure. */
422 static struct efx_channel *
423 efx_alloc_channel(struct efx_nic *efx, int i, struct efx_channel *old_channel)
424 {
425         struct efx_channel *channel;
426         struct efx_rx_queue *rx_queue;
427         struct efx_tx_queue *tx_queue;
428         int j;
429
430         if (old_channel) {
431                 channel = kmalloc(sizeof(*channel), GFP_KERNEL);
432                 if (!channel)
433                         return NULL;
434
435                 *channel = *old_channel;
436
437                 channel->napi_dev = NULL;
438                 memset(&channel->eventq, 0, sizeof(channel->eventq));
439
440                 rx_queue = &channel->rx_queue;
441                 rx_queue->buffer = NULL;
442                 memset(&rx_queue->rxd, 0, sizeof(rx_queue->rxd));
443
444                 for (j = 0; j < EFX_TXQ_TYPES; j++) {
445                         tx_queue = &channel->tx_queue[j];
446                         if (tx_queue->channel)
447                                 tx_queue->channel = channel;
448                         tx_queue->buffer = NULL;
449                         memset(&tx_queue->txd, 0, sizeof(tx_queue->txd));
450                 }
451         } else {
452                 channel = kzalloc(sizeof(*channel), GFP_KERNEL);
453                 if (!channel)
454                         return NULL;
455
456                 channel->efx = efx;
457                 channel->channel = i;
458
459                 for (j = 0; j < EFX_TXQ_TYPES; j++) {
460                         tx_queue = &channel->tx_queue[j];
461                         tx_queue->efx = efx;
462                         tx_queue->queue = i * EFX_TXQ_TYPES + j;
463                         tx_queue->channel = channel;
464                 }
465         }
466
467         rx_queue = &channel->rx_queue;
468         rx_queue->efx = efx;
469         setup_timer(&rx_queue->slow_fill, efx_rx_slow_fill,
470                     (unsigned long)rx_queue);
471
472         return channel;
473 }
474
475 static int efx_probe_channel(struct efx_channel *channel)
476 {
477         struct efx_tx_queue *tx_queue;
478         struct efx_rx_queue *rx_queue;
479         int rc;
480
481         netif_dbg(channel->efx, probe, channel->efx->net_dev,
482                   "creating channel %d\n", channel->channel);
483
484         rc = efx_probe_eventq(channel);
485         if (rc)
486                 goto fail1;
487
488         efx_for_each_channel_tx_queue(tx_queue, channel) {
489                 rc = efx_probe_tx_queue(tx_queue);
490                 if (rc)
491                         goto fail2;
492         }
493
494         efx_for_each_channel_rx_queue(rx_queue, channel) {
495                 rc = efx_probe_rx_queue(rx_queue);
496                 if (rc)
497                         goto fail3;
498         }
499
500         channel->n_rx_frm_trunc = 0;
501
502         return 0;
503
504  fail3:
505         efx_for_each_channel_rx_queue(rx_queue, channel)
506                 efx_remove_rx_queue(rx_queue);
507  fail2:
508         efx_for_each_channel_tx_queue(tx_queue, channel)
509                 efx_remove_tx_queue(tx_queue);
510  fail1:
511         return rc;
512 }
513
514
515 static void efx_set_channel_names(struct efx_nic *efx)
516 {
517         struct efx_channel *channel;
518         const char *type = "";
519         int number;
520
521         efx_for_each_channel(channel, efx) {
522                 number = channel->channel;
523                 if (efx->n_channels > efx->n_rx_channels) {
524                         if (channel->channel < efx->n_rx_channels) {
525                                 type = "-rx";
526                         } else {
527                                 type = "-tx";
528                                 number -= efx->n_rx_channels;
529                         }
530                 }
531                 snprintf(efx->channel_name[channel->channel],
532                          sizeof(efx->channel_name[0]),
533                          "%s%s-%d", efx->name, type, number);
534         }
535 }
536
537 static int efx_probe_channels(struct efx_nic *efx)
538 {
539         struct efx_channel *channel;
540         int rc;
541
542         /* Restart special buffer allocation */
543         efx->next_buffer_table = 0;
544
545         efx_for_each_channel(channel, efx) {
546                 rc = efx_probe_channel(channel);
547                 if (rc) {
548                         netif_err(efx, probe, efx->net_dev,
549                                   "failed to create channel %d\n",
550                                   channel->channel);
551                         goto fail;
552                 }
553         }
554         efx_set_channel_names(efx);
555
556         return 0;
557
558 fail:
559         efx_remove_channels(efx);
560         return rc;
561 }
562
563 /* Channels are shutdown and reinitialised whilst the NIC is running
564  * to propagate configuration changes (mtu, checksum offload), or
565  * to clear hardware error conditions
566  */
567 static void efx_init_channels(struct efx_nic *efx)
568 {
569         struct efx_tx_queue *tx_queue;
570         struct efx_rx_queue *rx_queue;
571         struct efx_channel *channel;
572
573         /* Calculate the rx buffer allocation parameters required to
574          * support the current MTU, including padding for header
575          * alignment and overruns.
576          */
577         efx->rx_buffer_len = (max(EFX_PAGE_IP_ALIGN, NET_IP_ALIGN) +
578                               EFX_MAX_FRAME_LEN(efx->net_dev->mtu) +
579                               efx->type->rx_buffer_hash_size +
580                               efx->type->rx_buffer_padding);
581         efx->rx_buffer_order = get_order(efx->rx_buffer_len +
582                                          sizeof(struct efx_rx_page_state));
583
584         /* Initialise the channels */
585         efx_for_each_channel(channel, efx) {
586                 netif_dbg(channel->efx, drv, channel->efx->net_dev,
587                           "init chan %d\n", channel->channel);
588
589                 efx_init_eventq(channel);
590
591                 efx_for_each_channel_tx_queue(tx_queue, channel)
592                         efx_init_tx_queue(tx_queue);
593
594                 /* The rx buffer allocation strategy is MTU dependent */
595                 efx_rx_strategy(channel);
596
597                 efx_for_each_channel_rx_queue(rx_queue, channel)
598                         efx_init_rx_queue(rx_queue);
599
600                 WARN_ON(channel->rx_pkt != NULL);
601                 efx_rx_strategy(channel);
602         }
603 }
604
605 /* This enables event queue processing and packet transmission.
606  *
607  * Note that this function is not allowed to fail, since that would
608  * introduce too much complexity into the suspend/resume path.
609  */
610 static void efx_start_channel(struct efx_channel *channel)
611 {
612         struct efx_rx_queue *rx_queue;
613
614         netif_dbg(channel->efx, ifup, channel->efx->net_dev,
615                   "starting chan %d\n", channel->channel);
616
617         /* The interrupt handler for this channel may set work_pending
618          * as soon as we enable it.  Make sure it's cleared before
619          * then.  Similarly, make sure it sees the enabled flag set. */
620         channel->work_pending = false;
621         channel->enabled = true;
622         smp_wmb();
623
624         /* Fill the queues before enabling NAPI */
625         efx_for_each_channel_rx_queue(rx_queue, channel)
626                 efx_fast_push_rx_descriptors(rx_queue);
627
628         napi_enable(&channel->napi_str);
629 }
630
631 /* This disables event queue processing and packet transmission.
632  * This function does not guarantee that all queue processing
633  * (e.g. RX refill) is complete.
634  */
635 static void efx_stop_channel(struct efx_channel *channel)
636 {
637         if (!channel->enabled)
638                 return;
639
640         netif_dbg(channel->efx, ifdown, channel->efx->net_dev,
641                   "stop chan %d\n", channel->channel);
642
643         channel->enabled = false;
644         napi_disable(&channel->napi_str);
645 }
646
647 static void efx_fini_channels(struct efx_nic *efx)
648 {
649         struct efx_channel *channel;
650         struct efx_tx_queue *tx_queue;
651         struct efx_rx_queue *rx_queue;
652         int rc;
653
654         EFX_ASSERT_RESET_SERIALISED(efx);
655         BUG_ON(efx->port_enabled);
656
657         rc = efx_nic_flush_queues(efx);
658         if (rc && EFX_WORKAROUND_7803(efx)) {
659                 /* Schedule a reset to recover from the flush failure. The
660                  * descriptor caches reference memory we're about to free,
661                  * but falcon_reconfigure_mac_wrapper() won't reconnect
662                  * the MACs because of the pending reset. */
663                 netif_err(efx, drv, efx->net_dev,
664                           "Resetting to recover from flush failure\n");
665                 efx_schedule_reset(efx, RESET_TYPE_ALL);
666         } else if (rc) {
667                 netif_err(efx, drv, efx->net_dev, "failed to flush queues\n");
668         } else {
669                 netif_dbg(efx, drv, efx->net_dev,
670                           "successfully flushed all queues\n");
671         }
672
673         efx_for_each_channel(channel, efx) {
674                 netif_dbg(channel->efx, drv, channel->efx->net_dev,
675                           "shut down chan %d\n", channel->channel);
676
677                 efx_for_each_channel_rx_queue(rx_queue, channel)
678                         efx_fini_rx_queue(rx_queue);
679                 efx_for_each_possible_channel_tx_queue(tx_queue, channel)
680                         efx_fini_tx_queue(tx_queue);
681                 efx_fini_eventq(channel);
682         }
683 }
684
685 static void efx_remove_channel(struct efx_channel *channel)
686 {
687         struct efx_tx_queue *tx_queue;
688         struct efx_rx_queue *rx_queue;
689
690         netif_dbg(channel->efx, drv, channel->efx->net_dev,
691                   "destroy chan %d\n", channel->channel);
692
693         efx_for_each_channel_rx_queue(rx_queue, channel)
694                 efx_remove_rx_queue(rx_queue);
695         efx_for_each_possible_channel_tx_queue(tx_queue, channel)
696                 efx_remove_tx_queue(tx_queue);
697         efx_remove_eventq(channel);
698 }
699
700 static void efx_remove_channels(struct efx_nic *efx)
701 {
702         struct efx_channel *channel;
703
704         efx_for_each_channel(channel, efx)
705                 efx_remove_channel(channel);
706 }
707
708 int
709 efx_realloc_channels(struct efx_nic *efx, u32 rxq_entries, u32 txq_entries)
710 {
711         struct efx_channel *other_channel[EFX_MAX_CHANNELS], *channel;
712         u32 old_rxq_entries, old_txq_entries;
713         unsigned i;
714         int rc;
715
716         efx_stop_all(efx);
717         efx_fini_channels(efx);
718
719         /* Clone channels */
720         memset(other_channel, 0, sizeof(other_channel));
721         for (i = 0; i < efx->n_channels; i++) {
722                 channel = efx_alloc_channel(efx, i, efx->channel[i]);
723                 if (!channel) {
724                         rc = -ENOMEM;
725                         goto out;
726                 }
727                 other_channel[i] = channel;
728         }
729
730         /* Swap entry counts and channel pointers */
731         old_rxq_entries = efx->rxq_entries;
732         old_txq_entries = efx->txq_entries;
733         efx->rxq_entries = rxq_entries;
734         efx->txq_entries = txq_entries;
735         for (i = 0; i < efx->n_channels; i++) {
736                 channel = efx->channel[i];
737                 efx->channel[i] = other_channel[i];
738                 other_channel[i] = channel;
739         }
740
741         rc = efx_probe_channels(efx);
742         if (rc)
743                 goto rollback;
744
745         efx_init_napi(efx);
746
747         /* Destroy old channels */
748         for (i = 0; i < efx->n_channels; i++) {
749                 efx_fini_napi_channel(other_channel[i]);
750                 efx_remove_channel(other_channel[i]);
751         }
752 out:
753         /* Free unused channel structures */
754         for (i = 0; i < efx->n_channels; i++)
755                 kfree(other_channel[i]);
756
757         efx_init_channels(efx);
758         efx_start_all(efx);
759         return rc;
760
761 rollback:
762         /* Swap back */
763         efx->rxq_entries = old_rxq_entries;
764         efx->txq_entries = old_txq_entries;
765         for (i = 0; i < efx->n_channels; i++) {
766                 channel = efx->channel[i];
767                 efx->channel[i] = other_channel[i];
768                 other_channel[i] = channel;
769         }
770         goto out;
771 }
772
773 void efx_schedule_slow_fill(struct efx_rx_queue *rx_queue)
774 {
775         mod_timer(&rx_queue->slow_fill, jiffies + msecs_to_jiffies(100));
776 }
777
778 /**************************************************************************
779  *
780  * Port handling
781  *
782  **************************************************************************/
783
784 /* This ensures that the kernel is kept informed (via
785  * netif_carrier_on/off) of the link status, and also maintains the
786  * link status's stop on the port's TX queue.
787  */
788 void efx_link_status_changed(struct efx_nic *efx)
789 {
790         struct efx_link_state *link_state = &efx->link_state;
791
792         /* SFC Bug 5356: A net_dev notifier is registered, so we must ensure
793          * that no events are triggered between unregister_netdev() and the
794          * driver unloading. A more general condition is that NETDEV_CHANGE
795          * can only be generated between NETDEV_UP and NETDEV_DOWN */
796         if (!netif_running(efx->net_dev))
797                 return;
798
799         if (efx->port_inhibited) {
800                 netif_carrier_off(efx->net_dev);
801                 return;
802         }
803
804         if (link_state->up != netif_carrier_ok(efx->net_dev)) {
805                 efx->n_link_state_changes++;
806
807                 if (link_state->up)
808                         netif_carrier_on(efx->net_dev);
809                 else
810                         netif_carrier_off(efx->net_dev);
811         }
812
813         /* Status message for kernel log */
814         if (link_state->up) {
815                 netif_info(efx, link, efx->net_dev,
816                            "link up at %uMbps %s-duplex (MTU %d)%s\n",
817                            link_state->speed, link_state->fd ? "full" : "half",
818                            efx->net_dev->mtu,
819                            (efx->promiscuous ? " [PROMISC]" : ""));
820         } else {
821                 netif_info(efx, link, efx->net_dev, "link down\n");
822         }
823
824 }
825
826 void efx_link_set_advertising(struct efx_nic *efx, u32 advertising)
827 {
828         efx->link_advertising = advertising;
829         if (advertising) {
830                 if (advertising & ADVERTISED_Pause)
831                         efx->wanted_fc |= (EFX_FC_TX | EFX_FC_RX);
832                 else
833                         efx->wanted_fc &= ~(EFX_FC_TX | EFX_FC_RX);
834                 if (advertising & ADVERTISED_Asym_Pause)
835                         efx->wanted_fc ^= EFX_FC_TX;
836         }
837 }
838
839 void efx_link_set_wanted_fc(struct efx_nic *efx, enum efx_fc_type wanted_fc)
840 {
841         efx->wanted_fc = wanted_fc;
842         if (efx->link_advertising) {
843                 if (wanted_fc & EFX_FC_RX)
844                         efx->link_advertising |= (ADVERTISED_Pause |
845                                                   ADVERTISED_Asym_Pause);
846                 else
847                         efx->link_advertising &= ~(ADVERTISED_Pause |
848                                                    ADVERTISED_Asym_Pause);
849                 if (wanted_fc & EFX_FC_TX)
850                         efx->link_advertising ^= ADVERTISED_Asym_Pause;
851         }
852 }
853
854 static void efx_fini_port(struct efx_nic *efx);
855
856 /* Push loopback/power/transmit disable settings to the PHY, and reconfigure
857  * the MAC appropriately. All other PHY configuration changes are pushed
858  * through phy_op->set_settings(), and pushed asynchronously to the MAC
859  * through efx_monitor().
860  *
861  * Callers must hold the mac_lock
862  */
863 int __efx_reconfigure_port(struct efx_nic *efx)
864 {
865         enum efx_phy_mode phy_mode;
866         int rc;
867
868         WARN_ON(!mutex_is_locked(&efx->mac_lock));
869
870         /* Serialise the promiscuous flag with efx_set_multicast_list. */
871         if (efx_dev_registered(efx)) {
872                 netif_addr_lock_bh(efx->net_dev);
873                 netif_addr_unlock_bh(efx->net_dev);
874         }
875
876         /* Disable PHY transmit in mac level loopbacks */
877         phy_mode = efx->phy_mode;
878         if (LOOPBACK_INTERNAL(efx))
879                 efx->phy_mode |= PHY_MODE_TX_DISABLED;
880         else
881                 efx->phy_mode &= ~PHY_MODE_TX_DISABLED;
882
883         rc = efx->type->reconfigure_port(efx);
884
885         if (rc)
886                 efx->phy_mode = phy_mode;
887
888         return rc;
889 }
890
891 /* Reinitialise the MAC to pick up new PHY settings, even if the port is
892  * disabled. */
893 int efx_reconfigure_port(struct efx_nic *efx)
894 {
895         int rc;
896
897         EFX_ASSERT_RESET_SERIALISED(efx);
898
899         mutex_lock(&efx->mac_lock);
900         rc = __efx_reconfigure_port(efx);
901         mutex_unlock(&efx->mac_lock);
902
903         return rc;
904 }
905
906 /* Asynchronous work item for changing MAC promiscuity and multicast
907  * hash.  Avoid a drain/rx_ingress enable by reconfiguring the current
908  * MAC directly. */
909 static void efx_mac_work(struct work_struct *data)
910 {
911         struct efx_nic *efx = container_of(data, struct efx_nic, mac_work);
912
913         mutex_lock(&efx->mac_lock);
914         if (efx->port_enabled) {
915                 efx->type->push_multicast_hash(efx);
916                 efx->mac_op->reconfigure(efx);
917         }
918         mutex_unlock(&efx->mac_lock);
919 }
920
921 static int efx_probe_port(struct efx_nic *efx)
922 {
923         unsigned char *perm_addr;
924         int rc;
925
926         netif_dbg(efx, probe, efx->net_dev, "create port\n");
927
928         if (phy_flash_cfg)
929                 efx->phy_mode = PHY_MODE_SPECIAL;
930
931         /* Connect up MAC/PHY operations table */
932         rc = efx->type->probe_port(efx);
933         if (rc)
934                 return rc;
935
936         /* Sanity check MAC address */
937         perm_addr = efx->net_dev->perm_addr;
938         if (is_valid_ether_addr(perm_addr)) {
939                 memcpy(efx->net_dev->dev_addr, perm_addr, ETH_ALEN);
940         } else {
941                 netif_err(efx, probe, efx->net_dev, "invalid MAC address %pM\n",
942                           perm_addr);
943                 if (!allow_bad_hwaddr) {
944                         rc = -EINVAL;
945                         goto err;
946                 }
947                 random_ether_addr(efx->net_dev->dev_addr);
948                 netif_info(efx, probe, efx->net_dev,
949                            "using locally-generated MAC %pM\n",
950                            efx->net_dev->dev_addr);
951         }
952
953         return 0;
954
955  err:
956         efx->type->remove_port(efx);
957         return rc;
958 }
959
960 static int efx_init_port(struct efx_nic *efx)
961 {
962         int rc;
963
964         netif_dbg(efx, drv, efx->net_dev, "init port\n");
965
966         mutex_lock(&efx->mac_lock);
967
968         rc = efx->phy_op->init(efx);
969         if (rc)
970                 goto fail1;
971
972         efx->port_initialized = true;
973
974         /* Reconfigure the MAC before creating dma queues (required for
975          * Falcon/A1 where RX_INGR_EN/TX_DRAIN_EN isn't supported) */
976         efx->mac_op->reconfigure(efx);
977
978         /* Ensure the PHY advertises the correct flow control settings */
979         rc = efx->phy_op->reconfigure(efx);
980         if (rc)
981                 goto fail2;
982
983         mutex_unlock(&efx->mac_lock);
984         return 0;
985
986 fail2:
987         efx->phy_op->fini(efx);
988 fail1:
989         mutex_unlock(&efx->mac_lock);
990         return rc;
991 }
992
993 static void efx_start_port(struct efx_nic *efx)
994 {
995         netif_dbg(efx, ifup, efx->net_dev, "start port\n");
996         BUG_ON(efx->port_enabled);
997
998         mutex_lock(&efx->mac_lock);
999         efx->port_enabled = true;
1000
1001         /* efx_mac_work() might have been scheduled after efx_stop_port(),
1002          * and then cancelled by efx_flush_all() */
1003         efx->type->push_multicast_hash(efx);
1004         efx->mac_op->reconfigure(efx);
1005
1006         mutex_unlock(&efx->mac_lock);
1007 }
1008
1009 /* Prevent efx_mac_work() and efx_monitor() from working */
1010 static void efx_stop_port(struct efx_nic *efx)
1011 {
1012         netif_dbg(efx, ifdown, efx->net_dev, "stop port\n");
1013
1014         mutex_lock(&efx->mac_lock);
1015         efx->port_enabled = false;
1016         mutex_unlock(&efx->mac_lock);
1017
1018         /* Serialise against efx_set_multicast_list() */
1019         if (efx_dev_registered(efx)) {
1020                 netif_addr_lock_bh(efx->net_dev);
1021                 netif_addr_unlock_bh(efx->net_dev);
1022         }
1023 }
1024
1025 static void efx_fini_port(struct efx_nic *efx)
1026 {
1027         netif_dbg(efx, drv, efx->net_dev, "shut down port\n");
1028
1029         if (!efx->port_initialized)
1030                 return;
1031
1032         efx->phy_op->fini(efx);
1033         efx->port_initialized = false;
1034
1035         efx->link_state.up = false;
1036         efx_link_status_changed(efx);
1037 }
1038
1039 static void efx_remove_port(struct efx_nic *efx)
1040 {
1041         netif_dbg(efx, drv, efx->net_dev, "destroying port\n");
1042
1043         efx->type->remove_port(efx);
1044 }
1045
1046 /**************************************************************************
1047  *
1048  * NIC handling
1049  *
1050  **************************************************************************/
1051
1052 /* This configures the PCI device to enable I/O and DMA. */
1053 static int efx_init_io(struct efx_nic *efx)
1054 {
1055         struct pci_dev *pci_dev = efx->pci_dev;
1056         dma_addr_t dma_mask = efx->type->max_dma_mask;
1057         int rc;
1058
1059         netif_dbg(efx, probe, efx->net_dev, "initialising I/O\n");
1060
1061         rc = pci_enable_device(pci_dev);
1062         if (rc) {
1063                 netif_err(efx, probe, efx->net_dev,
1064                           "failed to enable PCI device\n");
1065                 goto fail1;
1066         }
1067
1068         pci_set_master(pci_dev);
1069
1070         /* Set the PCI DMA mask.  Try all possibilities from our
1071          * genuine mask down to 32 bits, because some architectures
1072          * (e.g. x86_64 with iommu_sac_force set) will allow 40 bit
1073          * masks event though they reject 46 bit masks.
1074          */
1075         while (dma_mask > 0x7fffffffUL) {
1076                 if (pci_dma_supported(pci_dev, dma_mask) &&
1077                     ((rc = pci_set_dma_mask(pci_dev, dma_mask)) == 0))
1078                         break;
1079                 dma_mask >>= 1;
1080         }
1081         if (rc) {
1082                 netif_err(efx, probe, efx->net_dev,
1083                           "could not find a suitable DMA mask\n");
1084                 goto fail2;
1085         }
1086         netif_dbg(efx, probe, efx->net_dev,
1087                   "using DMA mask %llx\n", (unsigned long long) dma_mask);
1088         rc = pci_set_consistent_dma_mask(pci_dev, dma_mask);
1089         if (rc) {
1090                 /* pci_set_consistent_dma_mask() is not *allowed* to
1091                  * fail with a mask that pci_set_dma_mask() accepted,
1092                  * but just in case...
1093                  */
1094                 netif_err(efx, probe, efx->net_dev,
1095                           "failed to set consistent DMA mask\n");
1096                 goto fail2;
1097         }
1098
1099         efx->membase_phys = pci_resource_start(efx->pci_dev, EFX_MEM_BAR);
1100         rc = pci_request_region(pci_dev, EFX_MEM_BAR, "sfc");
1101         if (rc) {
1102                 netif_err(efx, probe, efx->net_dev,
1103                           "request for memory BAR failed\n");
1104                 rc = -EIO;
1105                 goto fail3;
1106         }
1107         efx->membase = ioremap_wc(efx->membase_phys,
1108                                   efx->type->mem_map_size);
1109         if (!efx->membase) {
1110                 netif_err(efx, probe, efx->net_dev,
1111                           "could not map memory BAR at %llx+%x\n",
1112                           (unsigned long long)efx->membase_phys,
1113                           efx->type->mem_map_size);
1114                 rc = -ENOMEM;
1115                 goto fail4;
1116         }
1117         netif_dbg(efx, probe, efx->net_dev,
1118                   "memory BAR at %llx+%x (virtual %p)\n",
1119                   (unsigned long long)efx->membase_phys,
1120                   efx->type->mem_map_size, efx->membase);
1121
1122         return 0;
1123
1124  fail4:
1125         pci_release_region(efx->pci_dev, EFX_MEM_BAR);
1126  fail3:
1127         efx->membase_phys = 0;
1128  fail2:
1129         pci_disable_device(efx->pci_dev);
1130  fail1:
1131         return rc;
1132 }
1133
1134 static void efx_fini_io(struct efx_nic *efx)
1135 {
1136         netif_dbg(efx, drv, efx->net_dev, "shutting down I/O\n");
1137
1138         if (efx->membase) {
1139                 iounmap(efx->membase);
1140                 efx->membase = NULL;
1141         }
1142
1143         if (efx->membase_phys) {
1144                 pci_release_region(efx->pci_dev, EFX_MEM_BAR);
1145                 efx->membase_phys = 0;
1146         }
1147
1148         pci_disable_device(efx->pci_dev);
1149 }
1150
1151 /* Get number of channels wanted.  Each channel will have its own IRQ,
1152  * 1 RX queue and/or 2 TX queues. */
1153 static int efx_wanted_channels(void)
1154 {
1155         cpumask_var_t core_mask;
1156         int count;
1157         int cpu;
1158
1159         if (rss_cpus)
1160                 return rss_cpus;
1161
1162         if (unlikely(!zalloc_cpumask_var(&core_mask, GFP_KERNEL))) {
1163                 printk(KERN_WARNING
1164                        "sfc: RSS disabled due to allocation failure\n");
1165                 return 1;
1166         }
1167
1168         count = 0;
1169         for_each_online_cpu(cpu) {
1170                 if (!cpumask_test_cpu(cpu, core_mask)) {
1171                         ++count;
1172                         cpumask_or(core_mask, core_mask,
1173                                    topology_core_cpumask(cpu));
1174                 }
1175         }
1176
1177         free_cpumask_var(core_mask);
1178         return count;
1179 }
1180
1181 static int
1182 efx_init_rx_cpu_rmap(struct efx_nic *efx, struct msix_entry *xentries)
1183 {
1184 #ifdef CONFIG_RFS_ACCEL
1185         int i, rc;
1186
1187         efx->net_dev->rx_cpu_rmap = alloc_irq_cpu_rmap(efx->n_rx_channels);
1188         if (!efx->net_dev->rx_cpu_rmap)
1189                 return -ENOMEM;
1190         for (i = 0; i < efx->n_rx_channels; i++) {
1191                 rc = irq_cpu_rmap_add(efx->net_dev->rx_cpu_rmap,
1192                                       xentries[i].vector);
1193                 if (rc) {
1194                         free_irq_cpu_rmap(efx->net_dev->rx_cpu_rmap);
1195                         efx->net_dev->rx_cpu_rmap = NULL;
1196                         return rc;
1197                 }
1198         }
1199 #endif
1200         return 0;
1201 }
1202
1203 /* Probe the number and type of interrupts we are able to obtain, and
1204  * the resulting numbers of channels and RX queues.
1205  */
1206 static int efx_probe_interrupts(struct efx_nic *efx)
1207 {
1208         int max_channels =
1209                 min_t(int, efx->type->phys_addr_channels, EFX_MAX_CHANNELS);
1210         int rc, i;
1211
1212         if (efx->interrupt_mode == EFX_INT_MODE_MSIX) {
1213                 struct msix_entry xentries[EFX_MAX_CHANNELS];
1214                 int n_channels;
1215
1216                 n_channels = efx_wanted_channels();
1217                 if (separate_tx_channels)
1218                         n_channels *= 2;
1219                 n_channels = min(n_channels, max_channels);
1220
1221                 for (i = 0; i < n_channels; i++)
1222                         xentries[i].entry = i;
1223                 rc = pci_enable_msix(efx->pci_dev, xentries, n_channels);
1224                 if (rc > 0) {
1225                         netif_err(efx, drv, efx->net_dev,
1226                                   "WARNING: Insufficient MSI-X vectors"
1227                                   " available (%d < %d).\n", rc, n_channels);
1228                         netif_err(efx, drv, efx->net_dev,
1229                                   "WARNING: Performance may be reduced.\n");
1230                         EFX_BUG_ON_PARANOID(rc >= n_channels);
1231                         n_channels = rc;
1232                         rc = pci_enable_msix(efx->pci_dev, xentries,
1233                                              n_channels);
1234                 }
1235
1236                 if (rc == 0) {
1237                         efx->n_channels = n_channels;
1238                         if (separate_tx_channels) {
1239                                 efx->n_tx_channels =
1240                                         max(efx->n_channels / 2, 1U);
1241                                 efx->n_rx_channels =
1242                                         max(efx->n_channels -
1243                                             efx->n_tx_channels, 1U);
1244                         } else {
1245                                 efx->n_tx_channels = efx->n_channels;
1246                                 efx->n_rx_channels = efx->n_channels;
1247                         }
1248                         rc = efx_init_rx_cpu_rmap(efx, xentries);
1249                         if (rc) {
1250                                 pci_disable_msix(efx->pci_dev);
1251                                 return rc;
1252                         }
1253                         for (i = 0; i < n_channels; i++)
1254                                 efx_get_channel(efx, i)->irq =
1255                                         xentries[i].vector;
1256                 } else {
1257                         /* Fall back to single channel MSI */
1258                         efx->interrupt_mode = EFX_INT_MODE_MSI;
1259                         netif_err(efx, drv, efx->net_dev,
1260                                   "could not enable MSI-X\n");
1261                 }
1262         }
1263
1264         /* Try single interrupt MSI */
1265         if (efx->interrupt_mode == EFX_INT_MODE_MSI) {
1266                 efx->n_channels = 1;
1267                 efx->n_rx_channels = 1;
1268                 efx->n_tx_channels = 1;
1269                 rc = pci_enable_msi(efx->pci_dev);
1270                 if (rc == 0) {
1271                         efx_get_channel(efx, 0)->irq = efx->pci_dev->irq;
1272                 } else {
1273                         netif_err(efx, drv, efx->net_dev,
1274                                   "could not enable MSI\n");
1275                         efx->interrupt_mode = EFX_INT_MODE_LEGACY;
1276                 }
1277         }
1278
1279         /* Assume legacy interrupts */
1280         if (efx->interrupt_mode == EFX_INT_MODE_LEGACY) {
1281                 efx->n_channels = 1 + (separate_tx_channels ? 1 : 0);
1282                 efx->n_rx_channels = 1;
1283                 efx->n_tx_channels = 1;
1284                 efx->legacy_irq = efx->pci_dev->irq;
1285         }
1286
1287         return 0;
1288 }
1289
1290 static void efx_remove_interrupts(struct efx_nic *efx)
1291 {
1292         struct efx_channel *channel;
1293
1294         /* Remove MSI/MSI-X interrupts */
1295         efx_for_each_channel(channel, efx)
1296                 channel->irq = 0;
1297         pci_disable_msi(efx->pci_dev);
1298         pci_disable_msix(efx->pci_dev);
1299
1300         /* Remove legacy interrupt */
1301         efx->legacy_irq = 0;
1302 }
1303
1304 static void efx_set_channels(struct efx_nic *efx)
1305 {
1306         efx->tx_channel_offset =
1307                 separate_tx_channels ? efx->n_channels - efx->n_tx_channels : 0;
1308 }
1309
1310 static int efx_probe_nic(struct efx_nic *efx)
1311 {
1312         size_t i;
1313         int rc;
1314
1315         netif_dbg(efx, probe, efx->net_dev, "creating NIC\n");
1316
1317         /* Carry out hardware-type specific initialisation */
1318         rc = efx->type->probe(efx);
1319         if (rc)
1320                 return rc;
1321
1322         /* Determine the number of channels and queues by trying to hook
1323          * in MSI-X interrupts. */
1324         rc = efx_probe_interrupts(efx);
1325         if (rc)
1326                 goto fail;
1327
1328         if (efx->n_channels > 1)
1329                 get_random_bytes(&efx->rx_hash_key, sizeof(efx->rx_hash_key));
1330         for (i = 0; i < ARRAY_SIZE(efx->rx_indir_table); i++)
1331                 efx->rx_indir_table[i] = i % efx->n_rx_channels;
1332
1333         efx_set_channels(efx);
1334         netif_set_real_num_tx_queues(efx->net_dev, efx->n_tx_channels);
1335         netif_set_real_num_rx_queues(efx->net_dev, efx->n_rx_channels);
1336
1337         /* Initialise the interrupt moderation settings */
1338         efx_init_irq_moderation(efx, tx_irq_mod_usec, rx_irq_mod_usec, true);
1339
1340         return 0;
1341
1342 fail:
1343         efx->type->remove(efx);
1344         return rc;
1345 }
1346
1347 static void efx_remove_nic(struct efx_nic *efx)
1348 {
1349         netif_dbg(efx, drv, efx->net_dev, "destroying NIC\n");
1350
1351         efx_remove_interrupts(efx);
1352         efx->type->remove(efx);
1353 }
1354
1355 /**************************************************************************
1356  *
1357  * NIC startup/shutdown
1358  *
1359  *************************************************************************/
1360
1361 static int efx_probe_all(struct efx_nic *efx)
1362 {
1363         int rc;
1364
1365         rc = efx_probe_nic(efx);
1366         if (rc) {
1367                 netif_err(efx, probe, efx->net_dev, "failed to create NIC\n");
1368                 goto fail1;
1369         }
1370
1371         rc = efx_probe_port(efx);
1372         if (rc) {
1373                 netif_err(efx, probe, efx->net_dev, "failed to create port\n");
1374                 goto fail2;
1375         }
1376
1377         efx->rxq_entries = efx->txq_entries = EFX_DEFAULT_DMAQ_SIZE;
1378         rc = efx_probe_channels(efx);
1379         if (rc)
1380                 goto fail3;
1381
1382         rc = efx_probe_filters(efx);
1383         if (rc) {
1384                 netif_err(efx, probe, efx->net_dev,
1385                           "failed to create filter tables\n");
1386                 goto fail4;
1387         }
1388
1389         return 0;
1390
1391  fail4:
1392         efx_remove_channels(efx);
1393  fail3:
1394         efx_remove_port(efx);
1395  fail2:
1396         efx_remove_nic(efx);
1397  fail1:
1398         return rc;
1399 }
1400
1401 /* Called after previous invocation(s) of efx_stop_all, restarts the
1402  * port, kernel transmit queue, NAPI processing and hardware interrupts,
1403  * and ensures that the port is scheduled to be reconfigured.
1404  * This function is safe to call multiple times when the NIC is in any
1405  * state. */
1406 static void efx_start_all(struct efx_nic *efx)
1407 {
1408         struct efx_channel *channel;
1409
1410         EFX_ASSERT_RESET_SERIALISED(efx);
1411
1412         /* Check that it is appropriate to restart the interface. All
1413          * of these flags are safe to read under just the rtnl lock */
1414         if (efx->port_enabled)
1415                 return;
1416         if ((efx->state != STATE_RUNNING) && (efx->state != STATE_INIT))
1417                 return;
1418         if (efx_dev_registered(efx) && !netif_running(efx->net_dev))
1419                 return;
1420
1421         /* Mark the port as enabled so port reconfigurations can start, then
1422          * restart the transmit interface early so the watchdog timer stops */
1423         efx_start_port(efx);
1424
1425         if (efx_dev_registered(efx))
1426                 netif_tx_wake_all_queues(efx->net_dev);
1427
1428         efx_for_each_channel(channel, efx)
1429                 efx_start_channel(channel);
1430
1431         if (efx->legacy_irq)
1432                 efx->legacy_irq_enabled = true;
1433         efx_nic_enable_interrupts(efx);
1434
1435         /* Switch to event based MCDI completions after enabling interrupts.
1436          * If a reset has been scheduled, then we need to stay in polled mode.
1437          * Rather than serialising efx_mcdi_mode_event() [which sleeps] and
1438          * reset_pending [modified from an atomic context], we instead guarantee
1439          * that efx_mcdi_mode_poll() isn't reverted erroneously */
1440         efx_mcdi_mode_event(efx);
1441         if (efx->reset_pending != RESET_TYPE_NONE)
1442                 efx_mcdi_mode_poll(efx);
1443
1444         /* Start the hardware monitor if there is one. Otherwise (we're link
1445          * event driven), we have to poll the PHY because after an event queue
1446          * flush, we could have a missed a link state change */
1447         if (efx->type->monitor != NULL) {
1448                 queue_delayed_work(efx->workqueue, &efx->monitor_work,
1449                                    efx_monitor_interval);
1450         } else {
1451                 mutex_lock(&efx->mac_lock);
1452                 if (efx->phy_op->poll(efx))
1453                         efx_link_status_changed(efx);
1454                 mutex_unlock(&efx->mac_lock);
1455         }
1456
1457         efx->type->start_stats(efx);
1458 }
1459
1460 /* Flush all delayed work. Should only be called when no more delayed work
1461  * will be scheduled. This doesn't flush pending online resets (efx_reset),
1462  * since we're holding the rtnl_lock at this point. */
1463 static void efx_flush_all(struct efx_nic *efx)
1464 {
1465         /* Make sure the hardware monitor is stopped */
1466         cancel_delayed_work_sync(&efx->monitor_work);
1467         /* Stop scheduled port reconfigurations */
1468         cancel_work_sync(&efx->mac_work);
1469 }
1470
1471 /* Quiesce hardware and software without bringing the link down.
1472  * Safe to call multiple times, when the nic and interface is in any
1473  * state. The caller is guaranteed to subsequently be in a position
1474  * to modify any hardware and software state they see fit without
1475  * taking locks. */
1476 static void efx_stop_all(struct efx_nic *efx)
1477 {
1478         struct efx_channel *channel;
1479
1480         EFX_ASSERT_RESET_SERIALISED(efx);
1481
1482         /* port_enabled can be read safely under the rtnl lock */
1483         if (!efx->port_enabled)
1484                 return;
1485
1486         efx->type->stop_stats(efx);
1487
1488         /* Switch to MCDI polling on Siena before disabling interrupts */
1489         efx_mcdi_mode_poll(efx);
1490
1491         /* Disable interrupts and wait for ISR to complete */
1492         efx_nic_disable_interrupts(efx);
1493         if (efx->legacy_irq) {
1494                 synchronize_irq(efx->legacy_irq);
1495                 efx->legacy_irq_enabled = false;
1496         }
1497         efx_for_each_channel(channel, efx) {
1498                 if (channel->irq)
1499                         synchronize_irq(channel->irq);
1500         }
1501
1502         /* Stop all NAPI processing and synchronous rx refills */
1503         efx_for_each_channel(channel, efx)
1504                 efx_stop_channel(channel);
1505
1506         /* Stop all asynchronous port reconfigurations. Since all
1507          * event processing has already been stopped, there is no
1508          * window to loose phy events */
1509         efx_stop_port(efx);
1510
1511         /* Flush efx_mac_work(), refill_workqueue, monitor_work */
1512         efx_flush_all(efx);
1513
1514         /* Stop the kernel transmit interface late, so the watchdog
1515          * timer isn't ticking over the flush */
1516         if (efx_dev_registered(efx)) {
1517                 netif_tx_stop_all_queues(efx->net_dev);
1518                 netif_tx_lock_bh(efx->net_dev);
1519                 netif_tx_unlock_bh(efx->net_dev);
1520         }
1521 }
1522
1523 static void efx_remove_all(struct efx_nic *efx)
1524 {
1525         efx_remove_filters(efx);
1526         efx_remove_channels(efx);
1527         efx_remove_port(efx);
1528         efx_remove_nic(efx);
1529 }
1530
1531 /**************************************************************************
1532  *
1533  * Interrupt moderation
1534  *
1535  **************************************************************************/
1536
1537 static unsigned irq_mod_ticks(int usecs, int resolution)
1538 {
1539         if (usecs <= 0)
1540                 return 0; /* cannot receive interrupts ahead of time :-) */
1541         if (usecs < resolution)
1542                 return 1; /* never round down to 0 */
1543         return usecs / resolution;
1544 }
1545
1546 /* Set interrupt moderation parameters */
1547 void efx_init_irq_moderation(struct efx_nic *efx, int tx_usecs, int rx_usecs,
1548                              bool rx_adaptive)
1549 {
1550         struct efx_channel *channel;
1551         unsigned tx_ticks = irq_mod_ticks(tx_usecs, EFX_IRQ_MOD_RESOLUTION);
1552         unsigned rx_ticks = irq_mod_ticks(rx_usecs, EFX_IRQ_MOD_RESOLUTION);
1553
1554         EFX_ASSERT_RESET_SERIALISED(efx);
1555
1556         efx->irq_rx_adaptive = rx_adaptive;
1557         efx->irq_rx_moderation = rx_ticks;
1558         efx_for_each_channel(channel, efx) {
1559                 if (efx_channel_has_rx_queue(channel))
1560                         channel->irq_moderation = rx_ticks;
1561                 else if (efx_channel_has_tx_queues(channel))
1562                         channel->irq_moderation = tx_ticks;
1563         }
1564 }
1565
1566 /**************************************************************************
1567  *
1568  * Hardware monitor
1569  *
1570  **************************************************************************/
1571
1572 /* Run periodically off the general workqueue */
1573 static void efx_monitor(struct work_struct *data)
1574 {
1575         struct efx_nic *efx = container_of(data, struct efx_nic,
1576                                            monitor_work.work);
1577
1578         netif_vdbg(efx, timer, efx->net_dev,
1579                    "hardware monitor executing on CPU %d\n",
1580                    raw_smp_processor_id());
1581         BUG_ON(efx->type->monitor == NULL);
1582
1583         /* If the mac_lock is already held then it is likely a port
1584          * reconfiguration is already in place, which will likely do
1585          * most of the work of monitor() anyway. */
1586         if (mutex_trylock(&efx->mac_lock)) {
1587                 if (efx->port_enabled)
1588                         efx->type->monitor(efx);
1589                 mutex_unlock(&efx->mac_lock);
1590         }
1591
1592         queue_delayed_work(efx->workqueue, &efx->monitor_work,
1593                            efx_monitor_interval);
1594 }
1595
1596 /**************************************************************************
1597  *
1598  * ioctls
1599  *
1600  *************************************************************************/
1601
1602 /* Net device ioctl
1603  * Context: process, rtnl_lock() held.
1604  */
1605 static int efx_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1606 {
1607         struct efx_nic *efx = netdev_priv(net_dev);
1608         struct mii_ioctl_data *data = if_mii(ifr);
1609
1610         EFX_ASSERT_RESET_SERIALISED(efx);
1611
1612         /* Convert phy_id from older PRTAD/DEVAD format */
1613         if ((cmd == SIOCGMIIREG || cmd == SIOCSMIIREG) &&
1614             (data->phy_id & 0xfc00) == 0x0400)
1615                 data->phy_id ^= MDIO_PHY_ID_C45 | 0x0400;
1616
1617         return mdio_mii_ioctl(&efx->mdio, data, cmd);
1618 }
1619
1620 /**************************************************************************
1621  *
1622  * NAPI interface
1623  *
1624  **************************************************************************/
1625
1626 static void efx_init_napi(struct efx_nic *efx)
1627 {
1628         struct efx_channel *channel;
1629
1630         efx_for_each_channel(channel, efx) {
1631                 channel->napi_dev = efx->net_dev;
1632                 netif_napi_add(channel->napi_dev, &channel->napi_str,
1633                                efx_poll, napi_weight);
1634         }
1635 }
1636
1637 static void efx_fini_napi_channel(struct efx_channel *channel)
1638 {
1639         if (channel->napi_dev)
1640                 netif_napi_del(&channel->napi_str);
1641         channel->napi_dev = NULL;
1642 }
1643
1644 static void efx_fini_napi(struct efx_nic *efx)
1645 {
1646         struct efx_channel *channel;
1647
1648         efx_for_each_channel(channel, efx)
1649                 efx_fini_napi_channel(channel);
1650 }
1651
1652 /**************************************************************************
1653  *
1654  * Kernel netpoll interface
1655  *
1656  *************************************************************************/
1657
1658 #ifdef CONFIG_NET_POLL_CONTROLLER
1659
1660 /* Although in the common case interrupts will be disabled, this is not
1661  * guaranteed. However, all our work happens inside the NAPI callback,
1662  * so no locking is required.
1663  */
1664 static void efx_netpoll(struct net_device *net_dev)
1665 {
1666         struct efx_nic *efx = netdev_priv(net_dev);
1667         struct efx_channel *channel;
1668
1669         efx_for_each_channel(channel, efx)
1670                 efx_schedule_channel(channel);
1671 }
1672
1673 #endif
1674
1675 /**************************************************************************
1676  *
1677  * Kernel net device interface
1678  *
1679  *************************************************************************/
1680
1681 /* Context: process, rtnl_lock() held. */
1682 static int efx_net_open(struct net_device *net_dev)
1683 {
1684         struct efx_nic *efx = netdev_priv(net_dev);
1685         EFX_ASSERT_RESET_SERIALISED(efx);
1686
1687         netif_dbg(efx, ifup, efx->net_dev, "opening device on CPU %d\n",
1688                   raw_smp_processor_id());
1689
1690         if (efx->state == STATE_DISABLED)
1691                 return -EIO;
1692         if (efx->phy_mode & PHY_MODE_SPECIAL)
1693                 return -EBUSY;
1694         if (efx_mcdi_poll_reboot(efx) && efx_reset(efx, RESET_TYPE_ALL))
1695                 return -EIO;
1696
1697         /* Notify the kernel of the link state polled during driver load,
1698          * before the monitor starts running */
1699         efx_link_status_changed(efx);
1700
1701         efx_start_all(efx);
1702         return 0;
1703 }
1704
1705 /* Context: process, rtnl_lock() held.
1706  * Note that the kernel will ignore our return code; this method
1707  * should really be a void.
1708  */
1709 static int efx_net_stop(struct net_device *net_dev)
1710 {
1711         struct efx_nic *efx = netdev_priv(net_dev);
1712
1713         netif_dbg(efx, ifdown, efx->net_dev, "closing on CPU %d\n",
1714                   raw_smp_processor_id());
1715
1716         if (efx->state != STATE_DISABLED) {
1717                 /* Stop the device and flush all the channels */
1718                 efx_stop_all(efx);
1719                 efx_fini_channels(efx);
1720                 efx_init_channels(efx);
1721         }
1722
1723         return 0;
1724 }
1725
1726 /* Context: process, dev_base_lock or RTNL held, non-blocking. */
1727 static struct rtnl_link_stats64 *efx_net_stats(struct net_device *net_dev, struct rtnl_link_stats64 *stats)
1728 {
1729         struct efx_nic *efx = netdev_priv(net_dev);
1730         struct efx_mac_stats *mac_stats = &efx->mac_stats;
1731
1732         spin_lock_bh(&efx->stats_lock);
1733         efx->type->update_stats(efx);
1734         spin_unlock_bh(&efx->stats_lock);
1735
1736         stats->rx_packets = mac_stats->rx_packets;
1737         stats->tx_packets = mac_stats->tx_packets;
1738         stats->rx_bytes = mac_stats->rx_bytes;
1739         stats->tx_bytes = mac_stats->tx_bytes;
1740         stats->rx_dropped = efx->n_rx_nodesc_drop_cnt;
1741         stats->multicast = mac_stats->rx_multicast;
1742         stats->collisions = mac_stats->tx_collision;
1743         stats->rx_length_errors = (mac_stats->rx_gtjumbo +
1744                                    mac_stats->rx_length_error);
1745         stats->rx_crc_errors = mac_stats->rx_bad;
1746         stats->rx_frame_errors = mac_stats->rx_align_error;
1747         stats->rx_fifo_errors = mac_stats->rx_overflow;
1748         stats->rx_missed_errors = mac_stats->rx_missed;
1749         stats->tx_window_errors = mac_stats->tx_late_collision;
1750
1751         stats->rx_errors = (stats->rx_length_errors +
1752                             stats->rx_crc_errors +
1753                             stats->rx_frame_errors +
1754                             mac_stats->rx_symbol_error);
1755         stats->tx_errors = (stats->tx_window_errors +
1756                             mac_stats->tx_bad);
1757
1758         return stats;
1759 }
1760
1761 /* Context: netif_tx_lock held, BHs disabled. */
1762 static void efx_watchdog(struct net_device *net_dev)
1763 {
1764         struct efx_nic *efx = netdev_priv(net_dev);
1765
1766         netif_err(efx, tx_err, efx->net_dev,
1767                   "TX stuck with port_enabled=%d: resetting channels\n",
1768                   efx->port_enabled);
1769
1770         efx_schedule_reset(efx, RESET_TYPE_TX_WATCHDOG);
1771 }
1772
1773
1774 /* Context: process, rtnl_lock() held. */
1775 static int efx_change_mtu(struct net_device *net_dev, int new_mtu)
1776 {
1777         struct efx_nic *efx = netdev_priv(net_dev);
1778         int rc = 0;
1779
1780         EFX_ASSERT_RESET_SERIALISED(efx);
1781
1782         if (new_mtu > EFX_MAX_MTU)
1783                 return -EINVAL;
1784
1785         efx_stop_all(efx);
1786
1787         netif_dbg(efx, drv, efx->net_dev, "changing MTU to %d\n", new_mtu);
1788
1789         efx_fini_channels(efx);
1790
1791         mutex_lock(&efx->mac_lock);
1792         /* Reconfigure the MAC before enabling the dma queues so that
1793          * the RX buffers don't overflow */
1794         net_dev->mtu = new_mtu;
1795         efx->mac_op->reconfigure(efx);
1796         mutex_unlock(&efx->mac_lock);
1797
1798         efx_init_channels(efx);
1799
1800         efx_start_all(efx);
1801         return rc;
1802 }
1803
1804 static int efx_set_mac_address(struct net_device *net_dev, void *data)
1805 {
1806         struct efx_nic *efx = netdev_priv(net_dev);
1807         struct sockaddr *addr = data;
1808         char *new_addr = addr->sa_data;
1809
1810         EFX_ASSERT_RESET_SERIALISED(efx);
1811
1812         if (!is_valid_ether_addr(new_addr)) {
1813                 netif_err(efx, drv, efx->net_dev,
1814                           "invalid ethernet MAC address requested: %pM\n",
1815                           new_addr);
1816                 return -EINVAL;
1817         }
1818
1819         memcpy(net_dev->dev_addr, new_addr, net_dev->addr_len);
1820
1821         /* Reconfigure the MAC */
1822         mutex_lock(&efx->mac_lock);
1823         efx->mac_op->reconfigure(efx);
1824         mutex_unlock(&efx->mac_lock);
1825
1826         return 0;
1827 }
1828
1829 /* Context: netif_addr_lock held, BHs disabled. */
1830 static void efx_set_multicast_list(struct net_device *net_dev)
1831 {
1832         struct efx_nic *efx = netdev_priv(net_dev);
1833         struct netdev_hw_addr *ha;
1834         union efx_multicast_hash *mc_hash = &efx->multicast_hash;
1835         u32 crc;
1836         int bit;
1837
1838         efx->promiscuous = !!(net_dev->flags & IFF_PROMISC);
1839
1840         /* Build multicast hash table */
1841         if (efx->promiscuous || (net_dev->flags & IFF_ALLMULTI)) {
1842                 memset(mc_hash, 0xff, sizeof(*mc_hash));
1843         } else {
1844                 memset(mc_hash, 0x00, sizeof(*mc_hash));
1845                 netdev_for_each_mc_addr(ha, net_dev) {
1846                         crc = ether_crc_le(ETH_ALEN, ha->addr);
1847                         bit = crc & (EFX_MCAST_HASH_ENTRIES - 1);
1848                         set_bit_le(bit, mc_hash->byte);
1849                 }
1850
1851                 /* Broadcast packets go through the multicast hash filter.
1852                  * ether_crc_le() of the broadcast address is 0xbe2612ff
1853                  * so we always add bit 0xff to the mask.
1854                  */
1855                 set_bit_le(0xff, mc_hash->byte);
1856         }
1857
1858         if (efx->port_enabled)
1859                 queue_work(efx->workqueue, &efx->mac_work);
1860         /* Otherwise efx_start_port() will do this */
1861 }
1862
1863 static const struct net_device_ops efx_netdev_ops = {
1864         .ndo_open               = efx_net_open,
1865         .ndo_stop               = efx_net_stop,
1866         .ndo_get_stats64        = efx_net_stats,
1867         .ndo_tx_timeout         = efx_watchdog,
1868         .ndo_start_xmit         = efx_hard_start_xmit,
1869         .ndo_validate_addr      = eth_validate_addr,
1870         .ndo_do_ioctl           = efx_ioctl,
1871         .ndo_change_mtu         = efx_change_mtu,
1872         .ndo_set_mac_address    = efx_set_mac_address,
1873         .ndo_set_multicast_list = efx_set_multicast_list,
1874 #ifdef CONFIG_NET_POLL_CONTROLLER
1875         .ndo_poll_controller = efx_netpoll,
1876 #endif
1877         .ndo_setup_tc           = efx_setup_tc,
1878 #ifdef CONFIG_RFS_ACCEL
1879         .ndo_rx_flow_steer      = efx_filter_rfs,
1880 #endif
1881 };
1882
1883 static void efx_update_name(struct efx_nic *efx)
1884 {
1885         strcpy(efx->name, efx->net_dev->name);
1886         efx_mtd_rename(efx);
1887         efx_set_channel_names(efx);
1888 }
1889
1890 static int efx_netdev_event(struct notifier_block *this,
1891                             unsigned long event, void *ptr)
1892 {
1893         struct net_device *net_dev = ptr;
1894
1895         if (net_dev->netdev_ops == &efx_netdev_ops &&
1896             event == NETDEV_CHANGENAME)
1897                 efx_update_name(netdev_priv(net_dev));
1898
1899         return NOTIFY_DONE;
1900 }
1901
1902 static struct notifier_block efx_netdev_notifier = {
1903         .notifier_call = efx_netdev_event,
1904 };
1905
1906 static ssize_t
1907 show_phy_type(struct device *dev, struct device_attribute *attr, char *buf)
1908 {
1909         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
1910         return sprintf(buf, "%d\n", efx->phy_type);
1911 }
1912 static DEVICE_ATTR(phy_type, 0644, show_phy_type, NULL);
1913
1914 static int efx_register_netdev(struct efx_nic *efx)
1915 {
1916         struct net_device *net_dev = efx->net_dev;
1917         struct efx_channel *channel;
1918         int rc;
1919
1920         net_dev->watchdog_timeo = 5 * HZ;
1921         net_dev->irq = efx->pci_dev->irq;
1922         net_dev->netdev_ops = &efx_netdev_ops;
1923         SET_ETHTOOL_OPS(net_dev, &efx_ethtool_ops);
1924
1925         /* Clear MAC statistics */
1926         efx->mac_op->update_stats(efx);
1927         memset(&efx->mac_stats, 0, sizeof(efx->mac_stats));
1928
1929         rtnl_lock();
1930
1931         rc = dev_alloc_name(net_dev, net_dev->name);
1932         if (rc < 0)
1933                 goto fail_locked;
1934         efx_update_name(efx);
1935
1936         rc = register_netdevice(net_dev);
1937         if (rc)
1938                 goto fail_locked;
1939
1940         efx_for_each_channel(channel, efx) {
1941                 struct efx_tx_queue *tx_queue;
1942                 efx_for_each_channel_tx_queue(tx_queue, channel)
1943                         efx_init_tx_queue_core_txq(tx_queue);
1944         }
1945
1946         /* Always start with carrier off; PHY events will detect the link */
1947         netif_carrier_off(efx->net_dev);
1948
1949         rtnl_unlock();
1950
1951         rc = device_create_file(&efx->pci_dev->dev, &dev_attr_phy_type);
1952         if (rc) {
1953                 netif_err(efx, drv, efx->net_dev,
1954                           "failed to init net dev attributes\n");
1955                 goto fail_registered;
1956         }
1957
1958         return 0;
1959
1960 fail_locked:
1961         rtnl_unlock();
1962         netif_err(efx, drv, efx->net_dev, "could not register net dev\n");
1963         return rc;
1964
1965 fail_registered:
1966         unregister_netdev(net_dev);
1967         return rc;
1968 }
1969
1970 static void efx_unregister_netdev(struct efx_nic *efx)
1971 {
1972         struct efx_channel *channel;
1973         struct efx_tx_queue *tx_queue;
1974
1975         if (!efx->net_dev)
1976                 return;
1977
1978         BUG_ON(netdev_priv(efx->net_dev) != efx);
1979
1980         /* Free up any skbs still remaining. This has to happen before
1981          * we try to unregister the netdev as running their destructors
1982          * may be needed to get the device ref. count to 0. */
1983         efx_for_each_channel(channel, efx) {
1984                 efx_for_each_channel_tx_queue(tx_queue, channel)
1985                         efx_release_tx_buffers(tx_queue);
1986         }
1987
1988         if (efx_dev_registered(efx)) {
1989                 strlcpy(efx->name, pci_name(efx->pci_dev), sizeof(efx->name));
1990                 device_remove_file(&efx->pci_dev->dev, &dev_attr_phy_type);
1991                 unregister_netdev(efx->net_dev);
1992         }
1993 }
1994
1995 /**************************************************************************
1996  *
1997  * Device reset and suspend
1998  *
1999  **************************************************************************/
2000
2001 /* Tears down the entire software state and most of the hardware state
2002  * before reset.  */
2003 void efx_reset_down(struct efx_nic *efx, enum reset_type method)
2004 {
2005         EFX_ASSERT_RESET_SERIALISED(efx);
2006
2007         efx_stop_all(efx);
2008         mutex_lock(&efx->mac_lock);
2009
2010         efx_fini_channels(efx);
2011         if (efx->port_initialized && method != RESET_TYPE_INVISIBLE)
2012                 efx->phy_op->fini(efx);
2013         efx->type->fini(efx);
2014 }
2015
2016 /* This function will always ensure that the locks acquired in
2017  * efx_reset_down() are released. A failure return code indicates
2018  * that we were unable to reinitialise the hardware, and the
2019  * driver should be disabled. If ok is false, then the rx and tx
2020  * engines are not restarted, pending a RESET_DISABLE. */
2021 int efx_reset_up(struct efx_nic *efx, enum reset_type method, bool ok)
2022 {
2023         int rc;
2024
2025         EFX_ASSERT_RESET_SERIALISED(efx);
2026
2027         rc = efx->type->init(efx);
2028         if (rc) {
2029                 netif_err(efx, drv, efx->net_dev, "failed to initialise NIC\n");
2030                 goto fail;
2031         }
2032
2033         if (!ok)
2034                 goto fail;
2035
2036         if (efx->port_initialized && method != RESET_TYPE_INVISIBLE) {
2037                 rc = efx->phy_op->init(efx);
2038                 if (rc)
2039                         goto fail;
2040                 if (efx->phy_op->reconfigure(efx))
2041                         netif_err(efx, drv, efx->net_dev,
2042                                   "could not restore PHY settings\n");
2043         }
2044
2045         efx->mac_op->reconfigure(efx);
2046
2047         efx_init_channels(efx);
2048         efx_restore_filters(efx);
2049
2050         mutex_unlock(&efx->mac_lock);
2051
2052         efx_start_all(efx);
2053
2054         return 0;
2055
2056 fail:
2057         efx->port_initialized = false;
2058
2059         mutex_unlock(&efx->mac_lock);
2060
2061         return rc;
2062 }
2063
2064 /* Reset the NIC using the specified method.  Note that the reset may
2065  * fail, in which case the card will be left in an unusable state.
2066  *
2067  * Caller must hold the rtnl_lock.
2068  */
2069 int efx_reset(struct efx_nic *efx, enum reset_type method)
2070 {
2071         int rc, rc2;
2072         bool disabled;
2073
2074         netif_info(efx, drv, efx->net_dev, "resetting (%s)\n",
2075                    RESET_TYPE(method));
2076
2077         efx_reset_down(efx, method);
2078
2079         rc = efx->type->reset(efx, method);
2080         if (rc) {
2081                 netif_err(efx, drv, efx->net_dev, "failed to reset hardware\n");
2082                 goto out;
2083         }
2084
2085         /* Allow resets to be rescheduled. */
2086         efx->reset_pending = RESET_TYPE_NONE;
2087
2088         /* Reinitialise bus-mastering, which may have been turned off before
2089          * the reset was scheduled. This is still appropriate, even in the
2090          * RESET_TYPE_DISABLE since this driver generally assumes the hardware
2091          * can respond to requests. */
2092         pci_set_master(efx->pci_dev);
2093
2094 out:
2095         /* Leave device stopped if necessary */
2096         disabled = rc || method == RESET_TYPE_DISABLE;
2097         rc2 = efx_reset_up(efx, method, !disabled);
2098         if (rc2) {
2099                 disabled = true;
2100                 if (!rc)
2101                         rc = rc2;
2102         }
2103
2104         if (disabled) {
2105                 dev_close(efx->net_dev);
2106                 netif_err(efx, drv, efx->net_dev, "has been disabled\n");
2107                 efx->state = STATE_DISABLED;
2108         } else {
2109                 netif_dbg(efx, drv, efx->net_dev, "reset complete\n");
2110         }
2111         return rc;
2112 }
2113
2114 /* The worker thread exists so that code that cannot sleep can
2115  * schedule a reset for later.
2116  */
2117 static void efx_reset_work(struct work_struct *data)
2118 {
2119         struct efx_nic *efx = container_of(data, struct efx_nic, reset_work);
2120
2121         if (efx->reset_pending == RESET_TYPE_NONE)
2122                 return;
2123
2124         /* If we're not RUNNING then don't reset. Leave the reset_pending
2125          * flag set so that efx_pci_probe_main will be retried */
2126         if (efx->state != STATE_RUNNING) {
2127                 netif_info(efx, drv, efx->net_dev,
2128                            "scheduled reset quenched. NIC not RUNNING\n");
2129                 return;
2130         }
2131
2132         rtnl_lock();
2133         (void)efx_reset(efx, efx->reset_pending);
2134         rtnl_unlock();
2135 }
2136
2137 void efx_schedule_reset(struct efx_nic *efx, enum reset_type type)
2138 {
2139         enum reset_type method;
2140
2141         if (efx->reset_pending != RESET_TYPE_NONE) {
2142                 netif_info(efx, drv, efx->net_dev,
2143                            "quenching already scheduled reset\n");
2144                 return;
2145         }
2146
2147         switch (type) {
2148         case RESET_TYPE_INVISIBLE:
2149         case RESET_TYPE_ALL:
2150         case RESET_TYPE_WORLD:
2151         case RESET_TYPE_DISABLE:
2152                 method = type;
2153                 break;
2154         case RESET_TYPE_RX_RECOVERY:
2155         case RESET_TYPE_RX_DESC_FETCH:
2156         case RESET_TYPE_TX_DESC_FETCH:
2157         case RESET_TYPE_TX_SKIP:
2158                 method = RESET_TYPE_INVISIBLE;
2159                 break;
2160         case RESET_TYPE_MC_FAILURE:
2161         default:
2162                 method = RESET_TYPE_ALL;
2163                 break;
2164         }
2165
2166         if (method != type)
2167                 netif_dbg(efx, drv, efx->net_dev,
2168                           "scheduling %s reset for %s\n",
2169                           RESET_TYPE(method), RESET_TYPE(type));
2170         else
2171                 netif_dbg(efx, drv, efx->net_dev, "scheduling %s reset\n",
2172                           RESET_TYPE(method));
2173
2174         efx->reset_pending = method;
2175
2176         /* efx_process_channel() will no longer read events once a
2177          * reset is scheduled. So switch back to poll'd MCDI completions. */
2178         efx_mcdi_mode_poll(efx);
2179
2180         queue_work(reset_workqueue, &efx->reset_work);
2181 }
2182
2183 /**************************************************************************
2184  *
2185  * List of NICs we support
2186  *
2187  **************************************************************************/
2188
2189 /* PCI device ID table */
2190 static DEFINE_PCI_DEVICE_TABLE(efx_pci_table) = {
2191         {PCI_DEVICE(EFX_VENDID_SFC, FALCON_A_P_DEVID),
2192          .driver_data = (unsigned long) &falcon_a1_nic_type},
2193         {PCI_DEVICE(EFX_VENDID_SFC, FALCON_B_P_DEVID),
2194          .driver_data = (unsigned long) &falcon_b0_nic_type},
2195         {PCI_DEVICE(EFX_VENDID_SFC, BETHPAGE_A_P_DEVID),
2196          .driver_data = (unsigned long) &siena_a0_nic_type},
2197         {PCI_DEVICE(EFX_VENDID_SFC, SIENA_A_P_DEVID),
2198          .driver_data = (unsigned long) &siena_a0_nic_type},
2199         {0}                     /* end of list */
2200 };
2201
2202 /**************************************************************************
2203  *
2204  * Dummy PHY/MAC operations
2205  *
2206  * Can be used for some unimplemented operations
2207  * Needed so all function pointers are valid and do not have to be tested
2208  * before use
2209  *
2210  **************************************************************************/
2211 int efx_port_dummy_op_int(struct efx_nic *efx)
2212 {
2213         return 0;
2214 }
2215 void efx_port_dummy_op_void(struct efx_nic *efx) {}
2216
2217 static bool efx_port_dummy_op_poll(struct efx_nic *efx)
2218 {
2219         return false;
2220 }
2221
2222 static struct efx_phy_operations efx_dummy_phy_operations = {
2223         .init            = efx_port_dummy_op_int,
2224         .reconfigure     = efx_port_dummy_op_int,
2225         .poll            = efx_port_dummy_op_poll,
2226         .fini            = efx_port_dummy_op_void,
2227 };
2228
2229 /**************************************************************************
2230  *
2231  * Data housekeeping
2232  *
2233  **************************************************************************/
2234
2235 /* This zeroes out and then fills in the invariants in a struct
2236  * efx_nic (including all sub-structures).
2237  */
2238 static int efx_init_struct(struct efx_nic *efx, struct efx_nic_type *type,
2239                            struct pci_dev *pci_dev, struct net_device *net_dev)
2240 {
2241         int i;
2242
2243         /* Initialise common structures */
2244         memset(efx, 0, sizeof(*efx));
2245         spin_lock_init(&efx->biu_lock);
2246 #ifdef CONFIG_SFC_MTD
2247         INIT_LIST_HEAD(&efx->mtd_list);
2248 #endif
2249         INIT_WORK(&efx->reset_work, efx_reset_work);
2250         INIT_DELAYED_WORK(&efx->monitor_work, efx_monitor);
2251         efx->pci_dev = pci_dev;
2252         efx->msg_enable = debug;
2253         efx->state = STATE_INIT;
2254         efx->reset_pending = RESET_TYPE_NONE;
2255         strlcpy(efx->name, pci_name(pci_dev), sizeof(efx->name));
2256
2257         efx->net_dev = net_dev;
2258         efx->rx_checksum_enabled = true;
2259         spin_lock_init(&efx->stats_lock);
2260         mutex_init(&efx->mac_lock);
2261         efx->mac_op = type->default_mac_ops;
2262         efx->phy_op = &efx_dummy_phy_operations;
2263         efx->mdio.dev = net_dev;
2264         INIT_WORK(&efx->mac_work, efx_mac_work);
2265
2266         for (i = 0; i < EFX_MAX_CHANNELS; i++) {
2267                 efx->channel[i] = efx_alloc_channel(efx, i, NULL);
2268                 if (!efx->channel[i])
2269                         goto fail;
2270         }
2271
2272         efx->type = type;
2273
2274         EFX_BUG_ON_PARANOID(efx->type->phys_addr_channels > EFX_MAX_CHANNELS);
2275
2276         /* Higher numbered interrupt modes are less capable! */
2277         efx->interrupt_mode = max(efx->type->max_interrupt_mode,
2278                                   interrupt_mode);
2279
2280         /* Would be good to use the net_dev name, but we're too early */
2281         snprintf(efx->workqueue_name, sizeof(efx->workqueue_name), "sfc%s",
2282                  pci_name(pci_dev));
2283         efx->workqueue = create_singlethread_workqueue(efx->workqueue_name);
2284         if (!efx->workqueue)
2285                 goto fail;
2286
2287         return 0;
2288
2289 fail:
2290         efx_fini_struct(efx);
2291         return -ENOMEM;
2292 }
2293
2294 static void efx_fini_struct(struct efx_nic *efx)
2295 {
2296         int i;
2297
2298         for (i = 0; i < EFX_MAX_CHANNELS; i++)
2299                 kfree(efx->channel[i]);
2300
2301         if (efx->workqueue) {
2302                 destroy_workqueue(efx->workqueue);
2303                 efx->workqueue = NULL;
2304         }
2305 }
2306
2307 /**************************************************************************
2308  *
2309  * PCI interface
2310  *
2311  **************************************************************************/
2312
2313 /* Main body of final NIC shutdown code
2314  * This is called only at module unload (or hotplug removal).
2315  */
2316 static void efx_pci_remove_main(struct efx_nic *efx)
2317 {
2318 #ifdef CONFIG_RFS_ACCEL
2319         free_irq_cpu_rmap(efx->net_dev->rx_cpu_rmap);
2320         efx->net_dev->rx_cpu_rmap = NULL;
2321 #endif
2322         efx_nic_fini_interrupt(efx);
2323         efx_fini_channels(efx);
2324         efx_fini_port(efx);
2325         efx->type->fini(efx);
2326         efx_fini_napi(efx);
2327         efx_remove_all(efx);
2328 }
2329
2330 /* Final NIC shutdown
2331  * This is called only at module unload (or hotplug removal).
2332  */
2333 static void efx_pci_remove(struct pci_dev *pci_dev)
2334 {
2335         struct efx_nic *efx;
2336
2337         efx = pci_get_drvdata(pci_dev);
2338         if (!efx)
2339                 return;
2340
2341         /* Mark the NIC as fini, then stop the interface */
2342         rtnl_lock();
2343         efx->state = STATE_FINI;
2344         dev_close(efx->net_dev);
2345
2346         /* Allow any queued efx_resets() to complete */
2347         rtnl_unlock();
2348
2349         efx_unregister_netdev(efx);
2350
2351         efx_mtd_remove(efx);
2352
2353         /* Wait for any scheduled resets to complete. No more will be
2354          * scheduled from this point because efx_stop_all() has been
2355          * called, we are no longer registered with driverlink, and
2356          * the net_device's have been removed. */
2357         cancel_work_sync(&efx->reset_work);
2358
2359         efx_pci_remove_main(efx);
2360
2361         efx_fini_io(efx);
2362         netif_dbg(efx, drv, efx->net_dev, "shutdown successful\n");
2363
2364         pci_set_drvdata(pci_dev, NULL);
2365         efx_fini_struct(efx);
2366         free_netdev(efx->net_dev);
2367 };
2368
2369 /* Main body of NIC initialisation
2370  * This is called at module load (or hotplug insertion, theoretically).
2371  */
2372 static int efx_pci_probe_main(struct efx_nic *efx)
2373 {
2374         int rc;
2375
2376         /* Do start-of-day initialisation */
2377         rc = efx_probe_all(efx);
2378         if (rc)
2379                 goto fail1;
2380
2381         efx_init_napi(efx);
2382
2383         rc = efx->type->init(efx);
2384         if (rc) {
2385                 netif_err(efx, probe, efx->net_dev,
2386                           "failed to initialise NIC\n");
2387                 goto fail3;
2388         }
2389
2390         rc = efx_init_port(efx);
2391         if (rc) {
2392                 netif_err(efx, probe, efx->net_dev,
2393                           "failed to initialise port\n");
2394                 goto fail4;
2395         }
2396
2397         efx_init_channels(efx);
2398
2399         rc = efx_nic_init_interrupt(efx);
2400         if (rc)
2401                 goto fail5;
2402
2403         return 0;
2404
2405  fail5:
2406         efx_fini_channels(efx);
2407         efx_fini_port(efx);
2408  fail4:
2409         efx->type->fini(efx);
2410  fail3:
2411         efx_fini_napi(efx);
2412         efx_remove_all(efx);
2413  fail1:
2414         return rc;
2415 }
2416
2417 /* NIC initialisation
2418  *
2419  * This is called at module load (or hotplug insertion,
2420  * theoretically).  It sets up PCI mappings, tests and resets the NIC,
2421  * sets up and registers the network devices with the kernel and hooks
2422  * the interrupt service routine.  It does not prepare the device for
2423  * transmission; this is left to the first time one of the network
2424  * interfaces is brought up (i.e. efx_net_open).
2425  */
2426 static int __devinit efx_pci_probe(struct pci_dev *pci_dev,
2427                                    const struct pci_device_id *entry)
2428 {
2429         struct efx_nic_type *type = (struct efx_nic_type *) entry->driver_data;
2430         struct net_device *net_dev;
2431         struct efx_nic *efx;
2432         int i, rc;
2433
2434         /* Allocate and initialise a struct net_device and struct efx_nic */
2435         net_dev = alloc_etherdev_mqs(sizeof(*efx), EFX_MAX_CORE_TX_QUEUES,
2436                                      EFX_MAX_RX_QUEUES);
2437         if (!net_dev)
2438                 return -ENOMEM;
2439         net_dev->features |= (type->offload_features | NETIF_F_SG |
2440                               NETIF_F_HIGHDMA | NETIF_F_TSO |
2441                               NETIF_F_GRO);
2442         if (type->offload_features & NETIF_F_V6_CSUM)
2443                 net_dev->features |= NETIF_F_TSO6;
2444         /* Mask for features that also apply to VLAN devices */
2445         net_dev->vlan_features |= (NETIF_F_ALL_CSUM | NETIF_F_SG |
2446                                    NETIF_F_HIGHDMA | NETIF_F_TSO);
2447         efx = netdev_priv(net_dev);
2448         pci_set_drvdata(pci_dev, efx);
2449         SET_NETDEV_DEV(net_dev, &pci_dev->dev);
2450         rc = efx_init_struct(efx, type, pci_dev, net_dev);
2451         if (rc)
2452                 goto fail1;
2453
2454         netif_info(efx, probe, efx->net_dev,
2455                    "Solarflare Communications NIC detected\n");
2456
2457         /* Set up basic I/O (BAR mappings etc) */
2458         rc = efx_init_io(efx);
2459         if (rc)
2460                 goto fail2;
2461
2462         /* No serialisation is required with the reset path because
2463          * we're in STATE_INIT. */
2464         for (i = 0; i < 5; i++) {
2465                 rc = efx_pci_probe_main(efx);
2466
2467                 /* Serialise against efx_reset(). No more resets will be
2468                  * scheduled since efx_stop_all() has been called, and we
2469                  * have not and never have been registered with either
2470                  * the rtnetlink or driverlink layers. */
2471                 cancel_work_sync(&efx->reset_work);
2472
2473                 if (rc == 0) {
2474                         if (efx->reset_pending != RESET_TYPE_NONE) {
2475                                 /* If there was a scheduled reset during
2476                                  * probe, the NIC is probably hosed anyway */
2477                                 efx_pci_remove_main(efx);
2478                                 rc = -EIO;
2479                         } else {
2480                                 break;
2481                         }
2482                 }
2483
2484                 /* Retry if a recoverably reset event has been scheduled */
2485                 if ((efx->reset_pending != RESET_TYPE_INVISIBLE) &&
2486                     (efx->reset_pending != RESET_TYPE_ALL))
2487                         goto fail3;
2488
2489                 efx->reset_pending = RESET_TYPE_NONE;
2490         }
2491
2492         if (rc) {
2493                 netif_err(efx, probe, efx->net_dev, "Could not reset NIC\n");
2494                 goto fail4;
2495         }
2496
2497         /* Switch to the running state before we expose the device to the OS,
2498          * so that dev_open()|efx_start_all() will actually start the device */
2499         efx->state = STATE_RUNNING;
2500
2501         rc = efx_register_netdev(efx);
2502         if (rc)
2503                 goto fail5;
2504
2505         netif_dbg(efx, probe, efx->net_dev, "initialisation successful\n");
2506
2507         rtnl_lock();
2508         efx_mtd_probe(efx); /* allowed to fail */
2509         rtnl_unlock();
2510         return 0;
2511
2512  fail5:
2513         efx_pci_remove_main(efx);
2514  fail4:
2515  fail3:
2516         efx_fini_io(efx);
2517  fail2:
2518         efx_fini_struct(efx);
2519  fail1:
2520         WARN_ON(rc > 0);
2521         netif_dbg(efx, drv, efx->net_dev, "initialisation failed. rc=%d\n", rc);
2522         free_netdev(net_dev);
2523         return rc;
2524 }
2525
2526 static int efx_pm_freeze(struct device *dev)
2527 {
2528         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
2529
2530         efx->state = STATE_FINI;
2531
2532         netif_device_detach(efx->net_dev);
2533
2534         efx_stop_all(efx);
2535         efx_fini_channels(efx);
2536
2537         return 0;
2538 }
2539
2540 static int efx_pm_thaw(struct device *dev)
2541 {
2542         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
2543
2544         efx->state = STATE_INIT;
2545
2546         efx_init_channels(efx);
2547
2548         mutex_lock(&efx->mac_lock);
2549         efx->phy_op->reconfigure(efx);
2550         mutex_unlock(&efx->mac_lock);
2551
2552         efx_start_all(efx);
2553
2554         netif_device_attach(efx->net_dev);
2555
2556         efx->state = STATE_RUNNING;
2557
2558         efx->type->resume_wol(efx);
2559
2560         /* Reschedule any quenched resets scheduled during efx_pm_freeze() */
2561         queue_work(reset_workqueue, &efx->reset_work);
2562
2563         return 0;
2564 }
2565
2566 static int efx_pm_poweroff(struct device *dev)
2567 {
2568         struct pci_dev *pci_dev = to_pci_dev(dev);
2569         struct efx_nic *efx = pci_get_drvdata(pci_dev);
2570
2571         efx->type->fini(efx);
2572
2573         efx->reset_pending = RESET_TYPE_NONE;
2574
2575         pci_save_state(pci_dev);
2576         return pci_set_power_state(pci_dev, PCI_D3hot);
2577 }
2578
2579 /* Used for both resume and restore */
2580 static int efx_pm_resume(struct device *dev)
2581 {
2582         struct pci_dev *pci_dev = to_pci_dev(dev);
2583         struct efx_nic *efx = pci_get_drvdata(pci_dev);
2584         int rc;
2585
2586         rc = pci_set_power_state(pci_dev, PCI_D0);
2587         if (rc)
2588                 return rc;
2589         pci_restore_state(pci_dev);
2590         rc = pci_enable_device(pci_dev);
2591         if (rc)
2592                 return rc;
2593         pci_set_master(efx->pci_dev);
2594         rc = efx->type->reset(efx, RESET_TYPE_ALL);
2595         if (rc)
2596                 return rc;
2597         rc = efx->type->init(efx);
2598         if (rc)
2599                 return rc;
2600         efx_pm_thaw(dev);
2601         return 0;
2602 }
2603
2604 static int efx_pm_suspend(struct device *dev)
2605 {
2606         int rc;
2607
2608         efx_pm_freeze(dev);
2609         rc = efx_pm_poweroff(dev);
2610         if (rc)
2611                 efx_pm_resume(dev);
2612         return rc;
2613 }
2614
2615 static struct dev_pm_ops efx_pm_ops = {
2616         .suspend        = efx_pm_suspend,
2617         .resume         = efx_pm_resume,
2618         .freeze         = efx_pm_freeze,
2619         .thaw           = efx_pm_thaw,
2620         .poweroff       = efx_pm_poweroff,
2621         .restore        = efx_pm_resume,
2622 };
2623
2624 static struct pci_driver efx_pci_driver = {
2625         .name           = KBUILD_MODNAME,
2626         .id_table       = efx_pci_table,
2627         .probe          = efx_pci_probe,
2628         .remove         = efx_pci_remove,
2629         .driver.pm      = &efx_pm_ops,
2630 };
2631
2632 /**************************************************************************
2633  *
2634  * Kernel module interface
2635  *
2636  *************************************************************************/
2637
2638 module_param(interrupt_mode, uint, 0444);
2639 MODULE_PARM_DESC(interrupt_mode,
2640                  "Interrupt mode (0=>MSIX 1=>MSI 2=>legacy)");
2641
2642 static int __init efx_init_module(void)
2643 {
2644         int rc;
2645
2646         printk(KERN_INFO "Solarflare NET driver v" EFX_DRIVER_VERSION "\n");
2647
2648         rc = register_netdevice_notifier(&efx_netdev_notifier);
2649         if (rc)
2650                 goto err_notifier;
2651
2652         reset_workqueue = create_singlethread_workqueue("sfc_reset");
2653         if (!reset_workqueue) {
2654                 rc = -ENOMEM;
2655                 goto err_reset;
2656         }
2657
2658         rc = pci_register_driver(&efx_pci_driver);
2659         if (rc < 0)
2660                 goto err_pci;
2661
2662         return 0;
2663
2664  err_pci:
2665         destroy_workqueue(reset_workqueue);
2666  err_reset:
2667         unregister_netdevice_notifier(&efx_netdev_notifier);
2668  err_notifier:
2669         return rc;
2670 }
2671
2672 static void __exit efx_exit_module(void)
2673 {
2674         printk(KERN_INFO "Solarflare NET driver unloading\n");
2675
2676         pci_unregister_driver(&efx_pci_driver);
2677         destroy_workqueue(reset_workqueue);
2678         unregister_netdevice_notifier(&efx_netdev_notifier);
2679
2680 }
2681
2682 module_init(efx_init_module);
2683 module_exit(efx_exit_module);
2684
2685 MODULE_AUTHOR("Solarflare Communications and "
2686               "Michael Brown <mbrown@fensystems.co.uk>");
2687 MODULE_DESCRIPTION("Solarflare Communications network driver");
2688 MODULE_LICENSE("GPL");
2689 MODULE_DEVICE_TABLE(pci, efx_pci_table);