]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/net/wireless/ath/ath10k/core.h
Merge tag 'iwlwifi-next-for-kalle-2015-10-25' of https://git.kernel.org/pub/scm/linux...
[karo-tx-linux.git] / drivers / net / wireless / ath / ath10k / core.h
1 /*
2  * Copyright (c) 2005-2011 Atheros Communications Inc.
3  * Copyright (c) 2011-2013 Qualcomm Atheros, Inc.
4  *
5  * Permission to use, copy, modify, and/or distribute this software for any
6  * purpose with or without fee is hereby granted, provided that the above
7  * copyright notice and this permission notice appear in all copies.
8  *
9  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
10  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
11  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
12  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
13  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
14  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
15  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
16  */
17
18 #ifndef _CORE_H_
19 #define _CORE_H_
20
21 #include <linux/completion.h>
22 #include <linux/if_ether.h>
23 #include <linux/types.h>
24 #include <linux/pci.h>
25 #include <linux/uuid.h>
26 #include <linux/time.h>
27
28 #include "htt.h"
29 #include "htc.h"
30 #include "hw.h"
31 #include "targaddrs.h"
32 #include "wmi.h"
33 #include "../ath.h"
34 #include "../regd.h"
35 #include "../dfs_pattern_detector.h"
36 #include "spectral.h"
37 #include "thermal.h"
38 #include "wow.h"
39 #include "swap.h"
40
41 #define MS(_v, _f) (((_v) & _f##_MASK) >> _f##_LSB)
42 #define SM(_v, _f) (((_v) << _f##_LSB) & _f##_MASK)
43 #define WO(_f)      ((_f##_OFFSET) >> 2)
44
45 #define ATH10K_SCAN_ID 0
46 #define WMI_READY_TIMEOUT (5 * HZ)
47 #define ATH10K_FLUSH_TIMEOUT_HZ (5*HZ)
48 #define ATH10K_CONNECTION_LOSS_HZ (3*HZ)
49 #define ATH10K_NUM_CHANS 39
50
51 /* Antenna noise floor */
52 #define ATH10K_DEFAULT_NOISE_FLOOR -95
53
54 #define ATH10K_MAX_NUM_MGMT_PENDING 128
55
56 /* number of failed packets (20 packets with 16 sw reties each) */
57 #define ATH10K_KICKOUT_THRESHOLD (20 * 16)
58
59 /*
60  * Use insanely high numbers to make sure that the firmware implementation
61  * won't start, we have the same functionality already in hostapd. Unit
62  * is seconds.
63  */
64 #define ATH10K_KEEPALIVE_MIN_IDLE 3747
65 #define ATH10K_KEEPALIVE_MAX_IDLE 3895
66 #define ATH10K_KEEPALIVE_MAX_UNRESPONSIVE 3900
67
68 struct ath10k;
69
70 enum ath10k_bus {
71         ATH10K_BUS_PCI,
72 };
73
74 static inline const char *ath10k_bus_str(enum ath10k_bus bus)
75 {
76         switch (bus) {
77         case ATH10K_BUS_PCI:
78                 return "pci";
79         }
80
81         return "unknown";
82 }
83
84 struct ath10k_skb_cb {
85         dma_addr_t paddr;
86         u8 eid;
87         u8 vdev_id;
88         enum ath10k_hw_txrx_mode txmode;
89         bool is_protected;
90
91         struct {
92                 u8 tid;
93                 u16 freq;
94                 bool is_offchan;
95                 bool nohwcrypt;
96                 struct ath10k_htt_txbuf *txbuf;
97                 u32 txbuf_paddr;
98         } __packed htt;
99
100         struct {
101                 bool dtim_zero;
102                 bool deliver_cab;
103         } bcn;
104 } __packed;
105
106 struct ath10k_skb_rxcb {
107         dma_addr_t paddr;
108         struct hlist_node hlist;
109 };
110
111 static inline struct ath10k_skb_cb *ATH10K_SKB_CB(struct sk_buff *skb)
112 {
113         BUILD_BUG_ON(sizeof(struct ath10k_skb_cb) >
114                      IEEE80211_TX_INFO_DRIVER_DATA_SIZE);
115         return (struct ath10k_skb_cb *)&IEEE80211_SKB_CB(skb)->driver_data;
116 }
117
118 static inline struct ath10k_skb_rxcb *ATH10K_SKB_RXCB(struct sk_buff *skb)
119 {
120         BUILD_BUG_ON(sizeof(struct ath10k_skb_rxcb) > sizeof(skb->cb));
121         return (struct ath10k_skb_rxcb *)skb->cb;
122 }
123
124 #define ATH10K_RXCB_SKB(rxcb) \
125                 container_of((void *)rxcb, struct sk_buff, cb)
126
127 static inline u32 host_interest_item_address(u32 item_offset)
128 {
129         return QCA988X_HOST_INTEREST_ADDRESS + item_offset;
130 }
131
132 struct ath10k_bmi {
133         bool done_sent;
134 };
135
136 struct ath10k_mem_chunk {
137         void *vaddr;
138         dma_addr_t paddr;
139         u32 len;
140         u32 req_id;
141 };
142
143 struct ath10k_wmi {
144         enum ath10k_fw_wmi_op_version op_version;
145         enum ath10k_htc_ep_id eid;
146         struct completion service_ready;
147         struct completion unified_ready;
148         wait_queue_head_t tx_credits_wq;
149         DECLARE_BITMAP(svc_map, WMI_SERVICE_MAX);
150         struct wmi_cmd_map *cmd;
151         struct wmi_vdev_param_map *vdev_param;
152         struct wmi_pdev_param_map *pdev_param;
153         const struct wmi_ops *ops;
154
155         u32 num_mem_chunks;
156         u32 rx_decap_mode;
157         struct ath10k_mem_chunk mem_chunks[WMI_MAX_MEM_REQS];
158 };
159
160 struct ath10k_fw_stats_peer {
161         struct list_head list;
162
163         u8 peer_macaddr[ETH_ALEN];
164         u32 peer_rssi;
165         u32 peer_tx_rate;
166         u32 peer_rx_rate; /* 10x only */
167 };
168
169 struct ath10k_fw_stats_vdev {
170         struct list_head list;
171
172         u32 vdev_id;
173         u32 beacon_snr;
174         u32 data_snr;
175         u32 num_tx_frames[4];
176         u32 num_rx_frames;
177         u32 num_tx_frames_retries[4];
178         u32 num_tx_frames_failures[4];
179         u32 num_rts_fail;
180         u32 num_rts_success;
181         u32 num_rx_err;
182         u32 num_rx_discard;
183         u32 num_tx_not_acked;
184         u32 tx_rate_history[10];
185         u32 beacon_rssi_history[10];
186 };
187
188 struct ath10k_fw_stats_pdev {
189         struct list_head list;
190
191         /* PDEV stats */
192         s32 ch_noise_floor;
193         u32 tx_frame_count;
194         u32 rx_frame_count;
195         u32 rx_clear_count;
196         u32 cycle_count;
197         u32 phy_err_count;
198         u32 chan_tx_power;
199         u32 ack_rx_bad;
200         u32 rts_bad;
201         u32 rts_good;
202         u32 fcs_bad;
203         u32 no_beacons;
204         u32 mib_int_count;
205
206         /* PDEV TX stats */
207         s32 comp_queued;
208         s32 comp_delivered;
209         s32 msdu_enqued;
210         s32 mpdu_enqued;
211         s32 wmm_drop;
212         s32 local_enqued;
213         s32 local_freed;
214         s32 hw_queued;
215         s32 hw_reaped;
216         s32 underrun;
217         s32 tx_abort;
218         s32 mpdus_requed;
219         u32 tx_ko;
220         u32 data_rc;
221         u32 self_triggers;
222         u32 sw_retry_failure;
223         u32 illgl_rate_phy_err;
224         u32 pdev_cont_xretry;
225         u32 pdev_tx_timeout;
226         u32 pdev_resets;
227         u32 phy_underrun;
228         u32 txop_ovf;
229
230         /* PDEV RX stats */
231         s32 mid_ppdu_route_change;
232         s32 status_rcvd;
233         s32 r0_frags;
234         s32 r1_frags;
235         s32 r2_frags;
236         s32 r3_frags;
237         s32 htt_msdus;
238         s32 htt_mpdus;
239         s32 loc_msdus;
240         s32 loc_mpdus;
241         s32 oversize_amsdu;
242         s32 phy_errs;
243         s32 phy_err_drop;
244         s32 mpdu_errs;
245 };
246
247 struct ath10k_fw_stats {
248         struct list_head pdevs;
249         struct list_head vdevs;
250         struct list_head peers;
251 };
252
253 #define ATH10K_TPC_TABLE_TYPE_FLAG      1
254 #define ATH10K_TPC_PREAM_TABLE_END      0xFFFF
255
256 struct ath10k_tpc_table {
257         u32 pream_idx[WMI_TPC_RATE_MAX];
258         u8 rate_code[WMI_TPC_RATE_MAX];
259         char tpc_value[WMI_TPC_RATE_MAX][WMI_TPC_TX_N_CHAIN * WMI_TPC_BUF_SIZE];
260 };
261
262 struct ath10k_tpc_stats {
263         u32 reg_domain;
264         u32 chan_freq;
265         u32 phy_mode;
266         u32 twice_antenna_reduction;
267         u32 twice_max_rd_power;
268         s32 twice_antenna_gain;
269         u32 power_limit;
270         u32 num_tx_chain;
271         u32 ctl;
272         u32 rate_max;
273         u8 flag[WMI_TPC_FLAG];
274         struct ath10k_tpc_table tpc_table[WMI_TPC_FLAG];
275 };
276
277 struct ath10k_dfs_stats {
278         u32 phy_errors;
279         u32 pulses_total;
280         u32 pulses_detected;
281         u32 pulses_discarded;
282         u32 radar_detected;
283 };
284
285 #define ATH10K_MAX_NUM_PEER_IDS (1 << 11) /* htt rx_desc limit */
286
287 struct ath10k_peer {
288         struct list_head list;
289         int vdev_id;
290         u8 addr[ETH_ALEN];
291         DECLARE_BITMAP(peer_ids, ATH10K_MAX_NUM_PEER_IDS);
292
293         /* protected by ar->data_lock */
294         struct ieee80211_key_conf *keys[WMI_MAX_KEY_INDEX + 1];
295 };
296
297 struct ath10k_sta {
298         struct ath10k_vif *arvif;
299
300         /* the following are protected by ar->data_lock */
301         u32 changed; /* IEEE80211_RC_* */
302         u32 bw;
303         u32 nss;
304         u32 smps;
305
306         struct work_struct update_wk;
307
308 #ifdef CONFIG_MAC80211_DEBUGFS
309         /* protected by conf_mutex */
310         bool aggr_mode;
311 #endif
312 };
313
314 #define ATH10K_VDEV_SETUP_TIMEOUT_HZ (5*HZ)
315
316 enum ath10k_beacon_state {
317         ATH10K_BEACON_SCHEDULED = 0,
318         ATH10K_BEACON_SENDING,
319         ATH10K_BEACON_SENT,
320 };
321
322 struct ath10k_vif {
323         struct list_head list;
324
325         u32 vdev_id;
326         enum wmi_vdev_type vdev_type;
327         enum wmi_vdev_subtype vdev_subtype;
328         u32 beacon_interval;
329         u32 dtim_period;
330         struct sk_buff *beacon;
331         /* protected by data_lock */
332         enum ath10k_beacon_state beacon_state;
333         void *beacon_buf;
334         dma_addr_t beacon_paddr;
335         unsigned long tx_paused; /* arbitrary values defined by target */
336
337         struct ath10k *ar;
338         struct ieee80211_vif *vif;
339
340         bool is_started;
341         bool is_up;
342         bool spectral_enabled;
343         bool ps;
344         u32 aid;
345         u8 bssid[ETH_ALEN];
346
347         struct ieee80211_key_conf *wep_keys[WMI_MAX_KEY_INDEX + 1];
348         s8 def_wep_key_idx;
349
350         u16 tx_seq_no;
351
352         union {
353                 struct {
354                         u32 uapsd;
355                 } sta;
356                 struct {
357                         /* 512 stations */
358                         u8 tim_bitmap[64];
359                         u8 tim_len;
360                         u32 ssid_len;
361                         u8 ssid[IEEE80211_MAX_SSID_LEN];
362                         bool hidden_ssid;
363                         /* P2P_IE with NoA attribute for P2P_GO case */
364                         u32 noa_len;
365                         u8 *noa_data;
366                 } ap;
367         } u;
368
369         bool use_cts_prot;
370         bool nohwcrypt;
371         int num_legacy_stations;
372         int txpower;
373         struct wmi_wmm_params_all_arg wmm_params;
374         struct work_struct ap_csa_work;
375         struct delayed_work connection_loss_work;
376         struct cfg80211_bitrate_mask bitrate_mask;
377 };
378
379 struct ath10k_vif_iter {
380         u32 vdev_id;
381         struct ath10k_vif *arvif;
382 };
383
384 /* used for crash-dump storage, protected by data-lock */
385 struct ath10k_fw_crash_data {
386         bool crashed_since_read;
387
388         uuid_le uuid;
389         struct timespec timestamp;
390         __le32 registers[REG_DUMP_COUNT_QCA988X];
391 };
392
393 struct ath10k_debug {
394         struct dentry *debugfs_phy;
395
396         struct ath10k_fw_stats fw_stats;
397         struct completion fw_stats_complete;
398         bool fw_stats_done;
399
400         unsigned long htt_stats_mask;
401         struct delayed_work htt_stats_dwork;
402         struct ath10k_dfs_stats dfs_stats;
403         struct ath_dfs_pool_stats dfs_pool_stats;
404
405         /* used for tpc-dump storage, protected by data-lock */
406         struct ath10k_tpc_stats *tpc_stats;
407
408         struct completion tpc_complete;
409
410         /* protected by conf_mutex */
411         u32 fw_dbglog_mask;
412         u32 fw_dbglog_level;
413         u32 pktlog_filter;
414         u32 reg_addr;
415         u32 nf_cal_period;
416
417         struct ath10k_fw_crash_data *fw_crash_data;
418 };
419
420 enum ath10k_state {
421         ATH10K_STATE_OFF = 0,
422         ATH10K_STATE_ON,
423
424         /* When doing firmware recovery the device is first powered down.
425          * mac80211 is supposed to call in to start() hook later on. It is
426          * however possible that driver unloading and firmware crash overlap.
427          * mac80211 can wait on conf_mutex in stop() while the device is
428          * stopped in ath10k_core_restart() work holding conf_mutex. The state
429          * RESTARTED means that the device is up and mac80211 has started hw
430          * reconfiguration. Once mac80211 is done with the reconfiguration we
431          * set the state to STATE_ON in reconfig_complete(). */
432         ATH10K_STATE_RESTARTING,
433         ATH10K_STATE_RESTARTED,
434
435         /* The device has crashed while restarting hw. This state is like ON
436          * but commands are blocked in HTC and -ECOMM response is given. This
437          * prevents completion timeouts and makes the driver more responsive to
438          * userspace commands. This is also prevents recursive recovery. */
439         ATH10K_STATE_WEDGED,
440
441         /* factory tests */
442         ATH10K_STATE_UTF,
443 };
444
445 enum ath10k_firmware_mode {
446         /* the default mode, standard 802.11 functionality */
447         ATH10K_FIRMWARE_MODE_NORMAL,
448
449         /* factory tests etc */
450         ATH10K_FIRMWARE_MODE_UTF,
451 };
452
453 enum ath10k_fw_features {
454         /* wmi_mgmt_rx_hdr contains extra RSSI information */
455         ATH10K_FW_FEATURE_EXT_WMI_MGMT_RX = 0,
456
457         /* Firmware from 10X branch. Deprecated, don't use in new code. */
458         ATH10K_FW_FEATURE_WMI_10X = 1,
459
460         /* firmware support tx frame management over WMI, otherwise it's HTT */
461         ATH10K_FW_FEATURE_HAS_WMI_MGMT_TX = 2,
462
463         /* Firmware does not support P2P */
464         ATH10K_FW_FEATURE_NO_P2P = 3,
465
466         /* Firmware 10.2 feature bit. The ATH10K_FW_FEATURE_WMI_10X feature
467          * bit is required to be set as well. Deprecated, don't use in new
468          * code.
469          */
470         ATH10K_FW_FEATURE_WMI_10_2 = 4,
471
472         /* Some firmware revisions lack proper multi-interface client powersave
473          * implementation. Enabling PS could result in connection drops,
474          * traffic stalls, etc.
475          */
476         ATH10K_FW_FEATURE_MULTI_VIF_PS_SUPPORT = 5,
477
478         /* Some firmware revisions have an incomplete WoWLAN implementation
479          * despite WMI service bit being advertised. This feature flag is used
480          * to distinguish whether WoWLAN is really supported or not.
481          */
482         ATH10K_FW_FEATURE_WOWLAN_SUPPORT = 6,
483
484         /* Don't trust error code from otp.bin */
485         ATH10K_FW_FEATURE_IGNORE_OTP_RESULT = 7,
486
487         /* Some firmware revisions pad 4th hw address to 4 byte boundary making
488          * it 8 bytes long in Native Wifi Rx decap.
489          */
490         ATH10K_FW_FEATURE_NO_NWIFI_DECAP_4ADDR_PADDING = 8,
491
492         /* Firmware supports bypassing PLL setting on init. */
493         ATH10K_FW_FEATURE_SUPPORTS_SKIP_CLOCK_INIT = 9,
494
495         /* Raw mode support. If supported, FW supports receiving and trasmitting
496          * frames in raw mode.
497          */
498         ATH10K_FW_FEATURE_RAW_MODE_SUPPORT = 10,
499
500         /* keep last */
501         ATH10K_FW_FEATURE_COUNT,
502 };
503
504 enum ath10k_dev_flags {
505         /* Indicates that ath10k device is during CAC phase of DFS */
506         ATH10K_CAC_RUNNING,
507         ATH10K_FLAG_CORE_REGISTERED,
508
509         /* Device has crashed and needs to restart. This indicates any pending
510          * waiters should immediately cancel instead of waiting for a time out.
511          */
512         ATH10K_FLAG_CRASH_FLUSH,
513
514         /* Use Raw mode instead of native WiFi Tx/Rx encap mode.
515          * Raw mode supports both hardware and software crypto. Native WiFi only
516          * supports hardware crypto.
517          */
518         ATH10K_FLAG_RAW_MODE,
519
520         /* Disable HW crypto engine */
521         ATH10K_FLAG_HW_CRYPTO_DISABLED,
522 };
523
524 enum ath10k_cal_mode {
525         ATH10K_CAL_MODE_FILE,
526         ATH10K_CAL_MODE_OTP,
527         ATH10K_CAL_MODE_DT,
528 };
529
530 enum ath10k_crypt_mode {
531         /* Only use hardware crypto engine */
532         ATH10K_CRYPT_MODE_HW,
533         /* Only use software crypto engine */
534         ATH10K_CRYPT_MODE_SW,
535 };
536
537 static inline const char *ath10k_cal_mode_str(enum ath10k_cal_mode mode)
538 {
539         switch (mode) {
540         case ATH10K_CAL_MODE_FILE:
541                 return "file";
542         case ATH10K_CAL_MODE_OTP:
543                 return "otp";
544         case ATH10K_CAL_MODE_DT:
545                 return "dt";
546         }
547
548         return "unknown";
549 }
550
551 enum ath10k_scan_state {
552         ATH10K_SCAN_IDLE,
553         ATH10K_SCAN_STARTING,
554         ATH10K_SCAN_RUNNING,
555         ATH10K_SCAN_ABORTING,
556 };
557
558 static inline const char *ath10k_scan_state_str(enum ath10k_scan_state state)
559 {
560         switch (state) {
561         case ATH10K_SCAN_IDLE:
562                 return "idle";
563         case ATH10K_SCAN_STARTING:
564                 return "starting";
565         case ATH10K_SCAN_RUNNING:
566                 return "running";
567         case ATH10K_SCAN_ABORTING:
568                 return "aborting";
569         }
570
571         return "unknown";
572 }
573
574 enum ath10k_tx_pause_reason {
575         ATH10K_TX_PAUSE_Q_FULL,
576         ATH10K_TX_PAUSE_MAX,
577 };
578
579 struct ath10k {
580         struct ath_common ath_common;
581         struct ieee80211_hw *hw;
582         struct device *dev;
583         u8 mac_addr[ETH_ALEN];
584
585         enum ath10k_hw_rev hw_rev;
586         u16 dev_id;
587         u32 chip_id;
588         u32 target_version;
589         u8 fw_version_major;
590         u32 fw_version_minor;
591         u16 fw_version_release;
592         u16 fw_version_build;
593         u32 fw_stats_req_mask;
594         u32 phy_capability;
595         u32 hw_min_tx_power;
596         u32 hw_max_tx_power;
597         u32 ht_cap_info;
598         u32 vht_cap_info;
599         u32 num_rf_chains;
600         u32 max_spatial_stream;
601         /* protected by conf_mutex */
602         bool ani_enabled;
603
604         DECLARE_BITMAP(fw_features, ATH10K_FW_FEATURE_COUNT);
605
606         bool p2p;
607
608         struct {
609                 enum ath10k_bus bus;
610                 const struct ath10k_hif_ops *ops;
611         } hif;
612
613         struct completion target_suspend;
614
615         const struct ath10k_hw_regs *regs;
616         const struct ath10k_hw_values *hw_values;
617         struct ath10k_bmi bmi;
618         struct ath10k_wmi wmi;
619         struct ath10k_htc htc;
620         struct ath10k_htt htt;
621
622         struct ath10k_hw_params {
623                 u32 id;
624                 const char *name;
625                 u32 patch_load_addr;
626                 int uart_pin;
627                 u32 otp_exe_param;
628
629                 /* This is true if given HW chip has a quirky Cycle Counter
630                  * wraparound which resets to 0x7fffffff instead of 0. All
631                  * other CC related counters (e.g. Rx Clear Count) are divided
632                  * by 2 so they never wraparound themselves.
633                  */
634                 bool has_shifted_cc_wraparound;
635
636                 /* Some of chip expects fragment descriptor to be continuous
637                  * memory for any TX operation. Set continuous_frag_desc flag
638                  * for the hardware which have such requirement.
639                  */
640                 bool continuous_frag_desc;
641
642                 u32 channel_counters_freq_hz;
643
644                 /* Mgmt tx descriptors threshold for limiting probe response
645                  * frames.
646                  */
647                 u32 max_probe_resp_desc_thres;
648
649                 struct ath10k_hw_params_fw {
650                         const char *dir;
651                         const char *fw;
652                         const char *otp;
653                         const char *board;
654                         size_t board_size;
655                         size_t board_ext_size;
656                 } fw;
657         } hw_params;
658
659         const struct firmware *board;
660         const void *board_data;
661         size_t board_len;
662
663         const struct firmware *otp;
664         const void *otp_data;
665         size_t otp_len;
666
667         const struct firmware *firmware;
668         const void *firmware_data;
669         size_t firmware_len;
670
671         const struct firmware *cal_file;
672
673         struct {
674                 const void *firmware_codeswap_data;
675                 size_t firmware_codeswap_len;
676                 struct ath10k_swap_code_seg_info *firmware_swap_code_seg_info;
677         } swap;
678
679         struct {
680                 u32 vendor;
681                 u32 device;
682                 u32 subsystem_vendor;
683                 u32 subsystem_device;
684
685                 bool bmi_ids_valid;
686                 u8 bmi_board_id;
687                 u8 bmi_chip_id;
688         } id;
689
690         int fw_api;
691         int bd_api;
692         enum ath10k_cal_mode cal_mode;
693
694         struct {
695                 struct completion started;
696                 struct completion completed;
697                 struct completion on_channel;
698                 struct delayed_work timeout;
699                 enum ath10k_scan_state state;
700                 bool is_roc;
701                 int vdev_id;
702                 int roc_freq;
703                 bool roc_notify;
704         } scan;
705
706         struct {
707                 struct ieee80211_supported_band sbands[IEEE80211_NUM_BANDS];
708         } mac;
709
710         /* should never be NULL; needed for regular htt rx */
711         struct ieee80211_channel *rx_channel;
712
713         /* valid during scan; needed for mgmt rx during scan */
714         struct ieee80211_channel *scan_channel;
715
716         /* current operating channel definition */
717         struct cfg80211_chan_def chandef;
718
719         unsigned long long free_vdev_map;
720         struct ath10k_vif *monitor_arvif;
721         bool monitor;
722         int monitor_vdev_id;
723         bool monitor_started;
724         unsigned int filter_flags;
725         unsigned long dev_flags;
726         u32 dfs_block_radar_events;
727
728         /* protected by conf_mutex */
729         bool radar_enabled;
730         int num_started_vdevs;
731
732         /* Protected by conf-mutex */
733         u8 supp_tx_chainmask;
734         u8 supp_rx_chainmask;
735         u8 cfg_tx_chainmask;
736         u8 cfg_rx_chainmask;
737
738         struct completion install_key_done;
739
740         struct completion vdev_setup_done;
741
742         struct workqueue_struct *workqueue;
743         /* Auxiliary workqueue */
744         struct workqueue_struct *workqueue_aux;
745
746         /* prevents concurrent FW reconfiguration */
747         struct mutex conf_mutex;
748
749         /* protects shared structure data */
750         spinlock_t data_lock;
751
752         struct list_head arvifs;
753         struct list_head peers;
754         wait_queue_head_t peer_mapping_wq;
755
756         /* protected by conf_mutex */
757         int num_peers;
758         int num_stations;
759
760         int max_num_peers;
761         int max_num_stations;
762         int max_num_vdevs;
763         int max_num_tdls_vdevs;
764         int num_active_peers;
765         int num_tids;
766
767         struct work_struct svc_rdy_work;
768         struct sk_buff *svc_rdy_skb;
769
770         struct work_struct offchan_tx_work;
771         struct sk_buff_head offchan_tx_queue;
772         struct completion offchan_tx_completed;
773         struct sk_buff *offchan_tx_skb;
774
775         struct work_struct wmi_mgmt_tx_work;
776         struct sk_buff_head wmi_mgmt_tx_queue;
777
778         enum ath10k_state state;
779
780         struct work_struct register_work;
781         struct work_struct restart_work;
782
783         /* cycle count is reported twice for each visited channel during scan.
784          * access protected by data_lock */
785         u32 survey_last_rx_clear_count;
786         u32 survey_last_cycle_count;
787         struct survey_info survey[ATH10K_NUM_CHANS];
788
789         /* Channel info events are expected to come in pairs without and with
790          * COMPLETE flag set respectively for each channel visit during scan.
791          *
792          * However there are deviations from this rule. This flag is used to
793          * avoid reporting garbage data.
794          */
795         bool ch_info_can_report_survey;
796
797         struct dfs_pattern_detector *dfs_detector;
798
799         unsigned long tx_paused; /* see ATH10K_TX_PAUSE_ */
800
801 #ifdef CONFIG_ATH10K_DEBUGFS
802         struct ath10k_debug debug;
803 #endif
804
805         struct {
806                 /* relay(fs) channel for spectral scan */
807                 struct rchan *rfs_chan_spec_scan;
808
809                 /* spectral_mode and spec_config are protected by conf_mutex */
810                 enum ath10k_spectral_mode mode;
811                 struct ath10k_spec_scan config;
812         } spectral;
813
814         struct {
815                 /* protected by conf_mutex */
816                 const struct firmware *utf;
817                 DECLARE_BITMAP(orig_fw_features, ATH10K_FW_FEATURE_COUNT);
818                 enum ath10k_fw_wmi_op_version orig_wmi_op_version;
819
820                 /* protected by data_lock */
821                 bool utf_monitor;
822         } testmode;
823
824         struct {
825                 /* protected by data_lock */
826                 u32 fw_crash_counter;
827                 u32 fw_warm_reset_counter;
828                 u32 fw_cold_reset_counter;
829         } stats;
830
831         struct ath10k_thermal thermal;
832         struct ath10k_wow wow;
833
834         /* must be last */
835         u8 drv_priv[0] __aligned(sizeof(void *));
836 };
837
838 struct ath10k *ath10k_core_create(size_t priv_size, struct device *dev,
839                                   enum ath10k_bus bus,
840                                   enum ath10k_hw_rev hw_rev,
841                                   const struct ath10k_hif_ops *hif_ops);
842 void ath10k_core_destroy(struct ath10k *ar);
843 void ath10k_core_get_fw_features_str(struct ath10k *ar,
844                                      char *buf,
845                                      size_t max_len);
846
847 int ath10k_core_start(struct ath10k *ar, enum ath10k_firmware_mode mode);
848 int ath10k_wait_for_suspend(struct ath10k *ar, u32 suspend_opt);
849 void ath10k_core_stop(struct ath10k *ar);
850 int ath10k_core_register(struct ath10k *ar, u32 chip_id);
851 void ath10k_core_unregister(struct ath10k *ar);
852
853 #endif /* _CORE_H_ */