]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/net/wireless/ath/wil6210/wil6210.h
wil6210: update FW file name
[karo-tx-linux.git] / drivers / net / wireless / ath / wil6210 / wil6210.h
1 /*
2  * Copyright (c) 2012-2015 Qualcomm Atheros, Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef __WIL6210_H__
18 #define __WIL6210_H__
19
20 #include <linux/netdevice.h>
21 #include <linux/wireless.h>
22 #include <net/cfg80211.h>
23 #include <linux/timex.h>
24 #include "wil_platform.h"
25
26 extern bool no_fw_recovery;
27 extern unsigned int mtu_max;
28 extern unsigned short rx_ring_overflow_thrsh;
29 extern int agg_wsize;
30 extern u32 vring_idle_trsh;
31 extern bool rx_align_2;
32 extern bool debug_fw;
33
34 #define WIL_NAME "wil6210"
35 #define WIL_FW_NAME "wil6210.fw" /* code */
36 #define WIL_FW2_NAME "wil6210.brd" /* board & radio parameters */
37
38 #define WIL_MAX_BUS_REQUEST_KBPS 800000 /* ~6.1Gbps */
39
40 /**
41  * extract bits [@b0:@b1] (inclusive) from the value @x
42  * it should be @b0 <= @b1, or result is incorrect
43  */
44 static inline u32 WIL_GET_BITS(u32 x, int b0, int b1)
45 {
46         return (x >> b0) & ((1 << (b1 - b0 + 1)) - 1);
47 }
48
49 #define WIL6210_MEM_SIZE (2*1024*1024UL)
50
51 #define WIL_TX_Q_LEN_DEFAULT            (4000)
52 #define WIL_RX_RING_SIZE_ORDER_DEFAULT  (10)
53 #define WIL_TX_RING_SIZE_ORDER_DEFAULT  (10)
54 #define WIL_BCAST_RING_SIZE_ORDER_DEFAULT       (7)
55 #define WIL_BCAST_MCS0_LIMIT            (1024) /* limit for MCS0 frame size */
56 /* limit ring size in range [32..32k] */
57 #define WIL_RING_SIZE_ORDER_MIN (5)
58 #define WIL_RING_SIZE_ORDER_MAX (15)
59 #define WIL6210_MAX_TX_RINGS    (24) /* HW limit */
60 #define WIL6210_MAX_CID         (8) /* HW limit */
61 #define WIL6210_NAPI_BUDGET     (16) /* arbitrary */
62 #define WIL_MAX_AMPDU_SIZE      (64 * 1024) /* FW/HW limit */
63 #define WIL_MAX_AGG_WSIZE       (32) /* FW/HW limit */
64 /* Hardware offload block adds the following:
65  * 26 bytes - 3-address QoS data header
66  *  8 bytes - IV + EIV (for GCMP)
67  *  8 bytes - SNAP
68  * 16 bytes - MIC (for GCMP)
69  *  4 bytes - CRC
70  */
71 #define WIL_MAX_MPDU_OVERHEAD   (62)
72
73 /* Calculate MAC buffer size for the firmware. It includes all overhead,
74  * as it will go over the air, and need to be 8 byte aligned
75  */
76 static inline u32 wil_mtu2macbuf(u32 mtu)
77 {
78         return ALIGN(mtu + WIL_MAX_MPDU_OVERHEAD, 8);
79 }
80
81 /* MTU for Ethernet need to take into account 8-byte SNAP header
82  * to be added when encapsulating Ethernet frame into 802.11
83  */
84 #define WIL_MAX_ETH_MTU         (IEEE80211_MAX_DATA_LEN_DMG - 8)
85 /* Max supported by wil6210 value for interrupt threshold is 5sec. */
86 #define WIL6210_ITR_TRSH_MAX (5000000)
87 #define WIL6210_ITR_TX_INTERFRAME_TIMEOUT_DEFAULT (13) /* usec */
88 #define WIL6210_ITR_RX_INTERFRAME_TIMEOUT_DEFAULT (13) /* usec */
89 #define WIL6210_ITR_TX_MAX_BURST_DURATION_DEFAULT (500) /* usec */
90 #define WIL6210_ITR_RX_MAX_BURST_DURATION_DEFAULT (500) /* usec */
91 #define WIL6210_FW_RECOVERY_RETRIES     (5) /* try to recover this many times */
92 #define WIL6210_FW_RECOVERY_TO  msecs_to_jiffies(5000)
93 #define WIL6210_SCAN_TO         msecs_to_jiffies(10000)
94 #define WIL6210_RX_HIGH_TRSH_INIT               (0)
95 #define WIL6210_RX_HIGH_TRSH_DEFAULT \
96                                 (1 << (WIL_RX_RING_SIZE_ORDER_DEFAULT - 3))
97 /* Hardware definitions begin */
98
99 /*
100  * Mapping
101  * RGF File      | Host addr    |  FW addr
102  *               |              |
103  * user_rgf      | 0x000000     | 0x880000
104  *  dma_rgf      | 0x001000     | 0x881000
105  * pcie_rgf      | 0x002000     | 0x882000
106  *               |              |
107  */
108
109 /* Where various structures placed in host address space */
110 #define WIL6210_FW_HOST_OFF      (0x880000UL)
111
112 #define HOSTADDR(fwaddr)        (fwaddr - WIL6210_FW_HOST_OFF)
113
114 /*
115  * Interrupt control registers block
116  *
117  * each interrupt controlled by the same bit in all registers
118  */
119 struct RGF_ICR {
120         u32 ICC; /* Cause Control, RW: 0 - W1C, 1 - COR */
121         u32 ICR; /* Cause, W1C/COR depending on ICC */
122         u32 ICM; /* Cause masked (ICR & ~IMV), W1C/COR depending on ICC */
123         u32 ICS; /* Cause Set, WO */
124         u32 IMV; /* Mask, RW+S/C */
125         u32 IMS; /* Mask Set, write 1 to set */
126         u32 IMC; /* Mask Clear, write 1 to clear */
127 } __packed;
128
129 struct RGF_BL {
130         u32 ready;              /* 0x880A3C bit [0] */
131 #define BIT_BL_READY    BIT(0)
132         u32 version;            /* 0x880A40 version of the BL struct */
133         u32 rf_type;            /* 0x880A44 ID of the connected RF */
134         u32 baseband_type;      /* 0x880A48 ID of the baseband */
135         u8  mac_address[ETH_ALEN]; /* 0x880A4C permanent MAC */
136         u8 pad[2];
137 } __packed;
138
139 /* registers - FW addresses */
140 #define RGF_USER_USAGE_1                (0x880004)
141 #define RGF_USER_USAGE_6                (0x880018)
142 #define RGF_USER_HW_MACHINE_STATE       (0x8801dc)
143         #define HW_MACHINE_BOOT_DONE    (0x3fffffd)
144 #define RGF_USER_USER_CPU_0             (0x8801e0)
145         #define BIT_USER_USER_CPU_MAN_RST       BIT(1) /* user_cpu_man_rst */
146 #define RGF_USER_MAC_CPU_0              (0x8801fc)
147         #define BIT_USER_MAC_CPU_MAN_RST        BIT(1) /* mac_cpu_man_rst */
148 #define RGF_USER_USER_SCRATCH_PAD       (0x8802bc)
149 #define RGF_USER_BL                     (0x880A3C) /* Boot Loader */
150 #define RGF_USER_FW_REV_ID              (0x880a8c) /* chip revision */
151 #define RGF_USER_CLKS_CTL_0             (0x880abc)
152         #define BIT_USER_CLKS_CAR_AHB_SW_SEL    BIT(1) /* ref clk/PLL */
153         #define BIT_USER_CLKS_RST_PWGD  BIT(11) /* reset on "power good" */
154 #define RGF_USER_CLKS_CTL_SW_RST_VEC_0  (0x880b04)
155 #define RGF_USER_CLKS_CTL_SW_RST_VEC_1  (0x880b08)
156 #define RGF_USER_CLKS_CTL_SW_RST_VEC_2  (0x880b0c)
157 #define RGF_USER_CLKS_CTL_SW_RST_VEC_3  (0x880b10)
158 #define RGF_USER_CLKS_CTL_SW_RST_MASK_0 (0x880b14)
159         #define BIT_HPAL_PERST_FROM_PAD BIT(6)
160         #define BIT_CAR_PERST_RST       BIT(7)
161 #define RGF_USER_USER_ICR               (0x880b4c) /* struct RGF_ICR */
162         #define BIT_USER_USER_ICR_SW_INT_2      BIT(18)
163 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_0      (0x880c18)
164 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_1      (0x880c2c)
165 #define RGF_USER_SPARROW_M_4                    (0x880c50) /* Sparrow */
166         #define BIT_SPARROW_M_4_SEL_SLEEP_OR_REF        BIT(2)
167
168 #define RGF_DMA_EP_TX_ICR               (0x881bb4) /* struct RGF_ICR */
169         #define BIT_DMA_EP_TX_ICR_TX_DONE       BIT(0)
170         #define BIT_DMA_EP_TX_ICR_TX_DONE_N(n)  BIT(n+1) /* n = [0..23] */
171 #define RGF_DMA_EP_RX_ICR               (0x881bd0) /* struct RGF_ICR */
172         #define BIT_DMA_EP_RX_ICR_RX_DONE       BIT(0)
173         #define BIT_DMA_EP_RX_ICR_RX_HTRSH      BIT(1)
174 #define RGF_DMA_EP_MISC_ICR             (0x881bec) /* struct RGF_ICR */
175         #define BIT_DMA_EP_MISC_ICR_RX_HTRSH    BIT(0)
176         #define BIT_DMA_EP_MISC_ICR_TX_NO_ACT   BIT(1)
177         #define BIT_DMA_EP_MISC_ICR_FW_INT(n)   BIT(28+n) /* n = [0..3] */
178
179 /* Legacy interrupt moderation control (before Sparrow v2)*/
180 #define RGF_DMA_ITR_CNT_TRSH            (0x881c5c)
181 #define RGF_DMA_ITR_CNT_DATA            (0x881c60)
182 #define RGF_DMA_ITR_CNT_CRL             (0x881c64)
183         #define BIT_DMA_ITR_CNT_CRL_EN          BIT(0)
184         #define BIT_DMA_ITR_CNT_CRL_EXT_TICK    BIT(1)
185         #define BIT_DMA_ITR_CNT_CRL_FOREVER     BIT(2)
186         #define BIT_DMA_ITR_CNT_CRL_CLR         BIT(3)
187         #define BIT_DMA_ITR_CNT_CRL_REACH_TRSH  BIT(4)
188
189 /* Offload control (Sparrow B0+) */
190 #define RGF_DMA_OFUL_NID_0              (0x881cd4)
191         #define BIT_DMA_OFUL_NID_0_RX_EXT_TR_EN         BIT(0)
192         #define BIT_DMA_OFUL_NID_0_TX_EXT_TR_EN         BIT(1)
193         #define BIT_DMA_OFUL_NID_0_RX_EXT_A3_SRC        BIT(2)
194         #define BIT_DMA_OFUL_NID_0_TX_EXT_A3_SRC        BIT(3)
195
196 /* New (sparrow v2+) interrupt moderation control */
197 #define RGF_DMA_ITR_TX_DESQ_NO_MOD              (0x881d40)
198 #define RGF_DMA_ITR_TX_CNT_TRSH                 (0x881d34)
199 #define RGF_DMA_ITR_TX_CNT_DATA                 (0x881d38)
200 #define RGF_DMA_ITR_TX_CNT_CTL                  (0x881d3c)
201         #define BIT_DMA_ITR_TX_CNT_CTL_EN               BIT(0)
202         #define BIT_DMA_ITR_TX_CNT_CTL_EXT_TIC_SEL      BIT(1)
203         #define BIT_DMA_ITR_TX_CNT_CTL_FOREVER          BIT(2)
204         #define BIT_DMA_ITR_TX_CNT_CTL_CLR              BIT(3)
205         #define BIT_DMA_ITR_TX_CNT_CTL_REACHED_TRESH    BIT(4)
206         #define BIT_DMA_ITR_TX_CNT_CTL_CROSS_EN         BIT(5)
207         #define BIT_DMA_ITR_TX_CNT_CTL_FREE_RUNNIG      BIT(6)
208 #define RGF_DMA_ITR_TX_IDL_CNT_TRSH                     (0x881d60)
209 #define RGF_DMA_ITR_TX_IDL_CNT_DATA                     (0x881d64)
210 #define RGF_DMA_ITR_TX_IDL_CNT_CTL                      (0x881d68)
211         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_EN                   BIT(0)
212         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_EXT_TIC_SEL          BIT(1)
213         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_FOREVER              BIT(2)
214         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_CLR                  BIT(3)
215         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_REACHED_TRESH        BIT(4)
216 #define RGF_DMA_ITR_RX_DESQ_NO_MOD              (0x881d50)
217 #define RGF_DMA_ITR_RX_CNT_TRSH                 (0x881d44)
218 #define RGF_DMA_ITR_RX_CNT_DATA                 (0x881d48)
219 #define RGF_DMA_ITR_RX_CNT_CTL                  (0x881d4c)
220         #define BIT_DMA_ITR_RX_CNT_CTL_EN               BIT(0)
221         #define BIT_DMA_ITR_RX_CNT_CTL_EXT_TIC_SEL      BIT(1)
222         #define BIT_DMA_ITR_RX_CNT_CTL_FOREVER          BIT(2)
223         #define BIT_DMA_ITR_RX_CNT_CTL_CLR              BIT(3)
224         #define BIT_DMA_ITR_RX_CNT_CTL_REACHED_TRESH    BIT(4)
225         #define BIT_DMA_ITR_RX_CNT_CTL_CROSS_EN         BIT(5)
226         #define BIT_DMA_ITR_RX_CNT_CTL_FREE_RUNNIG      BIT(6)
227 #define RGF_DMA_ITR_RX_IDL_CNT_TRSH                     (0x881d54)
228 #define RGF_DMA_ITR_RX_IDL_CNT_DATA                     (0x881d58)
229 #define RGF_DMA_ITR_RX_IDL_CNT_CTL                      (0x881d5c)
230         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_EN                   BIT(0)
231         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_EXT_TIC_SEL          BIT(1)
232         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_FOREVER              BIT(2)
233         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_CLR                  BIT(3)
234         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_REACHED_TRESH        BIT(4)
235
236 #define RGF_DMA_PSEUDO_CAUSE            (0x881c68)
237 #define RGF_DMA_PSEUDO_CAUSE_MASK_SW    (0x881c6c)
238 #define RGF_DMA_PSEUDO_CAUSE_MASK_FW    (0x881c70)
239         #define BIT_DMA_PSEUDO_CAUSE_RX         BIT(0)
240         #define BIT_DMA_PSEUDO_CAUSE_TX         BIT(1)
241         #define BIT_DMA_PSEUDO_CAUSE_MISC       BIT(2)
242
243 #define RGF_HP_CTRL                     (0x88265c)
244 #define RGF_PCIE_LOS_COUNTER_CTL        (0x882dc4)
245
246 /* MAC timer, usec, for packet lifetime */
247 #define RGF_MAC_MTRL_COUNTER_0          (0x886aa8)
248
249 #define RGF_CAF_ICR                     (0x88946c) /* struct RGF_ICR */
250 #define RGF_CAF_OSC_CONTROL             (0x88afa4)
251         #define BIT_CAF_OSC_XTAL_EN             BIT(0)
252 #define RGF_CAF_PLL_LOCK_STATUS         (0x88afec)
253         #define BIT_CAF_OSC_DIG_XTAL_STABLE     BIT(0)
254
255 #define RGF_USER_JTAG_DEV_ID    (0x880b34) /* device ID */
256         #define JTAG_DEV_ID_SPARROW_B0  (0x2632072f)
257
258 enum {
259         HW_VER_UNKNOWN,
260         HW_VER_SPARROW_B0, /* JTAG_DEV_ID_SPARROW_B0 */
261 };
262
263 /* popular locations */
264 #define HOST_MBOX   HOSTADDR(RGF_USER_USER_SCRATCH_PAD)
265 #define HOST_SW_INT (HOSTADDR(RGF_USER_USER_ICR) + \
266         offsetof(struct RGF_ICR, ICS))
267 #define SW_INT_MBOX BIT_USER_USER_ICR_SW_INT_2
268
269 /* ISR register bits */
270 #define ISR_MISC_FW_READY       BIT_DMA_EP_MISC_ICR_FW_INT(0)
271 #define ISR_MISC_MBOX_EVT       BIT_DMA_EP_MISC_ICR_FW_INT(1)
272 #define ISR_MISC_FW_ERROR       BIT_DMA_EP_MISC_ICR_FW_INT(3)
273
274 /* Hardware definitions end */
275 struct fw_map {
276         u32 from; /* linker address - from, inclusive */
277         u32 to;   /* linker address - to, exclusive */
278         u32 host; /* PCI/Host address - BAR0 + 0x880000 */
279         const char *name; /* for debugfs */
280 };
281
282 /* array size should be in sync with actual definition in the wmi.c */
283 extern const struct fw_map fw_mapping[7];
284
285 /**
286  * mk_cidxtid - construct @cidxtid field
287  * @cid: CID value
288  * @tid: TID value
289  *
290  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
291  */
292 static inline u8 mk_cidxtid(u8 cid, u8 tid)
293 {
294         return ((tid & 0xf) << 4) | (cid & 0xf);
295 }
296
297 /**
298  * parse_cidxtid - parse @cidxtid field
299  * @cid: store CID value here
300  * @tid: store TID value here
301  *
302  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
303  */
304 static inline void parse_cidxtid(u8 cidxtid, u8 *cid, u8 *tid)
305 {
306         *cid = cidxtid & 0xf;
307         *tid = (cidxtid >> 4) & 0xf;
308 }
309
310 struct wil6210_mbox_ring {
311         u32 base;
312         u16 entry_size; /* max. size of mbox entry, incl. all headers */
313         u16 size;
314         u32 tail;
315         u32 head;
316 } __packed;
317
318 struct wil6210_mbox_ring_desc {
319         __le32 sync;
320         __le32 addr;
321 } __packed;
322
323 /* at HOST_OFF_WIL6210_MBOX_CTL */
324 struct wil6210_mbox_ctl {
325         struct wil6210_mbox_ring tx;
326         struct wil6210_mbox_ring rx;
327 } __packed;
328
329 struct wil6210_mbox_hdr {
330         __le16 seq;
331         __le16 len; /* payload, bytes after this header */
332         __le16 type;
333         u8 flags;
334         u8 reserved;
335 } __packed;
336
337 #define WIL_MBOX_HDR_TYPE_WMI (0)
338
339 /* max. value for wil6210_mbox_hdr.len */
340 #define MAX_MBOXITEM_SIZE   (240)
341
342 /**
343  * struct wil6210_mbox_hdr_wmi - WMI header
344  *
345  * @mid: MAC ID
346  *      00 - default, created by FW
347  *      01..0f - WiFi ports, driver to create
348  *      10..fe - debug
349  *      ff - broadcast
350  * @id: command/event ID
351  * @timestamp: FW fills for events, free-running msec timer
352  */
353 struct wil6210_mbox_hdr_wmi {
354         u8 mid;
355         u8 reserved;
356         __le16 id;
357         __le32 timestamp;
358 } __packed;
359
360 struct pending_wmi_event {
361         struct list_head list;
362         struct {
363                 struct wil6210_mbox_hdr hdr;
364                 struct wil6210_mbox_hdr_wmi wmi;
365                 u8 data[0];
366         } __packed event;
367 };
368
369 enum { /* for wil_ctx.mapped_as */
370         wil_mapped_as_none = 0,
371         wil_mapped_as_single = 1,
372         wil_mapped_as_page = 2,
373 };
374
375 /**
376  * struct wil_ctx - software context for Vring descriptor
377  */
378 struct wil_ctx {
379         struct sk_buff *skb;
380         u8 nr_frags;
381         u8 mapped_as;
382 };
383
384 union vring_desc;
385
386 struct vring {
387         dma_addr_t pa;
388         volatile union vring_desc *va; /* vring_desc[size], WriteBack by DMA */
389         u16 size; /* number of vring_desc elements */
390         u32 swtail;
391         u32 swhead;
392         u32 hwtail; /* write here to inform hw */
393         struct wil_ctx *ctx; /* ctx[size] - software context */
394 };
395
396 /**
397  * Additional data for Tx Vring
398  */
399 struct vring_tx_data {
400         int enabled;
401         cycles_t idle, last_idle, begin;
402         u8 agg_wsize; /* agreed aggregation window, 0 - no agg */
403         u16 agg_timeout;
404         u8 agg_amsdu;
405         bool addba_in_progress; /* if set, agg_xxx is for request in progress */
406         spinlock_t lock;
407 };
408
409 enum { /* for wil6210_priv.status */
410         wil_status_fwready = 0,
411         wil_status_fwconnecting,
412         wil_status_fwconnected,
413         wil_status_dontscan,
414         wil_status_reset_done,
415         wil_status_irqen, /* FIXME: interrupts enabled - for debug */
416         wil_status_napi_en, /* NAPI enabled protected by wil->mutex */
417         wil_status_last /* keep last */
418 };
419
420 struct pci_dev;
421
422 /**
423  * struct tid_ampdu_rx - TID aggregation information (Rx).
424  *
425  * @reorder_buf: buffer to reorder incoming aggregated MPDUs
426  * @reorder_time: jiffies when skb was added
427  * @session_timer: check if peer keeps Tx-ing on the TID (by timeout value)
428  * @reorder_timer: releases expired frames from the reorder buffer.
429  * @last_rx: jiffies of last rx activity
430  * @head_seq_num: head sequence number in reordering buffer.
431  * @stored_mpdu_num: number of MPDUs in reordering buffer
432  * @ssn: Starting Sequence Number expected to be aggregated.
433  * @buf_size: buffer size for incoming A-MPDUs
434  * @timeout: reset timer value (in TUs).
435  * @dialog_token: dialog token for aggregation session
436  * @rcu_head: RCU head used for freeing this struct
437  *
438  * This structure's lifetime is managed by RCU, assignments to
439  * the array holding it must hold the aggregation mutex.
440  *
441  */
442 struct wil_tid_ampdu_rx {
443         struct sk_buff **reorder_buf;
444         unsigned long *reorder_time;
445         struct timer_list session_timer;
446         struct timer_list reorder_timer;
447         unsigned long last_rx;
448         u16 head_seq_num;
449         u16 stored_mpdu_num;
450         u16 ssn;
451         u16 buf_size;
452         u16 timeout;
453         u16 ssn_last_drop;
454         u8 dialog_token;
455         bool first_time; /* is it 1-st time this buffer used? */
456 };
457
458 enum wil_sta_status {
459         wil_sta_unused = 0,
460         wil_sta_conn_pending = 1,
461         wil_sta_connected = 2,
462 };
463
464 #define WIL_STA_TID_NUM (16)
465
466 struct wil_net_stats {
467         unsigned long   rx_packets;
468         unsigned long   tx_packets;
469         unsigned long   rx_bytes;
470         unsigned long   tx_bytes;
471         unsigned long   tx_errors;
472         unsigned long   rx_dropped;
473         u16 last_mcs_rx;
474 };
475
476 /**
477  * struct wil_sta_info - data for peer
478  *
479  * Peer identified by its CID (connection ID)
480  * NIC performs beam forming for each peer;
481  * if no beam forming done, frame exchange is not
482  * possible.
483  */
484 struct wil_sta_info {
485         u8 addr[ETH_ALEN];
486         enum wil_sta_status status;
487         struct wil_net_stats stats;
488         bool data_port_open; /* can send any data, not only EAPOL */
489         /* Rx BACK */
490         struct wil_tid_ampdu_rx *tid_rx[WIL_STA_TID_NUM];
491         spinlock_t tid_rx_lock; /* guarding tid_rx array */
492         unsigned long tid_rx_timer_expired[BITS_TO_LONGS(WIL_STA_TID_NUM)];
493         unsigned long tid_rx_stop_requested[BITS_TO_LONGS(WIL_STA_TID_NUM)];
494 };
495
496 enum {
497         fw_recovery_idle = 0,
498         fw_recovery_pending = 1,
499         fw_recovery_running = 2,
500 };
501
502 enum {
503         hw_capability_last
504 };
505
506 struct wil_back_rx {
507         struct list_head list;
508         /* request params, converted to CPU byte order - what we asked for */
509         u8 cidxtid;
510         u8 dialog_token;
511         u16 ba_param_set;
512         u16 ba_timeout;
513         u16 ba_seq_ctrl;
514 };
515
516 struct wil_back_tx {
517         struct list_head list;
518         /* request params, converted to CPU byte order - what we asked for */
519         u8 ringid;
520         u8 agg_wsize;
521         u16 agg_timeout;
522 };
523
524 struct wil_probe_client_req {
525         struct list_head list;
526         u64 cookie;
527         u8 cid;
528 };
529
530 struct wil6210_priv {
531         struct pci_dev *pdev;
532         int n_msi;
533         struct wireless_dev *wdev;
534         void __iomem *csr;
535         DECLARE_BITMAP(status, wil_status_last);
536         u32 fw_version;
537         u32 hw_version;
538         const char *hw_name;
539         DECLARE_BITMAP(hw_capabilities, hw_capability_last);
540         u8 n_mids; /* number of additional MIDs as reported by FW */
541         u32 recovery_count; /* num of FW recovery attempts in a short time */
542         u32 recovery_state; /* FW recovery state machine */
543         unsigned long last_fw_recovery; /* jiffies of last fw recovery */
544         wait_queue_head_t wq; /* for all wait_event() use */
545         /* profile */
546         u32 monitor_flags;
547         u32 privacy; /* secure connection? */
548         int sinfo_gen;
549         u32 ap_isolate; /* no intra-BSS communication */
550         /* interrupt moderation */
551         u32 tx_max_burst_duration;
552         u32 tx_interframe_timeout;
553         u32 rx_max_burst_duration;
554         u32 rx_interframe_timeout;
555         /* cached ISR registers */
556         u32 isr_misc;
557         /* mailbox related */
558         struct mutex wmi_mutex;
559         struct wil6210_mbox_ctl mbox_ctl;
560         struct completion wmi_ready;
561         struct completion wmi_call;
562         u16 wmi_seq;
563         u16 reply_id; /**< wait for this WMI event */
564         void *reply_buf;
565         u16 reply_size;
566         struct workqueue_struct *wmi_wq; /* for deferred calls */
567         struct work_struct wmi_event_worker;
568         struct workqueue_struct *wq_service;
569         struct work_struct connect_worker;
570         struct work_struct disconnect_worker;
571         struct work_struct fw_error_worker;     /* for FW error recovery */
572         struct timer_list connect_timer;
573         struct timer_list scan_timer; /* detect scan timeout */
574         int pending_connect_cid;
575         struct list_head pending_wmi_ev;
576         /*
577          * protect pending_wmi_ev
578          * - fill in IRQ from wil6210_irq_misc,
579          * - consumed in thread by wmi_event_worker
580          */
581         spinlock_t wmi_ev_lock;
582         struct napi_struct napi_rx;
583         struct napi_struct napi_tx;
584         /* BACK */
585         struct list_head back_rx_pending;
586         struct mutex back_rx_mutex; /* protect @back_rx_pending */
587         struct work_struct back_rx_worker;
588         struct list_head back_tx_pending;
589         struct mutex back_tx_mutex; /* protect @back_tx_pending */
590         struct work_struct back_tx_worker;
591         /* keep alive */
592         struct list_head probe_client_pending;
593         struct mutex probe_client_mutex; /* protect @probe_client_pending */
594         struct work_struct probe_client_worker;
595         /* DMA related */
596         struct vring vring_rx;
597         struct vring vring_tx[WIL6210_MAX_TX_RINGS];
598         struct vring_tx_data vring_tx_data[WIL6210_MAX_TX_RINGS];
599         u8 vring2cid_tid[WIL6210_MAX_TX_RINGS][2]; /* [0] - CID, [1] - TID */
600         struct wil_sta_info sta[WIL6210_MAX_CID];
601         int bcast_vring;
602         /* scan */
603         struct cfg80211_scan_request *scan_request;
604
605         struct mutex mutex; /* for wil6210_priv access in wil_{up|down} */
606         /* statistics */
607         atomic_t isr_count_rx, isr_count_tx;
608         /* debugfs */
609         struct dentry *debug;
610         struct debugfs_blob_wrapper blobs[ARRAY_SIZE(fw_mapping)];
611
612         void *platform_handle;
613         struct wil_platform_ops platform_ops;
614 };
615
616 #define wil_to_wiphy(i) (i->wdev->wiphy)
617 #define wil_to_dev(i) (wiphy_dev(wil_to_wiphy(i)))
618 #define wiphy_to_wil(w) (struct wil6210_priv *)(wiphy_priv(w))
619 #define wil_to_wdev(i) (i->wdev)
620 #define wdev_to_wil(w) (struct wil6210_priv *)(wdev_priv(w))
621 #define wil_to_ndev(i) (wil_to_wdev(i)->netdev)
622 #define ndev_to_wil(n) (wdev_to_wil(n->ieee80211_ptr))
623
624 __printf(2, 3)
625 void wil_dbg_trace(struct wil6210_priv *wil, const char *fmt, ...);
626 __printf(2, 3)
627 void wil_err(struct wil6210_priv *wil, const char *fmt, ...);
628 __printf(2, 3)
629 void wil_err_ratelimited(struct wil6210_priv *wil, const char *fmt, ...);
630 __printf(2, 3)
631 void wil_info(struct wil6210_priv *wil, const char *fmt, ...);
632 #define wil_dbg(wil, fmt, arg...) do { \
633         netdev_dbg(wil_to_ndev(wil), fmt, ##arg); \
634         wil_dbg_trace(wil, fmt, ##arg); \
635 } while (0)
636
637 #define wil_dbg_irq(wil, fmt, arg...) wil_dbg(wil, "DBG[ IRQ]" fmt, ##arg)
638 #define wil_dbg_txrx(wil, fmt, arg...) wil_dbg(wil, "DBG[TXRX]" fmt, ##arg)
639 #define wil_dbg_wmi(wil, fmt, arg...) wil_dbg(wil, "DBG[ WMI]" fmt, ##arg)
640 #define wil_dbg_misc(wil, fmt, arg...) wil_dbg(wil, "DBG[MISC]" fmt, ##arg)
641
642 #if defined(CONFIG_DYNAMIC_DEBUG)
643 #define wil_hex_dump_txrx(prefix_str, prefix_type, rowsize,     \
644                           groupsize, buf, len, ascii)           \
645                           print_hex_dump_debug("DBG[TXRX]" prefix_str,\
646                                          prefix_type, rowsize,  \
647                                          groupsize, buf, len, ascii)
648
649 #define wil_hex_dump_wmi(prefix_str, prefix_type, rowsize,      \
650                          groupsize, buf, len, ascii)            \
651                          print_hex_dump_debug("DBG[ WMI]" prefix_str,\
652                                         prefix_type, rowsize,   \
653                                         groupsize, buf, len, ascii)
654 #else /* defined(CONFIG_DYNAMIC_DEBUG) */
655 static inline
656 void wil_hex_dump_txrx(const char *prefix_str, int prefix_type, int rowsize,
657                        int groupsize, const void *buf, size_t len, bool ascii)
658 {
659 }
660
661 static inline
662 void wil_hex_dump_wmi(const char *prefix_str, int prefix_type, int rowsize,
663                       int groupsize, const void *buf, size_t len, bool ascii)
664 {
665 }
666 #endif /* defined(CONFIG_DYNAMIC_DEBUG) */
667
668 void wil_memcpy_fromio_32(void *dst, const volatile void __iomem *src,
669                           size_t count);
670 void wil_memcpy_toio_32(volatile void __iomem *dst, const void *src,
671                         size_t count);
672
673 void *wil_if_alloc(struct device *dev, void __iomem *csr);
674 void wil_if_free(struct wil6210_priv *wil);
675 int wil_if_add(struct wil6210_priv *wil);
676 void wil_if_remove(struct wil6210_priv *wil);
677 int wil_priv_init(struct wil6210_priv *wil);
678 void wil_priv_deinit(struct wil6210_priv *wil);
679 int wil_reset(struct wil6210_priv *wil, bool no_fw);
680 void wil_fw_error_recovery(struct wil6210_priv *wil);
681 void wil_set_recovery_state(struct wil6210_priv *wil, int state);
682 int wil_up(struct wil6210_priv *wil);
683 int __wil_up(struct wil6210_priv *wil);
684 int wil_down(struct wil6210_priv *wil);
685 int __wil_down(struct wil6210_priv *wil);
686 void wil_mbox_ring_le2cpus(struct wil6210_mbox_ring *r);
687 int wil_find_cid(struct wil6210_priv *wil, const u8 *mac);
688 void wil_set_ethtoolops(struct net_device *ndev);
689
690 void __iomem *wmi_buffer(struct wil6210_priv *wil, __le32 ptr);
691 void __iomem *wmi_addr(struct wil6210_priv *wil, u32 ptr);
692 int wmi_read_hdr(struct wil6210_priv *wil, __le32 ptr,
693                  struct wil6210_mbox_hdr *hdr);
694 int wmi_send(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len);
695 void wmi_recv_cmd(struct wil6210_priv *wil);
696 int wmi_call(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len,
697              u16 reply_id, void *reply, u8 reply_size, int to_msec);
698 void wmi_event_worker(struct work_struct *work);
699 void wmi_event_flush(struct wil6210_priv *wil);
700 int wmi_set_ssid(struct wil6210_priv *wil, u8 ssid_len, const void *ssid);
701 int wmi_get_ssid(struct wil6210_priv *wil, u8 *ssid_len, void *ssid);
702 int wmi_set_channel(struct wil6210_priv *wil, int channel);
703 int wmi_get_channel(struct wil6210_priv *wil, int *channel);
704 int wmi_del_cipher_key(struct wil6210_priv *wil, u8 key_index,
705                        const void *mac_addr);
706 int wmi_add_cipher_key(struct wil6210_priv *wil, u8 key_index,
707                        const void *mac_addr, int key_len, const void *key);
708 int wmi_echo(struct wil6210_priv *wil);
709 int wmi_set_ie(struct wil6210_priv *wil, u8 type, u16 ie_len, const void *ie);
710 int wmi_rx_chain_add(struct wil6210_priv *wil, struct vring *vring);
711 int wmi_p2p_cfg(struct wil6210_priv *wil, int channel);
712 int wmi_rxon(struct wil6210_priv *wil, bool on);
713 int wmi_get_temperature(struct wil6210_priv *wil, u32 *t_m, u32 *t_r);
714 int wmi_disconnect_sta(struct wil6210_priv *wil, const u8 *mac, u16 reason);
715 int wmi_addba(struct wil6210_priv *wil, u8 ringid, u8 size, u16 timeout);
716 int wmi_delba_tx(struct wil6210_priv *wil, u8 ringid, u16 reason);
717 int wmi_delba_rx(struct wil6210_priv *wil, u8 cidxtid, u16 reason);
718 int wmi_addba_rx_resp(struct wil6210_priv *wil, u8 cid, u8 tid, u8 token,
719                       u16 status, bool amsdu, u16 agg_wsize, u16 timeout);
720 int wil_addba_rx_request(struct wil6210_priv *wil, u8 cidxtid,
721                          u8 dialog_token, __le16 ba_param_set,
722                          __le16 ba_timeout, __le16 ba_seq_ctrl);
723 void wil_back_rx_worker(struct work_struct *work);
724 void wil_back_rx_flush(struct wil6210_priv *wil);
725 int wil_addba_tx_request(struct wil6210_priv *wil, u8 ringid, u16 wsize);
726 void wil_back_tx_worker(struct work_struct *work);
727 void wil_back_tx_flush(struct wil6210_priv *wil);
728
729 void wil6210_clear_irq(struct wil6210_priv *wil);
730 int wil6210_init_irq(struct wil6210_priv *wil, int irq);
731 void wil6210_fini_irq(struct wil6210_priv *wil, int irq);
732 void wil_mask_irq(struct wil6210_priv *wil);
733 void wil_unmask_irq(struct wil6210_priv *wil);
734 void wil_configure_interrupt_moderation(struct wil6210_priv *wil);
735 void wil_disable_irq(struct wil6210_priv *wil);
736 void wil_enable_irq(struct wil6210_priv *wil);
737 int wil_cfg80211_mgmt_tx(struct wiphy *wiphy, struct wireless_dev *wdev,
738                          struct cfg80211_mgmt_tx_params *params,
739                          u64 *cookie);
740
741 int wil6210_debugfs_init(struct wil6210_priv *wil);
742 void wil6210_debugfs_remove(struct wil6210_priv *wil);
743 int wil_cid_fill_sinfo(struct wil6210_priv *wil, int cid,
744                        struct station_info *sinfo);
745
746 struct wireless_dev *wil_cfg80211_init(struct device *dev);
747 void wil_wdev_free(struct wil6210_priv *wil);
748
749 int wmi_set_mac_address(struct wil6210_priv *wil, void *addr);
750 int wmi_pcp_start(struct wil6210_priv *wil, int bi, u8 wmi_nettype, u8 chan);
751 int wmi_pcp_stop(struct wil6210_priv *wil);
752 void wil6210_disconnect(struct wil6210_priv *wil, const u8 *bssid,
753                         u16 reason_code, bool from_event);
754 void wil_probe_client_flush(struct wil6210_priv *wil);
755 void wil_probe_client_worker(struct work_struct *work);
756
757 int wil_rx_init(struct wil6210_priv *wil, u16 size);
758 void wil_rx_fini(struct wil6210_priv *wil);
759
760 /* TX API */
761 int wil_vring_init_tx(struct wil6210_priv *wil, int id, int size,
762                       int cid, int tid);
763 void wil_vring_fini_tx(struct wil6210_priv *wil, int id);
764 int wil_vring_init_bcast(struct wil6210_priv *wil, int id, int size);
765 int wil_bcast_init(struct wil6210_priv *wil);
766 void wil_bcast_fini(struct wil6210_priv *wil);
767
768 netdev_tx_t wil_start_xmit(struct sk_buff *skb, struct net_device *ndev);
769 int wil_tx_complete(struct wil6210_priv *wil, int ringid);
770 void wil6210_unmask_irq_tx(struct wil6210_priv *wil);
771
772 /* RX API */
773 void wil_rx_handle(struct wil6210_priv *wil, int *quota);
774 void wil6210_unmask_irq_rx(struct wil6210_priv *wil);
775
776 int wil_iftype_nl2wmi(enum nl80211_iftype type);
777
778 int wil_ioctl(struct wil6210_priv *wil, void __user *data, int cmd);
779 int wil_request_firmware(struct wil6210_priv *wil, const char *name);
780
781 #endif /* __WIL6210_H__ */