]> git.karo-electronics.de Git - mv-sheeva.git/blob - drivers/net/wireless/iwlwifi/iwl-agn-tx.c
sfc: Generalise filter spec initialisation
[mv-sheeva.git] / drivers / net / wireless / iwlwifi / iwl-agn-tx.c
1 /******************************************************************************
2  *
3  * GPL LICENSE SUMMARY
4  *
5  * Copyright(c) 2008 - 2010 Intel Corporation. All rights reserved.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of version 2 of the GNU General Public License as
9  * published by the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful, but
12  * WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110,
19  * USA
20  *
21  * The full GNU General Public License is included in this distribution
22  * in the file called LICENSE.GPL.
23  *
24  * Contact Information:
25  *  Intel Linux Wireless <ilw@linux.intel.com>
26  * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
27  *
28  *****************************************************************************/
29
30 #include <linux/kernel.h>
31 #include <linux/module.h>
32 #include <linux/init.h>
33 #include <linux/sched.h>
34
35 #include "iwl-dev.h"
36 #include "iwl-core.h"
37 #include "iwl-sta.h"
38 #include "iwl-io.h"
39 #include "iwl-helpers.h"
40 #include "iwl-agn-hw.h"
41 #include "iwl-agn.h"
42
43 /*
44  * mac80211 queues, ACs, hardware queues, FIFOs.
45  *
46  * Cf. http://wireless.kernel.org/en/developers/Documentation/mac80211/queues
47  *
48  * Mac80211 uses the following numbers, which we get as from it
49  * by way of skb_get_queue_mapping(skb):
50  *
51  *      VO      0
52  *      VI      1
53  *      BE      2
54  *      BK      3
55  *
56  *
57  * Regular (not A-MPDU) frames are put into hardware queues corresponding
58  * to the FIFOs, see comments in iwl-prph.h. Aggregated frames get their
59  * own queue per aggregation session (RA/TID combination), such queues are
60  * set up to map into FIFOs too, for which we need an AC->FIFO mapping. In
61  * order to map frames to the right queue, we also need an AC->hw queue
62  * mapping. This is implemented here.
63  *
64  * Due to the way hw queues are set up (by the hw specific modules like
65  * iwl-4965.c, iwl-5000.c etc.), the AC->hw queue mapping is the identity
66  * mapping.
67  */
68
69 static const u8 tid_to_ac[] = {
70         /* this matches the mac80211 numbers */
71         2, 3, 3, 2, 1, 1, 0, 0
72 };
73
74 static inline int get_ac_from_tid(u16 tid)
75 {
76         if (likely(tid < ARRAY_SIZE(tid_to_ac)))
77                 return tid_to_ac[tid];
78
79         /* no support for TIDs 8-15 yet */
80         return -EINVAL;
81 }
82
83 static inline int get_fifo_from_tid(struct iwl_rxon_context *ctx, u16 tid)
84 {
85         if (likely(tid < ARRAY_SIZE(tid_to_ac)))
86                 return ctx->ac_to_fifo[tid_to_ac[tid]];
87
88         /* no support for TIDs 8-15 yet */
89         return -EINVAL;
90 }
91
92 /**
93  * iwlagn_txq_update_byte_cnt_tbl - Set up entry in Tx byte-count array
94  */
95 void iwlagn_txq_update_byte_cnt_tbl(struct iwl_priv *priv,
96                                             struct iwl_tx_queue *txq,
97                                             u16 byte_cnt)
98 {
99         struct iwlagn_scd_bc_tbl *scd_bc_tbl = priv->scd_bc_tbls.addr;
100         int write_ptr = txq->q.write_ptr;
101         int txq_id = txq->q.id;
102         u8 sec_ctl = 0;
103         u8 sta_id = 0;
104         u16 len = byte_cnt + IWL_TX_CRC_SIZE + IWL_TX_DELIMITER_SIZE;
105         __le16 bc_ent;
106
107         WARN_ON(len > 0xFFF || write_ptr >= TFD_QUEUE_SIZE_MAX);
108
109         if (txq_id != priv->cmd_queue) {
110                 sta_id = txq->cmd[txq->q.write_ptr]->cmd.tx.sta_id;
111                 sec_ctl = txq->cmd[txq->q.write_ptr]->cmd.tx.sec_ctl;
112
113                 switch (sec_ctl & TX_CMD_SEC_MSK) {
114                 case TX_CMD_SEC_CCM:
115                         len += CCMP_MIC_LEN;
116                         break;
117                 case TX_CMD_SEC_TKIP:
118                         len += TKIP_ICV_LEN;
119                         break;
120                 case TX_CMD_SEC_WEP:
121                         len += WEP_IV_LEN + WEP_ICV_LEN;
122                         break;
123                 }
124         }
125
126         bc_ent = cpu_to_le16((len & 0xFFF) | (sta_id << 12));
127
128         scd_bc_tbl[txq_id].tfd_offset[write_ptr] = bc_ent;
129
130         if (write_ptr < TFD_QUEUE_SIZE_BC_DUP)
131                 scd_bc_tbl[txq_id].
132                         tfd_offset[TFD_QUEUE_SIZE_MAX + write_ptr] = bc_ent;
133 }
134
135 void iwlagn_txq_inval_byte_cnt_tbl(struct iwl_priv *priv,
136                                            struct iwl_tx_queue *txq)
137 {
138         struct iwlagn_scd_bc_tbl *scd_bc_tbl = priv->scd_bc_tbls.addr;
139         int txq_id = txq->q.id;
140         int read_ptr = txq->q.read_ptr;
141         u8 sta_id = 0;
142         __le16 bc_ent;
143
144         WARN_ON(read_ptr >= TFD_QUEUE_SIZE_MAX);
145
146         if (txq_id != priv->cmd_queue)
147                 sta_id = txq->cmd[read_ptr]->cmd.tx.sta_id;
148
149         bc_ent = cpu_to_le16(1 | (sta_id << 12));
150         scd_bc_tbl[txq_id].tfd_offset[read_ptr] = bc_ent;
151
152         if (read_ptr < TFD_QUEUE_SIZE_BC_DUP)
153                 scd_bc_tbl[txq_id].
154                         tfd_offset[TFD_QUEUE_SIZE_MAX + read_ptr] = bc_ent;
155 }
156
157 static int iwlagn_tx_queue_set_q2ratid(struct iwl_priv *priv, u16 ra_tid,
158                                         u16 txq_id)
159 {
160         u32 tbl_dw_addr;
161         u32 tbl_dw;
162         u16 scd_q2ratid;
163
164         scd_q2ratid = ra_tid & IWL_SCD_QUEUE_RA_TID_MAP_RATID_MSK;
165
166         tbl_dw_addr = priv->scd_base_addr +
167                         IWLAGN_SCD_TRANSLATE_TBL_OFFSET_QUEUE(txq_id);
168
169         tbl_dw = iwl_read_targ_mem(priv, tbl_dw_addr);
170
171         if (txq_id & 0x1)
172                 tbl_dw = (scd_q2ratid << 16) | (tbl_dw & 0x0000FFFF);
173         else
174                 tbl_dw = scd_q2ratid | (tbl_dw & 0xFFFF0000);
175
176         iwl_write_targ_mem(priv, tbl_dw_addr, tbl_dw);
177
178         return 0;
179 }
180
181 static void iwlagn_tx_queue_stop_scheduler(struct iwl_priv *priv, u16 txq_id)
182 {
183         /* Simply stop the queue, but don't change any configuration;
184          * the SCD_ACT_EN bit is the write-enable mask for the ACTIVE bit. */
185         iwl_write_prph(priv,
186                 IWLAGN_SCD_QUEUE_STATUS_BITS(txq_id),
187                 (0 << IWLAGN_SCD_QUEUE_STTS_REG_POS_ACTIVE)|
188                 (1 << IWLAGN_SCD_QUEUE_STTS_REG_POS_SCD_ACT_EN));
189 }
190
191 void iwlagn_set_wr_ptrs(struct iwl_priv *priv,
192                                 int txq_id, u32 index)
193 {
194         iwl_write_direct32(priv, HBUS_TARG_WRPTR,
195                         (index & 0xff) | (txq_id << 8));
196         iwl_write_prph(priv, IWLAGN_SCD_QUEUE_RDPTR(txq_id), index);
197 }
198
199 void iwlagn_tx_queue_set_status(struct iwl_priv *priv,
200                                         struct iwl_tx_queue *txq,
201                                         int tx_fifo_id, int scd_retry)
202 {
203         int txq_id = txq->q.id;
204         int active = test_bit(txq_id, &priv->txq_ctx_active_msk) ? 1 : 0;
205
206         iwl_write_prph(priv, IWLAGN_SCD_QUEUE_STATUS_BITS(txq_id),
207                         (active << IWLAGN_SCD_QUEUE_STTS_REG_POS_ACTIVE) |
208                         (tx_fifo_id << IWLAGN_SCD_QUEUE_STTS_REG_POS_TXF) |
209                         (1 << IWLAGN_SCD_QUEUE_STTS_REG_POS_WSL) |
210                         IWLAGN_SCD_QUEUE_STTS_REG_MSK);
211
212         txq->sched_retry = scd_retry;
213
214         IWL_DEBUG_INFO(priv, "%s %s Queue %d on FIFO %d\n",
215                        active ? "Activate" : "Deactivate",
216                        scd_retry ? "BA" : "AC/CMD", txq_id, tx_fifo_id);
217 }
218
219 int iwlagn_txq_agg_enable(struct iwl_priv *priv, int txq_id,
220                           int tx_fifo, int sta_id, int tid, u16 ssn_idx)
221 {
222         unsigned long flags;
223         u16 ra_tid;
224         int ret;
225
226         if ((IWLAGN_FIRST_AMPDU_QUEUE > txq_id) ||
227             (IWLAGN_FIRST_AMPDU_QUEUE +
228                 priv->cfg->base_params->num_of_ampdu_queues <= txq_id)) {
229                 IWL_WARN(priv,
230                         "queue number out of range: %d, must be %d to %d\n",
231                         txq_id, IWLAGN_FIRST_AMPDU_QUEUE,
232                         IWLAGN_FIRST_AMPDU_QUEUE +
233                         priv->cfg->base_params->num_of_ampdu_queues - 1);
234                 return -EINVAL;
235         }
236
237         ra_tid = BUILD_RAxTID(sta_id, tid);
238
239         /* Modify device's station table to Tx this TID */
240         ret = iwl_sta_tx_modify_enable_tid(priv, sta_id, tid);
241         if (ret)
242                 return ret;
243
244         spin_lock_irqsave(&priv->lock, flags);
245
246         /* Stop this Tx queue before configuring it */
247         iwlagn_tx_queue_stop_scheduler(priv, txq_id);
248
249         /* Map receiver-address / traffic-ID to this queue */
250         iwlagn_tx_queue_set_q2ratid(priv, ra_tid, txq_id);
251
252         /* Set this queue as a chain-building queue */
253         iwl_set_bits_prph(priv, IWLAGN_SCD_QUEUECHAIN_SEL, (1<<txq_id));
254
255         /* enable aggregations for the queue */
256         iwl_set_bits_prph(priv, IWLAGN_SCD_AGGR_SEL, (1<<txq_id));
257
258         /* Place first TFD at index corresponding to start sequence number.
259          * Assumes that ssn_idx is valid (!= 0xFFF) */
260         priv->txq[txq_id].q.read_ptr = (ssn_idx & 0xff);
261         priv->txq[txq_id].q.write_ptr = (ssn_idx & 0xff);
262         iwlagn_set_wr_ptrs(priv, txq_id, ssn_idx);
263
264         /* Set up Tx window size and frame limit for this queue */
265         iwl_write_targ_mem(priv, priv->scd_base_addr +
266                         IWLAGN_SCD_CONTEXT_QUEUE_OFFSET(txq_id) +
267                         sizeof(u32),
268                         ((SCD_WIN_SIZE <<
269                         IWLAGN_SCD_QUEUE_CTX_REG2_WIN_SIZE_POS) &
270                         IWLAGN_SCD_QUEUE_CTX_REG2_WIN_SIZE_MSK) |
271                         ((SCD_FRAME_LIMIT <<
272                         IWLAGN_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_POS) &
273                         IWLAGN_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_MSK));
274
275         iwl_set_bits_prph(priv, IWLAGN_SCD_INTERRUPT_MASK, (1 << txq_id));
276
277         /* Set up Status area in SRAM, map to Tx DMA/FIFO, activate the queue */
278         iwlagn_tx_queue_set_status(priv, &priv->txq[txq_id], tx_fifo, 1);
279
280         spin_unlock_irqrestore(&priv->lock, flags);
281
282         return 0;
283 }
284
285 int iwlagn_txq_agg_disable(struct iwl_priv *priv, u16 txq_id,
286                            u16 ssn_idx, u8 tx_fifo)
287 {
288         if ((IWLAGN_FIRST_AMPDU_QUEUE > txq_id) ||
289             (IWLAGN_FIRST_AMPDU_QUEUE +
290                 priv->cfg->base_params->num_of_ampdu_queues <= txq_id)) {
291                 IWL_ERR(priv,
292                         "queue number out of range: %d, must be %d to %d\n",
293                         txq_id, IWLAGN_FIRST_AMPDU_QUEUE,
294                         IWLAGN_FIRST_AMPDU_QUEUE +
295                         priv->cfg->base_params->num_of_ampdu_queues - 1);
296                 return -EINVAL;
297         }
298
299         iwlagn_tx_queue_stop_scheduler(priv, txq_id);
300
301         iwl_clear_bits_prph(priv, IWLAGN_SCD_AGGR_SEL, (1 << txq_id));
302
303         priv->txq[txq_id].q.read_ptr = (ssn_idx & 0xff);
304         priv->txq[txq_id].q.write_ptr = (ssn_idx & 0xff);
305         /* supposes that ssn_idx is valid (!= 0xFFF) */
306         iwlagn_set_wr_ptrs(priv, txq_id, ssn_idx);
307
308         iwl_clear_bits_prph(priv, IWLAGN_SCD_INTERRUPT_MASK, (1 << txq_id));
309         iwl_txq_ctx_deactivate(priv, txq_id);
310         iwlagn_tx_queue_set_status(priv, &priv->txq[txq_id], tx_fifo, 0);
311
312         return 0;
313 }
314
315 /*
316  * Activate/Deactivate Tx DMA/FIFO channels according tx fifos mask
317  * must be called under priv->lock and mac access
318  */
319 void iwlagn_txq_set_sched(struct iwl_priv *priv, u32 mask)
320 {
321         iwl_write_prph(priv, IWLAGN_SCD_TXFACT, mask);
322 }
323
324 /*
325  * handle build REPLY_TX command notification.
326  */
327 static void iwlagn_tx_cmd_build_basic(struct iwl_priv *priv,
328                                         struct sk_buff *skb,
329                                         struct iwl_tx_cmd *tx_cmd,
330                                         struct ieee80211_tx_info *info,
331                                         struct ieee80211_hdr *hdr,
332                                         u8 std_id)
333 {
334         __le16 fc = hdr->frame_control;
335         __le32 tx_flags = tx_cmd->tx_flags;
336
337         tx_cmd->stop_time.life_time = TX_CMD_LIFE_TIME_INFINITE;
338         if (!(info->flags & IEEE80211_TX_CTL_NO_ACK)) {
339                 tx_flags |= TX_CMD_FLG_ACK_MSK;
340                 if (ieee80211_is_mgmt(fc))
341                         tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
342                 if (ieee80211_is_probe_resp(fc) &&
343                     !(le16_to_cpu(hdr->seq_ctrl) & 0xf))
344                         tx_flags |= TX_CMD_FLG_TSF_MSK;
345         } else {
346                 tx_flags &= (~TX_CMD_FLG_ACK_MSK);
347                 tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
348         }
349
350         if (ieee80211_is_back_req(fc))
351                 tx_flags |= TX_CMD_FLG_ACK_MSK | TX_CMD_FLG_IMM_BA_RSP_MASK;
352         else if (info->band == IEEE80211_BAND_2GHZ &&
353                  priv->cfg->bt_params &&
354                  priv->cfg->bt_params->advanced_bt_coexist &&
355                  (ieee80211_is_auth(fc) || ieee80211_is_assoc_req(fc) ||
356                  ieee80211_is_reassoc_req(fc) ||
357                  skb->protocol == cpu_to_be16(ETH_P_PAE)))
358                 tx_flags |= TX_CMD_FLG_IGNORE_BT;
359
360
361         tx_cmd->sta_id = std_id;
362         if (ieee80211_has_morefrags(fc))
363                 tx_flags |= TX_CMD_FLG_MORE_FRAG_MSK;
364
365         if (ieee80211_is_data_qos(fc)) {
366                 u8 *qc = ieee80211_get_qos_ctl(hdr);
367                 tx_cmd->tid_tspec = qc[0] & 0xf;
368                 tx_flags &= ~TX_CMD_FLG_SEQ_CTL_MSK;
369         } else {
370                 tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
371         }
372
373         priv->cfg->ops->utils->tx_cmd_protection(priv, info, fc, &tx_flags);
374
375         tx_flags &= ~(TX_CMD_FLG_ANT_SEL_MSK);
376         if (ieee80211_is_mgmt(fc)) {
377                 if (ieee80211_is_assoc_req(fc) || ieee80211_is_reassoc_req(fc))
378                         tx_cmd->timeout.pm_frame_timeout = cpu_to_le16(3);
379                 else
380                         tx_cmd->timeout.pm_frame_timeout = cpu_to_le16(2);
381         } else {
382                 tx_cmd->timeout.pm_frame_timeout = 0;
383         }
384
385         tx_cmd->driver_txop = 0;
386         tx_cmd->tx_flags = tx_flags;
387         tx_cmd->next_frame_len = 0;
388 }
389
390 #define RTS_DFAULT_RETRY_LIMIT          60
391
392 static void iwlagn_tx_cmd_build_rate(struct iwl_priv *priv,
393                               struct iwl_tx_cmd *tx_cmd,
394                               struct ieee80211_tx_info *info,
395                               __le16 fc)
396 {
397         u32 rate_flags;
398         int rate_idx;
399         u8 rts_retry_limit;
400         u8 data_retry_limit;
401         u8 rate_plcp;
402
403         /* Set retry limit on DATA packets and Probe Responses*/
404         if (ieee80211_is_probe_resp(fc))
405                 data_retry_limit = 3;
406         else
407                 data_retry_limit = IWLAGN_DEFAULT_TX_RETRY;
408         tx_cmd->data_retry_limit = data_retry_limit;
409
410         /* Set retry limit on RTS packets */
411         rts_retry_limit = RTS_DFAULT_RETRY_LIMIT;
412         if (data_retry_limit < rts_retry_limit)
413                 rts_retry_limit = data_retry_limit;
414         tx_cmd->rts_retry_limit = rts_retry_limit;
415
416         /* DATA packets will use the uCode station table for rate/antenna
417          * selection */
418         if (ieee80211_is_data(fc)) {
419                 tx_cmd->initial_rate_index = 0;
420                 tx_cmd->tx_flags |= TX_CMD_FLG_STA_RATE_MSK;
421                 return;
422         }
423
424         /**
425          * If the current TX rate stored in mac80211 has the MCS bit set, it's
426          * not really a TX rate.  Thus, we use the lowest supported rate for
427          * this band.  Also use the lowest supported rate if the stored rate
428          * index is invalid.
429          */
430         rate_idx = info->control.rates[0].idx;
431         if (info->control.rates[0].flags & IEEE80211_TX_RC_MCS ||
432                         (rate_idx < 0) || (rate_idx > IWL_RATE_COUNT_LEGACY))
433                 rate_idx = rate_lowest_index(&priv->bands[info->band],
434                                 info->control.sta);
435         /* For 5 GHZ band, remap mac80211 rate indices into driver indices */
436         if (info->band == IEEE80211_BAND_5GHZ)
437                 rate_idx += IWL_FIRST_OFDM_RATE;
438         /* Get PLCP rate for tx_cmd->rate_n_flags */
439         rate_plcp = iwl_rates[rate_idx].plcp;
440         /* Zero out flags for this packet */
441         rate_flags = 0;
442
443         /* Set CCK flag as needed */
444         if ((rate_idx >= IWL_FIRST_CCK_RATE) && (rate_idx <= IWL_LAST_CCK_RATE))
445                 rate_flags |= RATE_MCS_CCK_MSK;
446
447         /* Set up antennas */
448          if (priv->cfg->bt_params &&
449              priv->cfg->bt_params->advanced_bt_coexist &&
450              priv->bt_full_concurrent) {
451                 /* operated as 1x1 in full concurrency mode */
452                 priv->mgmt_tx_ant = iwl_toggle_tx_ant(priv, priv->mgmt_tx_ant,
453                                 first_antenna(priv->hw_params.valid_tx_ant));
454         } else
455                 priv->mgmt_tx_ant = iwl_toggle_tx_ant(priv, priv->mgmt_tx_ant,
456                                               priv->hw_params.valid_tx_ant);
457         rate_flags |= iwl_ant_idx_to_flags(priv->mgmt_tx_ant);
458
459         /* Set the rate in the TX cmd */
460         tx_cmd->rate_n_flags = iwl_hw_set_rate_n_flags(rate_plcp, rate_flags);
461 }
462
463 static void iwlagn_tx_cmd_build_hwcrypto(struct iwl_priv *priv,
464                                       struct ieee80211_tx_info *info,
465                                       struct iwl_tx_cmd *tx_cmd,
466                                       struct sk_buff *skb_frag,
467                                       int sta_id)
468 {
469         struct ieee80211_key_conf *keyconf = info->control.hw_key;
470
471         switch (keyconf->cipher) {
472         case WLAN_CIPHER_SUITE_CCMP:
473                 tx_cmd->sec_ctl = TX_CMD_SEC_CCM;
474                 memcpy(tx_cmd->key, keyconf->key, keyconf->keylen);
475                 if (info->flags & IEEE80211_TX_CTL_AMPDU)
476                         tx_cmd->tx_flags |= TX_CMD_FLG_AGG_CCMP_MSK;
477                 IWL_DEBUG_TX(priv, "tx_cmd with AES hwcrypto\n");
478                 break;
479
480         case WLAN_CIPHER_SUITE_TKIP:
481                 tx_cmd->sec_ctl = TX_CMD_SEC_TKIP;
482                 ieee80211_get_tkip_key(keyconf, skb_frag,
483                         IEEE80211_TKIP_P2_KEY, tx_cmd->key);
484                 IWL_DEBUG_TX(priv, "tx_cmd with tkip hwcrypto\n");
485                 break;
486
487         case WLAN_CIPHER_SUITE_WEP104:
488                 tx_cmd->sec_ctl |= TX_CMD_SEC_KEY128;
489                 /* fall through */
490         case WLAN_CIPHER_SUITE_WEP40:
491                 tx_cmd->sec_ctl |= (TX_CMD_SEC_WEP |
492                         (keyconf->keyidx & TX_CMD_SEC_MSK) << TX_CMD_SEC_SHIFT);
493
494                 memcpy(&tx_cmd->key[3], keyconf->key, keyconf->keylen);
495
496                 IWL_DEBUG_TX(priv, "Configuring packet for WEP encryption "
497                              "with key %d\n", keyconf->keyidx);
498                 break;
499
500         default:
501                 IWL_ERR(priv, "Unknown encode cipher %x\n", keyconf->cipher);
502                 break;
503         }
504 }
505
506 /*
507  * start REPLY_TX command process
508  */
509 int iwlagn_tx_skb(struct iwl_priv *priv, struct sk_buff *skb)
510 {
511         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
512         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
513         struct ieee80211_sta *sta = info->control.sta;
514         struct iwl_station_priv *sta_priv = NULL;
515         struct iwl_tx_queue *txq;
516         struct iwl_queue *q;
517         struct iwl_device_cmd *out_cmd;
518         struct iwl_cmd_meta *out_meta;
519         struct iwl_tx_cmd *tx_cmd;
520         struct iwl_rxon_context *ctx = &priv->contexts[IWL_RXON_CTX_BSS];
521         int txq_id;
522         dma_addr_t phys_addr;
523         dma_addr_t txcmd_phys;
524         dma_addr_t scratch_phys;
525         u16 len, firstlen, secondlen;
526         u16 seq_number = 0;
527         __le16 fc;
528         u8 hdr_len;
529         u8 sta_id;
530         u8 wait_write_ptr = 0;
531         u8 tid = 0;
532         u8 *qc = NULL;
533         unsigned long flags;
534
535         if (info->control.vif)
536                 ctx = iwl_rxon_ctx_from_vif(info->control.vif);
537
538         spin_lock_irqsave(&priv->lock, flags);
539         if (iwl_is_rfkill(priv)) {
540                 IWL_DEBUG_DROP(priv, "Dropping - RF KILL\n");
541                 goto drop_unlock;
542         }
543
544         fc = hdr->frame_control;
545
546 #ifdef CONFIG_IWLWIFI_DEBUG
547         if (ieee80211_is_auth(fc))
548                 IWL_DEBUG_TX(priv, "Sending AUTH frame\n");
549         else if (ieee80211_is_assoc_req(fc))
550                 IWL_DEBUG_TX(priv, "Sending ASSOC frame\n");
551         else if (ieee80211_is_reassoc_req(fc))
552                 IWL_DEBUG_TX(priv, "Sending REASSOC frame\n");
553 #endif
554
555         hdr_len = ieee80211_hdrlen(fc);
556
557         /* Find index into station table for destination station */
558         sta_id = iwl_sta_id_or_broadcast(priv, ctx, info->control.sta);
559         if (sta_id == IWL_INVALID_STATION) {
560                 IWL_DEBUG_DROP(priv, "Dropping - INVALID STATION: %pM\n",
561                                hdr->addr1);
562                 goto drop_unlock;
563         }
564
565         IWL_DEBUG_TX(priv, "station Id %d\n", sta_id);
566
567         if (sta)
568                 sta_priv = (void *)sta->drv_priv;
569
570         if (sta_priv && sta_priv->asleep) {
571                 WARN_ON(!(info->flags & IEEE80211_TX_CTL_PSPOLL_RESPONSE));
572                 /*
573                  * This sends an asynchronous command to the device,
574                  * but we can rely on it being processed before the
575                  * next frame is processed -- and the next frame to
576                  * this station is the one that will consume this
577                  * counter.
578                  * For now set the counter to just 1 since we do not
579                  * support uAPSD yet.
580                  */
581                 iwl_sta_modify_sleep_tx_count(priv, sta_id, 1);
582         }
583
584         /*
585          * Send this frame after DTIM -- there's a special queue
586          * reserved for this for contexts that support AP mode.
587          */
588         if (info->flags & IEEE80211_TX_CTL_SEND_AFTER_DTIM) {
589                 txq_id = ctx->mcast_queue;
590                 /*
591                  * The microcode will clear the more data
592                  * bit in the last frame it transmits.
593                  */
594                 hdr->frame_control |=
595                         cpu_to_le16(IEEE80211_FCTL_MOREDATA);
596         } else
597                 txq_id = ctx->ac_to_queue[skb_get_queue_mapping(skb)];
598
599         /* irqs already disabled/saved above when locking priv->lock */
600         spin_lock(&priv->sta_lock);
601
602         if (ieee80211_is_data_qos(fc)) {
603                 qc = ieee80211_get_qos_ctl(hdr);
604                 tid = qc[0] & IEEE80211_QOS_CTL_TID_MASK;
605                 if (WARN_ON_ONCE(tid >= MAX_TID_COUNT)) {
606                         spin_unlock(&priv->sta_lock);
607                         goto drop_unlock;
608                 }
609                 seq_number = priv->stations[sta_id].tid[tid].seq_number;
610                 seq_number &= IEEE80211_SCTL_SEQ;
611                 hdr->seq_ctrl = hdr->seq_ctrl &
612                                 cpu_to_le16(IEEE80211_SCTL_FRAG);
613                 hdr->seq_ctrl |= cpu_to_le16(seq_number);
614                 seq_number += 0x10;
615                 /* aggregation is on for this <sta,tid> */
616                 if (info->flags & IEEE80211_TX_CTL_AMPDU &&
617                     priv->stations[sta_id].tid[tid].agg.state == IWL_AGG_ON) {
618                         txq_id = priv->stations[sta_id].tid[tid].agg.txq_id;
619                 }
620         }
621
622         txq = &priv->txq[txq_id];
623         q = &txq->q;
624
625         if (unlikely(iwl_queue_space(q) < q->high_mark)) {
626                 spin_unlock(&priv->sta_lock);
627                 goto drop_unlock;
628         }
629
630         if (ieee80211_is_data_qos(fc)) {
631                 priv->stations[sta_id].tid[tid].tfds_in_queue++;
632                 if (!ieee80211_has_morefrags(fc))
633                         priv->stations[sta_id].tid[tid].seq_number = seq_number;
634         }
635
636         spin_unlock(&priv->sta_lock);
637
638         /* Set up driver data for this TFD */
639         memset(&(txq->txb[q->write_ptr]), 0, sizeof(struct iwl_tx_info));
640         txq->txb[q->write_ptr].skb = skb;
641         txq->txb[q->write_ptr].ctx = ctx;
642
643         /* Set up first empty entry in queue's array of Tx/cmd buffers */
644         out_cmd = txq->cmd[q->write_ptr];
645         out_meta = &txq->meta[q->write_ptr];
646         tx_cmd = &out_cmd->cmd.tx;
647         memset(&out_cmd->hdr, 0, sizeof(out_cmd->hdr));
648         memset(tx_cmd, 0, sizeof(struct iwl_tx_cmd));
649
650         /*
651          * Set up the Tx-command (not MAC!) header.
652          * Store the chosen Tx queue and TFD index within the sequence field;
653          * after Tx, uCode's Tx response will return this value so driver can
654          * locate the frame within the tx queue and do post-tx processing.
655          */
656         out_cmd->hdr.cmd = REPLY_TX;
657         out_cmd->hdr.sequence = cpu_to_le16((u16)(QUEUE_TO_SEQ(txq_id) |
658                                 INDEX_TO_SEQ(q->write_ptr)));
659
660         /* Copy MAC header from skb into command buffer */
661         memcpy(tx_cmd->hdr, hdr, hdr_len);
662
663
664         /* Total # bytes to be transmitted */
665         len = (u16)skb->len;
666         tx_cmd->len = cpu_to_le16(len);
667
668         if (info->control.hw_key)
669                 iwlagn_tx_cmd_build_hwcrypto(priv, info, tx_cmd, skb, sta_id);
670
671         /* TODO need this for burst mode later on */
672         iwlagn_tx_cmd_build_basic(priv, skb, tx_cmd, info, hdr, sta_id);
673         iwl_dbg_log_tx_data_frame(priv, len, hdr);
674
675         iwlagn_tx_cmd_build_rate(priv, tx_cmd, info, fc);
676
677         iwl_update_stats(priv, true, fc, len);
678         /*
679          * Use the first empty entry in this queue's command buffer array
680          * to contain the Tx command and MAC header concatenated together
681          * (payload data will be in another buffer).
682          * Size of this varies, due to varying MAC header length.
683          * If end is not dword aligned, we'll have 2 extra bytes at the end
684          * of the MAC header (device reads on dword boundaries).
685          * We'll tell device about this padding later.
686          */
687         len = sizeof(struct iwl_tx_cmd) +
688                 sizeof(struct iwl_cmd_header) + hdr_len;
689         firstlen = (len + 3) & ~3;
690
691         /* Tell NIC about any 2-byte padding after MAC header */
692         if (firstlen != len)
693                 tx_cmd->tx_flags |= TX_CMD_FLG_MH_PAD_MSK;
694
695         /* Physical address of this Tx command's header (not MAC header!),
696          * within command buffer array. */
697         txcmd_phys = pci_map_single(priv->pci_dev,
698                                     &out_cmd->hdr, firstlen,
699                                     PCI_DMA_BIDIRECTIONAL);
700         dma_unmap_addr_set(out_meta, mapping, txcmd_phys);
701         dma_unmap_len_set(out_meta, len, firstlen);
702         /* Add buffer containing Tx command and MAC(!) header to TFD's
703          * first entry */
704         priv->cfg->ops->lib->txq_attach_buf_to_tfd(priv, txq,
705                                                    txcmd_phys, firstlen, 1, 0);
706
707         if (!ieee80211_has_morefrags(hdr->frame_control)) {
708                 txq->need_update = 1;
709         } else {
710                 wait_write_ptr = 1;
711                 txq->need_update = 0;
712         }
713
714         /* Set up TFD's 2nd entry to point directly to remainder of skb,
715          * if any (802.11 null frames have no payload). */
716         secondlen = skb->len - hdr_len;
717         if (secondlen > 0) {
718                 phys_addr = pci_map_single(priv->pci_dev, skb->data + hdr_len,
719                                            secondlen, PCI_DMA_TODEVICE);
720                 priv->cfg->ops->lib->txq_attach_buf_to_tfd(priv, txq,
721                                                            phys_addr, secondlen,
722                                                            0, 0);
723         }
724
725         scratch_phys = txcmd_phys + sizeof(struct iwl_cmd_header) +
726                                 offsetof(struct iwl_tx_cmd, scratch);
727
728         /* take back ownership of DMA buffer to enable update */
729         pci_dma_sync_single_for_cpu(priv->pci_dev, txcmd_phys,
730                                     firstlen, PCI_DMA_BIDIRECTIONAL);
731         tx_cmd->dram_lsb_ptr = cpu_to_le32(scratch_phys);
732         tx_cmd->dram_msb_ptr = iwl_get_dma_hi_addr(scratch_phys);
733
734         IWL_DEBUG_TX(priv, "sequence nr = 0X%x\n",
735                      le16_to_cpu(out_cmd->hdr.sequence));
736         IWL_DEBUG_TX(priv, "tx_flags = 0X%x\n", le32_to_cpu(tx_cmd->tx_flags));
737         iwl_print_hex_dump(priv, IWL_DL_TX, (u8 *)tx_cmd, sizeof(*tx_cmd));
738         iwl_print_hex_dump(priv, IWL_DL_TX, (u8 *)tx_cmd->hdr, hdr_len);
739
740         /* Set up entry for this TFD in Tx byte-count array */
741         if (info->flags & IEEE80211_TX_CTL_AMPDU)
742                 priv->cfg->ops->lib->txq_update_byte_cnt_tbl(priv, txq,
743                                                      le16_to_cpu(tx_cmd->len));
744
745         pci_dma_sync_single_for_device(priv->pci_dev, txcmd_phys,
746                                        firstlen, PCI_DMA_BIDIRECTIONAL);
747
748         trace_iwlwifi_dev_tx(priv,
749                              &((struct iwl_tfd *)txq->tfds)[txq->q.write_ptr],
750                              sizeof(struct iwl_tfd),
751                              &out_cmd->hdr, firstlen,
752                              skb->data + hdr_len, secondlen);
753
754         /* Tell device the write index *just past* this latest filled TFD */
755         q->write_ptr = iwl_queue_inc_wrap(q->write_ptr, q->n_bd);
756         iwl_txq_update_write_ptr(priv, txq);
757         spin_unlock_irqrestore(&priv->lock, flags);
758
759         /*
760          * At this point the frame is "transmitted" successfully
761          * and we will get a TX status notification eventually,
762          * regardless of the value of ret. "ret" only indicates
763          * whether or not we should update the write pointer.
764          */
765
766         /* avoid atomic ops if it isn't an associated client */
767         if (sta_priv && sta_priv->client)
768                 atomic_inc(&sta_priv->pending_frames);
769
770         if ((iwl_queue_space(q) < q->high_mark) && priv->mac80211_registered) {
771                 if (wait_write_ptr) {
772                         spin_lock_irqsave(&priv->lock, flags);
773                         txq->need_update = 1;
774                         iwl_txq_update_write_ptr(priv, txq);
775                         spin_unlock_irqrestore(&priv->lock, flags);
776                 } else {
777                         iwl_stop_queue(priv, txq);
778                 }
779         }
780
781         return 0;
782
783 drop_unlock:
784         spin_unlock_irqrestore(&priv->lock, flags);
785         return -1;
786 }
787
788 static inline int iwlagn_alloc_dma_ptr(struct iwl_priv *priv,
789                                     struct iwl_dma_ptr *ptr, size_t size)
790 {
791         ptr->addr = dma_alloc_coherent(&priv->pci_dev->dev, size, &ptr->dma,
792                                        GFP_KERNEL);
793         if (!ptr->addr)
794                 return -ENOMEM;
795         ptr->size = size;
796         return 0;
797 }
798
799 static inline void iwlagn_free_dma_ptr(struct iwl_priv *priv,
800                                     struct iwl_dma_ptr *ptr)
801 {
802         if (unlikely(!ptr->addr))
803                 return;
804
805         dma_free_coherent(&priv->pci_dev->dev, ptr->size, ptr->addr, ptr->dma);
806         memset(ptr, 0, sizeof(*ptr));
807 }
808
809 /**
810  * iwlagn_hw_txq_ctx_free - Free TXQ Context
811  *
812  * Destroy all TX DMA queues and structures
813  */
814 void iwlagn_hw_txq_ctx_free(struct iwl_priv *priv)
815 {
816         int txq_id;
817
818         /* Tx queues */
819         if (priv->txq) {
820                 for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++)
821                         if (txq_id == priv->cmd_queue)
822                                 iwl_cmd_queue_free(priv);
823                         else
824                                 iwl_tx_queue_free(priv, txq_id);
825         }
826         iwlagn_free_dma_ptr(priv, &priv->kw);
827
828         iwlagn_free_dma_ptr(priv, &priv->scd_bc_tbls);
829
830         /* free tx queue structure */
831         iwl_free_txq_mem(priv);
832 }
833
834 /**
835  * iwlagn_txq_ctx_alloc - allocate TX queue context
836  * Allocate all Tx DMA structures and initialize them
837  *
838  * @param priv
839  * @return error code
840  */
841 int iwlagn_txq_ctx_alloc(struct iwl_priv *priv)
842 {
843         int ret;
844         int txq_id, slots_num;
845         unsigned long flags;
846
847         /* Free all tx/cmd queues and keep-warm buffer */
848         iwlagn_hw_txq_ctx_free(priv);
849
850         ret = iwlagn_alloc_dma_ptr(priv, &priv->scd_bc_tbls,
851                                 priv->hw_params.scd_bc_tbls_size);
852         if (ret) {
853                 IWL_ERR(priv, "Scheduler BC Table allocation failed\n");
854                 goto error_bc_tbls;
855         }
856         /* Alloc keep-warm buffer */
857         ret = iwlagn_alloc_dma_ptr(priv, &priv->kw, IWL_KW_SIZE);
858         if (ret) {
859                 IWL_ERR(priv, "Keep Warm allocation failed\n");
860                 goto error_kw;
861         }
862
863         /* allocate tx queue structure */
864         ret = iwl_alloc_txq_mem(priv);
865         if (ret)
866                 goto error;
867
868         spin_lock_irqsave(&priv->lock, flags);
869
870         /* Turn off all Tx DMA fifos */
871         priv->cfg->ops->lib->txq_set_sched(priv, 0);
872
873         /* Tell NIC where to find the "keep warm" buffer */
874         iwl_write_direct32(priv, FH_KW_MEM_ADDR_REG, priv->kw.dma >> 4);
875
876         spin_unlock_irqrestore(&priv->lock, flags);
877
878         /* Alloc and init all Tx queues, including the command queue (#4/#9) */
879         for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++) {
880                 slots_num = (txq_id == priv->cmd_queue) ?
881                                         TFD_CMD_SLOTS : TFD_TX_CMD_SLOTS;
882                 ret = iwl_tx_queue_init(priv, &priv->txq[txq_id], slots_num,
883                                        txq_id);
884                 if (ret) {
885                         IWL_ERR(priv, "Tx %d queue init failed\n", txq_id);
886                         goto error;
887                 }
888         }
889
890         return ret;
891
892  error:
893         iwlagn_hw_txq_ctx_free(priv);
894         iwlagn_free_dma_ptr(priv, &priv->kw);
895  error_kw:
896         iwlagn_free_dma_ptr(priv, &priv->scd_bc_tbls);
897  error_bc_tbls:
898         return ret;
899 }
900
901 void iwlagn_txq_ctx_reset(struct iwl_priv *priv)
902 {
903         int txq_id, slots_num;
904         unsigned long flags;
905
906         spin_lock_irqsave(&priv->lock, flags);
907
908         /* Turn off all Tx DMA fifos */
909         priv->cfg->ops->lib->txq_set_sched(priv, 0);
910
911         /* Tell NIC where to find the "keep warm" buffer */
912         iwl_write_direct32(priv, FH_KW_MEM_ADDR_REG, priv->kw.dma >> 4);
913
914         spin_unlock_irqrestore(&priv->lock, flags);
915
916         /* Alloc and init all Tx queues, including the command queue (#4) */
917         for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++) {
918                 slots_num = txq_id == priv->cmd_queue ?
919                             TFD_CMD_SLOTS : TFD_TX_CMD_SLOTS;
920                 iwl_tx_queue_reset(priv, &priv->txq[txq_id], slots_num, txq_id);
921         }
922 }
923
924 /**
925  * iwlagn_txq_ctx_stop - Stop all Tx DMA channels
926  */
927 void iwlagn_txq_ctx_stop(struct iwl_priv *priv)
928 {
929         int ch;
930         unsigned long flags;
931
932         /* Turn off all Tx DMA fifos */
933         spin_lock_irqsave(&priv->lock, flags);
934
935         priv->cfg->ops->lib->txq_set_sched(priv, 0);
936
937         /* Stop each Tx DMA channel, and wait for it to be idle */
938         for (ch = 0; ch < priv->hw_params.dma_chnl_num; ch++) {
939                 iwl_write_direct32(priv, FH_TCSR_CHNL_TX_CONFIG_REG(ch), 0x0);
940                 if (iwl_poll_direct_bit(priv, FH_TSSR_TX_STATUS_REG,
941                                     FH_TSSR_TX_STATUS_REG_MSK_CHNL_IDLE(ch),
942                                     1000))
943                         IWL_ERR(priv, "Failing on timeout while stopping"
944                             " DMA channel %d [0x%08x]", ch,
945                             iwl_read_direct32(priv, FH_TSSR_TX_STATUS_REG));
946         }
947         spin_unlock_irqrestore(&priv->lock, flags);
948 }
949
950 /*
951  * Find first available (lowest unused) Tx Queue, mark it "active".
952  * Called only when finding queue for aggregation.
953  * Should never return anything < 7, because they should already
954  * be in use as EDCA AC (0-3), Command (4), reserved (5, 6)
955  */
956 static int iwlagn_txq_ctx_activate_free(struct iwl_priv *priv)
957 {
958         int txq_id;
959
960         for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++)
961                 if (!test_and_set_bit(txq_id, &priv->txq_ctx_active_msk))
962                         return txq_id;
963         return -1;
964 }
965
966 int iwlagn_tx_agg_start(struct iwl_priv *priv, struct ieee80211_vif *vif,
967                         struct ieee80211_sta *sta, u16 tid, u16 *ssn)
968 {
969         int sta_id;
970         int tx_fifo;
971         int txq_id;
972         int ret;
973         unsigned long flags;
974         struct iwl_tid_data *tid_data;
975
976         tx_fifo = get_fifo_from_tid(iwl_rxon_ctx_from_vif(vif), tid);
977         if (unlikely(tx_fifo < 0))
978                 return tx_fifo;
979
980         IWL_WARN(priv, "%s on ra = %pM tid = %d\n",
981                         __func__, sta->addr, tid);
982
983         sta_id = iwl_sta_id(sta);
984         if (sta_id == IWL_INVALID_STATION) {
985                 IWL_ERR(priv, "Start AGG on invalid station\n");
986                 return -ENXIO;
987         }
988         if (unlikely(tid >= MAX_TID_COUNT))
989                 return -EINVAL;
990
991         if (priv->stations[sta_id].tid[tid].agg.state != IWL_AGG_OFF) {
992                 IWL_ERR(priv, "Start AGG when state is not IWL_AGG_OFF !\n");
993                 return -ENXIO;
994         }
995
996         txq_id = iwlagn_txq_ctx_activate_free(priv);
997         if (txq_id == -1) {
998                 IWL_ERR(priv, "No free aggregation queue available\n");
999                 return -ENXIO;
1000         }
1001
1002         spin_lock_irqsave(&priv->sta_lock, flags);
1003         tid_data = &priv->stations[sta_id].tid[tid];
1004         *ssn = SEQ_TO_SN(tid_data->seq_number);
1005         tid_data->agg.txq_id = txq_id;
1006         iwl_set_swq_id(&priv->txq[txq_id], get_ac_from_tid(tid), txq_id);
1007         spin_unlock_irqrestore(&priv->sta_lock, flags);
1008
1009         ret = priv->cfg->ops->lib->txq_agg_enable(priv, txq_id, tx_fifo,
1010                                                   sta_id, tid, *ssn);
1011         if (ret)
1012                 return ret;
1013
1014         spin_lock_irqsave(&priv->sta_lock, flags);
1015         tid_data = &priv->stations[sta_id].tid[tid];
1016         if (tid_data->tfds_in_queue == 0) {
1017                 IWL_DEBUG_HT(priv, "HW queue is empty\n");
1018                 tid_data->agg.state = IWL_AGG_ON;
1019                 ieee80211_start_tx_ba_cb_irqsafe(vif, sta->addr, tid);
1020         } else {
1021                 IWL_DEBUG_HT(priv, "HW queue is NOT empty: %d packets in HW queue\n",
1022                              tid_data->tfds_in_queue);
1023                 tid_data->agg.state = IWL_EMPTYING_HW_QUEUE_ADDBA;
1024         }
1025         spin_unlock_irqrestore(&priv->sta_lock, flags);
1026         return ret;
1027 }
1028
1029 int iwlagn_tx_agg_stop(struct iwl_priv *priv, struct ieee80211_vif *vif,
1030                        struct ieee80211_sta *sta, u16 tid)
1031 {
1032         int tx_fifo_id, txq_id, sta_id, ssn;
1033         struct iwl_tid_data *tid_data;
1034         int write_ptr, read_ptr;
1035         unsigned long flags;
1036
1037         tx_fifo_id = get_fifo_from_tid(iwl_rxon_ctx_from_vif(vif), tid);
1038         if (unlikely(tx_fifo_id < 0))
1039                 return tx_fifo_id;
1040
1041         sta_id = iwl_sta_id(sta);
1042
1043         if (sta_id == IWL_INVALID_STATION) {
1044                 IWL_ERR(priv, "Invalid station for AGG tid %d\n", tid);
1045                 return -ENXIO;
1046         }
1047
1048         spin_lock_irqsave(&priv->sta_lock, flags);
1049
1050         tid_data = &priv->stations[sta_id].tid[tid];
1051         ssn = (tid_data->seq_number & IEEE80211_SCTL_SEQ) >> 4;
1052         txq_id = tid_data->agg.txq_id;
1053
1054         switch (priv->stations[sta_id].tid[tid].agg.state) {
1055         case IWL_EMPTYING_HW_QUEUE_ADDBA:
1056                 /*
1057                  * This can happen if the peer stops aggregation
1058                  * again before we've had a chance to drain the
1059                  * queue we selected previously, i.e. before the
1060                  * session was really started completely.
1061                  */
1062                 IWL_DEBUG_HT(priv, "AGG stop before setup done\n");
1063                 goto turn_off;
1064         case IWL_AGG_ON:
1065                 break;
1066         default:
1067                 IWL_WARN(priv, "Stopping AGG while state not ON or starting\n");
1068         }
1069
1070         write_ptr = priv->txq[txq_id].q.write_ptr;
1071         read_ptr = priv->txq[txq_id].q.read_ptr;
1072
1073         /* The queue is not empty */
1074         if (write_ptr != read_ptr) {
1075                 IWL_DEBUG_HT(priv, "Stopping a non empty AGG HW QUEUE\n");
1076                 priv->stations[sta_id].tid[tid].agg.state =
1077                                 IWL_EMPTYING_HW_QUEUE_DELBA;
1078                 spin_unlock_irqrestore(&priv->sta_lock, flags);
1079                 return 0;
1080         }
1081
1082         IWL_DEBUG_HT(priv, "HW queue is empty\n");
1083  turn_off:
1084         priv->stations[sta_id].tid[tid].agg.state = IWL_AGG_OFF;
1085
1086         /* do not restore/save irqs */
1087         spin_unlock(&priv->sta_lock);
1088         spin_lock(&priv->lock);
1089
1090         /*
1091          * the only reason this call can fail is queue number out of range,
1092          * which can happen if uCode is reloaded and all the station
1093          * information are lost. if it is outside the range, there is no need
1094          * to deactivate the uCode queue, just return "success" to allow
1095          *  mac80211 to clean up it own data.
1096          */
1097         priv->cfg->ops->lib->txq_agg_disable(priv, txq_id, ssn,
1098                                                    tx_fifo_id);
1099         spin_unlock_irqrestore(&priv->lock, flags);
1100
1101         ieee80211_stop_tx_ba_cb_irqsafe(vif, sta->addr, tid);
1102
1103         return 0;
1104 }
1105
1106 int iwlagn_txq_check_empty(struct iwl_priv *priv,
1107                            int sta_id, u8 tid, int txq_id)
1108 {
1109         struct iwl_queue *q = &priv->txq[txq_id].q;
1110         u8 *addr = priv->stations[sta_id].sta.sta.addr;
1111         struct iwl_tid_data *tid_data = &priv->stations[sta_id].tid[tid];
1112         struct iwl_rxon_context *ctx;
1113
1114         ctx = &priv->contexts[priv->stations[sta_id].ctxid];
1115
1116         lockdep_assert_held(&priv->sta_lock);
1117
1118         switch (priv->stations[sta_id].tid[tid].agg.state) {
1119         case IWL_EMPTYING_HW_QUEUE_DELBA:
1120                 /* We are reclaiming the last packet of the */
1121                 /* aggregated HW queue */
1122                 if ((txq_id  == tid_data->agg.txq_id) &&
1123                     (q->read_ptr == q->write_ptr)) {
1124                         u16 ssn = SEQ_TO_SN(tid_data->seq_number);
1125                         int tx_fifo = get_fifo_from_tid(ctx, tid);
1126                         IWL_DEBUG_HT(priv, "HW queue empty: continue DELBA flow\n");
1127                         priv->cfg->ops->lib->txq_agg_disable(priv, txq_id,
1128                                                              ssn, tx_fifo);
1129                         tid_data->agg.state = IWL_AGG_OFF;
1130                         ieee80211_stop_tx_ba_cb_irqsafe(ctx->vif, addr, tid);
1131                 }
1132                 break;
1133         case IWL_EMPTYING_HW_QUEUE_ADDBA:
1134                 /* We are reclaiming the last packet of the queue */
1135                 if (tid_data->tfds_in_queue == 0) {
1136                         IWL_DEBUG_HT(priv, "HW queue empty: continue ADDBA flow\n");
1137                         tid_data->agg.state = IWL_AGG_ON;
1138                         ieee80211_start_tx_ba_cb_irqsafe(ctx->vif, addr, tid);
1139                 }
1140                 break;
1141         }
1142
1143         return 0;
1144 }
1145
1146 static void iwlagn_tx_status(struct iwl_priv *priv, struct iwl_tx_info *tx_info)
1147 {
1148         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) tx_info->skb->data;
1149         struct ieee80211_sta *sta;
1150         struct iwl_station_priv *sta_priv;
1151
1152         rcu_read_lock();
1153         sta = ieee80211_find_sta(tx_info->ctx->vif, hdr->addr1);
1154         if (sta) {
1155                 sta_priv = (void *)sta->drv_priv;
1156                 /* avoid atomic ops if this isn't a client */
1157                 if (sta_priv->client &&
1158                     atomic_dec_return(&sta_priv->pending_frames) == 0)
1159                         ieee80211_sta_block_awake(priv->hw, sta, false);
1160         }
1161         rcu_read_unlock();
1162
1163         ieee80211_tx_status_irqsafe(priv->hw, tx_info->skb);
1164 }
1165
1166 int iwlagn_tx_queue_reclaim(struct iwl_priv *priv, int txq_id, int index)
1167 {
1168         struct iwl_tx_queue *txq = &priv->txq[txq_id];
1169         struct iwl_queue *q = &txq->q;
1170         struct iwl_tx_info *tx_info;
1171         int nfreed = 0;
1172         struct ieee80211_hdr *hdr;
1173
1174         if ((index >= q->n_bd) || (iwl_queue_used(q, index) == 0)) {
1175                 IWL_ERR(priv, "Read index for DMA queue txq id (%d), index %d, "
1176                           "is out of range [0-%d] %d %d.\n", txq_id,
1177                           index, q->n_bd, q->write_ptr, q->read_ptr);
1178                 return 0;
1179         }
1180
1181         for (index = iwl_queue_inc_wrap(index, q->n_bd);
1182              q->read_ptr != index;
1183              q->read_ptr = iwl_queue_inc_wrap(q->read_ptr, q->n_bd)) {
1184
1185                 tx_info = &txq->txb[txq->q.read_ptr];
1186                 iwlagn_tx_status(priv, tx_info);
1187
1188                 hdr = (struct ieee80211_hdr *)tx_info->skb->data;
1189                 if (hdr && ieee80211_is_data_qos(hdr->frame_control))
1190                         nfreed++;
1191                 tx_info->skb = NULL;
1192
1193                 if (priv->cfg->ops->lib->txq_inval_byte_cnt_tbl)
1194                         priv->cfg->ops->lib->txq_inval_byte_cnt_tbl(priv, txq);
1195
1196                 priv->cfg->ops->lib->txq_free_tfd(priv, txq);
1197         }
1198         return nfreed;
1199 }
1200
1201 /**
1202  * iwlagn_tx_status_reply_compressed_ba - Update tx status from block-ack
1203  *
1204  * Go through block-ack's bitmap of ACK'd frames, update driver's record of
1205  * ACK vs. not.  This gets sent to mac80211, then to rate scaling algo.
1206  */
1207 static int iwlagn_tx_status_reply_compressed_ba(struct iwl_priv *priv,
1208                                  struct iwl_ht_agg *agg,
1209                                  struct iwl_compressed_ba_resp *ba_resp)
1210
1211 {
1212         int i, sh, ack;
1213         u16 seq_ctl = le16_to_cpu(ba_resp->seq_ctl);
1214         u16 scd_flow = le16_to_cpu(ba_resp->scd_flow);
1215         u64 bitmap, sent_bitmap;
1216         int successes = 0;
1217         struct ieee80211_tx_info *info;
1218
1219         if (unlikely(!agg->wait_for_ba))  {
1220                 if (unlikely(ba_resp->bitmap))
1221                         IWL_ERR(priv, "Received BA when not expected\n");
1222                 return -EINVAL;
1223         }
1224
1225         /* Mark that the expected block-ack response arrived */
1226         agg->wait_for_ba = 0;
1227         IWL_DEBUG_TX_REPLY(priv, "BA %d %d\n", agg->start_idx, ba_resp->seq_ctl);
1228
1229         /* Calculate shift to align block-ack bits with our Tx window bits */
1230         sh = agg->start_idx - SEQ_TO_INDEX(seq_ctl >> 4);
1231         if (sh < 0) /* tbw something is wrong with indices */
1232                 sh += 0x100;
1233
1234         if (agg->frame_count > (64 - sh)) {
1235                 IWL_DEBUG_TX_REPLY(priv, "more frames than bitmap size");
1236                 return -1;
1237         }
1238         if (!priv->cfg->base_params->no_agg_framecnt_info && ba_resp->txed) {
1239                 /*
1240                  * sent and ack information provided by uCode
1241                  * use it instead of figure out ourself
1242                  */
1243                 if (ba_resp->txed_2_done > ba_resp->txed) {
1244                         IWL_DEBUG_TX_REPLY(priv,
1245                                 "bogus sent(%d) and ack(%d) count\n",
1246                                 ba_resp->txed, ba_resp->txed_2_done);
1247                         /*
1248                          * set txed_2_done = txed,
1249                          * so it won't impact rate scale
1250                          */
1251                         ba_resp->txed = ba_resp->txed_2_done;
1252                 }
1253                 IWL_DEBUG_HT(priv, "agg frames sent:%d, acked:%d\n",
1254                                 ba_resp->txed, ba_resp->txed_2_done);
1255         } else {
1256                 /* don't use 64-bit values for now */
1257                 bitmap = le64_to_cpu(ba_resp->bitmap) >> sh;
1258
1259                 /* check for success or failure according to the
1260                  * transmitted bitmap and block-ack bitmap */
1261                 sent_bitmap = bitmap & agg->bitmap;
1262
1263                 /* For each frame attempted in aggregation,
1264                  * update driver's record of tx frame's status. */
1265                 i = 0;
1266                 while (sent_bitmap) {
1267                         ack = sent_bitmap & 1ULL;
1268                         successes += ack;
1269                         IWL_DEBUG_TX_REPLY(priv, "%s ON i=%d idx=%d raw=%d\n",
1270                                 ack ? "ACK" : "NACK", i,
1271                                 (agg->start_idx + i) & 0xff,
1272                                 agg->start_idx + i);
1273                         sent_bitmap >>= 1;
1274                         ++i;
1275                 }
1276         }
1277         info = IEEE80211_SKB_CB(priv->txq[scd_flow].txb[agg->start_idx].skb);
1278         memset(&info->status, 0, sizeof(info->status));
1279         info->flags |= IEEE80211_TX_STAT_ACK;
1280         info->flags |= IEEE80211_TX_STAT_AMPDU;
1281         if (!priv->cfg->base_params->no_agg_framecnt_info && ba_resp->txed) {
1282                 info->status.ampdu_ack_len = ba_resp->txed_2_done;
1283                 info->status.ampdu_len = ba_resp->txed;
1284
1285         } else {
1286                 info->status.ampdu_ack_len = successes;
1287                 info->status.ampdu_len = agg->frame_count;
1288         }
1289         iwlagn_hwrate_to_tx_control(priv, agg->rate_n_flags, info);
1290
1291         IWL_DEBUG_TX_REPLY(priv, "Bitmap %llx\n", (unsigned long long)bitmap);
1292
1293         return 0;
1294 }
1295
1296 /**
1297  * translate ucode response to mac80211 tx status control values
1298  */
1299 void iwlagn_hwrate_to_tx_control(struct iwl_priv *priv, u32 rate_n_flags,
1300                                   struct ieee80211_tx_info *info)
1301 {
1302         struct ieee80211_tx_rate *r = &info->control.rates[0];
1303
1304         info->antenna_sel_tx =
1305                 ((rate_n_flags & RATE_MCS_ANT_ABC_MSK) >> RATE_MCS_ANT_POS);
1306         if (rate_n_flags & RATE_MCS_HT_MSK)
1307                 r->flags |= IEEE80211_TX_RC_MCS;
1308         if (rate_n_flags & RATE_MCS_GF_MSK)
1309                 r->flags |= IEEE80211_TX_RC_GREEN_FIELD;
1310         if (rate_n_flags & RATE_MCS_HT40_MSK)
1311                 r->flags |= IEEE80211_TX_RC_40_MHZ_WIDTH;
1312         if (rate_n_flags & RATE_MCS_DUP_MSK)
1313                 r->flags |= IEEE80211_TX_RC_DUP_DATA;
1314         if (rate_n_flags & RATE_MCS_SGI_MSK)
1315                 r->flags |= IEEE80211_TX_RC_SHORT_GI;
1316         r->idx = iwlagn_hwrate_to_mac80211_idx(rate_n_flags, info->band);
1317 }
1318
1319 /**
1320  * iwlagn_rx_reply_compressed_ba - Handler for REPLY_COMPRESSED_BA
1321  *
1322  * Handles block-acknowledge notification from device, which reports success
1323  * of frames sent via aggregation.
1324  */
1325 void iwlagn_rx_reply_compressed_ba(struct iwl_priv *priv,
1326                                            struct iwl_rx_mem_buffer *rxb)
1327 {
1328         struct iwl_rx_packet *pkt = rxb_addr(rxb);
1329         struct iwl_compressed_ba_resp *ba_resp = &pkt->u.compressed_ba;
1330         struct iwl_tx_queue *txq = NULL;
1331         struct iwl_ht_agg *agg;
1332         int index;
1333         int sta_id;
1334         int tid;
1335         unsigned long flags;
1336
1337         /* "flow" corresponds to Tx queue */
1338         u16 scd_flow = le16_to_cpu(ba_resp->scd_flow);
1339
1340         /* "ssn" is start of block-ack Tx window, corresponds to index
1341          * (in Tx queue's circular buffer) of first TFD/frame in window */
1342         u16 ba_resp_scd_ssn = le16_to_cpu(ba_resp->scd_ssn);
1343
1344         if (scd_flow >= priv->hw_params.max_txq_num) {
1345                 IWL_ERR(priv,
1346                         "BUG_ON scd_flow is bigger than number of queues\n");
1347                 return;
1348         }
1349
1350         txq = &priv->txq[scd_flow];
1351         sta_id = ba_resp->sta_id;
1352         tid = ba_resp->tid;
1353         agg = &priv->stations[sta_id].tid[tid].agg;
1354         if (unlikely(agg->txq_id != scd_flow)) {
1355                 /*
1356                  * FIXME: this is a uCode bug which need to be addressed,
1357                  * log the information and return for now!
1358                  * since it is possible happen very often and in order
1359                  * not to fill the syslog, don't enable the logging by default
1360                  */
1361                 IWL_DEBUG_TX_REPLY(priv,
1362                         "BA scd_flow %d does not match txq_id %d\n",
1363                         scd_flow, agg->txq_id);
1364                 return;
1365         }
1366
1367         /* Find index just before block-ack window */
1368         index = iwl_queue_dec_wrap(ba_resp_scd_ssn & 0xff, txq->q.n_bd);
1369
1370         spin_lock_irqsave(&priv->sta_lock, flags);
1371
1372         IWL_DEBUG_TX_REPLY(priv, "REPLY_COMPRESSED_BA [%d] Received from %pM, "
1373                            "sta_id = %d\n",
1374                            agg->wait_for_ba,
1375                            (u8 *) &ba_resp->sta_addr_lo32,
1376                            ba_resp->sta_id);
1377         IWL_DEBUG_TX_REPLY(priv, "TID = %d, SeqCtl = %d, bitmap = 0x%llx, scd_flow = "
1378                            "%d, scd_ssn = %d\n",
1379                            ba_resp->tid,
1380                            ba_resp->seq_ctl,
1381                            (unsigned long long)le64_to_cpu(ba_resp->bitmap),
1382                            ba_resp->scd_flow,
1383                            ba_resp->scd_ssn);
1384         IWL_DEBUG_TX_REPLY(priv, "DAT start_idx = %d, bitmap = 0x%llx\n",
1385                            agg->start_idx,
1386                            (unsigned long long)agg->bitmap);
1387
1388         /* Update driver's record of ACK vs. not for each frame in window */
1389         iwlagn_tx_status_reply_compressed_ba(priv, agg, ba_resp);
1390
1391         /* Release all TFDs before the SSN, i.e. all TFDs in front of
1392          * block-ack window (we assume that they've been successfully
1393          * transmitted ... if not, it's too late anyway). */
1394         if (txq->q.read_ptr != (ba_resp_scd_ssn & 0xff)) {
1395                 /* calculate mac80211 ampdu sw queue to wake */
1396                 int freed = iwlagn_tx_queue_reclaim(priv, scd_flow, index);
1397                 iwl_free_tfds_in_queue(priv, sta_id, tid, freed);
1398
1399                 if ((iwl_queue_space(&txq->q) > txq->q.low_mark) &&
1400                     priv->mac80211_registered &&
1401                     (agg->state != IWL_EMPTYING_HW_QUEUE_DELBA))
1402                         iwl_wake_queue(priv, txq);
1403
1404                 iwlagn_txq_check_empty(priv, sta_id, tid, scd_flow);
1405         }
1406
1407         spin_unlock_irqrestore(&priv->sta_lock, flags);
1408 }
1409
1410 #ifdef CONFIG_IWLWIFI_DEBUG
1411 const char *iwl_get_tx_fail_reason(u32 status)
1412 {
1413 #define TX_STATUS_FAIL(x) case TX_STATUS_FAIL_ ## x: return #x
1414 #define TX_STATUS_POSTPONE(x) case TX_STATUS_POSTPONE_ ## x: return #x
1415
1416         switch (status & TX_STATUS_MSK) {
1417         case TX_STATUS_SUCCESS:
1418                 return "SUCCESS";
1419         TX_STATUS_POSTPONE(DELAY);
1420         TX_STATUS_POSTPONE(FEW_BYTES);
1421         TX_STATUS_POSTPONE(BT_PRIO);
1422         TX_STATUS_POSTPONE(QUIET_PERIOD);
1423         TX_STATUS_POSTPONE(CALC_TTAK);
1424         TX_STATUS_FAIL(INTERNAL_CROSSED_RETRY);
1425         TX_STATUS_FAIL(SHORT_LIMIT);
1426         TX_STATUS_FAIL(LONG_LIMIT);
1427         TX_STATUS_FAIL(FIFO_UNDERRUN);
1428         TX_STATUS_FAIL(DRAIN_FLOW);
1429         TX_STATUS_FAIL(RFKILL_FLUSH);
1430         TX_STATUS_FAIL(LIFE_EXPIRE);
1431         TX_STATUS_FAIL(DEST_PS);
1432         TX_STATUS_FAIL(HOST_ABORTED);
1433         TX_STATUS_FAIL(BT_RETRY);
1434         TX_STATUS_FAIL(STA_INVALID);
1435         TX_STATUS_FAIL(FRAG_DROPPED);
1436         TX_STATUS_FAIL(TID_DISABLE);
1437         TX_STATUS_FAIL(FIFO_FLUSHED);
1438         TX_STATUS_FAIL(INSUFFICIENT_CF_POLL);
1439         TX_STATUS_FAIL(PASSIVE_NO_RX);
1440         TX_STATUS_FAIL(NO_BEACON_ON_RADAR);
1441         }
1442
1443         return "UNKNOWN";
1444
1445 #undef TX_STATUS_FAIL
1446 #undef TX_STATUS_POSTPONE
1447 }
1448 #endif /* CONFIG_IWLWIFI_DEBUG */