]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/pci/pci.c
PCI/PM: Avoid using device_may_wakeup() for runtime PM
[karo-tx-linux.git] / drivers / pci / pci.c
1 /*
2  *      PCI Bus Services, see include/linux/pci.h for further explanation.
3  *
4  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
5  *      David Mosberger-Tang
6  *
7  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
8  */
9
10 #include <linux/acpi.h>
11 #include <linux/kernel.h>
12 #include <linux/delay.h>
13 #include <linux/dmi.h>
14 #include <linux/init.h>
15 #include <linux/of.h>
16 #include <linux/of_pci.h>
17 #include <linux/pci.h>
18 #include <linux/pm.h>
19 #include <linux/slab.h>
20 #include <linux/module.h>
21 #include <linux/spinlock.h>
22 #include <linux/string.h>
23 #include <linux/log2.h>
24 #include <linux/pci-aspm.h>
25 #include <linux/pm_wakeup.h>
26 #include <linux/interrupt.h>
27 #include <linux/device.h>
28 #include <linux/pm_runtime.h>
29 #include <linux/pci_hotplug.h>
30 #include <linux/vmalloc.h>
31 #include <asm/setup.h>
32 #include <asm/dma.h>
33 #include <linux/aer.h>
34 #include "pci.h"
35
36 const char *pci_power_names[] = {
37         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
38 };
39 EXPORT_SYMBOL_GPL(pci_power_names);
40
41 int isa_dma_bridge_buggy;
42 EXPORT_SYMBOL(isa_dma_bridge_buggy);
43
44 int pci_pci_problems;
45 EXPORT_SYMBOL(pci_pci_problems);
46
47 unsigned int pci_pm_d3_delay;
48
49 static void pci_pme_list_scan(struct work_struct *work);
50
51 static LIST_HEAD(pci_pme_list);
52 static DEFINE_MUTEX(pci_pme_list_mutex);
53 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
54
55 struct pci_pme_device {
56         struct list_head list;
57         struct pci_dev *dev;
58 };
59
60 #define PME_TIMEOUT 1000 /* How long between PME checks */
61
62 static void pci_dev_d3_sleep(struct pci_dev *dev)
63 {
64         unsigned int delay = dev->d3_delay;
65
66         if (delay < pci_pm_d3_delay)
67                 delay = pci_pm_d3_delay;
68
69         if (delay)
70                 msleep(delay);
71 }
72
73 #ifdef CONFIG_PCI_DOMAINS
74 int pci_domains_supported = 1;
75 #endif
76
77 #define DEFAULT_CARDBUS_IO_SIZE         (256)
78 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
79 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
80 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
81 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
82
83 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
84 #define DEFAULT_HOTPLUG_MEM_SIZE        (2*1024*1024)
85 /* pci=hpmemsize=nnM,hpiosize=nn can override this */
86 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
87 unsigned long pci_hotplug_mem_size = DEFAULT_HOTPLUG_MEM_SIZE;
88
89 #define DEFAULT_HOTPLUG_BUS_SIZE        1
90 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
91
92 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
93
94 /*
95  * The default CLS is used if arch didn't set CLS explicitly and not
96  * all pci devices agree on the same value.  Arch can override either
97  * the dfl or actual value as it sees fit.  Don't forget this is
98  * measured in 32-bit words, not bytes.
99  */
100 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
101 u8 pci_cache_line_size;
102
103 /*
104  * If we set up a device for bus mastering, we need to check the latency
105  * timer as certain BIOSes forget to set it properly.
106  */
107 unsigned int pcibios_max_latency = 255;
108
109 /* If set, the PCIe ARI capability will not be used. */
110 static bool pcie_ari_disabled;
111
112 /* Disable bridge_d3 for all PCIe ports */
113 static bool pci_bridge_d3_disable;
114 /* Force bridge_d3 for all PCIe ports */
115 static bool pci_bridge_d3_force;
116
117 static int __init pcie_port_pm_setup(char *str)
118 {
119         if (!strcmp(str, "off"))
120                 pci_bridge_d3_disable = true;
121         else if (!strcmp(str, "force"))
122                 pci_bridge_d3_force = true;
123         return 1;
124 }
125 __setup("pcie_port_pm=", pcie_port_pm_setup);
126
127 /**
128  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
129  * @bus: pointer to PCI bus structure to search
130  *
131  * Given a PCI bus, returns the highest PCI bus number present in the set
132  * including the given PCI bus and its list of child PCI buses.
133  */
134 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
135 {
136         struct pci_bus *tmp;
137         unsigned char max, n;
138
139         max = bus->busn_res.end;
140         list_for_each_entry(tmp, &bus->children, node) {
141                 n = pci_bus_max_busnr(tmp);
142                 if (n > max)
143                         max = n;
144         }
145         return max;
146 }
147 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
148
149 #ifdef CONFIG_HAS_IOMEM
150 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
151 {
152         struct resource *res = &pdev->resource[bar];
153
154         /*
155          * Make sure the BAR is actually a memory resource, not an IO resource
156          */
157         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
158                 dev_warn(&pdev->dev, "can't ioremap BAR %d: %pR\n", bar, res);
159                 return NULL;
160         }
161         return ioremap_nocache(res->start, resource_size(res));
162 }
163 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
164
165 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
166 {
167         /*
168          * Make sure the BAR is actually a memory resource, not an IO resource
169          */
170         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
171                 WARN_ON(1);
172                 return NULL;
173         }
174         return ioremap_wc(pci_resource_start(pdev, bar),
175                           pci_resource_len(pdev, bar));
176 }
177 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
178 #endif
179
180
181 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
182                                    u8 pos, int cap, int *ttl)
183 {
184         u8 id;
185         u16 ent;
186
187         pci_bus_read_config_byte(bus, devfn, pos, &pos);
188
189         while ((*ttl)--) {
190                 if (pos < 0x40)
191                         break;
192                 pos &= ~3;
193                 pci_bus_read_config_word(bus, devfn, pos, &ent);
194
195                 id = ent & 0xff;
196                 if (id == 0xff)
197                         break;
198                 if (id == cap)
199                         return pos;
200                 pos = (ent >> 8);
201         }
202         return 0;
203 }
204
205 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
206                                u8 pos, int cap)
207 {
208         int ttl = PCI_FIND_CAP_TTL;
209
210         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
211 }
212
213 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
214 {
215         return __pci_find_next_cap(dev->bus, dev->devfn,
216                                    pos + PCI_CAP_LIST_NEXT, cap);
217 }
218 EXPORT_SYMBOL_GPL(pci_find_next_capability);
219
220 static int __pci_bus_find_cap_start(struct pci_bus *bus,
221                                     unsigned int devfn, u8 hdr_type)
222 {
223         u16 status;
224
225         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
226         if (!(status & PCI_STATUS_CAP_LIST))
227                 return 0;
228
229         switch (hdr_type) {
230         case PCI_HEADER_TYPE_NORMAL:
231         case PCI_HEADER_TYPE_BRIDGE:
232                 return PCI_CAPABILITY_LIST;
233         case PCI_HEADER_TYPE_CARDBUS:
234                 return PCI_CB_CAPABILITY_LIST;
235         }
236
237         return 0;
238 }
239
240 /**
241  * pci_find_capability - query for devices' capabilities
242  * @dev: PCI device to query
243  * @cap: capability code
244  *
245  * Tell if a device supports a given PCI capability.
246  * Returns the address of the requested capability structure within the
247  * device's PCI configuration space or 0 in case the device does not
248  * support it.  Possible values for @cap:
249  *
250  *  %PCI_CAP_ID_PM           Power Management
251  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
252  *  %PCI_CAP_ID_VPD          Vital Product Data
253  *  %PCI_CAP_ID_SLOTID       Slot Identification
254  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
255  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
256  *  %PCI_CAP_ID_PCIX         PCI-X
257  *  %PCI_CAP_ID_EXP          PCI Express
258  */
259 int pci_find_capability(struct pci_dev *dev, int cap)
260 {
261         int pos;
262
263         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
264         if (pos)
265                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
266
267         return pos;
268 }
269 EXPORT_SYMBOL(pci_find_capability);
270
271 /**
272  * pci_bus_find_capability - query for devices' capabilities
273  * @bus:   the PCI bus to query
274  * @devfn: PCI device to query
275  * @cap:   capability code
276  *
277  * Like pci_find_capability() but works for pci devices that do not have a
278  * pci_dev structure set up yet.
279  *
280  * Returns the address of the requested capability structure within the
281  * device's PCI configuration space or 0 in case the device does not
282  * support it.
283  */
284 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
285 {
286         int pos;
287         u8 hdr_type;
288
289         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
290
291         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
292         if (pos)
293                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
294
295         return pos;
296 }
297 EXPORT_SYMBOL(pci_bus_find_capability);
298
299 /**
300  * pci_find_next_ext_capability - Find an extended capability
301  * @dev: PCI device to query
302  * @start: address at which to start looking (0 to start at beginning of list)
303  * @cap: capability code
304  *
305  * Returns the address of the next matching extended capability structure
306  * within the device's PCI configuration space or 0 if the device does
307  * not support it.  Some capabilities can occur several times, e.g., the
308  * vendor-specific capability, and this provides a way to find them all.
309  */
310 int pci_find_next_ext_capability(struct pci_dev *dev, int start, int cap)
311 {
312         u32 header;
313         int ttl;
314         int pos = PCI_CFG_SPACE_SIZE;
315
316         /* minimum 8 bytes per capability */
317         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
318
319         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
320                 return 0;
321
322         if (start)
323                 pos = start;
324
325         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
326                 return 0;
327
328         /*
329          * If we have no capabilities, this is indicated by cap ID,
330          * cap version and next pointer all being 0.
331          */
332         if (header == 0)
333                 return 0;
334
335         while (ttl-- > 0) {
336                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
337                         return pos;
338
339                 pos = PCI_EXT_CAP_NEXT(header);
340                 if (pos < PCI_CFG_SPACE_SIZE)
341                         break;
342
343                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
344                         break;
345         }
346
347         return 0;
348 }
349 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
350
351 /**
352  * pci_find_ext_capability - Find an extended capability
353  * @dev: PCI device to query
354  * @cap: capability code
355  *
356  * Returns the address of the requested extended capability structure
357  * within the device's PCI configuration space or 0 if the device does
358  * not support it.  Possible values for @cap:
359  *
360  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
361  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
362  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
363  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
364  */
365 int pci_find_ext_capability(struct pci_dev *dev, int cap)
366 {
367         return pci_find_next_ext_capability(dev, 0, cap);
368 }
369 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
370
371 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
372 {
373         int rc, ttl = PCI_FIND_CAP_TTL;
374         u8 cap, mask;
375
376         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
377                 mask = HT_3BIT_CAP_MASK;
378         else
379                 mask = HT_5BIT_CAP_MASK;
380
381         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
382                                       PCI_CAP_ID_HT, &ttl);
383         while (pos) {
384                 rc = pci_read_config_byte(dev, pos + 3, &cap);
385                 if (rc != PCIBIOS_SUCCESSFUL)
386                         return 0;
387
388                 if ((cap & mask) == ht_cap)
389                         return pos;
390
391                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
392                                               pos + PCI_CAP_LIST_NEXT,
393                                               PCI_CAP_ID_HT, &ttl);
394         }
395
396         return 0;
397 }
398 /**
399  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
400  * @dev: PCI device to query
401  * @pos: Position from which to continue searching
402  * @ht_cap: Hypertransport capability code
403  *
404  * To be used in conjunction with pci_find_ht_capability() to search for
405  * all capabilities matching @ht_cap. @pos should always be a value returned
406  * from pci_find_ht_capability().
407  *
408  * NB. To be 100% safe against broken PCI devices, the caller should take
409  * steps to avoid an infinite loop.
410  */
411 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
412 {
413         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
414 }
415 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
416
417 /**
418  * pci_find_ht_capability - query a device's Hypertransport capabilities
419  * @dev: PCI device to query
420  * @ht_cap: Hypertransport capability code
421  *
422  * Tell if a device supports a given Hypertransport capability.
423  * Returns an address within the device's PCI configuration space
424  * or 0 in case the device does not support the request capability.
425  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
426  * which has a Hypertransport capability matching @ht_cap.
427  */
428 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
429 {
430         int pos;
431
432         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
433         if (pos)
434                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
435
436         return pos;
437 }
438 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
439
440 /**
441  * pci_find_parent_resource - return resource region of parent bus of given region
442  * @dev: PCI device structure contains resources to be searched
443  * @res: child resource record for which parent is sought
444  *
445  *  For given resource region of given device, return the resource
446  *  region of parent bus the given region is contained in.
447  */
448 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
449                                           struct resource *res)
450 {
451         const struct pci_bus *bus = dev->bus;
452         struct resource *r;
453         int i;
454
455         pci_bus_for_each_resource(bus, r, i) {
456                 if (!r)
457                         continue;
458                 if (res->start && resource_contains(r, res)) {
459
460                         /*
461                          * If the window is prefetchable but the BAR is
462                          * not, the allocator made a mistake.
463                          */
464                         if (r->flags & IORESOURCE_PREFETCH &&
465                             !(res->flags & IORESOURCE_PREFETCH))
466                                 return NULL;
467
468                         /*
469                          * If we're below a transparent bridge, there may
470                          * be both a positively-decoded aperture and a
471                          * subtractively-decoded region that contain the BAR.
472                          * We want the positively-decoded one, so this depends
473                          * on pci_bus_for_each_resource() giving us those
474                          * first.
475                          */
476                         return r;
477                 }
478         }
479         return NULL;
480 }
481 EXPORT_SYMBOL(pci_find_parent_resource);
482
483 /**
484  * pci_find_resource - Return matching PCI device resource
485  * @dev: PCI device to query
486  * @res: Resource to look for
487  *
488  * Goes over standard PCI resources (BARs) and checks if the given resource
489  * is partially or fully contained in any of them. In that case the
490  * matching resource is returned, %NULL otherwise.
491  */
492 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
493 {
494         int i;
495
496         for (i = 0; i < PCI_ROM_RESOURCE; i++) {
497                 struct resource *r = &dev->resource[i];
498
499                 if (r->start && resource_contains(r, res))
500                         return r;
501         }
502
503         return NULL;
504 }
505 EXPORT_SYMBOL(pci_find_resource);
506
507 /**
508  * pci_find_pcie_root_port - return PCIe Root Port
509  * @dev: PCI device to query
510  *
511  * Traverse up the parent chain and return the PCIe Root Port PCI Device
512  * for a given PCI Device.
513  */
514 struct pci_dev *pci_find_pcie_root_port(struct pci_dev *dev)
515 {
516         struct pci_dev *bridge, *highest_pcie_bridge = NULL;
517
518         bridge = pci_upstream_bridge(dev);
519         while (bridge && pci_is_pcie(bridge)) {
520                 highest_pcie_bridge = bridge;
521                 bridge = pci_upstream_bridge(bridge);
522         }
523
524         if (pci_pcie_type(highest_pcie_bridge) != PCI_EXP_TYPE_ROOT_PORT)
525                 return NULL;
526
527         return highest_pcie_bridge;
528 }
529 EXPORT_SYMBOL(pci_find_pcie_root_port);
530
531 /**
532  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
533  * @dev: the PCI device to operate on
534  * @pos: config space offset of status word
535  * @mask: mask of bit(s) to care about in status word
536  *
537  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
538  */
539 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
540 {
541         int i;
542
543         /* Wait for Transaction Pending bit clean */
544         for (i = 0; i < 4; i++) {
545                 u16 status;
546                 if (i)
547                         msleep((1 << (i - 1)) * 100);
548
549                 pci_read_config_word(dev, pos, &status);
550                 if (!(status & mask))
551                         return 1;
552         }
553
554         return 0;
555 }
556
557 /**
558  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
559  * @dev: PCI device to have its BARs restored
560  *
561  * Restore the BAR values for a given device, so as to make it
562  * accessible by its driver.
563  */
564 static void pci_restore_bars(struct pci_dev *dev)
565 {
566         int i;
567
568         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
569                 pci_update_resource(dev, i);
570 }
571
572 static const struct pci_platform_pm_ops *pci_platform_pm;
573
574 int pci_set_platform_pm(const struct pci_platform_pm_ops *ops)
575 {
576         if (!ops->is_manageable || !ops->set_state  || !ops->get_state ||
577             !ops->choose_state  || !ops->sleep_wake || !ops->run_wake  ||
578             !ops->need_resume)
579                 return -EINVAL;
580         pci_platform_pm = ops;
581         return 0;
582 }
583
584 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
585 {
586         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
587 }
588
589 static inline int platform_pci_set_power_state(struct pci_dev *dev,
590                                                pci_power_t t)
591 {
592         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
593 }
594
595 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
596 {
597         return pci_platform_pm ? pci_platform_pm->get_state(dev) : PCI_UNKNOWN;
598 }
599
600 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
601 {
602         return pci_platform_pm ?
603                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
604 }
605
606 static inline int platform_pci_sleep_wake(struct pci_dev *dev, bool enable)
607 {
608         return pci_platform_pm ?
609                         pci_platform_pm->sleep_wake(dev, enable) : -ENODEV;
610 }
611
612 static inline int platform_pci_run_wake(struct pci_dev *dev, bool enable)
613 {
614         return pci_platform_pm ?
615                         pci_platform_pm->run_wake(dev, enable) : -ENODEV;
616 }
617
618 static inline bool platform_pci_need_resume(struct pci_dev *dev)
619 {
620         return pci_platform_pm ? pci_platform_pm->need_resume(dev) : false;
621 }
622
623 /**
624  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
625  *                           given PCI device
626  * @dev: PCI device to handle.
627  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
628  *
629  * RETURN VALUE:
630  * -EINVAL if the requested state is invalid.
631  * -EIO if device does not support PCI PM or its PM capabilities register has a
632  * wrong version, or device doesn't support the requested state.
633  * 0 if device already is in the requested state.
634  * 0 if device's power state has been successfully changed.
635  */
636 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
637 {
638         u16 pmcsr;
639         bool need_restore = false;
640
641         /* Check if we're already there */
642         if (dev->current_state == state)
643                 return 0;
644
645         if (!dev->pm_cap)
646                 return -EIO;
647
648         if (state < PCI_D0 || state > PCI_D3hot)
649                 return -EINVAL;
650
651         /* Validate current state:
652          * Can enter D0 from any state, but if we can only go deeper
653          * to sleep if we're already in a low power state
654          */
655         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
656             && dev->current_state > state) {
657                 dev_err(&dev->dev, "invalid power transition (from state %d to %d)\n",
658                         dev->current_state, state);
659                 return -EINVAL;
660         }
661
662         /* check if this device supports the desired state */
663         if ((state == PCI_D1 && !dev->d1_support)
664            || (state == PCI_D2 && !dev->d2_support))
665                 return -EIO;
666
667         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
668
669         /* If we're (effectively) in D3, force entire word to 0.
670          * This doesn't affect PME_Status, disables PME_En, and
671          * sets PowerState to 0.
672          */
673         switch (dev->current_state) {
674         case PCI_D0:
675         case PCI_D1:
676         case PCI_D2:
677                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
678                 pmcsr |= state;
679                 break;
680         case PCI_D3hot:
681         case PCI_D3cold:
682         case PCI_UNKNOWN: /* Boot-up */
683                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
684                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
685                         need_restore = true;
686                 /* Fall-through: force to D0 */
687         default:
688                 pmcsr = 0;
689                 break;
690         }
691
692         /* enter specified state */
693         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
694
695         /* Mandatory power management transition delays */
696         /* see PCI PM 1.1 5.6.1 table 18 */
697         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
698                 pci_dev_d3_sleep(dev);
699         else if (state == PCI_D2 || dev->current_state == PCI_D2)
700                 udelay(PCI_PM_D2_DELAY);
701
702         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
703         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
704         if (dev->current_state != state && printk_ratelimit())
705                 dev_info(&dev->dev, "Refused to change power state, currently in D%d\n",
706                          dev->current_state);
707
708         /*
709          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
710          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
711          * from D3hot to D0 _may_ perform an internal reset, thereby
712          * going to "D0 Uninitialized" rather than "D0 Initialized".
713          * For example, at least some versions of the 3c905B and the
714          * 3c556B exhibit this behaviour.
715          *
716          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
717          * devices in a D3hot state at boot.  Consequently, we need to
718          * restore at least the BARs so that the device will be
719          * accessible to its driver.
720          */
721         if (need_restore)
722                 pci_restore_bars(dev);
723
724         if (dev->bus->self)
725                 pcie_aspm_pm_state_change(dev->bus->self);
726
727         return 0;
728 }
729
730 /**
731  * pci_update_current_state - Read power state of given device and cache it
732  * @dev: PCI device to handle.
733  * @state: State to cache in case the device doesn't have the PM capability
734  *
735  * The power state is read from the PMCSR register, which however is
736  * inaccessible in D3cold.  The platform firmware is therefore queried first
737  * to detect accessibility of the register.  In case the platform firmware
738  * reports an incorrect state or the device isn't power manageable by the
739  * platform at all, we try to detect D3cold by testing accessibility of the
740  * vendor ID in config space.
741  */
742 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
743 {
744         if (platform_pci_get_power_state(dev) == PCI_D3cold ||
745             !pci_device_is_present(dev)) {
746                 dev->current_state = PCI_D3cold;
747         } else if (dev->pm_cap) {
748                 u16 pmcsr;
749
750                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
751                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
752         } else {
753                 dev->current_state = state;
754         }
755 }
756
757 /**
758  * pci_power_up - Put the given device into D0 forcibly
759  * @dev: PCI device to power up
760  */
761 void pci_power_up(struct pci_dev *dev)
762 {
763         if (platform_pci_power_manageable(dev))
764                 platform_pci_set_power_state(dev, PCI_D0);
765
766         pci_raw_set_power_state(dev, PCI_D0);
767         pci_update_current_state(dev, PCI_D0);
768 }
769
770 /**
771  * pci_platform_power_transition - Use platform to change device power state
772  * @dev: PCI device to handle.
773  * @state: State to put the device into.
774  */
775 static int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
776 {
777         int error;
778
779         if (platform_pci_power_manageable(dev)) {
780                 error = platform_pci_set_power_state(dev, state);
781                 if (!error)
782                         pci_update_current_state(dev, state);
783         } else
784                 error = -ENODEV;
785
786         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
787                 dev->current_state = PCI_D0;
788
789         return error;
790 }
791
792 /**
793  * pci_wakeup - Wake up a PCI device
794  * @pci_dev: Device to handle.
795  * @ign: ignored parameter
796  */
797 static int pci_wakeup(struct pci_dev *pci_dev, void *ign)
798 {
799         pci_wakeup_event(pci_dev);
800         pm_request_resume(&pci_dev->dev);
801         return 0;
802 }
803
804 /**
805  * pci_wakeup_bus - Walk given bus and wake up devices on it
806  * @bus: Top bus of the subtree to walk.
807  */
808 static void pci_wakeup_bus(struct pci_bus *bus)
809 {
810         if (bus)
811                 pci_walk_bus(bus, pci_wakeup, NULL);
812 }
813
814 /**
815  * __pci_start_power_transition - Start power transition of a PCI device
816  * @dev: PCI device to handle.
817  * @state: State to put the device into.
818  */
819 static void __pci_start_power_transition(struct pci_dev *dev, pci_power_t state)
820 {
821         if (state == PCI_D0) {
822                 pci_platform_power_transition(dev, PCI_D0);
823                 /*
824                  * Mandatory power management transition delays, see
825                  * PCI Express Base Specification Revision 2.0 Section
826                  * 6.6.1: Conventional Reset.  Do not delay for
827                  * devices powered on/off by corresponding bridge,
828                  * because have already delayed for the bridge.
829                  */
830                 if (dev->runtime_d3cold) {
831                         if (dev->d3cold_delay)
832                                 msleep(dev->d3cold_delay);
833                         /*
834                          * When powering on a bridge from D3cold, the
835                          * whole hierarchy may be powered on into
836                          * D0uninitialized state, resume them to give
837                          * them a chance to suspend again
838                          */
839                         pci_wakeup_bus(dev->subordinate);
840                 }
841         }
842 }
843
844 /**
845  * __pci_dev_set_current_state - Set current state of a PCI device
846  * @dev: Device to handle
847  * @data: pointer to state to be set
848  */
849 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
850 {
851         pci_power_t state = *(pci_power_t *)data;
852
853         dev->current_state = state;
854         return 0;
855 }
856
857 /**
858  * __pci_bus_set_current_state - Walk given bus and set current state of devices
859  * @bus: Top bus of the subtree to walk.
860  * @state: state to be set
861  */
862 static void __pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
863 {
864         if (bus)
865                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
866 }
867
868 /**
869  * __pci_complete_power_transition - Complete power transition of a PCI device
870  * @dev: PCI device to handle.
871  * @state: State to put the device into.
872  *
873  * This function should not be called directly by device drivers.
874  */
875 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state)
876 {
877         int ret;
878
879         if (state <= PCI_D0)
880                 return -EINVAL;
881         ret = pci_platform_power_transition(dev, state);
882         /* Power off the bridge may power off the whole hierarchy */
883         if (!ret && state == PCI_D3cold)
884                 __pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
885         return ret;
886 }
887 EXPORT_SYMBOL_GPL(__pci_complete_power_transition);
888
889 /**
890  * pci_set_power_state - Set the power state of a PCI device
891  * @dev: PCI device to handle.
892  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
893  *
894  * Transition a device to a new power state, using the platform firmware and/or
895  * the device's PCI PM registers.
896  *
897  * RETURN VALUE:
898  * -EINVAL if the requested state is invalid.
899  * -EIO if device does not support PCI PM or its PM capabilities register has a
900  * wrong version, or device doesn't support the requested state.
901  * 0 if device already is in the requested state.
902  * 0 if device's power state has been successfully changed.
903  */
904 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
905 {
906         int error;
907
908         /* bound the state we're entering */
909         if (state > PCI_D3cold)
910                 state = PCI_D3cold;
911         else if (state < PCI_D0)
912                 state = PCI_D0;
913         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
914                 /*
915                  * If the device or the parent bridge do not support PCI PM,
916                  * ignore the request if we're doing anything other than putting
917                  * it into D0 (which would only happen on boot).
918                  */
919                 return 0;
920
921         /* Check if we're already there */
922         if (dev->current_state == state)
923                 return 0;
924
925         __pci_start_power_transition(dev, state);
926
927         /* This device is quirked not to be put into D3, so
928            don't put it in D3 */
929         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
930                 return 0;
931
932         /*
933          * To put device in D3cold, we put device into D3hot in native
934          * way, then put device into D3cold with platform ops
935          */
936         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
937                                         PCI_D3hot : state);
938
939         if (!__pci_complete_power_transition(dev, state))
940                 error = 0;
941
942         return error;
943 }
944 EXPORT_SYMBOL(pci_set_power_state);
945
946 /**
947  * pci_choose_state - Choose the power state of a PCI device
948  * @dev: PCI device to be suspended
949  * @state: target sleep state for the whole system. This is the value
950  *      that is passed to suspend() function.
951  *
952  * Returns PCI power state suitable for given device and given system
953  * message.
954  */
955
956 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
957 {
958         pci_power_t ret;
959
960         if (!dev->pm_cap)
961                 return PCI_D0;
962
963         ret = platform_pci_choose_state(dev);
964         if (ret != PCI_POWER_ERROR)
965                 return ret;
966
967         switch (state.event) {
968         case PM_EVENT_ON:
969                 return PCI_D0;
970         case PM_EVENT_FREEZE:
971         case PM_EVENT_PRETHAW:
972                 /* REVISIT both freeze and pre-thaw "should" use D0 */
973         case PM_EVENT_SUSPEND:
974         case PM_EVENT_HIBERNATE:
975                 return PCI_D3hot;
976         default:
977                 dev_info(&dev->dev, "unrecognized suspend event %d\n",
978                          state.event);
979                 BUG();
980         }
981         return PCI_D0;
982 }
983 EXPORT_SYMBOL(pci_choose_state);
984
985 #define PCI_EXP_SAVE_REGS       7
986
987 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
988                                                        u16 cap, bool extended)
989 {
990         struct pci_cap_saved_state *tmp;
991
992         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
993                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
994                         return tmp;
995         }
996         return NULL;
997 }
998
999 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1000 {
1001         return _pci_find_saved_cap(dev, cap, false);
1002 }
1003
1004 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1005 {
1006         return _pci_find_saved_cap(dev, cap, true);
1007 }
1008
1009 static int pci_save_pcie_state(struct pci_dev *dev)
1010 {
1011         int i = 0;
1012         struct pci_cap_saved_state *save_state;
1013         u16 *cap;
1014
1015         if (!pci_is_pcie(dev))
1016                 return 0;
1017
1018         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1019         if (!save_state) {
1020                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
1021                 return -ENOMEM;
1022         }
1023
1024         cap = (u16 *)&save_state->cap.data[0];
1025         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1026         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1027         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1028         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1029         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1030         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1031         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1032
1033         return 0;
1034 }
1035
1036 static void pci_restore_pcie_state(struct pci_dev *dev)
1037 {
1038         int i = 0;
1039         struct pci_cap_saved_state *save_state;
1040         u16 *cap;
1041
1042         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1043         if (!save_state)
1044                 return;
1045
1046         cap = (u16 *)&save_state->cap.data[0];
1047         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1048         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1049         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1050         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1051         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1052         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1053         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1054 }
1055
1056
1057 static int pci_save_pcix_state(struct pci_dev *dev)
1058 {
1059         int pos;
1060         struct pci_cap_saved_state *save_state;
1061
1062         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1063         if (!pos)
1064                 return 0;
1065
1066         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1067         if (!save_state) {
1068                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
1069                 return -ENOMEM;
1070         }
1071
1072         pci_read_config_word(dev, pos + PCI_X_CMD,
1073                              (u16 *)save_state->cap.data);
1074
1075         return 0;
1076 }
1077
1078 static void pci_restore_pcix_state(struct pci_dev *dev)
1079 {
1080         int i = 0, pos;
1081         struct pci_cap_saved_state *save_state;
1082         u16 *cap;
1083
1084         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1085         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1086         if (!save_state || !pos)
1087                 return;
1088         cap = (u16 *)&save_state->cap.data[0];
1089
1090         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1091 }
1092
1093
1094 /**
1095  * pci_save_state - save the PCI configuration space of a device before suspending
1096  * @dev: - PCI device that we're dealing with
1097  */
1098 int pci_save_state(struct pci_dev *dev)
1099 {
1100         int i;
1101         /* XXX: 100% dword access ok here? */
1102         for (i = 0; i < 16; i++)
1103                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1104         dev->state_saved = true;
1105
1106         i = pci_save_pcie_state(dev);
1107         if (i != 0)
1108                 return i;
1109
1110         i = pci_save_pcix_state(dev);
1111         if (i != 0)
1112                 return i;
1113
1114         return pci_save_vc_state(dev);
1115 }
1116 EXPORT_SYMBOL(pci_save_state);
1117
1118 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1119                                      u32 saved_val, int retry)
1120 {
1121         u32 val;
1122
1123         pci_read_config_dword(pdev, offset, &val);
1124         if (val == saved_val)
1125                 return;
1126
1127         for (;;) {
1128                 dev_dbg(&pdev->dev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1129                         offset, val, saved_val);
1130                 pci_write_config_dword(pdev, offset, saved_val);
1131                 if (retry-- <= 0)
1132                         return;
1133
1134                 pci_read_config_dword(pdev, offset, &val);
1135                 if (val == saved_val)
1136                         return;
1137
1138                 mdelay(1);
1139         }
1140 }
1141
1142 static void pci_restore_config_space_range(struct pci_dev *pdev,
1143                                            int start, int end, int retry)
1144 {
1145         int index;
1146
1147         for (index = end; index >= start; index--)
1148                 pci_restore_config_dword(pdev, 4 * index,
1149                                          pdev->saved_config_space[index],
1150                                          retry);
1151 }
1152
1153 static void pci_restore_config_space(struct pci_dev *pdev)
1154 {
1155         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1156                 pci_restore_config_space_range(pdev, 10, 15, 0);
1157                 /* Restore BARs before the command register. */
1158                 pci_restore_config_space_range(pdev, 4, 9, 10);
1159                 pci_restore_config_space_range(pdev, 0, 3, 0);
1160         } else {
1161                 pci_restore_config_space_range(pdev, 0, 15, 0);
1162         }
1163 }
1164
1165 /**
1166  * pci_restore_state - Restore the saved state of a PCI device
1167  * @dev: - PCI device that we're dealing with
1168  */
1169 void pci_restore_state(struct pci_dev *dev)
1170 {
1171         if (!dev->state_saved)
1172                 return;
1173
1174         /* PCI Express register must be restored first */
1175         pci_restore_pcie_state(dev);
1176         pci_restore_ats_state(dev);
1177         pci_restore_vc_state(dev);
1178
1179         pci_cleanup_aer_error_status_regs(dev);
1180
1181         pci_restore_config_space(dev);
1182
1183         pci_restore_pcix_state(dev);
1184         pci_restore_msi_state(dev);
1185
1186         /* Restore ACS and IOV configuration state */
1187         pci_enable_acs(dev);
1188         pci_restore_iov_state(dev);
1189
1190         dev->state_saved = false;
1191 }
1192 EXPORT_SYMBOL(pci_restore_state);
1193
1194 struct pci_saved_state {
1195         u32 config_space[16];
1196         struct pci_cap_saved_data cap[0];
1197 };
1198
1199 /**
1200  * pci_store_saved_state - Allocate and return an opaque struct containing
1201  *                         the device saved state.
1202  * @dev: PCI device that we're dealing with
1203  *
1204  * Return NULL if no state or error.
1205  */
1206 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1207 {
1208         struct pci_saved_state *state;
1209         struct pci_cap_saved_state *tmp;
1210         struct pci_cap_saved_data *cap;
1211         size_t size;
1212
1213         if (!dev->state_saved)
1214                 return NULL;
1215
1216         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1217
1218         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1219                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1220
1221         state = kzalloc(size, GFP_KERNEL);
1222         if (!state)
1223                 return NULL;
1224
1225         memcpy(state->config_space, dev->saved_config_space,
1226                sizeof(state->config_space));
1227
1228         cap = state->cap;
1229         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1230                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1231                 memcpy(cap, &tmp->cap, len);
1232                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1233         }
1234         /* Empty cap_save terminates list */
1235
1236         return state;
1237 }
1238 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1239
1240 /**
1241  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1242  * @dev: PCI device that we're dealing with
1243  * @state: Saved state returned from pci_store_saved_state()
1244  */
1245 int pci_load_saved_state(struct pci_dev *dev,
1246                          struct pci_saved_state *state)
1247 {
1248         struct pci_cap_saved_data *cap;
1249
1250         dev->state_saved = false;
1251
1252         if (!state)
1253                 return 0;
1254
1255         memcpy(dev->saved_config_space, state->config_space,
1256                sizeof(state->config_space));
1257
1258         cap = state->cap;
1259         while (cap->size) {
1260                 struct pci_cap_saved_state *tmp;
1261
1262                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1263                 if (!tmp || tmp->cap.size != cap->size)
1264                         return -EINVAL;
1265
1266                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1267                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1268                        sizeof(struct pci_cap_saved_data) + cap->size);
1269         }
1270
1271         dev->state_saved = true;
1272         return 0;
1273 }
1274 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1275
1276 /**
1277  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1278  *                                 and free the memory allocated for it.
1279  * @dev: PCI device that we're dealing with
1280  * @state: Pointer to saved state returned from pci_store_saved_state()
1281  */
1282 int pci_load_and_free_saved_state(struct pci_dev *dev,
1283                                   struct pci_saved_state **state)
1284 {
1285         int ret = pci_load_saved_state(dev, *state);
1286         kfree(*state);
1287         *state = NULL;
1288         return ret;
1289 }
1290 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1291
1292 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1293 {
1294         return pci_enable_resources(dev, bars);
1295 }
1296
1297 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1298 {
1299         int err;
1300         struct pci_dev *bridge;
1301         u16 cmd;
1302         u8 pin;
1303
1304         err = pci_set_power_state(dev, PCI_D0);
1305         if (err < 0 && err != -EIO)
1306                 return err;
1307
1308         bridge = pci_upstream_bridge(dev);
1309         if (bridge)
1310                 pcie_aspm_powersave_config_link(bridge);
1311
1312         err = pcibios_enable_device(dev, bars);
1313         if (err < 0)
1314                 return err;
1315         pci_fixup_device(pci_fixup_enable, dev);
1316
1317         if (dev->msi_enabled || dev->msix_enabled)
1318                 return 0;
1319
1320         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1321         if (pin) {
1322                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1323                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1324                         pci_write_config_word(dev, PCI_COMMAND,
1325                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1326         }
1327
1328         return 0;
1329 }
1330
1331 /**
1332  * pci_reenable_device - Resume abandoned device
1333  * @dev: PCI device to be resumed
1334  *
1335  *  Note this function is a backend of pci_default_resume and is not supposed
1336  *  to be called by normal code, write proper resume handler and use it instead.
1337  */
1338 int pci_reenable_device(struct pci_dev *dev)
1339 {
1340         if (pci_is_enabled(dev))
1341                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1342         return 0;
1343 }
1344 EXPORT_SYMBOL(pci_reenable_device);
1345
1346 static void pci_enable_bridge(struct pci_dev *dev)
1347 {
1348         struct pci_dev *bridge;
1349         int retval;
1350
1351         bridge = pci_upstream_bridge(dev);
1352         if (bridge)
1353                 pci_enable_bridge(bridge);
1354
1355         if (pci_is_enabled(dev)) {
1356                 if (!dev->is_busmaster)
1357                         pci_set_master(dev);
1358                 return;
1359         }
1360
1361         retval = pci_enable_device(dev);
1362         if (retval)
1363                 dev_err(&dev->dev, "Error enabling bridge (%d), continuing\n",
1364                         retval);
1365         pci_set_master(dev);
1366 }
1367
1368 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1369 {
1370         struct pci_dev *bridge;
1371         int err;
1372         int i, bars = 0;
1373
1374         /*
1375          * Power state could be unknown at this point, either due to a fresh
1376          * boot or a device removal call.  So get the current power state
1377          * so that things like MSI message writing will behave as expected
1378          * (e.g. if the device really is in D0 at enable time).
1379          */
1380         if (dev->pm_cap) {
1381                 u16 pmcsr;
1382                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1383                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1384         }
1385
1386         if (atomic_inc_return(&dev->enable_cnt) > 1)
1387                 return 0;               /* already enabled */
1388
1389         bridge = pci_upstream_bridge(dev);
1390         if (bridge)
1391                 pci_enable_bridge(bridge);
1392
1393         /* only skip sriov related */
1394         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1395                 if (dev->resource[i].flags & flags)
1396                         bars |= (1 << i);
1397         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1398                 if (dev->resource[i].flags & flags)
1399                         bars |= (1 << i);
1400
1401         err = do_pci_enable_device(dev, bars);
1402         if (err < 0)
1403                 atomic_dec(&dev->enable_cnt);
1404         return err;
1405 }
1406
1407 /**
1408  * pci_enable_device_io - Initialize a device for use with IO space
1409  * @dev: PCI device to be initialized
1410  *
1411  *  Initialize device before it's used by a driver. Ask low-level code
1412  *  to enable I/O resources. Wake up the device if it was suspended.
1413  *  Beware, this function can fail.
1414  */
1415 int pci_enable_device_io(struct pci_dev *dev)
1416 {
1417         return pci_enable_device_flags(dev, IORESOURCE_IO);
1418 }
1419 EXPORT_SYMBOL(pci_enable_device_io);
1420
1421 /**
1422  * pci_enable_device_mem - Initialize a device for use with Memory space
1423  * @dev: PCI device to be initialized
1424  *
1425  *  Initialize device before it's used by a driver. Ask low-level code
1426  *  to enable Memory resources. Wake up the device if it was suspended.
1427  *  Beware, this function can fail.
1428  */
1429 int pci_enable_device_mem(struct pci_dev *dev)
1430 {
1431         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1432 }
1433 EXPORT_SYMBOL(pci_enable_device_mem);
1434
1435 /**
1436  * pci_enable_device - Initialize device before it's used by a driver.
1437  * @dev: PCI device to be initialized
1438  *
1439  *  Initialize device before it's used by a driver. Ask low-level code
1440  *  to enable I/O and memory. Wake up the device if it was suspended.
1441  *  Beware, this function can fail.
1442  *
1443  *  Note we don't actually enable the device many times if we call
1444  *  this function repeatedly (we just increment the count).
1445  */
1446 int pci_enable_device(struct pci_dev *dev)
1447 {
1448         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1449 }
1450 EXPORT_SYMBOL(pci_enable_device);
1451
1452 /*
1453  * Managed PCI resources.  This manages device on/off, intx/msi/msix
1454  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
1455  * there's no need to track it separately.  pci_devres is initialized
1456  * when a device is enabled using managed PCI device enable interface.
1457  */
1458 struct pci_devres {
1459         unsigned int enabled:1;
1460         unsigned int pinned:1;
1461         unsigned int orig_intx:1;
1462         unsigned int restore_intx:1;
1463         u32 region_mask;
1464 };
1465
1466 static void pcim_release(struct device *gendev, void *res)
1467 {
1468         struct pci_dev *dev = to_pci_dev(gendev);
1469         struct pci_devres *this = res;
1470         int i;
1471
1472         if (dev->msi_enabled)
1473                 pci_disable_msi(dev);
1474         if (dev->msix_enabled)
1475                 pci_disable_msix(dev);
1476
1477         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
1478                 if (this->region_mask & (1 << i))
1479                         pci_release_region(dev, i);
1480
1481         if (this->restore_intx)
1482                 pci_intx(dev, this->orig_intx);
1483
1484         if (this->enabled && !this->pinned)
1485                 pci_disable_device(dev);
1486 }
1487
1488 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
1489 {
1490         struct pci_devres *dr, *new_dr;
1491
1492         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
1493         if (dr)
1494                 return dr;
1495
1496         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
1497         if (!new_dr)
1498                 return NULL;
1499         return devres_get(&pdev->dev, new_dr, NULL, NULL);
1500 }
1501
1502 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
1503 {
1504         if (pci_is_managed(pdev))
1505                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
1506         return NULL;
1507 }
1508
1509 /**
1510  * pcim_enable_device - Managed pci_enable_device()
1511  * @pdev: PCI device to be initialized
1512  *
1513  * Managed pci_enable_device().
1514  */
1515 int pcim_enable_device(struct pci_dev *pdev)
1516 {
1517         struct pci_devres *dr;
1518         int rc;
1519
1520         dr = get_pci_dr(pdev);
1521         if (unlikely(!dr))
1522                 return -ENOMEM;
1523         if (dr->enabled)
1524                 return 0;
1525
1526         rc = pci_enable_device(pdev);
1527         if (!rc) {
1528                 pdev->is_managed = 1;
1529                 dr->enabled = 1;
1530         }
1531         return rc;
1532 }
1533 EXPORT_SYMBOL(pcim_enable_device);
1534
1535 /**
1536  * pcim_pin_device - Pin managed PCI device
1537  * @pdev: PCI device to pin
1538  *
1539  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
1540  * driver detach.  @pdev must have been enabled with
1541  * pcim_enable_device().
1542  */
1543 void pcim_pin_device(struct pci_dev *pdev)
1544 {
1545         struct pci_devres *dr;
1546
1547         dr = find_pci_dr(pdev);
1548         WARN_ON(!dr || !dr->enabled);
1549         if (dr)
1550                 dr->pinned = 1;
1551 }
1552 EXPORT_SYMBOL(pcim_pin_device);
1553
1554 /*
1555  * pcibios_add_device - provide arch specific hooks when adding device dev
1556  * @dev: the PCI device being added
1557  *
1558  * Permits the platform to provide architecture specific functionality when
1559  * devices are added. This is the default implementation. Architecture
1560  * implementations can override this.
1561  */
1562 int __weak pcibios_add_device(struct pci_dev *dev)
1563 {
1564         return 0;
1565 }
1566
1567 /**
1568  * pcibios_release_device - provide arch specific hooks when releasing device dev
1569  * @dev: the PCI device being released
1570  *
1571  * Permits the platform to provide architecture specific functionality when
1572  * devices are released. This is the default implementation. Architecture
1573  * implementations can override this.
1574  */
1575 void __weak pcibios_release_device(struct pci_dev *dev) {}
1576
1577 /**
1578  * pcibios_disable_device - disable arch specific PCI resources for device dev
1579  * @dev: the PCI device to disable
1580  *
1581  * Disables architecture specific PCI resources for the device. This
1582  * is the default implementation. Architecture implementations can
1583  * override this.
1584  */
1585 void __weak pcibios_disable_device(struct pci_dev *dev) {}
1586
1587 /**
1588  * pcibios_penalize_isa_irq - penalize an ISA IRQ
1589  * @irq: ISA IRQ to penalize
1590  * @active: IRQ active or not
1591  *
1592  * Permits the platform to provide architecture-specific functionality when
1593  * penalizing ISA IRQs. This is the default implementation. Architecture
1594  * implementations can override this.
1595  */
1596 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
1597
1598 static void do_pci_disable_device(struct pci_dev *dev)
1599 {
1600         u16 pci_command;
1601
1602         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
1603         if (pci_command & PCI_COMMAND_MASTER) {
1604                 pci_command &= ~PCI_COMMAND_MASTER;
1605                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
1606         }
1607
1608         pcibios_disable_device(dev);
1609 }
1610
1611 /**
1612  * pci_disable_enabled_device - Disable device without updating enable_cnt
1613  * @dev: PCI device to disable
1614  *
1615  * NOTE: This function is a backend of PCI power management routines and is
1616  * not supposed to be called drivers.
1617  */
1618 void pci_disable_enabled_device(struct pci_dev *dev)
1619 {
1620         if (pci_is_enabled(dev))
1621                 do_pci_disable_device(dev);
1622 }
1623
1624 /**
1625  * pci_disable_device - Disable PCI device after use
1626  * @dev: PCI device to be disabled
1627  *
1628  * Signal to the system that the PCI device is not in use by the system
1629  * anymore.  This only involves disabling PCI bus-mastering, if active.
1630  *
1631  * Note we don't actually disable the device until all callers of
1632  * pci_enable_device() have called pci_disable_device().
1633  */
1634 void pci_disable_device(struct pci_dev *dev)
1635 {
1636         struct pci_devres *dr;
1637
1638         dr = find_pci_dr(dev);
1639         if (dr)
1640                 dr->enabled = 0;
1641
1642         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
1643                       "disabling already-disabled device");
1644
1645         if (atomic_dec_return(&dev->enable_cnt) != 0)
1646                 return;
1647
1648         do_pci_disable_device(dev);
1649
1650         dev->is_busmaster = 0;
1651 }
1652 EXPORT_SYMBOL(pci_disable_device);
1653
1654 /**
1655  * pcibios_set_pcie_reset_state - set reset state for device dev
1656  * @dev: the PCIe device reset
1657  * @state: Reset state to enter into
1658  *
1659  *
1660  * Sets the PCIe reset state for the device. This is the default
1661  * implementation. Architecture implementations can override this.
1662  */
1663 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
1664                                         enum pcie_reset_state state)
1665 {
1666         return -EINVAL;
1667 }
1668
1669 /**
1670  * pci_set_pcie_reset_state - set reset state for device dev
1671  * @dev: the PCIe device reset
1672  * @state: Reset state to enter into
1673  *
1674  *
1675  * Sets the PCI reset state for the device.
1676  */
1677 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
1678 {
1679         return pcibios_set_pcie_reset_state(dev, state);
1680 }
1681 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
1682
1683 /**
1684  * pci_check_pme_status - Check if given device has generated PME.
1685  * @dev: Device to check.
1686  *
1687  * Check the PME status of the device and if set, clear it and clear PME enable
1688  * (if set).  Return 'true' if PME status and PME enable were both set or
1689  * 'false' otherwise.
1690  */
1691 bool pci_check_pme_status(struct pci_dev *dev)
1692 {
1693         int pmcsr_pos;
1694         u16 pmcsr;
1695         bool ret = false;
1696
1697         if (!dev->pm_cap)
1698                 return false;
1699
1700         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
1701         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
1702         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
1703                 return false;
1704
1705         /* Clear PME status. */
1706         pmcsr |= PCI_PM_CTRL_PME_STATUS;
1707         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
1708                 /* Disable PME to avoid interrupt flood. */
1709                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1710                 ret = true;
1711         }
1712
1713         pci_write_config_word(dev, pmcsr_pos, pmcsr);
1714
1715         return ret;
1716 }
1717
1718 /**
1719  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
1720  * @dev: Device to handle.
1721  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
1722  *
1723  * Check if @dev has generated PME and queue a resume request for it in that
1724  * case.
1725  */
1726 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
1727 {
1728         if (pme_poll_reset && dev->pme_poll)
1729                 dev->pme_poll = false;
1730
1731         if (pci_check_pme_status(dev)) {
1732                 pci_wakeup_event(dev);
1733                 pm_request_resume(&dev->dev);
1734         }
1735         return 0;
1736 }
1737
1738 /**
1739  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
1740  * @bus: Top bus of the subtree to walk.
1741  */
1742 void pci_pme_wakeup_bus(struct pci_bus *bus)
1743 {
1744         if (bus)
1745                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
1746 }
1747
1748
1749 /**
1750  * pci_pme_capable - check the capability of PCI device to generate PME#
1751  * @dev: PCI device to handle.
1752  * @state: PCI state from which device will issue PME#.
1753  */
1754 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
1755 {
1756         if (!dev->pm_cap)
1757                 return false;
1758
1759         return !!(dev->pme_support & (1 << state));
1760 }
1761 EXPORT_SYMBOL(pci_pme_capable);
1762
1763 static void pci_pme_list_scan(struct work_struct *work)
1764 {
1765         struct pci_pme_device *pme_dev, *n;
1766
1767         mutex_lock(&pci_pme_list_mutex);
1768         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
1769                 if (pme_dev->dev->pme_poll) {
1770                         struct pci_dev *bridge;
1771
1772                         bridge = pme_dev->dev->bus->self;
1773                         /*
1774                          * If bridge is in low power state, the
1775                          * configuration space of subordinate devices
1776                          * may be not accessible
1777                          */
1778                         if (bridge && bridge->current_state != PCI_D0)
1779                                 continue;
1780                         pci_pme_wakeup(pme_dev->dev, NULL);
1781                 } else {
1782                         list_del(&pme_dev->list);
1783                         kfree(pme_dev);
1784                 }
1785         }
1786         if (!list_empty(&pci_pme_list))
1787                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
1788                                    msecs_to_jiffies(PME_TIMEOUT));
1789         mutex_unlock(&pci_pme_list_mutex);
1790 }
1791
1792 static void __pci_pme_active(struct pci_dev *dev, bool enable)
1793 {
1794         u16 pmcsr;
1795
1796         if (!dev->pme_support)
1797                 return;
1798
1799         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1800         /* Clear PME_Status by writing 1 to it and enable PME# */
1801         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
1802         if (!enable)
1803                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1804
1805         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1806 }
1807
1808 /**
1809  * pci_pme_active - enable or disable PCI device's PME# function
1810  * @dev: PCI device to handle.
1811  * @enable: 'true' to enable PME# generation; 'false' to disable it.
1812  *
1813  * The caller must verify that the device is capable of generating PME# before
1814  * calling this function with @enable equal to 'true'.
1815  */
1816 void pci_pme_active(struct pci_dev *dev, bool enable)
1817 {
1818         __pci_pme_active(dev, enable);
1819
1820         /*
1821          * PCI (as opposed to PCIe) PME requires that the device have
1822          * its PME# line hooked up correctly. Not all hardware vendors
1823          * do this, so the PME never gets delivered and the device
1824          * remains asleep. The easiest way around this is to
1825          * periodically walk the list of suspended devices and check
1826          * whether any have their PME flag set. The assumption is that
1827          * we'll wake up often enough anyway that this won't be a huge
1828          * hit, and the power savings from the devices will still be a
1829          * win.
1830          *
1831          * Although PCIe uses in-band PME message instead of PME# line
1832          * to report PME, PME does not work for some PCIe devices in
1833          * reality.  For example, there are devices that set their PME
1834          * status bits, but don't really bother to send a PME message;
1835          * there are PCI Express Root Ports that don't bother to
1836          * trigger interrupts when they receive PME messages from the
1837          * devices below.  So PME poll is used for PCIe devices too.
1838          */
1839
1840         if (dev->pme_poll) {
1841                 struct pci_pme_device *pme_dev;
1842                 if (enable) {
1843                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
1844                                           GFP_KERNEL);
1845                         if (!pme_dev) {
1846                                 dev_warn(&dev->dev, "can't enable PME#\n");
1847                                 return;
1848                         }
1849                         pme_dev->dev = dev;
1850                         mutex_lock(&pci_pme_list_mutex);
1851                         list_add(&pme_dev->list, &pci_pme_list);
1852                         if (list_is_singular(&pci_pme_list))
1853                                 queue_delayed_work(system_freezable_wq,
1854                                                    &pci_pme_work,
1855                                                    msecs_to_jiffies(PME_TIMEOUT));
1856                         mutex_unlock(&pci_pme_list_mutex);
1857                 } else {
1858                         mutex_lock(&pci_pme_list_mutex);
1859                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
1860                                 if (pme_dev->dev == dev) {
1861                                         list_del(&pme_dev->list);
1862                                         kfree(pme_dev);
1863                                         break;
1864                                 }
1865                         }
1866                         mutex_unlock(&pci_pme_list_mutex);
1867                 }
1868         }
1869
1870         dev_dbg(&dev->dev, "PME# %s\n", enable ? "enabled" : "disabled");
1871 }
1872 EXPORT_SYMBOL(pci_pme_active);
1873
1874 /**
1875  * __pci_enable_wake - enable PCI device as wakeup event source
1876  * @dev: PCI device affected
1877  * @state: PCI state from which device will issue wakeup events
1878  * @runtime: True if the events are to be generated at run time
1879  * @enable: True to enable event generation; false to disable
1880  *
1881  * This enables the device as a wakeup event source, or disables it.
1882  * When such events involves platform-specific hooks, those hooks are
1883  * called automatically by this routine.
1884  *
1885  * Devices with legacy power management (no standard PCI PM capabilities)
1886  * always require such platform hooks.
1887  *
1888  * RETURN VALUE:
1889  * 0 is returned on success
1890  * -EINVAL is returned if device is not supposed to wake up the system
1891  * Error code depending on the platform is returned if both the platform and
1892  * the native mechanism fail to enable the generation of wake-up events
1893  */
1894 int __pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1895                       bool runtime, bool enable)
1896 {
1897         int ret = 0;
1898
1899         if (enable && !runtime && !device_may_wakeup(&dev->dev))
1900                 return -EINVAL;
1901
1902         /* Don't do the same thing twice in a row for one device. */
1903         if (!!enable == !!dev->wakeup_prepared)
1904                 return 0;
1905
1906         /*
1907          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
1908          * Anderson we should be doing PME# wake enable followed by ACPI wake
1909          * enable.  To disable wake-up we call the platform first, for symmetry.
1910          */
1911
1912         if (enable) {
1913                 int error;
1914
1915                 if (pci_pme_capable(dev, state))
1916                         pci_pme_active(dev, true);
1917                 else
1918                         ret = 1;
1919                 error = runtime ? platform_pci_run_wake(dev, true) :
1920                                         platform_pci_sleep_wake(dev, true);
1921                 if (ret)
1922                         ret = error;
1923                 if (!ret)
1924                         dev->wakeup_prepared = true;
1925         } else {
1926                 if (runtime)
1927                         platform_pci_run_wake(dev, false);
1928                 else
1929                         platform_pci_sleep_wake(dev, false);
1930                 pci_pme_active(dev, false);
1931                 dev->wakeup_prepared = false;
1932         }
1933
1934         return ret;
1935 }
1936 EXPORT_SYMBOL(__pci_enable_wake);
1937
1938 /**
1939  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
1940  * @dev: PCI device to prepare
1941  * @enable: True to enable wake-up event generation; false to disable
1942  *
1943  * Many drivers want the device to wake up the system from D3_hot or D3_cold
1944  * and this function allows them to set that up cleanly - pci_enable_wake()
1945  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
1946  * ordering constraints.
1947  *
1948  * This function only returns error code if the device is not capable of
1949  * generating PME# from both D3_hot and D3_cold, and the platform is unable to
1950  * enable wake-up power for it.
1951  */
1952 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1953 {
1954         return pci_pme_capable(dev, PCI_D3cold) ?
1955                         pci_enable_wake(dev, PCI_D3cold, enable) :
1956                         pci_enable_wake(dev, PCI_D3hot, enable);
1957 }
1958 EXPORT_SYMBOL(pci_wake_from_d3);
1959
1960 /**
1961  * pci_target_state - find an appropriate low power state for a given PCI dev
1962  * @dev: PCI device
1963  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
1964  *
1965  * Use underlying platform code to find a supported low power state for @dev.
1966  * If the platform can't manage @dev, return the deepest state from which it
1967  * can generate wake events, based on any available PME info.
1968  */
1969 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
1970 {
1971         pci_power_t target_state = PCI_D3hot;
1972
1973         if (platform_pci_power_manageable(dev)) {
1974                 /*
1975                  * Call the platform to choose the target state of the device
1976                  * and enable wake-up from this state if supported.
1977                  */
1978                 pci_power_t state = platform_pci_choose_state(dev);
1979
1980                 switch (state) {
1981                 case PCI_POWER_ERROR:
1982                 case PCI_UNKNOWN:
1983                         break;
1984                 case PCI_D1:
1985                 case PCI_D2:
1986                         if (pci_no_d1d2(dev))
1987                                 break;
1988                 default:
1989                         target_state = state;
1990                 }
1991
1992                 return target_state;
1993         }
1994
1995         if (!dev->pm_cap)
1996                 target_state = PCI_D0;
1997
1998         /*
1999          * If the device is in D3cold even though it's not power-manageable by
2000          * the platform, it may have been powered down by non-standard means.
2001          * Best to let it slumber.
2002          */
2003         if (dev->current_state == PCI_D3cold)
2004                 target_state = PCI_D3cold;
2005
2006         if (wakeup) {
2007                 /*
2008                  * Find the deepest state from which the device can generate
2009                  * wake-up events, make it the target state and enable device
2010                  * to generate PME#.
2011                  */
2012                 if (dev->pme_support) {
2013                         while (target_state
2014                               && !(dev->pme_support & (1 << target_state)))
2015                                 target_state--;
2016                 }
2017         }
2018
2019         return target_state;
2020 }
2021
2022 /**
2023  * pci_prepare_to_sleep - prepare PCI device for system-wide transition into a sleep state
2024  * @dev: Device to handle.
2025  *
2026  * Choose the power state appropriate for the device depending on whether
2027  * it can wake up the system and/or is power manageable by the platform
2028  * (PCI_D3hot is the default) and put the device into that state.
2029  */
2030 int pci_prepare_to_sleep(struct pci_dev *dev)
2031 {
2032         bool wakeup = device_may_wakeup(&dev->dev);
2033         pci_power_t target_state = pci_target_state(dev, wakeup);
2034         int error;
2035
2036         if (target_state == PCI_POWER_ERROR)
2037                 return -EIO;
2038
2039         pci_enable_wake(dev, target_state, wakeup);
2040
2041         error = pci_set_power_state(dev, target_state);
2042
2043         if (error)
2044                 pci_enable_wake(dev, target_state, false);
2045
2046         return error;
2047 }
2048 EXPORT_SYMBOL(pci_prepare_to_sleep);
2049
2050 /**
2051  * pci_back_from_sleep - turn PCI device on during system-wide transition into working state
2052  * @dev: Device to handle.
2053  *
2054  * Disable device's system wake-up capability and put it into D0.
2055  */
2056 int pci_back_from_sleep(struct pci_dev *dev)
2057 {
2058         pci_enable_wake(dev, PCI_D0, false);
2059         return pci_set_power_state(dev, PCI_D0);
2060 }
2061 EXPORT_SYMBOL(pci_back_from_sleep);
2062
2063 /**
2064  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2065  * @dev: PCI device being suspended.
2066  *
2067  * Prepare @dev to generate wake-up events at run time and put it into a low
2068  * power state.
2069  */
2070 int pci_finish_runtime_suspend(struct pci_dev *dev)
2071 {
2072         pci_power_t target_state;
2073         int error;
2074
2075         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2076         if (target_state == PCI_POWER_ERROR)
2077                 return -EIO;
2078
2079         dev->runtime_d3cold = target_state == PCI_D3cold;
2080
2081         __pci_enable_wake(dev, target_state, true, pci_dev_run_wake(dev));
2082
2083         error = pci_set_power_state(dev, target_state);
2084
2085         if (error) {
2086                 __pci_enable_wake(dev, target_state, true, false);
2087                 dev->runtime_d3cold = false;
2088         }
2089
2090         return error;
2091 }
2092
2093 /**
2094  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2095  * @dev: Device to check.
2096  *
2097  * Return true if the device itself is capable of generating wake-up events
2098  * (through the platform or using the native PCIe PME) or if the device supports
2099  * PME and one of its upstream bridges can generate wake-up events.
2100  */
2101 bool pci_dev_run_wake(struct pci_dev *dev)
2102 {
2103         struct pci_bus *bus = dev->bus;
2104
2105         if (device_run_wake(&dev->dev))
2106                 return true;
2107
2108         if (!dev->pme_support)
2109                 return false;
2110
2111         /* PME-capable in principle, but not from the target power state */
2112         if (!pci_pme_capable(dev, pci_target_state(dev, false)))
2113                 return false;
2114
2115         while (bus->parent) {
2116                 struct pci_dev *bridge = bus->self;
2117
2118                 if (device_run_wake(&bridge->dev))
2119                         return true;
2120
2121                 bus = bus->parent;
2122         }
2123
2124         /* We have reached the root bus. */
2125         if (bus->bridge)
2126                 return device_run_wake(bus->bridge);
2127
2128         return false;
2129 }
2130 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2131
2132 /**
2133  * pci_dev_keep_suspended - Check if the device can stay in the suspended state.
2134  * @pci_dev: Device to check.
2135  *
2136  * Return 'true' if the device is runtime-suspended, it doesn't have to be
2137  * reconfigured due to wakeup settings difference between system and runtime
2138  * suspend and the current power state of it is suitable for the upcoming
2139  * (system) transition.
2140  *
2141  * If the device is not configured for system wakeup, disable PME for it before
2142  * returning 'true' to prevent it from waking up the system unnecessarily.
2143  */
2144 bool pci_dev_keep_suspended(struct pci_dev *pci_dev)
2145 {
2146         struct device *dev = &pci_dev->dev;
2147         bool wakeup = device_may_wakeup(dev);
2148
2149         if (!pm_runtime_suspended(dev)
2150             || pci_target_state(pci_dev, wakeup) != pci_dev->current_state
2151             || platform_pci_need_resume(pci_dev)
2152             || (pci_dev->dev_flags & PCI_DEV_FLAGS_NEEDS_RESUME))
2153                 return false;
2154
2155         /*
2156          * At this point the device is good to go unless it's been configured
2157          * to generate PME at the runtime suspend time, but it is not supposed
2158          * to wake up the system.  In that case, simply disable PME for it
2159          * (it will have to be re-enabled on exit from system resume).
2160          *
2161          * If the device's power state is D3cold and the platform check above
2162          * hasn't triggered, the device's configuration is suitable and we don't
2163          * need to manipulate it at all.
2164          */
2165         spin_lock_irq(&dev->power.lock);
2166
2167         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold &&
2168             !wakeup)
2169                 __pci_pme_active(pci_dev, false);
2170
2171         spin_unlock_irq(&dev->power.lock);
2172         return true;
2173 }
2174
2175 /**
2176  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2177  * @pci_dev: Device to handle.
2178  *
2179  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2180  * it might have been disabled during the prepare phase of system suspend if
2181  * the device was not configured for system wakeup.
2182  */
2183 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2184 {
2185         struct device *dev = &pci_dev->dev;
2186
2187         if (!pci_dev_run_wake(pci_dev))
2188                 return;
2189
2190         spin_lock_irq(&dev->power.lock);
2191
2192         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2193                 __pci_pme_active(pci_dev, true);
2194
2195         spin_unlock_irq(&dev->power.lock);
2196 }
2197
2198 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2199 {
2200         struct device *dev = &pdev->dev;
2201         struct device *parent = dev->parent;
2202
2203         if (parent)
2204                 pm_runtime_get_sync(parent);
2205         pm_runtime_get_noresume(dev);
2206         /*
2207          * pdev->current_state is set to PCI_D3cold during suspending,
2208          * so wait until suspending completes
2209          */
2210         pm_runtime_barrier(dev);
2211         /*
2212          * Only need to resume devices in D3cold, because config
2213          * registers are still accessible for devices suspended but
2214          * not in D3cold.
2215          */
2216         if (pdev->current_state == PCI_D3cold)
2217                 pm_runtime_resume(dev);
2218 }
2219
2220 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2221 {
2222         struct device *dev = &pdev->dev;
2223         struct device *parent = dev->parent;
2224
2225         pm_runtime_put(dev);
2226         if (parent)
2227                 pm_runtime_put_sync(parent);
2228 }
2229
2230 /**
2231  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2232  * @bridge: Bridge to check
2233  *
2234  * This function checks if it is possible to move the bridge to D3.
2235  * Currently we only allow D3 for recent enough PCIe ports.
2236  */
2237 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2238 {
2239         unsigned int year;
2240
2241         if (!pci_is_pcie(bridge))
2242                 return false;
2243
2244         switch (pci_pcie_type(bridge)) {
2245         case PCI_EXP_TYPE_ROOT_PORT:
2246         case PCI_EXP_TYPE_UPSTREAM:
2247         case PCI_EXP_TYPE_DOWNSTREAM:
2248                 if (pci_bridge_d3_disable)
2249                         return false;
2250
2251                 /*
2252                  * Hotplug interrupts cannot be delivered if the link is down,
2253                  * so parents of a hotplug port must stay awake. In addition,
2254                  * hotplug ports handled by firmware in System Management Mode
2255                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
2256                  * For simplicity, disallow in general for now.
2257                  */
2258                 if (bridge->is_hotplug_bridge)
2259                         return false;
2260
2261                 if (pci_bridge_d3_force)
2262                         return true;
2263
2264                 /*
2265                  * It should be safe to put PCIe ports from 2015 or newer
2266                  * to D3.
2267                  */
2268                 if (dmi_get_date(DMI_BIOS_DATE, &year, NULL, NULL) &&
2269                     year >= 2015) {
2270                         return true;
2271                 }
2272                 break;
2273         }
2274
2275         return false;
2276 }
2277
2278 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
2279 {
2280         bool *d3cold_ok = data;
2281
2282         if (/* The device needs to be allowed to go D3cold ... */
2283             dev->no_d3cold || !dev->d3cold_allowed ||
2284
2285             /* ... and if it is wakeup capable to do so from D3cold. */
2286             (device_may_wakeup(&dev->dev) &&
2287              !pci_pme_capable(dev, PCI_D3cold)) ||
2288
2289             /* If it is a bridge it must be allowed to go to D3. */
2290             !pci_power_manageable(dev))
2291
2292                 *d3cold_ok = false;
2293
2294         return !*d3cold_ok;
2295 }
2296
2297 /*
2298  * pci_bridge_d3_update - Update bridge D3 capabilities
2299  * @dev: PCI device which is changed
2300  *
2301  * Update upstream bridge PM capabilities accordingly depending on if the
2302  * device PM configuration was changed or the device is being removed.  The
2303  * change is also propagated upstream.
2304  */
2305 void pci_bridge_d3_update(struct pci_dev *dev)
2306 {
2307         bool remove = !device_is_registered(&dev->dev);
2308         struct pci_dev *bridge;
2309         bool d3cold_ok = true;
2310
2311         bridge = pci_upstream_bridge(dev);
2312         if (!bridge || !pci_bridge_d3_possible(bridge))
2313                 return;
2314
2315         /*
2316          * If D3 is currently allowed for the bridge, removing one of its
2317          * children won't change that.
2318          */
2319         if (remove && bridge->bridge_d3)
2320                 return;
2321
2322         /*
2323          * If D3 is currently allowed for the bridge and a child is added or
2324          * changed, disallowance of D3 can only be caused by that child, so
2325          * we only need to check that single device, not any of its siblings.
2326          *
2327          * If D3 is currently not allowed for the bridge, checking the device
2328          * first may allow us to skip checking its siblings.
2329          */
2330         if (!remove)
2331                 pci_dev_check_d3cold(dev, &d3cold_ok);
2332
2333         /*
2334          * If D3 is currently not allowed for the bridge, this may be caused
2335          * either by the device being changed/removed or any of its siblings,
2336          * so we need to go through all children to find out if one of them
2337          * continues to block D3.
2338          */
2339         if (d3cold_ok && !bridge->bridge_d3)
2340                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
2341                              &d3cold_ok);
2342
2343         if (bridge->bridge_d3 != d3cold_ok) {
2344                 bridge->bridge_d3 = d3cold_ok;
2345                 /* Propagate change to upstream bridges */
2346                 pci_bridge_d3_update(bridge);
2347         }
2348 }
2349
2350 /**
2351  * pci_d3cold_enable - Enable D3cold for device
2352  * @dev: PCI device to handle
2353  *
2354  * This function can be used in drivers to enable D3cold from the device
2355  * they handle.  It also updates upstream PCI bridge PM capabilities
2356  * accordingly.
2357  */
2358 void pci_d3cold_enable(struct pci_dev *dev)
2359 {
2360         if (dev->no_d3cold) {
2361                 dev->no_d3cold = false;
2362                 pci_bridge_d3_update(dev);
2363         }
2364 }
2365 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
2366
2367 /**
2368  * pci_d3cold_disable - Disable D3cold for device
2369  * @dev: PCI device to handle
2370  *
2371  * This function can be used in drivers to disable D3cold from the device
2372  * they handle.  It also updates upstream PCI bridge PM capabilities
2373  * accordingly.
2374  */
2375 void pci_d3cold_disable(struct pci_dev *dev)
2376 {
2377         if (!dev->no_d3cold) {
2378                 dev->no_d3cold = true;
2379                 pci_bridge_d3_update(dev);
2380         }
2381 }
2382 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
2383
2384 /**
2385  * pci_pm_init - Initialize PM functions of given PCI device
2386  * @dev: PCI device to handle.
2387  */
2388 void pci_pm_init(struct pci_dev *dev)
2389 {
2390         int pm;
2391         u16 pmc;
2392
2393         pm_runtime_forbid(&dev->dev);
2394         pm_runtime_set_active(&dev->dev);
2395         pm_runtime_enable(&dev->dev);
2396         device_enable_async_suspend(&dev->dev);
2397         dev->wakeup_prepared = false;
2398
2399         dev->pm_cap = 0;
2400         dev->pme_support = 0;
2401
2402         /* find PCI PM capability in list */
2403         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
2404         if (!pm)
2405                 return;
2406         /* Check device's ability to generate PME# */
2407         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
2408
2409         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
2410                 dev_err(&dev->dev, "unsupported PM cap regs version (%u)\n",
2411                         pmc & PCI_PM_CAP_VER_MASK);
2412                 return;
2413         }
2414
2415         dev->pm_cap = pm;
2416         dev->d3_delay = PCI_PM_D3_WAIT;
2417         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
2418         dev->bridge_d3 = pci_bridge_d3_possible(dev);
2419         dev->d3cold_allowed = true;
2420
2421         dev->d1_support = false;
2422         dev->d2_support = false;
2423         if (!pci_no_d1d2(dev)) {
2424                 if (pmc & PCI_PM_CAP_D1)
2425                         dev->d1_support = true;
2426                 if (pmc & PCI_PM_CAP_D2)
2427                         dev->d2_support = true;
2428
2429                 if (dev->d1_support || dev->d2_support)
2430                         dev_printk(KERN_DEBUG, &dev->dev, "supports%s%s\n",
2431                                    dev->d1_support ? " D1" : "",
2432                                    dev->d2_support ? " D2" : "");
2433         }
2434
2435         pmc &= PCI_PM_CAP_PME_MASK;
2436         if (pmc) {
2437                 dev_printk(KERN_DEBUG, &dev->dev,
2438                          "PME# supported from%s%s%s%s%s\n",
2439                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
2440                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
2441                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
2442                          (pmc & PCI_PM_CAP_PME_D3) ? " D3hot" : "",
2443                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
2444                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
2445                 dev->pme_poll = true;
2446                 /*
2447                  * Make device's PM flags reflect the wake-up capability, but
2448                  * let the user space enable it to wake up the system as needed.
2449                  */
2450                 device_set_wakeup_capable(&dev->dev, true);
2451                 /* Disable the PME# generation functionality */
2452                 pci_pme_active(dev, false);
2453         }
2454 }
2455
2456 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
2457 {
2458         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
2459
2460         switch (prop) {
2461         case PCI_EA_P_MEM:
2462         case PCI_EA_P_VF_MEM:
2463                 flags |= IORESOURCE_MEM;
2464                 break;
2465         case PCI_EA_P_MEM_PREFETCH:
2466         case PCI_EA_P_VF_MEM_PREFETCH:
2467                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
2468                 break;
2469         case PCI_EA_P_IO:
2470                 flags |= IORESOURCE_IO;
2471                 break;
2472         default:
2473                 return 0;
2474         }
2475
2476         return flags;
2477 }
2478
2479 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
2480                                             u8 prop)
2481 {
2482         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
2483                 return &dev->resource[bei];
2484 #ifdef CONFIG_PCI_IOV
2485         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
2486                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
2487                 return &dev->resource[PCI_IOV_RESOURCES +
2488                                       bei - PCI_EA_BEI_VF_BAR0];
2489 #endif
2490         else if (bei == PCI_EA_BEI_ROM)
2491                 return &dev->resource[PCI_ROM_RESOURCE];
2492         else
2493                 return NULL;
2494 }
2495
2496 /* Read an Enhanced Allocation (EA) entry */
2497 static int pci_ea_read(struct pci_dev *dev, int offset)
2498 {
2499         struct resource *res;
2500         int ent_size, ent_offset = offset;
2501         resource_size_t start, end;
2502         unsigned long flags;
2503         u32 dw0, bei, base, max_offset;
2504         u8 prop;
2505         bool support_64 = (sizeof(resource_size_t) >= 8);
2506
2507         pci_read_config_dword(dev, ent_offset, &dw0);
2508         ent_offset += 4;
2509
2510         /* Entry size field indicates DWORDs after 1st */
2511         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
2512
2513         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
2514                 goto out;
2515
2516         bei = (dw0 & PCI_EA_BEI) >> 4;
2517         prop = (dw0 & PCI_EA_PP) >> 8;
2518
2519         /*
2520          * If the Property is in the reserved range, try the Secondary
2521          * Property instead.
2522          */
2523         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
2524                 prop = (dw0 & PCI_EA_SP) >> 16;
2525         if (prop > PCI_EA_P_BRIDGE_IO)
2526                 goto out;
2527
2528         res = pci_ea_get_resource(dev, bei, prop);
2529         if (!res) {
2530                 dev_err(&dev->dev, "Unsupported EA entry BEI: %u\n", bei);
2531                 goto out;
2532         }
2533
2534         flags = pci_ea_flags(dev, prop);
2535         if (!flags) {
2536                 dev_err(&dev->dev, "Unsupported EA properties: %#x\n", prop);
2537                 goto out;
2538         }
2539
2540         /* Read Base */
2541         pci_read_config_dword(dev, ent_offset, &base);
2542         start = (base & PCI_EA_FIELD_MASK);
2543         ent_offset += 4;
2544
2545         /* Read MaxOffset */
2546         pci_read_config_dword(dev, ent_offset, &max_offset);
2547         ent_offset += 4;
2548
2549         /* Read Base MSBs (if 64-bit entry) */
2550         if (base & PCI_EA_IS_64) {
2551                 u32 base_upper;
2552
2553                 pci_read_config_dword(dev, ent_offset, &base_upper);
2554                 ent_offset += 4;
2555
2556                 flags |= IORESOURCE_MEM_64;
2557
2558                 /* entry starts above 32-bit boundary, can't use */
2559                 if (!support_64 && base_upper)
2560                         goto out;
2561
2562                 if (support_64)
2563                         start |= ((u64)base_upper << 32);
2564         }
2565
2566         end = start + (max_offset | 0x03);
2567
2568         /* Read MaxOffset MSBs (if 64-bit entry) */
2569         if (max_offset & PCI_EA_IS_64) {
2570                 u32 max_offset_upper;
2571
2572                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
2573                 ent_offset += 4;
2574
2575                 flags |= IORESOURCE_MEM_64;
2576
2577                 /* entry too big, can't use */
2578                 if (!support_64 && max_offset_upper)
2579                         goto out;
2580
2581                 if (support_64)
2582                         end += ((u64)max_offset_upper << 32);
2583         }
2584
2585         if (end < start) {
2586                 dev_err(&dev->dev, "EA Entry crosses address boundary\n");
2587                 goto out;
2588         }
2589
2590         if (ent_size != ent_offset - offset) {
2591                 dev_err(&dev->dev,
2592                         "EA Entry Size (%d) does not match length read (%d)\n",
2593                         ent_size, ent_offset - offset);
2594                 goto out;
2595         }
2596
2597         res->name = pci_name(dev);
2598         res->start = start;
2599         res->end = end;
2600         res->flags = flags;
2601
2602         if (bei <= PCI_EA_BEI_BAR5)
2603                 dev_printk(KERN_DEBUG, &dev->dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
2604                            bei, res, prop);
2605         else if (bei == PCI_EA_BEI_ROM)
2606                 dev_printk(KERN_DEBUG, &dev->dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
2607                            res, prop);
2608         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
2609                 dev_printk(KERN_DEBUG, &dev->dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
2610                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
2611         else
2612                 dev_printk(KERN_DEBUG, &dev->dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
2613                            bei, res, prop);
2614
2615 out:
2616         return offset + ent_size;
2617 }
2618
2619 /* Enhanced Allocation Initialization */
2620 void pci_ea_init(struct pci_dev *dev)
2621 {
2622         int ea;
2623         u8 num_ent;
2624         int offset;
2625         int i;
2626
2627         /* find PCI EA capability in list */
2628         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
2629         if (!ea)
2630                 return;
2631
2632         /* determine the number of entries */
2633         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
2634                                         &num_ent);
2635         num_ent &= PCI_EA_NUM_ENT_MASK;
2636
2637         offset = ea + PCI_EA_FIRST_ENT;
2638
2639         /* Skip DWORD 2 for type 1 functions */
2640         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
2641                 offset += 4;
2642
2643         /* parse each EA entry */
2644         for (i = 0; i < num_ent; ++i)
2645                 offset = pci_ea_read(dev, offset);
2646 }
2647
2648 static void pci_add_saved_cap(struct pci_dev *pci_dev,
2649         struct pci_cap_saved_state *new_cap)
2650 {
2651         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
2652 }
2653
2654 /**
2655  * _pci_add_cap_save_buffer - allocate buffer for saving given
2656  *                            capability registers
2657  * @dev: the PCI device
2658  * @cap: the capability to allocate the buffer for
2659  * @extended: Standard or Extended capability ID
2660  * @size: requested size of the buffer
2661  */
2662 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
2663                                     bool extended, unsigned int size)
2664 {
2665         int pos;
2666         struct pci_cap_saved_state *save_state;
2667
2668         if (extended)
2669                 pos = pci_find_ext_capability(dev, cap);
2670         else
2671                 pos = pci_find_capability(dev, cap);
2672
2673         if (!pos)
2674                 return 0;
2675
2676         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
2677         if (!save_state)
2678                 return -ENOMEM;
2679
2680         save_state->cap.cap_nr = cap;
2681         save_state->cap.cap_extended = extended;
2682         save_state->cap.size = size;
2683         pci_add_saved_cap(dev, save_state);
2684
2685         return 0;
2686 }
2687
2688 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
2689 {
2690         return _pci_add_cap_save_buffer(dev, cap, false, size);
2691 }
2692
2693 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
2694 {
2695         return _pci_add_cap_save_buffer(dev, cap, true, size);
2696 }
2697
2698 /**
2699  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
2700  * @dev: the PCI device
2701  */
2702 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
2703 {
2704         int error;
2705
2706         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
2707                                         PCI_EXP_SAVE_REGS * sizeof(u16));
2708         if (error)
2709                 dev_err(&dev->dev,
2710                         "unable to preallocate PCI Express save buffer\n");
2711
2712         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
2713         if (error)
2714                 dev_err(&dev->dev,
2715                         "unable to preallocate PCI-X save buffer\n");
2716
2717         pci_allocate_vc_save_buffers(dev);
2718 }
2719
2720 void pci_free_cap_save_buffers(struct pci_dev *dev)
2721 {
2722         struct pci_cap_saved_state *tmp;
2723         struct hlist_node *n;
2724
2725         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
2726                 kfree(tmp);
2727 }
2728
2729 /**
2730  * pci_configure_ari - enable or disable ARI forwarding
2731  * @dev: the PCI device
2732  *
2733  * If @dev and its upstream bridge both support ARI, enable ARI in the
2734  * bridge.  Otherwise, disable ARI in the bridge.
2735  */
2736 void pci_configure_ari(struct pci_dev *dev)
2737 {
2738         u32 cap;
2739         struct pci_dev *bridge;
2740
2741         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
2742                 return;
2743
2744         bridge = dev->bus->self;
2745         if (!bridge)
2746                 return;
2747
2748         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
2749         if (!(cap & PCI_EXP_DEVCAP2_ARI))
2750                 return;
2751
2752         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
2753                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
2754                                          PCI_EXP_DEVCTL2_ARI);
2755                 bridge->ari_enabled = 1;
2756         } else {
2757                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
2758                                            PCI_EXP_DEVCTL2_ARI);
2759                 bridge->ari_enabled = 0;
2760         }
2761 }
2762
2763 static int pci_acs_enable;
2764
2765 /**
2766  * pci_request_acs - ask for ACS to be enabled if supported
2767  */
2768 void pci_request_acs(void)
2769 {
2770         pci_acs_enable = 1;
2771 }
2772
2773 /**
2774  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilites
2775  * @dev: the PCI device
2776  */
2777 static void pci_std_enable_acs(struct pci_dev *dev)
2778 {
2779         int pos;
2780         u16 cap;
2781         u16 ctrl;
2782
2783         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
2784         if (!pos)
2785                 return;
2786
2787         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
2788         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
2789
2790         /* Source Validation */
2791         ctrl |= (cap & PCI_ACS_SV);
2792
2793         /* P2P Request Redirect */
2794         ctrl |= (cap & PCI_ACS_RR);
2795
2796         /* P2P Completion Redirect */
2797         ctrl |= (cap & PCI_ACS_CR);
2798
2799         /* Upstream Forwarding */
2800         ctrl |= (cap & PCI_ACS_UF);
2801
2802         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
2803 }
2804
2805 /**
2806  * pci_enable_acs - enable ACS if hardware support it
2807  * @dev: the PCI device
2808  */
2809 void pci_enable_acs(struct pci_dev *dev)
2810 {
2811         if (!pci_acs_enable)
2812                 return;
2813
2814         if (!pci_dev_specific_enable_acs(dev))
2815                 return;
2816
2817         pci_std_enable_acs(dev);
2818 }
2819
2820 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
2821 {
2822         int pos;
2823         u16 cap, ctrl;
2824
2825         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_ACS);
2826         if (!pos)
2827                 return false;
2828
2829         /*
2830          * Except for egress control, capabilities are either required
2831          * or only required if controllable.  Features missing from the
2832          * capability field can therefore be assumed as hard-wired enabled.
2833          */
2834         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
2835         acs_flags &= (cap | PCI_ACS_EC);
2836
2837         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
2838         return (ctrl & acs_flags) == acs_flags;
2839 }
2840
2841 /**
2842  * pci_acs_enabled - test ACS against required flags for a given device
2843  * @pdev: device to test
2844  * @acs_flags: required PCI ACS flags
2845  *
2846  * Return true if the device supports the provided flags.  Automatically
2847  * filters out flags that are not implemented on multifunction devices.
2848  *
2849  * Note that this interface checks the effective ACS capabilities of the
2850  * device rather than the actual capabilities.  For instance, most single
2851  * function endpoints are not required to support ACS because they have no
2852  * opportunity for peer-to-peer access.  We therefore return 'true'
2853  * regardless of whether the device exposes an ACS capability.  This makes
2854  * it much easier for callers of this function to ignore the actual type
2855  * or topology of the device when testing ACS support.
2856  */
2857 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
2858 {
2859         int ret;
2860
2861         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
2862         if (ret >= 0)
2863                 return ret > 0;
2864
2865         /*
2866          * Conventional PCI and PCI-X devices never support ACS, either
2867          * effectively or actually.  The shared bus topology implies that
2868          * any device on the bus can receive or snoop DMA.
2869          */
2870         if (!pci_is_pcie(pdev))
2871                 return false;
2872
2873         switch (pci_pcie_type(pdev)) {
2874         /*
2875          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
2876          * but since their primary interface is PCI/X, we conservatively
2877          * handle them as we would a non-PCIe device.
2878          */
2879         case PCI_EXP_TYPE_PCIE_BRIDGE:
2880         /*
2881          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
2882          * applicable... must never implement an ACS Extended Capability...".
2883          * This seems arbitrary, but we take a conservative interpretation
2884          * of this statement.
2885          */
2886         case PCI_EXP_TYPE_PCI_BRIDGE:
2887         case PCI_EXP_TYPE_RC_EC:
2888                 return false;
2889         /*
2890          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
2891          * implement ACS in order to indicate their peer-to-peer capabilities,
2892          * regardless of whether they are single- or multi-function devices.
2893          */
2894         case PCI_EXP_TYPE_DOWNSTREAM:
2895         case PCI_EXP_TYPE_ROOT_PORT:
2896                 return pci_acs_flags_enabled(pdev, acs_flags);
2897         /*
2898          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
2899          * implemented by the remaining PCIe types to indicate peer-to-peer
2900          * capabilities, but only when they are part of a multifunction
2901          * device.  The footnote for section 6.12 indicates the specific
2902          * PCIe types included here.
2903          */
2904         case PCI_EXP_TYPE_ENDPOINT:
2905         case PCI_EXP_TYPE_UPSTREAM:
2906         case PCI_EXP_TYPE_LEG_END:
2907         case PCI_EXP_TYPE_RC_END:
2908                 if (!pdev->multifunction)
2909                         break;
2910
2911                 return pci_acs_flags_enabled(pdev, acs_flags);
2912         }
2913
2914         /*
2915          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
2916          * to single function devices with the exception of downstream ports.
2917          */
2918         return true;
2919 }
2920
2921 /**
2922  * pci_acs_path_enable - test ACS flags from start to end in a hierarchy
2923  * @start: starting downstream device
2924  * @end: ending upstream device or NULL to search to the root bus
2925  * @acs_flags: required flags
2926  *
2927  * Walk up a device tree from start to end testing PCI ACS support.  If
2928  * any step along the way does not support the required flags, return false.
2929  */
2930 bool pci_acs_path_enabled(struct pci_dev *start,
2931                           struct pci_dev *end, u16 acs_flags)
2932 {
2933         struct pci_dev *pdev, *parent = start;
2934
2935         do {
2936                 pdev = parent;
2937
2938                 if (!pci_acs_enabled(pdev, acs_flags))
2939                         return false;
2940
2941                 if (pci_is_root_bus(pdev->bus))
2942                         return (end == NULL);
2943
2944                 parent = pdev->bus->self;
2945         } while (pdev != end);
2946
2947         return true;
2948 }
2949
2950 /**
2951  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
2952  * @dev: the PCI device
2953  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
2954  *
2955  * Perform INTx swizzling for a device behind one level of bridge.  This is
2956  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
2957  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
2958  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
2959  * the PCI Express Base Specification, Revision 2.1)
2960  */
2961 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
2962 {
2963         int slot;
2964
2965         if (pci_ari_enabled(dev->bus))
2966                 slot = 0;
2967         else
2968                 slot = PCI_SLOT(dev->devfn);
2969
2970         return (((pin - 1) + slot) % 4) + 1;
2971 }
2972
2973 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
2974 {
2975         u8 pin;
2976
2977         pin = dev->pin;
2978         if (!pin)
2979                 return -1;
2980
2981         while (!pci_is_root_bus(dev->bus)) {
2982                 pin = pci_swizzle_interrupt_pin(dev, pin);
2983                 dev = dev->bus->self;
2984         }
2985         *bridge = dev;
2986         return pin;
2987 }
2988
2989 /**
2990  * pci_common_swizzle - swizzle INTx all the way to root bridge
2991  * @dev: the PCI device
2992  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
2993  *
2994  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
2995  * bridges all the way up to a PCI root bus.
2996  */
2997 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
2998 {
2999         u8 pin = *pinp;
3000
3001         while (!pci_is_root_bus(dev->bus)) {
3002                 pin = pci_swizzle_interrupt_pin(dev, pin);
3003                 dev = dev->bus->self;
3004         }
3005         *pinp = pin;
3006         return PCI_SLOT(dev->devfn);
3007 }
3008 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3009
3010 /**
3011  *      pci_release_region - Release a PCI bar
3012  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
3013  *      @bar: BAR to release
3014  *
3015  *      Releases the PCI I/O and memory resources previously reserved by a
3016  *      successful call to pci_request_region.  Call this function only
3017  *      after all use of the PCI regions has ceased.
3018  */
3019 void pci_release_region(struct pci_dev *pdev, int bar)
3020 {
3021         struct pci_devres *dr;
3022
3023         if (pci_resource_len(pdev, bar) == 0)
3024                 return;
3025         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3026                 release_region(pci_resource_start(pdev, bar),
3027                                 pci_resource_len(pdev, bar));
3028         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3029                 release_mem_region(pci_resource_start(pdev, bar),
3030                                 pci_resource_len(pdev, bar));
3031
3032         dr = find_pci_dr(pdev);
3033         if (dr)
3034                 dr->region_mask &= ~(1 << bar);
3035 }
3036 EXPORT_SYMBOL(pci_release_region);
3037
3038 /**
3039  *      __pci_request_region - Reserved PCI I/O and memory resource
3040  *      @pdev: PCI device whose resources are to be reserved
3041  *      @bar: BAR to be reserved
3042  *      @res_name: Name to be associated with resource.
3043  *      @exclusive: whether the region access is exclusive or not
3044  *
3045  *      Mark the PCI region associated with PCI device @pdev BR @bar as
3046  *      being reserved by owner @res_name.  Do not access any
3047  *      address inside the PCI regions unless this call returns
3048  *      successfully.
3049  *
3050  *      If @exclusive is set, then the region is marked so that userspace
3051  *      is explicitly not allowed to map the resource via /dev/mem or
3052  *      sysfs MMIO access.
3053  *
3054  *      Returns 0 on success, or %EBUSY on error.  A warning
3055  *      message is also printed on failure.
3056  */
3057 static int __pci_request_region(struct pci_dev *pdev, int bar,
3058                                 const char *res_name, int exclusive)
3059 {
3060         struct pci_devres *dr;
3061
3062         if (pci_resource_len(pdev, bar) == 0)
3063                 return 0;
3064
3065         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3066                 if (!request_region(pci_resource_start(pdev, bar),
3067                             pci_resource_len(pdev, bar), res_name))
3068                         goto err_out;
3069         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
3070                 if (!__request_mem_region(pci_resource_start(pdev, bar),
3071                                         pci_resource_len(pdev, bar), res_name,
3072                                         exclusive))
3073                         goto err_out;
3074         }
3075
3076         dr = find_pci_dr(pdev);
3077         if (dr)
3078                 dr->region_mask |= 1 << bar;
3079
3080         return 0;
3081
3082 err_out:
3083         dev_warn(&pdev->dev, "BAR %d: can't reserve %pR\n", bar,
3084                  &pdev->resource[bar]);
3085         return -EBUSY;
3086 }
3087
3088 /**
3089  *      pci_request_region - Reserve PCI I/O and memory resource
3090  *      @pdev: PCI device whose resources are to be reserved
3091  *      @bar: BAR to be reserved
3092  *      @res_name: Name to be associated with resource
3093  *
3094  *      Mark the PCI region associated with PCI device @pdev BAR @bar as
3095  *      being reserved by owner @res_name.  Do not access any
3096  *      address inside the PCI regions unless this call returns
3097  *      successfully.
3098  *
3099  *      Returns 0 on success, or %EBUSY on error.  A warning
3100  *      message is also printed on failure.
3101  */
3102 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
3103 {
3104         return __pci_request_region(pdev, bar, res_name, 0);
3105 }
3106 EXPORT_SYMBOL(pci_request_region);
3107
3108 /**
3109  *      pci_request_region_exclusive - Reserved PCI I/O and memory resource
3110  *      @pdev: PCI device whose resources are to be reserved
3111  *      @bar: BAR to be reserved
3112  *      @res_name: Name to be associated with resource.
3113  *
3114  *      Mark the PCI region associated with PCI device @pdev BR @bar as
3115  *      being reserved by owner @res_name.  Do not access any
3116  *      address inside the PCI regions unless this call returns
3117  *      successfully.
3118  *
3119  *      Returns 0 on success, or %EBUSY on error.  A warning
3120  *      message is also printed on failure.
3121  *
3122  *      The key difference that _exclusive makes it that userspace is
3123  *      explicitly not allowed to map the resource via /dev/mem or
3124  *      sysfs.
3125  */
3126 int pci_request_region_exclusive(struct pci_dev *pdev, int bar,
3127                                  const char *res_name)
3128 {
3129         return __pci_request_region(pdev, bar, res_name, IORESOURCE_EXCLUSIVE);
3130 }
3131 EXPORT_SYMBOL(pci_request_region_exclusive);
3132
3133 /**
3134  * pci_release_selected_regions - Release selected PCI I/O and memory resources
3135  * @pdev: PCI device whose resources were previously reserved
3136  * @bars: Bitmask of BARs to be released
3137  *
3138  * Release selected PCI I/O and memory resources previously reserved.
3139  * Call this function only after all use of the PCI regions has ceased.
3140  */
3141 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
3142 {
3143         int i;
3144
3145         for (i = 0; i < 6; i++)
3146                 if (bars & (1 << i))
3147                         pci_release_region(pdev, i);
3148 }
3149 EXPORT_SYMBOL(pci_release_selected_regions);
3150
3151 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
3152                                           const char *res_name, int excl)
3153 {
3154         int i;
3155
3156         for (i = 0; i < 6; i++)
3157                 if (bars & (1 << i))
3158                         if (__pci_request_region(pdev, i, res_name, excl))
3159                                 goto err_out;
3160         return 0;
3161
3162 err_out:
3163         while (--i >= 0)
3164                 if (bars & (1 << i))
3165                         pci_release_region(pdev, i);
3166
3167         return -EBUSY;
3168 }
3169
3170
3171 /**
3172  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
3173  * @pdev: PCI device whose resources are to be reserved
3174  * @bars: Bitmask of BARs to be requested
3175  * @res_name: Name to be associated with resource
3176  */
3177 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
3178                                  const char *res_name)
3179 {
3180         return __pci_request_selected_regions(pdev, bars, res_name, 0);
3181 }
3182 EXPORT_SYMBOL(pci_request_selected_regions);
3183
3184 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
3185                                            const char *res_name)
3186 {
3187         return __pci_request_selected_regions(pdev, bars, res_name,
3188                         IORESOURCE_EXCLUSIVE);
3189 }
3190 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
3191
3192 /**
3193  *      pci_release_regions - Release reserved PCI I/O and memory resources
3194  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
3195  *
3196  *      Releases all PCI I/O and memory resources previously reserved by a
3197  *      successful call to pci_request_regions.  Call this function only
3198  *      after all use of the PCI regions has ceased.
3199  */
3200
3201 void pci_release_regions(struct pci_dev *pdev)
3202 {
3203         pci_release_selected_regions(pdev, (1 << 6) - 1);
3204 }
3205 EXPORT_SYMBOL(pci_release_regions);
3206
3207 /**
3208  *      pci_request_regions - Reserved PCI I/O and memory resources
3209  *      @pdev: PCI device whose resources are to be reserved
3210  *      @res_name: Name to be associated with resource.
3211  *
3212  *      Mark all PCI regions associated with PCI device @pdev as
3213  *      being reserved by owner @res_name.  Do not access any
3214  *      address inside the PCI regions unless this call returns
3215  *      successfully.
3216  *
3217  *      Returns 0 on success, or %EBUSY on error.  A warning
3218  *      message is also printed on failure.
3219  */
3220 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
3221 {
3222         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
3223 }
3224 EXPORT_SYMBOL(pci_request_regions);
3225
3226 /**
3227  *      pci_request_regions_exclusive - Reserved PCI I/O and memory resources
3228  *      @pdev: PCI device whose resources are to be reserved
3229  *      @res_name: Name to be associated with resource.
3230  *
3231  *      Mark all PCI regions associated with PCI device @pdev as
3232  *      being reserved by owner @res_name.  Do not access any
3233  *      address inside the PCI regions unless this call returns
3234  *      successfully.
3235  *
3236  *      pci_request_regions_exclusive() will mark the region so that
3237  *      /dev/mem and the sysfs MMIO access will not be allowed.
3238  *
3239  *      Returns 0 on success, or %EBUSY on error.  A warning
3240  *      message is also printed on failure.
3241  */
3242 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
3243 {
3244         return pci_request_selected_regions_exclusive(pdev,
3245                                         ((1 << 6) - 1), res_name);
3246 }
3247 EXPORT_SYMBOL(pci_request_regions_exclusive);
3248
3249 #ifdef PCI_IOBASE
3250 struct io_range {
3251         struct list_head list;
3252         phys_addr_t start;
3253         resource_size_t size;
3254 };
3255
3256 static LIST_HEAD(io_range_list);
3257 static DEFINE_SPINLOCK(io_range_lock);
3258 #endif
3259
3260 /*
3261  * Record the PCI IO range (expressed as CPU physical address + size).
3262  * Return a negative value if an error has occured, zero otherwise
3263  */
3264 int __weak pci_register_io_range(phys_addr_t addr, resource_size_t size)
3265 {
3266         int err = 0;
3267
3268 #ifdef PCI_IOBASE
3269         struct io_range *range;
3270         resource_size_t allocated_size = 0;
3271
3272         /* check if the range hasn't been previously recorded */
3273         spin_lock(&io_range_lock);
3274         list_for_each_entry(range, &io_range_list, list) {
3275                 if (addr >= range->start && addr + size <= range->start + size) {
3276                         /* range already registered, bail out */
3277                         goto end_register;
3278                 }
3279                 allocated_size += range->size;
3280         }
3281
3282         /* range not registed yet, check for available space */
3283         if (allocated_size + size - 1 > IO_SPACE_LIMIT) {
3284                 /* if it's too big check if 64K space can be reserved */
3285                 if (allocated_size + SZ_64K - 1 > IO_SPACE_LIMIT) {
3286                         err = -E2BIG;
3287                         goto end_register;
3288                 }
3289
3290                 size = SZ_64K;
3291                 pr_warn("Requested IO range too big, new size set to 64K\n");
3292         }
3293
3294         /* add the range to the list */
3295         range = kzalloc(sizeof(*range), GFP_ATOMIC);
3296         if (!range) {
3297                 err = -ENOMEM;
3298                 goto end_register;
3299         }
3300
3301         range->start = addr;
3302         range->size = size;
3303
3304         list_add_tail(&range->list, &io_range_list);
3305
3306 end_register:
3307         spin_unlock(&io_range_lock);
3308 #endif
3309
3310         return err;
3311 }
3312
3313 phys_addr_t pci_pio_to_address(unsigned long pio)
3314 {
3315         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
3316
3317 #ifdef PCI_IOBASE
3318         struct io_range *range;
3319         resource_size_t allocated_size = 0;
3320
3321         if (pio > IO_SPACE_LIMIT)
3322                 return address;
3323
3324         spin_lock(&io_range_lock);
3325         list_for_each_entry(range, &io_range_list, list) {
3326                 if (pio >= allocated_size && pio < allocated_size + range->size) {
3327                         address = range->start + pio - allocated_size;
3328                         break;
3329                 }
3330                 allocated_size += range->size;
3331         }
3332         spin_unlock(&io_range_lock);
3333 #endif
3334
3335         return address;
3336 }
3337
3338 unsigned long __weak pci_address_to_pio(phys_addr_t address)
3339 {
3340 #ifdef PCI_IOBASE
3341         struct io_range *res;
3342         resource_size_t offset = 0;
3343         unsigned long addr = -1;
3344
3345         spin_lock(&io_range_lock);
3346         list_for_each_entry(res, &io_range_list, list) {
3347                 if (address >= res->start && address < res->start + res->size) {
3348                         addr = address - res->start + offset;
3349                         break;
3350                 }
3351                 offset += res->size;
3352         }
3353         spin_unlock(&io_range_lock);
3354
3355         return addr;
3356 #else
3357         if (address > IO_SPACE_LIMIT)
3358                 return (unsigned long)-1;
3359
3360         return (unsigned long) address;
3361 #endif
3362 }
3363
3364 /**
3365  *      pci_remap_iospace - Remap the memory mapped I/O space
3366  *      @res: Resource describing the I/O space
3367  *      @phys_addr: physical address of range to be mapped
3368  *
3369  *      Remap the memory mapped I/O space described by the @res
3370  *      and the CPU physical address @phys_addr into virtual address space.
3371  *      Only architectures that have memory mapped IO functions defined
3372  *      (and the PCI_IOBASE value defined) should call this function.
3373  */
3374 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
3375 {
3376 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
3377         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
3378
3379         if (!(res->flags & IORESOURCE_IO))
3380                 return -EINVAL;
3381
3382         if (res->end > IO_SPACE_LIMIT)
3383                 return -EINVAL;
3384
3385         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
3386                                   pgprot_device(PAGE_KERNEL));
3387 #else
3388         /* this architecture does not have memory mapped I/O space,
3389            so this function should never be called */
3390         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
3391         return -ENODEV;
3392 #endif
3393 }
3394 EXPORT_SYMBOL(pci_remap_iospace);
3395
3396 /**
3397  *      pci_unmap_iospace - Unmap the memory mapped I/O space
3398  *      @res: resource to be unmapped
3399  *
3400  *      Unmap the CPU virtual address @res from virtual address space.
3401  *      Only architectures that have memory mapped IO functions defined
3402  *      (and the PCI_IOBASE value defined) should call this function.
3403  */
3404 void pci_unmap_iospace(struct resource *res)
3405 {
3406 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
3407         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
3408
3409         unmap_kernel_range(vaddr, resource_size(res));
3410 #endif
3411 }
3412 EXPORT_SYMBOL(pci_unmap_iospace);
3413
3414 /**
3415  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
3416  * @dev: Generic device to remap IO address for
3417  * @offset: Resource address to map
3418  * @size: Size of map
3419  *
3420  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
3421  * detach.
3422  */
3423 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
3424                                       resource_size_t offset,
3425                                       resource_size_t size)
3426 {
3427         void __iomem **ptr, *addr;
3428
3429         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
3430         if (!ptr)
3431                 return NULL;
3432
3433         addr = pci_remap_cfgspace(offset, size);
3434         if (addr) {
3435                 *ptr = addr;
3436                 devres_add(dev, ptr);
3437         } else
3438                 devres_free(ptr);
3439
3440         return addr;
3441 }
3442 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
3443
3444 /**
3445  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
3446  * @dev: generic device to handle the resource for
3447  * @res: configuration space resource to be handled
3448  *
3449  * Checks that a resource is a valid memory region, requests the memory
3450  * region and ioremaps with pci_remap_cfgspace() API that ensures the
3451  * proper PCI configuration space memory attributes are guaranteed.
3452  *
3453  * All operations are managed and will be undone on driver detach.
3454  *
3455  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
3456  * on failure. Usage example:
3457  *
3458  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
3459  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
3460  *      if (IS_ERR(base))
3461  *              return PTR_ERR(base);
3462  */
3463 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
3464                                           struct resource *res)
3465 {
3466         resource_size_t size;
3467         const char *name;
3468         void __iomem *dest_ptr;
3469
3470         BUG_ON(!dev);
3471
3472         if (!res || resource_type(res) != IORESOURCE_MEM) {
3473                 dev_err(dev, "invalid resource\n");
3474                 return IOMEM_ERR_PTR(-EINVAL);
3475         }
3476
3477         size = resource_size(res);
3478         name = res->name ?: dev_name(dev);
3479
3480         if (!devm_request_mem_region(dev, res->start, size, name)) {
3481                 dev_err(dev, "can't request region for resource %pR\n", res);
3482                 return IOMEM_ERR_PTR(-EBUSY);
3483         }
3484
3485         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
3486         if (!dest_ptr) {
3487                 dev_err(dev, "ioremap failed for resource %pR\n", res);
3488                 devm_release_mem_region(dev, res->start, size);
3489                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
3490         }
3491
3492         return dest_ptr;
3493 }
3494 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
3495
3496 static void __pci_set_master(struct pci_dev *dev, bool enable)
3497 {
3498         u16 old_cmd, cmd;
3499
3500         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
3501         if (enable)
3502                 cmd = old_cmd | PCI_COMMAND_MASTER;
3503         else
3504                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
3505         if (cmd != old_cmd) {
3506                 dev_dbg(&dev->dev, "%s bus mastering\n",
3507                         enable ? "enabling" : "disabling");
3508                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3509         }
3510         dev->is_busmaster = enable;
3511 }
3512
3513 /**
3514  * pcibios_setup - process "pci=" kernel boot arguments
3515  * @str: string used to pass in "pci=" kernel boot arguments
3516  *
3517  * Process kernel boot arguments.  This is the default implementation.
3518  * Architecture specific implementations can override this as necessary.
3519  */
3520 char * __weak __init pcibios_setup(char *str)
3521 {
3522         return str;
3523 }
3524
3525 /**
3526  * pcibios_set_master - enable PCI bus-mastering for device dev
3527  * @dev: the PCI device to enable
3528  *
3529  * Enables PCI bus-mastering for the device.  This is the default
3530  * implementation.  Architecture specific implementations can override
3531  * this if necessary.
3532  */
3533 void __weak pcibios_set_master(struct pci_dev *dev)
3534 {
3535         u8 lat;
3536
3537         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
3538         if (pci_is_pcie(dev))
3539                 return;
3540
3541         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
3542         if (lat < 16)
3543                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
3544         else if (lat > pcibios_max_latency)
3545                 lat = pcibios_max_latency;
3546         else
3547                 return;
3548
3549         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
3550 }
3551
3552 /**
3553  * pci_set_master - enables bus-mastering for device dev
3554  * @dev: the PCI device to enable
3555  *
3556  * Enables bus-mastering on the device and calls pcibios_set_master()
3557  * to do the needed arch specific settings.
3558  */
3559 void pci_set_master(struct pci_dev *dev)
3560 {
3561         __pci_set_master(dev, true);
3562         pcibios_set_master(dev);
3563 }
3564 EXPORT_SYMBOL(pci_set_master);
3565
3566 /**
3567  * pci_clear_master - disables bus-mastering for device dev
3568  * @dev: the PCI device to disable
3569  */
3570 void pci_clear_master(struct pci_dev *dev)
3571 {
3572         __pci_set_master(dev, false);
3573 }
3574 EXPORT_SYMBOL(pci_clear_master);
3575
3576 /**
3577  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
3578  * @dev: the PCI device for which MWI is to be enabled
3579  *
3580  * Helper function for pci_set_mwi.
3581  * Originally copied from drivers/net/acenic.c.
3582  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
3583  *
3584  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3585  */
3586 int pci_set_cacheline_size(struct pci_dev *dev)
3587 {
3588         u8 cacheline_size;
3589
3590         if (!pci_cache_line_size)
3591                 return -EINVAL;
3592
3593         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
3594            equal to or multiple of the right value. */
3595         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
3596         if (cacheline_size >= pci_cache_line_size &&
3597             (cacheline_size % pci_cache_line_size) == 0)
3598                 return 0;
3599
3600         /* Write the correct value. */
3601         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
3602         /* Read it back. */
3603         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
3604         if (cacheline_size == pci_cache_line_size)
3605                 return 0;
3606
3607         dev_printk(KERN_DEBUG, &dev->dev, "cache line size of %d is not supported\n",
3608                    pci_cache_line_size << 2);
3609
3610         return -EINVAL;
3611 }
3612 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
3613
3614 /**
3615  * pci_set_mwi - enables memory-write-invalidate PCI transaction
3616  * @dev: the PCI device for which MWI is enabled
3617  *
3618  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
3619  *
3620  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3621  */
3622 int pci_set_mwi(struct pci_dev *dev)
3623 {
3624 #ifdef PCI_DISABLE_MWI
3625         return 0;
3626 #else
3627         int rc;
3628         u16 cmd;
3629
3630         rc = pci_set_cacheline_size(dev);
3631         if (rc)
3632                 return rc;
3633
3634         pci_read_config_word(dev, PCI_COMMAND, &cmd);
3635         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
3636                 dev_dbg(&dev->dev, "enabling Mem-Wr-Inval\n");
3637                 cmd |= PCI_COMMAND_INVALIDATE;
3638                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3639         }
3640         return 0;
3641 #endif
3642 }
3643 EXPORT_SYMBOL(pci_set_mwi);
3644
3645 /**
3646  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
3647  * @dev: the PCI device for which MWI is enabled
3648  *
3649  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
3650  * Callers are not required to check the return value.
3651  *
3652  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3653  */
3654 int pci_try_set_mwi(struct pci_dev *dev)
3655 {
3656 #ifdef PCI_DISABLE_MWI
3657         return 0;
3658 #else
3659         return pci_set_mwi(dev);
3660 #endif
3661 }
3662 EXPORT_SYMBOL(pci_try_set_mwi);
3663
3664 /**
3665  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
3666  * @dev: the PCI device to disable
3667  *
3668  * Disables PCI Memory-Write-Invalidate transaction on the device
3669  */
3670 void pci_clear_mwi(struct pci_dev *dev)
3671 {
3672 #ifndef PCI_DISABLE_MWI
3673         u16 cmd;
3674
3675         pci_read_config_word(dev, PCI_COMMAND, &cmd);
3676         if (cmd & PCI_COMMAND_INVALIDATE) {
3677                 cmd &= ~PCI_COMMAND_INVALIDATE;
3678                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3679         }
3680 #endif
3681 }
3682 EXPORT_SYMBOL(pci_clear_mwi);
3683
3684 /**
3685  * pci_intx - enables/disables PCI INTx for device dev
3686  * @pdev: the PCI device to operate on
3687  * @enable: boolean: whether to enable or disable PCI INTx
3688  *
3689  * Enables/disables PCI INTx for device dev
3690  */
3691 void pci_intx(struct pci_dev *pdev, int enable)
3692 {
3693         u16 pci_command, new;
3694
3695         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
3696
3697         if (enable)
3698                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
3699         else
3700                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
3701
3702         if (new != pci_command) {
3703                 struct pci_devres *dr;
3704
3705                 pci_write_config_word(pdev, PCI_COMMAND, new);
3706
3707                 dr = find_pci_dr(pdev);
3708                 if (dr && !dr->restore_intx) {
3709                         dr->restore_intx = 1;
3710                         dr->orig_intx = !enable;
3711                 }
3712         }
3713 }
3714 EXPORT_SYMBOL_GPL(pci_intx);
3715
3716 /**
3717  * pci_intx_mask_supported - probe for INTx masking support
3718  * @dev: the PCI device to operate on
3719  *
3720  * Check if the device dev support INTx masking via the config space
3721  * command word.
3722  */
3723 bool pci_intx_mask_supported(struct pci_dev *dev)
3724 {
3725         bool mask_supported = false;
3726         u16 orig, new;
3727
3728         if (dev->broken_intx_masking)
3729                 return false;
3730
3731         pci_cfg_access_lock(dev);
3732
3733         pci_read_config_word(dev, PCI_COMMAND, &orig);
3734         pci_write_config_word(dev, PCI_COMMAND,
3735                               orig ^ PCI_COMMAND_INTX_DISABLE);
3736         pci_read_config_word(dev, PCI_COMMAND, &new);
3737
3738         /*
3739          * There's no way to protect against hardware bugs or detect them
3740          * reliably, but as long as we know what the value should be, let's
3741          * go ahead and check it.
3742          */
3743         if ((new ^ orig) & ~PCI_COMMAND_INTX_DISABLE) {
3744                 dev_err(&dev->dev, "Command register changed from 0x%x to 0x%x: driver or hardware bug?\n",
3745                         orig, new);
3746         } else if ((new ^ orig) & PCI_COMMAND_INTX_DISABLE) {
3747                 mask_supported = true;
3748                 pci_write_config_word(dev, PCI_COMMAND, orig);
3749         }
3750
3751         pci_cfg_access_unlock(dev);
3752         return mask_supported;
3753 }
3754 EXPORT_SYMBOL_GPL(pci_intx_mask_supported);
3755
3756 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
3757 {
3758         struct pci_bus *bus = dev->bus;
3759         bool mask_updated = true;
3760         u32 cmd_status_dword;
3761         u16 origcmd, newcmd;
3762         unsigned long flags;
3763         bool irq_pending;
3764
3765         /*
3766          * We do a single dword read to retrieve both command and status.
3767          * Document assumptions that make this possible.
3768          */
3769         BUILD_BUG_ON(PCI_COMMAND % 4);
3770         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
3771
3772         raw_spin_lock_irqsave(&pci_lock, flags);
3773
3774         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
3775
3776         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
3777
3778         /*
3779          * Check interrupt status register to see whether our device
3780          * triggered the interrupt (when masking) or the next IRQ is
3781          * already pending (when unmasking).
3782          */
3783         if (mask != irq_pending) {
3784                 mask_updated = false;
3785                 goto done;
3786         }
3787
3788         origcmd = cmd_status_dword;
3789         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
3790         if (mask)
3791                 newcmd |= PCI_COMMAND_INTX_DISABLE;
3792         if (newcmd != origcmd)
3793                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
3794
3795 done:
3796         raw_spin_unlock_irqrestore(&pci_lock, flags);
3797
3798         return mask_updated;
3799 }
3800
3801 /**
3802  * pci_check_and_mask_intx - mask INTx on pending interrupt
3803  * @dev: the PCI device to operate on
3804  *
3805  * Check if the device dev has its INTx line asserted, mask it and
3806  * return true in that case. False is returned if not interrupt was
3807  * pending.
3808  */
3809 bool pci_check_and_mask_intx(struct pci_dev *dev)
3810 {
3811         return pci_check_and_set_intx_mask(dev, true);
3812 }
3813 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
3814
3815 /**
3816  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
3817  * @dev: the PCI device to operate on
3818  *
3819  * Check if the device dev has its INTx line asserted, unmask it if not
3820  * and return true. False is returned and the mask remains active if
3821  * there was still an interrupt pending.
3822  */
3823 bool pci_check_and_unmask_intx(struct pci_dev *dev)
3824 {
3825         return pci_check_and_set_intx_mask(dev, false);
3826 }
3827 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
3828
3829 /**
3830  * pci_wait_for_pending_transaction - waits for pending transaction
3831  * @dev: the PCI device to operate on
3832  *
3833  * Return 0 if transaction is pending 1 otherwise.
3834  */
3835 int pci_wait_for_pending_transaction(struct pci_dev *dev)
3836 {
3837         if (!pci_is_pcie(dev))
3838                 return 1;
3839
3840         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
3841                                     PCI_EXP_DEVSTA_TRPND);
3842 }
3843 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
3844
3845 /*
3846  * We should only need to wait 100ms after FLR, but some devices take longer.
3847  * Wait for up to 1000ms for config space to return something other than -1.
3848  * Intel IGD requires this when an LCD panel is attached.  We read the 2nd
3849  * dword because VFs don't implement the 1st dword.
3850  */
3851 static void pci_flr_wait(struct pci_dev *dev)
3852 {
3853         int i = 0;
3854         u32 id;
3855
3856         do {
3857                 msleep(100);
3858                 pci_read_config_dword(dev, PCI_COMMAND, &id);
3859         } while (i++ < 10 && id == ~0);
3860
3861         if (id == ~0)
3862                 dev_warn(&dev->dev, "Failed to return from FLR\n");
3863         else if (i > 1)
3864                 dev_info(&dev->dev, "Required additional %dms to return from FLR\n",
3865                          (i - 1) * 100);
3866 }
3867
3868 /**
3869  * pcie_has_flr - check if a device supports function level resets
3870  * @dev:        device to check
3871  *
3872  * Returns true if the device advertises support for PCIe function level
3873  * resets.
3874  */
3875 static bool pcie_has_flr(struct pci_dev *dev)
3876 {
3877         u32 cap;
3878
3879         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
3880                 return false;
3881
3882         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP, &cap);
3883         return cap & PCI_EXP_DEVCAP_FLR;
3884 }
3885
3886 /**
3887  * pcie_flr - initiate a PCIe function level reset
3888  * @dev:        device to reset
3889  *
3890  * Initiate a function level reset on @dev.  The caller should ensure the
3891  * device supports FLR before calling this function, e.g. by using the
3892  * pcie_has_flr() helper.
3893  */
3894 void pcie_flr(struct pci_dev *dev)
3895 {
3896         if (!pci_wait_for_pending_transaction(dev))
3897                 dev_err(&dev->dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
3898
3899         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
3900         pci_flr_wait(dev);
3901 }
3902 EXPORT_SYMBOL_GPL(pcie_flr);
3903
3904 static int pci_af_flr(struct pci_dev *dev, int probe)
3905 {
3906         int pos;
3907         u8 cap;
3908
3909         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
3910         if (!pos)
3911                 return -ENOTTY;
3912
3913         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
3914                 return -ENOTTY;
3915
3916         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
3917         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
3918                 return -ENOTTY;
3919
3920         if (probe)
3921                 return 0;
3922
3923         /*
3924          * Wait for Transaction Pending bit to clear.  A word-aligned test
3925          * is used, so we use the conrol offset rather than status and shift
3926          * the test bit to match.
3927          */
3928         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
3929                                  PCI_AF_STATUS_TP << 8))
3930                 dev_err(&dev->dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
3931
3932         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
3933         pci_flr_wait(dev);
3934         return 0;
3935 }
3936
3937 /**
3938  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
3939  * @dev: Device to reset.
3940  * @probe: If set, only check if the device can be reset this way.
3941  *
3942  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
3943  * unset, it will be reinitialized internally when going from PCI_D3hot to
3944  * PCI_D0.  If that's the case and the device is not in a low-power state
3945  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
3946  *
3947  * NOTE: This causes the caller to sleep for twice the device power transition
3948  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
3949  * by default (i.e. unless the @dev's d3_delay field has a different value).
3950  * Moreover, only devices in D0 can be reset by this function.
3951  */
3952 static int pci_pm_reset(struct pci_dev *dev, int probe)
3953 {
3954         u16 csr;
3955
3956         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
3957                 return -ENOTTY;
3958
3959         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
3960         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
3961                 return -ENOTTY;
3962
3963         if (probe)
3964                 return 0;
3965
3966         if (dev->current_state != PCI_D0)
3967                 return -EINVAL;
3968
3969         csr &= ~PCI_PM_CTRL_STATE_MASK;
3970         csr |= PCI_D3hot;
3971         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3972         pci_dev_d3_sleep(dev);
3973
3974         csr &= ~PCI_PM_CTRL_STATE_MASK;
3975         csr |= PCI_D0;
3976         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3977         pci_dev_d3_sleep(dev);
3978
3979         return 0;
3980 }
3981
3982 void pci_reset_secondary_bus(struct pci_dev *dev)
3983 {
3984         u16 ctrl;
3985
3986         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
3987         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
3988         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3989         /*
3990          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
3991          * this to 2ms to ensure that we meet the minimum requirement.
3992          */
3993         msleep(2);
3994
3995         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
3996         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3997
3998         /*
3999          * Trhfa for conventional PCI is 2^25 clock cycles.
4000          * Assuming a minimum 33MHz clock this results in a 1s
4001          * delay before we can consider subordinate devices to
4002          * be re-initialized.  PCIe has some ways to shorten this,
4003          * but we don't make use of them yet.
4004          */
4005         ssleep(1);
4006 }
4007
4008 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
4009 {
4010         pci_reset_secondary_bus(dev);
4011 }
4012
4013 /**
4014  * pci_reset_bridge_secondary_bus - Reset the secondary bus on a PCI bridge.
4015  * @dev: Bridge device
4016  *
4017  * Use the bridge control register to assert reset on the secondary bus.
4018  * Devices on the secondary bus are left in power-on state.
4019  */
4020 void pci_reset_bridge_secondary_bus(struct pci_dev *dev)
4021 {
4022         pcibios_reset_secondary_bus(dev);
4023 }
4024 EXPORT_SYMBOL_GPL(pci_reset_bridge_secondary_bus);
4025
4026 static int pci_parent_bus_reset(struct pci_dev *dev, int probe)
4027 {
4028         struct pci_dev *pdev;
4029
4030         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
4031             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
4032                 return -ENOTTY;
4033
4034         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
4035                 if (pdev != dev)
4036                         return -ENOTTY;
4037
4038         if (probe)
4039                 return 0;
4040
4041         pci_reset_bridge_secondary_bus(dev->bus->self);
4042
4043         return 0;
4044 }
4045
4046 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, int probe)
4047 {
4048         int rc = -ENOTTY;
4049
4050         if (!hotplug || !try_module_get(hotplug->ops->owner))
4051                 return rc;
4052
4053         if (hotplug->ops->reset_slot)
4054                 rc = hotplug->ops->reset_slot(hotplug, probe);
4055
4056         module_put(hotplug->ops->owner);
4057
4058         return rc;
4059 }
4060
4061 static int pci_dev_reset_slot_function(struct pci_dev *dev, int probe)
4062 {
4063         struct pci_dev *pdev;
4064
4065         if (dev->subordinate || !dev->slot ||
4066             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
4067                 return -ENOTTY;
4068
4069         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
4070                 if (pdev != dev && pdev->slot == dev->slot)
4071                         return -ENOTTY;
4072
4073         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
4074 }
4075
4076 static int __pci_dev_reset(struct pci_dev *dev, int probe)
4077 {
4078         int rc;
4079
4080         might_sleep();
4081
4082         rc = pci_dev_specific_reset(dev, probe);
4083         if (rc != -ENOTTY)
4084                 goto done;
4085
4086         if (pcie_has_flr(dev)) {
4087                 if (!probe)
4088                         pcie_flr(dev);
4089                 rc = 0;
4090                 goto done;
4091         }
4092
4093         rc = pci_af_flr(dev, probe);
4094         if (rc != -ENOTTY)
4095                 goto done;
4096
4097         rc = pci_pm_reset(dev, probe);
4098         if (rc != -ENOTTY)
4099                 goto done;
4100
4101         rc = pci_dev_reset_slot_function(dev, probe);
4102         if (rc != -ENOTTY)
4103                 goto done;
4104
4105         rc = pci_parent_bus_reset(dev, probe);
4106 done:
4107         return rc;
4108 }
4109
4110 static void pci_dev_lock(struct pci_dev *dev)
4111 {
4112         pci_cfg_access_lock(dev);
4113         /* block PM suspend, driver probe, etc. */
4114         device_lock(&dev->dev);
4115 }
4116
4117 /* Return 1 on successful lock, 0 on contention */
4118 static int pci_dev_trylock(struct pci_dev *dev)
4119 {
4120         if (pci_cfg_access_trylock(dev)) {
4121                 if (device_trylock(&dev->dev))
4122                         return 1;
4123                 pci_cfg_access_unlock(dev);
4124         }
4125
4126         return 0;
4127 }
4128
4129 static void pci_dev_unlock(struct pci_dev *dev)
4130 {
4131         device_unlock(&dev->dev);
4132         pci_cfg_access_unlock(dev);
4133 }
4134
4135 /**
4136  * pci_reset_notify - notify device driver of reset
4137  * @dev: device to be notified of reset
4138  * @prepare: 'true' if device is about to be reset; 'false' if reset attempt
4139  *           completed
4140  *
4141  * Must be called prior to device access being disabled and after device
4142  * access is restored.
4143  */
4144 static void pci_reset_notify(struct pci_dev *dev, bool prepare)
4145 {
4146         const struct pci_error_handlers *err_handler =
4147                         dev->driver ? dev->driver->err_handler : NULL;
4148         if (err_handler && err_handler->reset_notify)
4149                 err_handler->reset_notify(dev, prepare);
4150 }
4151
4152 static void pci_dev_save_and_disable(struct pci_dev *dev)
4153 {
4154         pci_reset_notify(dev, true);
4155
4156         /*
4157          * Wake-up device prior to save.  PM registers default to D0 after
4158          * reset and a simple register restore doesn't reliably return
4159          * to a non-D0 state anyway.
4160          */
4161         pci_set_power_state(dev, PCI_D0);
4162
4163         pci_save_state(dev);
4164         /*
4165          * Disable the device by clearing the Command register, except for
4166          * INTx-disable which is set.  This not only disables MMIO and I/O port
4167          * BARs, but also prevents the device from being Bus Master, preventing
4168          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
4169          * compliant devices, INTx-disable prevents legacy interrupts.
4170          */
4171         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
4172 }
4173
4174 static void pci_dev_restore(struct pci_dev *dev)
4175 {
4176         pci_restore_state(dev);
4177         pci_reset_notify(dev, false);
4178 }
4179
4180 static int pci_dev_reset(struct pci_dev *dev, int probe)
4181 {
4182         int rc;
4183
4184         if (!probe)
4185                 pci_dev_lock(dev);
4186
4187         rc = __pci_dev_reset(dev, probe);
4188
4189         if (!probe)
4190                 pci_dev_unlock(dev);
4191
4192         return rc;
4193 }
4194
4195 /**
4196  * __pci_reset_function - reset a PCI device function
4197  * @dev: PCI device to reset
4198  *
4199  * Some devices allow an individual function to be reset without affecting
4200  * other functions in the same device.  The PCI device must be responsive
4201  * to PCI config space in order to use this function.
4202  *
4203  * The device function is presumed to be unused when this function is called.
4204  * Resetting the device will make the contents of PCI configuration space
4205  * random, so any caller of this must be prepared to reinitialise the
4206  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
4207  * etc.
4208  *
4209  * Returns 0 if the device function was successfully reset or negative if the
4210  * device doesn't support resetting a single function.
4211  */
4212 int __pci_reset_function(struct pci_dev *dev)
4213 {
4214         return pci_dev_reset(dev, 0);
4215 }
4216 EXPORT_SYMBOL_GPL(__pci_reset_function);
4217
4218 /**
4219  * __pci_reset_function_locked - reset a PCI device function while holding
4220  * the @dev mutex lock.
4221  * @dev: PCI device to reset
4222  *
4223  * Some devices allow an individual function to be reset without affecting
4224  * other functions in the same device.  The PCI device must be responsive
4225  * to PCI config space in order to use this function.
4226  *
4227  * The device function is presumed to be unused and the caller is holding
4228  * the device mutex lock when this function is called.
4229  * Resetting the device will make the contents of PCI configuration space
4230  * random, so any caller of this must be prepared to reinitialise the
4231  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
4232  * etc.
4233  *
4234  * Returns 0 if the device function was successfully reset or negative if the
4235  * device doesn't support resetting a single function.
4236  */
4237 int __pci_reset_function_locked(struct pci_dev *dev)
4238 {
4239         return __pci_dev_reset(dev, 0);
4240 }
4241 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
4242
4243 /**
4244  * pci_probe_reset_function - check whether the device can be safely reset
4245  * @dev: PCI device to reset
4246  *
4247  * Some devices allow an individual function to be reset without affecting
4248  * other functions in the same device.  The PCI device must be responsive
4249  * to PCI config space in order to use this function.
4250  *
4251  * Returns 0 if the device function can be reset or negative if the
4252  * device doesn't support resetting a single function.
4253  */
4254 int pci_probe_reset_function(struct pci_dev *dev)
4255 {
4256         return pci_dev_reset(dev, 1);
4257 }
4258
4259 /**
4260  * pci_reset_function - quiesce and reset a PCI device function
4261  * @dev: PCI device to reset
4262  *
4263  * Some devices allow an individual function to be reset without affecting
4264  * other functions in the same device.  The PCI device must be responsive
4265  * to PCI config space in order to use this function.
4266  *
4267  * This function does not just reset the PCI portion of a device, but
4268  * clears all the state associated with the device.  This function differs
4269  * from __pci_reset_function in that it saves and restores device state
4270  * over the reset.
4271  *
4272  * Returns 0 if the device function was successfully reset or negative if the
4273  * device doesn't support resetting a single function.
4274  */
4275 int pci_reset_function(struct pci_dev *dev)
4276 {
4277         int rc;
4278
4279         rc = pci_dev_reset(dev, 1);
4280         if (rc)
4281                 return rc;
4282
4283         pci_dev_save_and_disable(dev);
4284
4285         rc = pci_dev_reset(dev, 0);
4286
4287         pci_dev_restore(dev);
4288
4289         return rc;
4290 }
4291 EXPORT_SYMBOL_GPL(pci_reset_function);
4292
4293 /**
4294  * pci_try_reset_function - quiesce and reset a PCI device function
4295  * @dev: PCI device to reset
4296  *
4297  * Same as above, except return -EAGAIN if unable to lock device.
4298  */
4299 int pci_try_reset_function(struct pci_dev *dev)
4300 {
4301         int rc;
4302
4303         rc = pci_dev_reset(dev, 1);
4304         if (rc)
4305                 return rc;
4306
4307         pci_dev_save_and_disable(dev);
4308
4309         if (pci_dev_trylock(dev)) {
4310                 rc = __pci_dev_reset(dev, 0);
4311                 pci_dev_unlock(dev);
4312         } else
4313                 rc = -EAGAIN;
4314
4315         pci_dev_restore(dev);
4316
4317         return rc;
4318 }
4319 EXPORT_SYMBOL_GPL(pci_try_reset_function);
4320
4321 /* Do any devices on or below this bus prevent a bus reset? */
4322 static bool pci_bus_resetable(struct pci_bus *bus)
4323 {
4324         struct pci_dev *dev;
4325
4326         list_for_each_entry(dev, &bus->devices, bus_list) {
4327                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
4328                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
4329                         return false;
4330         }
4331
4332         return true;
4333 }
4334
4335 /* Lock devices from the top of the tree down */
4336 static void pci_bus_lock(struct pci_bus *bus)
4337 {
4338         struct pci_dev *dev;
4339
4340         list_for_each_entry(dev, &bus->devices, bus_list) {
4341                 pci_dev_lock(dev);
4342                 if (dev->subordinate)
4343                         pci_bus_lock(dev->subordinate);
4344         }
4345 }
4346
4347 /* Unlock devices from the bottom of the tree up */
4348 static void pci_bus_unlock(struct pci_bus *bus)
4349 {
4350         struct pci_dev *dev;
4351
4352         list_for_each_entry(dev, &bus->devices, bus_list) {
4353                 if (dev->subordinate)
4354                         pci_bus_unlock(dev->subordinate);
4355                 pci_dev_unlock(dev);
4356         }
4357 }
4358
4359 /* Return 1 on successful lock, 0 on contention */
4360 static int pci_bus_trylock(struct pci_bus *bus)
4361 {
4362         struct pci_dev *dev;
4363
4364         list_for_each_entry(dev, &bus->devices, bus_list) {
4365                 if (!pci_dev_trylock(dev))
4366                         goto unlock;
4367                 if (dev->subordinate) {
4368                         if (!pci_bus_trylock(dev->subordinate)) {
4369                                 pci_dev_unlock(dev);
4370                                 goto unlock;
4371                         }
4372                 }
4373         }
4374         return 1;
4375
4376 unlock:
4377         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
4378                 if (dev->subordinate)
4379                         pci_bus_unlock(dev->subordinate);
4380                 pci_dev_unlock(dev);
4381         }
4382         return 0;
4383 }
4384
4385 /* Do any devices on or below this slot prevent a bus reset? */
4386 static bool pci_slot_resetable(struct pci_slot *slot)
4387 {
4388         struct pci_dev *dev;
4389
4390         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4391                 if (!dev->slot || dev->slot != slot)
4392                         continue;
4393                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
4394                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
4395                         return false;
4396         }
4397
4398         return true;
4399 }
4400
4401 /* Lock devices from the top of the tree down */
4402 static void pci_slot_lock(struct pci_slot *slot)
4403 {
4404         struct pci_dev *dev;
4405
4406         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4407                 if (!dev->slot || dev->slot != slot)
4408                         continue;
4409                 pci_dev_lock(dev);
4410                 if (dev->subordinate)
4411                         pci_bus_lock(dev->subordinate);
4412         }
4413 }
4414
4415 /* Unlock devices from the bottom of the tree up */
4416 static void pci_slot_unlock(struct pci_slot *slot)
4417 {
4418         struct pci_dev *dev;
4419
4420         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4421                 if (!dev->slot || dev->slot != slot)
4422                         continue;
4423                 if (dev->subordinate)
4424                         pci_bus_unlock(dev->subordinate);
4425                 pci_dev_unlock(dev);
4426         }
4427 }
4428
4429 /* Return 1 on successful lock, 0 on contention */
4430 static int pci_slot_trylock(struct pci_slot *slot)
4431 {
4432         struct pci_dev *dev;
4433
4434         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4435                 if (!dev->slot || dev->slot != slot)
4436                         continue;
4437                 if (!pci_dev_trylock(dev))
4438                         goto unlock;
4439                 if (dev->subordinate) {
4440                         if (!pci_bus_trylock(dev->subordinate)) {
4441                                 pci_dev_unlock(dev);
4442                                 goto unlock;
4443                         }
4444                 }
4445         }
4446         return 1;
4447
4448 unlock:
4449         list_for_each_entry_continue_reverse(dev,
4450                                              &slot->bus->devices, bus_list) {
4451                 if (!dev->slot || dev->slot != slot)
4452                         continue;
4453                 if (dev->subordinate)
4454                         pci_bus_unlock(dev->subordinate);
4455                 pci_dev_unlock(dev);
4456         }
4457         return 0;
4458 }
4459
4460 /* Save and disable devices from the top of the tree down */
4461 static void pci_bus_save_and_disable(struct pci_bus *bus)
4462 {
4463         struct pci_dev *dev;
4464
4465         list_for_each_entry(dev, &bus->devices, bus_list) {
4466                 pci_dev_save_and_disable(dev);
4467                 if (dev->subordinate)
4468                         pci_bus_save_and_disable(dev->subordinate);
4469         }
4470 }
4471
4472 /*
4473  * Restore devices from top of the tree down - parent bridges need to be
4474  * restored before we can get to subordinate devices.
4475  */
4476 static void pci_bus_restore(struct pci_bus *bus)
4477 {
4478         struct pci_dev *dev;
4479
4480         list_for_each_entry(dev, &bus->devices, bus_list) {
4481                 pci_dev_restore(dev);
4482                 if (dev->subordinate)
4483                         pci_bus_restore(dev->subordinate);
4484         }
4485 }
4486
4487 /* Save and disable devices from the top of the tree down */
4488 static void pci_slot_save_and_disable(struct pci_slot *slot)
4489 {
4490         struct pci_dev *dev;
4491
4492         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4493                 if (!dev->slot || dev->slot != slot)
4494                         continue;
4495                 pci_dev_save_and_disable(dev);
4496                 if (dev->subordinate)
4497                         pci_bus_save_and_disable(dev->subordinate);
4498         }
4499 }
4500
4501 /*
4502  * Restore devices from top of the tree down - parent bridges need to be
4503  * restored before we can get to subordinate devices.
4504  */
4505 static void pci_slot_restore(struct pci_slot *slot)
4506 {
4507         struct pci_dev *dev;
4508
4509         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
4510                 if (!dev->slot || dev->slot != slot)
4511                         continue;
4512                 pci_dev_restore(dev);
4513                 if (dev->subordinate)
4514                         pci_bus_restore(dev->subordinate);
4515         }
4516 }
4517
4518 static int pci_slot_reset(struct pci_slot *slot, int probe)
4519 {
4520         int rc;
4521
4522         if (!slot || !pci_slot_resetable(slot))
4523                 return -ENOTTY;
4524
4525         if (!probe)
4526                 pci_slot_lock(slot);
4527
4528         might_sleep();
4529
4530         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
4531
4532         if (!probe)
4533                 pci_slot_unlock(slot);
4534
4535         return rc;
4536 }
4537
4538 /**
4539  * pci_probe_reset_slot - probe whether a PCI slot can be reset
4540  * @slot: PCI slot to probe
4541  *
4542  * Return 0 if slot can be reset, negative if a slot reset is not supported.
4543  */
4544 int pci_probe_reset_slot(struct pci_slot *slot)
4545 {
4546         return pci_slot_reset(slot, 1);
4547 }
4548 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
4549
4550 /**
4551  * pci_reset_slot - reset a PCI slot
4552  * @slot: PCI slot to reset
4553  *
4554  * A PCI bus may host multiple slots, each slot may support a reset mechanism
4555  * independent of other slots.  For instance, some slots may support slot power
4556  * control.  In the case of a 1:1 bus to slot architecture, this function may
4557  * wrap the bus reset to avoid spurious slot related events such as hotplug.
4558  * Generally a slot reset should be attempted before a bus reset.  All of the
4559  * function of the slot and any subordinate buses behind the slot are reset
4560  * through this function.  PCI config space of all devices in the slot and
4561  * behind the slot is saved before and restored after reset.
4562  *
4563  * Return 0 on success, non-zero on error.
4564  */
4565 int pci_reset_slot(struct pci_slot *slot)
4566 {
4567         int rc;
4568
4569         rc = pci_slot_reset(slot, 1);
4570         if (rc)
4571                 return rc;
4572
4573         pci_slot_save_and_disable(slot);
4574
4575         rc = pci_slot_reset(slot, 0);
4576
4577         pci_slot_restore(slot);
4578
4579         return rc;
4580 }
4581 EXPORT_SYMBOL_GPL(pci_reset_slot);
4582
4583 /**
4584  * pci_try_reset_slot - Try to reset a PCI slot
4585  * @slot: PCI slot to reset
4586  *
4587  * Same as above except return -EAGAIN if the slot cannot be locked
4588  */
4589 int pci_try_reset_slot(struct pci_slot *slot)
4590 {
4591         int rc;
4592
4593         rc = pci_slot_reset(slot, 1);
4594         if (rc)
4595                 return rc;
4596
4597         pci_slot_save_and_disable(slot);
4598
4599         if (pci_slot_trylock(slot)) {
4600                 might_sleep();
4601                 rc = pci_reset_hotplug_slot(slot->hotplug, 0);
4602                 pci_slot_unlock(slot);
4603         } else
4604                 rc = -EAGAIN;
4605
4606         pci_slot_restore(slot);
4607
4608         return rc;
4609 }
4610 EXPORT_SYMBOL_GPL(pci_try_reset_slot);
4611
4612 static int pci_bus_reset(struct pci_bus *bus, int probe)
4613 {
4614         if (!bus->self || !pci_bus_resetable(bus))
4615                 return -ENOTTY;
4616
4617         if (probe)
4618                 return 0;
4619
4620         pci_bus_lock(bus);
4621
4622         might_sleep();
4623
4624         pci_reset_bridge_secondary_bus(bus->self);
4625
4626         pci_bus_unlock(bus);
4627
4628         return 0;
4629 }
4630
4631 /**
4632  * pci_probe_reset_bus - probe whether a PCI bus can be reset
4633  * @bus: PCI bus to probe
4634  *
4635  * Return 0 if bus can be reset, negative if a bus reset is not supported.
4636  */
4637 int pci_probe_reset_bus(struct pci_bus *bus)
4638 {
4639         return pci_bus_reset(bus, 1);
4640 }
4641 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
4642
4643 /**
4644  * pci_reset_bus - reset a PCI bus
4645  * @bus: top level PCI bus to reset
4646  *
4647  * Do a bus reset on the given bus and any subordinate buses, saving
4648  * and restoring state of all devices.
4649  *
4650  * Return 0 on success, non-zero on error.
4651  */
4652 int pci_reset_bus(struct pci_bus *bus)
4653 {
4654         int rc;
4655
4656         rc = pci_bus_reset(bus, 1);
4657         if (rc)
4658                 return rc;
4659
4660         pci_bus_save_and_disable(bus);
4661
4662         rc = pci_bus_reset(bus, 0);
4663
4664         pci_bus_restore(bus);
4665
4666         return rc;
4667 }
4668 EXPORT_SYMBOL_GPL(pci_reset_bus);
4669
4670 /**
4671  * pci_try_reset_bus - Try to reset a PCI bus
4672  * @bus: top level PCI bus to reset
4673  *
4674  * Same as above except return -EAGAIN if the bus cannot be locked
4675  */
4676 int pci_try_reset_bus(struct pci_bus *bus)
4677 {
4678         int rc;
4679
4680         rc = pci_bus_reset(bus, 1);
4681         if (rc)
4682                 return rc;
4683
4684         pci_bus_save_and_disable(bus);
4685
4686         if (pci_bus_trylock(bus)) {
4687                 might_sleep();
4688                 pci_reset_bridge_secondary_bus(bus->self);
4689                 pci_bus_unlock(bus);
4690         } else
4691                 rc = -EAGAIN;
4692
4693         pci_bus_restore(bus);
4694
4695         return rc;
4696 }
4697 EXPORT_SYMBOL_GPL(pci_try_reset_bus);
4698
4699 /**
4700  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
4701  * @dev: PCI device to query
4702  *
4703  * Returns mmrbc: maximum designed memory read count in bytes
4704  *    or appropriate error value.
4705  */
4706 int pcix_get_max_mmrbc(struct pci_dev *dev)
4707 {
4708         int cap;
4709         u32 stat;
4710
4711         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4712         if (!cap)
4713                 return -EINVAL;
4714
4715         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
4716                 return -EINVAL;
4717
4718         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
4719 }
4720 EXPORT_SYMBOL(pcix_get_max_mmrbc);
4721
4722 /**
4723  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
4724  * @dev: PCI device to query
4725  *
4726  * Returns mmrbc: maximum memory read count in bytes
4727  *    or appropriate error value.
4728  */
4729 int pcix_get_mmrbc(struct pci_dev *dev)
4730 {
4731         int cap;
4732         u16 cmd;
4733
4734         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4735         if (!cap)
4736                 return -EINVAL;
4737
4738         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
4739                 return -EINVAL;
4740
4741         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
4742 }
4743 EXPORT_SYMBOL(pcix_get_mmrbc);
4744
4745 /**
4746  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
4747  * @dev: PCI device to query
4748  * @mmrbc: maximum memory read count in bytes
4749  *    valid values are 512, 1024, 2048, 4096
4750  *
4751  * If possible sets maximum memory read byte count, some bridges have erratas
4752  * that prevent this.
4753  */
4754 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
4755 {
4756         int cap;
4757         u32 stat, v, o;
4758         u16 cmd;
4759
4760         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
4761                 return -EINVAL;
4762
4763         v = ffs(mmrbc) - 10;
4764
4765         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4766         if (!cap)
4767                 return -EINVAL;
4768
4769         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
4770                 return -EINVAL;
4771
4772         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
4773                 return -E2BIG;
4774
4775         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
4776                 return -EINVAL;
4777
4778         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
4779         if (o != v) {
4780                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
4781                         return -EIO;
4782
4783                 cmd &= ~PCI_X_CMD_MAX_READ;
4784                 cmd |= v << 2;
4785                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
4786                         return -EIO;
4787         }
4788         return 0;
4789 }
4790 EXPORT_SYMBOL(pcix_set_mmrbc);
4791
4792 /**
4793  * pcie_get_readrq - get PCI Express read request size
4794  * @dev: PCI device to query
4795  *
4796  * Returns maximum memory read request in bytes
4797  *    or appropriate error value.
4798  */
4799 int pcie_get_readrq(struct pci_dev *dev)
4800 {
4801         u16 ctl;
4802
4803         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
4804
4805         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
4806 }
4807 EXPORT_SYMBOL(pcie_get_readrq);
4808
4809 /**
4810  * pcie_set_readrq - set PCI Express maximum memory read request
4811  * @dev: PCI device to query
4812  * @rq: maximum memory read count in bytes
4813  *    valid values are 128, 256, 512, 1024, 2048, 4096
4814  *
4815  * If possible sets maximum memory read request in bytes
4816  */
4817 int pcie_set_readrq(struct pci_dev *dev, int rq)
4818 {
4819         u16 v;
4820
4821         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
4822                 return -EINVAL;
4823
4824         /*
4825          * If using the "performance" PCIe config, we clamp the
4826          * read rq size to the max packet size to prevent the
4827          * host bridge generating requests larger than we can
4828          * cope with
4829          */
4830         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
4831                 int mps = pcie_get_mps(dev);
4832
4833                 if (mps < rq)
4834                         rq = mps;
4835         }
4836
4837         v = (ffs(rq) - 8) << 12;
4838
4839         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
4840                                                   PCI_EXP_DEVCTL_READRQ, v);
4841 }
4842 EXPORT_SYMBOL(pcie_set_readrq);
4843
4844 /**
4845  * pcie_get_mps - get PCI Express maximum payload size
4846  * @dev: PCI device to query
4847  *
4848  * Returns maximum payload size in bytes
4849  */
4850 int pcie_get_mps(struct pci_dev *dev)
4851 {
4852         u16 ctl;
4853
4854         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
4855
4856         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
4857 }
4858 EXPORT_SYMBOL(pcie_get_mps);
4859
4860 /**
4861  * pcie_set_mps - set PCI Express maximum payload size
4862  * @dev: PCI device to query
4863  * @mps: maximum payload size in bytes
4864  *    valid values are 128, 256, 512, 1024, 2048, 4096
4865  *
4866  * If possible sets maximum payload size
4867  */
4868 int pcie_set_mps(struct pci_dev *dev, int mps)
4869 {
4870         u16 v;
4871
4872         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
4873                 return -EINVAL;
4874
4875         v = ffs(mps) - 8;
4876         if (v > dev->pcie_mpss)
4877                 return -EINVAL;
4878         v <<= 5;
4879
4880         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
4881                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
4882 }
4883 EXPORT_SYMBOL(pcie_set_mps);
4884
4885 /**
4886  * pcie_get_minimum_link - determine minimum link settings of a PCI device
4887  * @dev: PCI device to query
4888  * @speed: storage for minimum speed
4889  * @width: storage for minimum width
4890  *
4891  * This function will walk up the PCI device chain and determine the minimum
4892  * link width and speed of the device.
4893  */
4894 int pcie_get_minimum_link(struct pci_dev *dev, enum pci_bus_speed *speed,
4895                           enum pcie_link_width *width)
4896 {
4897         int ret;
4898
4899         *speed = PCI_SPEED_UNKNOWN;
4900         *width = PCIE_LNK_WIDTH_UNKNOWN;
4901
4902         while (dev) {
4903                 u16 lnksta;
4904                 enum pci_bus_speed next_speed;
4905                 enum pcie_link_width next_width;
4906
4907                 ret = pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
4908                 if (ret)
4909                         return ret;
4910
4911                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
4912                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
4913                         PCI_EXP_LNKSTA_NLW_SHIFT;
4914
4915                 if (next_speed < *speed)
4916                         *speed = next_speed;
4917
4918                 if (next_width < *width)
4919                         *width = next_width;
4920
4921                 dev = dev->bus->self;
4922         }
4923
4924         return 0;
4925 }
4926 EXPORT_SYMBOL(pcie_get_minimum_link);
4927
4928 /**
4929  * pci_select_bars - Make BAR mask from the type of resource
4930  * @dev: the PCI device for which BAR mask is made
4931  * @flags: resource type mask to be selected
4932  *
4933  * This helper routine makes bar mask from the type of resource.
4934  */
4935 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
4936 {
4937         int i, bars = 0;
4938         for (i = 0; i < PCI_NUM_RESOURCES; i++)
4939                 if (pci_resource_flags(dev, i) & flags)
4940                         bars |= (1 << i);
4941         return bars;
4942 }
4943 EXPORT_SYMBOL(pci_select_bars);
4944
4945 /* Some architectures require additional programming to enable VGA */
4946 static arch_set_vga_state_t arch_set_vga_state;
4947
4948 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
4949 {
4950         arch_set_vga_state = func;      /* NULL disables */
4951 }
4952
4953 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
4954                                   unsigned int command_bits, u32 flags)
4955 {
4956         if (arch_set_vga_state)
4957                 return arch_set_vga_state(dev, decode, command_bits,
4958                                                 flags);
4959         return 0;
4960 }
4961
4962 /**
4963  * pci_set_vga_state - set VGA decode state on device and parents if requested
4964  * @dev: the PCI device
4965  * @decode: true = enable decoding, false = disable decoding
4966  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
4967  * @flags: traverse ancestors and change bridges
4968  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
4969  */
4970 int pci_set_vga_state(struct pci_dev *dev, bool decode,
4971                       unsigned int command_bits, u32 flags)
4972 {
4973         struct pci_bus *bus;
4974         struct pci_dev *bridge;
4975         u16 cmd;
4976         int rc;
4977
4978         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
4979
4980         /* ARCH specific VGA enables */
4981         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
4982         if (rc)
4983                 return rc;
4984
4985         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
4986                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
4987                 if (decode == true)
4988                         cmd |= command_bits;
4989                 else
4990                         cmd &= ~command_bits;
4991                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4992         }
4993
4994         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
4995                 return 0;
4996
4997         bus = dev->bus;
4998         while (bus) {
4999                 bridge = bus->self;
5000                 if (bridge) {
5001                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
5002                                              &cmd);
5003                         if (decode == true)
5004                                 cmd |= PCI_BRIDGE_CTL_VGA;
5005                         else
5006                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
5007                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
5008                                               cmd);
5009                 }
5010                 bus = bus->parent;
5011         }
5012         return 0;
5013 }
5014
5015 /**
5016  * pci_add_dma_alias - Add a DMA devfn alias for a device
5017  * @dev: the PCI device for which alias is added
5018  * @devfn: alias slot and function
5019  *
5020  * This helper encodes 8-bit devfn as bit number in dma_alias_mask.
5021  * It should be called early, preferably as PCI fixup header quirk.
5022  */
5023 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn)
5024 {
5025         if (!dev->dma_alias_mask)
5026                 dev->dma_alias_mask = kcalloc(BITS_TO_LONGS(U8_MAX),
5027                                               sizeof(long), GFP_KERNEL);
5028         if (!dev->dma_alias_mask) {
5029                 dev_warn(&dev->dev, "Unable to allocate DMA alias mask\n");
5030                 return;
5031         }
5032
5033         set_bit(devfn, dev->dma_alias_mask);
5034         dev_info(&dev->dev, "Enabling fixed DMA alias to %02x.%d\n",
5035                  PCI_SLOT(devfn), PCI_FUNC(devfn));
5036 }
5037
5038 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
5039 {
5040         return (dev1->dma_alias_mask &&
5041                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
5042                (dev2->dma_alias_mask &&
5043                 test_bit(dev1->devfn, dev2->dma_alias_mask));
5044 }
5045
5046 bool pci_device_is_present(struct pci_dev *pdev)
5047 {
5048         u32 v;
5049
5050         if (pci_dev_is_disconnected(pdev))
5051                 return false;
5052         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
5053 }
5054 EXPORT_SYMBOL_GPL(pci_device_is_present);
5055
5056 void pci_ignore_hotplug(struct pci_dev *dev)
5057 {
5058         struct pci_dev *bridge = dev->bus->self;
5059
5060         dev->ignore_hotplug = 1;
5061         /* Propagate the "ignore hotplug" setting to the parent bridge. */
5062         if (bridge)
5063                 bridge->ignore_hotplug = 1;
5064 }
5065 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
5066
5067 resource_size_t __weak pcibios_default_alignment(void)
5068 {
5069         return 0;
5070 }
5071
5072 #define RESOURCE_ALIGNMENT_PARAM_SIZE COMMAND_LINE_SIZE
5073 static char resource_alignment_param[RESOURCE_ALIGNMENT_PARAM_SIZE] = {0};
5074 static DEFINE_SPINLOCK(resource_alignment_lock);
5075
5076 /**
5077  * pci_specified_resource_alignment - get resource alignment specified by user.
5078  * @dev: the PCI device to get
5079  * @resize: whether or not to change resources' size when reassigning alignment
5080  *
5081  * RETURNS: Resource alignment if it is specified.
5082  *          Zero if it is not specified.
5083  */
5084 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
5085                                                         bool *resize)
5086 {
5087         int seg, bus, slot, func, align_order, count;
5088         unsigned short vendor, device, subsystem_vendor, subsystem_device;
5089         resource_size_t align = pcibios_default_alignment();
5090         char *p;
5091
5092         spin_lock(&resource_alignment_lock);
5093         p = resource_alignment_param;
5094         if (!*p && !align)
5095                 goto out;
5096         if (pci_has_flag(PCI_PROBE_ONLY)) {
5097                 align = 0;
5098                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
5099                 goto out;
5100         }
5101
5102         while (*p) {
5103                 count = 0;
5104                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
5105                                                         p[count] == '@') {
5106                         p += count + 1;
5107                 } else {
5108                         align_order = -1;
5109                 }
5110                 if (strncmp(p, "pci:", 4) == 0) {
5111                         /* PCI vendor/device (subvendor/subdevice) ids are specified */
5112                         p += 4;
5113                         if (sscanf(p, "%hx:%hx:%hx:%hx%n",
5114                                 &vendor, &device, &subsystem_vendor, &subsystem_device, &count) != 4) {
5115                                 if (sscanf(p, "%hx:%hx%n", &vendor, &device, &count) != 2) {
5116                                         printk(KERN_ERR "PCI: Can't parse resource_alignment parameter: pci:%s\n",
5117                                                 p);
5118                                         break;
5119                                 }
5120                                 subsystem_vendor = subsystem_device = 0;
5121                         }
5122                         p += count;
5123                         if ((!vendor || (vendor == dev->vendor)) &&
5124                                 (!device || (device == dev->device)) &&
5125                                 (!subsystem_vendor || (subsystem_vendor == dev->subsystem_vendor)) &&
5126                                 (!subsystem_device || (subsystem_device == dev->subsystem_device))) {
5127                                 *resize = true;
5128                                 if (align_order == -1)
5129                                         align = PAGE_SIZE;
5130                                 else
5131                                         align = 1 << align_order;
5132                                 /* Found */
5133                                 break;
5134                         }
5135                 }
5136                 else {
5137                         if (sscanf(p, "%x:%x:%x.%x%n",
5138                                 &seg, &bus, &slot, &func, &count) != 4) {
5139                                 seg = 0;
5140                                 if (sscanf(p, "%x:%x.%x%n",
5141                                                 &bus, &slot, &func, &count) != 3) {
5142                                         /* Invalid format */
5143                                         printk(KERN_ERR "PCI: Can't parse resource_alignment parameter: %s\n",
5144                                                 p);
5145                                         break;
5146                                 }
5147                         }
5148                         p += count;
5149                         if (seg == pci_domain_nr(dev->bus) &&
5150                                 bus == dev->bus->number &&
5151                                 slot == PCI_SLOT(dev->devfn) &&
5152                                 func == PCI_FUNC(dev->devfn)) {
5153                                 *resize = true;
5154                                 if (align_order == -1)
5155                                         align = PAGE_SIZE;
5156                                 else
5157                                         align = 1 << align_order;
5158                                 /* Found */
5159                                 break;
5160                         }
5161                 }
5162                 if (*p != ';' && *p != ',') {
5163                         /* End of param or invalid format */
5164                         break;
5165                 }
5166                 p++;
5167         }
5168 out:
5169         spin_unlock(&resource_alignment_lock);
5170         return align;
5171 }
5172
5173 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
5174                                            resource_size_t align, bool resize)
5175 {
5176         struct resource *r = &dev->resource[bar];
5177         resource_size_t size;
5178
5179         if (!(r->flags & IORESOURCE_MEM))
5180                 return;
5181
5182         if (r->flags & IORESOURCE_PCI_FIXED) {
5183                 dev_info(&dev->dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
5184                          bar, r, (unsigned long long)align);
5185                 return;
5186         }
5187
5188         size = resource_size(r);
5189         if (size >= align)
5190                 return;
5191
5192         /*
5193          * Increase the alignment of the resource.  There are two ways we
5194          * can do this:
5195          *
5196          * 1) Increase the size of the resource.  BARs are aligned on their
5197          *    size, so when we reallocate space for this resource, we'll
5198          *    allocate it with the larger alignment.  This also prevents
5199          *    assignment of any other BARs inside the alignment region, so
5200          *    if we're requesting page alignment, this means no other BARs
5201          *    will share the page.
5202          *
5203          *    The disadvantage is that this makes the resource larger than
5204          *    the hardware BAR, which may break drivers that compute things
5205          *    based on the resource size, e.g., to find registers at a
5206          *    fixed offset before the end of the BAR.
5207          *
5208          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
5209          *    set r->start to the desired alignment.  By itself this
5210          *    doesn't prevent other BARs being put inside the alignment
5211          *    region, but if we realign *every* resource of every device in
5212          *    the system, none of them will share an alignment region.
5213          *
5214          * When the user has requested alignment for only some devices via
5215          * the "pci=resource_alignment" argument, "resize" is true and we
5216          * use the first method.  Otherwise we assume we're aligning all
5217          * devices and we use the second.
5218          */
5219
5220         dev_info(&dev->dev, "BAR%d %pR: requesting alignment to %#llx\n",
5221                  bar, r, (unsigned long long)align);
5222
5223         if (resize) {
5224                 r->start = 0;
5225                 r->end = align - 1;
5226         } else {
5227                 r->flags &= ~IORESOURCE_SIZEALIGN;
5228                 r->flags |= IORESOURCE_STARTALIGN;
5229                 r->start = align;
5230                 r->end = r->start + size - 1;
5231         }
5232         r->flags |= IORESOURCE_UNSET;
5233 }
5234
5235 /*
5236  * This function disables memory decoding and releases memory resources
5237  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
5238  * It also rounds up size to specified alignment.
5239  * Later on, the kernel will assign page-aligned memory resource back
5240  * to the device.
5241  */
5242 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
5243 {
5244         int i;
5245         struct resource *r;
5246         resource_size_t align;
5247         u16 command;
5248         bool resize = false;
5249
5250         /*
5251          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
5252          * 3.4.1.11.  Their resources are allocated from the space
5253          * described by the VF BARx register in the PF's SR-IOV capability.
5254          * We can't influence their alignment here.
5255          */
5256         if (dev->is_virtfn)
5257                 return;
5258
5259         /* check if specified PCI is target device to reassign */
5260         align = pci_specified_resource_alignment(dev, &resize);
5261         if (!align)
5262                 return;
5263
5264         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
5265             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
5266                 dev_warn(&dev->dev,
5267                         "Can't reassign resources to host bridge.\n");
5268                 return;
5269         }
5270
5271         dev_info(&dev->dev,
5272                 "Disabling memory decoding and releasing memory resources.\n");
5273         pci_read_config_word(dev, PCI_COMMAND, &command);
5274         command &= ~PCI_COMMAND_MEMORY;
5275         pci_write_config_word(dev, PCI_COMMAND, command);
5276
5277         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
5278                 pci_request_resource_alignment(dev, i, align, resize);
5279
5280         /*
5281          * Need to disable bridge's resource window,
5282          * to enable the kernel to reassign new resource
5283          * window later on.
5284          */
5285         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE &&
5286             (dev->class >> 8) == PCI_CLASS_BRIDGE_PCI) {
5287                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
5288                         r = &dev->resource[i];
5289                         if (!(r->flags & IORESOURCE_MEM))
5290                                 continue;
5291                         r->flags |= IORESOURCE_UNSET;
5292                         r->end = resource_size(r) - 1;
5293                         r->start = 0;
5294                 }
5295                 pci_disable_bridge_window(dev);
5296         }
5297 }
5298
5299 static ssize_t pci_set_resource_alignment_param(const char *buf, size_t count)
5300 {
5301         if (count > RESOURCE_ALIGNMENT_PARAM_SIZE - 1)
5302                 count = RESOURCE_ALIGNMENT_PARAM_SIZE - 1;
5303         spin_lock(&resource_alignment_lock);
5304         strncpy(resource_alignment_param, buf, count);
5305         resource_alignment_param[count] = '\0';
5306         spin_unlock(&resource_alignment_lock);
5307         return count;
5308 }
5309
5310 static ssize_t pci_get_resource_alignment_param(char *buf, size_t size)
5311 {
5312         size_t count;
5313         spin_lock(&resource_alignment_lock);
5314         count = snprintf(buf, size, "%s", resource_alignment_param);
5315         spin_unlock(&resource_alignment_lock);
5316         return count;
5317 }
5318
5319 static ssize_t pci_resource_alignment_show(struct bus_type *bus, char *buf)
5320 {
5321         return pci_get_resource_alignment_param(buf, PAGE_SIZE);
5322 }
5323
5324 static ssize_t pci_resource_alignment_store(struct bus_type *bus,
5325                                         const char *buf, size_t count)
5326 {
5327         return pci_set_resource_alignment_param(buf, count);
5328 }
5329
5330 static BUS_ATTR(resource_alignment, 0644, pci_resource_alignment_show,
5331                                         pci_resource_alignment_store);
5332
5333 static int __init pci_resource_alignment_sysfs_init(void)
5334 {
5335         return bus_create_file(&pci_bus_type,
5336                                         &bus_attr_resource_alignment);
5337 }
5338 late_initcall(pci_resource_alignment_sysfs_init);
5339
5340 static void pci_no_domains(void)
5341 {
5342 #ifdef CONFIG_PCI_DOMAINS
5343         pci_domains_supported = 0;
5344 #endif
5345 }
5346
5347 #ifdef CONFIG_PCI_DOMAINS
5348 static atomic_t __domain_nr = ATOMIC_INIT(-1);
5349
5350 int pci_get_new_domain_nr(void)
5351 {
5352         return atomic_inc_return(&__domain_nr);
5353 }
5354
5355 #ifdef CONFIG_PCI_DOMAINS_GENERIC
5356 static int of_pci_bus_find_domain_nr(struct device *parent)
5357 {
5358         static int use_dt_domains = -1;
5359         int domain = -1;
5360
5361         if (parent)
5362                 domain = of_get_pci_domain_nr(parent->of_node);
5363         /*
5364          * Check DT domain and use_dt_domains values.
5365          *
5366          * If DT domain property is valid (domain >= 0) and
5367          * use_dt_domains != 0, the DT assignment is valid since this means
5368          * we have not previously allocated a domain number by using
5369          * pci_get_new_domain_nr(); we should also update use_dt_domains to
5370          * 1, to indicate that we have just assigned a domain number from
5371          * DT.
5372          *
5373          * If DT domain property value is not valid (ie domain < 0), and we
5374          * have not previously assigned a domain number from DT
5375          * (use_dt_domains != 1) we should assign a domain number by
5376          * using the:
5377          *
5378          * pci_get_new_domain_nr()
5379          *
5380          * API and update the use_dt_domains value to keep track of method we
5381          * are using to assign domain numbers (use_dt_domains = 0).
5382          *
5383          * All other combinations imply we have a platform that is trying
5384          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
5385          * which is a recipe for domain mishandling and it is prevented by
5386          * invalidating the domain value (domain = -1) and printing a
5387          * corresponding error.
5388          */
5389         if (domain >= 0 && use_dt_domains) {
5390                 use_dt_domains = 1;
5391         } else if (domain < 0 && use_dt_domains != 1) {
5392                 use_dt_domains = 0;
5393                 domain = pci_get_new_domain_nr();
5394         } else {
5395                 dev_err(parent, "Node %s has inconsistent \"linux,pci-domain\" property in DT\n",
5396                         parent->of_node->full_name);
5397                 domain = -1;
5398         }
5399
5400         return domain;
5401 }
5402
5403 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
5404 {
5405         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
5406                                acpi_pci_bus_find_domain_nr(bus);
5407 }
5408 #endif
5409 #endif
5410
5411 /**
5412  * pci_ext_cfg_avail - can we access extended PCI config space?
5413  *
5414  * Returns 1 if we can access PCI extended config space (offsets
5415  * greater than 0xff). This is the default implementation. Architecture
5416  * implementations can override this.
5417  */
5418 int __weak pci_ext_cfg_avail(void)
5419 {
5420         return 1;
5421 }
5422
5423 void __weak pci_fixup_cardbus(struct pci_bus *bus)
5424 {
5425 }
5426 EXPORT_SYMBOL(pci_fixup_cardbus);
5427
5428 static int __init pci_setup(char *str)
5429 {
5430         while (str) {
5431                 char *k = strchr(str, ',');
5432                 if (k)
5433                         *k++ = 0;
5434                 if (*str && (str = pcibios_setup(str)) && *str) {
5435                         if (!strcmp(str, "nomsi")) {
5436                                 pci_no_msi();
5437                         } else if (!strcmp(str, "noaer")) {
5438                                 pci_no_aer();
5439                         } else if (!strncmp(str, "realloc=", 8)) {
5440                                 pci_realloc_get_opt(str + 8);
5441                         } else if (!strncmp(str, "realloc", 7)) {
5442                                 pci_realloc_get_opt("on");
5443                         } else if (!strcmp(str, "nodomains")) {
5444                                 pci_no_domains();
5445                         } else if (!strncmp(str, "noari", 5)) {
5446                                 pcie_ari_disabled = true;
5447                         } else if (!strncmp(str, "cbiosize=", 9)) {
5448                                 pci_cardbus_io_size = memparse(str + 9, &str);
5449                         } else if (!strncmp(str, "cbmemsize=", 10)) {
5450                                 pci_cardbus_mem_size = memparse(str + 10, &str);
5451                         } else if (!strncmp(str, "resource_alignment=", 19)) {
5452                                 pci_set_resource_alignment_param(str + 19,
5453                                                         strlen(str + 19));
5454                         } else if (!strncmp(str, "ecrc=", 5)) {
5455                                 pcie_ecrc_get_policy(str + 5);
5456                         } else if (!strncmp(str, "hpiosize=", 9)) {
5457                                 pci_hotplug_io_size = memparse(str + 9, &str);
5458                         } else if (!strncmp(str, "hpmemsize=", 10)) {
5459                                 pci_hotplug_mem_size = memparse(str + 10, &str);
5460                         } else if (!strncmp(str, "hpbussize=", 10)) {
5461                                 pci_hotplug_bus_size =
5462                                         simple_strtoul(str + 10, &str, 0);
5463                                 if (pci_hotplug_bus_size > 0xff)
5464                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
5465                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
5466                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
5467                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
5468                                 pcie_bus_config = PCIE_BUS_SAFE;
5469                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
5470                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
5471                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
5472                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
5473                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
5474                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
5475                         } else {
5476                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
5477                                                 str);
5478                         }
5479                 }
5480                 str = k;
5481         }
5482         return 0;
5483 }
5484 early_param("pci", pci_setup);