]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/rtc/rtc-snvs.c
pwm: imx: support output polarity inversion
[karo-tx-linux.git] / drivers / rtc / rtc-snvs.c
1 /*
2  * Copyright (C) 2011-2013 Freescale Semiconductor, Inc.
3  *
4  * The code contained herein is licensed under the GNU General Public
5  * License. You may obtain a copy of the GNU General Public License
6  * Version 2 or later at the following locations:
7  *
8  * http://www.opensource.org/licenses/gpl-license.html
9  * http://www.gnu.org/copyleft/gpl.html
10  */
11
12 #include <linux/init.h>
13 #include <linux/io.h>
14 #include <linux/kernel.h>
15 #include <linux/module.h>
16 #include <linux/of.h>
17 #include <linux/of_device.h>
18 #include <linux/platform_device.h>
19 #include <linux/rtc.h>
20
21 /* These register offsets are relative to LP (Low Power) range */
22 #define SNVS_LPCR               0x04
23 #define SNVS_LPSR               0x18
24 #define SNVS_LPSRTCMR           0x1c
25 #define SNVS_LPSRTCLR           0x20
26 #define SNVS_LPTAR              0x24
27 #define SNVS_LPPGDR             0x30
28
29 #define SNVS_LPCR_SRTC_ENV      (1 << 0)
30 #define SNVS_LPCR_LPTA_EN       (1 << 1)
31 #define SNVS_LPCR_LPWUI_EN      (1 << 3)
32 #define SNVS_LPSR_LPTA          (1 << 0)
33
34 #define SNVS_LPPGDR_INIT        0x41736166
35 #define CNTR_TO_SECS_SH         15
36
37 struct snvs_rtc_data {
38         struct rtc_device *rtc;
39         void __iomem *ioaddr;
40         int irq;
41         spinlock_t lock;
42 };
43
44 static void __iomem *snvs_base;
45
46 static u32 rtc_read_lp_counter(void __iomem *ioaddr)
47 {
48         u64 read1, read2;
49
50         do {
51                 read1 = readl(ioaddr + SNVS_LPSRTCMR);
52                 read1 <<= 32;
53                 read1 |= readl(ioaddr + SNVS_LPSRTCLR);
54
55                 read2 = readl(ioaddr + SNVS_LPSRTCMR);
56                 read2 <<= 32;
57                 read2 |= readl(ioaddr + SNVS_LPSRTCLR);
58         } while (read1 != read2);
59
60         /* Convert 47-bit counter to 32-bit raw second count */
61         return (u32) (read1 >> CNTR_TO_SECS_SH);
62 }
63
64 static void rtc_write_sync_lp(void __iomem *ioaddr)
65 {
66         u32 count1, count2, count3;
67         int i;
68
69         /* Wait for 3 CKIL cycles */
70         for (i = 0; i < 3; i++) {
71                 do {
72                         count1 = readl(ioaddr + SNVS_LPSRTCLR);
73                         count2 = readl(ioaddr + SNVS_LPSRTCLR);
74                 } while (count1 != count2);
75
76                 /* Now wait until counter value changes */
77                 do {
78                         do {
79                                 count2 = readl(ioaddr + SNVS_LPSRTCLR);
80                                 count3 = readl(ioaddr + SNVS_LPSRTCLR);
81                         } while (count2 != count3);
82                 } while (count3 == count1);
83         }
84 }
85
86 static int snvs_rtc_enable(struct snvs_rtc_data *data, bool enable)
87 {
88         unsigned long flags;
89         int timeout = 1000;
90         u32 lpcr;
91
92         spin_lock_irqsave(&data->lock, flags);
93
94         lpcr = readl(data->ioaddr + SNVS_LPCR);
95         if (enable)
96                 lpcr |= SNVS_LPCR_SRTC_ENV;
97         else
98                 lpcr &= ~SNVS_LPCR_SRTC_ENV;
99         writel(lpcr, data->ioaddr + SNVS_LPCR);
100
101         spin_unlock_irqrestore(&data->lock, flags);
102
103         while (--timeout) {
104                 lpcr = readl(data->ioaddr + SNVS_LPCR);
105
106                 if (enable) {
107                         if (lpcr & SNVS_LPCR_SRTC_ENV)
108                                 break;
109                 } else {
110                         if (!(lpcr & SNVS_LPCR_SRTC_ENV))
111                                 break;
112                 }
113         }
114
115         if (!timeout)
116                 return -ETIMEDOUT;
117
118         return 0;
119 }
120
121 static int snvs_rtc_read_time(struct device *dev, struct rtc_time *tm)
122 {
123         struct snvs_rtc_data *data = dev_get_drvdata(dev);
124         unsigned long time = rtc_read_lp_counter(data->ioaddr);
125
126         rtc_time_to_tm(time, tm);
127
128         return 0;
129 }
130
131 static int snvs_rtc_set_time(struct device *dev, struct rtc_time *tm)
132 {
133         struct snvs_rtc_data *data = dev_get_drvdata(dev);
134         unsigned long time;
135
136         rtc_tm_to_time(tm, &time);
137
138         /* Disable RTC first */
139         snvs_rtc_enable(data, false);
140
141         /* Write 32-bit time to 47-bit timer, leaving 15 LSBs blank */
142         writel(time << CNTR_TO_SECS_SH, data->ioaddr + SNVS_LPSRTCLR);
143         writel(time >> (32 - CNTR_TO_SECS_SH), data->ioaddr + SNVS_LPSRTCMR);
144
145         /* Enable RTC again */
146         snvs_rtc_enable(data, true);
147
148         return 0;
149 }
150
151 static int snvs_rtc_read_alarm(struct device *dev, struct rtc_wkalrm *alrm)
152 {
153         struct snvs_rtc_data *data = dev_get_drvdata(dev);
154         u32 lptar, lpsr;
155
156         lptar = readl(data->ioaddr + SNVS_LPTAR);
157         rtc_time_to_tm(lptar, &alrm->time);
158
159         lpsr = readl(data->ioaddr + SNVS_LPSR);
160         alrm->pending = (lpsr & SNVS_LPSR_LPTA) ? 1 : 0;
161
162         return 0;
163 }
164
165 static int snvs_rtc_alarm_irq_enable(struct device *dev, unsigned int enable)
166 {
167         struct snvs_rtc_data *data = dev_get_drvdata(dev);
168         u32 lpcr;
169         unsigned long flags;
170
171         spin_lock_irqsave(&data->lock, flags);
172
173         lpcr = readl(data->ioaddr + SNVS_LPCR);
174         if (enable)
175                 lpcr |= (SNVS_LPCR_LPTA_EN | SNVS_LPCR_LPWUI_EN);
176         else
177                 lpcr &= ~(SNVS_LPCR_LPTA_EN | SNVS_LPCR_LPWUI_EN);
178         writel(lpcr, data->ioaddr + SNVS_LPCR);
179
180         spin_unlock_irqrestore(&data->lock, flags);
181
182         rtc_write_sync_lp(data->ioaddr);
183
184         return 0;
185 }
186
187 static int snvs_rtc_set_alarm(struct device *dev, struct rtc_wkalrm *alrm)
188 {
189         struct snvs_rtc_data *data = dev_get_drvdata(dev);
190         struct rtc_time *alrm_tm = &alrm->time;
191         unsigned long time;
192         unsigned long flags;
193         u32 lpcr;
194
195         rtc_tm_to_time(alrm_tm, &time);
196
197         spin_lock_irqsave(&data->lock, flags);
198
199         /* Have to clear LPTA_EN before programming new alarm time in LPTAR */
200         lpcr = readl(data->ioaddr + SNVS_LPCR);
201         lpcr &= ~SNVS_LPCR_LPTA_EN;
202         writel(lpcr, data->ioaddr + SNVS_LPCR);
203
204         spin_unlock_irqrestore(&data->lock, flags);
205
206         writel(time, data->ioaddr + SNVS_LPTAR);
207
208         /* Clear alarm interrupt status bit */
209         writel(SNVS_LPSR_LPTA, data->ioaddr + SNVS_LPSR);
210
211         return snvs_rtc_alarm_irq_enable(dev, alrm->enabled);
212 }
213
214 static const struct rtc_class_ops snvs_rtc_ops = {
215         .read_time = snvs_rtc_read_time,
216         .set_time = snvs_rtc_set_time,
217         .read_alarm = snvs_rtc_read_alarm,
218         .set_alarm = snvs_rtc_set_alarm,
219         .alarm_irq_enable = snvs_rtc_alarm_irq_enable,
220 };
221
222 static irqreturn_t snvs_rtc_irq_handler(int irq, void *dev_id)
223 {
224         struct device *dev = dev_id;
225         struct snvs_rtc_data *data = dev_get_drvdata(dev);
226         u32 lpsr;
227         u32 events = 0;
228
229         lpsr = readl(data->ioaddr + SNVS_LPSR);
230
231         if (lpsr & SNVS_LPSR_LPTA) {
232                 events |= (RTC_AF | RTC_IRQF);
233
234                 /* RTC alarm should be one-shot */
235                 snvs_rtc_alarm_irq_enable(dev, 0);
236
237                 rtc_update_irq(data->rtc, 1, events);
238         }
239
240         /* clear interrupt status */
241         writel(lpsr, data->ioaddr + SNVS_LPSR);
242
243         return events ? IRQ_HANDLED : IRQ_NONE;
244 }
245
246 static void snvs_poweroff(void)
247 {
248         u32 value;
249
250         value = readl(snvs_base + SNVS_LPCR);
251         /* set TOP and DP_EN bit */
252         writel(value | 0x60, snvs_base + SNVS_LPCR);
253 }
254
255 static int snvs_rtc_probe(struct platform_device *pdev)
256 {
257         struct snvs_rtc_data *data;
258         struct resource *res;
259         int ret;
260
261         data = devm_kzalloc(&pdev->dev, sizeof(*data), GFP_KERNEL);
262         if (!data)
263                 return -ENOMEM;
264
265         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
266         data->ioaddr = devm_ioremap_resource(&pdev->dev, res);
267         if (IS_ERR(data->ioaddr))
268                 return PTR_ERR(data->ioaddr);
269
270         data->irq = platform_get_irq(pdev, 0);
271         if (data->irq < 0)
272                 return data->irq;
273
274         platform_set_drvdata(pdev, data);
275
276         spin_lock_init(&data->lock);
277
278         /* Initialize glitch detect */
279         writel(SNVS_LPPGDR_INIT, data->ioaddr + SNVS_LPPGDR);
280
281         /* Clear interrupt status */
282         writel(0xffffffff, data->ioaddr + SNVS_LPSR);
283
284         snvs_base = data->ioaddr;
285         /* Enable RTC */
286         snvs_rtc_enable(data, true);
287
288         device_init_wakeup(&pdev->dev, true);
289
290         ret = devm_request_irq(&pdev->dev, data->irq, snvs_rtc_irq_handler,
291                                IRQF_SHARED | IRQF_NO_SUSPEND,
292                                "rtc alarm", &pdev->dev);
293         if (ret) {
294                 dev_err(&pdev->dev, "failed to request irq %d: %d\n",
295                         data->irq, ret);
296                 return ret;
297         }
298
299         data->rtc = devm_rtc_device_register(&pdev->dev, pdev->name,
300                                         &snvs_rtc_ops, THIS_MODULE);
301         if (IS_ERR(data->rtc)) {
302                 ret = PTR_ERR(data->rtc);
303                 dev_err(&pdev->dev, "failed to register rtc: %d\n", ret);
304                 return ret;
305         }
306         /*
307          * if no specific power off function in board file, power off system by
308          * SNVS
309          */
310         if (!pm_power_off)
311                 pm_power_off = snvs_poweroff;
312
313         return 0;
314 }
315
316 #ifdef CONFIG_PM_SLEEP
317 static int snvs_rtc_suspend(struct device *dev)
318 {
319         struct snvs_rtc_data *data = dev_get_drvdata(dev);
320
321         if (device_may_wakeup(dev))
322                 enable_irq_wake(data->irq);
323
324         return 0;
325 }
326
327 static int snvs_rtc_resume(struct device *dev)
328 {
329         struct snvs_rtc_data *data = dev_get_drvdata(dev);
330
331         if (device_may_wakeup(dev))
332                 disable_irq_wake(data->irq);
333
334         return 0;
335 }
336 #endif
337
338 static SIMPLE_DEV_PM_OPS(snvs_rtc_pm_ops, snvs_rtc_suspend, snvs_rtc_resume);
339
340 static const struct of_device_id snvs_dt_ids[] = {
341         { .compatible = "fsl,sec-v4.0-mon-rtc-lp", },
342         { /* sentinel */ }
343 };
344 MODULE_DEVICE_TABLE(of, snvs_dt_ids);
345
346 static struct platform_driver snvs_rtc_driver = {
347         .driver = {
348                 .name   = "snvs_rtc",
349                 .owner  = THIS_MODULE,
350                 .pm     = &snvs_rtc_pm_ops,
351                 .of_match_table = snvs_dt_ids,
352         },
353         .probe          = snvs_rtc_probe,
354 };
355 module_platform_driver(snvs_rtc_driver);
356
357 MODULE_AUTHOR("Freescale Semiconductor, Inc.");
358 MODULE_DESCRIPTION("Freescale SNVS RTC Driver");
359 MODULE_LICENSE("GPL");