]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/scsi/lpfc/lpfc_hw.h
Merge branches 'irq-core-for-linus' and 'core-locking-for-linus' of git://git.kernel...
[karo-tx-linux.git] / drivers / scsi / lpfc / lpfc_hw.h
1 /*******************************************************************
2  * This file is part of the Emulex Linux Device Driver for         *
3  * Fibre Channel Host Bus Adapters.                                *
4  * Copyright (C) 2004-2010 Emulex.  All rights reserved.           *
5  * EMULEX and SLI are trademarks of Emulex.                        *
6  * www.emulex.com                                                  *
7  *                                                                 *
8  * This program is free software; you can redistribute it and/or   *
9  * modify it under the terms of version 2 of the GNU General       *
10  * Public License as published by the Free Software Foundation.    *
11  * This program is distributed in the hope that it will be useful. *
12  * ALL EXPRESS OR IMPLIED CONDITIONS, REPRESENTATIONS AND          *
13  * WARRANTIES, INCLUDING ANY IMPLIED WARRANTY OF MERCHANTABILITY,  *
14  * FITNESS FOR A PARTICULAR PURPOSE, OR NON-INFRINGEMENT, ARE      *
15  * DISCLAIMED, EXCEPT TO THE EXTENT THAT SUCH DISCLAIMERS ARE HELD *
16  * TO BE LEGALLY INVALID.  See the GNU General Public License for  *
17  * more details, a copy of which can be found in the file COPYING  *
18  * included with this package.                                     *
19  *******************************************************************/
20
21 #define FDMI_DID        0xfffffaU
22 #define NameServer_DID  0xfffffcU
23 #define SCR_DID         0xfffffdU
24 #define Fabric_DID      0xfffffeU
25 #define Bcast_DID       0xffffffU
26 #define Mask_DID        0xffffffU
27 #define CT_DID_MASK     0xffff00U
28 #define Fabric_DID_MASK 0xfff000U
29 #define WELL_KNOWN_DID_MASK 0xfffff0U
30
31 #define PT2PT_LocalID   1
32 #define PT2PT_RemoteID  2
33
34 #define FF_DEF_EDTOV          2000      /* Default E_D_TOV (2000ms) */
35 #define FF_DEF_ALTOV            15      /* Default AL_TIME (15ms) */
36 #define FF_DEF_RATOV             2      /* Default RA_TOV (2s) */
37 #define FF_DEF_ARBTOV         1900      /* Default ARB_TOV (1900ms) */
38
39 #define LPFC_BUF_RING0        64        /* Number of buffers to post to RING
40                                            0 */
41
42 #define FCELSSIZE             1024      /* maximum ELS transfer size */
43
44 #define LPFC_FCP_RING            0      /* ring 0 for FCP initiator commands */
45 #define LPFC_EXTRA_RING          1      /* ring 1 for other protocols */
46 #define LPFC_ELS_RING            2      /* ring 2 for ELS commands */
47 #define LPFC_FCP_NEXT_RING       3
48
49 #define SLI2_IOCB_CMD_R0_ENTRIES    172 /* SLI-2 FCP command ring entries */
50 #define SLI2_IOCB_RSP_R0_ENTRIES    134 /* SLI-2 FCP response ring entries */
51 #define SLI2_IOCB_CMD_R1_ENTRIES      4 /* SLI-2 extra command ring entries */
52 #define SLI2_IOCB_RSP_R1_ENTRIES      4 /* SLI-2 extra response ring entries */
53 #define SLI2_IOCB_CMD_R1XTRA_ENTRIES 36 /* SLI-2 extra FCP cmd ring entries */
54 #define SLI2_IOCB_RSP_R1XTRA_ENTRIES 52 /* SLI-2 extra FCP rsp ring entries */
55 #define SLI2_IOCB_CMD_R2_ENTRIES     20 /* SLI-2 ELS command ring entries */
56 #define SLI2_IOCB_RSP_R2_ENTRIES     20 /* SLI-2 ELS response ring entries */
57 #define SLI2_IOCB_CMD_R3_ENTRIES      0
58 #define SLI2_IOCB_RSP_R3_ENTRIES      0
59 #define SLI2_IOCB_CMD_R3XTRA_ENTRIES 24
60 #define SLI2_IOCB_RSP_R3XTRA_ENTRIES 32
61
62 #define SLI2_IOCB_CMD_SIZE      32
63 #define SLI2_IOCB_RSP_SIZE      32
64 #define SLI3_IOCB_CMD_SIZE      128
65 #define SLI3_IOCB_RSP_SIZE      64
66
67
68 /* vendor ID used in SCSI netlink calls */
69 #define LPFC_NL_VENDOR_ID (SCSI_NL_VID_TYPE_PCI | PCI_VENDOR_ID_EMULEX)
70
71 /* Common Transport structures and definitions */
72
73 union CtRevisionId {
74         /* Structure is in Big Endian format */
75         struct {
76                 uint32_t Revision:8;
77                 uint32_t InId:24;
78         } bits;
79         uint32_t word;
80 };
81
82 union CtCommandResponse {
83         /* Structure is in Big Endian format */
84         struct {
85                 uint32_t CmdRsp:16;
86                 uint32_t Size:16;
87         } bits;
88         uint32_t word;
89 };
90
91 #define FC4_FEATURE_INIT 0x2
92 #define FC4_FEATURE_TARGET 0x1
93
94 struct lpfc_sli_ct_request {
95         /* Structure is in Big Endian format */
96         union CtRevisionId RevisionId;
97         uint8_t FsType;
98         uint8_t FsSubType;
99         uint8_t Options;
100         uint8_t Rsrvd1;
101         union CtCommandResponse CommandResponse;
102         uint8_t Rsrvd2;
103         uint8_t ReasonCode;
104         uint8_t Explanation;
105         uint8_t VendorUnique;
106
107         union {
108                 uint32_t PortID;
109                 struct gid {
110                         uint8_t PortType;       /* for GID_PT requests */
111                         uint8_t DomainScope;
112                         uint8_t AreaScope;
113                         uint8_t Fc4Type;        /* for GID_FT requests */
114                 } gid;
115                 struct rft {
116                         uint32_t PortId;        /* For RFT_ID requests */
117
118 #ifdef __BIG_ENDIAN_BITFIELD
119                         uint32_t rsvd0:16;
120                         uint32_t rsvd1:7;
121                         uint32_t fcpReg:1;      /* Type 8 */
122                         uint32_t rsvd2:2;
123                         uint32_t ipReg:1;       /* Type 5 */
124                         uint32_t rsvd3:5;
125 #else   /*  __LITTLE_ENDIAN_BITFIELD */
126                         uint32_t rsvd0:16;
127                         uint32_t fcpReg:1;      /* Type 8 */
128                         uint32_t rsvd1:7;
129                         uint32_t rsvd3:5;
130                         uint32_t ipReg:1;       /* Type 5 */
131                         uint32_t rsvd2:2;
132 #endif
133
134                         uint32_t rsvd[7];
135                 } rft;
136                 struct rnn {
137                         uint32_t PortId;        /* For RNN_ID requests */
138                         uint8_t wwnn[8];
139                 } rnn;
140                 struct rsnn {   /* For RSNN_ID requests */
141                         uint8_t wwnn[8];
142                         uint8_t len;
143                         uint8_t symbname[255];
144                 } rsnn;
145                 struct da_id { /* For DA_ID requests */
146                         uint32_t port_id;
147                 } da_id;
148                 struct rspn {   /* For RSPN_ID requests */
149                         uint32_t PortId;
150                         uint8_t len;
151                         uint8_t symbname[255];
152                 } rspn;
153                 struct gff {
154                         uint32_t PortId;
155                 } gff;
156                 struct gff_acc {
157                         uint8_t fbits[128];
158                 } gff_acc;
159 #define FCP_TYPE_FEATURE_OFFSET 7
160                 struct rff {
161                         uint32_t PortId;
162                         uint8_t reserved[2];
163                         uint8_t fbits;
164                         uint8_t type_code;     /* type=8 for FCP */
165                 } rff;
166         } un;
167 };
168
169 #define  SLI_CT_REVISION        1
170 #define  GID_REQUEST_SZ   (offsetof(struct lpfc_sli_ct_request, un) + \
171                            sizeof(struct gid))
172 #define  GFF_REQUEST_SZ   (offsetof(struct lpfc_sli_ct_request, un) + \
173                            sizeof(struct gff))
174 #define  RFT_REQUEST_SZ   (offsetof(struct lpfc_sli_ct_request, un) + \
175                            sizeof(struct rft))
176 #define  RFF_REQUEST_SZ   (offsetof(struct lpfc_sli_ct_request, un) + \
177                            sizeof(struct rff))
178 #define  RNN_REQUEST_SZ   (offsetof(struct lpfc_sli_ct_request, un) + \
179                            sizeof(struct rnn))
180 #define  RSNN_REQUEST_SZ  (offsetof(struct lpfc_sli_ct_request, un) + \
181                            sizeof(struct rsnn))
182 #define DA_ID_REQUEST_SZ (offsetof(struct lpfc_sli_ct_request, un) + \
183                           sizeof(struct da_id))
184 #define  RSPN_REQUEST_SZ  (offsetof(struct lpfc_sli_ct_request, un) + \
185                            sizeof(struct rspn))
186
187 /*
188  * FsType Definitions
189  */
190
191 #define  SLI_CT_MANAGEMENT_SERVICE        0xFA
192 #define  SLI_CT_TIME_SERVICE              0xFB
193 #define  SLI_CT_DIRECTORY_SERVICE         0xFC
194 #define  SLI_CT_FABRIC_CONTROLLER_SERVICE 0xFD
195
196 /*
197  * Directory Service Subtypes
198  */
199
200 #define  SLI_CT_DIRECTORY_NAME_SERVER     0x02
201
202 /*
203  * Response Codes
204  */
205
206 #define  SLI_CT_RESPONSE_FS_RJT           0x8001
207 #define  SLI_CT_RESPONSE_FS_ACC           0x8002
208
209 /*
210  * Reason Codes
211  */
212
213 #define  SLI_CT_NO_ADDITIONAL_EXPL        0x0
214 #define  SLI_CT_INVALID_COMMAND           0x01
215 #define  SLI_CT_INVALID_VERSION           0x02
216 #define  SLI_CT_LOGICAL_ERROR             0x03
217 #define  SLI_CT_INVALID_IU_SIZE           0x04
218 #define  SLI_CT_LOGICAL_BUSY              0x05
219 #define  SLI_CT_PROTOCOL_ERROR            0x07
220 #define  SLI_CT_UNABLE_TO_PERFORM_REQ     0x09
221 #define  SLI_CT_REQ_NOT_SUPPORTED         0x0b
222 #define  SLI_CT_HBA_INFO_NOT_REGISTERED   0x10
223 #define  SLI_CT_MULTIPLE_HBA_ATTR_OF_SAME_TYPE  0x11
224 #define  SLI_CT_INVALID_HBA_ATTR_BLOCK_LEN      0x12
225 #define  SLI_CT_HBA_ATTR_NOT_PRESENT      0x13
226 #define  SLI_CT_PORT_INFO_NOT_REGISTERED  0x20
227 #define  SLI_CT_MULTIPLE_PORT_ATTR_OF_SAME_TYPE 0x21
228 #define  SLI_CT_INVALID_PORT_ATTR_BLOCK_LEN     0x22
229 #define  SLI_CT_VENDOR_UNIQUE             0xff
230
231 /*
232  * Name Server SLI_CT_UNABLE_TO_PERFORM_REQ Explanations
233  */
234
235 #define  SLI_CT_NO_PORT_ID                0x01
236 #define  SLI_CT_NO_PORT_NAME              0x02
237 #define  SLI_CT_NO_NODE_NAME              0x03
238 #define  SLI_CT_NO_CLASS_OF_SERVICE       0x04
239 #define  SLI_CT_NO_IP_ADDRESS             0x05
240 #define  SLI_CT_NO_IPA                    0x06
241 #define  SLI_CT_NO_FC4_TYPES              0x07
242 #define  SLI_CT_NO_SYMBOLIC_PORT_NAME     0x08
243 #define  SLI_CT_NO_SYMBOLIC_NODE_NAME     0x09
244 #define  SLI_CT_NO_PORT_TYPE              0x0A
245 #define  SLI_CT_ACCESS_DENIED             0x10
246 #define  SLI_CT_INVALID_PORT_ID           0x11
247 #define  SLI_CT_DATABASE_EMPTY            0x12
248
249 /*
250  * Name Server Command Codes
251  */
252
253 #define  SLI_CTNS_GA_NXT      0x0100
254 #define  SLI_CTNS_GPN_ID      0x0112
255 #define  SLI_CTNS_GNN_ID      0x0113
256 #define  SLI_CTNS_GCS_ID      0x0114
257 #define  SLI_CTNS_GFT_ID      0x0117
258 #define  SLI_CTNS_GSPN_ID     0x0118
259 #define  SLI_CTNS_GPT_ID      0x011A
260 #define  SLI_CTNS_GFF_ID      0x011F
261 #define  SLI_CTNS_GID_PN      0x0121
262 #define  SLI_CTNS_GID_NN      0x0131
263 #define  SLI_CTNS_GIP_NN      0x0135
264 #define  SLI_CTNS_GIPA_NN     0x0136
265 #define  SLI_CTNS_GSNN_NN     0x0139
266 #define  SLI_CTNS_GNN_IP      0x0153
267 #define  SLI_CTNS_GIPA_IP     0x0156
268 #define  SLI_CTNS_GID_FT      0x0171
269 #define  SLI_CTNS_GID_PT      0x01A1
270 #define  SLI_CTNS_RPN_ID      0x0212
271 #define  SLI_CTNS_RNN_ID      0x0213
272 #define  SLI_CTNS_RCS_ID      0x0214
273 #define  SLI_CTNS_RFT_ID      0x0217
274 #define  SLI_CTNS_RSPN_ID     0x0218
275 #define  SLI_CTNS_RPT_ID      0x021A
276 #define  SLI_CTNS_RFF_ID      0x021F
277 #define  SLI_CTNS_RIP_NN      0x0235
278 #define  SLI_CTNS_RIPA_NN     0x0236
279 #define  SLI_CTNS_RSNN_NN     0x0239
280 #define  SLI_CTNS_DA_ID       0x0300
281
282 /*
283  * Port Types
284  */
285
286 #define  SLI_CTPT_N_PORT      0x01
287 #define  SLI_CTPT_NL_PORT     0x02
288 #define  SLI_CTPT_FNL_PORT    0x03
289 #define  SLI_CTPT_IP          0x04
290 #define  SLI_CTPT_FCP         0x08
291 #define  SLI_CTPT_NX_PORT     0x7F
292 #define  SLI_CTPT_F_PORT      0x81
293 #define  SLI_CTPT_FL_PORT     0x82
294 #define  SLI_CTPT_E_PORT      0x84
295
296 #define SLI_CT_LAST_ENTRY     0x80000000
297
298 /* Fibre Channel Service Parameter definitions */
299
300 #define FC_PH_4_0   6           /* FC-PH version 4.0 */
301 #define FC_PH_4_1   7           /* FC-PH version 4.1 */
302 #define FC_PH_4_2   8           /* FC-PH version 4.2 */
303 #define FC_PH_4_3   9           /* FC-PH version 4.3 */
304
305 #define FC_PH_LOW   8           /* Lowest supported FC-PH version */
306 #define FC_PH_HIGH  9           /* Highest supported FC-PH version */
307 #define FC_PH3   0x20           /* FC-PH-3 version */
308
309 #define FF_FRAME_SIZE     2048
310
311 struct lpfc_name {
312         union {
313                 struct {
314 #ifdef __BIG_ENDIAN_BITFIELD
315                         uint8_t nameType:4;     /* FC Word 0, bit 28:31 */
316                         uint8_t IEEEextMsn:4;   /* FC Word 0, bit 24:27, bit
317                                                    8:11 of IEEE ext */
318 #else   /*  __LITTLE_ENDIAN_BITFIELD */
319                         uint8_t IEEEextMsn:4;   /* FC Word 0, bit 24:27, bit
320                                                    8:11 of IEEE ext */
321                         uint8_t nameType:4;     /* FC Word 0, bit 28:31 */
322 #endif
323
324 #define NAME_IEEE           0x1 /* IEEE name - nameType */
325 #define NAME_IEEE_EXT       0x2 /* IEEE extended name */
326 #define NAME_FC_TYPE        0x3 /* FC native name type */
327 #define NAME_IP_TYPE        0x4 /* IP address */
328 #define NAME_CCITT_TYPE     0xC
329 #define NAME_CCITT_GR_TYPE  0xE
330                         uint8_t IEEEextLsb;     /* FC Word 0, bit 16:23, IEEE
331                                                    extended Lsb */
332                         uint8_t IEEE[6];        /* FC IEEE address */
333                 } s;
334                 uint8_t wwn[8];
335         } u;
336 };
337
338 struct csp {
339         uint8_t fcphHigh;       /* FC Word 0, byte 0 */
340         uint8_t fcphLow;
341         uint8_t bbCreditMsb;
342         uint8_t bbCreditlsb;    /* FC Word 0, byte 3 */
343
344 #ifdef __BIG_ENDIAN_BITFIELD
345         uint16_t request_multiple_Nport:1;      /* FC Word 1, bit 31 */
346         uint16_t randomOffset:1;        /* FC Word 1, bit 30 */
347         uint16_t response_multiple_NPort:1;     /* FC Word 1, bit 29 */
348         uint16_t fPort:1;       /* FC Word 1, bit 28 */
349         uint16_t altBbCredit:1; /* FC Word 1, bit 27 */
350         uint16_t edtovResolution:1;     /* FC Word 1, bit 26 */
351         uint16_t multicast:1;   /* FC Word 1, bit 25 */
352         uint16_t broadcast:1;   /* FC Word 1, bit 24 */
353
354         uint16_t huntgroup:1;   /* FC Word 1, bit 23 */
355         uint16_t simplex:1;     /* FC Word 1, bit 22 */
356         uint16_t word1Reserved1:3;      /* FC Word 1, bit 21:19 */
357         uint16_t dhd:1;         /* FC Word 1, bit 18 */
358         uint16_t contIncSeqCnt:1;       /* FC Word 1, bit 17 */
359         uint16_t payloadlength:1;       /* FC Word 1, bit 16 */
360 #else   /*  __LITTLE_ENDIAN_BITFIELD */
361         uint16_t broadcast:1;   /* FC Word 1, bit 24 */
362         uint16_t multicast:1;   /* FC Word 1, bit 25 */
363         uint16_t edtovResolution:1;     /* FC Word 1, bit 26 */
364         uint16_t altBbCredit:1; /* FC Word 1, bit 27 */
365         uint16_t fPort:1;       /* FC Word 1, bit 28 */
366         uint16_t response_multiple_NPort:1;     /* FC Word 1, bit 29 */
367         uint16_t randomOffset:1;        /* FC Word 1, bit 30 */
368         uint16_t request_multiple_Nport:1;      /* FC Word 1, bit 31 */
369
370         uint16_t payloadlength:1;       /* FC Word 1, bit 16 */
371         uint16_t contIncSeqCnt:1;       /* FC Word 1, bit 17 */
372         uint16_t dhd:1;         /* FC Word 1, bit 18 */
373         uint16_t word1Reserved1:3;      /* FC Word 1, bit 21:19 */
374         uint16_t simplex:1;     /* FC Word 1, bit 22 */
375         uint16_t huntgroup:1;   /* FC Word 1, bit 23 */
376 #endif
377
378         uint8_t bbRcvSizeMsb;   /* Upper nibble is reserved */
379         uint8_t bbRcvSizeLsb;   /* FC Word 1, byte 3 */
380         union {
381                 struct {
382                         uint8_t word2Reserved1; /* FC Word 2 byte 0 */
383
384                         uint8_t totalConcurrSeq;        /* FC Word 2 byte 1 */
385                         uint8_t roByCategoryMsb;        /* FC Word 2 byte 2 */
386
387                         uint8_t roByCategoryLsb;        /* FC Word 2 byte 3 */
388                 } nPort;
389                 uint32_t r_a_tov;       /* R_A_TOV must be in B.E. format */
390         } w2;
391
392         uint32_t e_d_tov;       /* E_D_TOV must be in B.E. format */
393 };
394
395 struct class_parms {
396 #ifdef __BIG_ENDIAN_BITFIELD
397         uint8_t classValid:1;   /* FC Word 0, bit 31 */
398         uint8_t intermix:1;     /* FC Word 0, bit 30 */
399         uint8_t stackedXparent:1;       /* FC Word 0, bit 29 */
400         uint8_t stackedLockDown:1;      /* FC Word 0, bit 28 */
401         uint8_t seqDelivery:1;  /* FC Word 0, bit 27 */
402         uint8_t word0Reserved1:3;       /* FC Word 0, bit 24:26 */
403 #else   /*  __LITTLE_ENDIAN_BITFIELD */
404         uint8_t word0Reserved1:3;       /* FC Word 0, bit 24:26 */
405         uint8_t seqDelivery:1;  /* FC Word 0, bit 27 */
406         uint8_t stackedLockDown:1;      /* FC Word 0, bit 28 */
407         uint8_t stackedXparent:1;       /* FC Word 0, bit 29 */
408         uint8_t intermix:1;     /* FC Word 0, bit 30 */
409         uint8_t classValid:1;   /* FC Word 0, bit 31 */
410
411 #endif
412
413         uint8_t word0Reserved2; /* FC Word 0, bit 16:23 */
414
415 #ifdef __BIG_ENDIAN_BITFIELD
416         uint8_t iCtlXidReAssgn:2;       /* FC Word 0, Bit 14:15 */
417         uint8_t iCtlInitialPa:2;        /* FC Word 0, bit 12:13 */
418         uint8_t iCtlAck0capable:1;      /* FC Word 0, bit 11 */
419         uint8_t iCtlAckNcapable:1;      /* FC Word 0, bit 10 */
420         uint8_t word0Reserved3:2;       /* FC Word 0, bit  8: 9 */
421 #else   /*  __LITTLE_ENDIAN_BITFIELD */
422         uint8_t word0Reserved3:2;       /* FC Word 0, bit  8: 9 */
423         uint8_t iCtlAckNcapable:1;      /* FC Word 0, bit 10 */
424         uint8_t iCtlAck0capable:1;      /* FC Word 0, bit 11 */
425         uint8_t iCtlInitialPa:2;        /* FC Word 0, bit 12:13 */
426         uint8_t iCtlXidReAssgn:2;       /* FC Word 0, Bit 14:15 */
427 #endif
428
429         uint8_t word0Reserved4; /* FC Word 0, bit  0: 7 */
430
431 #ifdef __BIG_ENDIAN_BITFIELD
432         uint8_t rCtlAck0capable:1;      /* FC Word 1, bit 31 */
433         uint8_t rCtlAckNcapable:1;      /* FC Word 1, bit 30 */
434         uint8_t rCtlXidInterlck:1;      /* FC Word 1, bit 29 */
435         uint8_t rCtlErrorPolicy:2;      /* FC Word 1, bit 27:28 */
436         uint8_t word1Reserved1:1;       /* FC Word 1, bit 26 */
437         uint8_t rCtlCatPerSeq:2;        /* FC Word 1, bit 24:25 */
438 #else   /*  __LITTLE_ENDIAN_BITFIELD */
439         uint8_t rCtlCatPerSeq:2;        /* FC Word 1, bit 24:25 */
440         uint8_t word1Reserved1:1;       /* FC Word 1, bit 26 */
441         uint8_t rCtlErrorPolicy:2;      /* FC Word 1, bit 27:28 */
442         uint8_t rCtlXidInterlck:1;      /* FC Word 1, bit 29 */
443         uint8_t rCtlAckNcapable:1;      /* FC Word 1, bit 30 */
444         uint8_t rCtlAck0capable:1;      /* FC Word 1, bit 31 */
445 #endif
446
447         uint8_t word1Reserved2; /* FC Word 1, bit 16:23 */
448         uint8_t rcvDataSizeMsb; /* FC Word 1, bit  8:15 */
449         uint8_t rcvDataSizeLsb; /* FC Word 1, bit  0: 7 */
450
451         uint8_t concurrentSeqMsb;       /* FC Word 2, bit 24:31 */
452         uint8_t concurrentSeqLsb;       /* FC Word 2, bit 16:23 */
453         uint8_t EeCreditSeqMsb; /* FC Word 2, bit  8:15 */
454         uint8_t EeCreditSeqLsb; /* FC Word 2, bit  0: 7 */
455
456         uint8_t openSeqPerXchgMsb;      /* FC Word 3, bit 24:31 */
457         uint8_t openSeqPerXchgLsb;      /* FC Word 3, bit 16:23 */
458         uint8_t word3Reserved1; /* Fc Word 3, bit  8:15 */
459         uint8_t word3Reserved2; /* Fc Word 3, bit  0: 7 */
460 };
461
462 struct serv_parm {      /* Structure is in Big Endian format */
463         struct csp cmn;
464         struct lpfc_name portName;
465         struct lpfc_name nodeName;
466         struct class_parms cls1;
467         struct class_parms cls2;
468         struct class_parms cls3;
469         struct class_parms cls4;
470         uint8_t vendorVersion[16];
471 };
472
473 /*
474  * Virtual Fabric Tagging Header
475  */
476 struct fc_vft_header {
477          uint32_t word0;
478 #define fc_vft_hdr_r_ctl_SHIFT          24
479 #define fc_vft_hdr_r_ctl_MASK           0xFF
480 #define fc_vft_hdr_r_ctl_WORD           word0
481 #define fc_vft_hdr_ver_SHIFT            22
482 #define fc_vft_hdr_ver_MASK             0x3
483 #define fc_vft_hdr_ver_WORD             word0
484 #define fc_vft_hdr_type_SHIFT           18
485 #define fc_vft_hdr_type_MASK            0xF
486 #define fc_vft_hdr_type_WORD            word0
487 #define fc_vft_hdr_e_SHIFT              16
488 #define fc_vft_hdr_e_MASK               0x1
489 #define fc_vft_hdr_e_WORD               word0
490 #define fc_vft_hdr_priority_SHIFT       13
491 #define fc_vft_hdr_priority_MASK        0x7
492 #define fc_vft_hdr_priority_WORD        word0
493 #define fc_vft_hdr_vf_id_SHIFT          1
494 #define fc_vft_hdr_vf_id_MASK           0xFFF
495 #define fc_vft_hdr_vf_id_WORD           word0
496         uint32_t word1;
497 #define fc_vft_hdr_hopct_SHIFT          24
498 #define fc_vft_hdr_hopct_MASK           0xFF
499 #define fc_vft_hdr_hopct_WORD           word1
500 };
501
502 /*
503  *  Extended Link Service LS_COMMAND codes (Payload Word 0)
504  */
505 #ifdef __BIG_ENDIAN_BITFIELD
506 #define ELS_CMD_MASK      0xffff0000
507 #define ELS_RSP_MASK      0xff000000
508 #define ELS_CMD_LS_RJT    0x01000000
509 #define ELS_CMD_ACC       0x02000000
510 #define ELS_CMD_PLOGI     0x03000000
511 #define ELS_CMD_FLOGI     0x04000000
512 #define ELS_CMD_LOGO      0x05000000
513 #define ELS_CMD_ABTX      0x06000000
514 #define ELS_CMD_RCS       0x07000000
515 #define ELS_CMD_RES       0x08000000
516 #define ELS_CMD_RSS       0x09000000
517 #define ELS_CMD_RSI       0x0A000000
518 #define ELS_CMD_ESTS      0x0B000000
519 #define ELS_CMD_ESTC      0x0C000000
520 #define ELS_CMD_ADVC      0x0D000000
521 #define ELS_CMD_RTV       0x0E000000
522 #define ELS_CMD_RLS       0x0F000000
523 #define ELS_CMD_ECHO      0x10000000
524 #define ELS_CMD_TEST      0x11000000
525 #define ELS_CMD_RRQ       0x12000000
526 #define ELS_CMD_PRLI      0x20100014
527 #define ELS_CMD_PRLO      0x21100014
528 #define ELS_CMD_PRLO_ACC  0x02100014
529 #define ELS_CMD_PDISC     0x50000000
530 #define ELS_CMD_FDISC     0x51000000
531 #define ELS_CMD_ADISC     0x52000000
532 #define ELS_CMD_FARP      0x54000000
533 #define ELS_CMD_FARPR     0x55000000
534 #define ELS_CMD_RPS       0x56000000
535 #define ELS_CMD_RPL       0x57000000
536 #define ELS_CMD_FAN       0x60000000
537 #define ELS_CMD_RSCN      0x61040000
538 #define ELS_CMD_SCR       0x62000000
539 #define ELS_CMD_RNID      0x78000000
540 #define ELS_CMD_LIRR      0x7A000000
541 #else   /*  __LITTLE_ENDIAN_BITFIELD */
542 #define ELS_CMD_MASK      0xffff
543 #define ELS_RSP_MASK      0xff
544 #define ELS_CMD_LS_RJT    0x01
545 #define ELS_CMD_ACC       0x02
546 #define ELS_CMD_PLOGI     0x03
547 #define ELS_CMD_FLOGI     0x04
548 #define ELS_CMD_LOGO      0x05
549 #define ELS_CMD_ABTX      0x06
550 #define ELS_CMD_RCS       0x07
551 #define ELS_CMD_RES       0x08
552 #define ELS_CMD_RSS       0x09
553 #define ELS_CMD_RSI       0x0A
554 #define ELS_CMD_ESTS      0x0B
555 #define ELS_CMD_ESTC      0x0C
556 #define ELS_CMD_ADVC      0x0D
557 #define ELS_CMD_RTV       0x0E
558 #define ELS_CMD_RLS       0x0F
559 #define ELS_CMD_ECHO      0x10
560 #define ELS_CMD_TEST      0x11
561 #define ELS_CMD_RRQ       0x12
562 #define ELS_CMD_PRLI      0x14001020
563 #define ELS_CMD_PRLO      0x14001021
564 #define ELS_CMD_PRLO_ACC  0x14001002
565 #define ELS_CMD_PDISC     0x50
566 #define ELS_CMD_FDISC     0x51
567 #define ELS_CMD_ADISC     0x52
568 #define ELS_CMD_FARP      0x54
569 #define ELS_CMD_FARPR     0x55
570 #define ELS_CMD_RPS       0x56
571 #define ELS_CMD_RPL       0x57
572 #define ELS_CMD_FAN       0x60
573 #define ELS_CMD_RSCN      0x0461
574 #define ELS_CMD_SCR       0x62
575 #define ELS_CMD_RNID      0x78
576 #define ELS_CMD_LIRR      0x7A
577 #endif
578
579 /*
580  *  LS_RJT Payload Definition
581  */
582
583 struct ls_rjt { /* Structure is in Big Endian format */
584         union {
585                 uint32_t lsRjtError;
586                 struct {
587                         uint8_t lsRjtRsvd0;     /* FC Word 0, bit 24:31 */
588
589                         uint8_t lsRjtRsnCode;   /* FC Word 0, bit 16:23 */
590                         /* LS_RJT reason codes */
591 #define LSRJT_INVALID_CMD     0x01
592 #define LSRJT_LOGICAL_ERR     0x03
593 #define LSRJT_LOGICAL_BSY     0x05
594 #define LSRJT_PROTOCOL_ERR    0x07
595 #define LSRJT_UNABLE_TPC      0x09      /* Unable to perform command */
596 #define LSRJT_CMD_UNSUPPORTED 0x0B
597 #define LSRJT_VENDOR_UNIQUE   0xFF      /* See Byte 3 */
598
599                         uint8_t lsRjtRsnCodeExp; /* FC Word 0, bit 8:15 */
600                         /* LS_RJT reason explanation */
601 #define LSEXP_NOTHING_MORE      0x00
602 #define LSEXP_SPARM_OPTIONS     0x01
603 #define LSEXP_SPARM_ICTL        0x03
604 #define LSEXP_SPARM_RCTL        0x05
605 #define LSEXP_SPARM_RCV_SIZE    0x07
606 #define LSEXP_SPARM_CONCUR_SEQ  0x09
607 #define LSEXP_SPARM_CREDIT      0x0B
608 #define LSEXP_INVALID_PNAME     0x0D
609 #define LSEXP_INVALID_NNAME     0x0E
610 #define LSEXP_INVALID_CSP       0x0F
611 #define LSEXP_INVALID_ASSOC_HDR 0x11
612 #define LSEXP_ASSOC_HDR_REQ     0x13
613 #define LSEXP_INVALID_O_SID     0x15
614 #define LSEXP_INVALID_OX_RX     0x17
615 #define LSEXP_CMD_IN_PROGRESS   0x19
616 #define LSEXP_PORT_LOGIN_REQ    0x1E
617 #define LSEXP_INVALID_NPORT_ID  0x1F
618 #define LSEXP_INVALID_SEQ_ID    0x21
619 #define LSEXP_INVALID_XCHG      0x23
620 #define LSEXP_INACTIVE_XCHG     0x25
621 #define LSEXP_RQ_REQUIRED       0x27
622 #define LSEXP_OUT_OF_RESOURCE   0x29
623 #define LSEXP_CANT_GIVE_DATA    0x2A
624 #define LSEXP_REQ_UNSUPPORTED   0x2C
625                         uint8_t vendorUnique;   /* FC Word 0, bit  0: 7 */
626                 } b;
627         } un;
628 };
629
630 /*
631  *  N_Port Login (FLOGO/PLOGO Request) Payload Definition
632  */
633
634 typedef struct _LOGO {          /* Structure is in Big Endian format */
635         union {
636                 uint32_t nPortId32;     /* Access nPortId as a word */
637                 struct {
638                         uint8_t word1Reserved1; /* FC Word 1, bit 31:24 */
639                         uint8_t nPortIdByte0;   /* N_port  ID bit 16:23 */
640                         uint8_t nPortIdByte1;   /* N_port  ID bit  8:15 */
641                         uint8_t nPortIdByte2;   /* N_port  ID bit  0: 7 */
642                 } b;
643         } un;
644         struct lpfc_name portName;      /* N_port name field */
645 } LOGO;
646
647 /*
648  *  FCP Login (PRLI Request / ACC) Payload Definition
649  */
650
651 #define PRLX_PAGE_LEN   0x10
652 #define TPRLO_PAGE_LEN  0x14
653
654 typedef struct _PRLI {          /* Structure is in Big Endian format */
655         uint8_t prliType;       /* FC Parm Word 0, bit 24:31 */
656
657 #define PRLI_FCP_TYPE 0x08
658         uint8_t word0Reserved1; /* FC Parm Word 0, bit 16:23 */
659
660 #ifdef __BIG_ENDIAN_BITFIELD
661         uint8_t origProcAssocV:1;       /* FC Parm Word 0, bit 15 */
662         uint8_t respProcAssocV:1;       /* FC Parm Word 0, bit 14 */
663         uint8_t estabImagePair:1;       /* FC Parm Word 0, bit 13 */
664
665         /*    ACC = imagePairEstablished */
666         uint8_t word0Reserved2:1;       /* FC Parm Word 0, bit 12 */
667         uint8_t acceptRspCode:4;        /* FC Parm Word 0, bit 8:11, ACC ONLY */
668 #else   /*  __LITTLE_ENDIAN_BITFIELD */
669         uint8_t acceptRspCode:4;        /* FC Parm Word 0, bit 8:11, ACC ONLY */
670         uint8_t word0Reserved2:1;       /* FC Parm Word 0, bit 12 */
671         uint8_t estabImagePair:1;       /* FC Parm Word 0, bit 13 */
672         uint8_t respProcAssocV:1;       /* FC Parm Word 0, bit 14 */
673         uint8_t origProcAssocV:1;       /* FC Parm Word 0, bit 15 */
674         /*    ACC = imagePairEstablished */
675 #endif
676
677 #define PRLI_REQ_EXECUTED     0x1       /* acceptRspCode */
678 #define PRLI_NO_RESOURCES     0x2
679 #define PRLI_INIT_INCOMPLETE  0x3
680 #define PRLI_NO_SUCH_PA       0x4
681 #define PRLI_PREDEF_CONFIG    0x5
682 #define PRLI_PARTIAL_SUCCESS  0x6
683 #define PRLI_INVALID_PAGE_CNT 0x7
684         uint8_t word0Reserved3; /* FC Parm Word 0, bit 0:7 */
685
686         uint32_t origProcAssoc; /* FC Parm Word 1, bit 0:31 */
687
688         uint32_t respProcAssoc; /* FC Parm Word 2, bit 0:31 */
689
690         uint8_t word3Reserved1; /* FC Parm Word 3, bit 24:31 */
691         uint8_t word3Reserved2; /* FC Parm Word 3, bit 16:23 */
692
693 #ifdef __BIG_ENDIAN_BITFIELD
694         uint16_t Word3bit15Resved:1;    /* FC Parm Word 3, bit 15 */
695         uint16_t Word3bit14Resved:1;    /* FC Parm Word 3, bit 14 */
696         uint16_t Word3bit13Resved:1;    /* FC Parm Word 3, bit 13 */
697         uint16_t Word3bit12Resved:1;    /* FC Parm Word 3, bit 12 */
698         uint16_t Word3bit11Resved:1;    /* FC Parm Word 3, bit 11 */
699         uint16_t Word3bit10Resved:1;    /* FC Parm Word 3, bit 10 */
700         uint16_t TaskRetryIdReq:1;      /* FC Parm Word 3, bit  9 */
701         uint16_t Retry:1;       /* FC Parm Word 3, bit  8 */
702         uint16_t ConfmComplAllowed:1;   /* FC Parm Word 3, bit  7 */
703         uint16_t dataOverLay:1; /* FC Parm Word 3, bit  6 */
704         uint16_t initiatorFunc:1;       /* FC Parm Word 3, bit  5 */
705         uint16_t targetFunc:1;  /* FC Parm Word 3, bit  4 */
706         uint16_t cmdDataMixEna:1;       /* FC Parm Word 3, bit  3 */
707         uint16_t dataRspMixEna:1;       /* FC Parm Word 3, bit  2 */
708         uint16_t readXferRdyDis:1;      /* FC Parm Word 3, bit  1 */
709         uint16_t writeXferRdyDis:1;     /* FC Parm Word 3, bit  0 */
710 #else   /*  __LITTLE_ENDIAN_BITFIELD */
711         uint16_t Retry:1;       /* FC Parm Word 3, bit  8 */
712         uint16_t TaskRetryIdReq:1;      /* FC Parm Word 3, bit  9 */
713         uint16_t Word3bit10Resved:1;    /* FC Parm Word 3, bit 10 */
714         uint16_t Word3bit11Resved:1;    /* FC Parm Word 3, bit 11 */
715         uint16_t Word3bit12Resved:1;    /* FC Parm Word 3, bit 12 */
716         uint16_t Word3bit13Resved:1;    /* FC Parm Word 3, bit 13 */
717         uint16_t Word3bit14Resved:1;    /* FC Parm Word 3, bit 14 */
718         uint16_t Word3bit15Resved:1;    /* FC Parm Word 3, bit 15 */
719         uint16_t writeXferRdyDis:1;     /* FC Parm Word 3, bit  0 */
720         uint16_t readXferRdyDis:1;      /* FC Parm Word 3, bit  1 */
721         uint16_t dataRspMixEna:1;       /* FC Parm Word 3, bit  2 */
722         uint16_t cmdDataMixEna:1;       /* FC Parm Word 3, bit  3 */
723         uint16_t targetFunc:1;  /* FC Parm Word 3, bit  4 */
724         uint16_t initiatorFunc:1;       /* FC Parm Word 3, bit  5 */
725         uint16_t dataOverLay:1; /* FC Parm Word 3, bit  6 */
726         uint16_t ConfmComplAllowed:1;   /* FC Parm Word 3, bit  7 */
727 #endif
728 } PRLI;
729
730 /*
731  *  FCP Logout (PRLO Request / ACC) Payload Definition
732  */
733
734 typedef struct _PRLO {          /* Structure is in Big Endian format */
735         uint8_t prloType;       /* FC Parm Word 0, bit 24:31 */
736
737 #define PRLO_FCP_TYPE  0x08
738         uint8_t word0Reserved1; /* FC Parm Word 0, bit 16:23 */
739
740 #ifdef __BIG_ENDIAN_BITFIELD
741         uint8_t origProcAssocV:1;       /* FC Parm Word 0, bit 15 */
742         uint8_t respProcAssocV:1;       /* FC Parm Word 0, bit 14 */
743         uint8_t word0Reserved2:2;       /* FC Parm Word 0, bit 12:13 */
744         uint8_t acceptRspCode:4;        /* FC Parm Word 0, bit 8:11, ACC ONLY */
745 #else   /*  __LITTLE_ENDIAN_BITFIELD */
746         uint8_t acceptRspCode:4;        /* FC Parm Word 0, bit 8:11, ACC ONLY */
747         uint8_t word0Reserved2:2;       /* FC Parm Word 0, bit 12:13 */
748         uint8_t respProcAssocV:1;       /* FC Parm Word 0, bit 14 */
749         uint8_t origProcAssocV:1;       /* FC Parm Word 0, bit 15 */
750 #endif
751
752 #define PRLO_REQ_EXECUTED     0x1       /* acceptRspCode */
753 #define PRLO_NO_SUCH_IMAGE    0x4
754 #define PRLO_INVALID_PAGE_CNT 0x7
755
756         uint8_t word0Reserved3; /* FC Parm Word 0, bit 0:7 */
757
758         uint32_t origProcAssoc; /* FC Parm Word 1, bit 0:31 */
759
760         uint32_t respProcAssoc; /* FC Parm Word 2, bit 0:31 */
761
762         uint32_t word3Reserved1;        /* FC Parm Word 3, bit 0:31 */
763 } PRLO;
764
765 typedef struct _ADISC {         /* Structure is in Big Endian format */
766         uint32_t hardAL_PA;
767         struct lpfc_name portName;
768         struct lpfc_name nodeName;
769         uint32_t DID;
770 } ADISC;
771
772 typedef struct _FARP {          /* Structure is in Big Endian format */
773         uint32_t Mflags:8;
774         uint32_t Odid:24;
775 #define FARP_NO_ACTION          0       /* FARP information enclosed, no
776                                            action */
777 #define FARP_MATCH_PORT         0x1     /* Match on Responder Port Name */
778 #define FARP_MATCH_NODE         0x2     /* Match on Responder Node Name */
779 #define FARP_MATCH_IP           0x4     /* Match on IP address, not supported */
780 #define FARP_MATCH_IPV4         0x5     /* Match on IPV4 address, not
781                                            supported */
782 #define FARP_MATCH_IPV6         0x6     /* Match on IPV6 address, not
783                                            supported */
784         uint32_t Rflags:8;
785         uint32_t Rdid:24;
786 #define FARP_REQUEST_PLOGI      0x1     /* Request for PLOGI */
787 #define FARP_REQUEST_FARPR      0x2     /* Request for FARP Response */
788         struct lpfc_name OportName;
789         struct lpfc_name OnodeName;
790         struct lpfc_name RportName;
791         struct lpfc_name RnodeName;
792         uint8_t Oipaddr[16];
793         uint8_t Ripaddr[16];
794 } FARP;
795
796 typedef struct _FAN {           /* Structure is in Big Endian format */
797         uint32_t Fdid;
798         struct lpfc_name FportName;
799         struct lpfc_name FnodeName;
800 } FAN;
801
802 typedef struct _SCR {           /* Structure is in Big Endian format */
803         uint8_t resvd1;
804         uint8_t resvd2;
805         uint8_t resvd3;
806         uint8_t Function;
807 #define  SCR_FUNC_FABRIC     0x01
808 #define  SCR_FUNC_NPORT      0x02
809 #define  SCR_FUNC_FULL       0x03
810 #define  SCR_CLEAR           0xff
811 } SCR;
812
813 typedef struct _RNID_TOP_DISC {
814         struct lpfc_name portName;
815         uint8_t resvd[8];
816         uint32_t unitType;
817 #define RNID_HBA            0x7
818 #define RNID_HOST           0xa
819 #define RNID_DRIVER         0xd
820         uint32_t physPort;
821         uint32_t attachedNodes;
822         uint16_t ipVersion;
823 #define RNID_IPV4           0x1
824 #define RNID_IPV6           0x2
825         uint16_t UDPport;
826         uint8_t ipAddr[16];
827         uint16_t resvd1;
828         uint16_t flags;
829 #define RNID_TD_SUPPORT     0x1
830 #define RNID_LP_VALID       0x2
831 } RNID_TOP_DISC;
832
833 typedef struct _RNID {          /* Structure is in Big Endian format */
834         uint8_t Format;
835 #define RNID_TOPOLOGY_DISC  0xdf
836         uint8_t CommonLen;
837         uint8_t resvd1;
838         uint8_t SpecificLen;
839         struct lpfc_name portName;
840         struct lpfc_name nodeName;
841         union {
842                 RNID_TOP_DISC topologyDisc;     /* topology disc (0xdf) */
843         } un;
844 } RNID;
845
846 typedef struct  _RPS {          /* Structure is in Big Endian format */
847         union {
848                 uint32_t portNum;
849                 struct lpfc_name portName;
850         } un;
851 } RPS;
852
853 typedef struct  _RPS_RSP {      /* Structure is in Big Endian format */
854         uint16_t rsvd1;
855         uint16_t portStatus;
856         uint32_t linkFailureCnt;
857         uint32_t lossSyncCnt;
858         uint32_t lossSignalCnt;
859         uint32_t primSeqErrCnt;
860         uint32_t invalidXmitWord;
861         uint32_t crcCnt;
862 } RPS_RSP;
863
864 typedef struct  _RPL {          /* Structure is in Big Endian format */
865         uint32_t maxsize;
866         uint32_t index;
867 } RPL;
868
869 typedef struct  _PORT_NUM_BLK {
870         uint32_t portNum;
871         uint32_t portID;
872         struct lpfc_name portName;
873 } PORT_NUM_BLK;
874
875 typedef struct  _RPL_RSP {      /* Structure is in Big Endian format */
876         uint32_t listLen;
877         uint32_t index;
878         PORT_NUM_BLK port_num_blk;
879 } RPL_RSP;
880
881 /* This is used for RSCN command */
882 typedef struct _D_ID {          /* Structure is in Big Endian format */
883         union {
884                 uint32_t word;
885                 struct {
886 #ifdef __BIG_ENDIAN_BITFIELD
887                         uint8_t resv;
888                         uint8_t domain;
889                         uint8_t area;
890                         uint8_t id;
891 #else   /*  __LITTLE_ENDIAN_BITFIELD */
892                         uint8_t id;
893                         uint8_t area;
894                         uint8_t domain;
895                         uint8_t resv;
896 #endif
897                 } b;
898         } un;
899 } D_ID;
900
901 #define RSCN_ADDRESS_FORMAT_PORT        0x0
902 #define RSCN_ADDRESS_FORMAT_AREA        0x1
903 #define RSCN_ADDRESS_FORMAT_DOMAIN      0x2
904 #define RSCN_ADDRESS_FORMAT_FABRIC      0x3
905 #define RSCN_ADDRESS_FORMAT_MASK        0x3
906
907 /*
908  *  Structure to define all ELS Payload types
909  */
910
911 typedef struct _ELS_PKT {       /* Structure is in Big Endian format */
912         uint8_t elsCode;        /* FC Word 0, bit 24:31 */
913         uint8_t elsByte1;
914         uint8_t elsByte2;
915         uint8_t elsByte3;
916         union {
917                 struct ls_rjt lsRjt;    /* Payload for LS_RJT ELS response */
918                 struct serv_parm logi;  /* Payload for PLOGI/FLOGI/PDISC/ACC */
919                 LOGO logo;      /* Payload for PLOGO/FLOGO/ACC */
920                 PRLI prli;      /* Payload for PRLI/ACC */
921                 PRLO prlo;      /* Payload for PRLO/ACC */
922                 ADISC adisc;    /* Payload for ADISC/ACC */
923                 FARP farp;      /* Payload for FARP/ACC */
924                 FAN fan;        /* Payload for FAN */
925                 SCR scr;        /* Payload for SCR/ACC */
926                 RNID rnid;      /* Payload for RNID */
927                 uint8_t pad[128 - 4];   /* Pad out to payload of 128 bytes */
928         } un;
929 } ELS_PKT;
930
931 /*
932  * FDMI
933  * HBA MAnagement Operations Command Codes
934  */
935 #define  SLI_MGMT_GRHL     0x100        /* Get registered HBA list */
936 #define  SLI_MGMT_GHAT     0x101        /* Get HBA attributes */
937 #define  SLI_MGMT_GRPL     0x102        /* Get registered Port list */
938 #define  SLI_MGMT_GPAT     0x110        /* Get Port attributes */
939 #define  SLI_MGMT_RHBA     0x200        /* Register HBA */
940 #define  SLI_MGMT_RHAT     0x201        /* Register HBA atttributes */
941 #define  SLI_MGMT_RPRT     0x210        /* Register Port */
942 #define  SLI_MGMT_RPA      0x211        /* Register Port attributes */
943 #define  SLI_MGMT_DHBA     0x300        /* De-register HBA */
944 #define  SLI_MGMT_DPRT     0x310        /* De-register Port */
945
946 /*
947  * Management Service Subtypes
948  */
949 #define  SLI_CT_FDMI_Subtypes     0x10
950
951 /*
952  * HBA Management Service Reject Code
953  */
954 #define  REJECT_CODE             0x9    /* Unable to perform command request */
955
956 /*
957  * HBA Management Service Reject Reason Code
958  * Please refer to the Reason Codes above
959  */
960
961 /*
962  * HBA Attribute Types
963  */
964 #define  NODE_NAME               0x1
965 #define  MANUFACTURER            0x2
966 #define  SERIAL_NUMBER           0x3
967 #define  MODEL                   0x4
968 #define  MODEL_DESCRIPTION       0x5
969 #define  HARDWARE_VERSION        0x6
970 #define  DRIVER_VERSION          0x7
971 #define  OPTION_ROM_VERSION      0x8
972 #define  FIRMWARE_VERSION        0x9
973 #define  OS_NAME_VERSION         0xa
974 #define  MAX_CT_PAYLOAD_LEN      0xb
975
976 /*
977  * Port Attrubute Types
978  */
979 #define  SUPPORTED_FC4_TYPES     0x1
980 #define  SUPPORTED_SPEED         0x2
981 #define  PORT_SPEED              0x3
982 #define  MAX_FRAME_SIZE          0x4
983 #define  OS_DEVICE_NAME          0x5
984 #define  HOST_NAME               0x6
985
986 union AttributesDef {
987         /* Structure is in Big Endian format */
988         struct {
989                 uint32_t AttrType:16;
990                 uint32_t AttrLen:16;
991         } bits;
992         uint32_t word;
993 };
994
995
996 /*
997  * HBA Attribute Entry (8 - 260 bytes)
998  */
999 typedef struct {
1000         union AttributesDef ad;
1001         union {
1002                 uint32_t VendorSpecific;
1003                 uint8_t Manufacturer[64];
1004                 uint8_t SerialNumber[64];
1005                 uint8_t Model[256];
1006                 uint8_t ModelDescription[256];
1007                 uint8_t HardwareVersion[256];
1008                 uint8_t DriverVersion[256];
1009                 uint8_t OptionROMVersion[256];
1010                 uint8_t FirmwareVersion[256];
1011                 struct lpfc_name NodeName;
1012                 uint8_t SupportFC4Types[32];
1013                 uint32_t SupportSpeed;
1014                 uint32_t PortSpeed;
1015                 uint32_t MaxFrameSize;
1016                 uint8_t OsDeviceName[256];
1017                 uint8_t OsNameVersion[256];
1018                 uint32_t MaxCTPayloadLen;
1019                 uint8_t HostName[256];
1020         } un;
1021 } ATTRIBUTE_ENTRY;
1022
1023 /*
1024  * HBA Attribute Block
1025  */
1026 typedef struct {
1027         uint32_t EntryCnt;      /* Number of HBA attribute entries */
1028         ATTRIBUTE_ENTRY Entry;  /* Variable-length array */
1029 } ATTRIBUTE_BLOCK;
1030
1031 /*
1032  * Port Entry
1033  */
1034 typedef struct {
1035         struct lpfc_name PortName;
1036 } PORT_ENTRY;
1037
1038 /*
1039  * HBA Identifier
1040  */
1041 typedef struct {
1042         struct lpfc_name PortName;
1043 } HBA_IDENTIFIER;
1044
1045 /*
1046  * Registered Port List Format
1047  */
1048 typedef struct {
1049         uint32_t EntryCnt;
1050         PORT_ENTRY pe;          /* Variable-length array */
1051 } REG_PORT_LIST;
1052
1053 /*
1054  * Register HBA(RHBA)
1055  */
1056 typedef struct {
1057         HBA_IDENTIFIER hi;
1058         REG_PORT_LIST rpl;      /* variable-length array */
1059 /* ATTRIBUTE_BLOCK   ab; */
1060 } REG_HBA;
1061
1062 /*
1063  * Register HBA Attributes (RHAT)
1064  */
1065 typedef struct {
1066         struct lpfc_name HBA_PortName;
1067         ATTRIBUTE_BLOCK ab;
1068 } REG_HBA_ATTRIBUTE;
1069
1070 /*
1071  * Register Port Attributes (RPA)
1072  */
1073 typedef struct {
1074         struct lpfc_name PortName;
1075         ATTRIBUTE_BLOCK ab;
1076 } REG_PORT_ATTRIBUTE;
1077
1078 /*
1079  * Get Registered HBA List (GRHL) Accept Payload Format
1080  */
1081 typedef struct {
1082         uint32_t HBA__Entry_Cnt; /* Number of Registered HBA Identifiers */
1083         struct lpfc_name HBA_PortName;  /* Variable-length array */
1084 } GRHL_ACC_PAYLOAD;
1085
1086 /*
1087  * Get Registered Port List (GRPL) Accept Payload Format
1088  */
1089 typedef struct {
1090         uint32_t RPL_Entry_Cnt; /* Number of Registered Port Entries */
1091         PORT_ENTRY Reg_Port_Entry[1];   /* Variable-length array */
1092 } GRPL_ACC_PAYLOAD;
1093
1094 /*
1095  * Get Port Attributes (GPAT) Accept Payload Format
1096  */
1097
1098 typedef struct {
1099         ATTRIBUTE_BLOCK pab;
1100 } GPAT_ACC_PAYLOAD;
1101
1102
1103 /*
1104  *  Begin HBA configuration parameters.
1105  *  The PCI configuration register BAR assignments are:
1106  *  BAR0, offset 0x10 - SLIM base memory address
1107  *  BAR1, offset 0x14 - SLIM base memory high address
1108  *  BAR2, offset 0x18 - REGISTER base memory address
1109  *  BAR3, offset 0x1c - REGISTER base memory high address
1110  *  BAR4, offset 0x20 - BIU I/O registers
1111  *  BAR5, offset 0x24 - REGISTER base io high address
1112  */
1113
1114 /* Number of rings currently used and available. */
1115 #define MAX_CONFIGURED_RINGS     3
1116 #define MAX_RINGS                4
1117
1118 /* IOCB / Mailbox is owned by FireFly */
1119 #define OWN_CHIP        1
1120
1121 /* IOCB / Mailbox is owned by Host */
1122 #define OWN_HOST        0
1123
1124 /* Number of 4-byte words in an IOCB. */
1125 #define IOCB_WORD_SZ    8
1126
1127 /* network headers for Dfctl field */
1128 #define FC_NET_HDR      0x20
1129
1130 /* Start FireFly Register definitions */
1131 #define PCI_VENDOR_ID_EMULEX        0x10df
1132 #define PCI_DEVICE_ID_FIREFLY       0x1ae5
1133 #define PCI_DEVICE_ID_PROTEUS_VF    0xe100
1134 #define PCI_DEVICE_ID_PROTEUS_PF    0xe180
1135 #define PCI_DEVICE_ID_SAT_SMB       0xf011
1136 #define PCI_DEVICE_ID_SAT_MID       0xf015
1137 #define PCI_DEVICE_ID_RFLY          0xf095
1138 #define PCI_DEVICE_ID_PFLY          0xf098
1139 #define PCI_DEVICE_ID_LP101         0xf0a1
1140 #define PCI_DEVICE_ID_TFLY          0xf0a5
1141 #define PCI_DEVICE_ID_BSMB          0xf0d1
1142 #define PCI_DEVICE_ID_BMID          0xf0d5
1143 #define PCI_DEVICE_ID_ZSMB          0xf0e1
1144 #define PCI_DEVICE_ID_ZMID          0xf0e5
1145 #define PCI_DEVICE_ID_NEPTUNE       0xf0f5
1146 #define PCI_DEVICE_ID_NEPTUNE_SCSP  0xf0f6
1147 #define PCI_DEVICE_ID_NEPTUNE_DCSP  0xf0f7
1148 #define PCI_DEVICE_ID_SAT           0xf100
1149 #define PCI_DEVICE_ID_SAT_SCSP      0xf111
1150 #define PCI_DEVICE_ID_SAT_DCSP      0xf112
1151 #define PCI_DEVICE_ID_SUPERFLY      0xf700
1152 #define PCI_DEVICE_ID_DRAGONFLY     0xf800
1153 #define PCI_DEVICE_ID_CENTAUR       0xf900
1154 #define PCI_DEVICE_ID_PEGASUS       0xf980
1155 #define PCI_DEVICE_ID_THOR          0xfa00
1156 #define PCI_DEVICE_ID_VIPER         0xfb00
1157 #define PCI_DEVICE_ID_LP10000S      0xfc00
1158 #define PCI_DEVICE_ID_LP11000S      0xfc10
1159 #define PCI_DEVICE_ID_LPE11000S     0xfc20
1160 #define PCI_DEVICE_ID_SAT_S         0xfc40
1161 #define PCI_DEVICE_ID_PROTEUS_S     0xfc50
1162 #define PCI_DEVICE_ID_HELIOS        0xfd00
1163 #define PCI_DEVICE_ID_HELIOS_SCSP   0xfd11
1164 #define PCI_DEVICE_ID_HELIOS_DCSP   0xfd12
1165 #define PCI_DEVICE_ID_ZEPHYR        0xfe00
1166 #define PCI_DEVICE_ID_HORNET        0xfe05
1167 #define PCI_DEVICE_ID_ZEPHYR_SCSP   0xfe11
1168 #define PCI_DEVICE_ID_ZEPHYR_DCSP   0xfe12
1169 #define PCI_VENDOR_ID_SERVERENGINE  0x19a2
1170 #define PCI_DEVICE_ID_TIGERSHARK    0x0704
1171 #define PCI_DEVICE_ID_TOMCAT        0x0714
1172 #define PCI_DEVICE_ID_FALCON        0xf180
1173 #define PCI_DEVICE_ID_BALIUS        0xe131
1174
1175 #define JEDEC_ID_ADDRESS            0x0080001c
1176 #define FIREFLY_JEDEC_ID            0x1ACC
1177 #define SUPERFLY_JEDEC_ID           0x0020
1178 #define DRAGONFLY_JEDEC_ID          0x0021
1179 #define DRAGONFLY_V2_JEDEC_ID       0x0025
1180 #define CENTAUR_2G_JEDEC_ID         0x0026
1181 #define CENTAUR_1G_JEDEC_ID         0x0028
1182 #define PEGASUS_ORION_JEDEC_ID      0x0036
1183 #define PEGASUS_JEDEC_ID            0x0038
1184 #define THOR_JEDEC_ID               0x0012
1185 #define HELIOS_JEDEC_ID             0x0364
1186 #define ZEPHYR_JEDEC_ID             0x0577
1187 #define VIPER_JEDEC_ID              0x4838
1188 #define SATURN_JEDEC_ID             0x1004
1189 #define HORNET_JDEC_ID              0x2057706D
1190
1191 #define JEDEC_ID_MASK               0x0FFFF000
1192 #define JEDEC_ID_SHIFT              12
1193 #define FC_JEDEC_ID(id)             ((id & JEDEC_ID_MASK) >> JEDEC_ID_SHIFT)
1194
1195 typedef struct {                /* FireFly BIU registers */
1196         uint32_t hostAtt;       /* See definitions for Host Attention
1197                                    register */
1198         uint32_t chipAtt;       /* See definitions for Chip Attention
1199                                    register */
1200         uint32_t hostStatus;    /* See definitions for Host Status register */
1201         uint32_t hostControl;   /* See definitions for Host Control register */
1202         uint32_t buiConfig;     /* See definitions for BIU configuration
1203                                    register */
1204 } FF_REGS;
1205
1206 /* IO Register size in bytes */
1207 #define FF_REG_AREA_SIZE       256
1208
1209 /* Host Attention Register */
1210
1211 #define HA_REG_OFFSET  0        /* Byte offset from register base address */
1212
1213 #define HA_R0RE_REQ    0x00000001       /* Bit  0 */
1214 #define HA_R0CE_RSP    0x00000002       /* Bit  1 */
1215 #define HA_R0ATT       0x00000008       /* Bit  3 */
1216 #define HA_R1RE_REQ    0x00000010       /* Bit  4 */
1217 #define HA_R1CE_RSP    0x00000020       /* Bit  5 */
1218 #define HA_R1ATT       0x00000080       /* Bit  7 */
1219 #define HA_R2RE_REQ    0x00000100       /* Bit  8 */
1220 #define HA_R2CE_RSP    0x00000200       /* Bit  9 */
1221 #define HA_R2ATT       0x00000800       /* Bit 11 */
1222 #define HA_R3RE_REQ    0x00001000       /* Bit 12 */
1223 #define HA_R3CE_RSP    0x00002000       /* Bit 13 */
1224 #define HA_R3ATT       0x00008000       /* Bit 15 */
1225 #define HA_LATT        0x20000000       /* Bit 29 */
1226 #define HA_MBATT       0x40000000       /* Bit 30 */
1227 #define HA_ERATT       0x80000000       /* Bit 31 */
1228
1229 #define HA_RXRE_REQ    0x00000001       /* Bit  0 */
1230 #define HA_RXCE_RSP    0x00000002       /* Bit  1 */
1231 #define HA_RXATT       0x00000008       /* Bit  3 */
1232 #define HA_RXMASK      0x0000000f
1233
1234 #define HA_R0_CLR_MSK   (HA_R0RE_REQ | HA_R0CE_RSP | HA_R0ATT)
1235 #define HA_R1_CLR_MSK   (HA_R1RE_REQ | HA_R1CE_RSP | HA_R1ATT)
1236 #define HA_R2_CLR_MSK   (HA_R2RE_REQ | HA_R2CE_RSP | HA_R2ATT)
1237 #define HA_R3_CLR_MSK   (HA_R3RE_REQ | HA_R3CE_RSP | HA_R3ATT)
1238
1239 #define HA_R0_POS       3
1240 #define HA_R1_POS       7
1241 #define HA_R2_POS       11
1242 #define HA_R3_POS       15
1243 #define HA_LE_POS       29
1244 #define HA_MB_POS       30
1245 #define HA_ER_POS       31
1246 /* Chip Attention Register */
1247
1248 #define CA_REG_OFFSET  4        /* Byte offset from register base address */
1249
1250 #define CA_R0CE_REQ    0x00000001       /* Bit  0 */
1251 #define CA_R0RE_RSP    0x00000002       /* Bit  1 */
1252 #define CA_R0ATT       0x00000008       /* Bit  3 */
1253 #define CA_R1CE_REQ    0x00000010       /* Bit  4 */
1254 #define CA_R1RE_RSP    0x00000020       /* Bit  5 */
1255 #define CA_R1ATT       0x00000080       /* Bit  7 */
1256 #define CA_R2CE_REQ    0x00000100       /* Bit  8 */
1257 #define CA_R2RE_RSP    0x00000200       /* Bit  9 */
1258 #define CA_R2ATT       0x00000800       /* Bit 11 */
1259 #define CA_R3CE_REQ    0x00001000       /* Bit 12 */
1260 #define CA_R3RE_RSP    0x00002000       /* Bit 13 */
1261 #define CA_R3ATT       0x00008000       /* Bit 15 */
1262 #define CA_MBATT       0x40000000       /* Bit 30 */
1263
1264 /* Host Status Register */
1265
1266 #define HS_REG_OFFSET  8        /* Byte offset from register base address */
1267
1268 #define HS_MBRDY       0x00400000       /* Bit 22 */
1269 #define HS_FFRDY       0x00800000       /* Bit 23 */
1270 #define HS_FFER8       0x01000000       /* Bit 24 */
1271 #define HS_FFER7       0x02000000       /* Bit 25 */
1272 #define HS_FFER6       0x04000000       /* Bit 26 */
1273 #define HS_FFER5       0x08000000       /* Bit 27 */
1274 #define HS_FFER4       0x10000000       /* Bit 28 */
1275 #define HS_FFER3       0x20000000       /* Bit 29 */
1276 #define HS_FFER2       0x40000000       /* Bit 30 */
1277 #define HS_FFER1       0x80000000       /* Bit 31 */
1278 #define HS_CRIT_TEMP   0x00000100       /* Bit 8  */
1279 #define HS_FFERM       0xFF000100       /* Mask for error bits 31:24 and 8 */
1280
1281 /* Host Control Register */
1282
1283 #define HC_REG_OFFSET  12       /* Byte offset from register base address */
1284
1285 #define HC_MBINT_ENA   0x00000001       /* Bit  0 */
1286 #define HC_R0INT_ENA   0x00000002       /* Bit  1 */
1287 #define HC_R1INT_ENA   0x00000004       /* Bit  2 */
1288 #define HC_R2INT_ENA   0x00000008       /* Bit  3 */
1289 #define HC_R3INT_ENA   0x00000010       /* Bit  4 */
1290 #define HC_INITHBI     0x02000000       /* Bit 25 */
1291 #define HC_INITMB      0x04000000       /* Bit 26 */
1292 #define HC_INITFF      0x08000000       /* Bit 27 */
1293 #define HC_LAINT_ENA   0x20000000       /* Bit 29 */
1294 #define HC_ERINT_ENA   0x80000000       /* Bit 31 */
1295
1296 /* Message Signaled Interrupt eXtension (MSI-X) message identifiers */
1297 #define MSIX_DFLT_ID    0
1298 #define MSIX_RNG0_ID    0
1299 #define MSIX_RNG1_ID    1
1300 #define MSIX_RNG2_ID    2
1301 #define MSIX_RNG3_ID    3
1302
1303 #define MSIX_LINK_ID    4
1304 #define MSIX_MBOX_ID    5
1305
1306 #define MSIX_SPARE0_ID  6
1307 #define MSIX_SPARE1_ID  7
1308
1309 /* Mailbox Commands */
1310 #define MBX_SHUTDOWN        0x00        /* terminate testing */
1311 #define MBX_LOAD_SM         0x01
1312 #define MBX_READ_NV         0x02
1313 #define MBX_WRITE_NV        0x03
1314 #define MBX_RUN_BIU_DIAG    0x04
1315 #define MBX_INIT_LINK       0x05
1316 #define MBX_DOWN_LINK       0x06
1317 #define MBX_CONFIG_LINK     0x07
1318 #define MBX_CONFIG_RING     0x09
1319 #define MBX_RESET_RING      0x0A
1320 #define MBX_READ_CONFIG     0x0B
1321 #define MBX_READ_RCONFIG    0x0C
1322 #define MBX_READ_SPARM      0x0D
1323 #define MBX_READ_STATUS     0x0E
1324 #define MBX_READ_RPI        0x0F
1325 #define MBX_READ_XRI        0x10
1326 #define MBX_READ_REV        0x11
1327 #define MBX_READ_LNK_STAT   0x12
1328 #define MBX_REG_LOGIN       0x13
1329 #define MBX_UNREG_LOGIN     0x14
1330 #define MBX_READ_LA         0x15
1331 #define MBX_CLEAR_LA        0x16
1332 #define MBX_DUMP_MEMORY     0x17
1333 #define MBX_DUMP_CONTEXT    0x18
1334 #define MBX_RUN_DIAGS       0x19
1335 #define MBX_RESTART         0x1A
1336 #define MBX_UPDATE_CFG      0x1B
1337 #define MBX_DOWN_LOAD       0x1C
1338 #define MBX_DEL_LD_ENTRY    0x1D
1339 #define MBX_RUN_PROGRAM     0x1E
1340 #define MBX_SET_MASK        0x20
1341 #define MBX_SET_VARIABLE    0x21
1342 #define MBX_UNREG_D_ID      0x23
1343 #define MBX_KILL_BOARD      0x24
1344 #define MBX_CONFIG_FARP     0x25
1345 #define MBX_BEACON          0x2A
1346 #define MBX_CONFIG_MSI      0x30
1347 #define MBX_HEARTBEAT       0x31
1348 #define MBX_WRITE_VPARMS    0x32
1349 #define MBX_ASYNCEVT_ENABLE 0x33
1350 #define MBX_READ_EVENT_LOG_STATUS 0x37
1351 #define MBX_READ_EVENT_LOG  0x38
1352 #define MBX_WRITE_EVENT_LOG 0x39
1353
1354 #define MBX_PORT_CAPABILITIES 0x3B
1355 #define MBX_PORT_IOV_CONTROL 0x3C
1356
1357 #define MBX_CONFIG_HBQ      0x7C
1358 #define MBX_LOAD_AREA       0x81
1359 #define MBX_RUN_BIU_DIAG64  0x84
1360 #define MBX_CONFIG_PORT     0x88
1361 #define MBX_READ_SPARM64    0x8D
1362 #define MBX_READ_RPI64      0x8F
1363 #define MBX_REG_LOGIN64     0x93
1364 #define MBX_READ_LA64       0x95
1365 #define MBX_REG_VPI         0x96
1366 #define MBX_UNREG_VPI       0x97
1367
1368 #define MBX_WRITE_WWN       0x98
1369 #define MBX_SET_DEBUG       0x99
1370 #define MBX_LOAD_EXP_ROM    0x9C
1371 #define MBX_SLI4_CONFIG     0x9B
1372 #define MBX_SLI4_REQ_FTRS   0x9D
1373 #define MBX_MAX_CMDS        0x9E
1374 #define MBX_RESUME_RPI      0x9E
1375 #define MBX_SLI2_CMD_MASK   0x80
1376 #define MBX_REG_VFI         0x9F
1377 #define MBX_REG_FCFI        0xA0
1378 #define MBX_UNREG_VFI       0xA1
1379 #define MBX_UNREG_FCFI      0xA2
1380 #define MBX_INIT_VFI        0xA3
1381 #define MBX_INIT_VPI        0xA4
1382
1383 #define MBX_AUTH_PORT       0xF8
1384 #define MBX_SECURITY_MGMT   0xF9
1385
1386 /* IOCB Commands */
1387
1388 #define CMD_RCV_SEQUENCE_CX     0x01
1389 #define CMD_XMIT_SEQUENCE_CR    0x02
1390 #define CMD_XMIT_SEQUENCE_CX    0x03
1391 #define CMD_XMIT_BCAST_CN       0x04
1392 #define CMD_XMIT_BCAST_CX       0x05
1393 #define CMD_QUE_RING_BUF_CN     0x06
1394 #define CMD_QUE_XRI_BUF_CX      0x07
1395 #define CMD_IOCB_CONTINUE_CN    0x08
1396 #define CMD_RET_XRI_BUF_CX      0x09
1397 #define CMD_ELS_REQUEST_CR      0x0A
1398 #define CMD_ELS_REQUEST_CX      0x0B
1399 #define CMD_RCV_ELS_REQ_CX      0x0D
1400 #define CMD_ABORT_XRI_CN        0x0E
1401 #define CMD_ABORT_XRI_CX        0x0F
1402 #define CMD_CLOSE_XRI_CN        0x10
1403 #define CMD_CLOSE_XRI_CX        0x11
1404 #define CMD_CREATE_XRI_CR       0x12
1405 #define CMD_CREATE_XRI_CX       0x13
1406 #define CMD_GET_RPI_CN          0x14
1407 #define CMD_XMIT_ELS_RSP_CX     0x15
1408 #define CMD_GET_RPI_CR          0x16
1409 #define CMD_XRI_ABORTED_CX      0x17
1410 #define CMD_FCP_IWRITE_CR       0x18
1411 #define CMD_FCP_IWRITE_CX       0x19
1412 #define CMD_FCP_IREAD_CR        0x1A
1413 #define CMD_FCP_IREAD_CX        0x1B
1414 #define CMD_FCP_ICMND_CR        0x1C
1415 #define CMD_FCP_ICMND_CX        0x1D
1416 #define CMD_FCP_TSEND_CX        0x1F
1417 #define CMD_FCP_TRECEIVE_CX     0x21
1418 #define CMD_FCP_TRSP_CX         0x23
1419 #define CMD_FCP_AUTO_TRSP_CX    0x29
1420
1421 #define CMD_ADAPTER_MSG         0x20
1422 #define CMD_ADAPTER_DUMP        0x22
1423
1424 /*  SLI_2 IOCB Command Set */
1425
1426 #define CMD_ASYNC_STATUS        0x7C
1427 #define CMD_RCV_SEQUENCE64_CX   0x81
1428 #define CMD_XMIT_SEQUENCE64_CR  0x82
1429 #define CMD_XMIT_SEQUENCE64_CX  0x83
1430 #define CMD_XMIT_BCAST64_CN     0x84
1431 #define CMD_XMIT_BCAST64_CX     0x85
1432 #define CMD_QUE_RING_BUF64_CN   0x86
1433 #define CMD_QUE_XRI_BUF64_CX    0x87
1434 #define CMD_IOCB_CONTINUE64_CN  0x88
1435 #define CMD_RET_XRI_BUF64_CX    0x89
1436 #define CMD_ELS_REQUEST64_CR    0x8A
1437 #define CMD_ELS_REQUEST64_CX    0x8B
1438 #define CMD_ABORT_MXRI64_CN     0x8C
1439 #define CMD_RCV_ELS_REQ64_CX    0x8D
1440 #define CMD_XMIT_ELS_RSP64_CX   0x95
1441 #define CMD_XMIT_BLS_RSP64_CX   0x97
1442 #define CMD_FCP_IWRITE64_CR     0x98
1443 #define CMD_FCP_IWRITE64_CX     0x99
1444 #define CMD_FCP_IREAD64_CR      0x9A
1445 #define CMD_FCP_IREAD64_CX      0x9B
1446 #define CMD_FCP_ICMND64_CR      0x9C
1447 #define CMD_FCP_ICMND64_CX      0x9D
1448 #define CMD_FCP_TSEND64_CX      0x9F
1449 #define CMD_FCP_TRECEIVE64_CX   0xA1
1450 #define CMD_FCP_TRSP64_CX       0xA3
1451
1452 #define CMD_QUE_XRI64_CX        0xB3
1453 #define CMD_IOCB_RCV_SEQ64_CX   0xB5
1454 #define CMD_IOCB_RCV_ELS64_CX   0xB7
1455 #define CMD_IOCB_RET_XRI64_CX   0xB9
1456 #define CMD_IOCB_RCV_CONT64_CX  0xBB
1457
1458 #define CMD_GEN_REQUEST64_CR    0xC2
1459 #define CMD_GEN_REQUEST64_CX    0xC3
1460
1461 /* Unhandled SLI-3 Commands */
1462 #define CMD_IOCB_XMIT_MSEQ64_CR         0xB0
1463 #define CMD_IOCB_XMIT_MSEQ64_CX         0xB1
1464 #define CMD_IOCB_RCV_SEQ_LIST64_CX      0xC1
1465 #define CMD_IOCB_RCV_ELS_LIST64_CX      0xCD
1466 #define CMD_IOCB_CLOSE_EXTENDED_CN      0xB6
1467 #define CMD_IOCB_ABORT_EXTENDED_CN      0xBA
1468 #define CMD_IOCB_RET_HBQE64_CN          0xCA
1469 #define CMD_IOCB_FCP_IBIDIR64_CR        0xAC
1470 #define CMD_IOCB_FCP_IBIDIR64_CX        0xAD
1471 #define CMD_IOCB_FCP_ITASKMGT64_CX      0xAF
1472 #define CMD_IOCB_LOGENTRY_CN            0x94
1473 #define CMD_IOCB_LOGENTRY_ASYNC_CN      0x96
1474
1475 /* Data Security SLI Commands */
1476 #define DSSCMD_IWRITE64_CR              0xF8
1477 #define DSSCMD_IWRITE64_CX              0xF9
1478 #define DSSCMD_IREAD64_CR               0xFA
1479 #define DSSCMD_IREAD64_CX               0xFB
1480
1481 #define CMD_MAX_IOCB_CMD        0xFB
1482 #define CMD_IOCB_MASK           0xff
1483
1484 #define MAX_MSG_DATA            28      /* max msg data in CMD_ADAPTER_MSG
1485                                            iocb */
1486 #define LPFC_MAX_ADPTMSG         32     /* max msg data */
1487 /*
1488  *  Define Status
1489  */
1490 #define MBX_SUCCESS                 0
1491 #define MBXERR_NUM_RINGS            1
1492 #define MBXERR_NUM_IOCBS            2
1493 #define MBXERR_IOCBS_EXCEEDED       3
1494 #define MBXERR_BAD_RING_NUMBER      4
1495 #define MBXERR_MASK_ENTRIES_RANGE   5
1496 #define MBXERR_MASKS_EXCEEDED       6
1497 #define MBXERR_BAD_PROFILE          7
1498 #define MBXERR_BAD_DEF_CLASS        8
1499 #define MBXERR_BAD_MAX_RESPONDER    9
1500 #define MBXERR_BAD_MAX_ORIGINATOR   10
1501 #define MBXERR_RPI_REGISTERED       11
1502 #define MBXERR_RPI_FULL             12
1503 #define MBXERR_NO_RESOURCES         13
1504 #define MBXERR_BAD_RCV_LENGTH       14
1505 #define MBXERR_DMA_ERROR            15
1506 #define MBXERR_ERROR                16
1507 #define MBXERR_LINK_DOWN            0x33
1508 #define MBXERR_SEC_NO_PERMISSION    0xF02
1509 #define MBX_NOT_FINISHED            255
1510
1511 #define MBX_BUSY                   0xffffff /* Attempted cmd to busy Mailbox */
1512 #define MBX_TIMEOUT                0xfffffe /* time-out expired waiting for */
1513
1514 #define TEMPERATURE_OFFSET 0xB0 /* Slim offset for critical temperature event */
1515
1516 /*
1517  *    Begin Structure Definitions for Mailbox Commands
1518  */
1519
1520 typedef struct {
1521 #ifdef __BIG_ENDIAN_BITFIELD
1522         uint8_t tval;
1523         uint8_t tmask;
1524         uint8_t rval;
1525         uint8_t rmask;
1526 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1527         uint8_t rmask;
1528         uint8_t rval;
1529         uint8_t tmask;
1530         uint8_t tval;
1531 #endif
1532 } RR_REG;
1533
1534 struct ulp_bde {
1535         uint32_t bdeAddress;
1536 #ifdef __BIG_ENDIAN_BITFIELD
1537         uint32_t bdeReserved:4;
1538         uint32_t bdeAddrHigh:4;
1539         uint32_t bdeSize:24;
1540 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1541         uint32_t bdeSize:24;
1542         uint32_t bdeAddrHigh:4;
1543         uint32_t bdeReserved:4;
1544 #endif
1545 };
1546
1547 typedef struct ULP_BDL {        /* SLI-2 */
1548 #ifdef __BIG_ENDIAN_BITFIELD
1549         uint32_t bdeFlags:8;    /* BDL Flags */
1550         uint32_t bdeSize:24;    /* Size of BDL array in host memory (bytes) */
1551 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1552         uint32_t bdeSize:24;    /* Size of BDL array in host memory (bytes) */
1553         uint32_t bdeFlags:8;    /* BDL Flags */
1554 #endif
1555
1556         uint32_t addrLow;       /* Address 0:31 */
1557         uint32_t addrHigh;      /* Address 32:63 */
1558         uint32_t ulpIoTag32;    /* Can be used for 32 bit I/O Tag */
1559 } ULP_BDL;
1560
1561 /*
1562  * BlockGuard Definitions
1563  */
1564
1565 enum lpfc_protgrp_type {
1566         LPFC_PG_TYPE_INVALID = 0, /* used to indicate errors                  */
1567         LPFC_PG_TYPE_NO_DIF,      /* no DIF data pointed to by prot grp       */
1568         LPFC_PG_TYPE_EMBD_DIF,    /* DIF is embedded (inline) with data       */
1569         LPFC_PG_TYPE_DIF_BUF      /* DIF has its own scatter/gather list      */
1570 };
1571
1572 /* PDE Descriptors */
1573 #define LPFC_PDE5_DESCRIPTOR            0x85
1574 #define LPFC_PDE6_DESCRIPTOR            0x86
1575 #define LPFC_PDE7_DESCRIPTOR            0x87
1576
1577 /* BlockGuard Opcodes */
1578 #define BG_OP_IN_NODIF_OUT_CRC          0x0
1579 #define BG_OP_IN_CRC_OUT_NODIF          0x1
1580 #define BG_OP_IN_NODIF_OUT_CSUM         0x2
1581 #define BG_OP_IN_CSUM_OUT_NODIF         0x3
1582 #define BG_OP_IN_CRC_OUT_CRC            0x4
1583 #define BG_OP_IN_CSUM_OUT_CSUM          0x5
1584 #define BG_OP_IN_CRC_OUT_CSUM           0x6
1585 #define BG_OP_IN_CSUM_OUT_CRC           0x7
1586
1587 struct lpfc_pde5 {
1588         uint32_t word0;
1589 #define pde5_type_SHIFT         24
1590 #define pde5_type_MASK          0x000000ff
1591 #define pde5_type_WORD          word0
1592 #define pde5_rsvd0_SHIFT        0
1593 #define pde5_rsvd0_MASK         0x00ffffff
1594 #define pde5_rsvd0_WORD         word0
1595         uint32_t reftag;        /* Reference Tag Value                  */
1596         uint32_t reftagtr;      /* Reference Tag Translation Value      */
1597 };
1598
1599 struct lpfc_pde6 {
1600         uint32_t word0;
1601 #define pde6_type_SHIFT         24
1602 #define pde6_type_MASK          0x000000ff
1603 #define pde6_type_WORD          word0
1604 #define pde6_rsvd0_SHIFT        0
1605 #define pde6_rsvd0_MASK         0x00ffffff
1606 #define pde6_rsvd0_WORD         word0
1607         uint32_t word1;
1608 #define pde6_rsvd1_SHIFT        26
1609 #define pde6_rsvd1_MASK         0x0000003f
1610 #define pde6_rsvd1_WORD         word1
1611 #define pde6_na_SHIFT           25
1612 #define pde6_na_MASK            0x00000001
1613 #define pde6_na_WORD            word1
1614 #define pde6_rsvd2_SHIFT        16
1615 #define pde6_rsvd2_MASK         0x000001FF
1616 #define pde6_rsvd2_WORD         word1
1617 #define pde6_apptagtr_SHIFT     0
1618 #define pde6_apptagtr_MASK      0x0000ffff
1619 #define pde6_apptagtr_WORD      word1
1620         uint32_t word2;
1621 #define pde6_optx_SHIFT         28
1622 #define pde6_optx_MASK          0x0000000f
1623 #define pde6_optx_WORD          word2
1624 #define pde6_oprx_SHIFT         24
1625 #define pde6_oprx_MASK          0x0000000f
1626 #define pde6_oprx_WORD          word2
1627 #define pde6_nr_SHIFT           23
1628 #define pde6_nr_MASK            0x00000001
1629 #define pde6_nr_WORD            word2
1630 #define pde6_ce_SHIFT           22
1631 #define pde6_ce_MASK            0x00000001
1632 #define pde6_ce_WORD            word2
1633 #define pde6_re_SHIFT           21
1634 #define pde6_re_MASK            0x00000001
1635 #define pde6_re_WORD            word2
1636 #define pde6_ae_SHIFT           20
1637 #define pde6_ae_MASK            0x00000001
1638 #define pde6_ae_WORD            word2
1639 #define pde6_ai_SHIFT           19
1640 #define pde6_ai_MASK            0x00000001
1641 #define pde6_ai_WORD            word2
1642 #define pde6_bs_SHIFT           16
1643 #define pde6_bs_MASK            0x00000007
1644 #define pde6_bs_WORD            word2
1645 #define pde6_apptagval_SHIFT    0
1646 #define pde6_apptagval_MASK     0x0000ffff
1647 #define pde6_apptagval_WORD     word2
1648 };
1649
1650
1651 /* Structure for MB Command LOAD_SM and DOWN_LOAD */
1652
1653 typedef struct {
1654 #ifdef __BIG_ENDIAN_BITFIELD
1655         uint32_t rsvd2:25;
1656         uint32_t acknowledgment:1;
1657         uint32_t version:1;
1658         uint32_t erase_or_prog:1;
1659         uint32_t update_flash:1;
1660         uint32_t update_ram:1;
1661         uint32_t method:1;
1662         uint32_t load_cmplt:1;
1663 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1664         uint32_t load_cmplt:1;
1665         uint32_t method:1;
1666         uint32_t update_ram:1;
1667         uint32_t update_flash:1;
1668         uint32_t erase_or_prog:1;
1669         uint32_t version:1;
1670         uint32_t acknowledgment:1;
1671         uint32_t rsvd2:25;
1672 #endif
1673
1674         uint32_t dl_to_adr_low;
1675         uint32_t dl_to_adr_high;
1676         uint32_t dl_len;
1677         union {
1678                 uint32_t dl_from_mbx_offset;
1679                 struct ulp_bde dl_from_bde;
1680                 struct ulp_bde64 dl_from_bde64;
1681         } un;
1682
1683 } LOAD_SM_VAR;
1684
1685 /* Structure for MB Command READ_NVPARM (02) */
1686
1687 typedef struct {
1688         uint32_t rsvd1[3];      /* Read as all one's */
1689         uint32_t rsvd2;         /* Read as all zero's */
1690         uint32_t portname[2];   /* N_PORT name */
1691         uint32_t nodename[2];   /* NODE name */
1692
1693 #ifdef __BIG_ENDIAN_BITFIELD
1694         uint32_t pref_DID:24;
1695         uint32_t hardAL_PA:8;
1696 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1697         uint32_t hardAL_PA:8;
1698         uint32_t pref_DID:24;
1699 #endif
1700
1701         uint32_t rsvd3[21];     /* Read as all one's */
1702 } READ_NV_VAR;
1703
1704 /* Structure for MB Command WRITE_NVPARMS (03) */
1705
1706 typedef struct {
1707         uint32_t rsvd1[3];      /* Must be all one's */
1708         uint32_t rsvd2;         /* Must be all zero's */
1709         uint32_t portname[2];   /* N_PORT name */
1710         uint32_t nodename[2];   /* NODE name */
1711
1712 #ifdef __BIG_ENDIAN_BITFIELD
1713         uint32_t pref_DID:24;
1714         uint32_t hardAL_PA:8;
1715 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1716         uint32_t hardAL_PA:8;
1717         uint32_t pref_DID:24;
1718 #endif
1719
1720         uint32_t rsvd3[21];     /* Must be all one's */
1721 } WRITE_NV_VAR;
1722
1723 /* Structure for MB Command RUN_BIU_DIAG (04) */
1724 /* Structure for MB Command RUN_BIU_DIAG64 (0x84) */
1725
1726 typedef struct {
1727         uint32_t rsvd1;
1728         union {
1729                 struct {
1730                         struct ulp_bde xmit_bde;
1731                         struct ulp_bde rcv_bde;
1732                 } s1;
1733                 struct {
1734                         struct ulp_bde64 xmit_bde64;
1735                         struct ulp_bde64 rcv_bde64;
1736                 } s2;
1737         } un;
1738 } BIU_DIAG_VAR;
1739
1740 /* Structure for MB command READ_EVENT_LOG (0x38) */
1741 struct READ_EVENT_LOG_VAR {
1742         uint32_t word1;
1743 #define lpfc_event_log_SHIFT    29
1744 #define lpfc_event_log_MASK     0x00000001
1745 #define lpfc_event_log_WORD     word1
1746 #define USE_MAILBOX_RESPONSE    1
1747         uint32_t offset;
1748         struct ulp_bde64 rcv_bde64;
1749 };
1750
1751 /* Structure for MB Command INIT_LINK (05) */
1752
1753 typedef struct {
1754 #ifdef __BIG_ENDIAN_BITFIELD
1755         uint32_t rsvd1:24;
1756         uint32_t lipsr_AL_PA:8; /* AL_PA to issue Lip Selective Reset to */
1757 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1758         uint32_t lipsr_AL_PA:8; /* AL_PA to issue Lip Selective Reset to */
1759         uint32_t rsvd1:24;
1760 #endif
1761
1762 #ifdef __BIG_ENDIAN_BITFIELD
1763         uint8_t fabric_AL_PA;   /* If using a Fabric Assigned AL_PA */
1764         uint8_t rsvd2;
1765         uint16_t link_flags;
1766 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1767         uint16_t link_flags;
1768         uint8_t rsvd2;
1769         uint8_t fabric_AL_PA;   /* If using a Fabric Assigned AL_PA */
1770 #endif
1771
1772 #define FLAGS_LOCAL_LB               0x01 /* link_flags (=1) ENDEC loopback */
1773 #define FLAGS_TOPOLOGY_MODE_LOOP_PT  0x00 /* Attempt loop then pt-pt */
1774 #define FLAGS_TOPOLOGY_MODE_PT_PT    0x02 /* Attempt pt-pt only */
1775 #define FLAGS_TOPOLOGY_MODE_LOOP     0x04 /* Attempt loop only */
1776 #define FLAGS_TOPOLOGY_MODE_PT_LOOP  0x06 /* Attempt pt-pt then loop */
1777 #define FLAGS_UNREG_LOGIN_ALL        0x08 /* UNREG_LOGIN all on link down */
1778 #define FLAGS_LIRP_LILP              0x80 /* LIRP / LILP is disabled */
1779
1780 #define FLAGS_TOPOLOGY_FAILOVER      0x0400     /* Bit 10 */
1781 #define FLAGS_LINK_SPEED             0x0800     /* Bit 11 */
1782 #define FLAGS_IMED_ABORT             0x04000    /* Bit 14 */
1783
1784         uint32_t link_speed;
1785 #define LINK_SPEED_AUTO 0       /* Auto selection */
1786 #define LINK_SPEED_1G   1       /* 1 Gigabaud */
1787 #define LINK_SPEED_2G   2       /* 2 Gigabaud */
1788 #define LINK_SPEED_4G   4       /* 4 Gigabaud */
1789 #define LINK_SPEED_8G   8       /* 8 Gigabaud */
1790 #define LINK_SPEED_10G   16      /* 10 Gigabaud */
1791
1792 } INIT_LINK_VAR;
1793
1794 /* Structure for MB Command DOWN_LINK (06) */
1795
1796 typedef struct {
1797         uint32_t rsvd1;
1798 } DOWN_LINK_VAR;
1799
1800 /* Structure for MB Command CONFIG_LINK (07) */
1801
1802 typedef struct {
1803 #ifdef __BIG_ENDIAN_BITFIELD
1804         uint32_t cr:1;
1805         uint32_t ci:1;
1806         uint32_t cr_delay:6;
1807         uint32_t cr_count:8;
1808         uint32_t rsvd1:8;
1809         uint32_t MaxBBC:8;
1810 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1811         uint32_t MaxBBC:8;
1812         uint32_t rsvd1:8;
1813         uint32_t cr_count:8;
1814         uint32_t cr_delay:6;
1815         uint32_t ci:1;
1816         uint32_t cr:1;
1817 #endif
1818
1819         uint32_t myId;
1820         uint32_t rsvd2;
1821         uint32_t edtov;
1822         uint32_t arbtov;
1823         uint32_t ratov;
1824         uint32_t rttov;
1825         uint32_t altov;
1826         uint32_t crtov;
1827         uint32_t citov;
1828 #ifdef __BIG_ENDIAN_BITFIELD
1829         uint32_t rrq_enable:1;
1830         uint32_t rrq_immed:1;
1831         uint32_t rsvd4:29;
1832         uint32_t ack0_enable:1;
1833 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1834         uint32_t ack0_enable:1;
1835         uint32_t rsvd4:29;
1836         uint32_t rrq_immed:1;
1837         uint32_t rrq_enable:1;
1838 #endif
1839 } CONFIG_LINK;
1840
1841 /* Structure for MB Command PART_SLIM (08)
1842  * will be removed since SLI1 is no longer supported!
1843  */
1844 typedef struct {
1845 #ifdef __BIG_ENDIAN_BITFIELD
1846         uint16_t offCiocb;
1847         uint16_t numCiocb;
1848         uint16_t offRiocb;
1849         uint16_t numRiocb;
1850 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1851         uint16_t numCiocb;
1852         uint16_t offCiocb;
1853         uint16_t numRiocb;
1854         uint16_t offRiocb;
1855 #endif
1856 } RING_DEF;
1857
1858 typedef struct {
1859 #ifdef __BIG_ENDIAN_BITFIELD
1860         uint32_t unused1:24;
1861         uint32_t numRing:8;
1862 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1863         uint32_t numRing:8;
1864         uint32_t unused1:24;
1865 #endif
1866
1867         RING_DEF ringdef[4];
1868         uint32_t hbainit;
1869 } PART_SLIM_VAR;
1870
1871 /* Structure for MB Command CONFIG_RING (09) */
1872
1873 typedef struct {
1874 #ifdef __BIG_ENDIAN_BITFIELD
1875         uint32_t unused2:6;
1876         uint32_t recvSeq:1;
1877         uint32_t recvNotify:1;
1878         uint32_t numMask:8;
1879         uint32_t profile:8;
1880         uint32_t unused1:4;
1881         uint32_t ring:4;
1882 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1883         uint32_t ring:4;
1884         uint32_t unused1:4;
1885         uint32_t profile:8;
1886         uint32_t numMask:8;
1887         uint32_t recvNotify:1;
1888         uint32_t recvSeq:1;
1889         uint32_t unused2:6;
1890 #endif
1891
1892 #ifdef __BIG_ENDIAN_BITFIELD
1893         uint16_t maxRespXchg;
1894         uint16_t maxOrigXchg;
1895 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1896         uint16_t maxOrigXchg;
1897         uint16_t maxRespXchg;
1898 #endif
1899
1900         RR_REG rrRegs[6];
1901 } CONFIG_RING_VAR;
1902
1903 /* Structure for MB Command RESET_RING (10) */
1904
1905 typedef struct {
1906         uint32_t ring_no;
1907 } RESET_RING_VAR;
1908
1909 /* Structure for MB Command READ_CONFIG (11) */
1910
1911 typedef struct {
1912 #ifdef __BIG_ENDIAN_BITFIELD
1913         uint32_t cr:1;
1914         uint32_t ci:1;
1915         uint32_t cr_delay:6;
1916         uint32_t cr_count:8;
1917         uint32_t InitBBC:8;
1918         uint32_t MaxBBC:8;
1919 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1920         uint32_t MaxBBC:8;
1921         uint32_t InitBBC:8;
1922         uint32_t cr_count:8;
1923         uint32_t cr_delay:6;
1924         uint32_t ci:1;
1925         uint32_t cr:1;
1926 #endif
1927
1928 #ifdef __BIG_ENDIAN_BITFIELD
1929         uint32_t topology:8;
1930         uint32_t myDid:24;
1931 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1932         uint32_t myDid:24;
1933         uint32_t topology:8;
1934 #endif
1935
1936         /* Defines for topology (defined previously) */
1937 #ifdef __BIG_ENDIAN_BITFIELD
1938         uint32_t AR:1;
1939         uint32_t IR:1;
1940         uint32_t rsvd1:29;
1941         uint32_t ack0:1;
1942 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1943         uint32_t ack0:1;
1944         uint32_t rsvd1:29;
1945         uint32_t IR:1;
1946         uint32_t AR:1;
1947 #endif
1948
1949         uint32_t edtov;
1950         uint32_t arbtov;
1951         uint32_t ratov;
1952         uint32_t rttov;
1953         uint32_t altov;
1954         uint32_t lmt;
1955 #define LMT_RESERVED  0x000    /* Not used */
1956 #define LMT_1Gb       0x004
1957 #define LMT_2Gb       0x008
1958 #define LMT_4Gb       0x040
1959 #define LMT_8Gb       0x080
1960 #define LMT_10Gb      0x100
1961         uint32_t rsvd2;
1962         uint32_t rsvd3;
1963         uint32_t max_xri;
1964         uint32_t max_iocb;
1965         uint32_t max_rpi;
1966         uint32_t avail_xri;
1967         uint32_t avail_iocb;
1968         uint32_t avail_rpi;
1969         uint32_t max_vpi;
1970         uint32_t rsvd4;
1971         uint32_t rsvd5;
1972         uint32_t avail_vpi;
1973 } READ_CONFIG_VAR;
1974
1975 /* Structure for MB Command READ_RCONFIG (12) */
1976
1977 typedef struct {
1978 #ifdef __BIG_ENDIAN_BITFIELD
1979         uint32_t rsvd2:7;
1980         uint32_t recvNotify:1;
1981         uint32_t numMask:8;
1982         uint32_t profile:8;
1983         uint32_t rsvd1:4;
1984         uint32_t ring:4;
1985 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1986         uint32_t ring:4;
1987         uint32_t rsvd1:4;
1988         uint32_t profile:8;
1989         uint32_t numMask:8;
1990         uint32_t recvNotify:1;
1991         uint32_t rsvd2:7;
1992 #endif
1993
1994 #ifdef __BIG_ENDIAN_BITFIELD
1995         uint16_t maxResp;
1996         uint16_t maxOrig;
1997 #else   /*  __LITTLE_ENDIAN_BITFIELD */
1998         uint16_t maxOrig;
1999         uint16_t maxResp;
2000 #endif
2001
2002         RR_REG rrRegs[6];
2003
2004 #ifdef __BIG_ENDIAN_BITFIELD
2005         uint16_t cmdRingOffset;
2006         uint16_t cmdEntryCnt;
2007         uint16_t rspRingOffset;
2008         uint16_t rspEntryCnt;
2009         uint16_t nextCmdOffset;
2010         uint16_t rsvd3;
2011         uint16_t nextRspOffset;
2012         uint16_t rsvd4;
2013 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2014         uint16_t cmdEntryCnt;
2015         uint16_t cmdRingOffset;
2016         uint16_t rspEntryCnt;
2017         uint16_t rspRingOffset;
2018         uint16_t rsvd3;
2019         uint16_t nextCmdOffset;
2020         uint16_t rsvd4;
2021         uint16_t nextRspOffset;
2022 #endif
2023 } READ_RCONF_VAR;
2024
2025 /* Structure for MB Command READ_SPARM (13) */
2026 /* Structure for MB Command READ_SPARM64 (0x8D) */
2027
2028 typedef struct {
2029         uint32_t rsvd1;
2030         uint32_t rsvd2;
2031         union {
2032                 struct ulp_bde sp; /* This BDE points to struct serv_parm
2033                                       structure */
2034                 struct ulp_bde64 sp64;
2035         } un;
2036 #ifdef __BIG_ENDIAN_BITFIELD
2037         uint16_t rsvd3;
2038         uint16_t vpi;
2039 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2040         uint16_t vpi;
2041         uint16_t rsvd3;
2042 #endif
2043 } READ_SPARM_VAR;
2044
2045 /* Structure for MB Command READ_STATUS (14) */
2046
2047 typedef struct {
2048 #ifdef __BIG_ENDIAN_BITFIELD
2049         uint32_t rsvd1:31;
2050         uint32_t clrCounters:1;
2051         uint16_t activeXriCnt;
2052         uint16_t activeRpiCnt;
2053 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2054         uint32_t clrCounters:1;
2055         uint32_t rsvd1:31;
2056         uint16_t activeRpiCnt;
2057         uint16_t activeXriCnt;
2058 #endif
2059
2060         uint32_t xmitByteCnt;
2061         uint32_t rcvByteCnt;
2062         uint32_t xmitFrameCnt;
2063         uint32_t rcvFrameCnt;
2064         uint32_t xmitSeqCnt;
2065         uint32_t rcvSeqCnt;
2066         uint32_t totalOrigExchanges;
2067         uint32_t totalRespExchanges;
2068         uint32_t rcvPbsyCnt;
2069         uint32_t rcvFbsyCnt;
2070 } READ_STATUS_VAR;
2071
2072 /* Structure for MB Command READ_RPI (15) */
2073 /* Structure for MB Command READ_RPI64 (0x8F) */
2074
2075 typedef struct {
2076 #ifdef __BIG_ENDIAN_BITFIELD
2077         uint16_t nextRpi;
2078         uint16_t reqRpi;
2079         uint32_t rsvd2:8;
2080         uint32_t DID:24;
2081 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2082         uint16_t reqRpi;
2083         uint16_t nextRpi;
2084         uint32_t DID:24;
2085         uint32_t rsvd2:8;
2086 #endif
2087
2088         union {
2089                 struct ulp_bde sp;
2090                 struct ulp_bde64 sp64;
2091         } un;
2092
2093 } READ_RPI_VAR;
2094
2095 /* Structure for MB Command READ_XRI (16) */
2096
2097 typedef struct {
2098 #ifdef __BIG_ENDIAN_BITFIELD
2099         uint16_t nextXri;
2100         uint16_t reqXri;
2101         uint16_t rsvd1;
2102         uint16_t rpi;
2103         uint32_t rsvd2:8;
2104         uint32_t DID:24;
2105         uint32_t rsvd3:8;
2106         uint32_t SID:24;
2107         uint32_t rsvd4;
2108         uint8_t seqId;
2109         uint8_t rsvd5;
2110         uint16_t seqCount;
2111         uint16_t oxId;
2112         uint16_t rxId;
2113         uint32_t rsvd6:30;
2114         uint32_t si:1;
2115         uint32_t exchOrig:1;
2116 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2117         uint16_t reqXri;
2118         uint16_t nextXri;
2119         uint16_t rpi;
2120         uint16_t rsvd1;
2121         uint32_t DID:24;
2122         uint32_t rsvd2:8;
2123         uint32_t SID:24;
2124         uint32_t rsvd3:8;
2125         uint32_t rsvd4;
2126         uint16_t seqCount;
2127         uint8_t rsvd5;
2128         uint8_t seqId;
2129         uint16_t rxId;
2130         uint16_t oxId;
2131         uint32_t exchOrig:1;
2132         uint32_t si:1;
2133         uint32_t rsvd6:30;
2134 #endif
2135 } READ_XRI_VAR;
2136
2137 /* Structure for MB Command READ_REV (17) */
2138
2139 typedef struct {
2140 #ifdef __BIG_ENDIAN_BITFIELD
2141         uint32_t cv:1;
2142         uint32_t rr:1;
2143         uint32_t rsvd2:2;
2144         uint32_t v3req:1;
2145         uint32_t v3rsp:1;
2146         uint32_t rsvd1:25;
2147         uint32_t rv:1;
2148 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2149         uint32_t rv:1;
2150         uint32_t rsvd1:25;
2151         uint32_t v3rsp:1;
2152         uint32_t v3req:1;
2153         uint32_t rsvd2:2;
2154         uint32_t rr:1;
2155         uint32_t cv:1;
2156 #endif
2157
2158         uint32_t biuRev;
2159         uint32_t smRev;
2160         union {
2161                 uint32_t smFwRev;
2162                 struct {
2163 #ifdef __BIG_ENDIAN_BITFIELD
2164                         uint8_t ProgType;
2165                         uint8_t ProgId;
2166                         uint16_t ProgVer:4;
2167                         uint16_t ProgRev:4;
2168                         uint16_t ProgFixLvl:2;
2169                         uint16_t ProgDistType:2;
2170                         uint16_t DistCnt:4;
2171 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2172                         uint16_t DistCnt:4;
2173                         uint16_t ProgDistType:2;
2174                         uint16_t ProgFixLvl:2;
2175                         uint16_t ProgRev:4;
2176                         uint16_t ProgVer:4;
2177                         uint8_t ProgId;
2178                         uint8_t ProgType;
2179 #endif
2180
2181                 } b;
2182         } un;
2183         uint32_t endecRev;
2184 #ifdef __BIG_ENDIAN_BITFIELD
2185         uint8_t feaLevelHigh;
2186         uint8_t feaLevelLow;
2187         uint8_t fcphHigh;
2188         uint8_t fcphLow;
2189 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2190         uint8_t fcphLow;
2191         uint8_t fcphHigh;
2192         uint8_t feaLevelLow;
2193         uint8_t feaLevelHigh;
2194 #endif
2195
2196         uint32_t postKernRev;
2197         uint32_t opFwRev;
2198         uint8_t opFwName[16];
2199         uint32_t sli1FwRev;
2200         uint8_t sli1FwName[16];
2201         uint32_t sli2FwRev;
2202         uint8_t sli2FwName[16];
2203         uint32_t sli3Feat;
2204         uint32_t RandomData[6];
2205 } READ_REV_VAR;
2206
2207 /* Structure for MB Command READ_LINK_STAT (18) */
2208
2209 typedef struct {
2210         uint32_t rsvd1;
2211         uint32_t linkFailureCnt;
2212         uint32_t lossSyncCnt;
2213
2214         uint32_t lossSignalCnt;
2215         uint32_t primSeqErrCnt;
2216         uint32_t invalidXmitWord;
2217         uint32_t crcCnt;
2218         uint32_t primSeqTimeout;
2219         uint32_t elasticOverrun;
2220         uint32_t arbTimeout;
2221 } READ_LNK_VAR;
2222
2223 /* Structure for MB Command REG_LOGIN (19) */
2224 /* Structure for MB Command REG_LOGIN64 (0x93) */
2225
2226 typedef struct {
2227 #ifdef __BIG_ENDIAN_BITFIELD
2228         uint16_t rsvd1;
2229         uint16_t rpi;
2230         uint32_t rsvd2:8;
2231         uint32_t did:24;
2232 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2233         uint16_t rpi;
2234         uint16_t rsvd1;
2235         uint32_t did:24;
2236         uint32_t rsvd2:8;
2237 #endif
2238
2239         union {
2240                 struct ulp_bde sp;
2241                 struct ulp_bde64 sp64;
2242         } un;
2243
2244 #ifdef __BIG_ENDIAN_BITFIELD
2245         uint16_t rsvd6;
2246         uint16_t vpi;
2247 #else /* __LITTLE_ENDIAN_BITFIELD */
2248         uint16_t vpi;
2249         uint16_t rsvd6;
2250 #endif
2251
2252 } REG_LOGIN_VAR;
2253
2254 /* Word 30 contents for REG_LOGIN */
2255 typedef union {
2256         struct {
2257 #ifdef __BIG_ENDIAN_BITFIELD
2258                 uint16_t rsvd1:12;
2259                 uint16_t wd30_class:4;
2260                 uint16_t xri;
2261 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2262                 uint16_t xri;
2263                 uint16_t wd30_class:4;
2264                 uint16_t rsvd1:12;
2265 #endif
2266         } f;
2267         uint32_t word;
2268 } REG_WD30;
2269
2270 /* Structure for MB Command UNREG_LOGIN (20) */
2271
2272 typedef struct {
2273 #ifdef __BIG_ENDIAN_BITFIELD
2274         uint16_t rsvd1;
2275         uint16_t rpi;
2276         uint32_t rsvd2;
2277         uint32_t rsvd3;
2278         uint32_t rsvd4;
2279         uint32_t rsvd5;
2280         uint16_t rsvd6;
2281         uint16_t vpi;
2282 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2283         uint16_t rpi;
2284         uint16_t rsvd1;
2285         uint32_t rsvd2;
2286         uint32_t rsvd3;
2287         uint32_t rsvd4;
2288         uint32_t rsvd5;
2289         uint16_t vpi;
2290         uint16_t rsvd6;
2291 #endif
2292 } UNREG_LOGIN_VAR;
2293
2294 /* Structure for MB Command REG_VPI (0x96) */
2295 typedef struct {
2296 #ifdef __BIG_ENDIAN_BITFIELD
2297         uint32_t rsvd1;
2298         uint32_t rsvd2:7;
2299         uint32_t upd:1;
2300         uint32_t sid:24;
2301         uint32_t wwn[2];
2302         uint32_t rsvd5;
2303         uint16_t vfi;
2304         uint16_t vpi;
2305 #else   /*  __LITTLE_ENDIAN */
2306         uint32_t rsvd1;
2307         uint32_t sid:24;
2308         uint32_t upd:1;
2309         uint32_t rsvd2:7;
2310         uint32_t wwn[2];
2311         uint32_t rsvd5;
2312         uint16_t vpi;
2313         uint16_t vfi;
2314 #endif
2315 } REG_VPI_VAR;
2316
2317 /* Structure for MB Command UNREG_VPI (0x97) */
2318 typedef struct {
2319         uint32_t rsvd1;
2320 #ifdef __BIG_ENDIAN_BITFIELD
2321         uint16_t rsvd2;
2322         uint16_t sli4_vpi;
2323 #else   /*  __LITTLE_ENDIAN */
2324         uint16_t sli4_vpi;
2325         uint16_t rsvd2;
2326 #endif
2327         uint32_t rsvd3;
2328         uint32_t rsvd4;
2329         uint32_t rsvd5;
2330 #ifdef __BIG_ENDIAN_BITFIELD
2331         uint16_t rsvd6;
2332         uint16_t vpi;
2333 #else   /*  __LITTLE_ENDIAN */
2334         uint16_t vpi;
2335         uint16_t rsvd6;
2336 #endif
2337 } UNREG_VPI_VAR;
2338
2339 /* Structure for MB Command UNREG_D_ID (0x23) */
2340
2341 typedef struct {
2342         uint32_t did;
2343         uint32_t rsvd2;
2344         uint32_t rsvd3;
2345         uint32_t rsvd4;
2346         uint32_t rsvd5;
2347 #ifdef __BIG_ENDIAN_BITFIELD
2348         uint16_t rsvd6;
2349         uint16_t vpi;
2350 #else
2351         uint16_t vpi;
2352         uint16_t rsvd6;
2353 #endif
2354 } UNREG_D_ID_VAR;
2355
2356 /* Structure for MB Command READ_LA (21) */
2357 /* Structure for MB Command READ_LA64 (0x95) */
2358
2359 typedef struct {
2360         uint32_t eventTag;      /* Event tag */
2361 #ifdef __BIG_ENDIAN_BITFIELD
2362         uint32_t rsvd1:19;
2363         uint32_t fa:1;
2364         uint32_t mm:1;          /* Menlo Maintenance mode enabled */
2365         uint32_t rx:1;
2366         uint32_t pb:1;
2367         uint32_t il:1;
2368         uint32_t attType:8;
2369 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2370         uint32_t attType:8;
2371         uint32_t il:1;
2372         uint32_t pb:1;
2373         uint32_t rx:1;
2374         uint32_t mm:1;
2375         uint32_t fa:1;
2376         uint32_t rsvd1:19;
2377 #endif
2378
2379 #define AT_RESERVED    0x00     /* Reserved - attType */
2380 #define AT_LINK_UP     0x01     /* Link is up */
2381 #define AT_LINK_DOWN   0x02     /* Link is down */
2382
2383 #ifdef __BIG_ENDIAN_BITFIELD
2384         uint8_t granted_AL_PA;
2385         uint8_t lipAlPs;
2386         uint8_t lipType;
2387         uint8_t topology;
2388 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2389         uint8_t topology;
2390         uint8_t lipType;
2391         uint8_t lipAlPs;
2392         uint8_t granted_AL_PA;
2393 #endif
2394
2395 #define TOPOLOGY_PT_PT 0x01     /* Topology is pt-pt / pt-fabric */
2396 #define TOPOLOGY_LOOP  0x02     /* Topology is FC-AL */
2397 #define TOPOLOGY_LNK_MENLO_MAINTENANCE 0x05 /* maint mode zephtr to menlo */
2398
2399         union {
2400                 struct ulp_bde lilpBde; /* This BDE points to a 128 byte buffer
2401                                            to */
2402                 /* store the LILP AL_PA position map into */
2403                 struct ulp_bde64 lilpBde64;
2404         } un;
2405
2406 #ifdef __BIG_ENDIAN_BITFIELD
2407         uint32_t Dlu:1;
2408         uint32_t Dtf:1;
2409         uint32_t Drsvd2:14;
2410         uint32_t DlnkSpeed:8;
2411         uint32_t DnlPort:4;
2412         uint32_t Dtx:2;
2413         uint32_t Drx:2;
2414 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2415         uint32_t Drx:2;
2416         uint32_t Dtx:2;
2417         uint32_t DnlPort:4;
2418         uint32_t DlnkSpeed:8;
2419         uint32_t Drsvd2:14;
2420         uint32_t Dtf:1;
2421         uint32_t Dlu:1;
2422 #endif
2423
2424 #ifdef __BIG_ENDIAN_BITFIELD
2425         uint32_t Ulu:1;
2426         uint32_t Utf:1;
2427         uint32_t Ursvd2:14;
2428         uint32_t UlnkSpeed:8;
2429         uint32_t UnlPort:4;
2430         uint32_t Utx:2;
2431         uint32_t Urx:2;
2432 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2433         uint32_t Urx:2;
2434         uint32_t Utx:2;
2435         uint32_t UnlPort:4;
2436         uint32_t UlnkSpeed:8;
2437         uint32_t Ursvd2:14;
2438         uint32_t Utf:1;
2439         uint32_t Ulu:1;
2440 #endif
2441
2442 #define LA_UNKNW_LINK  0x0    /* lnkSpeed */
2443 #define LA_1GHZ_LINK   0x04   /* lnkSpeed */
2444 #define LA_2GHZ_LINK   0x08   /* lnkSpeed */
2445 #define LA_4GHZ_LINK   0x10   /* lnkSpeed */
2446 #define LA_8GHZ_LINK   0x20   /* lnkSpeed */
2447 #define LA_10GHZ_LINK  0x40   /* lnkSpeed */
2448
2449 } READ_LA_VAR;
2450
2451 /* Structure for MB Command CLEAR_LA (22) */
2452
2453 typedef struct {
2454         uint32_t eventTag;      /* Event tag */
2455         uint32_t rsvd1;
2456 } CLEAR_LA_VAR;
2457
2458 /* Structure for MB Command DUMP */
2459
2460 typedef struct {
2461 #ifdef __BIG_ENDIAN_BITFIELD
2462         uint32_t rsvd:25;
2463         uint32_t ra:1;
2464         uint32_t co:1;
2465         uint32_t cv:1;
2466         uint32_t type:4;
2467         uint32_t entry_index:16;
2468         uint32_t region_id:16;
2469 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2470         uint32_t type:4;
2471         uint32_t cv:1;
2472         uint32_t co:1;
2473         uint32_t ra:1;
2474         uint32_t rsvd:25;
2475         uint32_t region_id:16;
2476         uint32_t entry_index:16;
2477 #endif
2478
2479         uint32_t sli4_length;
2480         uint32_t word_cnt;
2481         uint32_t resp_offset;
2482 } DUMP_VAR;
2483
2484 #define  DMP_MEM_REG             0x1
2485 #define  DMP_NV_PARAMS           0x2
2486
2487 #define  DMP_REGION_VPD          0xe
2488 #define  DMP_VPD_SIZE            0x400  /* maximum amount of VPD */
2489 #define  DMP_RSP_OFFSET          0x14   /* word 5 contains first word of rsp */
2490 #define  DMP_RSP_SIZE            0x6C   /* maximum of 27 words of rsp data */
2491
2492 #define  DMP_REGION_VPORT        0x16   /* VPort info region */
2493 #define  DMP_VPORT_REGION_SIZE   0x200
2494 #define  DMP_MBOX_OFFSET_WORD    0x5
2495
2496 #define  DMP_REGION_23           0x17   /* fcoe param  and port state region */
2497 #define  DMP_RGN23_SIZE          0x400
2498
2499 #define  WAKE_UP_PARMS_REGION_ID    4
2500 #define  WAKE_UP_PARMS_WORD_SIZE   15
2501
2502 struct vport_rec {
2503         uint8_t wwpn[8];
2504         uint8_t wwnn[8];
2505 };
2506
2507 #define VPORT_INFO_SIG 0x32324752
2508 #define VPORT_INFO_REV_MASK 0xff
2509 #define VPORT_INFO_REV 0x1
2510 #define MAX_STATIC_VPORT_COUNT 16
2511 struct static_vport_info {
2512         uint32_t                signature;
2513         uint32_t                rev;
2514         struct vport_rec        vport_list[MAX_STATIC_VPORT_COUNT];
2515         uint32_t                resvd[66];
2516 };
2517
2518 /* Option rom version structure */
2519 struct prog_id {
2520 #ifdef __BIG_ENDIAN_BITFIELD
2521         uint8_t  type;
2522         uint8_t  id;
2523         uint32_t ver:4;  /* Major Version */
2524         uint32_t rev:4;  /* Revision */
2525         uint32_t lev:2;  /* Level */
2526         uint32_t dist:2; /* Dist Type */
2527         uint32_t num:4;  /* number after dist type */
2528 #else /*  __LITTLE_ENDIAN_BITFIELD */
2529         uint32_t num:4;  /* number after dist type */
2530         uint32_t dist:2; /* Dist Type */
2531         uint32_t lev:2;  /* Level */
2532         uint32_t rev:4;  /* Revision */
2533         uint32_t ver:4;  /* Major Version */
2534         uint8_t  id;
2535         uint8_t  type;
2536 #endif
2537 };
2538
2539 /* Structure for MB Command UPDATE_CFG (0x1B) */
2540
2541 struct update_cfg_var {
2542 #ifdef __BIG_ENDIAN_BITFIELD
2543         uint32_t rsvd2:16;
2544         uint32_t type:8;
2545         uint32_t rsvd:1;
2546         uint32_t ra:1;
2547         uint32_t co:1;
2548         uint32_t cv:1;
2549         uint32_t req:4;
2550         uint32_t entry_length:16;
2551         uint32_t region_id:16;
2552 #else  /*  __LITTLE_ENDIAN_BITFIELD */
2553         uint32_t req:4;
2554         uint32_t cv:1;
2555         uint32_t co:1;
2556         uint32_t ra:1;
2557         uint32_t rsvd:1;
2558         uint32_t type:8;
2559         uint32_t rsvd2:16;
2560         uint32_t region_id:16;
2561         uint32_t entry_length:16;
2562 #endif
2563
2564         uint32_t resp_info;
2565         uint32_t byte_cnt;
2566         uint32_t data_offset;
2567 };
2568
2569 struct hbq_mask {
2570 #ifdef __BIG_ENDIAN_BITFIELD
2571         uint8_t tmatch;
2572         uint8_t tmask;
2573         uint8_t rctlmatch;
2574         uint8_t rctlmask;
2575 #else   /*  __LITTLE_ENDIAN */
2576         uint8_t rctlmask;
2577         uint8_t rctlmatch;
2578         uint8_t tmask;
2579         uint8_t tmatch;
2580 #endif
2581 };
2582
2583
2584 /* Structure for MB Command CONFIG_HBQ (7c) */
2585
2586 struct config_hbq_var {
2587 #ifdef __BIG_ENDIAN_BITFIELD
2588         uint32_t rsvd1      :7;
2589         uint32_t recvNotify :1;     /* Receive Notification */
2590         uint32_t numMask    :8;     /* # Mask Entries       */
2591         uint32_t profile    :8;     /* Selection Profile    */
2592         uint32_t rsvd2      :8;
2593 #else   /*  __LITTLE_ENDIAN */
2594         uint32_t rsvd2      :8;
2595         uint32_t profile    :8;     /* Selection Profile    */
2596         uint32_t numMask    :8;     /* # Mask Entries       */
2597         uint32_t recvNotify :1;     /* Receive Notification */
2598         uint32_t rsvd1      :7;
2599 #endif
2600
2601 #ifdef __BIG_ENDIAN_BITFIELD
2602         uint32_t hbqId      :16;
2603         uint32_t rsvd3      :12;
2604         uint32_t ringMask   :4;
2605 #else   /*  __LITTLE_ENDIAN */
2606         uint32_t ringMask   :4;
2607         uint32_t rsvd3      :12;
2608         uint32_t hbqId      :16;
2609 #endif
2610
2611 #ifdef __BIG_ENDIAN_BITFIELD
2612         uint32_t entry_count :16;
2613         uint32_t rsvd4        :8;
2614         uint32_t headerLen    :8;
2615 #else   /*  __LITTLE_ENDIAN */
2616         uint32_t headerLen    :8;
2617         uint32_t rsvd4        :8;
2618         uint32_t entry_count :16;
2619 #endif
2620
2621         uint32_t hbqaddrLow;
2622         uint32_t hbqaddrHigh;
2623
2624 #ifdef __BIG_ENDIAN_BITFIELD
2625         uint32_t rsvd5      :31;
2626         uint32_t logEntry   :1;
2627 #else   /*  __LITTLE_ENDIAN */
2628         uint32_t logEntry   :1;
2629         uint32_t rsvd5      :31;
2630 #endif
2631
2632         uint32_t rsvd6;    /* w7 */
2633         uint32_t rsvd7;    /* w8 */
2634         uint32_t rsvd8;    /* w9 */
2635
2636         struct hbq_mask hbqMasks[6];
2637
2638
2639         union {
2640                 uint32_t allprofiles[12];
2641
2642                 struct {
2643                         #ifdef __BIG_ENDIAN_BITFIELD
2644                                 uint32_t        seqlenoff       :16;
2645                                 uint32_t        maxlen          :16;
2646                         #else   /*  __LITTLE_ENDIAN */
2647                                 uint32_t        maxlen          :16;
2648                                 uint32_t        seqlenoff       :16;
2649                         #endif
2650                         #ifdef __BIG_ENDIAN_BITFIELD
2651                                 uint32_t        rsvd1           :28;
2652                                 uint32_t        seqlenbcnt      :4;
2653                         #else   /*  __LITTLE_ENDIAN */
2654                                 uint32_t        seqlenbcnt      :4;
2655                                 uint32_t        rsvd1           :28;
2656                         #endif
2657                         uint32_t rsvd[10];
2658                 } profile2;
2659
2660                 struct {
2661                         #ifdef __BIG_ENDIAN_BITFIELD
2662                                 uint32_t        seqlenoff       :16;
2663                                 uint32_t        maxlen          :16;
2664                         #else   /*  __LITTLE_ENDIAN */
2665                                 uint32_t        maxlen          :16;
2666                                 uint32_t        seqlenoff       :16;
2667                         #endif
2668                         #ifdef __BIG_ENDIAN_BITFIELD
2669                                 uint32_t        cmdcodeoff      :28;
2670                                 uint32_t        rsvd1           :12;
2671                                 uint32_t        seqlenbcnt      :4;
2672                         #else   /*  __LITTLE_ENDIAN */
2673                                 uint32_t        seqlenbcnt      :4;
2674                                 uint32_t        rsvd1           :12;
2675                                 uint32_t        cmdcodeoff      :28;
2676                         #endif
2677                         uint32_t cmdmatch[8];
2678
2679                         uint32_t rsvd[2];
2680                 } profile3;
2681
2682                 struct {
2683                         #ifdef __BIG_ENDIAN_BITFIELD
2684                                 uint32_t        seqlenoff       :16;
2685                                 uint32_t        maxlen          :16;
2686                         #else   /*  __LITTLE_ENDIAN */
2687                                 uint32_t        maxlen          :16;
2688                                 uint32_t        seqlenoff       :16;
2689                         #endif
2690                         #ifdef __BIG_ENDIAN_BITFIELD
2691                                 uint32_t        cmdcodeoff      :28;
2692                                 uint32_t        rsvd1           :12;
2693                                 uint32_t        seqlenbcnt      :4;
2694                         #else   /*  __LITTLE_ENDIAN */
2695                                 uint32_t        seqlenbcnt      :4;
2696                                 uint32_t        rsvd1           :12;
2697                                 uint32_t        cmdcodeoff      :28;
2698                         #endif
2699                         uint32_t cmdmatch[8];
2700
2701                         uint32_t rsvd[2];
2702                 } profile5;
2703
2704         } profiles;
2705
2706 };
2707
2708
2709
2710 /* Structure for MB Command CONFIG_PORT (0x88) */
2711 typedef struct {
2712 #ifdef __BIG_ENDIAN_BITFIELD
2713         uint32_t cBE       :  1;
2714         uint32_t cET       :  1;
2715         uint32_t cHpcb     :  1;
2716         uint32_t cMA       :  1;
2717         uint32_t sli_mode  :  4;
2718         uint32_t pcbLen    : 24;       /* bit 23:0  of memory based port
2719                                         * config block */
2720 #else   /*  __LITTLE_ENDIAN */
2721         uint32_t pcbLen    : 24;       /* bit 23:0  of memory based port
2722                                         * config block */
2723         uint32_t sli_mode  :  4;
2724         uint32_t cMA       :  1;
2725         uint32_t cHpcb     :  1;
2726         uint32_t cET       :  1;
2727         uint32_t cBE       :  1;
2728 #endif
2729
2730         uint32_t pcbLow;       /* bit 31:0  of memory based port config block */
2731         uint32_t pcbHigh;      /* bit 63:32 of memory based port config block */
2732         uint32_t hbainit[5];
2733 #ifdef __BIG_ENDIAN_BITFIELD
2734         uint32_t hps       :  1; /* bit 31 word9 Host Pointer in slim */
2735         uint32_t rsvd      : 31; /* least significant 31 bits of word 9 */
2736 #else   /*  __LITTLE_ENDIAN */
2737         uint32_t rsvd      : 31; /* least significant 31 bits of word 9 */
2738         uint32_t hps       :  1; /* bit 31 word9 Host Pointer in slim */
2739 #endif
2740
2741 #ifdef __BIG_ENDIAN_BITFIELD
2742         uint32_t rsvd1     : 19;  /* Reserved                             */
2743         uint32_t cdss      :  1;  /* Configure Data Security SLI          */
2744         uint32_t rsvd2     :  3;  /* Reserved                             */
2745         uint32_t cbg       :  1;  /* Configure BlockGuard                 */
2746         uint32_t cmv       :  1;  /* Configure Max VPIs                   */
2747         uint32_t ccrp      :  1;  /* Config Command Ring Polling          */
2748         uint32_t csah      :  1;  /* Configure Synchronous Abort Handling */
2749         uint32_t chbs      :  1;  /* Cofigure Host Backing store          */
2750         uint32_t cinb      :  1;  /* Enable Interrupt Notification Block  */
2751         uint32_t cerbm     :  1;  /* Configure Enhanced Receive Buf Mgmt  */
2752         uint32_t cmx       :  1;  /* Configure Max XRIs                   */
2753         uint32_t cmr       :  1;  /* Configure Max RPIs                   */
2754 #else   /*  __LITTLE_ENDIAN */
2755         uint32_t cmr       :  1;  /* Configure Max RPIs                   */
2756         uint32_t cmx       :  1;  /* Configure Max XRIs                   */
2757         uint32_t cerbm     :  1;  /* Configure Enhanced Receive Buf Mgmt  */
2758         uint32_t cinb      :  1;  /* Enable Interrupt Notification Block  */
2759         uint32_t chbs      :  1;  /* Cofigure Host Backing store          */
2760         uint32_t csah      :  1;  /* Configure Synchronous Abort Handling */
2761         uint32_t ccrp      :  1;  /* Config Command Ring Polling          */
2762         uint32_t cmv       :  1;  /* Configure Max VPIs                   */
2763         uint32_t cbg       :  1;  /* Configure BlockGuard                 */
2764         uint32_t rsvd2     :  3;  /* Reserved                             */
2765         uint32_t cdss      :  1;  /* Configure Data Security SLI          */
2766         uint32_t rsvd1     : 19;  /* Reserved                             */
2767 #endif
2768 #ifdef __BIG_ENDIAN_BITFIELD
2769         uint32_t rsvd3     : 19;  /* Reserved                             */
2770         uint32_t gdss      :  1;  /* Configure Data Security SLI          */
2771         uint32_t rsvd4     :  3;  /* Reserved                             */
2772         uint32_t gbg       :  1;  /* Grant BlockGuard                     */
2773         uint32_t gmv       :  1;  /* Grant Max VPIs                       */
2774         uint32_t gcrp      :  1;  /* Grant Command Ring Polling           */
2775         uint32_t gsah      :  1;  /* Grant Synchronous Abort Handling     */
2776         uint32_t ghbs      :  1;  /* Grant Host Backing Store             */
2777         uint32_t ginb      :  1;  /* Grant Interrupt Notification Block   */
2778         uint32_t gerbm     :  1;  /* Grant ERBM Request                   */
2779         uint32_t gmx       :  1;  /* Grant Max XRIs                       */
2780         uint32_t gmr       :  1;  /* Grant Max RPIs                       */
2781 #else   /*  __LITTLE_ENDIAN */
2782         uint32_t gmr       :  1;  /* Grant Max RPIs                       */
2783         uint32_t gmx       :  1;  /* Grant Max XRIs                       */
2784         uint32_t gerbm     :  1;  /* Grant ERBM Request                   */
2785         uint32_t ginb      :  1;  /* Grant Interrupt Notification Block   */
2786         uint32_t ghbs      :  1;  /* Grant Host Backing Store             */
2787         uint32_t gsah      :  1;  /* Grant Synchronous Abort Handling     */
2788         uint32_t gcrp      :  1;  /* Grant Command Ring Polling           */
2789         uint32_t gmv       :  1;  /* Grant Max VPIs                       */
2790         uint32_t gbg       :  1;  /* Grant BlockGuard                     */
2791         uint32_t rsvd4     :  3;  /* Reserved                             */
2792         uint32_t gdss      :  1;  /* Configure Data Security SLI          */
2793         uint32_t rsvd3     : 19;  /* Reserved                             */
2794 #endif
2795
2796 #ifdef __BIG_ENDIAN_BITFIELD
2797         uint32_t max_rpi   : 16;  /* Max RPIs Port should configure       */
2798         uint32_t max_xri   : 16;  /* Max XRIs Port should configure       */
2799 #else   /*  __LITTLE_ENDIAN */
2800         uint32_t max_xri   : 16;  /* Max XRIs Port should configure       */
2801         uint32_t max_rpi   : 16;  /* Max RPIs Port should configure       */
2802 #endif
2803
2804 #ifdef __BIG_ENDIAN_BITFIELD
2805         uint32_t max_hbq   : 16;  /* Max HBQs Host expect to configure    */
2806         uint32_t rsvd5     : 16;  /* Max HBQs Host expect to configure    */
2807 #else   /*  __LITTLE_ENDIAN */
2808         uint32_t rsvd5     : 16;  /* Max HBQs Host expect to configure    */
2809         uint32_t max_hbq   : 16;  /* Max HBQs Host expect to configure    */
2810 #endif
2811
2812         uint32_t rsvd6;           /* Reserved                             */
2813
2814 #ifdef __BIG_ENDIAN_BITFIELD
2815         uint32_t fips_rev   : 3;   /* FIPS Spec Revision                   */
2816         uint32_t fips_level : 4;   /* FIPS Level                           */
2817         uint32_t sec_err    : 9;   /* security crypto error                */
2818         uint32_t max_vpi    : 16;  /* Max number of virt N-Ports           */
2819 #else   /*  __LITTLE_ENDIAN */
2820         uint32_t max_vpi    : 16;  /* Max number of virt N-Ports           */
2821         uint32_t sec_err    : 9;   /* security crypto error                */
2822         uint32_t fips_level : 4;   /* FIPS Level                           */
2823         uint32_t fips_rev   : 3;   /* FIPS Spec Revision                   */
2824 #endif
2825
2826 } CONFIG_PORT_VAR;
2827
2828 /* Structure for MB Command CONFIG_MSI (0x30) */
2829 struct config_msi_var {
2830 #ifdef __BIG_ENDIAN_BITFIELD
2831         uint32_t dfltMsgNum:8;  /* Default message number            */
2832         uint32_t rsvd1:11;      /* Reserved                          */
2833         uint32_t NID:5;         /* Number of secondary attention IDs */
2834         uint32_t rsvd2:5;       /* Reserved                          */
2835         uint32_t dfltPresent:1; /* Default message number present    */
2836         uint32_t addFlag:1;     /* Add association flag              */
2837         uint32_t reportFlag:1;  /* Report association flag           */
2838 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2839         uint32_t reportFlag:1;  /* Report association flag           */
2840         uint32_t addFlag:1;     /* Add association flag              */
2841         uint32_t dfltPresent:1; /* Default message number present    */
2842         uint32_t rsvd2:5;       /* Reserved                          */
2843         uint32_t NID:5;         /* Number of secondary attention IDs */
2844         uint32_t rsvd1:11;      /* Reserved                          */
2845         uint32_t dfltMsgNum:8;  /* Default message number            */
2846 #endif
2847         uint32_t attentionConditions[2];
2848         uint8_t  attentionId[16];
2849         uint8_t  messageNumberByHA[64];
2850         uint8_t  messageNumberByID[16];
2851         uint32_t autoClearHA[2];
2852 #ifdef __BIG_ENDIAN_BITFIELD
2853         uint32_t rsvd3:16;
2854         uint32_t autoClearID:16;
2855 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2856         uint32_t autoClearID:16;
2857         uint32_t rsvd3:16;
2858 #endif
2859         uint32_t rsvd4;
2860 };
2861
2862 /* SLI-2 Port Control Block */
2863
2864 /* SLIM POINTER */
2865 #define SLIMOFF 0x30            /* WORD */
2866
2867 typedef struct _SLI2_RDSC {
2868         uint32_t cmdEntries;
2869         uint32_t cmdAddrLow;
2870         uint32_t cmdAddrHigh;
2871
2872         uint32_t rspEntries;
2873         uint32_t rspAddrLow;
2874         uint32_t rspAddrHigh;
2875 } SLI2_RDSC;
2876
2877 typedef struct _PCB {
2878 #ifdef __BIG_ENDIAN_BITFIELD
2879         uint32_t type:8;
2880 #define TYPE_NATIVE_SLI2       0x01;
2881         uint32_t feature:8;
2882 #define FEATURE_INITIAL_SLI2   0x01;
2883         uint32_t rsvd:12;
2884         uint32_t maxRing:4;
2885 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2886         uint32_t maxRing:4;
2887         uint32_t rsvd:12;
2888         uint32_t feature:8;
2889 #define FEATURE_INITIAL_SLI2   0x01;
2890         uint32_t type:8;
2891 #define TYPE_NATIVE_SLI2       0x01;
2892 #endif
2893
2894         uint32_t mailBoxSize;
2895         uint32_t mbAddrLow;
2896         uint32_t mbAddrHigh;
2897
2898         uint32_t hgpAddrLow;
2899         uint32_t hgpAddrHigh;
2900
2901         uint32_t pgpAddrLow;
2902         uint32_t pgpAddrHigh;
2903         SLI2_RDSC rdsc[MAX_RINGS];
2904 } PCB_t;
2905
2906 /* NEW_FEATURE */
2907 typedef struct {
2908 #ifdef __BIG_ENDIAN_BITFIELD
2909         uint32_t rsvd0:27;
2910         uint32_t discardFarp:1;
2911         uint32_t IPEnable:1;
2912         uint32_t nodeName:1;
2913         uint32_t portName:1;
2914         uint32_t filterEnable:1;
2915 #else   /*  __LITTLE_ENDIAN_BITFIELD */
2916         uint32_t filterEnable:1;
2917         uint32_t portName:1;
2918         uint32_t nodeName:1;
2919         uint32_t IPEnable:1;
2920         uint32_t discardFarp:1;
2921         uint32_t rsvd:27;
2922 #endif
2923
2924         uint8_t portname[8];    /* Used to be struct lpfc_name */
2925         uint8_t nodename[8];
2926         uint32_t rsvd1;
2927         uint32_t rsvd2;
2928         uint32_t rsvd3;
2929         uint32_t IPAddress;
2930 } CONFIG_FARP_VAR;
2931
2932 /* Structure for MB Command MBX_ASYNCEVT_ENABLE (0x33) */
2933
2934 typedef struct {
2935 #ifdef __BIG_ENDIAN_BITFIELD
2936         uint32_t rsvd:30;
2937         uint32_t ring:2;        /* Ring for ASYNC_EVENT iocb Bits 0-1*/
2938 #else /*  __LITTLE_ENDIAN */
2939         uint32_t ring:2;        /* Ring for ASYNC_EVENT iocb Bits 0-1*/
2940         uint32_t rsvd:30;
2941 #endif
2942 } ASYNCEVT_ENABLE_VAR;
2943
2944 /* Union of all Mailbox Command types */
2945 #define MAILBOX_CMD_WSIZE       32
2946 #define MAILBOX_CMD_SIZE        (MAILBOX_CMD_WSIZE * sizeof(uint32_t))
2947 /* ext_wsize times 4 bytes should not be greater than max xmit size */
2948 #define MAILBOX_EXT_WSIZE       512
2949 #define MAILBOX_EXT_SIZE        (MAILBOX_EXT_WSIZE * sizeof(uint32_t))
2950 #define MAILBOX_HBA_EXT_OFFSET  0x100
2951 /* max mbox xmit size is a page size for sysfs IO operations */
2952 #define MAILBOX_MAX_XMIT_SIZE   PAGE_SIZE
2953
2954 typedef union {
2955         uint32_t varWords[MAILBOX_CMD_WSIZE - 1]; /* first word is type/
2956                                                     * feature/max ring number
2957                                                     */
2958         LOAD_SM_VAR varLdSM;            /* cmd =  1 (LOAD_SM)        */
2959         READ_NV_VAR varRDnvp;           /* cmd =  2 (READ_NVPARMS)   */
2960         WRITE_NV_VAR varWTnvp;          /* cmd =  3 (WRITE_NVPARMS)  */
2961         BIU_DIAG_VAR varBIUdiag;        /* cmd =  4 (RUN_BIU_DIAG)   */
2962         INIT_LINK_VAR varInitLnk;       /* cmd =  5 (INIT_LINK)      */
2963         DOWN_LINK_VAR varDwnLnk;        /* cmd =  6 (DOWN_LINK)      */
2964         CONFIG_LINK varCfgLnk;          /* cmd =  7 (CONFIG_LINK)    */
2965         PART_SLIM_VAR varSlim;          /* cmd =  8 (PART_SLIM)      */
2966         CONFIG_RING_VAR varCfgRing;     /* cmd =  9 (CONFIG_RING)    */
2967         RESET_RING_VAR varRstRing;      /* cmd = 10 (RESET_RING)     */
2968         READ_CONFIG_VAR varRdConfig;    /* cmd = 11 (READ_CONFIG)    */
2969         READ_RCONF_VAR varRdRConfig;    /* cmd = 12 (READ_RCONFIG)   */
2970         READ_SPARM_VAR varRdSparm;      /* cmd = 13 (READ_SPARM(64)) */
2971         READ_STATUS_VAR varRdStatus;    /* cmd = 14 (READ_STATUS)    */
2972         READ_RPI_VAR varRdRPI;          /* cmd = 15 (READ_RPI(64))   */
2973         READ_XRI_VAR varRdXRI;          /* cmd = 16 (READ_XRI)       */
2974         READ_REV_VAR varRdRev;          /* cmd = 17 (READ_REV)       */
2975         READ_LNK_VAR varRdLnk;          /* cmd = 18 (READ_LNK_STAT)  */
2976         REG_LOGIN_VAR varRegLogin;      /* cmd = 19 (REG_LOGIN(64))  */
2977         UNREG_LOGIN_VAR varUnregLogin;  /* cmd = 20 (UNREG_LOGIN)    */
2978         READ_LA_VAR varReadLA;          /* cmd = 21 (READ_LA(64))    */
2979         CLEAR_LA_VAR varClearLA;        /* cmd = 22 (CLEAR_LA)       */
2980         DUMP_VAR varDmp;                /* Warm Start DUMP mbx cmd   */
2981         UNREG_D_ID_VAR varUnregDID;     /* cmd = 0x23 (UNREG_D_ID)   */
2982         CONFIG_FARP_VAR varCfgFarp;     /* cmd = 0x25 (CONFIG_FARP)
2983                                          * NEW_FEATURE
2984                                          */
2985         struct config_hbq_var varCfgHbq;/* cmd = 0x7c (CONFIG_HBQ)  */
2986         struct update_cfg_var varUpdateCfg; /* cmd = 0x1B (UPDATE_CFG)*/
2987         CONFIG_PORT_VAR varCfgPort;     /* cmd = 0x88 (CONFIG_PORT)  */
2988         REG_VPI_VAR varRegVpi;          /* cmd = 0x96 (REG_VPI) */
2989         UNREG_VPI_VAR varUnregVpi;      /* cmd = 0x97 (UNREG_VPI) */
2990         ASYNCEVT_ENABLE_VAR varCfgAsyncEvent; /*cmd = x33 (CONFIG_ASYNC) */
2991         struct READ_EVENT_LOG_VAR varRdEventLog;        /* cmd = 0x38
2992                                                          * (READ_EVENT_LOG)
2993                                                          */
2994         struct config_msi_var varCfgMSI;/* cmd = x30 (CONFIG_MSI)     */
2995 } MAILVARIANTS;
2996
2997 /*
2998  * SLI-2 specific structures
2999  */
3000
3001 struct lpfc_hgp {
3002         __le32 cmdPutInx;
3003         __le32 rspGetInx;
3004 };
3005
3006 struct lpfc_pgp {
3007         __le32 cmdGetInx;
3008         __le32 rspPutInx;
3009 };
3010
3011 struct sli2_desc {
3012         uint32_t unused1[16];
3013         struct lpfc_hgp host[MAX_RINGS];
3014         struct lpfc_pgp port[MAX_RINGS];
3015 };
3016
3017 struct sli3_desc {
3018         struct lpfc_hgp host[MAX_RINGS];
3019         uint32_t reserved[8];
3020         uint32_t hbq_put[16];
3021 };
3022
3023 struct sli3_pgp {
3024         struct lpfc_pgp port[MAX_RINGS];
3025         uint32_t hbq_get[16];
3026 };
3027
3028 union sli_var {
3029         struct sli2_desc        s2;
3030         struct sli3_desc        s3;
3031         struct sli3_pgp         s3_pgp;
3032 };
3033
3034 typedef struct {
3035 #ifdef __BIG_ENDIAN_BITFIELD
3036         uint16_t mbxStatus;
3037         uint8_t mbxCommand;
3038         uint8_t mbxReserved:6;
3039         uint8_t mbxHc:1;
3040         uint8_t mbxOwner:1;     /* Low order bit first word */
3041 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3042         uint8_t mbxOwner:1;     /* Low order bit first word */
3043         uint8_t mbxHc:1;
3044         uint8_t mbxReserved:6;
3045         uint8_t mbxCommand;
3046         uint16_t mbxStatus;
3047 #endif
3048
3049         MAILVARIANTS un;
3050         union sli_var us;
3051 } MAILBOX_t;
3052
3053 /*
3054  *    Begin Structure Definitions for IOCB Commands
3055  */
3056
3057 typedef struct {
3058 #ifdef __BIG_ENDIAN_BITFIELD
3059         uint8_t statAction;
3060         uint8_t statRsn;
3061         uint8_t statBaExp;
3062         uint8_t statLocalError;
3063 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3064         uint8_t statLocalError;
3065         uint8_t statBaExp;
3066         uint8_t statRsn;
3067         uint8_t statAction;
3068 #endif
3069         /* statRsn  P/F_RJT reason codes */
3070 #define RJT_BAD_D_ID       0x01 /* Invalid D_ID field */
3071 #define RJT_BAD_S_ID       0x02 /* Invalid S_ID field */
3072 #define RJT_UNAVAIL_TEMP   0x03 /* N_Port unavailable temp. */
3073 #define RJT_UNAVAIL_PERM   0x04 /* N_Port unavailable perm. */
3074 #define RJT_UNSUP_CLASS    0x05 /* Class not supported */
3075 #define RJT_DELIM_ERR      0x06 /* Delimiter usage error */
3076 #define RJT_UNSUP_TYPE     0x07 /* Type not supported */
3077 #define RJT_BAD_CONTROL    0x08 /* Invalid link conrtol */
3078 #define RJT_BAD_RCTL       0x09 /* R_CTL invalid */
3079 #define RJT_BAD_FCTL       0x0A /* F_CTL invalid */
3080 #define RJT_BAD_OXID       0x0B /* OX_ID invalid */
3081 #define RJT_BAD_RXID       0x0C /* RX_ID invalid */
3082 #define RJT_BAD_SEQID      0x0D /* SEQ_ID invalid */
3083 #define RJT_BAD_DFCTL      0x0E /* DF_CTL invalid */
3084 #define RJT_BAD_SEQCNT     0x0F /* SEQ_CNT invalid */
3085 #define RJT_BAD_PARM       0x10 /* Param. field invalid */
3086 #define RJT_XCHG_ERR       0x11 /* Exchange error */
3087 #define RJT_PROT_ERR       0x12 /* Protocol error */
3088 #define RJT_BAD_LENGTH     0x13 /* Invalid Length */
3089 #define RJT_UNEXPECTED_ACK 0x14 /* Unexpected ACK */
3090 #define RJT_LOGIN_REQUIRED 0x16 /* Login required */
3091 #define RJT_TOO_MANY_SEQ   0x17 /* Excessive sequences */
3092 #define RJT_XCHG_NOT_STRT  0x18 /* Exchange not started */
3093 #define RJT_UNSUP_SEC_HDR  0x19 /* Security hdr not supported */
3094 #define RJT_UNAVAIL_PATH   0x1A /* Fabric Path not available */
3095 #define RJT_VENDOR_UNIQUE  0xFF /* Vendor unique error */
3096
3097 #define IOERR_SUCCESS                 0x00      /* statLocalError */
3098 #define IOERR_MISSING_CONTINUE        0x01
3099 #define IOERR_SEQUENCE_TIMEOUT        0x02
3100 #define IOERR_INTERNAL_ERROR          0x03
3101 #define IOERR_INVALID_RPI             0x04
3102 #define IOERR_NO_XRI                  0x05
3103 #define IOERR_ILLEGAL_COMMAND         0x06
3104 #define IOERR_XCHG_DROPPED            0x07
3105 #define IOERR_ILLEGAL_FIELD           0x08
3106 #define IOERR_BAD_CONTINUE            0x09
3107 #define IOERR_TOO_MANY_BUFFERS        0x0A
3108 #define IOERR_RCV_BUFFER_WAITING      0x0B
3109 #define IOERR_NO_CONNECTION           0x0C
3110 #define IOERR_TX_DMA_FAILED           0x0D
3111 #define IOERR_RX_DMA_FAILED           0x0E
3112 #define IOERR_ILLEGAL_FRAME           0x0F
3113 #define IOERR_EXTRA_DATA              0x10
3114 #define IOERR_NO_RESOURCES            0x11
3115 #define IOERR_RESERVED                0x12
3116 #define IOERR_ILLEGAL_LENGTH          0x13
3117 #define IOERR_UNSUPPORTED_FEATURE     0x14
3118 #define IOERR_ABORT_IN_PROGRESS       0x15
3119 #define IOERR_ABORT_REQUESTED         0x16
3120 #define IOERR_RECEIVE_BUFFER_TIMEOUT  0x17
3121 #define IOERR_LOOP_OPEN_FAILURE       0x18
3122 #define IOERR_RING_RESET              0x19
3123 #define IOERR_LINK_DOWN               0x1A
3124 #define IOERR_CORRUPTED_DATA          0x1B
3125 #define IOERR_CORRUPTED_RPI           0x1C
3126 #define IOERR_OUT_OF_ORDER_DATA       0x1D
3127 #define IOERR_OUT_OF_ORDER_ACK        0x1E
3128 #define IOERR_DUP_FRAME               0x1F
3129 #define IOERR_LINK_CONTROL_FRAME      0x20      /* ACK_N received */
3130 #define IOERR_BAD_HOST_ADDRESS        0x21
3131 #define IOERR_RCV_HDRBUF_WAITING      0x22
3132 #define IOERR_MISSING_HDR_BUFFER      0x23
3133 #define IOERR_MSEQ_CHAIN_CORRUPTED    0x24
3134 #define IOERR_ABORTMULT_REQUESTED     0x25
3135 #define IOERR_BUFFER_SHORTAGE         0x28
3136 #define IOERR_DEFAULT                 0x29
3137 #define IOERR_CNT                     0x2A
3138 #define IOERR_SLER_FAILURE            0x46
3139 #define IOERR_SLER_CMD_RCV_FAILURE    0x47
3140 #define IOERR_SLER_REC_RJT_ERR        0x48
3141 #define IOERR_SLER_REC_SRR_RETRY_ERR  0x49
3142 #define IOERR_SLER_SRR_RJT_ERR        0x4A
3143 #define IOERR_SLER_RRQ_RJT_ERR        0x4C
3144 #define IOERR_SLER_RRQ_RETRY_ERR      0x4D
3145 #define IOERR_SLER_ABTS_ERR           0x4E
3146
3147 #define IOERR_DRVR_MASK               0x100
3148 #define IOERR_SLI_DOWN                0x101  /* ulpStatus  - Driver defined */
3149 #define IOERR_SLI_BRESET              0x102
3150 #define IOERR_SLI_ABORTED             0x103
3151 } PARM_ERR;
3152
3153 typedef union {
3154         struct {
3155 #ifdef __BIG_ENDIAN_BITFIELD
3156                 uint8_t Rctl;   /* R_CTL field */
3157                 uint8_t Type;   /* TYPE field */
3158                 uint8_t Dfctl;  /* DF_CTL field */
3159                 uint8_t Fctl;   /* Bits 0-7 of IOCB word 5 */
3160 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3161                 uint8_t Fctl;   /* Bits 0-7 of IOCB word 5 */
3162                 uint8_t Dfctl;  /* DF_CTL field */
3163                 uint8_t Type;   /* TYPE field */
3164                 uint8_t Rctl;   /* R_CTL field */
3165 #endif
3166
3167 #define BC      0x02            /* Broadcast Received  - Fctl */
3168 #define SI      0x04            /* Sequence Initiative */
3169 #define LA      0x08            /* Ignore Link Attention state */
3170 #define LS      0x80            /* Last Sequence */
3171         } hcsw;
3172         uint32_t reserved;
3173 } WORD5;
3174
3175 /* IOCB Command template for a generic response */
3176 typedef struct {
3177         uint32_t reserved[4];
3178         PARM_ERR perr;
3179 } GENERIC_RSP;
3180
3181 /* IOCB Command template for XMIT / XMIT_BCAST / RCV_SEQUENCE / XMIT_ELS */
3182 typedef struct {
3183         struct ulp_bde xrsqbde[2];
3184         uint32_t xrsqRo;        /* Starting Relative Offset */
3185         WORD5 w5;               /* Header control/status word */
3186 } XR_SEQ_FIELDS;
3187
3188 /* IOCB Command template for ELS_REQUEST */
3189 typedef struct {
3190         struct ulp_bde elsReq;
3191         struct ulp_bde elsRsp;
3192
3193 #ifdef __BIG_ENDIAN_BITFIELD
3194         uint32_t word4Rsvd:7;
3195         uint32_t fl:1;
3196         uint32_t myID:24;
3197         uint32_t word5Rsvd:8;
3198         uint32_t remoteID:24;
3199 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3200         uint32_t myID:24;
3201         uint32_t fl:1;
3202         uint32_t word4Rsvd:7;
3203         uint32_t remoteID:24;
3204         uint32_t word5Rsvd:8;
3205 #endif
3206 } ELS_REQUEST;
3207
3208 /* IOCB Command template for RCV_ELS_REQ */
3209 typedef struct {
3210         struct ulp_bde elsReq[2];
3211         uint32_t parmRo;
3212
3213 #ifdef __BIG_ENDIAN_BITFIELD
3214         uint32_t word5Rsvd:8;
3215         uint32_t remoteID:24;
3216 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3217         uint32_t remoteID:24;
3218         uint32_t word5Rsvd:8;
3219 #endif
3220 } RCV_ELS_REQ;
3221
3222 /* IOCB Command template for ABORT / CLOSE_XRI */
3223 typedef struct {
3224         uint32_t rsvd[3];
3225         uint32_t abortType;
3226 #define ABORT_TYPE_ABTX  0x00000000
3227 #define ABORT_TYPE_ABTS  0x00000001
3228         uint32_t parm;
3229 #ifdef __BIG_ENDIAN_BITFIELD
3230         uint16_t abortContextTag; /* ulpContext from command to abort/close */
3231         uint16_t abortIoTag;    /* ulpIoTag from command to abort/close */
3232 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3233         uint16_t abortIoTag;    /* ulpIoTag from command to abort/close */
3234         uint16_t abortContextTag; /* ulpContext from command to abort/close */
3235 #endif
3236 } AC_XRI;
3237
3238 /* IOCB Command template for ABORT_MXRI64 */
3239 typedef struct {
3240         uint32_t rsvd[3];
3241         uint32_t abortType;
3242         uint32_t parm;
3243         uint32_t iotag32;
3244 } A_MXRI64;
3245
3246 /* IOCB Command template for GET_RPI */
3247 typedef struct {
3248         uint32_t rsvd[4];
3249         uint32_t parmRo;
3250 #ifdef __BIG_ENDIAN_BITFIELD
3251         uint32_t word5Rsvd:8;
3252         uint32_t remoteID:24;
3253 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3254         uint32_t remoteID:24;
3255         uint32_t word5Rsvd:8;
3256 #endif
3257 } GET_RPI;
3258
3259 /* IOCB Command template for all FCP Initiator commands */
3260 typedef struct {
3261         struct ulp_bde fcpi_cmnd;       /* FCP_CMND payload descriptor */
3262         struct ulp_bde fcpi_rsp;        /* Rcv buffer */
3263         uint32_t fcpi_parm;
3264         uint32_t fcpi_XRdy;     /* transfer ready for IWRITE */
3265 } FCPI_FIELDS;
3266
3267 /* IOCB Command template for all FCP Target commands */
3268 typedef struct {
3269         struct ulp_bde fcpt_Buffer[2];  /* FCP_CMND payload descriptor */
3270         uint32_t fcpt_Offset;
3271         uint32_t fcpt_Length;   /* transfer ready for IWRITE */
3272 } FCPT_FIELDS;
3273
3274 /* SLI-2 IOCB structure definitions */
3275
3276 /* IOCB Command template for 64 bit XMIT / XMIT_BCAST / XMIT_ELS */
3277 typedef struct {
3278         ULP_BDL bdl;
3279         uint32_t xrsqRo;        /* Starting Relative Offset */
3280         WORD5 w5;               /* Header control/status word */
3281 } XMT_SEQ_FIELDS64;
3282
3283 /* IOCB Command template for 64 bit RCV_SEQUENCE64 */
3284 typedef struct {
3285         struct ulp_bde64 rcvBde;
3286         uint32_t rsvd1;
3287         uint32_t xrsqRo;        /* Starting Relative Offset */
3288         WORD5 w5;               /* Header control/status word */
3289 } RCV_SEQ_FIELDS64;
3290
3291 /* IOCB Command template for ELS_REQUEST64 */
3292 typedef struct {
3293         ULP_BDL bdl;
3294 #ifdef __BIG_ENDIAN_BITFIELD
3295         uint32_t word4Rsvd:7;
3296         uint32_t fl:1;
3297         uint32_t myID:24;
3298         uint32_t word5Rsvd:8;
3299         uint32_t remoteID:24;
3300 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3301         uint32_t myID:24;
3302         uint32_t fl:1;
3303         uint32_t word4Rsvd:7;
3304         uint32_t remoteID:24;
3305         uint32_t word5Rsvd:8;
3306 #endif
3307 } ELS_REQUEST64;
3308
3309 /* IOCB Command template for GEN_REQUEST64 */
3310 typedef struct {
3311         ULP_BDL bdl;
3312         uint32_t xrsqRo;        /* Starting Relative Offset */
3313         WORD5 w5;               /* Header control/status word */
3314 } GEN_REQUEST64;
3315
3316 /* IOCB Command template for RCV_ELS_REQ64 */
3317 typedef struct {
3318         struct ulp_bde64 elsReq;
3319         uint32_t rcvd1;
3320         uint32_t parmRo;
3321
3322 #ifdef __BIG_ENDIAN_BITFIELD
3323         uint32_t word5Rsvd:8;
3324         uint32_t remoteID:24;
3325 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3326         uint32_t remoteID:24;
3327         uint32_t word5Rsvd:8;
3328 #endif
3329 } RCV_ELS_REQ64;
3330
3331 /* IOCB Command template for RCV_SEQ64 */
3332 struct rcv_seq64 {
3333         struct ulp_bde64 elsReq;
3334         uint32_t hbq_1;
3335         uint32_t parmRo;
3336 #ifdef __BIG_ENDIAN_BITFIELD
3337         uint32_t rctl:8;
3338         uint32_t type:8;
3339         uint32_t dfctl:8;
3340         uint32_t ls:1;
3341         uint32_t fs:1;
3342         uint32_t rsvd2:3;
3343         uint32_t si:1;
3344         uint32_t bc:1;
3345         uint32_t rsvd3:1;
3346 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3347         uint32_t rsvd3:1;
3348         uint32_t bc:1;
3349         uint32_t si:1;
3350         uint32_t rsvd2:3;
3351         uint32_t fs:1;
3352         uint32_t ls:1;
3353         uint32_t dfctl:8;
3354         uint32_t type:8;
3355         uint32_t rctl:8;
3356 #endif
3357 };
3358
3359 /* IOCB Command template for all 64 bit FCP Initiator commands */
3360 typedef struct {
3361         ULP_BDL bdl;
3362         uint32_t fcpi_parm;
3363         uint32_t fcpi_XRdy;     /* transfer ready for IWRITE */
3364 } FCPI_FIELDS64;
3365
3366 /* IOCB Command template for all 64 bit FCP Target commands */
3367 typedef struct {
3368         ULP_BDL bdl;
3369         uint32_t fcpt_Offset;
3370         uint32_t fcpt_Length;   /* transfer ready for IWRITE */
3371 } FCPT_FIELDS64;
3372
3373 /* IOCB Command template for Async Status iocb commands */
3374 typedef struct {
3375         uint32_t rsvd[4];
3376         uint32_t param;
3377 #ifdef __BIG_ENDIAN_BITFIELD
3378         uint16_t evt_code;              /* High order bits word 5 */
3379         uint16_t sub_ctxt_tag;          /* Low  order bits word 5 */
3380 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3381         uint16_t sub_ctxt_tag;          /* High order bits word 5 */
3382         uint16_t evt_code;              /* Low  order bits word 5 */
3383 #endif
3384 } ASYNCSTAT_FIELDS;
3385 #define ASYNC_TEMP_WARN         0x100
3386 #define ASYNC_TEMP_SAFE         0x101
3387
3388 /* IOCB Command template for CMD_IOCB_RCV_ELS64_CX (0xB7)
3389    or CMD_IOCB_RCV_SEQ64_CX (0xB5) */
3390
3391 struct rcv_sli3 {
3392         uint32_t word8Rsvd;
3393 #ifdef __BIG_ENDIAN_BITFIELD
3394         uint16_t vpi;
3395         uint16_t word9Rsvd;
3396 #else  /*  __LITTLE_ENDIAN */
3397         uint16_t word9Rsvd;
3398         uint16_t vpi;
3399 #endif
3400         uint32_t word10Rsvd;
3401         uint32_t acc_len;      /* accumulated length */
3402         struct ulp_bde64 bde2;
3403 };
3404
3405 /* Structure used for a single HBQ entry */
3406 struct lpfc_hbq_entry {
3407         struct ulp_bde64 bde;
3408         uint32_t buffer_tag;
3409 };
3410
3411 /* IOCB Command template for QUE_XRI64_CX (0xB3) command */
3412 typedef struct {
3413         struct lpfc_hbq_entry   buff;
3414         uint32_t                rsvd;
3415         uint32_t                rsvd1;
3416 } QUE_XRI64_CX_FIELDS;
3417
3418 struct que_xri64cx_ext_fields {
3419         uint32_t        iotag64_low;
3420         uint32_t        iotag64_high;
3421         uint32_t        ebde_count;
3422         uint32_t        rsvd;
3423         struct lpfc_hbq_entry   buff[5];
3424 };
3425
3426 struct sli3_bg_fields {
3427         uint32_t filler[6];     /* word 8-13 in IOCB */
3428         uint32_t bghm;          /* word 14 - BlockGuard High Water Mark */
3429 /* Bitfields for bgstat (BlockGuard Status - word 15 of IOCB) */
3430 #define BGS_BIDIR_BG_PROF_MASK          0xff000000
3431 #define BGS_BIDIR_BG_PROF_SHIFT         24
3432 #define BGS_BIDIR_ERR_COND_FLAGS_MASK   0x003f0000
3433 #define BGS_BIDIR_ERR_COND_SHIFT        16
3434 #define BGS_BG_PROFILE_MASK             0x0000ff00
3435 #define BGS_BG_PROFILE_SHIFT            8
3436 #define BGS_INVALID_PROF_MASK           0x00000020
3437 #define BGS_INVALID_PROF_SHIFT          5
3438 #define BGS_UNINIT_DIF_BLOCK_MASK       0x00000010
3439 #define BGS_UNINIT_DIF_BLOCK_SHIFT      4
3440 #define BGS_HI_WATER_MARK_PRESENT_MASK  0x00000008
3441 #define BGS_HI_WATER_MARK_PRESENT_SHIFT 3
3442 #define BGS_REFTAG_ERR_MASK             0x00000004
3443 #define BGS_REFTAG_ERR_SHIFT            2
3444 #define BGS_APPTAG_ERR_MASK             0x00000002
3445 #define BGS_APPTAG_ERR_SHIFT            1
3446 #define BGS_GUARD_ERR_MASK              0x00000001
3447 #define BGS_GUARD_ERR_SHIFT             0
3448         uint32_t bgstat;        /* word 15 - BlockGuard Status */
3449 };
3450
3451 static inline uint32_t
3452 lpfc_bgs_get_bidir_bg_prof(uint32_t bgstat)
3453 {
3454         return (bgstat & BGS_BIDIR_BG_PROF_MASK) >>
3455                                 BGS_BIDIR_BG_PROF_SHIFT;
3456 }
3457
3458 static inline uint32_t
3459 lpfc_bgs_get_bidir_err_cond(uint32_t bgstat)
3460 {
3461         return (bgstat & BGS_BIDIR_ERR_COND_FLAGS_MASK) >>
3462                                 BGS_BIDIR_ERR_COND_SHIFT;
3463 }
3464
3465 static inline uint32_t
3466 lpfc_bgs_get_bg_prof(uint32_t bgstat)
3467 {
3468         return (bgstat & BGS_BG_PROFILE_MASK) >>
3469                                 BGS_BG_PROFILE_SHIFT;
3470 }
3471
3472 static inline uint32_t
3473 lpfc_bgs_get_invalid_prof(uint32_t bgstat)
3474 {
3475         return (bgstat & BGS_INVALID_PROF_MASK) >>
3476                                 BGS_INVALID_PROF_SHIFT;
3477 }
3478
3479 static inline uint32_t
3480 lpfc_bgs_get_uninit_dif_block(uint32_t bgstat)
3481 {
3482         return (bgstat & BGS_UNINIT_DIF_BLOCK_MASK) >>
3483                                 BGS_UNINIT_DIF_BLOCK_SHIFT;
3484 }
3485
3486 static inline uint32_t
3487 lpfc_bgs_get_hi_water_mark_present(uint32_t bgstat)
3488 {
3489         return (bgstat & BGS_HI_WATER_MARK_PRESENT_MASK) >>
3490                                 BGS_HI_WATER_MARK_PRESENT_SHIFT;
3491 }
3492
3493 static inline uint32_t
3494 lpfc_bgs_get_reftag_err(uint32_t bgstat)
3495 {
3496         return (bgstat & BGS_REFTAG_ERR_MASK) >>
3497                                 BGS_REFTAG_ERR_SHIFT;
3498 }
3499
3500 static inline uint32_t
3501 lpfc_bgs_get_apptag_err(uint32_t bgstat)
3502 {
3503         return (bgstat & BGS_APPTAG_ERR_MASK) >>
3504                                 BGS_APPTAG_ERR_SHIFT;
3505 }
3506
3507 static inline uint32_t
3508 lpfc_bgs_get_guard_err(uint32_t bgstat)
3509 {
3510         return (bgstat & BGS_GUARD_ERR_MASK) >>
3511                                 BGS_GUARD_ERR_SHIFT;
3512 }
3513
3514 #define LPFC_EXT_DATA_BDE_COUNT 3
3515 struct fcp_irw_ext {
3516         uint32_t        io_tag64_low;
3517         uint32_t        io_tag64_high;
3518 #ifdef __BIG_ENDIAN_BITFIELD
3519         uint8_t         reserved1;
3520         uint8_t         reserved2;
3521         uint8_t         reserved3;
3522         uint8_t         ebde_count;
3523 #else  /* __LITTLE_ENDIAN */
3524         uint8_t         ebde_count;
3525         uint8_t         reserved3;
3526         uint8_t         reserved2;
3527         uint8_t         reserved1;
3528 #endif
3529         uint32_t        reserved4;
3530         struct ulp_bde64 rbde;          /* response bde */
3531         struct ulp_bde64 dbde[LPFC_EXT_DATA_BDE_COUNT]; /* data BDE or BPL */
3532         uint8_t icd[32];                /* immediate command data (32 bytes) */
3533 };
3534
3535 typedef struct _IOCB {  /* IOCB structure */
3536         union {
3537                 GENERIC_RSP grsp;       /* Generic response */
3538                 XR_SEQ_FIELDS xrseq;    /* XMIT / BCAST / RCV_SEQUENCE cmd */
3539                 struct ulp_bde cont[3]; /* up to 3 continuation bdes */
3540                 RCV_ELS_REQ rcvels;     /* RCV_ELS_REQ template */
3541                 AC_XRI acxri;   /* ABORT / CLOSE_XRI template */
3542                 A_MXRI64 amxri; /* abort multiple xri command overlay */
3543                 GET_RPI getrpi; /* GET_RPI template */
3544                 FCPI_FIELDS fcpi;       /* FCP Initiator template */
3545                 FCPT_FIELDS fcpt;       /* FCP target template */
3546
3547                 /* SLI-2 structures */
3548
3549                 struct ulp_bde64 cont64[2];  /* up to 2 64 bit continuation
3550                                               * bde_64s */
3551                 ELS_REQUEST64 elsreq64; /* ELS_REQUEST template */
3552                 GEN_REQUEST64 genreq64; /* GEN_REQUEST template */
3553                 RCV_ELS_REQ64 rcvels64; /* RCV_ELS_REQ template */
3554                 XMT_SEQ_FIELDS64 xseq64;        /* XMIT / BCAST cmd */
3555                 FCPI_FIELDS64 fcpi64;   /* FCP 64 bit Initiator template */
3556                 FCPT_FIELDS64 fcpt64;   /* FCP 64 bit target template */
3557                 ASYNCSTAT_FIELDS asyncstat; /* async_status iocb */
3558                 QUE_XRI64_CX_FIELDS quexri64cx; /* que_xri64_cx fields */
3559                 struct rcv_seq64 rcvseq64;      /* RCV_SEQ64 and RCV_CONT64 */
3560                 struct sli4_bls_acc bls_acc; /* UNSOL ABTS BLS_ACC params */
3561                 uint32_t ulpWord[IOCB_WORD_SZ - 2];     /* generic 6 'words' */
3562         } un;
3563         union {
3564                 struct {
3565 #ifdef __BIG_ENDIAN_BITFIELD
3566                         uint16_t ulpContext;    /* High order bits word 6 */
3567                         uint16_t ulpIoTag;      /* Low  order bits word 6 */
3568 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3569                         uint16_t ulpIoTag;      /* Low  order bits word 6 */
3570                         uint16_t ulpContext;    /* High order bits word 6 */
3571 #endif
3572                 } t1;
3573                 struct {
3574 #ifdef __BIG_ENDIAN_BITFIELD
3575                         uint16_t ulpContext;    /* High order bits word 6 */
3576                         uint16_t ulpIoTag1:2;   /* Low  order bits word 6 */
3577                         uint16_t ulpIoTag0:14;  /* Low  order bits word 6 */
3578 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3579                         uint16_t ulpIoTag0:14;  /* Low  order bits word 6 */
3580                         uint16_t ulpIoTag1:2;   /* Low  order bits word 6 */
3581                         uint16_t ulpContext;    /* High order bits word 6 */
3582 #endif
3583                 } t2;
3584         } un1;
3585 #define ulpContext un1.t1.ulpContext
3586 #define ulpIoTag   un1.t1.ulpIoTag
3587 #define ulpIoTag0  un1.t2.ulpIoTag0
3588
3589 #ifdef __BIG_ENDIAN_BITFIELD
3590         uint32_t ulpTimeout:8;
3591         uint32_t ulpXS:1;
3592         uint32_t ulpFCP2Rcvy:1;
3593         uint32_t ulpPU:2;
3594         uint32_t ulpIr:1;
3595         uint32_t ulpClass:3;
3596         uint32_t ulpCommand:8;
3597         uint32_t ulpStatus:4;
3598         uint32_t ulpBdeCount:2;
3599         uint32_t ulpLe:1;
3600         uint32_t ulpOwner:1;    /* Low order bit word 7 */
3601 #else   /*  __LITTLE_ENDIAN_BITFIELD */
3602         uint32_t ulpOwner:1;    /* Low order bit word 7 */
3603         uint32_t ulpLe:1;
3604         uint32_t ulpBdeCount:2;
3605         uint32_t ulpStatus:4;
3606         uint32_t ulpCommand:8;
3607         uint32_t ulpClass:3;
3608         uint32_t ulpIr:1;
3609         uint32_t ulpPU:2;
3610         uint32_t ulpFCP2Rcvy:1;
3611         uint32_t ulpXS:1;
3612         uint32_t ulpTimeout:8;
3613 #endif
3614
3615         union {
3616                 struct rcv_sli3 rcvsli3; /* words 8 - 15 */
3617
3618                 /* words 8-31 used for que_xri_cx iocb */
3619                 struct que_xri64cx_ext_fields que_xri64cx_ext_words;
3620                 struct fcp_irw_ext fcp_ext;
3621                 uint32_t sli3Words[24]; /* 96 extra bytes for SLI-3 */
3622
3623                 /* words 8-15 for BlockGuard */
3624                 struct sli3_bg_fields sli3_bg;
3625         } unsli3;
3626
3627 #define ulpCt_h ulpXS
3628 #define ulpCt_l ulpFCP2Rcvy
3629
3630 #define IOCB_FCP           1    /* IOCB is used for FCP ELS cmds-ulpRsvByte */
3631 #define IOCB_IP            2    /* IOCB is used for IP ELS cmds */
3632 #define PARM_UNUSED        0    /* PU field (Word 4) not used */
3633 #define PARM_REL_OFF       1    /* PU field (Word 4) = R. O. */
3634 #define PARM_READ_CHECK    2    /* PU field (Word 4) = Data Transfer Length */
3635 #define PARM_NPIV_DID      3
3636 #define CLASS1             0    /* Class 1 */
3637 #define CLASS2             1    /* Class 2 */
3638 #define CLASS3             2    /* Class 3 */
3639 #define CLASS_FCP_INTERMIX 7    /* FCP Data->Cls 1, all else->Cls 2 */
3640
3641 #define IOSTAT_SUCCESS         0x0      /* ulpStatus  - HBA defined */
3642 #define IOSTAT_FCP_RSP_ERROR   0x1
3643 #define IOSTAT_REMOTE_STOP     0x2
3644 #define IOSTAT_LOCAL_REJECT    0x3
3645 #define IOSTAT_NPORT_RJT       0x4
3646 #define IOSTAT_FABRIC_RJT      0x5
3647 #define IOSTAT_NPORT_BSY       0x6
3648 #define IOSTAT_FABRIC_BSY      0x7
3649 #define IOSTAT_INTERMED_RSP    0x8
3650 #define IOSTAT_LS_RJT          0x9
3651 #define IOSTAT_BA_RJT          0xA
3652 #define IOSTAT_RSVD1           0xB
3653 #define IOSTAT_RSVD2           0xC
3654 #define IOSTAT_RSVD3           0xD
3655 #define IOSTAT_RSVD4           0xE
3656 #define IOSTAT_NEED_BUFFER     0xF
3657 #define IOSTAT_DRIVER_REJECT   0x10   /* ulpStatus  - Driver defined */
3658 #define IOSTAT_DEFAULT         0xF    /* Same as rsvd5 for now */
3659 #define IOSTAT_CNT             0x11
3660
3661 } IOCB_t;
3662
3663
3664 #define SLI1_SLIM_SIZE   (4 * 1024)
3665
3666 /* Up to 498 IOCBs will fit into 16k
3667  * 256 (MAILBOX_t) + 140 (PCB_t) + ( 32 (IOCB_t) * 498 ) = < 16384
3668  */
3669 #define SLI2_SLIM_SIZE   (64 * 1024)
3670
3671 /* Maximum IOCBs that will fit in SLI2 slim */
3672 #define MAX_SLI2_IOCB    498
3673 #define MAX_SLIM_IOCB_SIZE (SLI2_SLIM_SIZE - \
3674                             (sizeof(MAILBOX_t) + sizeof(PCB_t) + \
3675                             sizeof(uint32_t) * MAILBOX_EXT_WSIZE))
3676
3677 /* HBQ entries are 4 words each = 4k */
3678 #define LPFC_TOTAL_HBQ_SIZE (sizeof(struct lpfc_hbq_entry) *  \
3679                              lpfc_sli_hbq_count())
3680
3681 struct lpfc_sli2_slim {
3682         MAILBOX_t mbx;
3683         uint32_t  mbx_ext_words[MAILBOX_EXT_WSIZE];
3684         PCB_t pcb;
3685         IOCB_t IOCBs[MAX_SLIM_IOCB_SIZE];
3686 };
3687
3688 /*
3689  * This function checks PCI device to allow special handling for LC HBAs.
3690  *
3691  * Parameters:
3692  * device : struct pci_dev 's device field
3693  *
3694  * return 1 => TRUE
3695  *        0 => FALSE
3696  */
3697 static inline int
3698 lpfc_is_LC_HBA(unsigned short device)
3699 {
3700         if ((device == PCI_DEVICE_ID_TFLY) ||
3701             (device == PCI_DEVICE_ID_PFLY) ||
3702             (device == PCI_DEVICE_ID_LP101) ||
3703             (device == PCI_DEVICE_ID_BMID) ||
3704             (device == PCI_DEVICE_ID_BSMB) ||
3705             (device == PCI_DEVICE_ID_ZMID) ||
3706             (device == PCI_DEVICE_ID_ZSMB) ||
3707             (device == PCI_DEVICE_ID_SAT_MID) ||
3708             (device == PCI_DEVICE_ID_SAT_SMB) ||
3709             (device == PCI_DEVICE_ID_RFLY))
3710                 return 1;
3711         else
3712                 return 0;
3713 }
3714
3715 /*
3716  * Determine if an IOCB failed because of a link event or firmware reset.
3717  */
3718
3719 static inline int
3720 lpfc_error_lost_link(IOCB_t *iocbp)
3721 {
3722         return (iocbp->ulpStatus == IOSTAT_LOCAL_REJECT &&
3723                 (iocbp->un.ulpWord[4] == IOERR_SLI_ABORTED ||
3724                  iocbp->un.ulpWord[4] == IOERR_LINK_DOWN ||
3725                  iocbp->un.ulpWord[4] == IOERR_SLI_DOWN));
3726 }
3727
3728 #define MENLO_TRANSPORT_TYPE 0xfe
3729 #define MENLO_CONTEXT 0
3730 #define MENLO_PU 3
3731 #define MENLO_TIMEOUT 30
3732 #define SETVAR_MLOMNT 0x103107
3733 #define SETVAR_MLORST 0x103007
3734
3735 #define BPL_ALIGN_SZ 8 /* 8 byte alignment for bpl and mbufs */