]> git.karo-electronics.de Git - mv-sheeva.git/blob - drivers/staging/brcm80211/brcmsmac/rate.c
staging: brcm80211: #include reduction
[mv-sheeva.git] / drivers / staging / brcm80211 / brcmsmac / rate.c
1 /*
2  * Copyright (c) 2010 Broadcom Corporation
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY
11  * SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN ACTION
13  * OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF OR IN
14  * CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #include <brcmu_wifi.h>
18 #include <brcmu_utils.h>
19
20 #include "d11.h"
21 #include "pub.h"
22 #include "rate.h"
23
24 /* Rate info per rate: It tells whether a rate is ofdm or not and its phy_rate value */
25 const u8 rate_info[WLC_MAXRATE + 1] = {
26         /*  0     1     2     3     4     5     6     7     8     9 */
27 /*   0 */ 0x00, 0x00, 0x0a, 0x00, 0x14, 0x00, 0x00, 0x00, 0x00, 0x00,
28 /*  10 */ 0x00, 0x37, 0x8b, 0x00, 0x00, 0x00, 0x00, 0x00, 0x8f, 0x00,
29 /*  20 */ 0x00, 0x00, 0x6e, 0x00, 0x8a, 0x00, 0x00, 0x00, 0x00, 0x00,
30 /*  30 */ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x8e, 0x00, 0x00, 0x00,
31 /*  40 */ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x89, 0x00,
32 /*  50 */ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
33 /*  60 */ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
34 /*  70 */ 0x00, 0x00, 0x8d, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
35 /*  80 */ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
36 /*  90 */ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x88, 0x00, 0x00, 0x00,
37 /* 100 */ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x8c
38 };
39
40 /* rates are in units of Kbps */
41 const mcs_info_t mcs_table[MCS_TABLE_SIZE] = {
42         /* MCS  0: SS 1, MOD: BPSK,  CR 1/2 */
43         {6500, 13500, CEIL(6500 * 10, 9), CEIL(13500 * 10, 9), 0x00,
44          WLC_RATE_6M},
45         /* MCS  1: SS 1, MOD: QPSK,  CR 1/2 */
46         {13000, 27000, CEIL(13000 * 10, 9), CEIL(27000 * 10, 9), 0x08,
47          WLC_RATE_12M},
48         /* MCS  2: SS 1, MOD: QPSK,  CR 3/4 */
49         {19500, 40500, CEIL(19500 * 10, 9), CEIL(40500 * 10, 9), 0x0A,
50          WLC_RATE_18M},
51         /* MCS  3: SS 1, MOD: 16QAM, CR 1/2 */
52         {26000, 54000, CEIL(26000 * 10, 9), CEIL(54000 * 10, 9), 0x10,
53          WLC_RATE_24M},
54         /* MCS  4: SS 1, MOD: 16QAM, CR 3/4 */
55         {39000, 81000, CEIL(39000 * 10, 9), CEIL(81000 * 10, 9), 0x12,
56          WLC_RATE_36M},
57         /* MCS  5: SS 1, MOD: 64QAM, CR 2/3 */
58         {52000, 108000, CEIL(52000 * 10, 9), CEIL(108000 * 10, 9), 0x19,
59          WLC_RATE_48M},
60         /* MCS  6: SS 1, MOD: 64QAM, CR 3/4 */
61         {58500, 121500, CEIL(58500 * 10, 9), CEIL(121500 * 10, 9), 0x1A,
62          WLC_RATE_54M},
63         /* MCS  7: SS 1, MOD: 64QAM, CR 5/6 */
64         {65000, 135000, CEIL(65000 * 10, 9), CEIL(135000 * 10, 9), 0x1C,
65          WLC_RATE_54M},
66         /* MCS  8: SS 2, MOD: BPSK,  CR 1/2 */
67         {13000, 27000, CEIL(13000 * 10, 9), CEIL(27000 * 10, 9), 0x40,
68          WLC_RATE_6M},
69         /* MCS  9: SS 2, MOD: QPSK,  CR 1/2 */
70         {26000, 54000, CEIL(26000 * 10, 9), CEIL(54000 * 10, 9), 0x48,
71          WLC_RATE_12M},
72         /* MCS 10: SS 2, MOD: QPSK,  CR 3/4 */
73         {39000, 81000, CEIL(39000 * 10, 9), CEIL(81000 * 10, 9), 0x4A,
74          WLC_RATE_18M},
75         /* MCS 11: SS 2, MOD: 16QAM, CR 1/2 */
76         {52000, 108000, CEIL(52000 * 10, 9), CEIL(108000 * 10, 9), 0x50,
77          WLC_RATE_24M},
78         /* MCS 12: SS 2, MOD: 16QAM, CR 3/4 */
79         {78000, 162000, CEIL(78000 * 10, 9), CEIL(162000 * 10, 9), 0x52,
80          WLC_RATE_36M},
81         /* MCS 13: SS 2, MOD: 64QAM, CR 2/3 */
82         {104000, 216000, CEIL(104000 * 10, 9), CEIL(216000 * 10, 9), 0x59,
83          WLC_RATE_48M},
84         /* MCS 14: SS 2, MOD: 64QAM, CR 3/4 */
85         {117000, 243000, CEIL(117000 * 10, 9), CEIL(243000 * 10, 9), 0x5A,
86          WLC_RATE_54M},
87         /* MCS 15: SS 2, MOD: 64QAM, CR 5/6 */
88         {130000, 270000, CEIL(130000 * 10, 9), CEIL(270000 * 10, 9), 0x5C,
89          WLC_RATE_54M},
90         /* MCS 16: SS 3, MOD: BPSK,  CR 1/2 */
91         {19500, 40500, CEIL(19500 * 10, 9), CEIL(40500 * 10, 9), 0x80,
92          WLC_RATE_6M},
93         /* MCS 17: SS 3, MOD: QPSK,  CR 1/2 */
94         {39000, 81000, CEIL(39000 * 10, 9), CEIL(81000 * 10, 9), 0x88,
95          WLC_RATE_12M},
96         /* MCS 18: SS 3, MOD: QPSK,  CR 3/4 */
97         {58500, 121500, CEIL(58500 * 10, 9), CEIL(121500 * 10, 9), 0x8A,
98          WLC_RATE_18M},
99         /* MCS 19: SS 3, MOD: 16QAM, CR 1/2 */
100         {78000, 162000, CEIL(78000 * 10, 9), CEIL(162000 * 10, 9), 0x90,
101          WLC_RATE_24M},
102         /* MCS 20: SS 3, MOD: 16QAM, CR 3/4 */
103         {117000, 243000, CEIL(117000 * 10, 9), CEIL(243000 * 10, 9), 0x92,
104          WLC_RATE_36M},
105         /* MCS 21: SS 3, MOD: 64QAM, CR 2/3 */
106         {156000, 324000, CEIL(156000 * 10, 9), CEIL(324000 * 10, 9), 0x99,
107          WLC_RATE_48M},
108         /* MCS 22: SS 3, MOD: 64QAM, CR 3/4 */
109         {175500, 364500, CEIL(175500 * 10, 9), CEIL(364500 * 10, 9), 0x9A,
110          WLC_RATE_54M},
111         /* MCS 23: SS 3, MOD: 64QAM, CR 5/6 */
112         {195000, 405000, CEIL(195000 * 10, 9), CEIL(405000 * 10, 9), 0x9B,
113          WLC_RATE_54M},
114         /* MCS 24: SS 4, MOD: BPSK,  CR 1/2 */
115         {26000, 54000, CEIL(26000 * 10, 9), CEIL(54000 * 10, 9), 0xC0,
116          WLC_RATE_6M},
117         /* MCS 25: SS 4, MOD: QPSK,  CR 1/2 */
118         {52000, 108000, CEIL(52000 * 10, 9), CEIL(108000 * 10, 9), 0xC8,
119          WLC_RATE_12M},
120         /* MCS 26: SS 4, MOD: QPSK,  CR 3/4 */
121         {78000, 162000, CEIL(78000 * 10, 9), CEIL(162000 * 10, 9), 0xCA,
122          WLC_RATE_18M},
123         /* MCS 27: SS 4, MOD: 16QAM, CR 1/2 */
124         {104000, 216000, CEIL(104000 * 10, 9), CEIL(216000 * 10, 9), 0xD0,
125          WLC_RATE_24M},
126         /* MCS 28: SS 4, MOD: 16QAM, CR 3/4 */
127         {156000, 324000, CEIL(156000 * 10, 9), CEIL(324000 * 10, 9), 0xD2,
128          WLC_RATE_36M},
129         /* MCS 29: SS 4, MOD: 64QAM, CR 2/3 */
130         {208000, 432000, CEIL(208000 * 10, 9), CEIL(432000 * 10, 9), 0xD9,
131          WLC_RATE_48M},
132         /* MCS 30: SS 4, MOD: 64QAM, CR 3/4 */
133         {234000, 486000, CEIL(234000 * 10, 9), CEIL(486000 * 10, 9), 0xDA,
134          WLC_RATE_54M},
135         /* MCS 31: SS 4, MOD: 64QAM, CR 5/6 */
136         {260000, 540000, CEIL(260000 * 10, 9), CEIL(540000 * 10, 9), 0xDB,
137          WLC_RATE_54M},
138         /* MCS 32: SS 1, MOD: BPSK,  CR 1/2 */
139         {0, 6000, 0, CEIL(6000 * 10, 9), 0x00, WLC_RATE_6M},
140 };
141
142 /* phycfg for legacy OFDM frames: code rate, modulation scheme, spatial streams
143  *   Number of spatial streams: always 1
144  *   other fields: refer to table 78 of section 17.3.2.2 of the original .11a standard
145  */
146 typedef struct legacy_phycfg {
147         u32 rate_ofdm;  /* ofdm mac rate */
148         u8 tx_phy_ctl3; /* phy ctl byte 3, code rate, modulation type, # of streams */
149 } legacy_phycfg_t;
150
151 #define LEGACY_PHYCFG_TABLE_SIZE        12      /* Number of legacy_rate_cfg entries in the table */
152
153 /* In CCK mode LPPHY overloads OFDM Modulation bits with CCK Data Rate */
154 /* Eventually MIMOPHY would also be converted to this format */
155 /* 0 = 1Mbps; 1 = 2Mbps; 2 = 5.5Mbps; 3 = 11Mbps */
156 static const legacy_phycfg_t legacy_phycfg_table[LEGACY_PHYCFG_TABLE_SIZE] = {
157         {WLC_RATE_1M, 0x00},    /* CCK  1Mbps,  data rate  0 */
158         {WLC_RATE_2M, 0x08},    /* CCK  2Mbps,  data rate  1 */
159         {WLC_RATE_5M5, 0x10},   /* CCK  5.5Mbps,  data rate  2 */
160         {WLC_RATE_11M, 0x18},   /* CCK  11Mbps,  data rate   3 */
161         {WLC_RATE_6M, 0x00},    /* OFDM  6Mbps,  code rate 1/2, BPSK,   1 spatial stream */
162         {WLC_RATE_9M, 0x02},    /* OFDM  9Mbps,  code rate 3/4, BPSK,   1 spatial stream */
163         {WLC_RATE_12M, 0x08},   /* OFDM  12Mbps, code rate 1/2, QPSK,   1 spatial stream */
164         {WLC_RATE_18M, 0x0A},   /* OFDM  18Mbps, code rate 3/4, QPSK,   1 spatial stream */
165         {WLC_RATE_24M, 0x10},   /* OFDM  24Mbps, code rate 1/2, 16-QAM, 1 spatial stream */
166         {WLC_RATE_36M, 0x12},   /* OFDM  36Mbps, code rate 3/4, 16-QAM, 1 spatial stream */
167         {WLC_RATE_48M, 0x19},   /* OFDM  48Mbps, code rate 2/3, 64-QAM, 1 spatial stream */
168         {WLC_RATE_54M, 0x1A},   /* OFDM  54Mbps, code rate 3/4, 64-QAM, 1 spatial stream */
169 };
170
171 /* Hardware rates (also encodes default basic rates) */
172
173 const wlc_rateset_t cck_ofdm_mimo_rates = {
174         12,
175         {                       /*    1b,   2b,   5.5b, 6,    9,    11b,  12,   18,   24,   36,   48,   54 Mbps */
176          0x82, 0x84, 0x8b, 0x0c, 0x12, 0x96, 0x18, 0x24, 0x30, 0x48, 0x60,
177          0x6c},
178         0x00,
179         {0xff, 0xff, 0xff, 0xff, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
180          0x00, 0x00, 0x00, 0x00}
181 };
182
183 const wlc_rateset_t ofdm_mimo_rates = {
184         8,
185         {                       /*    6b,   9,    12b,  18,   24b,  36,   48,   54 Mbps */
186          0x8c, 0x12, 0x98, 0x24, 0xb0, 0x48, 0x60, 0x6c},
187         0x00,
188         {0xff, 0xff, 0xff, 0xff, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
189          0x00, 0x00, 0x00, 0x00}
190 };
191
192 /* Default ratesets that include MCS32 for 40BW channels */
193 const wlc_rateset_t cck_ofdm_40bw_mimo_rates = {
194         12,
195         {                       /*    1b,   2b,   5.5b, 6,    9,    11b,  12,   18,   24,   36,   48,   54 Mbps */
196          0x82, 0x84, 0x8b, 0x0c, 0x12, 0x96, 0x18, 0x24, 0x30, 0x48, 0x60,
197          0x6c},
198         0x00,
199         {0xff, 0xff, 0xff, 0xff, 0x01, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
200          0x00, 0x00, 0x00, 0x00}
201 };
202
203 const wlc_rateset_t ofdm_40bw_mimo_rates = {
204         8,
205         {                       /*    6b,   9,    12b,  18,   24b,  36,   48,   54 Mbps */
206          0x8c, 0x12, 0x98, 0x24, 0xb0, 0x48, 0x60, 0x6c},
207         0x00,
208         {0xff, 0xff, 0xff, 0xff, 0x01, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
209          0x00, 0x00, 0x00, 0x00}
210 };
211
212 const wlc_rateset_t cck_ofdm_rates = {
213         12,
214         {                       /*    1b,   2b,   5.5b, 6,    9,    11b,  12,   18,   24,   36,   48,   54 Mbps */
215          0x82, 0x84, 0x8b, 0x0c, 0x12, 0x96, 0x18, 0x24, 0x30, 0x48, 0x60,
216          0x6c},
217         0x00,
218         {0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
219          0x00, 0x00, 0x00, 0x00}
220 };
221
222 const wlc_rateset_t gphy_legacy_rates = {
223         4,
224         {                       /*    1b,   2b,   5.5b,  11b Mbps */
225          0x82, 0x84, 0x8b, 0x96},
226         0x00,
227         {0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
228          0x00, 0x00, 0x00, 0x00}
229 };
230
231 const wlc_rateset_t ofdm_rates = {
232         8,
233         {                       /*    6b,   9,    12b,  18,   24b,  36,   48,   54 Mbps */
234          0x8c, 0x12, 0x98, 0x24, 0xb0, 0x48, 0x60, 0x6c},
235         0x00,
236         {0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
237          0x00, 0x00, 0x00, 0x00}
238 };
239
240 const wlc_rateset_t cck_rates = {
241         4,
242         {                       /*    1b,   2b,   5.5,  11 Mbps */
243          0x82, 0x84, 0x0b, 0x16},
244         0x00,
245         {0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
246          0x00, 0x00, 0x00, 0x00}
247 };
248
249 static bool wlc_rateset_valid(wlc_rateset_t *rs, bool check_brate);
250
251 /* check if rateset is valid.
252  * if check_brate is true, rateset without a basic rate is considered NOT valid.
253  */
254 static bool wlc_rateset_valid(wlc_rateset_t *rs, bool check_brate)
255 {
256         uint idx;
257
258         if (!rs->count)
259                 return false;
260
261         if (!check_brate)
262                 return true;
263
264         /* error if no basic rates */
265         for (idx = 0; idx < rs->count; idx++) {
266                 if (rs->rates[idx] & WLC_RATE_FLAG)
267                         return true;
268         }
269         return false;
270 }
271
272 void wlc_rateset_mcs_upd(wlc_rateset_t *rs, u8 txstreams)
273 {
274         int i;
275         for (i = txstreams; i < MAX_STREAMS_SUPPORTED; i++)
276                 rs->mcs[i] = 0;
277 }
278
279 /* filter based on hardware rateset, and sort filtered rateset with basic bit(s) preserved,
280  * and check if resulting rateset is valid.
281 */
282 bool
283 wlc_rate_hwrs_filter_sort_validate(wlc_rateset_t *rs,
284                                    const wlc_rateset_t *hw_rs,
285                                    bool check_brate, u8 txstreams)
286 {
287         u8 rateset[WLC_MAXRATE + 1];
288         u8 r;
289         uint count;
290         uint i;
291
292         memset(rateset, 0, sizeof(rateset));
293         count = rs->count;
294
295         for (i = 0; i < count; i++) {
296                 /* mask off "basic rate" bit, WLC_RATE_FLAG */
297                 r = (int)rs->rates[i] & WLC_RATE_MASK;
298                 if ((r > WLC_MAXRATE) || (rate_info[r] == 0)) {
299                         continue;
300                 }
301                 rateset[r] = rs->rates[i];      /* preserve basic bit! */
302         }
303
304         /* fill out the rates in order, looking at only supported rates */
305         count = 0;
306         for (i = 0; i < hw_rs->count; i++) {
307                 r = hw_rs->rates[i] & WLC_RATE_MASK;
308                 if (rateset[r])
309                         rs->rates[count++] = rateset[r];
310         }
311
312         rs->count = count;
313
314         /* only set the mcs rate bit if the equivalent hw mcs bit is set */
315         for (i = 0; i < MCSSET_LEN; i++)
316                 rs->mcs[i] = (rs->mcs[i] & hw_rs->mcs[i]);
317
318         if (wlc_rateset_valid(rs, check_brate))
319                 return true;
320         else
321                 return false;
322 }
323
324 /* calculate the rate of a rx'd frame and return it as a ratespec */
325 ratespec_t wlc_compute_rspec(d11rxhdr_t *rxh, u8 *plcp)
326 {
327         int phy_type;
328         ratespec_t rspec = PHY_TXC1_BW_20MHZ << RSPEC_BW_SHIFT;
329
330         phy_type =
331             ((rxh->RxChan & RXS_CHAN_PHYTYPE_MASK) >> RXS_CHAN_PHYTYPE_SHIFT);
332
333         if ((phy_type == PHY_TYPE_N) || (phy_type == PHY_TYPE_SSN) ||
334             (phy_type == PHY_TYPE_LCN) || (phy_type == PHY_TYPE_HT)) {
335                 switch (rxh->PhyRxStatus_0 & PRXS0_FT_MASK) {
336                 case PRXS0_CCK:
337                         rspec =
338                             CCK_PHY2MAC_RATE(((cck_phy_hdr_t *) plcp)->signal);
339                         break;
340                 case PRXS0_OFDM:
341                         rspec =
342                             OFDM_PHY2MAC_RATE(((ofdm_phy_hdr_t *) plcp)->
343                                               rlpt[0]);
344                         break;
345                 case PRXS0_PREN:
346                         rspec = (plcp[0] & MIMO_PLCP_MCS_MASK) | RSPEC_MIMORATE;
347                         if (plcp[0] & MIMO_PLCP_40MHZ) {
348                                 /* indicate rspec is for 40 MHz mode */
349                                 rspec &= ~RSPEC_BW_MASK;
350                                 rspec |= (PHY_TXC1_BW_40MHZ << RSPEC_BW_SHIFT);
351                         }
352                         break;
353                 case PRXS0_STDN:
354                         /* fallthru */
355                 default:
356                         /* not supported, error condition */
357                         break;
358                 }
359                 if (PLCP3_ISSGI(plcp[3]))
360                         rspec |= RSPEC_SHORT_GI;
361         } else
362             if ((phy_type == PHY_TYPE_A) || (rxh->PhyRxStatus_0 & PRXS0_OFDM))
363                 rspec = OFDM_PHY2MAC_RATE(((ofdm_phy_hdr_t *) plcp)->rlpt[0]);
364         else
365                 rspec = CCK_PHY2MAC_RATE(((cck_phy_hdr_t *) plcp)->signal);
366
367         return rspec;
368 }
369
370 /* copy rateset src to dst as-is (no masking or sorting) */
371 void wlc_rateset_copy(const wlc_rateset_t *src, wlc_rateset_t *dst)
372 {
373         memcpy(dst, src, sizeof(wlc_rateset_t));
374 }
375
376 /*
377  * Copy and selectively filter one rateset to another.
378  * 'basic_only' means only copy basic rates.
379  * 'rates' indicates cck (11b) and ofdm rates combinations.
380  *    - 0: cck and ofdm
381  *    - 1: cck only
382  *    - 2: ofdm only
383  * 'xmask' is the copy mask (typically 0x7f or 0xff).
384  */
385 void
386 wlc_rateset_filter(wlc_rateset_t *src, wlc_rateset_t *dst, bool basic_only,
387                    u8 rates, uint xmask, bool mcsallow)
388 {
389         uint i;
390         uint r;
391         uint count;
392
393         count = 0;
394         for (i = 0; i < src->count; i++) {
395                 r = src->rates[i];
396                 if (basic_only && !(r & WLC_RATE_FLAG))
397                         continue;
398                 if ((rates == WLC_RATES_CCK) && IS_OFDM((r & WLC_RATE_MASK)))
399                         continue;
400                 if ((rates == WLC_RATES_OFDM) && IS_CCK((r & WLC_RATE_MASK)))
401                         continue;
402                 dst->rates[count++] = r & xmask;
403         }
404         dst->count = count;
405         dst->htphy_membership = src->htphy_membership;
406
407         if (mcsallow && rates != WLC_RATES_CCK)
408                 memcpy(&dst->mcs[0], &src->mcs[0], MCSSET_LEN);
409         else
410                 wlc_rateset_mcs_clear(dst);
411 }
412
413 /* select rateset for a given phy_type and bandtype and filter it, sort it
414  * and fill rs_tgt with result
415  */
416 void
417 wlc_rateset_default(wlc_rateset_t *rs_tgt, const wlc_rateset_t *rs_hw,
418                     uint phy_type, int bandtype, bool cck_only, uint rate_mask,
419                     bool mcsallow, u8 bw, u8 txstreams)
420 {
421         const wlc_rateset_t *rs_dflt;
422         wlc_rateset_t rs_sel;
423         if ((PHYTYPE_IS(phy_type, PHY_TYPE_HT)) ||
424             (PHYTYPE_IS(phy_type, PHY_TYPE_N)) ||
425             (PHYTYPE_IS(phy_type, PHY_TYPE_LCN)) ||
426             (PHYTYPE_IS(phy_type, PHY_TYPE_SSN))) {
427                 if (BAND_5G(bandtype)) {
428                         rs_dflt = (bw == WLC_20_MHZ ?
429                                    &ofdm_mimo_rates : &ofdm_40bw_mimo_rates);
430                 } else {
431                         rs_dflt = (bw == WLC_20_MHZ ?
432                                    &cck_ofdm_mimo_rates :
433                                    &cck_ofdm_40bw_mimo_rates);
434                 }
435         } else if (PHYTYPE_IS(phy_type, PHY_TYPE_LP)) {
436                 rs_dflt = (BAND_5G(bandtype)) ? &ofdm_rates : &cck_ofdm_rates;
437         } else if (PHYTYPE_IS(phy_type, PHY_TYPE_A)) {
438                 rs_dflt = &ofdm_rates;
439         } else if (PHYTYPE_IS(phy_type, PHY_TYPE_G)) {
440                 rs_dflt = &cck_ofdm_rates;
441         } else {
442                 /* should not happen, error condition */
443                 rs_dflt = &cck_rates;   /* force cck */
444         }
445
446         /* if hw rateset is not supplied, assign selected rateset to it */
447         if (!rs_hw)
448                 rs_hw = rs_dflt;
449
450         wlc_rateset_copy(rs_dflt, &rs_sel);
451         wlc_rateset_mcs_upd(&rs_sel, txstreams);
452         wlc_rateset_filter(&rs_sel, rs_tgt, false,
453                            cck_only ? WLC_RATES_CCK : WLC_RATES_CCK_OFDM,
454                            rate_mask, mcsallow);
455         wlc_rate_hwrs_filter_sort_validate(rs_tgt, rs_hw, false,
456                                            mcsallow ? txstreams : 1);
457 }
458
459 s16 wlc_rate_legacy_phyctl(uint rate)
460 {
461         uint i;
462         for (i = 0; i < LEGACY_PHYCFG_TABLE_SIZE; i++)
463                 if (rate == legacy_phycfg_table[i].rate_ofdm)
464                         return legacy_phycfg_table[i].tx_phy_ctl3;
465
466         return -1;
467 }
468
469 void wlc_rateset_mcs_clear(wlc_rateset_t *rateset)
470 {
471         uint i;
472         for (i = 0; i < MCSSET_LEN; i++)
473                 rateset->mcs[i] = 0;
474 }
475
476 void wlc_rateset_mcs_build(wlc_rateset_t *rateset, u8 txstreams)
477 {
478         memcpy(&rateset->mcs[0], &cck_ofdm_mimo_rates.mcs[0], MCSSET_LEN);
479         wlc_rateset_mcs_upd(rateset, txstreams);
480 }
481
482 /* Based on bandwidth passed, allow/disallow MCS 32 in the rateset */
483 void wlc_rateset_bw_mcs_filter(wlc_rateset_t *rateset, u8 bw)
484 {
485         if (bw == WLC_40_MHZ)
486                 setbit(rateset->mcs, 32);
487         else
488                 clrbit(rateset->mcs, 32);
489 }