]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/staging/rtl8821ae/pci.h
Merge git://git.kernel.org/pub/scm/linux/kernel/git/herbert/crypto-2.6
[karo-tx-linux.git] / drivers / staging / rtl8821ae / pci.h
1 /******************************************************************************
2  *
3  * Copyright(c) 2009-2010  Realtek Corporation.
4  *
5  * This program is free software; you can redistribute it and/or modify it
6  * under the terms of version 2 of the GNU General Public License as
7  * published by the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful, but WITHOUT
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
11  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
12  * more details.
13  *
14  * You should have received a copy of the GNU General Public License along with
15  * this program; if not, write to the Free Software Foundation, Inc.,
16  * 51 Franklin Street, Fifth Floor, Boston, MA 02110, USA
17  *
18  * The full GNU General Public License is included in this distribution in the
19  * file called LICENSE.
20  *
21  * Contact Information:
22  * wlanfae <wlanfae@realtek.com>
23  * Realtek Corporation, No. 2, Innovation Road II, Hsinchu Science Park,
24  * Hsinchu 300, Taiwan.
25  *
26  * Larry Finger <Larry.Finger@lwfinger.net>
27  *
28  *****************************************************************************/
29
30 #ifndef __RTL_PCI_H__
31 #define __RTL_PCI_H__
32
33 #include <linux/pci.h>
34 /*
35 1: MSDU packet queue,
36 2: Rx Command Queue
37 */
38 #define RTL_PCI_RX_MPDU_QUEUE                   0
39 #define RTL_PCI_RX_CMD_QUEUE                    1
40 #define RTL_PCI_MAX_RX_QUEUE                    2
41
42 #define RTL_PCI_MAX_RX_COUNT                    512//64
43 #define RTL_PCI_MAX_TX_QUEUE_COUNT              9
44
45 #define RT_TXDESC_NUM                           128
46 #define TX_DESC_NUM_92E                         512
47 #define RT_TXDESC_NUM_BE_QUEUE                  256
48
49 #define BK_QUEUE                                0
50 #define BE_QUEUE                                1
51 #define VI_QUEUE                                2
52 #define VO_QUEUE                                3
53 #define BEACON_QUEUE                            4
54 #define TXCMD_QUEUE                             5
55 #define MGNT_QUEUE                              6
56 #define HIGH_QUEUE                              7
57 #define HCCA_QUEUE                              8
58
59 #define RTL_PCI_DEVICE(vend, dev, cfg)  \
60         .vendor = (vend), \
61         .device = (dev), \
62         .subvendor = PCI_ANY_ID, \
63         .subdevice = PCI_ANY_ID,\
64         .driver_data = (kernel_ulong_t)&(cfg)
65
66 #define INTEL_VENDOR_ID                         0x8086
67 #define SIS_VENDOR_ID                           0x1039
68 #define ATI_VENDOR_ID                           0x1002
69 #define ATI_DEVICE_ID                           0x7914
70 #define AMD_VENDOR_ID                           0x1022
71
72 #define PCI_MAX_BRIDGE_NUMBER                   255
73 #define PCI_MAX_DEVICES                         32
74 #define PCI_MAX_FUNCTION                        8
75
76 #define PCI_CONF_ADDRESS        0x0CF8  /*PCI Configuration Space Address */
77 #define PCI_CONF_DATA           0x0CFC  /*PCI Configuration Space Data */
78
79 #define PCI_CLASS_BRIDGE_DEV            0x06
80 #define PCI_SUBCLASS_BR_PCI_TO_PCI      0x04
81 #define PCI_CAPABILITY_ID_PCI_EXPRESS   0x10
82 #define PCI_CAP_ID_EXP                  0x10
83
84 #define U1DONTCARE                      0xFF
85 #define U2DONTCARE                      0xFFFF
86 #define U4DONTCARE                      0xFFFFFFFF
87
88 #define RTL_PCI_8192_DID        0x8192  /*8192 PCI-E */
89 #define RTL_PCI_8192SE_DID      0x8192  /*8192 SE */
90 #define RTL_PCI_8174_DID        0x8174  /*8192 SE */
91 #define RTL_PCI_8173_DID        0x8173  /*8191 SE Crab */
92 #define RTL_PCI_8172_DID        0x8172  /*8191 SE RE */
93 #define RTL_PCI_8171_DID        0x8171  /*8191 SE Unicron */
94 #define RTL_PCI_0045_DID        0x0045  /*8190 PCI for Ceraga */
95 #define RTL_PCI_0046_DID        0x0046  /*8190 Cardbus for Ceraga */
96 #define RTL_PCI_0044_DID        0x0044  /*8192e PCIE for Ceraga */
97 #define RTL_PCI_0047_DID        0x0047  /*8192e Express Card for Ceraga */
98 #define RTL_PCI_700F_DID        0x700F
99 #define RTL_PCI_701F_DID        0x701F
100 #define RTL_PCI_DLINK_DID       0x3304
101 #define RTL_PCI_8723AE_DID      0x8723  /*8723e */
102 #define RTL_PCI_8192CET_DID     0x8191  /*8192ce */
103 #define RTL_PCI_8192CE_DID      0x8178  /*8192ce */
104 #define RTL_PCI_8191CE_DID      0x8177  /*8192ce */
105 #define RTL_PCI_8188CE_DID      0x8176  /*8192ce */
106 #define RTL_PCI_8192CU_DID      0x8191  /*8192ce */
107 #define RTL_PCI_8192DE_DID      0x8193  /*8192de */
108 #define RTL_PCI_8192DE_DID2     0x002B  /*92DE*/
109 #define RTL_PCI_8188EE_DID      0x8179  /*8188ee*/
110 #define RTL_PCI_8723BE_DID      0xB723  /*8723be*/
111 #define RTL_PCI_8192EE_DID      0x818B  /*8192ee*/
112 #define RTL_PCI_8821AE_DID      0x8821  /*8821ae*/
113 #define RTL_PCI_8812AE_DID      0x8812  /*8812ae*/
114
115 /*8192 support 16 pages of IO registers*/
116 #define RTL_MEM_MAPPED_IO_RANGE_8190PCI         0x1000
117 #define RTL_MEM_MAPPED_IO_RANGE_8192PCIE        0x4000
118 #define RTL_MEM_MAPPED_IO_RANGE_8192SE          0x4000
119 #define RTL_MEM_MAPPED_IO_RANGE_8192CE          0x4000
120 #define RTL_MEM_MAPPED_IO_RANGE_8192DE          0x4000
121
122 #define RTL_PCI_REVISION_ID_8190PCI             0x00
123 #define RTL_PCI_REVISION_ID_8192PCIE            0x01
124 #define RTL_PCI_REVISION_ID_8192SE              0x10
125 #define RTL_PCI_REVISION_ID_8192CE              0x1
126 #define RTL_PCI_REVISION_ID_8192DE              0x0
127
128 #define PCI_VENDOR_ID_REALTEK           0x10ec
129
130 #define RTL_DEFAULT_HARDWARE_TYPE       HARDWARE_TYPE_RTL8192CE
131
132 enum pci_bridge_vendor {
133         PCI_BRIDGE_VENDOR_INTEL = 0x0,  /*0b'0000,0001 */
134         PCI_BRIDGE_VENDOR_ATI,          /*0b'0000,0010*/
135         PCI_BRIDGE_VENDOR_AMD,          /*0b'0000,0100*/
136         PCI_BRIDGE_VENDOR_SIS,          /*0b'0000,1000*/
137         PCI_BRIDGE_VENDOR_UNKNOWN,      /*0b'0100,0000*/
138         PCI_BRIDGE_VENDOR_MAX,  
139 };
140
141 struct rtl_pci_capabilities_header {
142     u8 capability_id;
143     u8 next;
144 };
145
146 /* In new TRX flow, Buffer_desc is new concept 
147   * But TX wifi info == TX descriptor in old flow
148   * RX wifi info == RX descriptor in old flow */
149 struct rtl_tx_buffer_desc {
150 #if (RTL8192EE_SEG_NUM == 2)
151         u32 dword[2*(DMA_IS_64BIT + 1)*8]; /* seg = 8 */
152 #elif (RTL8192EE_SEG_NUM == 1)
153         u32 dword[2*(DMA_IS_64BIT + 1)*4]; /* seg = 4 */
154 #elif (RTL8192EE_SEG_NUM == 0)
155         u32 dword[2*(DMA_IS_64BIT + 1)*2]; /* seg = 2 */
156 #endif
157 } __packed;
158
159 struct rtl_tx_desc {/*old: tx desc*//*new: tx wifi info*/
160         u32 dword[16];
161 } __packed;
162
163 struct rtl_rx_buffer_desc { /*rx buffer desc*/
164         u32 dword[2];
165 } __packed;
166
167 struct rtl_rx_desc { /*old: rx desc*//*new: rx wifi info*/
168         u32 dword[8];
169 } __packed;
170
171 struct rtl_tx_cmd_desc {
172         u32 dword[16];
173 } __packed;
174
175 struct rtl8192_tx_ring {
176         struct rtl_tx_desc *desc; /*tx desc / tx wifi info*/
177         dma_addr_t dma; /*tx desc dma memory / tx wifi info dma memory*/
178         unsigned int idx;
179         unsigned int entries;
180         struct sk_buff_head queue;
181         /*add for new trx flow*/
182         struct rtl_tx_buffer_desc *buffer_desc; /*tx buffer descriptor*/
183         dma_addr_t buffer_desc_dma; /*tx bufferd desc dma memory*/
184         u16 avl_desc; /* available_desc_to_write */
185         u16 cur_tx_wp; /* current_tx_write_point */
186         u16 cur_tx_rp; /* current_tx_read_point */
187 };
188
189 struct rtl8192_rx_ring {
190         struct rtl_rx_desc *desc;/*for old trx flow, not used in new trx*/
191         /*dma matches either 'desc' or 'buffer_desc'*/
192         dma_addr_t dma;
193         unsigned int idx;
194         struct sk_buff *rx_buf[RTL_PCI_MAX_RX_COUNT];
195         /*add for new trx flow*/
196         struct rtl_rx_buffer_desc *buffer_desc; /*rx buffer descriptor*/
197         u16 next_rx_rp; /* next_rx_read_point */
198 };
199
200 struct rtl_pci {
201         struct pci_dev *pdev;
202         bool irq_enabled;
203
204         /*Tx */
205         struct rtl8192_tx_ring tx_ring[RTL_PCI_MAX_TX_QUEUE_COUNT];
206         int txringcount[RTL_PCI_MAX_TX_QUEUE_COUNT];
207         u32 transmit_config;
208
209         /*Rx */
210         struct rtl8192_rx_ring rx_ring[RTL_PCI_MAX_RX_QUEUE];
211         int rxringcount;
212         u16 rxbuffersize;
213         u32 receive_config;
214
215         /*irq */
216         u8 irq_alloc;
217         u32 irq_mask[2];
218         u32 sys_irq_mask;
219
220         /*Bcn control register setting */
221         u32 reg_bcn_ctrl_val;
222
223          /*ASPM*/ u8 const_pci_aspm;
224         u8 const_amdpci_aspm;
225         u8 const_hwsw_rfoff_d3;
226         u8 const_support_pciaspm;
227         /*pci-e bridge */
228         u8 const_hostpci_aspm_setting;
229         /*pci-e device */
230         u8 const_devicepci_aspm_setting;
231         /*If it supports ASPM, Offset[560h] = 0x40,
232            otherwise Offset[560h] = 0x00. */
233         bool b_support_aspm;
234         bool b_support_backdoor;
235
236         /*QOS & EDCA */
237         enum acm_method acm_method;
238
239         u16 shortretry_limit;
240         u16 longretry_limit;
241         
242         /* MSI support */
243         bool msi_support;
244         bool using_msi;
245 };
246
247 struct mp_adapter {
248         u8 linkctrl_reg;
249
250         u8 busnumber;
251         u8 devnumber;
252         u8 funcnumber;
253
254         u8 pcibridge_busnum;
255         u8 pcibridge_devnum;
256         u8 pcibridge_funcnum;
257
258         u8 pcibridge_vendor;
259         u16 pcibridge_vendorid;
260         u16 pcibridge_deviceid;
261
262         u32 pcicfg_addrport;
263         u8 num4bytes;
264
265         u8 pcibridge_pciehdr_offset;
266         u8 pcibridge_linkctrlreg;
267
268         bool amd_l1_patch;
269 };
270
271 struct rtl_pci_priv {
272         struct rtl_pci dev;
273         struct mp_adapter ndis_adapter;
274         struct rtl_led_ctl ledctl;
275         struct bt_coexist_info btcoexist;
276 };
277
278 #define rtl_pcipriv(hw)         (((struct rtl_pci_priv *)(rtl_priv(hw))->priv))
279 #define rtl_pcidev(pcipriv)     (&((pcipriv)->dev))
280
281 int rtl_pci_reset_trx_ring(struct ieee80211_hw *hw);
282
283 extern struct rtl_intf_ops rtl_pci_ops;
284
285 int rtl_pci_probe(struct pci_dev *pdev,
286                   const struct pci_device_id *id);
287 void rtl_pci_disconnect(struct pci_dev *pdev);
288 int rtl_pci_suspend(struct device *dev);
289 int rtl_pci_resume(struct device *dev);
290
291 static inline u8 pci_read8_sync(struct rtl_priv *rtlpriv, u32 addr)
292 {
293         return 0xff & readb((u8 __iomem *) rtlpriv->io.pci_mem_start + addr);
294 }
295
296 static inline u16 pci_read16_sync(struct rtl_priv *rtlpriv, u32 addr)
297 {
298         return readw((u8 __iomem *) rtlpriv->io.pci_mem_start + addr);
299 }
300
301 static inline u32 pci_read32_sync(struct rtl_priv *rtlpriv, u32 addr)
302 {
303         return readl((u8 __iomem *) rtlpriv->io.pci_mem_start + addr);
304 }
305
306 static inline void pci_write8_async(struct rtl_priv *rtlpriv, u32 addr, u8 val)
307 {
308         writeb(val, (u8 __iomem *) rtlpriv->io.pci_mem_start + addr);
309 }
310
311 static inline void pci_write16_async(struct rtl_priv *rtlpriv,
312                                      u32 addr, u16 val)
313 {
314         writew(val, (u8 __iomem *) rtlpriv->io.pci_mem_start + addr);
315 }
316
317 static inline void pci_write32_async(struct rtl_priv *rtlpriv,
318                                      u32 addr, u32 val)
319 {
320         writel(val, (u8 __iomem *) rtlpriv->io.pci_mem_start + addr);
321 }
322
323 static inline void rtl_pci_raw_write_port_ulong(u32 port, u32 val)
324 {
325         outl(val, port);
326 }
327
328 static inline void rtl_pci_raw_write_port_uchar(u32 port, u8 val)
329 {
330         outb(val, port);
331 }
332
333 static inline void rtl_pci_raw_read_port_uchar(u32 port, u8 * pval)
334 {
335         *pval = inb(port);
336 }
337
338 static inline void rtl_pci_raw_read_port_ushort(u32 port, u16 * pval)
339 {
340         *pval = inw(port);
341 }
342
343 static inline void rtl_pci_raw_read_port_ulong(u32 port, u32 * pval)
344 {
345         *pval = inl(port);
346 }
347
348 #endif