]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/tty/serial/imx.c
Revert "serial: i.MX: evaluate linux,stdout-path property"
[karo-tx-linux.git] / drivers / tty / serial / imx.c
1 /*
2  *  Driver for Motorola IMX serial ports
3  *
4  *  Based on drivers/char/serial.c, by Linus Torvalds, Theodore Ts'o.
5  *
6  *  Author: Sascha Hauer <sascha@saschahauer.de>
7  *  Copyright (C) 2004 Pengutronix
8  *
9  *  Copyright (C) 2009 emlix GmbH
10  *  Author: Fabian Godehardt (added IrDA support for iMX)
11  *
12  * This program is free software; you can redistribute it and/or modify
13  * it under the terms of the GNU General Public License as published by
14  * the Free Software Foundation; either version 2 of the License, or
15  * (at your option) any later version.
16  *
17  * This program is distributed in the hope that it will be useful,
18  * but WITHOUT ANY WARRANTY; without even the implied warranty of
19  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  * GNU General Public License for more details.
21  *
22  * You should have received a copy of the GNU General Public License
23  * along with this program; if not, write to the Free Software
24  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
25  *
26  * [29-Mar-2005] Mike Lee
27  * Added hardware handshake
28  */
29
30 #if defined(CONFIG_SERIAL_IMX_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
31 #define SUPPORT_SYSRQ
32 #endif
33
34 #include <linux/module.h>
35 #include <linux/ioport.h>
36 #include <linux/init.h>
37 #include <linux/console.h>
38 #include <linux/sysrq.h>
39 #include <linux/platform_device.h>
40 #include <linux/tty.h>
41 #include <linux/tty_flip.h>
42 #include <linux/serial_core.h>
43 #include <linux/serial.h>
44 #include <linux/clk.h>
45 #include <linux/delay.h>
46 #include <linux/rational.h>
47 #include <linux/slab.h>
48 #include <linux/of.h>
49 #include <linux/of_device.h>
50 #include <linux/io.h>
51 #include <linux/dma-mapping.h>
52
53 #include <asm/irq.h>
54 #include <linux/platform_data/serial-imx.h>
55 #include <linux/platform_data/dma-imx.h>
56
57 /* Register definitions */
58 #define URXD0 0x0  /* Receiver Register */
59 #define URTX0 0x40 /* Transmitter Register */
60 #define UCR1  0x80 /* Control Register 1 */
61 #define UCR2  0x84 /* Control Register 2 */
62 #define UCR3  0x88 /* Control Register 3 */
63 #define UCR4  0x8c /* Control Register 4 */
64 #define UFCR  0x90 /* FIFO Control Register */
65 #define USR1  0x94 /* Status Register 1 */
66 #define USR2  0x98 /* Status Register 2 */
67 #define UESC  0x9c /* Escape Character Register */
68 #define UTIM  0xa0 /* Escape Timer Register */
69 #define UBIR  0xa4 /* BRM Incremental Register */
70 #define UBMR  0xa8 /* BRM Modulator Register */
71 #define UBRC  0xac /* Baud Rate Count Register */
72 #define IMX21_ONEMS 0xb0 /* One Millisecond register */
73 #define IMX1_UTS 0xd0 /* UART Test Register on i.mx1 */
74 #define IMX21_UTS 0xb4 /* UART Test Register on all other i.mx*/
75
76 /* UART Control Register Bit Fields.*/
77 #define URXD_CHARRDY    (1<<15)
78 #define URXD_ERR        (1<<14)
79 #define URXD_OVRRUN     (1<<13)
80 #define URXD_FRMERR     (1<<12)
81 #define URXD_BRK        (1<<11)
82 #define URXD_PRERR      (1<<10)
83 #define UCR1_ADEN       (1<<15) /* Auto detect interrupt */
84 #define UCR1_ADBR       (1<<14) /* Auto detect baud rate */
85 #define UCR1_TRDYEN     (1<<13) /* Transmitter ready interrupt enable */
86 #define UCR1_IDEN       (1<<12) /* Idle condition interrupt */
87 #define UCR1_ICD_REG(x) (((x) & 3) << 10) /* idle condition detect */
88 #define UCR1_RRDYEN     (1<<9)  /* Recv ready interrupt enable */
89 #define UCR1_RDMAEN     (1<<8)  /* Recv ready DMA enable */
90 #define UCR1_IREN       (1<<7)  /* Infrared interface enable */
91 #define UCR1_TXMPTYEN   (1<<6)  /* Transimitter empty interrupt enable */
92 #define UCR1_RTSDEN     (1<<5)  /* RTS delta interrupt enable */
93 #define UCR1_SNDBRK     (1<<4)  /* Send break */
94 #define UCR1_TDMAEN     (1<<3)  /* Transmitter ready DMA enable */
95 #define IMX1_UCR1_UARTCLKEN (1<<2) /* UART clock enabled, i.mx1 only */
96 #define UCR1_ATDMAEN    (1<<2)  /* Aging DMA Timer Enable */
97 #define UCR1_DOZE       (1<<1)  /* Doze */
98 #define UCR1_UARTEN     (1<<0)  /* UART enabled */
99 #define UCR2_ESCI       (1<<15) /* Escape seq interrupt enable */
100 #define UCR2_IRTS       (1<<14) /* Ignore RTS pin */
101 #define UCR2_CTSC       (1<<13) /* CTS pin control */
102 #define UCR2_CTS        (1<<12) /* Clear to send */
103 #define UCR2_ESCEN      (1<<11) /* Escape enable */
104 #define UCR2_PREN       (1<<8)  /* Parity enable */
105 #define UCR2_PROE       (1<<7)  /* Parity odd/even */
106 #define UCR2_STPB       (1<<6)  /* Stop */
107 #define UCR2_WS         (1<<5)  /* Word size */
108 #define UCR2_RTSEN      (1<<4)  /* Request to send interrupt enable */
109 #define UCR2_ATEN       (1<<3)  /* Aging Timer Enable */
110 #define UCR2_TXEN       (1<<2)  /* Transmitter enabled */
111 #define UCR2_RXEN       (1<<1)  /* Receiver enabled */
112 #define UCR2_SRST       (1<<0)  /* SW reset */
113 #define UCR3_DTREN      (1<<13) /* DTR interrupt enable */
114 #define UCR3_PARERREN   (1<<12) /* Parity enable */
115 #define UCR3_FRAERREN   (1<<11) /* Frame error interrupt enable */
116 #define UCR3_DSR        (1<<10) /* Data set ready */
117 #define UCR3_DCD        (1<<9)  /* Data carrier detect */
118 #define UCR3_RI         (1<<8)  /* Ring indicator */
119 #define UCR3_ADNIMP     (1<<7)  /* Autobaud Detection Not Improved */
120 #define UCR3_RXDSEN     (1<<6)  /* Receive status interrupt enable */
121 #define UCR3_AIRINTEN   (1<<5)  /* Async IR wake interrupt enable */
122 #define UCR3_AWAKEN     (1<<4)  /* Async wake interrupt enable */
123 #define IMX21_UCR3_RXDMUXSEL    (1<<2)  /* RXD Muxed Input Select */
124 #define UCR3_INVT       (1<<1)  /* Inverted Infrared transmission */
125 #define UCR3_BPEN       (1<<0)  /* Preset registers enable */
126 #define UCR4_CTSTL_SHF  10      /* CTS trigger level shift */
127 #define UCR4_CTSTL_MASK 0x3F    /* CTS trigger is 6 bits wide */
128 #define UCR4_INVR       (1<<9)  /* Inverted infrared reception */
129 #define UCR4_ENIRI      (1<<8)  /* Serial infrared interrupt enable */
130 #define UCR4_WKEN       (1<<7)  /* Wake interrupt enable */
131 #define UCR4_REF16      (1<<6)  /* Ref freq 16 MHz */
132 #define UCR4_IDDMAEN    (1<<6)  /* DMA IDLE Condition Detected */
133 #define UCR4_IRSC       (1<<5)  /* IR special case */
134 #define UCR4_TCEN       (1<<3)  /* Transmit complete interrupt enable */
135 #define UCR4_BKEN       (1<<2)  /* Break condition interrupt enable */
136 #define UCR4_OREN       (1<<1)  /* Receiver overrun interrupt enable */
137 #define UCR4_DREN       (1<<0)  /* Recv data ready interrupt enable */
138 #define UFCR_RXTL_SHF   0       /* Receiver trigger level shift */
139 #define UFCR_DCEDTE     (1<<6)  /* DCE/DTE mode select */
140 #define UFCR_RFDIV      (7<<7)  /* Reference freq divider mask */
141 #define UFCR_RFDIV_REG(x)       (((x) < 7 ? 6 - (x) : 6) << 7)
142 #define UFCR_TXTL_SHF   10      /* Transmitter trigger level shift */
143 #define USR1_PARITYERR  (1<<15) /* Parity error interrupt flag */
144 #define USR1_RTSS       (1<<14) /* RTS pin status */
145 #define USR1_TRDY       (1<<13) /* Transmitter ready interrupt/dma flag */
146 #define USR1_RTSD       (1<<12) /* RTS delta */
147 #define USR1_ESCF       (1<<11) /* Escape seq interrupt flag */
148 #define USR1_FRAMERR    (1<<10) /* Frame error interrupt flag */
149 #define USR1_RRDY       (1<<9)   /* Receiver ready interrupt/dma flag */
150 #define USR1_TIMEOUT    (1<<7)   /* Receive timeout interrupt status */
151 #define USR1_RXDS        (1<<6)  /* Receiver idle interrupt flag */
152 #define USR1_AIRINT      (1<<5)  /* Async IR wake interrupt flag */
153 #define USR1_AWAKE       (1<<4)  /* Aysnc wake interrupt flag */
154 #define USR2_ADET        (1<<15) /* Auto baud rate detect complete */
155 #define USR2_TXFE        (1<<14) /* Transmit buffer FIFO empty */
156 #define USR2_DTRF        (1<<13) /* DTR edge interrupt flag */
157 #define USR2_IDLE        (1<<12) /* Idle condition */
158 #define USR2_IRINT       (1<<8)  /* Serial infrared interrupt flag */
159 #define USR2_WAKE        (1<<7)  /* Wake */
160 #define USR2_RTSF        (1<<4)  /* RTS edge interrupt flag */
161 #define USR2_TXDC        (1<<3)  /* Transmitter complete */
162 #define USR2_BRCD        (1<<2)  /* Break condition */
163 #define USR2_ORE        (1<<1)   /* Overrun error */
164 #define USR2_RDR        (1<<0)   /* Recv data ready */
165 #define UTS_FRCPERR     (1<<13) /* Force parity error */
166 #define UTS_LOOP        (1<<12)  /* Loop tx and rx */
167 #define UTS_TXEMPTY      (1<<6)  /* TxFIFO empty */
168 #define UTS_RXEMPTY      (1<<5)  /* RxFIFO empty */
169 #define UTS_TXFULL       (1<<4)  /* TxFIFO full */
170 #define UTS_RXFULL       (1<<3)  /* RxFIFO full */
171 #define UTS_SOFTRST      (1<<0)  /* Software reset */
172
173 /* We've been assigned a range on the "Low-density serial ports" major */
174 #define SERIAL_IMX_MAJOR        207
175 #define MINOR_START             16
176 #define DEV_NAME                "ttymxc"
177
178 /*
179  * This determines how often we check the modem status signals
180  * for any change.  They generally aren't connected to an IRQ
181  * so we have to poll them.  We also check immediately before
182  * filling the TX fifo incase CTS has been dropped.
183  */
184 #define MCTRL_TIMEOUT   (250*HZ/1000)
185
186 #define DRIVER_NAME "IMX-uart"
187
188 #define UART_NR 8
189
190 /* i.mx21 type uart runs on all i.mx except i.mx1 */
191 enum imx_uart_type {
192         IMX1_UART,
193         IMX21_UART,
194         IMX6Q_UART,
195 };
196
197 /* device type dependent stuff */
198 struct imx_uart_data {
199         unsigned uts_reg;
200         enum imx_uart_type devtype;
201 };
202
203 struct imx_port {
204         struct uart_port        port;
205         struct timer_list       timer;
206         unsigned int            old_status;
207         int                     txirq, rxirq, rtsirq;
208         unsigned int            have_rtscts:1;
209         unsigned int            dte_mode:1;
210         unsigned int            use_irda:1;
211         unsigned int            irda_inv_rx:1;
212         unsigned int            irda_inv_tx:1;
213         unsigned short          trcv_delay; /* transceiver delay */
214         struct clk              *clk_ipg;
215         struct clk              *clk_per;
216         const struct imx_uart_data *devdata;
217
218         /* DMA fields */
219         unsigned int            dma_is_inited:1;
220         unsigned int            dma_is_enabled:1;
221         unsigned int            dma_is_rxing:1;
222         unsigned int            dma_is_txing:1;
223         struct dma_chan         *dma_chan_rx, *dma_chan_tx;
224         struct scatterlist      rx_sgl, tx_sgl[2];
225         void                    *rx_buf;
226         unsigned int            tx_bytes;
227         unsigned int            dma_tx_nents;
228         wait_queue_head_t       dma_wait;
229 };
230
231 struct imx_port_ucrs {
232         unsigned int    ucr1;
233         unsigned int    ucr2;
234         unsigned int    ucr3;
235 };
236
237 #ifdef CONFIG_IRDA
238 #define USE_IRDA(sport) ((sport)->use_irda)
239 #else
240 #define USE_IRDA(sport) (0)
241 #endif
242
243 static struct imx_uart_data imx_uart_devdata[] = {
244         [IMX1_UART] = {
245                 .uts_reg = IMX1_UTS,
246                 .devtype = IMX1_UART,
247         },
248         [IMX21_UART] = {
249                 .uts_reg = IMX21_UTS,
250                 .devtype = IMX21_UART,
251         },
252         [IMX6Q_UART] = {
253                 .uts_reg = IMX21_UTS,
254                 .devtype = IMX6Q_UART,
255         },
256 };
257
258 static struct platform_device_id imx_uart_devtype[] = {
259         {
260                 .name = "imx1-uart",
261                 .driver_data = (kernel_ulong_t) &imx_uart_devdata[IMX1_UART],
262         }, {
263                 .name = "imx21-uart",
264                 .driver_data = (kernel_ulong_t) &imx_uart_devdata[IMX21_UART],
265         }, {
266                 .name = "imx6q-uart",
267                 .driver_data = (kernel_ulong_t) &imx_uart_devdata[IMX6Q_UART],
268         }, {
269                 /* sentinel */
270         }
271 };
272 MODULE_DEVICE_TABLE(platform, imx_uart_devtype);
273
274 static struct of_device_id imx_uart_dt_ids[] = {
275         { .compatible = "fsl,imx6q-uart", .data = &imx_uart_devdata[IMX6Q_UART], },
276         { .compatible = "fsl,imx1-uart", .data = &imx_uart_devdata[IMX1_UART], },
277         { .compatible = "fsl,imx21-uart", .data = &imx_uart_devdata[IMX21_UART], },
278         { /* sentinel */ }
279 };
280 MODULE_DEVICE_TABLE(of, imx_uart_dt_ids);
281
282 static inline unsigned uts_reg(struct imx_port *sport)
283 {
284         return sport->devdata->uts_reg;
285 }
286
287 static inline int is_imx1_uart(struct imx_port *sport)
288 {
289         return sport->devdata->devtype == IMX1_UART;
290 }
291
292 static inline int is_imx21_uart(struct imx_port *sport)
293 {
294         return sport->devdata->devtype == IMX21_UART;
295 }
296
297 static inline int is_imx6q_uart(struct imx_port *sport)
298 {
299         return sport->devdata->devtype == IMX6Q_UART;
300 }
301 /*
302  * Save and restore functions for UCR1, UCR2 and UCR3 registers
303  */
304 #if defined(CONFIG_CONSOLE_POLL) || defined(CONFIG_SERIAL_IMX_CONSOLE)
305 static void imx_port_ucrs_save(struct uart_port *port,
306                                struct imx_port_ucrs *ucr)
307 {
308         /* save control registers */
309         ucr->ucr1 = readl(port->membase + UCR1);
310         ucr->ucr2 = readl(port->membase + UCR2);
311         ucr->ucr3 = readl(port->membase + UCR3);
312 }
313
314 static void imx_port_ucrs_restore(struct uart_port *port,
315                                   struct imx_port_ucrs *ucr)
316 {
317         /* restore control registers */
318         writel(ucr->ucr1, port->membase + UCR1);
319         writel(ucr->ucr2, port->membase + UCR2);
320         writel(ucr->ucr3, port->membase + UCR3);
321 }
322 #endif
323
324 /*
325  * Handle any change of modem status signal since we were last called.
326  */
327 static void imx_mctrl_check(struct imx_port *sport)
328 {
329         unsigned int status, changed;
330
331         status = sport->port.ops->get_mctrl(&sport->port);
332         changed = status ^ sport->old_status;
333
334         if (changed == 0)
335                 return;
336
337         sport->old_status = status;
338
339         if (changed & TIOCM_RI)
340                 sport->port.icount.rng++;
341         if (changed & TIOCM_DSR)
342                 sport->port.icount.dsr++;
343         if (changed & TIOCM_CAR)
344                 uart_handle_dcd_change(&sport->port, status & TIOCM_CAR);
345         if (changed & TIOCM_CTS)
346                 uart_handle_cts_change(&sport->port, status & TIOCM_CTS);
347
348         wake_up_interruptible(&sport->port.state->port.delta_msr_wait);
349 }
350
351 /*
352  * This is our per-port timeout handler, for checking the
353  * modem status signals.
354  */
355 static void imx_timeout(unsigned long data)
356 {
357         struct imx_port *sport = (struct imx_port *)data;
358         unsigned long flags;
359
360         if (sport->port.state) {
361                 spin_lock_irqsave(&sport->port.lock, flags);
362                 imx_mctrl_check(sport);
363                 spin_unlock_irqrestore(&sport->port.lock, flags);
364
365                 mod_timer(&sport->timer, jiffies + MCTRL_TIMEOUT);
366         }
367 }
368
369 /*
370  * interrupts disabled on entry
371  */
372 static void imx_stop_tx(struct uart_port *port)
373 {
374         struct imx_port *sport = (struct imx_port *)port;
375         unsigned long temp;
376
377         if (USE_IRDA(sport)) {
378                 /* half duplex - wait for end of transmission */
379                 int n = 256;
380                 while ((--n > 0) &&
381                       !(readl(sport->port.membase + USR2) & USR2_TXDC)) {
382                         udelay(5);
383                         barrier();
384                 }
385                 /*
386                  * irda transceiver - wait a bit more to avoid
387                  * cutoff, hardware dependent
388                  */
389                 udelay(sport->trcv_delay);
390
391                 /*
392                  * half duplex - reactivate receive mode,
393                  * flush receive pipe echo crap
394                  */
395                 if (readl(sport->port.membase + USR2) & USR2_TXDC) {
396                         temp = readl(sport->port.membase + UCR1);
397                         temp &= ~(UCR1_TXMPTYEN | UCR1_TRDYEN);
398                         writel(temp, sport->port.membase + UCR1);
399
400                         temp = readl(sport->port.membase + UCR4);
401                         temp &= ~(UCR4_TCEN);
402                         writel(temp, sport->port.membase + UCR4);
403
404                         while (readl(sport->port.membase + URXD0) &
405                                URXD_CHARRDY)
406                                 barrier();
407
408                         temp = readl(sport->port.membase + UCR1);
409                         temp |= UCR1_RRDYEN;
410                         writel(temp, sport->port.membase + UCR1);
411
412                         temp = readl(sport->port.membase + UCR4);
413                         temp |= UCR4_DREN;
414                         writel(temp, sport->port.membase + UCR4);
415                 }
416                 return;
417         }
418
419         /*
420          * We are maybe in the SMP context, so if the DMA TX thread is running
421          * on other cpu, we have to wait for it to finish.
422          */
423         if (sport->dma_is_enabled && sport->dma_is_txing)
424                 return;
425
426         temp = readl(sport->port.membase + UCR1);
427         writel(temp & ~UCR1_TXMPTYEN, sport->port.membase + UCR1);
428 }
429
430 /*
431  * interrupts disabled on entry
432  */
433 static void imx_stop_rx(struct uart_port *port)
434 {
435         struct imx_port *sport = (struct imx_port *)port;
436         unsigned long temp;
437
438         /*
439          * We are maybe in the SMP context, so if the DMA TX thread is running
440          * on other cpu, we have to wait for it to finish.
441          */
442         if (sport->dma_is_enabled && sport->dma_is_rxing)
443                 return;
444
445         temp = readl(sport->port.membase + UCR2);
446         writel(temp & ~UCR2_RXEN, sport->port.membase + UCR2);
447
448         /* disable the `Receiver Ready Interrrupt` */
449         temp = readl(sport->port.membase + UCR1);
450         writel(temp & ~UCR1_RRDYEN, sport->port.membase + UCR1);
451 }
452
453 /*
454  * Set the modem control timer to fire immediately.
455  */
456 static void imx_enable_ms(struct uart_port *port)
457 {
458         struct imx_port *sport = (struct imx_port *)port;
459
460         mod_timer(&sport->timer, jiffies);
461 }
462
463 static inline void imx_transmit_buffer(struct imx_port *sport)
464 {
465         struct circ_buf *xmit = &sport->port.state->xmit;
466
467         while (!uart_circ_empty(xmit) &&
468                         !(readl(sport->port.membase + uts_reg(sport))
469                                 & UTS_TXFULL)) {
470                 /* send xmit->buf[xmit->tail]
471                  * out the port here */
472                 writel(xmit->buf[xmit->tail], sport->port.membase + URTX0);
473                 xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
474                 sport->port.icount.tx++;
475         }
476
477         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
478                 uart_write_wakeup(&sport->port);
479
480         if (uart_circ_empty(xmit))
481                 imx_stop_tx(&sport->port);
482 }
483
484 static void dma_tx_callback(void *data)
485 {
486         struct imx_port *sport = data;
487         struct scatterlist *sgl = &sport->tx_sgl[0];
488         struct circ_buf *xmit = &sport->port.state->xmit;
489         unsigned long flags;
490
491         dma_unmap_sg(sport->port.dev, sgl, sport->dma_tx_nents, DMA_TO_DEVICE);
492
493         sport->dma_is_txing = 0;
494
495         /* update the stat */
496         spin_lock_irqsave(&sport->port.lock, flags);
497         xmit->tail = (xmit->tail + sport->tx_bytes) & (UART_XMIT_SIZE - 1);
498         sport->port.icount.tx += sport->tx_bytes;
499         spin_unlock_irqrestore(&sport->port.lock, flags);
500
501         dev_dbg(sport->port.dev, "we finish the TX DMA.\n");
502
503         uart_write_wakeup(&sport->port);
504
505         if (waitqueue_active(&sport->dma_wait)) {
506                 wake_up(&sport->dma_wait);
507                 dev_dbg(sport->port.dev, "exit in %s.\n", __func__);
508                 return;
509         }
510 }
511
512 static void imx_dma_tx(struct imx_port *sport)
513 {
514         struct circ_buf *xmit = &sport->port.state->xmit;
515         struct scatterlist *sgl = sport->tx_sgl;
516         struct dma_async_tx_descriptor *desc;
517         struct dma_chan *chan = sport->dma_chan_tx;
518         struct device *dev = sport->port.dev;
519         enum dma_status status;
520         int ret;
521
522         status = dmaengine_tx_status(chan, (dma_cookie_t)0, NULL);
523         if (DMA_IN_PROGRESS == status)
524                 return;
525
526         sport->tx_bytes = uart_circ_chars_pending(xmit);
527
528         if (xmit->tail > xmit->head && xmit->head > 0) {
529                 sport->dma_tx_nents = 2;
530                 sg_init_table(sgl, 2);
531                 sg_set_buf(sgl, xmit->buf + xmit->tail,
532                                 UART_XMIT_SIZE - xmit->tail);
533                 sg_set_buf(sgl + 1, xmit->buf, xmit->head);
534         } else {
535                 sport->dma_tx_nents = 1;
536                 sg_init_one(sgl, xmit->buf + xmit->tail, sport->tx_bytes);
537         }
538
539         ret = dma_map_sg(dev, sgl, sport->dma_tx_nents, DMA_TO_DEVICE);
540         if (ret == 0) {
541                 dev_err(dev, "DMA mapping error for TX.\n");
542                 return;
543         }
544         desc = dmaengine_prep_slave_sg(chan, sgl, sport->dma_tx_nents,
545                                         DMA_MEM_TO_DEV, DMA_PREP_INTERRUPT);
546         if (!desc) {
547                 dev_err(dev, "We cannot prepare for the TX slave dma!\n");
548                 return;
549         }
550         desc->callback = dma_tx_callback;
551         desc->callback_param = sport;
552
553         dev_dbg(dev, "TX: prepare to send %lu bytes by DMA.\n",
554                         uart_circ_chars_pending(xmit));
555         /* fire it */
556         sport->dma_is_txing = 1;
557         dmaengine_submit(desc);
558         dma_async_issue_pending(chan);
559         return;
560 }
561
562 /*
563  * interrupts disabled on entry
564  */
565 static void imx_start_tx(struct uart_port *port)
566 {
567         struct imx_port *sport = (struct imx_port *)port;
568         unsigned long temp;
569
570         if (uart_circ_empty(&port->state->xmit))
571                 return;
572
573         if (USE_IRDA(sport)) {
574                 /* half duplex in IrDA mode; have to disable receive mode */
575                 temp = readl(sport->port.membase + UCR4);
576                 temp &= ~(UCR4_DREN);
577                 writel(temp, sport->port.membase + UCR4);
578
579                 temp = readl(sport->port.membase + UCR1);
580                 temp &= ~(UCR1_RRDYEN);
581                 writel(temp, sport->port.membase + UCR1);
582         }
583         /* Clear any pending ORE flag before enabling interrupt */
584         temp = readl(sport->port.membase + USR2);
585         writel(temp | USR2_ORE, sport->port.membase + USR2);
586
587         temp = readl(sport->port.membase + UCR4);
588         temp |= UCR4_OREN;
589         writel(temp, sport->port.membase + UCR4);
590
591         if (!sport->dma_is_enabled) {
592                 temp = readl(sport->port.membase + UCR1);
593                 writel(temp | UCR1_TXMPTYEN, sport->port.membase + UCR1);
594         }
595
596         if (USE_IRDA(sport)) {
597                 temp = readl(sport->port.membase + UCR1);
598                 temp |= UCR1_TRDYEN;
599                 writel(temp, sport->port.membase + UCR1);
600
601                 temp = readl(sport->port.membase + UCR4);
602                 temp |= UCR4_TCEN;
603                 writel(temp, sport->port.membase + UCR4);
604         }
605
606         if (sport->dma_is_enabled) {
607                 imx_dma_tx(sport);
608                 return;
609         }
610
611         if (readl(sport->port.membase + uts_reg(sport)) & UTS_TXEMPTY)
612                 imx_transmit_buffer(sport);
613 }
614
615 static irqreturn_t imx_rtsint(int irq, void *dev_id)
616 {
617         struct imx_port *sport = dev_id;
618         unsigned int val;
619         unsigned long flags;
620
621         spin_lock_irqsave(&sport->port.lock, flags);
622
623         writel(USR1_RTSD, sport->port.membase + USR1);
624         val = readl(sport->port.membase + USR1) & USR1_RTSS;
625         uart_handle_cts_change(&sport->port, !!val);
626         wake_up_interruptible(&sport->port.state->port.delta_msr_wait);
627
628         spin_unlock_irqrestore(&sport->port.lock, flags);
629         return IRQ_HANDLED;
630 }
631
632 static irqreturn_t imx_txint(int irq, void *dev_id)
633 {
634         struct imx_port *sport = dev_id;
635         struct circ_buf *xmit = &sport->port.state->xmit;
636         unsigned long flags;
637
638         spin_lock_irqsave(&sport->port.lock, flags);
639         if (sport->port.x_char) {
640                 /* Send next char */
641                 writel(sport->port.x_char, sport->port.membase + URTX0);
642                 goto out;
643         }
644
645         if (uart_circ_empty(xmit) || uart_tx_stopped(&sport->port)) {
646                 imx_stop_tx(&sport->port);
647                 goto out;
648         }
649
650         imx_transmit_buffer(sport);
651
652         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
653                 uart_write_wakeup(&sport->port);
654
655 out:
656         spin_unlock_irqrestore(&sport->port.lock, flags);
657         return IRQ_HANDLED;
658 }
659
660 static irqreturn_t imx_rxint(int irq, void *dev_id)
661 {
662         struct imx_port *sport = dev_id;
663         unsigned int rx, flg, ignored = 0;
664         struct tty_port *port = &sport->port.state->port;
665         unsigned long flags, temp;
666
667         spin_lock_irqsave(&sport->port.lock, flags);
668
669         while (readl(sport->port.membase + USR2) & USR2_RDR) {
670                 flg = TTY_NORMAL;
671                 sport->port.icount.rx++;
672
673                 rx = readl(sport->port.membase + URXD0);
674
675                 temp = readl(sport->port.membase + USR2);
676                 if (temp & USR2_BRCD) {
677                         writel(USR2_BRCD, sport->port.membase + USR2);
678                         if (uart_handle_break(&sport->port))
679                                 continue;
680                 }
681
682                 if (uart_handle_sysrq_char(&sport->port, (unsigned char)rx))
683                         continue;
684
685                 if (unlikely(rx & URXD_ERR)) {
686                         if (rx & URXD_BRK)
687                                 sport->port.icount.brk++;
688                         else if (rx & URXD_PRERR)
689                                 sport->port.icount.parity++;
690                         else if (rx & URXD_FRMERR)
691                                 sport->port.icount.frame++;
692                         if (rx & URXD_OVRRUN)
693                                 sport->port.icount.overrun++;
694
695                         if (rx & sport->port.ignore_status_mask) {
696                                 if (++ignored > 100)
697                                         goto out;
698                                 continue;
699                         }
700
701                         rx &= sport->port.read_status_mask;
702
703                         if (rx & URXD_BRK)
704                                 flg = TTY_BREAK;
705                         else if (rx & URXD_PRERR)
706                                 flg = TTY_PARITY;
707                         else if (rx & URXD_FRMERR)
708                                 flg = TTY_FRAME;
709                         if (rx & URXD_OVRRUN)
710                                 flg = TTY_OVERRUN;
711
712 #ifdef SUPPORT_SYSRQ
713                         sport->port.sysrq = 0;
714 #endif
715                 }
716
717                 tty_insert_flip_char(port, rx, flg);
718         }
719
720 out:
721         spin_unlock_irqrestore(&sport->port.lock, flags);
722         tty_flip_buffer_push(port);
723         return IRQ_HANDLED;
724 }
725
726 static int start_rx_dma(struct imx_port *sport);
727 /*
728  * If the RXFIFO is filled with some data, and then we
729  * arise a DMA operation to receive them.
730  */
731 static void imx_dma_rxint(struct imx_port *sport)
732 {
733         unsigned long temp;
734
735         temp = readl(sport->port.membase + USR2);
736         if ((temp & USR2_RDR) && !sport->dma_is_rxing) {
737                 sport->dma_is_rxing = 1;
738
739                 /* disable the `Recerver Ready Interrrupt` */
740                 temp = readl(sport->port.membase + UCR1);
741                 temp &= ~(UCR1_RRDYEN);
742                 writel(temp, sport->port.membase + UCR1);
743
744                 /* tell the DMA to receive the data. */
745                 start_rx_dma(sport);
746         }
747 }
748
749 static irqreturn_t imx_int(int irq, void *dev_id)
750 {
751         struct imx_port *sport = dev_id;
752         unsigned int sts;
753         unsigned int sts2;
754
755         sts = readl(sport->port.membase + USR1);
756
757         if (sts & USR1_RRDY) {
758                 if (sport->dma_is_enabled)
759                         imx_dma_rxint(sport);
760                 else
761                         imx_rxint(irq, dev_id);
762         }
763
764         if (sts & USR1_TRDY &&
765                         readl(sport->port.membase + UCR1) & UCR1_TXMPTYEN)
766                 imx_txint(irq, dev_id);
767
768         if (sts & USR1_RTSD)
769                 imx_rtsint(irq, dev_id);
770
771         if (sts & USR1_AWAKE)
772                 writel(USR1_AWAKE, sport->port.membase + USR1);
773
774         sts2 = readl(sport->port.membase + USR2);
775         if (sts2 & USR2_ORE) {
776                 dev_err(sport->port.dev, "Rx FIFO overrun\n");
777                 sport->port.icount.overrun++;
778                 writel(sts2 | USR2_ORE, sport->port.membase + USR2);
779         }
780
781         return IRQ_HANDLED;
782 }
783
784 /*
785  * Return TIOCSER_TEMT when transmitter is not busy.
786  */
787 static unsigned int imx_tx_empty(struct uart_port *port)
788 {
789         struct imx_port *sport = (struct imx_port *)port;
790         unsigned int ret;
791
792         ret = (readl(sport->port.membase + USR2) & USR2_TXDC) ?  TIOCSER_TEMT : 0;
793
794         /* If the TX DMA is working, return 0. */
795         if (sport->dma_is_enabled && sport->dma_is_txing)
796                 ret = 0;
797
798         return ret;
799 }
800
801 /*
802  * We have a modem side uart, so the meanings of RTS and CTS are inverted.
803  */
804 static unsigned int imx_get_mctrl(struct uart_port *port)
805 {
806         struct imx_port *sport = (struct imx_port *)port;
807         unsigned int tmp = TIOCM_DSR | TIOCM_CAR;
808
809         if (readl(sport->port.membase + USR1) & USR1_RTSS)
810                 tmp |= TIOCM_CTS;
811
812         if (readl(sport->port.membase + UCR2) & UCR2_CTS)
813                 tmp |= TIOCM_RTS;
814
815         if (readl(sport->port.membase + uts_reg(sport)) & UTS_LOOP)
816                 tmp |= TIOCM_LOOP;
817
818         return tmp;
819 }
820
821 static void imx_set_mctrl(struct uart_port *port, unsigned int mctrl)
822 {
823         struct imx_port *sport = (struct imx_port *)port;
824         unsigned long temp;
825
826         temp = readl(sport->port.membase + UCR2) & ~UCR2_CTS;
827
828         if (mctrl & TIOCM_RTS)
829                 if (!sport->dma_is_enabled)
830                         temp |= UCR2_CTS;
831
832         writel(temp, sport->port.membase + UCR2);
833
834         temp = readl(sport->port.membase + uts_reg(sport)) & ~UTS_LOOP;
835         if (mctrl & TIOCM_LOOP)
836                 temp |= UTS_LOOP;
837         writel(temp, sport->port.membase + uts_reg(sport));
838 }
839
840 /*
841  * Interrupts always disabled.
842  */
843 static void imx_break_ctl(struct uart_port *port, int break_state)
844 {
845         struct imx_port *sport = (struct imx_port *)port;
846         unsigned long flags, temp;
847
848         spin_lock_irqsave(&sport->port.lock, flags);
849
850         temp = readl(sport->port.membase + UCR1) & ~UCR1_SNDBRK;
851
852         if (break_state != 0)
853                 temp |= UCR1_SNDBRK;
854
855         writel(temp, sport->port.membase + UCR1);
856
857         spin_unlock_irqrestore(&sport->port.lock, flags);
858 }
859
860 #define TXTL 2 /* reset default */
861 #define RXTL 1 /* reset default */
862
863 static int imx_setup_ufcr(struct imx_port *sport, unsigned int mode)
864 {
865         unsigned int val;
866
867         /* set receiver / transmitter trigger level */
868         val = readl(sport->port.membase + UFCR) & (UFCR_RFDIV | UFCR_DCEDTE);
869         val |= TXTL << UFCR_TXTL_SHF | RXTL;
870         writel(val, sport->port.membase + UFCR);
871         return 0;
872 }
873
874 #define RX_BUF_SIZE     (PAGE_SIZE)
875 static void imx_rx_dma_done(struct imx_port *sport)
876 {
877         unsigned long temp;
878
879         /* Enable this interrupt when the RXFIFO is empty. */
880         temp = readl(sport->port.membase + UCR1);
881         temp |= UCR1_RRDYEN;
882         writel(temp, sport->port.membase + UCR1);
883
884         sport->dma_is_rxing = 0;
885
886         /* Is the shutdown waiting for us? */
887         if (waitqueue_active(&sport->dma_wait))
888                 wake_up(&sport->dma_wait);
889 }
890
891 /*
892  * There are three kinds of RX DMA interrupts(such as in the MX6Q):
893  *   [1] the RX DMA buffer is full.
894  *   [2] the Aging timer expires(wait for 8 bytes long)
895  *   [3] the Idle Condition Detect(enabled the UCR4_IDDMAEN).
896  *
897  * The [2] is trigger when a character was been sitting in the FIFO
898  * meanwhile [3] can wait for 32 bytes long when the RX line is
899  * on IDLE state and RxFIFO is empty.
900  */
901 static void dma_rx_callback(void *data)
902 {
903         struct imx_port *sport = data;
904         struct dma_chan *chan = sport->dma_chan_rx;
905         struct scatterlist *sgl = &sport->rx_sgl;
906         struct tty_port *port = &sport->port.state->port;
907         struct dma_tx_state state;
908         enum dma_status status;
909         unsigned int count;
910
911         /* unmap it first */
912         dma_unmap_sg(sport->port.dev, sgl, 1, DMA_FROM_DEVICE);
913
914         status = dmaengine_tx_status(chan, (dma_cookie_t)0, &state);
915         count = RX_BUF_SIZE - state.residue;
916         dev_dbg(sport->port.dev, "We get %d bytes.\n", count);
917
918         if (count) {
919                 tty_insert_flip_string(port, sport->rx_buf, count);
920                 tty_flip_buffer_push(port);
921
922                 start_rx_dma(sport);
923         } else
924                 imx_rx_dma_done(sport);
925 }
926
927 static int start_rx_dma(struct imx_port *sport)
928 {
929         struct scatterlist *sgl = &sport->rx_sgl;
930         struct dma_chan *chan = sport->dma_chan_rx;
931         struct device *dev = sport->port.dev;
932         struct dma_async_tx_descriptor *desc;
933         int ret;
934
935         sg_init_one(sgl, sport->rx_buf, RX_BUF_SIZE);
936         ret = dma_map_sg(dev, sgl, 1, DMA_FROM_DEVICE);
937         if (ret == 0) {
938                 dev_err(dev, "DMA mapping error for RX.\n");
939                 return -EINVAL;
940         }
941         desc = dmaengine_prep_slave_sg(chan, sgl, 1, DMA_DEV_TO_MEM,
942                                         DMA_PREP_INTERRUPT);
943         if (!desc) {
944                 dev_err(dev, "We cannot prepare for the RX slave dma!\n");
945                 return -EINVAL;
946         }
947         desc->callback = dma_rx_callback;
948         desc->callback_param = sport;
949
950         dev_dbg(dev, "RX: prepare for the DMA.\n");
951         dmaengine_submit(desc);
952         dma_async_issue_pending(chan);
953         return 0;
954 }
955
956 static void imx_uart_dma_exit(struct imx_port *sport)
957 {
958         if (sport->dma_chan_rx) {
959                 dma_release_channel(sport->dma_chan_rx);
960                 sport->dma_chan_rx = NULL;
961
962                 kfree(sport->rx_buf);
963                 sport->rx_buf = NULL;
964         }
965
966         if (sport->dma_chan_tx) {
967                 dma_release_channel(sport->dma_chan_tx);
968                 sport->dma_chan_tx = NULL;
969         }
970
971         sport->dma_is_inited = 0;
972 }
973
974 static int imx_uart_dma_init(struct imx_port *sport)
975 {
976         struct dma_slave_config slave_config = {};
977         struct device *dev = sport->port.dev;
978         int ret;
979
980         /* Prepare for RX : */
981         sport->dma_chan_rx = dma_request_slave_channel(dev, "rx");
982         if (!sport->dma_chan_rx) {
983                 dev_dbg(dev, "cannot get the DMA channel.\n");
984                 ret = -EINVAL;
985                 goto err;
986         }
987
988         slave_config.direction = DMA_DEV_TO_MEM;
989         slave_config.src_addr = sport->port.mapbase + URXD0;
990         slave_config.src_addr_width = DMA_SLAVE_BUSWIDTH_1_BYTE;
991         slave_config.src_maxburst = RXTL;
992         ret = dmaengine_slave_config(sport->dma_chan_rx, &slave_config);
993         if (ret) {
994                 dev_err(dev, "error in RX dma configuration.\n");
995                 goto err;
996         }
997
998         sport->rx_buf = kzalloc(PAGE_SIZE, GFP_KERNEL);
999         if (!sport->rx_buf) {
1000                 dev_err(dev, "cannot alloc DMA buffer.\n");
1001                 ret = -ENOMEM;
1002                 goto err;
1003         }
1004
1005         /* Prepare for TX : */
1006         sport->dma_chan_tx = dma_request_slave_channel(dev, "tx");
1007         if (!sport->dma_chan_tx) {
1008                 dev_err(dev, "cannot get the TX DMA channel!\n");
1009                 ret = -EINVAL;
1010                 goto err;
1011         }
1012
1013         slave_config.direction = DMA_MEM_TO_DEV;
1014         slave_config.dst_addr = sport->port.mapbase + URTX0;
1015         slave_config.dst_addr_width = DMA_SLAVE_BUSWIDTH_1_BYTE;
1016         slave_config.dst_maxburst = TXTL;
1017         ret = dmaengine_slave_config(sport->dma_chan_tx, &slave_config);
1018         if (ret) {
1019                 dev_err(dev, "error in TX dma configuration.");
1020                 goto err;
1021         }
1022
1023         sport->dma_is_inited = 1;
1024
1025         return 0;
1026 err:
1027         imx_uart_dma_exit(sport);
1028         return ret;
1029 }
1030
1031 static void imx_enable_dma(struct imx_port *sport)
1032 {
1033         unsigned long temp;
1034
1035         init_waitqueue_head(&sport->dma_wait);
1036
1037         /* set UCR1 */
1038         temp = readl(sport->port.membase + UCR1);
1039         temp |= UCR1_RDMAEN | UCR1_TDMAEN | UCR1_ATDMAEN |
1040                 /* wait for 32 idle frames for IDDMA interrupt */
1041                 UCR1_ICD_REG(3);
1042         writel(temp, sport->port.membase + UCR1);
1043
1044         /* set UCR4 */
1045         temp = readl(sport->port.membase + UCR4);
1046         temp |= UCR4_IDDMAEN;
1047         writel(temp, sport->port.membase + UCR4);
1048
1049         sport->dma_is_enabled = 1;
1050 }
1051
1052 static void imx_disable_dma(struct imx_port *sport)
1053 {
1054         unsigned long temp;
1055
1056         /* clear UCR1 */
1057         temp = readl(sport->port.membase + UCR1);
1058         temp &= ~(UCR1_RDMAEN | UCR1_TDMAEN | UCR1_ATDMAEN);
1059         writel(temp, sport->port.membase + UCR1);
1060
1061         /* clear UCR2 */
1062         temp = readl(sport->port.membase + UCR2);
1063         temp &= ~(UCR2_CTSC | UCR2_CTS);
1064         writel(temp, sport->port.membase + UCR2);
1065
1066         /* clear UCR4 */
1067         temp = readl(sport->port.membase + UCR4);
1068         temp &= ~UCR4_IDDMAEN;
1069         writel(temp, sport->port.membase + UCR4);
1070
1071         sport->dma_is_enabled = 0;
1072 }
1073
1074 /* half the RX buffer size */
1075 #define CTSTL 16
1076
1077 static int imx_startup(struct uart_port *port)
1078 {
1079         struct imx_port *sport = (struct imx_port *)port;
1080         int retval, i;
1081         unsigned long flags, temp;
1082
1083         retval = clk_prepare_enable(sport->clk_per);
1084         if (retval)
1085                 goto error_out1;
1086         retval = clk_prepare_enable(sport->clk_ipg);
1087         if (retval) {
1088                 clk_disable_unprepare(sport->clk_per);
1089                 goto error_out1;
1090         }
1091
1092         imx_setup_ufcr(sport, 0);
1093
1094         /* disable the DREN bit (Data Ready interrupt enable) before
1095          * requesting IRQs
1096          */
1097         temp = readl(sport->port.membase + UCR4);
1098
1099         if (USE_IRDA(sport))
1100                 temp |= UCR4_IRSC;
1101
1102         /* set the trigger level for CTS */
1103         temp &= ~(UCR4_CTSTL_MASK << UCR4_CTSTL_SHF);
1104         temp |= CTSTL << UCR4_CTSTL_SHF;
1105
1106         writel(temp & ~UCR4_DREN, sport->port.membase + UCR4);
1107
1108         /* Reset fifo's and state machines */
1109         i = 100;
1110
1111         temp = readl(sport->port.membase + UCR2);
1112         temp &= ~UCR2_SRST;
1113         writel(temp, sport->port.membase + UCR2);
1114
1115         while (!(readl(sport->port.membase + UCR2) & UCR2_SRST) && (--i > 0))
1116                 udelay(1);
1117
1118         /*
1119          * Allocate the IRQ(s) i.MX1 has three interrupts whereas later
1120          * chips only have one interrupt.
1121          */
1122         if (sport->txirq > 0) {
1123                 retval = request_irq(sport->rxirq, imx_rxint, 0,
1124                                      dev_name(port->dev), sport);
1125                 if (retval)
1126                         goto error_out1;
1127
1128                 retval = request_irq(sport->txirq, imx_txint, 0,
1129                                      dev_name(port->dev), sport);
1130                 if (retval)
1131                         goto error_out2;
1132
1133                 /* do not use RTS IRQ on IrDA */
1134                 if (!USE_IRDA(sport)) {
1135                         retval = request_irq(sport->rtsirq, imx_rtsint, 0,
1136                                              dev_name(port->dev), sport);
1137                         if (retval)
1138                                 goto error_out3;
1139                 }
1140         } else {
1141                 retval = request_irq(sport->port.irq, imx_int, 0,
1142                                      dev_name(port->dev), sport);
1143                 if (retval) {
1144                         free_irq(sport->port.irq, sport);
1145                         goto error_out1;
1146                 }
1147         }
1148
1149         spin_lock_irqsave(&sport->port.lock, flags);
1150         /*
1151          * Finally, clear and enable interrupts
1152          */
1153         writel(USR1_RTSD, sport->port.membase + USR1);
1154
1155         temp = readl(sport->port.membase + UCR1);
1156         temp |= UCR1_RRDYEN | UCR1_RTSDEN | UCR1_UARTEN;
1157
1158         if (USE_IRDA(sport)) {
1159                 temp |= UCR1_IREN;
1160                 temp &= ~(UCR1_RTSDEN);
1161         }
1162
1163         writel(temp, sport->port.membase + UCR1);
1164
1165         temp = readl(sport->port.membase + UCR2);
1166         temp |= (UCR2_RXEN | UCR2_TXEN);
1167         if (!sport->have_rtscts)
1168                 temp |= UCR2_IRTS;
1169         writel(temp, sport->port.membase + UCR2);
1170
1171         if (!is_imx1_uart(sport)) {
1172                 temp = readl(sport->port.membase + UCR3);
1173                 temp |= IMX21_UCR3_RXDMUXSEL | UCR3_ADNIMP;
1174                 writel(temp, sport->port.membase + UCR3);
1175         }
1176
1177         if (USE_IRDA(sport)) {
1178                 temp = readl(sport->port.membase + UCR4);
1179                 if (sport->irda_inv_rx)
1180                         temp |= UCR4_INVR;
1181                 else
1182                         temp &= ~(UCR4_INVR);
1183                 writel(temp | UCR4_DREN, sport->port.membase + UCR4);
1184
1185                 temp = readl(sport->port.membase + UCR3);
1186                 if (sport->irda_inv_tx)
1187                         temp |= UCR3_INVT;
1188                 else
1189                         temp &= ~(UCR3_INVT);
1190                 writel(temp, sport->port.membase + UCR3);
1191         }
1192
1193         /*
1194          * Enable modem status interrupts
1195          */
1196         imx_enable_ms(&sport->port);
1197         spin_unlock_irqrestore(&sport->port.lock, flags);
1198
1199         if (USE_IRDA(sport)) {
1200                 struct imxuart_platform_data *pdata;
1201                 pdata = dev_get_platdata(sport->port.dev);
1202                 sport->irda_inv_rx = pdata->irda_inv_rx;
1203                 sport->irda_inv_tx = pdata->irda_inv_tx;
1204                 sport->trcv_delay = pdata->transceiver_delay;
1205                 if (pdata->irda_enable)
1206                         pdata->irda_enable(1);
1207         }
1208
1209         return 0;
1210
1211 error_out3:
1212         if (sport->txirq)
1213                 free_irq(sport->txirq, sport);
1214 error_out2:
1215         if (sport->rxirq)
1216                 free_irq(sport->rxirq, sport);
1217 error_out1:
1218         return retval;
1219 }
1220
1221 static void imx_shutdown(struct uart_port *port)
1222 {
1223         struct imx_port *sport = (struct imx_port *)port;
1224         unsigned long temp;
1225         unsigned long flags;
1226
1227         if (sport->dma_is_enabled) {
1228                 /* We have to wait for the DMA to finish. */
1229                 wait_event(sport->dma_wait,
1230                         !sport->dma_is_rxing && !sport->dma_is_txing);
1231                 imx_stop_rx(port);
1232                 imx_disable_dma(sport);
1233                 imx_uart_dma_exit(sport);
1234         }
1235
1236         spin_lock_irqsave(&sport->port.lock, flags);
1237         temp = readl(sport->port.membase + UCR2);
1238         temp &= ~(UCR2_TXEN);
1239         writel(temp, sport->port.membase + UCR2);
1240         spin_unlock_irqrestore(&sport->port.lock, flags);
1241
1242         if (USE_IRDA(sport)) {
1243                 struct imxuart_platform_data *pdata;
1244                 pdata = dev_get_platdata(sport->port.dev);
1245                 if (pdata->irda_enable)
1246                         pdata->irda_enable(0);
1247         }
1248
1249         /*
1250          * Stop our timer.
1251          */
1252         del_timer_sync(&sport->timer);
1253
1254         /*
1255          * Free the interrupts
1256          */
1257         if (sport->txirq > 0) {
1258                 if (!USE_IRDA(sport))
1259                         free_irq(sport->rtsirq, sport);
1260                 free_irq(sport->txirq, sport);
1261                 free_irq(sport->rxirq, sport);
1262         } else
1263                 free_irq(sport->port.irq, sport);
1264
1265         /*
1266          * Disable all interrupts, port and break condition.
1267          */
1268
1269         spin_lock_irqsave(&sport->port.lock, flags);
1270         temp = readl(sport->port.membase + UCR1);
1271         temp &= ~(UCR1_TXMPTYEN | UCR1_RRDYEN | UCR1_RTSDEN | UCR1_UARTEN);
1272         if (USE_IRDA(sport))
1273                 temp &= ~(UCR1_IREN);
1274
1275         writel(temp, sport->port.membase + UCR1);
1276         spin_unlock_irqrestore(&sport->port.lock, flags);
1277
1278         if (!uart_console(&sport->port)) {
1279                 clk_disable_unprepare(sport->clk_per);
1280                 clk_disable_unprepare(sport->clk_ipg);
1281         }
1282 }
1283
1284 static void imx_flush_buffer(struct uart_port *port)
1285 {
1286         struct imx_port *sport = (struct imx_port *)port;
1287
1288         if (sport->dma_is_enabled) {
1289                 sport->tx_bytes = 0;
1290                 dmaengine_terminate_all(sport->dma_chan_tx);
1291         }
1292 }
1293
1294 static void imx_flush_buffer(struct uart_port *port)
1295 {
1296         struct imx_port *sport = (struct imx_port *)port;
1297
1298         if (sport->dma_is_enabled) {
1299                 sport->tx_bytes = 0;
1300                 dmaengine_terminate_all(sport->dma_chan_tx);
1301         }
1302 }
1303
1304 static void
1305 imx_set_termios(struct uart_port *port, struct ktermios *termios,
1306                    struct ktermios *old)
1307 {
1308         struct imx_port *sport = (struct imx_port *)port;
1309         unsigned long flags;
1310         unsigned int ucr2, old_ucr1, old_txrxen, baud, quot;
1311         unsigned int old_csize = old ? old->c_cflag & CSIZE : CS8;
1312         unsigned int div, ufcr;
1313         unsigned long num, denom;
1314         uint64_t tdiv64;
1315
1316         /*
1317          * If we don't support modem control lines, don't allow
1318          * these to be set.
1319          */
1320         if (0) {
1321                 termios->c_cflag &= ~(HUPCL | CRTSCTS | CMSPAR);
1322                 termios->c_cflag |= CLOCAL;
1323         }
1324
1325         /*
1326          * We only support CS7 and CS8.
1327          */
1328         while ((termios->c_cflag & CSIZE) != CS7 &&
1329                (termios->c_cflag & CSIZE) != CS8) {
1330                 termios->c_cflag &= ~CSIZE;
1331                 termios->c_cflag |= old_csize;
1332                 old_csize = CS8;
1333         }
1334
1335         if ((termios->c_cflag & CSIZE) == CS8)
1336                 ucr2 = UCR2_WS | UCR2_SRST | UCR2_IRTS;
1337         else
1338                 ucr2 = UCR2_SRST | UCR2_IRTS;
1339
1340         if (termios->c_cflag & CRTSCTS) {
1341                 if (sport->have_rtscts) {
1342                         ucr2 &= ~UCR2_IRTS;
1343                         ucr2 |= UCR2_CTSC;
1344
1345                         /* Can we enable the DMA support? */
1346                         if (is_imx6q_uart(sport) && !uart_console(port)
1347                                 && !sport->dma_is_inited)
1348                                 imx_uart_dma_init(sport);
1349                 } else {
1350                         termios->c_cflag &= ~CRTSCTS;
1351                 }
1352         }
1353
1354         if (termios->c_cflag & CSTOPB)
1355                 ucr2 |= UCR2_STPB;
1356         if (termios->c_cflag & PARENB) {
1357                 ucr2 |= UCR2_PREN;
1358                 if (termios->c_cflag & PARODD)
1359                         ucr2 |= UCR2_PROE;
1360         }
1361
1362         del_timer_sync(&sport->timer);
1363
1364         /*
1365          * Ask the core to calculate the divisor for us.
1366          */
1367         baud = uart_get_baud_rate(port, termios, old, 50, port->uartclk / 16);
1368         quot = uart_get_divisor(port, baud);
1369
1370         spin_lock_irqsave(&sport->port.lock, flags);
1371
1372         sport->port.read_status_mask = 0;
1373         if (termios->c_iflag & INPCK)
1374                 sport->port.read_status_mask |= (URXD_FRMERR | URXD_PRERR);
1375         if (termios->c_iflag & (BRKINT | PARMRK))
1376                 sport->port.read_status_mask |= URXD_BRK;
1377
1378         /*
1379          * Characters to ignore
1380          */
1381         sport->port.ignore_status_mask = 0;
1382         if (termios->c_iflag & IGNPAR)
1383                 sport->port.ignore_status_mask |= URXD_PRERR;
1384         if (termios->c_iflag & IGNBRK) {
1385                 sport->port.ignore_status_mask |= URXD_BRK;
1386                 /*
1387                  * If we're ignoring parity and break indicators,
1388                  * ignore overruns too (for real raw support).
1389                  */
1390                 if (termios->c_iflag & IGNPAR)
1391                         sport->port.ignore_status_mask |= URXD_OVRRUN;
1392         }
1393
1394         /*
1395          * Update the per-port timeout.
1396          */
1397         uart_update_timeout(port, termios->c_cflag, baud);
1398
1399         /*
1400          * disable interrupts and drain transmitter
1401          */
1402         old_ucr1 = readl(sport->port.membase + UCR1);
1403         writel(old_ucr1 & ~(UCR1_TXMPTYEN | UCR1_RRDYEN | UCR1_RTSDEN),
1404                         sport->port.membase + UCR1);
1405
1406         while (!(readl(sport->port.membase + USR2) & USR2_TXDC))
1407                 barrier();
1408
1409         /* then, disable everything */
1410         old_txrxen = readl(sport->port.membase + UCR2);
1411         writel(old_txrxen & ~(UCR2_TXEN | UCR2_RXEN),
1412                         sport->port.membase + UCR2);
1413         old_txrxen &= (UCR2_TXEN | UCR2_RXEN);
1414
1415         if (USE_IRDA(sport)) {
1416                 /*
1417                  * use maximum available submodule frequency to
1418                  * avoid missing short pulses due to low sampling rate
1419                  */
1420                 div = 1;
1421         } else {
1422                 /* custom-baudrate handling */
1423                 div = sport->port.uartclk / (baud * 16);
1424                 if (baud == 38400 && quot != div)
1425                         baud = sport->port.uartclk / (quot * 16);
1426
1427                 div = sport->port.uartclk / (baud * 16);
1428                 if (div > 7)
1429                         div = 7;
1430                 if (!div)
1431                         div = 1;
1432         }
1433
1434         rational_best_approximation(16 * div * baud, sport->port.uartclk,
1435                 1 << 16, 1 << 16, &num, &denom);
1436
1437         tdiv64 = sport->port.uartclk;
1438         tdiv64 *= num;
1439         do_div(tdiv64, denom * 16 * div);
1440         tty_termios_encode_baud_rate(termios,
1441                                 (speed_t)tdiv64, (speed_t)tdiv64);
1442
1443         num -= 1;
1444         denom -= 1;
1445
1446         ufcr = readl(sport->port.membase + UFCR);
1447         ufcr = (ufcr & (~UFCR_RFDIV)) | UFCR_RFDIV_REG(div);
1448         if (sport->dte_mode)
1449                 ufcr |= UFCR_DCEDTE;
1450         writel(ufcr, sport->port.membase + UFCR);
1451
1452         writel(num, sport->port.membase + UBIR);
1453         writel(denom, sport->port.membase + UBMR);
1454
1455         if (!is_imx1_uart(sport))
1456                 writel(sport->port.uartclk / div / 1000,
1457                                 sport->port.membase + IMX21_ONEMS);
1458
1459         writel(old_ucr1, sport->port.membase + UCR1);
1460
1461         /* set the parity, stop bits and data size */
1462         writel(ucr2 | old_txrxen, sport->port.membase + UCR2);
1463
1464         if (UART_ENABLE_MS(&sport->port, termios->c_cflag))
1465                 imx_enable_ms(&sport->port);
1466
1467         if (sport->dma_is_inited && !sport->dma_is_enabled)
1468                 imx_enable_dma(sport);
1469         spin_unlock_irqrestore(&sport->port.lock, flags);
1470 }
1471
1472 static const char *imx_type(struct uart_port *port)
1473 {
1474         struct imx_port *sport = (struct imx_port *)port;
1475
1476         return sport->port.type == PORT_IMX ? "IMX" : NULL;
1477 }
1478
1479 /*
1480  * Configure/autoconfigure the port.
1481  */
1482 static void imx_config_port(struct uart_port *port, int flags)
1483 {
1484         struct imx_port *sport = (struct imx_port *)port;
1485
1486         if (flags & UART_CONFIG_TYPE)
1487                 sport->port.type = PORT_IMX;
1488 }
1489
1490 /*
1491  * Verify the new serial_struct (for TIOCSSERIAL).
1492  * The only change we allow are to the flags and type, and
1493  * even then only between PORT_IMX and PORT_UNKNOWN
1494  */
1495 static int
1496 imx_verify_port(struct uart_port *port, struct serial_struct *ser)
1497 {
1498         struct imx_port *sport = (struct imx_port *)port;
1499         int ret = 0;
1500
1501         if (ser->type != PORT_UNKNOWN && ser->type != PORT_IMX)
1502                 ret = -EINVAL;
1503         if (sport->port.irq != ser->irq)
1504                 ret = -EINVAL;
1505         if (ser->io_type != UPIO_MEM)
1506                 ret = -EINVAL;
1507         if (sport->port.uartclk / 16 != ser->baud_base)
1508                 ret = -EINVAL;
1509         if (sport->port.mapbase != (unsigned long)ser->iomem_base)
1510                 ret = -EINVAL;
1511         if (sport->port.iobase != ser->port)
1512                 ret = -EINVAL;
1513         if (ser->hub6 != 0)
1514                 ret = -EINVAL;
1515         return ret;
1516 }
1517
1518 #if defined(CONFIG_CONSOLE_POLL)
1519 static int imx_poll_get_char(struct uart_port *port)
1520 {
1521         struct imx_port_ucrs old_ucr;
1522         unsigned int status;
1523         unsigned char c;
1524
1525         /* save control registers */
1526         imx_port_ucrs_save(port, &old_ucr);
1527
1528         /* disable interrupts */
1529         writel(UCR1_UARTEN, port->membase + UCR1);
1530         writel(old_ucr.ucr2 & ~(UCR2_ATEN | UCR2_RTSEN | UCR2_ESCI),
1531                port->membase + UCR2);
1532         writel(old_ucr.ucr3 & ~(UCR3_DCD | UCR3_RI | UCR3_DTREN),
1533                port->membase + UCR3);
1534
1535         /* poll */
1536         do {
1537                 status = readl(port->membase + USR2);
1538         } while (~status & USR2_RDR);
1539
1540         /* read */
1541         c = readl(port->membase + URXD0);
1542
1543         /* restore control registers */
1544         imx_port_ucrs_restore(port, &old_ucr);
1545
1546         return c;
1547 }
1548
1549 static void imx_poll_put_char(struct uart_port *port, unsigned char c)
1550 {
1551         struct imx_port_ucrs old_ucr;
1552         unsigned int status;
1553
1554         /* save control registers */
1555         imx_port_ucrs_save(port, &old_ucr);
1556
1557         /* disable interrupts */
1558         writel(UCR1_UARTEN, port->membase + UCR1);
1559         writel(old_ucr.ucr2 & ~(UCR2_ATEN | UCR2_RTSEN | UCR2_ESCI),
1560                port->membase + UCR2);
1561         writel(old_ucr.ucr3 & ~(UCR3_DCD | UCR3_RI | UCR3_DTREN),
1562                port->membase + UCR3);
1563
1564         /* drain */
1565         do {
1566                 status = readl(port->membase + USR1);
1567         } while (~status & USR1_TRDY);
1568
1569         /* write */
1570         writel(c, port->membase + URTX0);
1571
1572         /* flush */
1573         do {
1574                 status = readl(port->membase + USR2);
1575         } while (~status & USR2_TXDC);
1576
1577         /* restore control registers */
1578         imx_port_ucrs_restore(port, &old_ucr);
1579 }
1580 #endif
1581
1582 static struct uart_ops imx_pops = {
1583         .tx_empty       = imx_tx_empty,
1584         .set_mctrl      = imx_set_mctrl,
1585         .get_mctrl      = imx_get_mctrl,
1586         .stop_tx        = imx_stop_tx,
1587         .start_tx       = imx_start_tx,
1588         .stop_rx        = imx_stop_rx,
1589         .enable_ms      = imx_enable_ms,
1590         .break_ctl      = imx_break_ctl,
1591         .startup        = imx_startup,
1592         .shutdown       = imx_shutdown,
1593         .flush_buffer   = imx_flush_buffer,
1594         .set_termios    = imx_set_termios,
1595         .type           = imx_type,
1596         .config_port    = imx_config_port,
1597         .verify_port    = imx_verify_port,
1598 #if defined(CONFIG_CONSOLE_POLL)
1599         .poll_get_char  = imx_poll_get_char,
1600         .poll_put_char  = imx_poll_put_char,
1601 #endif
1602 };
1603
1604 static struct imx_port *imx_ports[UART_NR];
1605
1606 #ifdef CONFIG_SERIAL_IMX_CONSOLE
1607 static void imx_console_putchar(struct uart_port *port, int ch)
1608 {
1609         struct imx_port *sport = (struct imx_port *)port;
1610
1611         while (readl(sport->port.membase + uts_reg(sport)) & UTS_TXFULL)
1612                 barrier();
1613
1614         writel(ch, sport->port.membase + URTX0);
1615 }
1616
1617 /*
1618  * Interrupts are disabled on entering
1619  */
1620 static void
1621 imx_console_write(struct console *co, const char *s, unsigned int count)
1622 {
1623         struct imx_port *sport = imx_ports[co->index];
1624         struct imx_port_ucrs old_ucr;
1625         unsigned int ucr1;
1626         unsigned long flags = 0;
1627         int locked = 1;
1628         int retval;
1629
1630         retval = clk_enable(sport->clk_per);
1631         if (retval)
1632                 return;
1633         retval = clk_enable(sport->clk_ipg);
1634         if (retval) {
1635                 clk_disable(sport->clk_per);
1636                 return;
1637         }
1638
1639         if (sport->port.sysrq)
1640                 locked = 0;
1641         else if (oops_in_progress)
1642                 locked = spin_trylock_irqsave(&sport->port.lock, flags);
1643         else
1644                 spin_lock_irqsave(&sport->port.lock, flags);
1645
1646         /*
1647          *      First, save UCR1/2/3 and then disable interrupts
1648          */
1649         imx_port_ucrs_save(&sport->port, &old_ucr);
1650         ucr1 = old_ucr.ucr1;
1651
1652         if (is_imx1_uart(sport))
1653                 ucr1 |= IMX1_UCR1_UARTCLKEN;
1654         ucr1 |= UCR1_UARTEN;
1655         ucr1 &= ~(UCR1_TXMPTYEN | UCR1_RRDYEN | UCR1_RTSDEN);
1656
1657         writel(ucr1, sport->port.membase + UCR1);
1658
1659         writel(old_ucr.ucr2 | UCR2_TXEN, sport->port.membase + UCR2);
1660
1661         uart_console_write(&sport->port, s, count, imx_console_putchar);
1662
1663         /*
1664          *      Finally, wait for transmitter to become empty
1665          *      and restore UCR1/2/3
1666          */
1667         while (!(readl(sport->port.membase + USR2) & USR2_TXDC));
1668
1669         imx_port_ucrs_restore(&sport->port, &old_ucr);
1670
1671         if (locked)
1672                 spin_unlock_irqrestore(&sport->port.lock, flags);
1673
1674         clk_disable(sport->clk_ipg);
1675         clk_disable(sport->clk_per);
1676 }
1677
1678 /*
1679  * If the port was already initialised (eg, by a boot loader),
1680  * try to determine the current setup.
1681  */
1682 static void __init
1683 imx_console_get_options(struct imx_port *sport, int *baud,
1684                            int *parity, int *bits)
1685 {
1686
1687         if (readl(sport->port.membase + UCR1) & UCR1_UARTEN) {
1688                 /* ok, the port was enabled */
1689                 unsigned int ucr2, ubir, ubmr, uartclk;
1690                 unsigned int baud_raw;
1691                 unsigned int ucfr_rfdiv;
1692
1693                 ucr2 = readl(sport->port.membase + UCR2);
1694
1695                 *parity = 'n';
1696                 if (ucr2 & UCR2_PREN) {
1697                         if (ucr2 & UCR2_PROE)
1698                                 *parity = 'o';
1699                         else
1700                                 *parity = 'e';
1701                 }
1702
1703                 if (ucr2 & UCR2_WS)
1704                         *bits = 8;
1705                 else
1706                         *bits = 7;
1707
1708                 ubir = readl(sport->port.membase + UBIR) & 0xffff;
1709                 ubmr = readl(sport->port.membase + UBMR) & 0xffff;
1710
1711                 ucfr_rfdiv = (readl(sport->port.membase + UFCR) & UFCR_RFDIV) >> 7;
1712                 if (ucfr_rfdiv == 6)
1713                         ucfr_rfdiv = 7;
1714                 else
1715                         ucfr_rfdiv = 6 - ucfr_rfdiv;
1716
1717                 uartclk = clk_get_rate(sport->clk_per);
1718                 uartclk /= ucfr_rfdiv;
1719
1720                 {       /*
1721                          * The next code provides exact computation of
1722                          *   baud_raw = round(((uartclk/16) * (ubir + 1)) / (ubmr + 1))
1723                          * without need of float support or long long division,
1724                          * which would be required to prevent 32bit arithmetic overflow
1725                          */
1726                         unsigned int mul = ubir + 1;
1727                         unsigned int div = 16 * (ubmr + 1);
1728                         unsigned int rem = uartclk % div;
1729
1730                         baud_raw = (uartclk / div) * mul;
1731                         baud_raw += (rem * mul + div / 2) / div;
1732                         *baud = (baud_raw + 50) / 100 * 100;
1733                 }
1734
1735                 if (*baud != baud_raw)
1736                         pr_info("Console IMX rounded baud rate from %d to %d\n",
1737                                 baud_raw, *baud);
1738         }
1739 }
1740
1741 static int __init
1742 imx_console_setup(struct console *co, char *options)
1743 {
1744         struct imx_port *sport;
1745         int baud = 9600;
1746         int bits = 8;
1747         int parity = 'n';
1748         int flow = 'n';
1749         int retval;
1750
1751         /*
1752          * Check whether an invalid uart number has been specified, and
1753          * if so, search for the first available port that does have
1754          * console support.
1755          */
1756         if (co->index == -1 || co->index >= ARRAY_SIZE(imx_ports))
1757                 co->index = 0;
1758         sport = imx_ports[co->index];
1759         if (sport == NULL)
1760                 return -ENODEV;
1761
1762         /* For setting the registers, we only need to enable the ipg clock. */
1763         retval = clk_prepare_enable(sport->clk_ipg);
1764         if (retval)
1765                 goto error_console;
1766
1767         if (options)
1768                 uart_parse_options(options, &baud, &parity, &bits, &flow);
1769         else
1770                 imx_console_get_options(sport, &baud, &parity, &bits);
1771
1772         imx_setup_ufcr(sport, 0);
1773
1774         retval = uart_set_options(&sport->port, co, baud, parity, bits, flow);
1775
1776         clk_disable(sport->clk_ipg);
1777         if (retval) {
1778                 clk_unprepare(sport->clk_ipg);
1779                 goto error_console;
1780         }
1781
1782         retval = clk_prepare(sport->clk_per);
1783         if (retval)
1784                 clk_disable_unprepare(sport->clk_ipg);
1785
1786 error_console:
1787         return retval;
1788 }
1789
1790 static struct uart_driver imx_reg;
1791 static struct console imx_console = {
1792         .name           = DEV_NAME,
1793         .write          = imx_console_write,
1794         .device         = uart_console_device,
1795         .setup          = imx_console_setup,
1796         .flags          = CON_PRINTBUFFER,
1797         .index          = -1,
1798         .data           = &imx_reg,
1799 };
1800
1801 #define IMX_CONSOLE     &imx_console
1802 #else
1803 #define IMX_CONSOLE     NULL
1804 #endif
1805
1806 static struct uart_driver imx_reg = {
1807         .owner          = THIS_MODULE,
1808         .driver_name    = DRIVER_NAME,
1809         .dev_name       = DEV_NAME,
1810         .major          = SERIAL_IMX_MAJOR,
1811         .minor          = MINOR_START,
1812         .nr             = ARRAY_SIZE(imx_ports),
1813         .cons           = IMX_CONSOLE,
1814 };
1815
1816 static int serial_imx_suspend(struct platform_device *dev, pm_message_t state)
1817 {
1818         struct imx_port *sport = platform_get_drvdata(dev);
1819         unsigned int val;
1820
1821         /* enable wakeup from i.MX UART */
1822         val = readl(sport->port.membase + UCR3);
1823         val |= UCR3_AWAKEN;
1824         writel(val, sport->port.membase + UCR3);
1825
1826         uart_suspend_port(&imx_reg, &sport->port);
1827
1828         return 0;
1829 }
1830
1831 static int serial_imx_resume(struct platform_device *dev)
1832 {
1833         struct imx_port *sport = platform_get_drvdata(dev);
1834         unsigned int val;
1835
1836         /* disable wakeup from i.MX UART */
1837         val = readl(sport->port.membase + UCR3);
1838         val &= ~UCR3_AWAKEN;
1839         writel(val, sport->port.membase + UCR3);
1840
1841         uart_resume_port(&imx_reg, &sport->port);
1842
1843         return 0;
1844 }
1845
1846 #ifdef CONFIG_OF
1847 /*
1848  * This function returns 1 iff pdev isn't a device instatiated by dt, 0 iff it
1849  * could successfully get all information from dt or a negative errno.
1850  */
1851 static int serial_imx_probe_dt(struct imx_port *sport,
1852                 struct platform_device *pdev)
1853 {
1854         struct device_node *np = pdev->dev.of_node;
1855         const struct of_device_id *of_id =
1856                         of_match_device(imx_uart_dt_ids, &pdev->dev);
1857         int ret;
1858
1859         if (!np)
1860                 /* no device tree device */
1861                 return 1;
1862
1863         ret = of_alias_get_id(np, "serial");
1864         if (ret < 0) {
1865                 dev_err(&pdev->dev, "failed to get alias id, errno %d\n", ret);
1866                 return ret;
1867         }
1868         sport->port.line = ret;
1869
1870         if (of_get_property(np, "fsl,uart-has-rtscts", NULL))
1871                 sport->have_rtscts = 1;
1872
1873         if (of_get_property(np, "fsl,irda-mode", NULL))
1874                 sport->use_irda = 1;
1875
1876         if (of_get_property(np, "fsl,dte-mode", NULL))
1877                 sport->dte_mode = 1;
1878
1879         sport->devdata = of_id->data;
1880
1881         return 0;
1882 }
1883 #else
1884 static inline int serial_imx_probe_dt(struct imx_port *sport,
1885                 struct platform_device *pdev)
1886 {
1887         return 1;
1888 }
1889 #endif
1890
1891 static void serial_imx_probe_pdata(struct imx_port *sport,
1892                 struct platform_device *pdev)
1893 {
1894         struct imxuart_platform_data *pdata = dev_get_platdata(&pdev->dev);
1895
1896         sport->port.line = pdev->id;
1897         sport->devdata = (struct imx_uart_data  *) pdev->id_entry->driver_data;
1898
1899         if (!pdata)
1900                 return;
1901
1902         if (pdata->flags & IMXUART_HAVE_RTSCTS)
1903                 sport->have_rtscts = 1;
1904
1905         if (pdata->flags & IMXUART_IRDA)
1906                 sport->use_irda = 1;
1907 }
1908
1909 static int serial_imx_probe(struct platform_device *pdev)
1910 {
1911         struct imx_port *sport;
1912         void __iomem *base;
1913         int ret = 0;
1914         struct resource *res;
1915
1916         sport = devm_kzalloc(&pdev->dev, sizeof(*sport), GFP_KERNEL);
1917         if (!sport)
1918                 return -ENOMEM;
1919
1920         ret = serial_imx_probe_dt(sport, pdev);
1921         if (ret > 0)
1922                 serial_imx_probe_pdata(sport, pdev);
1923         else if (ret < 0)
1924                 return ret;
1925
1926         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
1927         base = devm_ioremap_resource(&pdev->dev, res);
1928         if (IS_ERR(base))
1929                 return PTR_ERR(base);
1930
1931         sport->port.dev = &pdev->dev;
1932         sport->port.mapbase = res->start;
1933         sport->port.membase = base;
1934         sport->port.type = PORT_IMX,
1935         sport->port.iotype = UPIO_MEM;
1936         sport->port.irq = platform_get_irq(pdev, 0);
1937         sport->rxirq = platform_get_irq(pdev, 0);
1938         sport->txirq = platform_get_irq(pdev, 1);
1939         sport->rtsirq = platform_get_irq(pdev, 2);
1940         sport->port.fifosize = 32;
1941         sport->port.ops = &imx_pops;
1942         sport->port.flags = UPF_BOOT_AUTOCONF;
1943         init_timer(&sport->timer);
1944         sport->timer.function = imx_timeout;
1945         sport->timer.data     = (unsigned long)sport;
1946
1947         sport->clk_ipg = devm_clk_get(&pdev->dev, "ipg");
1948         if (IS_ERR(sport->clk_ipg)) {
1949                 ret = PTR_ERR(sport->clk_ipg);
1950                 dev_err(&pdev->dev, "failed to get ipg clk: %d\n", ret);
1951                 return ret;
1952         }
1953
1954         sport->clk_per = devm_clk_get(&pdev->dev, "per");
1955         if (IS_ERR(sport->clk_per)) {
1956                 ret = PTR_ERR(sport->clk_per);
1957                 dev_err(&pdev->dev, "failed to get per clk: %d\n", ret);
1958                 return ret;
1959         }
1960
1961         sport->port.uartclk = clk_get_rate(sport->clk_per);
1962
1963         imx_ports[sport->port.line] = sport;
1964
1965         platform_set_drvdata(pdev, sport);
1966
1967         return uart_add_one_port(&imx_reg, &sport->port);
1968 }
1969
1970 static int serial_imx_remove(struct platform_device *pdev)
1971 {
1972         struct imx_port *sport = platform_get_drvdata(pdev);
1973
1974         return uart_remove_one_port(&imx_reg, &sport->port);
1975 }
1976
1977 static struct platform_driver serial_imx_driver = {
1978         .probe          = serial_imx_probe,
1979         .remove         = serial_imx_remove,
1980
1981         .suspend        = serial_imx_suspend,
1982         .resume         = serial_imx_resume,
1983         .id_table       = imx_uart_devtype,
1984         .driver         = {
1985                 .name   = "imx-uart",
1986                 .owner  = THIS_MODULE,
1987                 .of_match_table = imx_uart_dt_ids,
1988         },
1989 };
1990
1991 static int __init imx_serial_init(void)
1992 {
1993         int ret;
1994
1995         pr_info("Serial: IMX driver\n");
1996
1997         ret = uart_register_driver(&imx_reg);
1998         if (ret)
1999                 return ret;
2000
2001         ret = platform_driver_register(&serial_imx_driver);
2002         if (ret != 0)
2003                 uart_unregister_driver(&imx_reg);
2004
2005         return ret;
2006 }
2007
2008 static void __exit imx_serial_exit(void)
2009 {
2010         platform_driver_unregister(&serial_imx_driver);
2011         uart_unregister_driver(&imx_reg);
2012 }
2013
2014 module_init(imx_serial_init);
2015 module_exit(imx_serial_exit);
2016
2017 MODULE_AUTHOR("Sascha Hauer");
2018 MODULE_DESCRIPTION("IMX generic serial port driver");
2019 MODULE_LICENSE("GPL");
2020 MODULE_ALIAS("platform:imx-uart");