]> git.karo-electronics.de Git - karo-tx-uboot.git/blob - include/configs/IceCube.h
Make IPB clock on MGT5100/MPC5200 configurable in board config file;
[karo-tx-uboot.git] / include / configs / IceCube.h
1 /*
2  * (C) Copyright 2003
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * High Level Configuration Options
29  * (easy to change)
30  */
31
32 #define CONFIG_MPC5XXX          1       /* This is an MPC5xxx CPU */
33 #define CONFIG_ICECUBE          1       /* ... on IceCube board */
34
35 #define CFG_MPC5XXX_CLKIN       33333333 /* ... running at 33MHz */
36
37 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH  */
38 #define BOOTFLAG_WARM           0x02    /* Software reboot           */
39
40 #define CFG_CACHELINE_SIZE      32      /* For MPC5xxx CPUs */
41 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
42 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
43 #endif
44
45 /*
46  * Serial console configuration
47  */
48 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1 */
49 #define CONFIG_BAUDRATE         115200  /* ... at 115200 bps */
50 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
51
52
53 #ifdef CONFIG_MPC5200   /* MPC5100 PCI is not supported yet. */
54 /*
55  * PCI Mapping:
56  * 0x40000000 - 0x4fffffff - PCI Memory
57  * 0x50000000 - 0x50ffffff - PCI IO Space
58  */
59 #define CONFIG_PCI              1
60 #define CONFIG_PCI_PNP          1
61 #define CONFIG_PCI_SCAN_SHOW    1
62
63 #define CONFIG_PCI_MEM_BUS      0x40000000
64 #define CONFIG_PCI_MEM_PHYS     CONFIG_PCI_MEM_BUS
65 #define CONFIG_PCI_MEM_SIZE     0x10000000
66
67 #define CONFIG_PCI_IO_BUS       0x50000000
68 #define CONFIG_PCI_IO_PHYS      CONFIG_PCI_IO_BUS
69 #define CONFIG_PCI_IO_SIZE      0x01000000
70
71 #define CONFIG_NET_MULTI        1
72 #define CONFIG_EEPRO100         1
73 #define CFG_RX_ETH_BUFFER       8  /* use 8 rx buffer on eepro100  */
74
75 #define ADD_PCI_CMD             CFG_CMD_PCI
76
77 #else   /* MPC5100 */
78
79 #define ADD_PCI_CMD             0  /* no CFG_CMD_PCI */
80
81 #endif
82
83 /*
84  * Supported commands
85  */
86 #define CONFIG_COMMANDS         (CONFIG_CMD_DFL | ADD_PCI_CMD | \
87                                  CFG_CMD_I2C | CFG_CMD_EEPROM)
88
89 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
90 #include <cmd_confdefs.h>
91
92 /*
93  * Autobooting
94  */
95 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
96 #define CONFIG_BOOTCOMMAND      "bootm 100000"  /* autoboot command */
97 #define CONFIG_BOOTARGS         "root=/dev/ram rw"
98
99 #if defined(CONFIG_MPC5200)
100 /*
101  * IPB Bus clocking configuration.
102  */
103 #undef CFG_IPBSPEED_133                 /* define for 133MHz speed */
104 #endif
105 /*
106  * I2C configuration
107  */
108 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
109 #define CFG_I2C_MODULE          1       /* If defined then I2C module #2 is used
110                                          * otherwise I2C module #1 is used */
111 #ifdef CONFIG_MPC5200
112 #define CFG_I2C_SPEED           0x3D    /* 86KHz given 133MHz IPBI */
113 #else
114 #define CFG_I2C_SPEED           0x35    /* 86KHz given 33MHz IPBI */
115 #endif
116 #define CFG_I2C_SLAVE           0x7F
117
118 /*
119  * EEPROM configuration
120  */
121 #define CFG_I2C_EEPROM_ADDR             0x50    /* 1010000x */
122 #define CFG_I2C_EEPROM_ADDR_LEN         1
123 #define CFG_EEPROM_PAGE_WRITE_BITS      3
124 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  35
125
126 /*
127  * Flash configuration
128  */
129 #define CFG_FLASH_16M           1
130
131 #if !defined(CFG_FLASH_16M) /* 8Mb chips support only */
132 #define CFG_FLASH_BASE          0xff800000
133 #define CFG_FLASH_SIZE          0x00800000
134 #define CFG_MAX_FLASH_BANKS     1       /* max num of memory banks      */
135 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x740000)
136 #else
137 #define CFG_FLASH_BASE          0xff000000
138 #define CFG_FLASH_SIZE          0x01000000
139 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x740000 + 0x800000)
140 #define CFG_MAX_FLASH_BANKS     2       /* max num of memory banks      */
141 #endif
142
143 #define CFG_MAX_FLASH_SECT      128     /* max num of sects on one chip */
144
145 #define CFG_FLASH_ERASE_TOUT    240000  /* Flash Erase Timeout (in ms)  */
146 #define CFG_FLASH_WRITE_TOUT    500     /* Flash Write Timeout (in ms)  */
147
148 #undef CONFIG_FLASH_16BIT       /* Flash is 8-bit */
149
150
151 /*
152  * Environment settings
153  */
154 #define CFG_ENV_IS_IN_FLASH     1
155 #define CFG_ENV_SIZE            0x10000
156 #define CFG_ENV_SECT_SIZE       0x10000
157 #define CONFIG_ENV_OVERWRITE    1
158
159 /*
160  * Memory map
161  */
162 #define CFG_MBAR                0xf0000000
163 #define CFG_SDRAM_BASE          0x00000000
164 #define CFG_DEFAULT_MBAR        0x80000000
165
166 /* Use SRAM until RAM will be available */
167 #define CFG_INIT_RAM_ADDR       MPC5XXX_SRAM
168 #define CFG_INIT_RAM_END        MPC5XXX_SRAM_SIZE       /* End of used area in DPRAM */
169
170
171 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
172 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
173 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
174
175 #define CFG_MONITOR_BASE    TEXT_BASE
176 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
177 #   define CFG_RAMBOOT          1
178 #endif
179
180 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
181 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
182 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
183
184 /*
185  * Ethernet configuration
186  */
187 #define CONFIG_MPC5XXX_FEC      1
188 #define CONFIG_FEC_10MBIT 1 /* Workaround for FEC 100Mbit problem */
189
190 /*
191  * GPIO configuration
192  */
193 #define CFG_GPS_PORT_CONFIG     0x00000004
194
195 /*
196  * Miscellaneous configurable options
197  */
198 #define CFG_LONGHELP                    /* undef to save memory     */
199 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt   */
200 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
201 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size  */
202 #else
203 #define CFG_CBSIZE              256     /* Console I/O Buffer Size  */
204 #endif
205 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)   /* Print Buffer Size */
206 #define CFG_MAXARGS             16              /* max number of command args   */
207 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
208
209 #define CFG_MEMTEST_START       0x00100000      /* memtest works on */
210 #define CFG_MEMTEST_END         0x00f00000      /* 1 ... 15 MB in DRAM  */
211
212 #define CFG_LOAD_ADDR           0x100000        /* default load address */
213
214 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
215
216 /*
217  * Various low-level settings
218  */
219 #define CFG_HID0_INIT           HID0_ICE | HID0_ICFI
220 #define CFG_HID0_FINAL          HID0_ICE
221
222 #define CFG_BOOTCS_START        CFG_FLASH_BASE
223 #define CFG_BOOTCS_SIZE         CFG_FLASH_SIZE
224 #define CFG_BOOTCS_CFG          0x00047801
225 #define CFG_CS0_START           CFG_FLASH_BASE
226 #define CFG_CS0_SIZE            CFG_FLASH_SIZE
227
228 #define CFG_CS_BURST            0x00000000
229 #define CFG_CS_DEADCYCLE        0x33333333
230
231 #define CFG_RESET_ADDRESS       0xff000000
232
233 #endif /* __CONFIG_H */