]> git.karo-electronics.de Git - karo-tx-linux.git/blob - include/linux/spi/spi.h
Merge remote-tracking branch 'usb/usb-next'
[karo-tx-linux.git] / include / linux / spi / spi.h
1 /*
2  * Copyright (C) 2005 David Brownell
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  */
14
15 #ifndef __LINUX_SPI_H
16 #define __LINUX_SPI_H
17
18 #include <linux/device.h>
19 #include <linux/mod_devicetable.h>
20 #include <linux/slab.h>
21 #include <linux/kthread.h>
22 #include <linux/completion.h>
23 #include <linux/scatterlist.h>
24
25 struct dma_chan;
26 struct spi_master;
27 struct spi_transfer;
28 struct spi_flash_read_message;
29
30 /*
31  * INTERFACES between SPI master-side drivers and SPI infrastructure.
32  * (There's no SPI slave support for Linux yet...)
33  */
34 extern struct bus_type spi_bus_type;
35
36 /**
37  * struct spi_statistics - statistics for spi transfers
38  * @lock:          lock protecting this structure
39  *
40  * @messages:      number of spi-messages handled
41  * @transfers:     number of spi_transfers handled
42  * @errors:        number of errors during spi_transfer
43  * @timedout:      number of timeouts during spi_transfer
44  *
45  * @spi_sync:      number of times spi_sync is used
46  * @spi_sync_immediate:
47  *                 number of times spi_sync is executed immediately
48  *                 in calling context without queuing and scheduling
49  * @spi_async:     number of times spi_async is used
50  *
51  * @bytes:         number of bytes transferred to/from device
52  * @bytes_tx:      number of bytes sent to device
53  * @bytes_rx:      number of bytes received from device
54  *
55  * @transfer_bytes_histo:
56  *                 transfer bytes histogramm
57  *
58  * @transfers_split_maxsize:
59  *                 number of transfers that have been split because of
60  *                 maxsize limit
61  */
62 struct spi_statistics {
63         spinlock_t              lock; /* lock for the whole structure */
64
65         unsigned long           messages;
66         unsigned long           transfers;
67         unsigned long           errors;
68         unsigned long           timedout;
69
70         unsigned long           spi_sync;
71         unsigned long           spi_sync_immediate;
72         unsigned long           spi_async;
73
74         unsigned long long      bytes;
75         unsigned long long      bytes_rx;
76         unsigned long long      bytes_tx;
77
78 #define SPI_STATISTICS_HISTO_SIZE 17
79         unsigned long transfer_bytes_histo[SPI_STATISTICS_HISTO_SIZE];
80
81         unsigned long transfers_split_maxsize;
82 };
83
84 void spi_statistics_add_transfer_stats(struct spi_statistics *stats,
85                                        struct spi_transfer *xfer,
86                                        struct spi_master *master);
87
88 #define SPI_STATISTICS_ADD_TO_FIELD(stats, field, count)        \
89         do {                                                    \
90                 unsigned long flags;                            \
91                 spin_lock_irqsave(&(stats)->lock, flags);       \
92                 (stats)->field += count;                        \
93                 spin_unlock_irqrestore(&(stats)->lock, flags);  \
94         } while (0)
95
96 #define SPI_STATISTICS_INCREMENT_FIELD(stats, field)    \
97         SPI_STATISTICS_ADD_TO_FIELD(stats, field, 1)
98
99 /**
100  * struct spi_device - Master side proxy for an SPI slave device
101  * @dev: Driver model representation of the device.
102  * @master: SPI controller used with the device.
103  * @max_speed_hz: Maximum clock rate to be used with this chip
104  *      (on this board); may be changed by the device's driver.
105  *      The spi_transfer.speed_hz can override this for each transfer.
106  * @chip_select: Chipselect, distinguishing chips handled by @master.
107  * @mode: The spi mode defines how data is clocked out and in.
108  *      This may be changed by the device's driver.
109  *      The "active low" default for chipselect mode can be overridden
110  *      (by specifying SPI_CS_HIGH) as can the "MSB first" default for
111  *      each word in a transfer (by specifying SPI_LSB_FIRST).
112  * @bits_per_word: Data transfers involve one or more words; word sizes
113  *      like eight or 12 bits are common.  In-memory wordsizes are
114  *      powers of two bytes (e.g. 20 bit samples use 32 bits).
115  *      This may be changed by the device's driver, or left at the
116  *      default (0) indicating protocol words are eight bit bytes.
117  *      The spi_transfer.bits_per_word can override this for each transfer.
118  * @irq: Negative, or the number passed to request_irq() to receive
119  *      interrupts from this device.
120  * @controller_state: Controller's runtime state
121  * @controller_data: Board-specific definitions for controller, such as
122  *      FIFO initialization parameters; from board_info.controller_data
123  * @modalias: Name of the driver to use with this device, or an alias
124  *      for that name.  This appears in the sysfs "modalias" attribute
125  *      for driver coldplugging, and in uevents used for hotplugging
126  * @cs_gpio: gpio number of the chipselect line (optional, -ENOENT when
127  *      when not using a GPIO line)
128  *
129  * @statistics: statistics for the spi_device
130  *
131  * A @spi_device is used to interchange data between an SPI slave
132  * (usually a discrete chip) and CPU memory.
133  *
134  * In @dev, the platform_data is used to hold information about this
135  * device that's meaningful to the device's protocol driver, but not
136  * to its controller.  One example might be an identifier for a chip
137  * variant with slightly different functionality; another might be
138  * information about how this particular board wires the chip's pins.
139  */
140 struct spi_device {
141         struct device           dev;
142         struct spi_master       *master;
143         u32                     max_speed_hz;
144         u8                      chip_select;
145         u8                      bits_per_word;
146         u16                     mode;
147 #define SPI_CPHA        0x01                    /* clock phase */
148 #define SPI_CPOL        0x02                    /* clock polarity */
149 #define SPI_MODE_0      (0|0)                   /* (original MicroWire) */
150 #define SPI_MODE_1      (0|SPI_CPHA)
151 #define SPI_MODE_2      (SPI_CPOL|0)
152 #define SPI_MODE_3      (SPI_CPOL|SPI_CPHA)
153 #define SPI_CS_HIGH     0x04                    /* chipselect active high? */
154 #define SPI_LSB_FIRST   0x08                    /* per-word bits-on-wire */
155 #define SPI_3WIRE       0x10                    /* SI/SO signals shared */
156 #define SPI_LOOP        0x20                    /* loopback mode */
157 #define SPI_NO_CS       0x40                    /* 1 dev/bus, no chipselect */
158 #define SPI_READY       0x80                    /* slave pulls low to pause */
159 #define SPI_TX_DUAL     0x100                   /* transmit with 2 wires */
160 #define SPI_TX_QUAD     0x200                   /* transmit with 4 wires */
161 #define SPI_RX_DUAL     0x400                   /* receive with 2 wires */
162 #define SPI_RX_QUAD     0x800                   /* receive with 4 wires */
163         int                     irq;
164         void                    *controller_state;
165         void                    *controller_data;
166         char                    modalias[SPI_NAME_SIZE];
167         int                     cs_gpio;        /* chip select gpio */
168
169         /* the statistics */
170         struct spi_statistics   statistics;
171
172         /*
173          * likely need more hooks for more protocol options affecting how
174          * the controller talks to each chip, like:
175          *  - memory packing (12 bit samples into low bits, others zeroed)
176          *  - priority
177          *  - drop chipselect after each word
178          *  - chipselect delays
179          *  - ...
180          */
181 };
182
183 static inline struct spi_device *to_spi_device(struct device *dev)
184 {
185         return dev ? container_of(dev, struct spi_device, dev) : NULL;
186 }
187
188 /* most drivers won't need to care about device refcounting */
189 static inline struct spi_device *spi_dev_get(struct spi_device *spi)
190 {
191         return (spi && get_device(&spi->dev)) ? spi : NULL;
192 }
193
194 static inline void spi_dev_put(struct spi_device *spi)
195 {
196         if (spi)
197                 put_device(&spi->dev);
198 }
199
200 /* ctldata is for the bus_master driver's runtime state */
201 static inline void *spi_get_ctldata(struct spi_device *spi)
202 {
203         return spi->controller_state;
204 }
205
206 static inline void spi_set_ctldata(struct spi_device *spi, void *state)
207 {
208         spi->controller_state = state;
209 }
210
211 /* device driver data */
212
213 static inline void spi_set_drvdata(struct spi_device *spi, void *data)
214 {
215         dev_set_drvdata(&spi->dev, data);
216 }
217
218 static inline void *spi_get_drvdata(struct spi_device *spi)
219 {
220         return dev_get_drvdata(&spi->dev);
221 }
222
223 struct spi_message;
224 struct spi_transfer;
225
226 /**
227  * struct spi_driver - Host side "protocol" driver
228  * @id_table: List of SPI devices supported by this driver
229  * @probe: Binds this driver to the spi device.  Drivers can verify
230  *      that the device is actually present, and may need to configure
231  *      characteristics (such as bits_per_word) which weren't needed for
232  *      the initial configuration done during system setup.
233  * @remove: Unbinds this driver from the spi device
234  * @shutdown: Standard shutdown callback used during system state
235  *      transitions such as powerdown/halt and kexec
236  * @driver: SPI device drivers should initialize the name and owner
237  *      field of this structure.
238  *
239  * This represents the kind of device driver that uses SPI messages to
240  * interact with the hardware at the other end of a SPI link.  It's called
241  * a "protocol" driver because it works through messages rather than talking
242  * directly to SPI hardware (which is what the underlying SPI controller
243  * driver does to pass those messages).  These protocols are defined in the
244  * specification for the device(s) supported by the driver.
245  *
246  * As a rule, those device protocols represent the lowest level interface
247  * supported by a driver, and it will support upper level interfaces too.
248  * Examples of such upper levels include frameworks like MTD, networking,
249  * MMC, RTC, filesystem character device nodes, and hardware monitoring.
250  */
251 struct spi_driver {
252         const struct spi_device_id *id_table;
253         int                     (*probe)(struct spi_device *spi);
254         int                     (*remove)(struct spi_device *spi);
255         void                    (*shutdown)(struct spi_device *spi);
256         struct device_driver    driver;
257 };
258
259 static inline struct spi_driver *to_spi_driver(struct device_driver *drv)
260 {
261         return drv ? container_of(drv, struct spi_driver, driver) : NULL;
262 }
263
264 extern int __spi_register_driver(struct module *owner, struct spi_driver *sdrv);
265
266 /**
267  * spi_unregister_driver - reverse effect of spi_register_driver
268  * @sdrv: the driver to unregister
269  * Context: can sleep
270  */
271 static inline void spi_unregister_driver(struct spi_driver *sdrv)
272 {
273         if (sdrv)
274                 driver_unregister(&sdrv->driver);
275 }
276
277 /* use a define to avoid include chaining to get THIS_MODULE */
278 #define spi_register_driver(driver) \
279         __spi_register_driver(THIS_MODULE, driver)
280
281 /**
282  * module_spi_driver() - Helper macro for registering a SPI driver
283  * @__spi_driver: spi_driver struct
284  *
285  * Helper macro for SPI drivers which do not do anything special in module
286  * init/exit. This eliminates a lot of boilerplate. Each module may only
287  * use this macro once, and calling it replaces module_init() and module_exit()
288  */
289 #define module_spi_driver(__spi_driver) \
290         module_driver(__spi_driver, spi_register_driver, \
291                         spi_unregister_driver)
292
293 /**
294  * struct spi_master - interface to SPI master controller
295  * @dev: device interface to this driver
296  * @list: link with the global spi_master list
297  * @bus_num: board-specific (and often SOC-specific) identifier for a
298  *      given SPI controller.
299  * @num_chipselect: chipselects are used to distinguish individual
300  *      SPI slaves, and are numbered from zero to num_chipselects.
301  *      each slave has a chipselect signal, but it's common that not
302  *      every chipselect is connected to a slave.
303  * @dma_alignment: SPI controller constraint on DMA buffers alignment.
304  * @mode_bits: flags understood by this controller driver
305  * @bits_per_word_mask: A mask indicating which values of bits_per_word are
306  *      supported by the driver. Bit n indicates that a bits_per_word n+1 is
307  *      supported. If set, the SPI core will reject any transfer with an
308  *      unsupported bits_per_word. If not set, this value is simply ignored,
309  *      and it's up to the individual driver to perform any validation.
310  * @min_speed_hz: Lowest supported transfer speed
311  * @max_speed_hz: Highest supported transfer speed
312  * @flags: other constraints relevant to this driver
313  * @max_transfer_size: function that returns the max transfer size for
314  *      a &spi_device; may be %NULL, so the default %SIZE_MAX will be used.
315  * @bus_lock_spinlock: spinlock for SPI bus locking
316  * @bus_lock_mutex: mutex for SPI bus locking
317  * @bus_lock_flag: indicates that the SPI bus is locked for exclusive use
318  * @setup: updates the device mode and clocking records used by a
319  *      device's SPI controller; protocol code may call this.  This
320  *      must fail if an unrecognized or unsupported mode is requested.
321  *      It's always safe to call this unless transfers are pending on
322  *      the device whose settings are being modified.
323  * @transfer: adds a message to the controller's transfer queue.
324  * @cleanup: frees controller-specific state
325  * @can_dma: determine whether this master supports DMA
326  * @queued: whether this master is providing an internal message queue
327  * @kworker: thread struct for message pump
328  * @kworker_task: pointer to task for message pump kworker thread
329  * @pump_messages: work struct for scheduling work to the message pump
330  * @queue_lock: spinlock to syncronise access to message queue
331  * @queue: message queue
332  * @idling: the device is entering idle state
333  * @cur_msg: the currently in-flight message
334  * @cur_msg_prepared: spi_prepare_message was called for the currently
335  *                    in-flight message
336  * @cur_msg_mapped: message has been mapped for DMA
337  * @xfer_completion: used by core transfer_one_message()
338  * @busy: message pump is busy
339  * @running: message pump is running
340  * @rt: whether this queue is set to run as a realtime task
341  * @auto_runtime_pm: the core should ensure a runtime PM reference is held
342  *                   while the hardware is prepared, using the parent
343  *                   device for the spidev
344  * @max_dma_len: Maximum length of a DMA transfer for the device.
345  * @prepare_transfer_hardware: a message will soon arrive from the queue
346  *      so the subsystem requests the driver to prepare the transfer hardware
347  *      by issuing this call
348  * @transfer_one_message: the subsystem calls the driver to transfer a single
349  *      message while queuing transfers that arrive in the meantime. When the
350  *      driver is finished with this message, it must call
351  *      spi_finalize_current_message() so the subsystem can issue the next
352  *      message
353  * @unprepare_transfer_hardware: there are currently no more messages on the
354  *      queue so the subsystem notifies the driver that it may relax the
355  *      hardware by issuing this call
356  * @set_cs: set the logic level of the chip select line.  May be called
357  *          from interrupt context.
358  * @prepare_message: set up the controller to transfer a single message,
359  *                   for example doing DMA mapping.  Called from threaded
360  *                   context.
361  * @transfer_one: transfer a single spi_transfer.
362  *                  - return 0 if the transfer is finished,
363  *                  - return 1 if the transfer is still in progress. When
364  *                    the driver is finished with this transfer it must
365  *                    call spi_finalize_current_transfer() so the subsystem
366  *                    can issue the next transfer. Note: transfer_one and
367  *                    transfer_one_message are mutually exclusive; when both
368  *                    are set, the generic subsystem does not call your
369  *                    transfer_one callback.
370  * @handle_err: the subsystem calls the driver to handle an error that occurs
371  *              in the generic implementation of transfer_one_message().
372  * @unprepare_message: undo any work done by prepare_message().
373  * @spi_flash_read: to support spi-controller hardwares that provide
374  *                  accelerated interface to read from flash devices.
375  * @cs_gpios: Array of GPIOs to use as chip select lines; one per CS
376  *      number. Any individual value may be -ENOENT for CS lines that
377  *      are not GPIOs (driven by the SPI controller itself).
378  * @statistics: statistics for the spi_master
379  * @dma_tx: DMA transmit channel
380  * @dma_rx: DMA receive channel
381  * @dummy_rx: dummy receive buffer for full-duplex devices
382  * @dummy_tx: dummy transmit buffer for full-duplex devices
383  * @fw_translate_cs: If the boot firmware uses different numbering scheme
384  *      what Linux expects, this optional hook can be used to translate
385  *      between the two.
386  *
387  * Each SPI master controller can communicate with one or more @spi_device
388  * children.  These make a small bus, sharing MOSI, MISO and SCK signals
389  * but not chip select signals.  Each device may be configured to use a
390  * different clock rate, since those shared signals are ignored unless
391  * the chip is selected.
392  *
393  * The driver for an SPI controller manages access to those devices through
394  * a queue of spi_message transactions, copying data between CPU memory and
395  * an SPI slave device.  For each such message it queues, it calls the
396  * message's completion function when the transaction completes.
397  */
398 struct spi_master {
399         struct device   dev;
400
401         struct list_head list;
402
403         /* other than negative (== assign one dynamically), bus_num is fully
404          * board-specific.  usually that simplifies to being SOC-specific.
405          * example:  one SOC has three SPI controllers, numbered 0..2,
406          * and one board's schematics might show it using SPI-2.  software
407          * would normally use bus_num=2 for that controller.
408          */
409         s16                     bus_num;
410
411         /* chipselects will be integral to many controllers; some others
412          * might use board-specific GPIOs.
413          */
414         u16                     num_chipselect;
415
416         /* some SPI controllers pose alignment requirements on DMAable
417          * buffers; let protocol drivers know about these requirements.
418          */
419         u16                     dma_alignment;
420
421         /* spi_device.mode flags understood by this controller driver */
422         u16                     mode_bits;
423
424         /* bitmask of supported bits_per_word for transfers */
425         u32                     bits_per_word_mask;
426 #define SPI_BPW_MASK(bits) BIT((bits) - 1)
427 #define SPI_BIT_MASK(bits) (((bits) == 32) ? ~0U : (BIT(bits) - 1))
428 #define SPI_BPW_RANGE_MASK(min, max) (SPI_BIT_MASK(max) - SPI_BIT_MASK(min - 1))
429
430         /* limits on transfer speed */
431         u32                     min_speed_hz;
432         u32                     max_speed_hz;
433
434         /* other constraints relevant to this driver */
435         u16                     flags;
436 #define SPI_MASTER_HALF_DUPLEX  BIT(0)          /* can't do full duplex */
437 #define SPI_MASTER_NO_RX        BIT(1)          /* can't do buffer read */
438 #define SPI_MASTER_NO_TX        BIT(2)          /* can't do buffer write */
439 #define SPI_MASTER_MUST_RX      BIT(3)          /* requires rx */
440 #define SPI_MASTER_MUST_TX      BIT(4)          /* requires tx */
441
442         /*
443          * on some hardware transfer size may be constrained
444          * the limit may depend on device transfer settings
445          */
446         size_t (*max_transfer_size)(struct spi_device *spi);
447
448         /* lock and mutex for SPI bus locking */
449         spinlock_t              bus_lock_spinlock;
450         struct mutex            bus_lock_mutex;
451
452         /* flag indicating that the SPI bus is locked for exclusive use */
453         bool                    bus_lock_flag;
454
455         /* Setup mode and clock, etc (spi driver may call many times).
456          *
457          * IMPORTANT:  this may be called when transfers to another
458          * device are active.  DO NOT UPDATE SHARED REGISTERS in ways
459          * which could break those transfers.
460          */
461         int                     (*setup)(struct spi_device *spi);
462
463         /* bidirectional bulk transfers
464          *
465          * + The transfer() method may not sleep; its main role is
466          *   just to add the message to the queue.
467          * + For now there's no remove-from-queue operation, or
468          *   any other request management
469          * + To a given spi_device, message queueing is pure fifo
470          *
471          * + The master's main job is to process its message queue,
472          *   selecting a chip then transferring data
473          * + If there are multiple spi_device children, the i/o queue
474          *   arbitration algorithm is unspecified (round robin, fifo,
475          *   priority, reservations, preemption, etc)
476          *
477          * + Chipselect stays active during the entire message
478          *   (unless modified by spi_transfer.cs_change != 0).
479          * + The message transfers use clock and SPI mode parameters
480          *   previously established by setup() for this device
481          */
482         int                     (*transfer)(struct spi_device *spi,
483                                                 struct spi_message *mesg);
484
485         /* called on release() to free memory provided by spi_master */
486         void                    (*cleanup)(struct spi_device *spi);
487
488         /*
489          * Used to enable core support for DMA handling, if can_dma()
490          * exists and returns true then the transfer will be mapped
491          * prior to transfer_one() being called.  The driver should
492          * not modify or store xfer and dma_tx and dma_rx must be set
493          * while the device is prepared.
494          */
495         bool                    (*can_dma)(struct spi_master *master,
496                                            struct spi_device *spi,
497                                            struct spi_transfer *xfer);
498
499         /*
500          * These hooks are for drivers that want to use the generic
501          * master transfer queueing mechanism. If these are used, the
502          * transfer() function above must NOT be specified by the driver.
503          * Over time we expect SPI drivers to be phased over to this API.
504          */
505         bool                            queued;
506         struct kthread_worker           kworker;
507         struct task_struct              *kworker_task;
508         struct kthread_work             pump_messages;
509         spinlock_t                      queue_lock;
510         struct list_head                queue;
511         struct spi_message              *cur_msg;
512         bool                            idling;
513         bool                            busy;
514         bool                            running;
515         bool                            rt;
516         bool                            auto_runtime_pm;
517         bool                            cur_msg_prepared;
518         bool                            cur_msg_mapped;
519         struct completion               xfer_completion;
520         size_t                          max_dma_len;
521
522         int (*prepare_transfer_hardware)(struct spi_master *master);
523         int (*transfer_one_message)(struct spi_master *master,
524                                     struct spi_message *mesg);
525         int (*unprepare_transfer_hardware)(struct spi_master *master);
526         int (*prepare_message)(struct spi_master *master,
527                                struct spi_message *message);
528         int (*unprepare_message)(struct spi_master *master,
529                                  struct spi_message *message);
530         int (*spi_flash_read)(struct  spi_device *spi,
531                               struct spi_flash_read_message *msg);
532
533         /*
534          * These hooks are for drivers that use a generic implementation
535          * of transfer_one_message() provied by the core.
536          */
537         void (*set_cs)(struct spi_device *spi, bool enable);
538         int (*transfer_one)(struct spi_master *master, struct spi_device *spi,
539                             struct spi_transfer *transfer);
540         void (*handle_err)(struct spi_master *master,
541                            struct spi_message *message);
542
543         /* gpio chip select */
544         int                     *cs_gpios;
545
546         /* statistics */
547         struct spi_statistics   statistics;
548
549         /* DMA channels for use with core dmaengine helpers */
550         struct dma_chan         *dma_tx;
551         struct dma_chan         *dma_rx;
552
553         /* dummy data for full duplex devices */
554         void                    *dummy_rx;
555         void                    *dummy_tx;
556
557         int (*fw_translate_cs)(struct spi_master *master, unsigned cs);
558 };
559
560 static inline void *spi_master_get_devdata(struct spi_master *master)
561 {
562         return dev_get_drvdata(&master->dev);
563 }
564
565 static inline void spi_master_set_devdata(struct spi_master *master, void *data)
566 {
567         dev_set_drvdata(&master->dev, data);
568 }
569
570 static inline struct spi_master *spi_master_get(struct spi_master *master)
571 {
572         if (!master || !get_device(&master->dev))
573                 return NULL;
574         return master;
575 }
576
577 static inline void spi_master_put(struct spi_master *master)
578 {
579         if (master)
580                 put_device(&master->dev);
581 }
582
583 /* PM calls that need to be issued by the driver */
584 extern int spi_master_suspend(struct spi_master *master);
585 extern int spi_master_resume(struct spi_master *master);
586
587 /* Calls the driver make to interact with the message queue */
588 extern struct spi_message *spi_get_next_queued_message(struct spi_master *master);
589 extern void spi_finalize_current_message(struct spi_master *master);
590 extern void spi_finalize_current_transfer(struct spi_master *master);
591
592 /* the spi driver core manages memory for the spi_master classdev */
593 extern struct spi_master *
594 spi_alloc_master(struct device *host, unsigned size);
595
596 extern int spi_register_master(struct spi_master *master);
597 extern int devm_spi_register_master(struct device *dev,
598                                     struct spi_master *master);
599 extern void spi_unregister_master(struct spi_master *master);
600
601 extern struct spi_master *spi_busnum_to_master(u16 busnum);
602
603 /*
604  * SPI resource management while processing a SPI message
605  */
606
607 /**
608  * struct spi_res - spi resource management structure
609  * @entry:   list entry
610  * @release: release code called prior to freeing this resource
611  * @data:    extra data allocated for the specific use-case
612  *
613  * this is based on ideas from devres, but focused on life-cycle
614  * management during spi_message processing
615  */
616 typedef void (*spi_res_release_t)(struct spi_master *master,
617                                   struct spi_message *msg,
618                                   void *res);
619 struct spi_res {
620         struct list_head        entry;
621         spi_res_release_t       release;
622         unsigned long long      data[]; /* guarantee ull alignment */
623 };
624
625 extern void *spi_res_alloc(struct spi_device *spi,
626                            spi_res_release_t release,
627                            size_t size, gfp_t gfp);
628 extern void spi_res_add(struct spi_message *message, void *res);
629 extern void spi_res_free(void *res);
630
631 extern void spi_res_release(struct spi_master *master,
632                             struct spi_message *message);
633
634 /*---------------------------------------------------------------------------*/
635
636 /*
637  * I/O INTERFACE between SPI controller and protocol drivers
638  *
639  * Protocol drivers use a queue of spi_messages, each transferring data
640  * between the controller and memory buffers.
641  *
642  * The spi_messages themselves consist of a series of read+write transfer
643  * segments.  Those segments always read the same number of bits as they
644  * write; but one or the other is easily ignored by passing a null buffer
645  * pointer.  (This is unlike most types of I/O API, because SPI hardware
646  * is full duplex.)
647  *
648  * NOTE:  Allocation of spi_transfer and spi_message memory is entirely
649  * up to the protocol driver, which guarantees the integrity of both (as
650  * well as the data buffers) for as long as the message is queued.
651  */
652
653 /**
654  * struct spi_transfer - a read/write buffer pair
655  * @tx_buf: data to be written (dma-safe memory), or NULL
656  * @rx_buf: data to be read (dma-safe memory), or NULL
657  * @tx_dma: DMA address of tx_buf, if @spi_message.is_dma_mapped
658  * @rx_dma: DMA address of rx_buf, if @spi_message.is_dma_mapped
659  * @tx_nbits: number of bits used for writing. If 0 the default
660  *      (SPI_NBITS_SINGLE) is used.
661  * @rx_nbits: number of bits used for reading. If 0 the default
662  *      (SPI_NBITS_SINGLE) is used.
663  * @len: size of rx and tx buffers (in bytes)
664  * @speed_hz: Select a speed other than the device default for this
665  *      transfer. If 0 the default (from @spi_device) is used.
666  * @bits_per_word: select a bits_per_word other than the device default
667  *      for this transfer. If 0 the default (from @spi_device) is used.
668  * @cs_change: affects chipselect after this transfer completes
669  * @delay_usecs: microseconds to delay after this transfer before
670  *      (optionally) changing the chipselect status, then starting
671  *      the next transfer or completing this @spi_message.
672  * @transfer_list: transfers are sequenced through @spi_message.transfers
673  * @tx_sg: Scatterlist for transmit, currently not for client use
674  * @rx_sg: Scatterlist for receive, currently not for client use
675  *
676  * SPI transfers always write the same number of bytes as they read.
677  * Protocol drivers should always provide @rx_buf and/or @tx_buf.
678  * In some cases, they may also want to provide DMA addresses for
679  * the data being transferred; that may reduce overhead, when the
680  * underlying driver uses dma.
681  *
682  * If the transmit buffer is null, zeroes will be shifted out
683  * while filling @rx_buf.  If the receive buffer is null, the data
684  * shifted in will be discarded.  Only "len" bytes shift out (or in).
685  * It's an error to try to shift out a partial word.  (For example, by
686  * shifting out three bytes with word size of sixteen or twenty bits;
687  * the former uses two bytes per word, the latter uses four bytes.)
688  *
689  * In-memory data values are always in native CPU byte order, translated
690  * from the wire byte order (big-endian except with SPI_LSB_FIRST).  So
691  * for example when bits_per_word is sixteen, buffers are 2N bytes long
692  * (@len = 2N) and hold N sixteen bit words in CPU byte order.
693  *
694  * When the word size of the SPI transfer is not a power-of-two multiple
695  * of eight bits, those in-memory words include extra bits.  In-memory
696  * words are always seen by protocol drivers as right-justified, so the
697  * undefined (rx) or unused (tx) bits are always the most significant bits.
698  *
699  * All SPI transfers start with the relevant chipselect active.  Normally
700  * it stays selected until after the last transfer in a message.  Drivers
701  * can affect the chipselect signal using cs_change.
702  *
703  * (i) If the transfer isn't the last one in the message, this flag is
704  * used to make the chipselect briefly go inactive in the middle of the
705  * message.  Toggling chipselect in this way may be needed to terminate
706  * a chip command, letting a single spi_message perform all of group of
707  * chip transactions together.
708  *
709  * (ii) When the transfer is the last one in the message, the chip may
710  * stay selected until the next transfer.  On multi-device SPI busses
711  * with nothing blocking messages going to other devices, this is just
712  * a performance hint; starting a message to another device deselects
713  * this one.  But in other cases, this can be used to ensure correctness.
714  * Some devices need protocol transactions to be built from a series of
715  * spi_message submissions, where the content of one message is determined
716  * by the results of previous messages and where the whole transaction
717  * ends when the chipselect goes intactive.
718  *
719  * When SPI can transfer in 1x,2x or 4x. It can get this transfer information
720  * from device through @tx_nbits and @rx_nbits. In Bi-direction, these
721  * two should both be set. User can set transfer mode with SPI_NBITS_SINGLE(1x)
722  * SPI_NBITS_DUAL(2x) and SPI_NBITS_QUAD(4x) to support these three transfer.
723  *
724  * The code that submits an spi_message (and its spi_transfers)
725  * to the lower layers is responsible for managing its memory.
726  * Zero-initialize every field you don't set up explicitly, to
727  * insulate against future API updates.  After you submit a message
728  * and its transfers, ignore them until its completion callback.
729  */
730 struct spi_transfer {
731         /* it's ok if tx_buf == rx_buf (right?)
732          * for MicroWire, one buffer must be null
733          * buffers must work with dma_*map_single() calls, unless
734          *   spi_message.is_dma_mapped reports a pre-existing mapping
735          */
736         const void      *tx_buf;
737         void            *rx_buf;
738         unsigned        len;
739
740         dma_addr_t      tx_dma;
741         dma_addr_t      rx_dma;
742         struct sg_table tx_sg;
743         struct sg_table rx_sg;
744
745         unsigned        cs_change:1;
746         unsigned        tx_nbits:3;
747         unsigned        rx_nbits:3;
748 #define SPI_NBITS_SINGLE        0x01 /* 1bit transfer */
749 #define SPI_NBITS_DUAL          0x02 /* 2bits transfer */
750 #define SPI_NBITS_QUAD          0x04 /* 4bits transfer */
751         u8              bits_per_word;
752         u16             delay_usecs;
753         u32             speed_hz;
754
755         struct list_head transfer_list;
756 };
757
758 /**
759  * struct spi_message - one multi-segment SPI transaction
760  * @transfers: list of transfer segments in this transaction
761  * @spi: SPI device to which the transaction is queued
762  * @is_dma_mapped: if true, the caller provided both dma and cpu virtual
763  *      addresses for each transfer buffer
764  * @complete: called to report transaction completions
765  * @context: the argument to complete() when it's called
766  * @frame_length: the total number of bytes in the message
767  * @actual_length: the total number of bytes that were transferred in all
768  *      successful segments
769  * @status: zero for success, else negative errno
770  * @queue: for use by whichever driver currently owns the message
771  * @state: for use by whichever driver currently owns the message
772  * @resources: for resource management when the spi message is processed
773  *
774  * A @spi_message is used to execute an atomic sequence of data transfers,
775  * each represented by a struct spi_transfer.  The sequence is "atomic"
776  * in the sense that no other spi_message may use that SPI bus until that
777  * sequence completes.  On some systems, many such sequences can execute as
778  * as single programmed DMA transfer.  On all systems, these messages are
779  * queued, and might complete after transactions to other devices.  Messages
780  * sent to a given spi_device are always executed in FIFO order.
781  *
782  * The code that submits an spi_message (and its spi_transfers)
783  * to the lower layers is responsible for managing its memory.
784  * Zero-initialize every field you don't set up explicitly, to
785  * insulate against future API updates.  After you submit a message
786  * and its transfers, ignore them until its completion callback.
787  */
788 struct spi_message {
789         struct list_head        transfers;
790
791         struct spi_device       *spi;
792
793         unsigned                is_dma_mapped:1;
794
795         /* REVISIT:  we might want a flag affecting the behavior of the
796          * last transfer ... allowing things like "read 16 bit length L"
797          * immediately followed by "read L bytes".  Basically imposing
798          * a specific message scheduling algorithm.
799          *
800          * Some controller drivers (message-at-a-time queue processing)
801          * could provide that as their default scheduling algorithm.  But
802          * others (with multi-message pipelines) could need a flag to
803          * tell them about such special cases.
804          */
805
806         /* completion is reported through a callback */
807         void                    (*complete)(void *context);
808         void                    *context;
809         unsigned                frame_length;
810         unsigned                actual_length;
811         int                     status;
812
813         /* for optional use by whatever driver currently owns the
814          * spi_message ...  between calls to spi_async and then later
815          * complete(), that's the spi_master controller driver.
816          */
817         struct list_head        queue;
818         void                    *state;
819
820         /* list of spi_res reources when the spi message is processed */
821         struct list_head        resources;
822 };
823
824 static inline void spi_message_init_no_memset(struct spi_message *m)
825 {
826         INIT_LIST_HEAD(&m->transfers);
827         INIT_LIST_HEAD(&m->resources);
828 }
829
830 static inline void spi_message_init(struct spi_message *m)
831 {
832         memset(m, 0, sizeof *m);
833         spi_message_init_no_memset(m);
834 }
835
836 static inline void
837 spi_message_add_tail(struct spi_transfer *t, struct spi_message *m)
838 {
839         list_add_tail(&t->transfer_list, &m->transfers);
840 }
841
842 static inline void
843 spi_transfer_del(struct spi_transfer *t)
844 {
845         list_del(&t->transfer_list);
846 }
847
848 /**
849  * spi_message_init_with_transfers - Initialize spi_message and append transfers
850  * @m: spi_message to be initialized
851  * @xfers: An array of spi transfers
852  * @num_xfers: Number of items in the xfer array
853  *
854  * This function initializes the given spi_message and adds each spi_transfer in
855  * the given array to the message.
856  */
857 static inline void
858 spi_message_init_with_transfers(struct spi_message *m,
859 struct spi_transfer *xfers, unsigned int num_xfers)
860 {
861         unsigned int i;
862
863         spi_message_init(m);
864         for (i = 0; i < num_xfers; ++i)
865                 spi_message_add_tail(&xfers[i], m);
866 }
867
868 /* It's fine to embed message and transaction structures in other data
869  * structures so long as you don't free them while they're in use.
870  */
871
872 static inline struct spi_message *spi_message_alloc(unsigned ntrans, gfp_t flags)
873 {
874         struct spi_message *m;
875
876         m = kzalloc(sizeof(struct spi_message)
877                         + ntrans * sizeof(struct spi_transfer),
878                         flags);
879         if (m) {
880                 unsigned i;
881                 struct spi_transfer *t = (struct spi_transfer *)(m + 1);
882
883                 INIT_LIST_HEAD(&m->transfers);
884                 for (i = 0; i < ntrans; i++, t++)
885                         spi_message_add_tail(t, m);
886         }
887         return m;
888 }
889
890 static inline void spi_message_free(struct spi_message *m)
891 {
892         kfree(m);
893 }
894
895 extern int spi_setup(struct spi_device *spi);
896 extern int spi_async(struct spi_device *spi, struct spi_message *message);
897 extern int spi_async_locked(struct spi_device *spi,
898                             struct spi_message *message);
899
900 static inline size_t
901 spi_max_transfer_size(struct spi_device *spi)
902 {
903         struct spi_master *master = spi->master;
904         if (!master->max_transfer_size)
905                 return SIZE_MAX;
906         return master->max_transfer_size(spi);
907 }
908
909 /*---------------------------------------------------------------------------*/
910
911 /* SPI transfer replacement methods which make use of spi_res */
912
913 /**
914  * struct spi_replaced_transfers - structure describing the spi_transfer
915  *                                 replacements that have occurred
916  *                                 so that they can get reverted
917  * @release:            some extra release code to get executed prior to
918  *                      relasing this structure
919  * @extradata:          pointer to some extra data if requested or NULL
920  * @replaced_transfers: transfers that have been replaced and which need
921  *                      to get restored
922  * @replaced_after:     the transfer after which the @replaced_transfers
923  *                      are to get re-inserted
924  * @inserted:           number of transfers inserted
925  * @inserted_transfers: array of spi_transfers of array-size @inserted,
926  *                      that have been replacing replaced_transfers
927  *
928  * note: that @extradata will point to @inserted_transfers[@inserted]
929  * if some extra allocation is requested, so alignment will be the same
930  * as for spi_transfers
931  */
932 struct spi_replaced_transfers;
933 typedef void (*spi_replaced_release_t)(struct spi_master *master,
934                                        struct spi_message *msg,
935                                        struct spi_replaced_transfers *res);
936 struct spi_replaced_transfers {
937         spi_replaced_release_t release;
938         void *extradata;
939         struct list_head replaced_transfers;
940         struct list_head *replaced_after;
941         size_t inserted;
942         struct spi_transfer inserted_transfers[];
943 };
944
945 extern struct spi_replaced_transfers *spi_replace_transfers(
946         struct spi_message *msg,
947         struct spi_transfer *xfer_first,
948         size_t remove,
949         size_t insert,
950         spi_replaced_release_t release,
951         size_t extradatasize,
952         gfp_t gfp);
953
954 /*---------------------------------------------------------------------------*/
955
956 /* SPI transfer transformation methods */
957
958 extern int spi_split_transfers_maxsize(struct spi_master *master,
959                                        struct spi_message *msg,
960                                        size_t maxsize,
961                                        gfp_t gfp);
962
963 /*---------------------------------------------------------------------------*/
964
965 /* All these synchronous SPI transfer routines are utilities layered
966  * over the core async transfer primitive.  Here, "synchronous" means
967  * they will sleep uninterruptibly until the async transfer completes.
968  */
969
970 extern int spi_sync(struct spi_device *spi, struct spi_message *message);
971 extern int spi_sync_locked(struct spi_device *spi, struct spi_message *message);
972 extern int spi_bus_lock(struct spi_master *master);
973 extern int spi_bus_unlock(struct spi_master *master);
974
975 /**
976  * spi_write - SPI synchronous write
977  * @spi: device to which data will be written
978  * @buf: data buffer
979  * @len: data buffer size
980  * Context: can sleep
981  *
982  * This function writes the buffer @buf.
983  * Callable only from contexts that can sleep.
984  *
985  * Return: zero on success, else a negative error code.
986  */
987 static inline int
988 spi_write(struct spi_device *spi, const void *buf, size_t len)
989 {
990         struct spi_transfer     t = {
991                         .tx_buf         = buf,
992                         .len            = len,
993                 };
994         struct spi_message      m;
995
996         spi_message_init(&m);
997         spi_message_add_tail(&t, &m);
998         return spi_sync(spi, &m);
999 }
1000
1001 /**
1002  * spi_read - SPI synchronous read
1003  * @spi: device from which data will be read
1004  * @buf: data buffer
1005  * @len: data buffer size
1006  * Context: can sleep
1007  *
1008  * This function reads the buffer @buf.
1009  * Callable only from contexts that can sleep.
1010  *
1011  * Return: zero on success, else a negative error code.
1012  */
1013 static inline int
1014 spi_read(struct spi_device *spi, void *buf, size_t len)
1015 {
1016         struct spi_transfer     t = {
1017                         .rx_buf         = buf,
1018                         .len            = len,
1019                 };
1020         struct spi_message      m;
1021
1022         spi_message_init(&m);
1023         spi_message_add_tail(&t, &m);
1024         return spi_sync(spi, &m);
1025 }
1026
1027 /**
1028  * spi_sync_transfer - synchronous SPI data transfer
1029  * @spi: device with which data will be exchanged
1030  * @xfers: An array of spi_transfers
1031  * @num_xfers: Number of items in the xfer array
1032  * Context: can sleep
1033  *
1034  * Does a synchronous SPI data transfer of the given spi_transfer array.
1035  *
1036  * For more specific semantics see spi_sync().
1037  *
1038  * Return: Return: zero on success, else a negative error code.
1039  */
1040 static inline int
1041 spi_sync_transfer(struct spi_device *spi, struct spi_transfer *xfers,
1042         unsigned int num_xfers)
1043 {
1044         struct spi_message msg;
1045
1046         spi_message_init_with_transfers(&msg, xfers, num_xfers);
1047
1048         return spi_sync(spi, &msg);
1049 }
1050
1051 /* this copies txbuf and rxbuf data; for small transfers only! */
1052 extern int spi_write_then_read(struct spi_device *spi,
1053                 const void *txbuf, unsigned n_tx,
1054                 void *rxbuf, unsigned n_rx);
1055
1056 /**
1057  * spi_w8r8 - SPI synchronous 8 bit write followed by 8 bit read
1058  * @spi: device with which data will be exchanged
1059  * @cmd: command to be written before data is read back
1060  * Context: can sleep
1061  *
1062  * Callable only from contexts that can sleep.
1063  *
1064  * Return: the (unsigned) eight bit number returned by the
1065  * device, or else a negative error code.
1066  */
1067 static inline ssize_t spi_w8r8(struct spi_device *spi, u8 cmd)
1068 {
1069         ssize_t                 status;
1070         u8                      result;
1071
1072         status = spi_write_then_read(spi, &cmd, 1, &result, 1);
1073
1074         /* return negative errno or unsigned value */
1075         return (status < 0) ? status : result;
1076 }
1077
1078 /**
1079  * spi_w8r16 - SPI synchronous 8 bit write followed by 16 bit read
1080  * @spi: device with which data will be exchanged
1081  * @cmd: command to be written before data is read back
1082  * Context: can sleep
1083  *
1084  * The number is returned in wire-order, which is at least sometimes
1085  * big-endian.
1086  *
1087  * Callable only from contexts that can sleep.
1088  *
1089  * Return: the (unsigned) sixteen bit number returned by the
1090  * device, or else a negative error code.
1091  */
1092 static inline ssize_t spi_w8r16(struct spi_device *spi, u8 cmd)
1093 {
1094         ssize_t                 status;
1095         u16                     result;
1096
1097         status = spi_write_then_read(spi, &cmd, 1, &result, 2);
1098
1099         /* return negative errno or unsigned value */
1100         return (status < 0) ? status : result;
1101 }
1102
1103 /**
1104  * spi_w8r16be - SPI synchronous 8 bit write followed by 16 bit big-endian read
1105  * @spi: device with which data will be exchanged
1106  * @cmd: command to be written before data is read back
1107  * Context: can sleep
1108  *
1109  * This function is similar to spi_w8r16, with the exception that it will
1110  * convert the read 16 bit data word from big-endian to native endianness.
1111  *
1112  * Callable only from contexts that can sleep.
1113  *
1114  * Return: the (unsigned) sixteen bit number returned by the device in cpu
1115  * endianness, or else a negative error code.
1116  */
1117 static inline ssize_t spi_w8r16be(struct spi_device *spi, u8 cmd)
1118
1119 {
1120         ssize_t status;
1121         __be16 result;
1122
1123         status = spi_write_then_read(spi, &cmd, 1, &result, 2);
1124         if (status < 0)
1125                 return status;
1126
1127         return be16_to_cpu(result);
1128 }
1129
1130 /**
1131  * struct spi_flash_read_message - flash specific information for
1132  * spi-masters that provide accelerated flash read interfaces
1133  * @buf: buffer to read data
1134  * @from: offset within the flash from where data is to be read
1135  * @len: length of data to be read
1136  * @retlen: actual length of data read
1137  * @read_opcode: read_opcode to be used to communicate with flash
1138  * @addr_width: number of address bytes
1139  * @dummy_bytes: number of dummy bytes
1140  * @opcode_nbits: number of lines to send opcode
1141  * @addr_nbits: number of lines to send address
1142  * @data_nbits: number of lines for data
1143  */
1144 struct spi_flash_read_message {
1145         void *buf;
1146         loff_t from;
1147         size_t len;
1148         size_t retlen;
1149         u8 read_opcode;
1150         u8 addr_width;
1151         u8 dummy_bytes;
1152         u8 opcode_nbits;
1153         u8 addr_nbits;
1154         u8 data_nbits;
1155 };
1156
1157 /* SPI core interface for flash read support */
1158 static inline bool spi_flash_read_supported(struct spi_device *spi)
1159 {
1160         return spi->master->spi_flash_read ? true : false;
1161 }
1162
1163 int spi_flash_read(struct spi_device *spi,
1164                    struct spi_flash_read_message *msg);
1165
1166 /*---------------------------------------------------------------------------*/
1167
1168 /*
1169  * INTERFACE between board init code and SPI infrastructure.
1170  *
1171  * No SPI driver ever sees these SPI device table segments, but
1172  * it's how the SPI core (or adapters that get hotplugged) grows
1173  * the driver model tree.
1174  *
1175  * As a rule, SPI devices can't be probed.  Instead, board init code
1176  * provides a table listing the devices which are present, with enough
1177  * information to bind and set up the device's driver.  There's basic
1178  * support for nonstatic configurations too; enough to handle adding
1179  * parport adapters, or microcontrollers acting as USB-to-SPI bridges.
1180  */
1181
1182 /**
1183  * struct spi_board_info - board-specific template for a SPI device
1184  * @modalias: Initializes spi_device.modalias; identifies the driver.
1185  * @platform_data: Initializes spi_device.platform_data; the particular
1186  *      data stored there is driver-specific.
1187  * @controller_data: Initializes spi_device.controller_data; some
1188  *      controllers need hints about hardware setup, e.g. for DMA.
1189  * @irq: Initializes spi_device.irq; depends on how the board is wired.
1190  * @max_speed_hz: Initializes spi_device.max_speed_hz; based on limits
1191  *      from the chip datasheet and board-specific signal quality issues.
1192  * @bus_num: Identifies which spi_master parents the spi_device; unused
1193  *      by spi_new_device(), and otherwise depends on board wiring.
1194  * @chip_select: Initializes spi_device.chip_select; depends on how
1195  *      the board is wired.
1196  * @mode: Initializes spi_device.mode; based on the chip datasheet, board
1197  *      wiring (some devices support both 3WIRE and standard modes), and
1198  *      possibly presence of an inverter in the chipselect path.
1199  *
1200  * When adding new SPI devices to the device tree, these structures serve
1201  * as a partial device template.  They hold information which can't always
1202  * be determined by drivers.  Information that probe() can establish (such
1203  * as the default transfer wordsize) is not included here.
1204  *
1205  * These structures are used in two places.  Their primary role is to
1206  * be stored in tables of board-specific device descriptors, which are
1207  * declared early in board initialization and then used (much later) to
1208  * populate a controller's device tree after the that controller's driver
1209  * initializes.  A secondary (and atypical) role is as a parameter to
1210  * spi_new_device() call, which happens after those controller drivers
1211  * are active in some dynamic board configuration models.
1212  */
1213 struct spi_board_info {
1214         /* the device name and module name are coupled, like platform_bus;
1215          * "modalias" is normally the driver name.
1216          *
1217          * platform_data goes to spi_device.dev.platform_data,
1218          * controller_data goes to spi_device.controller_data,
1219          * irq is copied too
1220          */
1221         char            modalias[SPI_NAME_SIZE];
1222         const void      *platform_data;
1223         void            *controller_data;
1224         int             irq;
1225
1226         /* slower signaling on noisy or low voltage boards */
1227         u32             max_speed_hz;
1228
1229
1230         /* bus_num is board specific and matches the bus_num of some
1231          * spi_master that will probably be registered later.
1232          *
1233          * chip_select reflects how this chip is wired to that master;
1234          * it's less than num_chipselect.
1235          */
1236         u16             bus_num;
1237         u16             chip_select;
1238
1239         /* mode becomes spi_device.mode, and is essential for chips
1240          * where the default of SPI_CS_HIGH = 0 is wrong.
1241          */
1242         u16             mode;
1243
1244         /* ... may need additional spi_device chip config data here.
1245          * avoid stuff protocol drivers can set; but include stuff
1246          * needed to behave without being bound to a driver:
1247          *  - quirks like clock rate mattering when not selected
1248          */
1249 };
1250
1251 #ifdef  CONFIG_SPI
1252 extern int
1253 spi_register_board_info(struct spi_board_info const *info, unsigned n);
1254 #else
1255 /* board init code may ignore whether SPI is configured or not */
1256 static inline int
1257 spi_register_board_info(struct spi_board_info const *info, unsigned n)
1258         { return 0; }
1259 #endif
1260
1261
1262 /* If you're hotplugging an adapter with devices (parport, usb, etc)
1263  * use spi_new_device() to describe each device.  You can also call
1264  * spi_unregister_device() to start making that device vanish, but
1265  * normally that would be handled by spi_unregister_master().
1266  *
1267  * You can also use spi_alloc_device() and spi_add_device() to use a two
1268  * stage registration sequence for each spi_device.  This gives the caller
1269  * some more control over the spi_device structure before it is registered,
1270  * but requires that caller to initialize fields that would otherwise
1271  * be defined using the board info.
1272  */
1273 extern struct spi_device *
1274 spi_alloc_device(struct spi_master *master);
1275
1276 extern int
1277 spi_add_device(struct spi_device *spi);
1278
1279 extern struct spi_device *
1280 spi_new_device(struct spi_master *, struct spi_board_info *);
1281
1282 extern void spi_unregister_device(struct spi_device *spi);
1283
1284 extern const struct spi_device_id *
1285 spi_get_device_id(const struct spi_device *sdev);
1286
1287 static inline bool
1288 spi_transfer_is_last(struct spi_master *master, struct spi_transfer *xfer)
1289 {
1290         return list_is_last(&xfer->transfer_list, &master->cur_msg->transfers);
1291 }
1292
1293 #endif /* __LINUX_SPI_H */