]> git.karo-electronics.de Git - linux-beck.git/commitdiff
OMAP3: SDRC: Add comments on Errata i520 for Global SW reset
authorVishwanath BS <vishwanath.bs@ti.com>
Tue, 5 Oct 2010 14:05:34 +0000 (19:35 +0530)
committerPaul Walmsley <paul@pwsan.com>
Wed, 22 Dec 2010 16:53:26 +0000 (09:53 -0700)
This patch adds comments on precaution to be taken if Global Warm reset is
used as the means to trigger system reset.

Signed-off-by: Vishwanath BS <vishwanath.bs@ti.com>
[paul@pwsan.com: fixed typos, one mentioned by Sanjeev]
Signed-off-by: Paul Walmsley <paul@pwsan.com>
Cc: Sanjeev Premi <premi@ti.com>
arch/arm/mach-omap2/prcm.c

index c22e726de121148857c766649a484604eccd1cb3..679bcd28576eca3efc6ad99a3faa57c43988d8f7 100644 (file)
@@ -74,6 +74,34 @@ void omap_prcm_arch_reset(char mode, const char *cmd)
                WARN_ON(1);
        }
 
+       /*
+        * As per Errata i520, in some cases, user will not be able to
+        * access DDR memory after warm-reset.
+        * This situation occurs while the warm-reset happens during a read
+        * access to DDR memory. In that particular condition, DDR memory
+        * does not respond to a corrupted read command due to the warm
+        * reset occurrence but SDRC is waiting for read completion.
+        * SDRC is not sensitive to the warm reset, but the interconnect is
+        * reset on the fly, thus causing a misalignment between SDRC logic,
+        * interconnect logic and DDR memory state.
+        * WORKAROUND:
+        * Steps to perform before a Warm reset is trigged:
+        * 1. enable self-refresh on idle request
+        * 2. put SDRC in idle
+        * 3. wait until SDRC goes to idle
+        * 4. generate SW reset (Global SW reset)
+        *
+        * Steps to be performed after warm reset occurs (in bootloader):
+        * if HW warm reset is the source, apply below steps before any
+        * accesses to SDRAM:
+        * 1. Reset SMS and SDRC and wait till reset is complete
+        * 2. Re-initialize SMS, SDRC and memory
+        *
+        * NOTE: Above work around is required only if arch reset is implemented
+        * using Global SW reset(GLOBAL_SW_RST). DPLL3 reset does not need
+        * the WA since it resets SDRC as well as part of cold reset.
+        */
+
        /* XXX should be moved to some OMAP2/3 specific code */
        omap2_prm_set_mod_reg_bits(OMAP_RST_DPLL3_MASK, prcm_offs,
                                   OMAP2_RM_RSTCTRL);