]> git.karo-electronics.de Git - karo-tx-uboot.git/commitdiff
Merge branch 'master' of git://git.denx.de/u-boot-blackfin
authorWolfgang Denk <wd@denx.de>
Sat, 3 Oct 2009 21:38:55 +0000 (23:38 +0200)
committerWolfgang Denk <wd@denx.de>
Sat, 3 Oct 2009 21:38:55 +0000 (23:38 +0200)
127 files changed:
MAKEALL
Makefile
board/amcc/acadia/acadia.c
board/amcc/bamboo/bamboo.c
board/amcc/bubinga/bubinga.c
board/amcc/canyonlands/canyonlands.c
board/amcc/ebony/ebony.c
board/amcc/katmai/katmai.c
board/amcc/kilauea/kilauea.c
board/amcc/luan/luan.c
board/amcc/makalu/makalu.c
board/amcc/ocotea/ocotea.c
board/amcc/redwood/redwood.c
board/amcc/sequoia/sequoia.c
board/amcc/taihu/taihu.c
board/amcc/taishan/taishan.c
board/amcc/walnut/walnut.c
board/amcc/yosemite/yosemite.c
board/amcc/yucca/yucca.c
board/cray/L1/L1.c
board/csb272/csb272.c
board/csb272/init.S
board/csb472/csb472.c
board/csb472/init.S
board/dave/PPChameleonEVB/PPChameleonEVB.c
board/eric/eric.c
board/eric/init.S
board/esd/apc405/apc405.c
board/esd/ar405/ar405.c
board/esd/ash405/ash405.c
board/esd/canbt/canbt.c
board/esd/cms700/cms700.c
board/esd/cpci2dp/cpci2dp.c
board/esd/cpci405/cpci405.c
board/esd/cpciiser4/cpciiser4.c
board/esd/dp405/dp405.c
board/esd/du405/du405.c
board/esd/du440/du440.c
board/esd/hh405/hh405.c
board/esd/hub405/hub405.c
board/esd/ocrtc/ocrtc.c
board/esd/pci405/pci405.c
board/esd/plu405/plu405.c
board/esd/pmc405/pmc405.c
board/esd/pmc405de/pmc405de.c
board/esd/pmc440/pmc440.c
board/esd/voh405/voh405.c
board/esd/vom405/vom405.c
board/esd/wuh405/wuh405.c
board/exbitgen/exbitgen.c
board/exbitgen/init.S
board/freescale/mpc8360emds/mpc8360emds.c
board/freescale/mpc8536ds/config.mk
board/freescale/mpc8536ds/tlb.c
board/g2000/g2000.c
board/gdsys/dlvision/dlvision.c
board/gdsys/gdppc440etx/gdppc440etx.c
board/gdsys/intip/intip.c
board/gdsys/neo/neo.c
board/jse/jse.c
board/jse/sdram.c
board/korat/korat.c
board/lwmon5/lwmon5.c
board/micronas/vct/ebi_onenand.c
board/mpl/mip405/mip405.c
board/mpl/pip405/pip405.c
board/netstal/common/fixed_sdram.c
board/netstal/hcu4/hcu4.c
board/netstal/hcu5/hcu5.c
board/netstal/mcu25/mcu25.c
board/pcs440ep/pcs440ep.c
board/prodrive/alpr/alpr.c
board/prodrive/p3p440/p3p440.c
board/quad100hd/quad100hd.c
board/sandburst/common/sb_common.c
board/sandburst/karef/karef.c
board/sandburst/metrobox/metrobox.c
board/sbc405/sbc405.c
board/sbc8548/config.mk
board/sc3/sc3.c
board/w7o/init.S
board/w7o/w7o.c
board/xes/xpedite1000/xpedite1000.c
board/zeus/zeus.c
common/cmd_fdt.c
common/cmd_reginfo.c
cpu/mpc83xx/cpu_init.c
cpu/ppc4xx/40x_spd_sdram.c
cpu/ppc4xx/44x_spd_ddr.c
cpu/ppc4xx/sdram.c
cpu/ppc4xx/uic.c
doc/README.mpc8536ds [new file with mode: 0644]
doc/README.sbc8548
drivers/i2c/fsl_i2c.c
drivers/misc/fsl_law.c
drivers/mtd/nand/davinci_nand.c
drivers/qe/uccf.h
drivers/qe/uec.h
drivers/qe/uec_phy.c
fs/ubifs/ubifs.c
include/asm-ppc/immap_85xx.h
include/asm-ppc/ppc4xx-sdram.h
include/asm-ppc/ppc4xx-uic.h
include/configs/MPC8313ERDB.h
include/configs/MPC8315ERDB.h
include/configs/MPC8323ERDB.h
include/configs/MPC832XEMDS.h
include/configs/MPC8349EMDS.h
include/configs/MPC8349ITX.h
include/configs/MPC8360EMDS.h
include/configs/MPC8360ERDK.h
include/configs/MPC837XEMDS.h
include/configs/MPC837XERDB.h
include/configs/MPC8536DS.h
include/configs/MVBLM7.h
include/configs/SIMPC8313.h
include/configs/TQM834x.h
include/configs/kmeter1.h
include/configs/sbc8349.h
include/configs/sbc8548.h
include/configs/vme8349.h
nand_spl/board/amcc/bamboo/sdram.c
nand_spl/board/freescale/mpc8536ds/Makefile [new file with mode: 0644]
nand_spl/board/freescale/mpc8536ds/nand_boot.c [new file with mode: 0644]
onenand_ipl/onenand_boot.c
onenand_ipl/onenand_ipl.h
onenand_ipl/onenand_read.c

diff --git a/MAKEALL b/MAKEALL
index 776f96881084cef5f2835f7b96855520960d7b81..8ff6987a2c1898d5b0d794c7c8a4bcf8b0b0f47b 100755 (executable)
--- a/MAKEALL
+++ b/MAKEALL
@@ -387,6 +387,9 @@ LIST_83xx="         \
 LIST_85xx="            \
        ATUM8548        \
        MPC8536DS       \
+       MPC8536DS_NAND  \
+       MPC8536DS_SDCARD        \
+       MPC8536DS_SPIFLASH      \
        MPC8540ADS      \
        MPC8540EVAL     \
        MPC8541CDS      \
index 9c5b2a5c9a3d1911580a093dd62bea7c4756f69a..5857b5252db172d4eff9becfeede41ee2d35b9b9 100644 (file)
--- a/Makefile
+++ b/Makefile
@@ -285,6 +285,7 @@ endif
 ifeq ($(CONFIG_ONENAND_U_BOOT),y)
 ONENAND_IPL = onenand_ipl
 U_BOOT_ONENAND = $(obj)u-boot-onenand.bin
+ONENAND_BIN ?= $(obj)onenand_ipl/onenand-ipl-2k.bin
 endif
 
 __OBJS := $(subst $(obj),,$(OBJS))
@@ -378,8 +379,7 @@ $(ONENAND_IPL):     $(TIMESTAMP_FILE) $(VERSION_FILE) $(obj)include/autoconf.mk
                $(MAKE) -C onenand_ipl/board/$(BOARDDIR) all
 
 $(U_BOOT_ONENAND):     $(ONENAND_IPL) $(obj)u-boot.bin
-               cat $(obj)onenand_ipl/onenand-ipl-2k.bin $(obj)u-boot.bin > $(obj)u-boot-onenand.bin
-               cat $(obj)onenand_ipl/onenand-ipl-4k.bin $(obj)u-boot.bin > $(obj)u-boot-flexonenand.bin
+               cat $(ONENAND_BIN) $(obj)u-boot.bin > $(obj)u-boot-onenand.bin
 
 $(VERSION_FILE):
                @( printf '#define U_BOOT_VERSION "U-Boot %s%s"\n' "$(U_BOOT_VERSION)" \
@@ -2403,20 +2403,7 @@ MVBLM7_config: unconfig
 sbc8349_config \
 sbc8349_PCI_33_config \
 sbc8349_PCI_66_config: unconfig
-       @mkdir -p $(obj)include
-       @if [ "$(findstring _PCI_,$@)" ] ; then \
-               $(XECHO) -n "... PCI HOST at " ; \
-               echo "#define CONFIG_PCI" >>$(obj)include/config.h ; \
-       fi ; \
-       if [ "$(findstring _33_,$@)" ] ; then \
-               $(XECHO) -n "33MHz... " ; \
-               echo "#define PCI_33M" >>$(obj)include/config.h ; \
-       fi ; \
-       if [ "$(findstring _66_,$@)" ] ; then \
-               $(XECHO) -n "66MHz... " ; \
-               echo "#define PCI_66M" >>$(obj)include/config.h ; \
-       fi ;
-       @$(MKCONFIG) -a sbc8349 ppc mpc83xx sbc8349
+       @$(MKCONFIG) -t $(@:_config=) sbc8349 ppc mpc83xx sbc8349
 
 SIMPC8313_LP_config \
 SIMPC8313_SP_config: unconfig
@@ -2446,6 +2433,9 @@ vme8349_config:           unconfig
 ATUM8548_config:       unconfig
        @$(MKCONFIG) $(@:_config=) ppc mpc85xx atum8548
 
+MPC8536DS_NAND_config \
+MPC8536DS_SDCARD_config \
+MPC8536DS_SPIFLASH_config \
 MPC8536DS_36BIT_config \
 MPC8536DS_config:       unconfig
        @$(MKCONFIG) -t $(@:_config=) MPC8536DS ppc mpc85xx mpc8536ds freescale
@@ -3223,8 +3213,6 @@ zylonite_config :
 #########################################################################
 
 apollon_config         : unconfig
-       @mkdir -p $(obj)include
-       @mkdir -p $(obj)onenand_ipl/board/apollon
        @echo "#define CONFIG_ONENAND_U_BOOT" > $(obj)include/config.h
        @$(MKCONFIG) $(@:_config=) arm arm1136 apollon NULL omap24xx
        @echo "CONFIG_ONENAND_U_BOOT = y" >> $(obj)include/config.mk
@@ -3706,7 +3694,8 @@ clean:
               $(obj)cpu/blackfin/bootrom-asm-offsets.[chs]
        @rm -f $(obj)include/bmp_logo.h
        @rm -f $(obj)nand_spl/{u-boot.lds,u-boot-spl,u-boot-spl.map,System.map}
-       @rm -f $(obj)onenand_ipl/onenand-{ipl,ipl.bin,ipl-2k.bin,ipl-4k.bin,ipl.map}
+       @rm -f $(obj)onenand_ipl/onenand-{ipl,ipl.bin,ipl.map}
+       @rm -f $(ONENAND_BIN)
        @rm -f $(obj)onenand_ipl/u-boot.lds
        @rm -f $(TIMESTAMP_FILE) $(VERSION_FILE)
        @find $(OBJTREE) -type f \
index 0db619952eb4c3d39369d70765177a12d76b2da1..482561122ae57533488218cc6c1a1feccb06ddef 100644 (file)
@@ -78,12 +78,12 @@ int board_early_init_f(void)
        mfsdr(SDR0_ULTRA1, reg);
        mtsdr(SDR0_ULTRA1, reg | SDR_ULTRA1_LEDNENABLE);
 
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000010);
-       mtdcr(uicpr, 0xFE7FFFF0);       /* set int polarities */
-       mtdcr(uictr, 0x00000010);       /* set int trigger levels */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000010);
+       mtdcr(UIC0PR, 0xFE7FFFF0);      /* set int polarities */
+       mtdcr(UIC0TR, 0x00000010);      /* set int trigger levels */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
 
        return 0;
 }
index 2ffd720d5c4f80d29b56f6e0ceed816435c6ac96..38186a5d37894a77008cc8ec22e012bb37961f45 100644 (file)
@@ -392,21 +392,21 @@ int board_early_init_f(void)
        /*--------------------------------------------------------------------
         * Setup the interrupt controller polarities, triggers, etc.
         *-------------------------------------------------------------------*/
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000009);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffffe13);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x01c00008);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffe0ff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00ffc000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000009);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffffe13);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x01c00008);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffe0ff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00ffc000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
 
        /*--------------------------------------------------------------------
         * Setup the GPIO pins
index d0aebec2cd49e7ecc666009727d9a7eecc9c3973..49eadb9212e87e40c248ae02a631fb6820778afa 100644 (file)
@@ -29,12 +29,12 @@ long int spd_sdram(void);
 
 int board_early_init_f(void)
 {
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000010);
-       mtdcr(uicpr, 0xFFFF7FF0);       /* set int polarities */
-       mtdcr(uictr, 0x00000010);       /* set int trigger levels */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000010);
+       mtdcr(UIC0PR, 0xFFFF7FF0);      /* set int polarities */
+       mtdcr(UIC0TR, 0x00000010);      /* set int trigger levels */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
 
        /*
         * Configure CPC0_PCI to enable PerWE as output
index 3a03f307310cc5de4f30e6b92dec40eb84e025c9..f359d2377af22d5bb53f7c42f931d781cb350954 100644 (file)
@@ -116,37 +116,37 @@ int board_early_init_f(void)
        /*
         * Setup the interrupt controller polarities, triggers, etc.
         */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000005);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-       mtdcr(uic2er, 0x00000000);      /* disable all */
-       mtdcr(uic2cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic2pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic2tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic2vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic3sr, 0xffffffff);      /* clear all */
-       mtdcr(uic3er, 0x00000000);      /* disable all */
-       mtdcr(uic3cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic3pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic3tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic3vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic3sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000005);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all */
+       mtdcr(UIC2CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC2PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC2TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC2VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC3SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC3ER, 0x00000000);      /* disable all */
+       mtdcr(UIC3CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC3PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC3TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC3VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC3SR, 0xffffffff);      /* clear all */
 
 #if !defined(CONFIG_ARCHES)
        /* SDR Setting - enable NDFC */
index 2439b03a9f7fce2cc79172653662f26fdd141518..e61b5de2d84b5261807eb2d58fea98302484226b 100644 (file)
@@ -71,21 +71,21 @@ int board_early_init_f(void)
        /*--------------------------------------------------------------------
         * Setup the interrupt controller polarities, triggers, etc.
         *-------------------------------------------------------------------*/
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000009);      /* SMI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffffe13);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x01c00008);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000009);      /* SMI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffffe13);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x01c00008);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
 
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffe0ff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00ffc000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffe0ff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00ffc000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
 
        return 0;
 }
@@ -131,11 +131,11 @@ long int fixed_sdram(void)
        /*--------------------------------------------------------------------
         * Setup some default
         *------------------------------------------------------------------*/
-       mtsdram(mem_uabba, 0x00000000); /* ubba=0 (default)             */
-       mtsdram(mem_slio, 0x00000000);  /* rdre=0 wrre=0 rarw=0         */
-       mtsdram(mem_devopt, 0x00000000);        /* dll=0 ds=0 (normal)          */
-       mtsdram(mem_wddctr, 0x00000000);        /* wrcp=0 dcd=0                 */
-       mtsdram(mem_clktr, 0x40000000); /* clkp=1 (90 deg wr) dcdt=0    */
+       mtsdram(SDRAM0_UABBA, 0x00000000);      /* ubba=0 (default)             */
+       mtsdram(SDRAM0_SLIO, 0x00000000);       /* rdre=0 wrre=0 rarw=0         */
+       mtsdram(SDRAM0_DEVOPT, 0x00000000);     /* dll=0 ds=0 (normal)          */
+       mtsdram(SDRAM0_WDDCTR, 0x00000000);     /* wrcp=0 dcd=0                 */
+       mtsdram(SDRAM0_CLKTR, 0x40000000);      /* clkp=1 (90 deg wr) dcdt=0    */
 
        /*--------------------------------------------------------------------
         * Setup for board-specific specific mem
@@ -143,20 +143,20 @@ long int fixed_sdram(void)
        /*
         * Following for CAS Latency = 2.5 @ 133 MHz PLB
         */
-       mtsdram(mem_b0cr, 0x000a4001);  /* SDBA=0x000 128MB, Mode 3, enabled */
-       mtsdram(mem_tr0, 0x410a4012);   /* WR=2  WD=1 CL=2.5 PA=3 CP=4 LD=2 */
+       mtsdram(SDRAM0_B0CR, 0x000a4001);       /* SDBA=0x000 128MB, Mode 3, enabled */
+       mtsdram(SDRAM0_TR0, 0x410a4012);        /* WR=2  WD=1 CL=2.5 PA=3 CP=4 LD=2 */
        /* RA=10 RD=3                       */
-       mtsdram(mem_tr1, 0x8080082f);   /* SS=T2 SL=STAGE 3 CD=1 CT=0x02f   */
-       mtsdram(mem_rtr, 0x08200000);   /* Rate 15.625 ns @ 133 MHz PLB     */
-       mtsdram(mem_cfg1, 0x00000000);  /* Self-refresh exit, disable PM    */
+       mtsdram(SDRAM0_TR1, 0x8080082f);        /* SS=T2 SL=STAGE 3 CD=1 CT=0x02f   */
+       mtsdram(SDRAM0_RTR, 0x08200000);        /* Rate 15.625 ns @ 133 MHz PLB     */
+       mtsdram(SDRAM0_CFG1, 0x00000000);       /* Self-refresh exit, disable PM    */
        udelay(400);            /* Delay 200 usecs (min)            */
 
        /*--------------------------------------------------------------------
         * Enable the controller, then wait for DCEN to complete
         *------------------------------------------------------------------*/
-       mtsdram(mem_cfg0, 0x86000000);  /* DCEN=1, PMUD=1, 64-bit           */
+       mtsdram(SDRAM0_CFG0, 0x86000000);       /* DCEN=1, PMUD=1, 64-bit           */
        for (;;) {
-               mfsdram(mem_mcsts, reg);
+               mfsdram(SDRAM0_MCSTS, reg);
                if (reg & 0x80000000)
                        break;
        }
index 1a45056daa04fb620f9cc60824c4a799f1eba5e8..bcef707403d856ce15811ea452c7faf3499901f2 100644 (file)
@@ -183,42 +183,42 @@ int board_early_init_f (void)
         * Set critical interrupt values.  Set interrupt polarities.  Set interrupt
         * trigger levels.  Make bit 0 High  priority.  Clear all interrupts again.
         *------------------------------------------------------------------------*/
-       mtdcr (uic3sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic3er, 0x00000000);     /* disable all interrupts */
-       mtdcr (uic3cr, 0x00000000);     /* Set Critical / Non Critical interrupts: */
-       mtdcr (uic3pr, 0xffffffff);     /* Set Interrupt Polarities*/
-       mtdcr (uic3tr, 0x001fffff);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic3vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic3sr, 0x00000000);     /* clear all  interrupts*/
-       mtdcr (uic3sr, 0xffffffff);     /* clear all  interrupts*/
-
-
-       mtdcr (uic2sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic2er, 0x00000000);     /* disable all interrupts*/
-       mtdcr (uic2cr, 0x00000000);     /* Set Critical / Non Critical interrupts*/
-       mtdcr (uic2pr, 0xebebebff);     /* Set Interrupt Polarities*/
-       mtdcr (uic2tr, 0x74747400);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic2vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic2sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all interrupts */
-
-       mtdcr (uic1sr, 0xffffffff);     /* Clear all interrupts*/
-       mtdcr (uic1er, 0x00000000);     /* disable all interrupts*/
-       mtdcr (uic1cr, 0x00000000);     /* Set Critical / Non Critical interrupts*/
-       mtdcr (uic1pr, 0xffffffff);     /* Set Interrupt Polarities */
-       mtdcr (uic1tr, 0x001f8040);     /* Set Interrupt Trigger Levels*/
-       mtdcr (uic1vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic1sr, 0x00000000);     /* clear all interrupts*/
-       mtdcr (uic1sr, 0xffffffff);     /* clear all interrupts*/
-
-       mtdcr (uic0sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic0er, 0x00000000);     /* disable all interrupts excepted cascade    to be checked */
-       mtdcr (uic0cr, 0x00104001);     /* Set Critical / Non Critical interrupts*/
-       mtdcr (uic0pr, 0xffffffff);     /* Set Interrupt Polarities*/
-       mtdcr (uic0tr, 0x010f0004);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic0vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic0sr, 0x00000000);     /* clear all interrupts*/
-       mtdcr (uic0sr, 0xffffffff);     /* clear all interrupts*/
+       mtdcr (UIC3SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC3ER, 0x00000000);     /* disable all interrupts */
+       mtdcr (UIC3CR, 0x00000000);     /* Set Critical / Non Critical interrupts: */
+       mtdcr (UIC3PR, 0xffffffff);     /* Set Interrupt Polarities*/
+       mtdcr (UIC3TR, 0x001fffff);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC3VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC3SR, 0x00000000);     /* clear all  interrupts*/
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all  interrupts*/
+
+
+       mtdcr (UIC2SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all interrupts*/
+       mtdcr (UIC2CR, 0x00000000);     /* Set Critical / Non Critical interrupts*/
+       mtdcr (UIC2PR, 0xebebebff);     /* Set Interrupt Polarities*/
+       mtdcr (UIC2TR, 0x74747400);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC2VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC2SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all interrupts */
+
+       mtdcr (UIC1SR, 0xffffffff);     /* Clear all interrupts*/
+       mtdcr (UIC1ER, 0x00000000);     /* disable all interrupts*/
+       mtdcr (UIC1CR, 0x00000000);     /* Set Critical / Non Critical interrupts*/
+       mtdcr (UIC1PR, 0xffffffff);     /* Set Interrupt Polarities */
+       mtdcr (UIC1TR, 0x001f8040);     /* Set Interrupt Trigger Levels*/
+       mtdcr (UIC1VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC1SR, 0x00000000);     /* clear all interrupts*/
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all interrupts*/
+
+       mtdcr (UIC0SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all interrupts excepted cascade    to be checked */
+       mtdcr (UIC0CR, 0x00104001);     /* Set Critical / Non Critical interrupts*/
+       mtdcr (UIC0PR, 0xffffffff);     /* Set Interrupt Polarities*/
+       mtdcr (UIC0TR, 0x010f0004);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC0VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC0SR, 0x00000000);     /* clear all interrupts*/
+       mtdcr (UIC0SR, 0xffffffff);     /* clear all interrupts*/
 
        mfsdr(SDR0_MFR, mfr);
        mfr |= SDR0_MFR_FIXD;           /* Workaround for PCI/DMA */
index 7e84a61a96da1a3e7d00f3c7de73bc96c8cee3df..5ebe69272c49d243b682eb5c1e1dd007d5a4b013 100644 (file)
@@ -158,33 +158,33 @@ int board_early_init_f (void)
         | interrupts again.
         +-------------------------------------------------------------------*/
 
-       mtdcr (uic2sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic2er, 0x00000000);     /* disable all interrupts */
-       mtdcr (uic2cr, 0x00000000);     /* Set Critical / Non Critical interrupts */
-       mtdcr (uic2pr, 0xf7ffffff);     /* Set Interrupt Polarities */
-       mtdcr (uic2tr, 0x01e1fff8);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic2vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic2sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all interrupts */
-
-       mtdcr (uic1sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic1er, 0x00000000);     /* disable all interrupts */
-       mtdcr (uic1cr, 0x00000000);     /* Set Critical / Non Critical interrupts */
-       mtdcr (uic1pr, 0xfffac785);     /* Set Interrupt Polarities */
-       mtdcr (uic1tr, 0x001d0040);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic1vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic1sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all interrupts */
-
-       mtdcr (uic0sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic0er, 0x0000000a);     /* Disable all interrupts */
+       mtdcr (UIC2SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all interrupts */
+       mtdcr (UIC2CR, 0x00000000);     /* Set Critical / Non Critical interrupts */
+       mtdcr (UIC2PR, 0xf7ffffff);     /* Set Interrupt Polarities */
+       mtdcr (UIC2TR, 0x01e1fff8);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC2VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC2SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all interrupts */
+
+       mtdcr (UIC1SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC1ER, 0x00000000);     /* disable all interrupts */
+       mtdcr (UIC1CR, 0x00000000);     /* Set Critical / Non Critical interrupts */
+       mtdcr (UIC1PR, 0xfffac785);     /* Set Interrupt Polarities */
+       mtdcr (UIC1TR, 0x001d0040);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC1VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC1SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all interrupts */
+
+       mtdcr (UIC0SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC0ER, 0x0000000a);     /* Disable all interrupts */
                                        /* Except cascade UIC0 and UIC1 */
-       mtdcr (uic0cr, 0x00000000);     /* Set Critical / Non Critical interrupts */
-       mtdcr (uic0pr, 0xffbfefef);     /* Set Interrupt Polarities */
-       mtdcr (uic0tr, 0x00007000);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic0vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic0sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic0sr, 0xffffffff);     /* clear all interrupts */
+       mtdcr (UIC0CR, 0x00000000);     /* Set Critical / Non Critical interrupts */
+       mtdcr (UIC0PR, 0xffbfefef);     /* Set Interrupt Polarities */
+       mtdcr (UIC0TR, 0x00007000);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC0VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC0SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC0SR, 0xffffffff);     /* clear all interrupts */
 
        /*
         * Note: Some cores are still in reset when the chip starts, so
index 71ad89fa6c3e3c922ded62ba2920b45b78c0ebe2..5f76672fb522a04e77c34a6710ed98ef908d6271 100644 (file)
@@ -49,23 +49,23 @@ int board_early_init_f(void)
        mtebc( PB2AP,  0x03800000 );
        mtebc( PB2CR,  0xff838000 );    /* ebc0_b2cr, 2MB at 0xff800000 CS2 */
 
-       mtdcr( uic1sr, 0xffffffff );    /* Clear all interrupts */
-       mtdcr( uic1er, 0x00000000 );    /* disable all interrupts */
-       mtdcr( uic1cr, 0x00000000 );    /* Set Critical / Non Critical interrupts */
-       mtdcr( uic1pr, 0x7fff83ff );    /* Set Interrupt Polarities */
-       mtdcr( uic1tr, 0x001f8000 );    /* Set Interrupt Trigger Levels */
-       mtdcr( uic1vr, 0x00000001 );    /* Set Vect base=0,INT31 Highest priority */
-       mtdcr( uic1sr, 0x00000000 );    /* clear all interrupts */
-       mtdcr( uic1sr, 0xffffffff );
-
-       mtdcr( uic0sr, 0xffffffff );    /* Clear all interrupts */
-       mtdcr( uic0er, 0x00000000 );    /* disable all interrupts excepted cascade */
-       mtdcr( uic0cr, 0x00000001 );    /* Set Critical / Non Critical interrupts */
-       mtdcr( uic0pr, 0xffffffff );    /* Set Interrupt Polarities */
-       mtdcr( uic0tr, 0x01000004 );    /* Set Interrupt Trigger Levels */
-       mtdcr( uic0vr, 0x00000001 );    /* Set Vect base=0,INT31 Highest priority */
-       mtdcr( uic0sr, 0x00000000 );    /* clear all interrupts */
-       mtdcr( uic0sr, 0xffffffff );
+       mtdcr( UIC1SR, 0xffffffff );    /* Clear all interrupts */
+       mtdcr( UIC1ER, 0x00000000 );    /* disable all interrupts */
+       mtdcr( UIC1CR, 0x00000000 );    /* Set Critical / Non Critical interrupts */
+       mtdcr( UIC1PR, 0x7fff83ff );    /* Set Interrupt Polarities */
+       mtdcr( UIC1TR, 0x001f8000 );    /* Set Interrupt Trigger Levels */
+       mtdcr( UIC1VR, 0x00000001 );    /* Set Vect base=0,INT31 Highest priority */
+       mtdcr( UIC1SR, 0x00000000 );    /* clear all interrupts */
+       mtdcr( UIC1SR, 0xffffffff );
+
+       mtdcr( UIC0SR, 0xffffffff );    /* Clear all interrupts */
+       mtdcr( UIC0ER, 0x00000000 );    /* disable all interrupts excepted cascade */
+       mtdcr( UIC0CR, 0x00000001 );    /* Set Critical / Non Critical interrupts */
+       mtdcr( UIC0PR, 0xffffffff );    /* Set Interrupt Polarities */
+       mtdcr( UIC0TR, 0x01000004 );    /* Set Interrupt Trigger Levels */
+       mtdcr( UIC0VR, 0x00000001 );    /* Set Vect base=0,INT31 Highest priority */
+       mtdcr( UIC0SR, 0x00000000 );    /* clear all interrupts */
+       mtdcr( UIC0SR, 0xffffffff );
 
        mfsdr(SDR0_MFR, mfr);
        mfr |= SDR0_MFR_FIXD;           /* Workaround for PCI/DMA */
index 9fc0ec6667ef282a25e53d3b59c4e91e544abdfa..fb0e7b75eb9bad44dfbd5bc65b9cfedc4508e7bc 100644 (file)
@@ -159,33 +159,33 @@ int board_early_init_f (void)
         | interrupts again.
         +-------------------------------------------------------------------*/
 
-       mtdcr (uic2sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic2er, 0x00000000);     /* disable all interrupts */
-       mtdcr (uic2cr, 0x00000000);     /* Set Critical / Non Critical interrupts */
-       mtdcr (uic2pr, 0xf7ffffff);     /* Set Interrupt Polarities */
-       mtdcr (uic2tr, 0x01e1fff8);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic2vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic2sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all interrupts */
+       mtdcr (UIC2SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all interrupts */
+       mtdcr (UIC2CR, 0x00000000);     /* Set Critical / Non Critical interrupts */
+       mtdcr (UIC2PR, 0xf7ffffff);     /* Set Interrupt Polarities */
+       mtdcr (UIC2TR, 0x01e1fff8);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC2VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC2SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all interrupts */
 
-       mtdcr (uic1sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic1er, 0x00000000);     /* disable all interrupts */
-       mtdcr (uic1cr, 0x00000000);     /* Set Critical / Non Critical interrupts */
-       mtdcr (uic1pr, 0xfffac785);     /* Set Interrupt Polarities */
-       mtdcr (uic1tr, 0x001d0040);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic1vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic1sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all interrupts */
+       mtdcr (UIC1SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC1ER, 0x00000000);     /* disable all interrupts */
+       mtdcr (UIC1CR, 0x00000000);     /* Set Critical / Non Critical interrupts */
+       mtdcr (UIC1PR, 0xfffac785);     /* Set Interrupt Polarities */
+       mtdcr (UIC1TR, 0x001d0040);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC1VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC1SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all interrupts */
 
-       mtdcr (uic0sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic0er, 0x0000000a);     /* Disable all interrupts */
+       mtdcr (UIC0SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC0ER, 0x0000000a);     /* Disable all interrupts */
                                        /* Except cascade UIC0 and UIC1 */
-       mtdcr (uic0cr, 0x00000000);     /* Set Critical / Non Critical interrupts */
-       mtdcr (uic0pr, 0xffbfefef);     /* Set Interrupt Polarities */
-       mtdcr (uic0tr, 0x00007000);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic0vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
-       mtdcr (uic0sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic0sr, 0xffffffff);     /* clear all interrupts */
+       mtdcr (UIC0CR, 0x00000000);     /* Set Critical / Non Critical interrupts */
+       mtdcr (UIC0PR, 0xffbfefef);     /* Set Interrupt Polarities */
+       mtdcr (UIC0TR, 0x00007000);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC0VR, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
+       mtdcr (UIC0SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC0SR, 0xffffffff);     /* clear all interrupts */
 
        /*
         * Note: Some cores are still in reset when the chip starts, so
index 5e32e8a7844b6d3abdc4459b7c631f3f5382c6ae..d776edabcda75543842997197cefa9bd1ddc9ae4 100644 (file)
@@ -159,36 +159,36 @@ int board_early_init_f (void)
         * UIC2         UIC1
         * UIC3         UIC2
         */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-       mtdcr (uic1er, 0x00000000);     /* disable all */
-       mtdcr (uic1cr, 0x00000009);     /* SMI & UIC1 crit are critical */
-       mtdcr (uic1pr, 0xfffffe13);     /* per ref-board manual */
-       mtdcr (uic1tr, 0x01c00008);     /* per ref-board manual */
-       mtdcr (uic1vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-       mtdcr (uic2er, 0x00000000);     /* disable all */
-       mtdcr (uic2cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic2pr, 0xffffe0ff);     /* per ref-board manual */
-       mtdcr (uic2tr, 0x00ffc000);     /* per ref-board manual */
-       mtdcr (uic2vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-       mtdcr (uic3er, 0x00000000);     /* disable all */
-       mtdcr (uic3cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic3pr, 0xffffffff);     /* per ref-board manual */
-       mtdcr (uic3tr, 0x00ff8c0f);     /* per ref-board manual */
-       mtdcr (uic3vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic0sr, 0xfc000000); /* clear all */
-       mtdcr (uic0er, 0x00000000); /* disable all */
-       mtdcr (uic0cr, 0x00000000); /* all non-critical */
-       mtdcr (uic0pr, 0xfc000000); /* */
-       mtdcr (uic0tr, 0x00000000); /* */
-       mtdcr (uic0vr, 0x00000001); /* */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC1ER, 0x00000000);     /* disable all */
+       mtdcr (UIC1CR, 0x00000009);     /* SMI & UIC1 crit are critical */
+       mtdcr (UIC1PR, 0xfffffe13);     /* per ref-board manual */
+       mtdcr (UIC1TR, 0x01c00008);     /* per ref-board manual */
+       mtdcr (UIC1VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all */
+       mtdcr (UIC2CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC2PR, 0xffffe0ff);     /* per ref-board manual */
+       mtdcr (UIC2TR, 0x00ffc000);     /* per ref-board manual */
+       mtdcr (UIC2VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC3ER, 0x00000000);     /* disable all */
+       mtdcr (UIC3CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC3PR, 0xffffffff);     /* per ref-board manual */
+       mtdcr (UIC3TR, 0x00ff8c0f);     /* per ref-board manual */
+       mtdcr (UIC3VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC0SR, 0xfc000000); /* clear all */
+       mtdcr (UIC0ER, 0x00000000); /* disable all */
+       mtdcr (UIC0CR, 0x00000000); /* all non-critical */
+       mtdcr (UIC0PR, 0xfc000000); /* */
+       mtdcr (UIC0TR, 0x00000000); /* */
+       mtdcr (UIC0VR, 0x00000001); /* */
        mfsdr (SDR0_MFR, mfr);
        mfr &= ~SDR0_MFR_ECS_MASK;
 /*     mtsdr(SDR0_MFR, mfr); */
@@ -241,11 +241,11 @@ long int fixed_sdram (void)
        /*--------------------------------------------------------------------
         * Setup some default
         *------------------------------------------------------------------*/
-       mtsdram (mem_uabba, 0x00000000);        /* ubba=0 (default)             */
-       mtsdram (mem_slio, 0x00000000);         /* rdre=0 wrre=0 rarw=0         */
-       mtsdram (mem_devopt, 0x00000000);       /* dll=0 ds=0 (normal)          */
-       mtsdram (mem_wddctr, 0x00000000);       /* wrcp=0 dcd=0                 */
-       mtsdram (mem_clktr, 0x40000000);        /* clkp=1 (90 deg wr) dcdt=0    */
+       mtsdram (SDRAM0_UABBA, 0x00000000);     /* ubba=0 (default)             */
+       mtsdram (SDRAM0_SLIO, 0x00000000);              /* rdre=0 wrre=0 rarw=0         */
+       mtsdram (SDRAM0_DEVOPT, 0x00000000);    /* dll=0 ds=0 (normal)          */
+       mtsdram (SDRAM0_WDDCTR, 0x00000000);    /* wrcp=0 dcd=0                 */
+       mtsdram (SDRAM0_CLKTR, 0x40000000);     /* clkp=1 (90 deg wr) dcdt=0    */
 
        /*--------------------------------------------------------------------
         * Setup for board-specific specific mem
@@ -253,20 +253,20 @@ long int fixed_sdram (void)
        /*
         * Following for CAS Latency = 2.5 @ 133 MHz PLB
         */
-       mtsdram (mem_b0cr, 0x000a4001); /* SDBA=0x000 128MB, Mode 3, enabled */
-       mtsdram (mem_tr0, 0x410a4012);  /* WR=2  WD=1 CL=2.5 PA=3 CP=4 LD=2 */
+       mtsdram (SDRAM0_B0CR, 0x000a4001);      /* SDBA=0x000 128MB, Mode 3, enabled */
+       mtsdram (SDRAM0_TR0, 0x410a4012);       /* WR=2  WD=1 CL=2.5 PA=3 CP=4 LD=2 */
        /* RA=10 RD=3                       */
-       mtsdram (mem_tr1, 0x8080082f);  /* SS=T2 SL=STAGE 3 CD=1 CT=0x02f   */
-       mtsdram (mem_rtr, 0x08200000);  /* Rate 15.625 ns @ 133 MHz PLB     */
-       mtsdram (mem_cfg1, 0x00000000); /* Self-refresh exit, disable PM    */
+       mtsdram (SDRAM0_TR1, 0x8080082f);       /* SS=T2 SL=STAGE 3 CD=1 CT=0x02f   */
+       mtsdram (SDRAM0_RTR, 0x08200000);       /* Rate 15.625 ns @ 133 MHz PLB     */
+       mtsdram (SDRAM0_CFG1, 0x00000000);      /* Self-refresh exit, disable PM    */
        udelay (400);                   /* Delay 200 usecs (min)            */
 
        /*--------------------------------------------------------------------
         * Enable the controller, then wait for DCEN to complete
         *------------------------------------------------------------------*/
-       mtsdram (mem_cfg0, 0x86000000); /* DCEN=1, PMUD=1, 64-bit           */
+       mtsdram (SDRAM0_CFG0, 0x86000000);      /* DCEN=1, PMUD=1, 64-bit           */
        for (;;) {
-               mfsdram (mem_mcsts, reg);
+               mfsdram (SDRAM0_MCSTS, reg);
                if (reg & 0x80000000)
                        break;
        }
index 49078ebee2fa4fd3b3db612adbfb32ee31ad26f0..bc8cb0c443afa9ca7ef2aa292903f969051553cb 100644 (file)
@@ -416,41 +416,41 @@ static void early_init_UIC(void)
         * interrupt trigger levels.  Make bit 0 High  priority.  Clear all
         * interrupts again.
         */
-       mtdcr(uic3sr, 0xffffffff);      /* Clear all interrupts */
-       mtdcr(uic3er, 0x00000000);      /* disable all interrupts */
-       mtdcr(uic3cr, 0x00000000);      /* Set Critical / Non Critical
+       mtdcr(UIC3SR, 0xffffffff);      /* Clear all interrupts */
+       mtdcr(UIC3ER, 0x00000000);      /* disable all interrupts */
+       mtdcr(UIC3CR, 0x00000000);      /* Set Critical / Non Critical
                                         * interrupts */
-       mtdcr(uic3pr, 0xffffffff);      /* Set Interrupt Polarities */
-       mtdcr(uic3tr, 0x001fffff);      /* Set Interrupt Trigger Levels */
-       mtdcr(uic3vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic3sr, 0xffffffff);      /* clear all  interrupts */
-
-       mtdcr(uic2sr, 0xffffffff);      /* Clear all interrupts */
-       mtdcr(uic2er, 0x00000000);      /* disable all interrupts */
-       mtdcr(uic2cr, 0x00000000);      /* Set Critical / Non Critical
+       mtdcr(UIC3PR, 0xffffffff);      /* Set Interrupt Polarities */
+       mtdcr(UIC3TR, 0x001fffff);      /* Set Interrupt Trigger Levels */
+       mtdcr(UIC3VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC3SR, 0xffffffff);      /* clear all  interrupts */
+
+       mtdcr(UIC2SR, 0xffffffff);      /* Clear all interrupts */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all interrupts */
+       mtdcr(UIC2CR, 0x00000000);      /* Set Critical / Non Critical
                                         * interrupts */
-       mtdcr(uic2pr, 0xebebebff);      /* Set Interrupt Polarities */
-       mtdcr(uic2tr, 0x74747400);      /* Set Interrupt Trigger Levels */
-       mtdcr(uic2vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all interrupts */
-
-       mtdcr(uic1sr, 0xffffffff);      /* Clear all interrupts */
-       mtdcr(uic1er, 0x00000000);      /* disable all interrupts */
-       mtdcr(uic1cr, 0x00000000);      /* Set Critical / Non Critical
+       mtdcr(UIC2PR, 0xebebebff);      /* Set Interrupt Polarities */
+       mtdcr(UIC2TR, 0x74747400);      /* Set Interrupt Trigger Levels */
+       mtdcr(UIC2VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all interrupts */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* Clear all interrupts */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all interrupts */
+       mtdcr(UIC1CR, 0x00000000);      /* Set Critical / Non Critical
                                         * interrupts */
-       mtdcr(uic1pr, 0xffffffff);      /* Set Interrupt Polarities */
-       mtdcr(uic1tr, 0x001fc0ff);      /* Set Interrupt Trigger Levels */
-       mtdcr(uic1vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all interrupts */
+       mtdcr(UIC1PR, 0xffffffff);      /* Set Interrupt Polarities */
+       mtdcr(UIC1TR, 0x001fc0ff);      /* Set Interrupt Trigger Levels */
+       mtdcr(UIC1VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all interrupts */
 
-       mtdcr(uic0sr, 0xffffffff);      /* Clear all interrupts */
-       mtdcr(uic0er, 0x00000000);      /* disable all interrupts excepted
+       mtdcr(UIC0SR, 0xffffffff);      /* Clear all interrupts */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all interrupts excepted
                                         * cascade to be checked */
-       mtdcr(uic0cr, 0x00104001);      /* Set Critical / Non Critical
+       mtdcr(UIC0CR, 0x00104001);      /* Set Critical / Non Critical
                                         * interrupts */
-       mtdcr(uic0pr, 0xffffffff);      /* Set Interrupt Polarities */
-       mtdcr(uic0tr, 0x000f003c);      /* Set Interrupt Trigger Levels */
-       mtdcr(uic0vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all interrupts */
+       mtdcr(UIC0PR, 0xffffffff);      /* Set Interrupt Polarities */
+       mtdcr(UIC0TR, 0x000f003c);      /* Set Interrupt Trigger Levels */
+       mtdcr(UIC0VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all interrupts */
 
 }
index 5913455ba1559e25aa88d32001889ecd147c0313..17f831c3f41f1999f5868c8ff81d9758abf2cc8a 100644 (file)
@@ -52,29 +52,29 @@ int board_early_init_f(void)
        /*
         * Setup the interrupt controller polarities, triggers, etc.
         */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000005);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffff7ff);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-       mtdcr(uic2er, 0x00000000);      /* disable all */
-       mtdcr(uic2cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic2pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic2tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic2vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000005);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffff7ff);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all */
+       mtdcr(UIC2CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC2PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC2TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC2VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
 
        /* 50MHz tmrclk */
        out_8((u8 *) CONFIG_SYS_BCSR_BASE + 0x04, 0x00);
index 4e5796ee8280efbb955e7afdd0af61e8b2088dee..be381d60ac20c387b37630e61b187703cdeeeee6 100644 (file)
@@ -40,13 +40,13 @@ int board_early_init_f(void)
 {
        lcd_init();
 
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);
-       mtdcr(uicpr, 0xFFFF7F00);       /* set int polarities */
-       mtdcr(uictr, 0x00000000);       /* set int trigger levels */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);
+       mtdcr(UIC0PR, 0xFFFF7F00);      /* set int polarities */
+       mtdcr(UIC0TR, 0x00000000);      /* set int trigger levels */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0VCR, 0x00000001);     /* set vect base=0,INT0 highest priority */
 
        mtebc(PB3AP, CONFIG_SYS_EBC_PB3AP);     /* memory bank 3 (CPLD_LCM) initialization */
        mtebc(PB3CR, CONFIG_SYS_EBC_PB3CR);
index 086778a6523b95a61f3ed907e39355d7fdbbce78..4a0573eb3804b5cc5eb4c909d0d37f995395f66a 100644 (file)
@@ -132,36 +132,36 @@ int board_early_init_f (void)
         * UIC2         UIC1
         * UIC3         UIC2
         */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-       mtdcr (uic1er, 0x00000000);     /* disable all */
-       mtdcr (uic1cr, 0x00000009);     /* SMI & UIC1 crit are critical */
-       mtdcr (uic1pr, 0xfffffe13);     /* per ref-board manual */
-       mtdcr (uic1tr, 0x01c00008);     /* per ref-board manual */
-       mtdcr (uic1vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-       mtdcr (uic2er, 0x00000000);     /* disable all */
-       mtdcr (uic2cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic2pr, 0xffffe0ff);     /* per ref-board manual */
-       mtdcr (uic2tr, 0x00ffc000);     /* per ref-board manual */
-       mtdcr (uic2vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-       mtdcr (uic3er, 0x00000000);     /* disable all */
-       mtdcr (uic3cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic3pr, 0xffffffff);     /* per ref-board manual */
-       mtdcr (uic3tr, 0x00ff8c0f);     /* per ref-board manual */
-       mtdcr (uic3vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic0sr, 0xfc000000);     /* clear all */
-       mtdcr (uic0er, 0x00000000);     /* disable all */
-       mtdcr (uic0cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic0pr, 0xfc000000);     /* */
-       mtdcr (uic0tr, 0x00000000);     /* */
-       mtdcr (uic0vr, 0x00000001);     /* */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC1ER, 0x00000000);     /* disable all */
+       mtdcr (UIC1CR, 0x00000009);     /* SMI & UIC1 crit are critical */
+       mtdcr (UIC1PR, 0xfffffe13);     /* per ref-board manual */
+       mtdcr (UIC1TR, 0x01c00008);     /* per ref-board manual */
+       mtdcr (UIC1VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all */
+       mtdcr (UIC2CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC2PR, 0xffffe0ff);     /* per ref-board manual */
+       mtdcr (UIC2TR, 0x00ffc000);     /* per ref-board manual */
+       mtdcr (UIC2VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC3ER, 0x00000000);     /* disable all */
+       mtdcr (UIC3CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC3PR, 0xffffffff);     /* per ref-board manual */
+       mtdcr (UIC3TR, 0x00ff8c0f);     /* per ref-board manual */
+       mtdcr (UIC3VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC0SR, 0xfc000000);     /* clear all */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all */
+       mtdcr (UIC0CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC0PR, 0xfc000000);     /* */
+       mtdcr (UIC0TR, 0x00000000);     /* */
+       mtdcr (UIC0VR, 0x00000001);     /* */
 
        /* Enable two GPIO 10~11 and TraceA signal */
        mfsdr(SDR0_PFC0,reg);
index 28dcb66ebc4bd3693b2ed183a9f4a783f99cfaa4..4f299324cd751585f813233e4868543ab5158702 100644 (file)
@@ -47,13 +47,13 @@ int board_early_init_f(void)
          |
          +-------------------------------------------------------------------------*/
 
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000020);       /* set all but FPGA SMI to be non-critical */
-       mtdcr(uicpr, 0xFFFFFFE0);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000020);      /* set all but FPGA SMI to be non-critical */
+       mtdcr(UIC0PR, 0xFFFFFFE0);      /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);      /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);     /* set vect base=0,INT0 highest priority */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
 
        /* set UART1 control to select CTS/RTS */
 #define FPGA_BRDC       0xF0300004
index 2a654fa895ba8989df09f47eea2640c20f83a57f..1ec13eb6b56d19772b4d0e4c280c73096da67724 100644 (file)
@@ -82,21 +82,21 @@ int board_early_init_f(void)
        /*--------------------------------------------------------------------
         * Setup the interrupt controller polarities, triggers, etc.
         *-------------------------------------------------------------------*/
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000009);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffffe13);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x01c00008);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffe0ff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00ffc000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000009);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffffe13);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x01c00008);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffe0ff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00ffc000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
 
        /*--------------------------------------------------------------------
         * Setup other serial configuration
@@ -237,7 +237,7 @@ void sdram_tr1_set(int ram_address, int* tr1_value)
        /* go through all possible SDRAM0_TR1[RDCT] values */
        for (i=0; i<=0x1ff; i++) {
                /* set the current value for TR1 */
-               mtsdram(mem_tr1, (0x80800800 | i));
+               mtsdram(SDRAM0_TR1, (0x80800800 | i));
 
                /* write values */
                for (j=0; j<NUM_TRIES; j++) {
@@ -289,15 +289,15 @@ phys_size_t initdram(int board)
        /*--------------------------------------------------------------------
         * Setup some default
         *------------------------------------------------------------------*/
-       mtsdram(mem_uabba, 0x00000000); /* ubba=0 (default)             */
-       mtsdram(mem_slio, 0x00000000);  /* rdre=0 wrre=0 rarw=0         */
-       mtsdram(mem_devopt, 0x00000000);        /* dll=0 ds=0 (normal)          */
-       mtsdram(mem_clktr, 0x40000000); /* ?? */
-       mtsdram(mem_wddctr, 0x40000000);        /* ?? */
+       mtsdram(SDRAM0_UABBA, 0x00000000);      /* ubba=0 (default)             */
+       mtsdram(SDRAM0_SLIO, 0x00000000);       /* rdre=0 wrre=0 rarw=0         */
+       mtsdram(SDRAM0_DEVOPT, 0x00000000);     /* dll=0 ds=0 (normal)          */
+       mtsdram(SDRAM0_CLKTR, 0x40000000);      /* ?? */
+       mtsdram(SDRAM0_WDDCTR, 0x40000000);     /* ?? */
 
        /*clear this first, if the DDR is enabled by a debugger
          then you can not make changes. */
-       mtsdram(mem_cfg0, 0x00000000);  /* Disable EEC */
+       mtsdram(SDRAM0_CFG0, 0x00000000);       /* Disable EEC */
 
        /*--------------------------------------------------------------------
         * Setup for board-specific specific mem
@@ -305,29 +305,29 @@ phys_size_t initdram(int board)
        /*
         * Following for CAS Latency = 2.5 @ 133 MHz PLB
         */
-       mtsdram(mem_b0cr, 0x000a4001);  /* SDBA=0x000 128MB, Mode 3, enabled */
-       mtsdram(mem_b1cr, 0x080a4001);  /* SDBA=0x080 128MB, Mode 3, enabled */
+       mtsdram(SDRAM0_B0CR, 0x000a4001);       /* SDBA=0x000 128MB, Mode 3, enabled */
+       mtsdram(SDRAM0_B1CR, 0x080a4001);       /* SDBA=0x080 128MB, Mode 3, enabled */
 
-       mtsdram(mem_tr0, 0x410a4012);   /* ?? */
-       mtsdram(mem_rtr, 0x04080000);   /* ?? */
-       mtsdram(mem_cfg1, 0x00000000);  /* Self-refresh exit, disable PM    */
-       mtsdram(mem_cfg0, 0x30000000);  /* Disable EEC */
+       mtsdram(SDRAM0_TR0, 0x410a4012);        /* ?? */
+       mtsdram(SDRAM0_RTR, 0x04080000);        /* ?? */
+       mtsdram(SDRAM0_CFG1, 0x00000000);       /* Self-refresh exit, disable PM    */
+       mtsdram(SDRAM0_CFG0, 0x30000000);       /* Disable EEC */
        udelay(400);            /* Delay 200 usecs (min)            */
 
        /*--------------------------------------------------------------------
         * Enable the controller, then wait for DCEN to complete
         *------------------------------------------------------------------*/
-       mtsdram(mem_cfg0, 0x80000000);  /* Enable */
+       mtsdram(SDRAM0_CFG0, 0x80000000);       /* Enable */
 
        for (;;) {
-               mfsdram(mem_mcsts, reg);
+               mfsdram(SDRAM0_MCSTS, reg);
                if (reg & 0x80000000)
                        break;
        }
 
        sdram_tr1_set(0x00000000, &tr1_bank1);
        sdram_tr1_set(0x08000000, &tr1_bank2);
-       mtsdram(mem_tr1, (((tr1_bank1+tr1_bank2)/2) | 0x80800800));
+       mtsdram(SDRAM0_TR1, (((tr1_bank1+tr1_bank2)/2) | 0x80800800));
 
        return CONFIG_SYS_SDRAM_BANKS * (CONFIG_SYS_KBYTES_SDRAM * 1024);       /* return bytes */
 }
index 245004cee87f89c17a68682e77bbe7d9005e9711..033bdd20fa7b825d2fe0c3783c2bc21000488976 100644 (file)
@@ -485,50 +485,50 @@ int board_early_init_f (void)
         | interrupt trigger levels.  Make bit 0 High  priority.  Clear all
         | interrupts again.
         +-------------------------------------------------------------------*/
-       mtdcr (uic3sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic3er, 0x00000000);     /* disable all interrupts */
-       mtdcr (uic3cr, 0x00000000);     /* Set Critical / Non Critical
+       mtdcr (UIC3SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC3ER, 0x00000000);     /* disable all interrupts */
+       mtdcr (UIC3CR, 0x00000000);     /* Set Critical / Non Critical
                                         * interrupts */
-       mtdcr (uic3pr, 0xffffffff);     /* Set Interrupt Polarities */
-       mtdcr (uic3tr, 0x001fffff);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic3vr, 0x00000001);     /* Set Vect base=0,INT31 Highest
+       mtdcr (UIC3PR, 0xffffffff);     /* Set Interrupt Polarities */
+       mtdcr (UIC3TR, 0x001fffff);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC3VR, 0x00000001);     /* Set Vect base=0,INT31 Highest
                                         * priority */
-       mtdcr (uic3sr, 0x00000000);     /* clear all  interrupts */
-       mtdcr (uic3sr, 0xffffffff);     /* clear all  interrupts */
+       mtdcr (UIC3SR, 0x00000000);     /* clear all  interrupts */
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all  interrupts */
 
-       mtdcr (uic2sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic2er, 0x00000000);     /* disable all interrupts */
-       mtdcr (uic2cr, 0x00000000);     /* Set Critical / Non Critical
+       mtdcr (UIC2SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all interrupts */
+       mtdcr (UIC2CR, 0x00000000);     /* Set Critical / Non Critical
                                         * interrupts */
-       mtdcr (uic2pr, 0xebebebff);     /* Set Interrupt Polarities */
-       mtdcr (uic2tr, 0x74747400);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic2vr, 0x00000001);     /* Set Vect base=0,INT31 Highest
+       mtdcr (UIC2PR, 0xebebebff);     /* Set Interrupt Polarities */
+       mtdcr (UIC2TR, 0x74747400);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC2VR, 0x00000001);     /* Set Vect base=0,INT31 Highest
                                         * priority */
-       mtdcr (uic2sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all interrupts */
+       mtdcr (UIC2SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all interrupts */
 
-       mtdcr (uic1sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic1er, 0x00000000);     /* disable all interrupts */
-       mtdcr (uic1cr, 0x00000000);     /* Set Critical / Non Critical
+       mtdcr (UIC1SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC1ER, 0x00000000);     /* disable all interrupts */
+       mtdcr (UIC1CR, 0x00000000);     /* Set Critical / Non Critical
                                         * interrupts */
-       mtdcr (uic1pr, 0xffffffff);     /* Set Interrupt Polarities */
-       mtdcr (uic1tr, 0x001f8040);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic1vr, 0x00000001);     /* Set Vect base=0,INT31 Highest
+       mtdcr (UIC1PR, 0xffffffff);     /* Set Interrupt Polarities */
+       mtdcr (UIC1TR, 0x001f8040);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC1VR, 0x00000001);     /* Set Vect base=0,INT31 Highest
                                         * priority */
-       mtdcr (uic1sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all interrupts */
+       mtdcr (UIC1SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all interrupts */
 
-       mtdcr (uic0sr, 0xffffffff);     /* Clear all interrupts */
-       mtdcr (uic0er, 0x00000000);     /* disable all interrupts excepted
+       mtdcr (UIC0SR, 0xffffffff);     /* Clear all interrupts */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all interrupts excepted
                                         * cascade to be checked */
-       mtdcr (uic0cr, 0x00104001);     /* Set Critical / Non Critical
+       mtdcr (UIC0CR, 0x00104001);     /* Set Critical / Non Critical
                                         * interrupts */
-       mtdcr (uic0pr, 0xffffffff);     /* Set Interrupt Polarities */
-       mtdcr (uic0tr, 0x010f0004);     /* Set Interrupt Trigger Levels */
-       mtdcr (uic0vr, 0x00000001);     /* Set Vect base=0,INT31 Highest
+       mtdcr (UIC0PR, 0xffffffff);     /* Set Interrupt Polarities */
+       mtdcr (UIC0TR, 0x010f0004);     /* Set Interrupt Trigger Levels */
+       mtdcr (UIC0VR, 0x00000001);     /* Set Vect base=0,INT31 Highest
                                         * priority */
-       mtdcr (uic0sr, 0x00000000);     /* clear all interrupts */
-       mtdcr (uic0sr, 0xffffffff);     /* clear all interrupts */
+       mtdcr (UIC0SR, 0x00000000);     /* clear all interrupts */
+       mtdcr (UIC0SR, 0xffffffff);     /* clear all interrupts */
 
        mfsdr(SDR0_MFR, mfr);
        mfr |= SDR0_MFR_FIXD;           /* Workaround for PCI/DMA */
index 5d1c4170dd104fff4e1a2a5f3ad052c250faa896..1656e8ac03cab826eaea4e1b9083b2227e5141e9 100644 (file)
@@ -113,13 +113,13 @@ int board_early_init_f (void)
 {
        /* Running from ROM: global data is still READONLY */
        init_sdram ();
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000020);      /* set all but FPGA SMI to be non-critical */
-       mtdcr (uicpr, 0xFFFFFFE0);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000020);     /* set all but FPGA SMI to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFFE0);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
        return 0;
 }
 
@@ -198,7 +198,7 @@ static void init_sdram (void)
  unsigned long tmp;
 
        /* write SDRAM bank 0 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        mtdcr (SDRAM0_CFGDATA, 0x00062001);
 
 /* Set the SDRAM Timing reg, SDTR1 and the refresh timer reg, RTR.     */
@@ -212,25 +212,25 @@ static void init_sdram (void)
        /* divisor = ((mfdcr(strap)>> 28) & 0x3); */
 
 /* write SDRAM timing for 100MHz. */
-       mtdcr (SDRAM0_CFGADDR, mem_sdtr1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
        mtdcr (SDRAM0_CFGDATA, 0x0086400D);
 
 /* write SDRAM refresh interval register */
-       mtdcr (SDRAM0_CFGADDR, mem_rtr);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
        mtdcr (SDRAM0_CFGDATA, 0x05F00000);
        udelay (200);
 
 /* sdram controller.*/
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        mtdcr (SDRAM0_CFGDATA, 0x90800000);
        udelay (200);
 
 /* initially, disable ECC on all banks */
        udelay (200);
-       mtdcr (SDRAM0_CFGADDR, mem_ecccf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
        tmp = mfdcr (SDRAM0_CFGDATA);
        tmp &= 0xff0fffff;
-       mtdcr (SDRAM0_CFGADDR, mem_ecccf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
        mtdcr (SDRAM0_CFGDATA, tmp);
 
        return;
@@ -282,15 +282,15 @@ int testdram (void)
        }
        printf ("Enable ECC..");
 
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        tmp = (mfdcr (SDRAM0_CFGDATA) & ~0xFFE00000) | 0x90800000;
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        mtdcr (SDRAM0_CFGDATA, tmp);
        udelay (600);
        for (p = (unsigned long) 0; ((unsigned long) p < L1_MEMSIZE); *p++ = 0L)
                ;
        udelay (400);
-       mtdcr (SDRAM0_CFGADDR, mem_ecccf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
        tmp = mfdcr (SDRAM0_CFGDATA);
        tmp |= 0x00800000;
        mtdcr (SDRAM0_CFGDATA, tmp);
index cb24cd4ffebddc4b8d565b35d8763c518bd05528..d6d65cf45cf9b30c6fd937c462c9de3b1380993d 100644 (file)
@@ -87,13 +87,13 @@ int board_early_init_f(void)
    |
    +-------------------------------------------------------------------------*/
 
-       mtdcr (uicsr, 0xFFFFFFFF);   /* clear all ints */
-       mtdcr (uicer, 0x00000000);   /* disable all ints */
-       mtdcr (uiccr, 0x00000000);   /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF83);   /* set int polarities */
-       mtdcr (uictr, 0x10000000);   /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);  /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);   /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);   /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);   /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);   /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF83);   /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);   /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);  /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);   /* clear all ints */
 
        mtebc (EBC0_CFG, 0xa8400000);   /* EBC always driven */
 
@@ -135,28 +135,28 @@ phys_size_t initdram (int board_type)
 
        tot_size = 0;
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
index 15b26f8bf86702fcad3ff9b07f2ca401086092ed..a6b0d4045a7c700f45186d9f6debf075b6a59c83 100644 (file)
@@ -175,26 +175,26 @@ sdram_init:
         * Disable memory controller to allow
         * values to be changed.
         */
-       WDCR_SDRAM(mem_mcopt1, 0x00000000)
+       WDCR_SDRAM(SDRAM0_CFG, 0x00000000)
 
        /*
         * Configure Memory Banks
         */
-       WDCR_SDRAM(mem_mb0cf, 0x00084001)
-       WDCR_SDRAM(mem_mb1cf, 0x00000000)
-       WDCR_SDRAM(mem_mb2cf, 0x00000000)
-       WDCR_SDRAM(mem_mb3cf, 0x00000000)
+       WDCR_SDRAM(SDRAM0_B0CR, 0x00084001)
+       WDCR_SDRAM(SDRAM0_B1CR, 0x00000000)
+       WDCR_SDRAM(SDRAM0_B2CR, 0x00000000)
+       WDCR_SDRAM(SDRAM0_B3CR, 0x00000000)
 
        /*
         * Set up SDTR1 (SDRAM Timing Register)
         */
-       WDCR_SDRAM(mem_sdtr1, 0x00854009)
+       WDCR_SDRAM(SDRAM0_TR, 0x00854009)
 
        /*
         * Set RTR (Refresh Timing Register)
         */
-       WDCR_SDRAM(mem_rtr,   0x10000000)
-       /* WDCR_SDRAM(mem_rtr,   0x05f00000) */
+       WDCR_SDRAM(SDRAM0_RTR,   0x10000000)
+       /* WDCR_SDRAM(SDRAM0_RTR,   0x05f00000) */
 
        /********************************************************************
         * Delay to ensure 200usec have elapsed since reset. Assume worst
@@ -210,7 +210,7 @@ sdram_init:
        /********************************************************************
         * Set memory controller options reg, MCOPT1.
         *******************************************************************/
-       WDCR_SDRAM(mem_mcopt1,0x80800000)
+       WDCR_SDRAM(SDRAM0_CFG,0x80800000)
 
 ..sdri_done:
        blr                             /* Return to calling function */
index fa0fa193e82da718a39790b10d88afad4df7f716..20d34adfdd67c14f39f6cb75ba2952c8bbc185b3 100644 (file)
@@ -55,13 +55,13 @@ int board_early_init_f(void)
    |
    +-------------------------------------------------------------------------*/
 
-       mtdcr (uicsr, 0xFFFFFFFF);   /* clear all ints */
-       mtdcr (uicer, 0x00000000);   /* disable all ints */
-       mtdcr (uiccr, 0x00000000);   /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF83);   /* set int polarities */
-       mtdcr (uictr, 0x10000000);   /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);  /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);   /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);   /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);   /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);   /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF83);   /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);   /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);  /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);   /* clear all ints */
 
        mtebc (EBC0_CFG, 0xa8400000);   /* EBC always driven */
 
@@ -103,28 +103,28 @@ phys_size_t initdram (int board_type)
 
        tot_size = 0;
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
index 105cb71bec053a0e3834d3179c51bf2d3849de5c..b31bd0455049626456c9c2cec452b6eafbc2ab98 100644 (file)
@@ -171,26 +171,26 @@ sdram_init:
         * Disable memory controller to allow
         * values to be changed.
         */
-       WDCR_SDRAM(mem_mcopt1, 0x00000000)
+       WDCR_SDRAM(SDRAM0_CFG, 0x00000000)
 
        /*
         * Configure Memory Banks
         */
-       WDCR_SDRAM(mem_mb0cf, 0x00062001)
-       WDCR_SDRAM(mem_mb1cf, 0x00000000)
-       WDCR_SDRAM(mem_mb2cf, 0x00000000)
-       WDCR_SDRAM(mem_mb3cf, 0x00000000)
+       WDCR_SDRAM(SDRAM0_B0CR, 0x00062001)
+       WDCR_SDRAM(SDRAM0_B1CR, 0x00000000)
+       WDCR_SDRAM(SDRAM0_B2CR, 0x00000000)
+       WDCR_SDRAM(SDRAM0_B3CR, 0x00000000)
 
        /*
         * Set up SDTR1 (SDRAM Timing Register)
         */
-       WDCR_SDRAM(mem_sdtr1, 0x00854009)
+       WDCR_SDRAM(SDRAM0_TR, 0x00854009)
 
        /*
         * Set RTR (Refresh Timing Register)
         */
-       WDCR_SDRAM(mem_rtr,   0x10000000)
-       /* WDCR_SDRAM(mem_rtr,   0x05f00000) */
+       WDCR_SDRAM(SDRAM0_RTR,   0x10000000)
+       /* WDCR_SDRAM(SDRAM0_RTR,   0x05f00000) */
 
        /********************************************************************
         * Delay to ensure 200usec have elapsed since reset. Assume worst
@@ -206,7 +206,7 @@ sdram_init:
        /********************************************************************
         * Set memory controller options reg, MCOPT1.
         *******************************************************************/
-       WDCR_SDRAM(mem_mcopt1,0x80800000)
+       WDCR_SDRAM(SDRAM0_CFG,0x80800000)
 
 ..sdri_done:
        blr                             /* Return to calling function */
index 56751e1599509549bdbb7e6ae6bb0a9313be64e0..06de6e0b1d7075870a46dd824c5d061523d4b7d9 100644 (file)
@@ -53,13 +53,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5)
         * IRQ 31 (EXT IRQ 6)
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF80);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF80);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index bc2a907f6b97d523f7ee79e18534992e2b701d52..cfcfa525a9d86698f1fee45a75063033d67facb9 100644 (file)
@@ -62,13 +62,13 @@ int board_early_init_f (void)
    |
    +-------------------------------------------------------------------------*/
 
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all SMI to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF88);      /* set int polarities; IRQ3 to 1 */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels, UART0 is EDGE */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all SMI to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF88);     /* set int polarities; IRQ3 to 1 */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels, UART0 is EDGE */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        mtdcr (CPC0_CR0, 0x00002000);   /* set IRQ6 as GPIO23 to generate an interrupt request to the PCP2PCI bridge */
 
index 16ab11eae25b096ca3d1a5cc61d763e32b53be90..c18663a75dcb302f7b116961b1f4afc950c4e9a0 100644 (file)
@@ -228,7 +228,7 @@ sdram_init:
        /* Set MB0CF for bank 0. (0-32MB) Address Mode 4 since 12x8(2) */
        /*------------------------------------------------------------------- */
 
-       addi    r4,0,mem_mb0cf
+       addi    r4,0,SDRAM0_B0CR
        mtdcr   SDRAM0_CFGADDR,r4
        addis   r4,0,MB0CF@h
        ori     r4,r4,MB0CF@l
@@ -238,7 +238,7 @@ sdram_init:
        /* Set MB1CF for bank 1. (32MB-64MB) Address Mode 4 since 12x8(2) */
        /*------------------------------------------------------------------- */
 
-       addi    r4,0,mem_mb1cf
+       addi    r4,0,SDRAM0_B1CR
        mtdcr   SDRAM0_CFGADDR,r4
        addis   r4,0,MB1CF@h
        ori     r4,r4,MB1CF@l
@@ -248,7 +248,7 @@ sdram_init:
        /* Set MB2CF for bank 2. off */
        /*------------------------------------------------------------------- */
 
-       addi    r4,0,mem_mb2cf
+       addi    r4,0,SDRAM0_B2CR
        mtdcr   SDRAM0_CFGADDR,r4
        addis   r4,0,MB2CF@h
        ori     r4,r4,MB2CF@l
@@ -258,7 +258,7 @@ sdram_init:
        /* Set MB3CF for bank 3. off */
        /*------------------------------------------------------------------- */
 
-       addi    r4,0,mem_mb3cf
+       addi    r4,0,SDRAM0_B3CR
        mtdcr   SDRAM0_CFGADDR,r4
        addis   r4,0,MB3CF@h
        ori     r4,r4,MB3CF@l
@@ -305,14 +305,14 @@ sdram_init:
        /*------------------------------------------------------------------- */
        /* Set SDTR1 */
        /*------------------------------------------------------------------- */
-       addi    r4,0,mem_sdtr1
+       addi    r4,0,SDRAM0_TR
        mtdcr   SDRAM0_CFGADDR,r4
        mtdcr   SDRAM0_CFGDATA,r6
 
        /*------------------------------------------------------------------- */
        /* Set RTR */
        /*------------------------------------------------------------------- */
-       addi    r4,0,mem_rtr
+       addi    r4,0,SDRAM0_RTR
        mtdcr   SDRAM0_CFGADDR,r4
        mtdcr   SDRAM0_CFGDATA,r7
 
@@ -332,7 +332,7 @@ sdram_init:
        /* Set DC_EN to '1' and BRD_PRF to '01' for 16 byte PLB Burst */
        /* read/prefetch. */
        /*------------------------------------------------------------------- */
-       addi    r4,0,mem_mcopt1
+       addi    r4,0,SDRAM0_CFG
        mtdcr   SDRAM0_CFGADDR,r4
        addis   r4,0,0x8080             /* set DC_EN=1 */
        ori     r4,r4,0x0000
index 46622a29fd42688219bcb239cb8da35ee74eb868..409a0540bf7749ccf039f479a66ef10ea5cfd99d 100644 (file)
@@ -155,13 +155,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF81);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0 */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF81);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0 */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks
index 9d1b6d26442a6b98bfd5cdfd53e793a38bbec31e..a632cb42d611ff8d9340ae2dbacd892386e70f9a 100644 (file)
@@ -130,13 +130,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI SLOT 3; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF81);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF81);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        out_be16((void *)0xf03000ec, 0x0fff); /* enable interrupts in fpga */
 
index 8da08facffc4ba2f54b9c7ef875b79eea32b8114..5f0e67cbb4cac4ff0d1f8c4af37eaeb111af5349 100644 (file)
@@ -66,13 +66,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF9F);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF9F);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index 418d3e237edcee14762755adf27c1ac623f7670d..5a3f61de3c184d19ca0d117589db3b80b12c41f8 100644 (file)
@@ -134,13 +134,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI SLOT 3; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF81);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF81);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        return 0;
 }
index 7a92401893d9f101171df0b05b5dfdde4b075c3a..391fbf4c1bd0f67602580428abc03b23daaa6b55 100644 (file)
@@ -45,13 +45,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF80);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF80);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index 00c7024a85287231c707b7693cfa7a3a028557dc..6d9814f163f3cff764500a06243f46b2012bff96 100644 (file)
@@ -58,14 +58,14 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI SLOT 3; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) unused
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF81);       /* set int polarities */
-
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);      /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF81);      /* set int polarities */
+
+       mtdcr(UIC0TR, 0x10000000);      /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);     /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
 
        return 0;
 }
index 4c9ed2fa585ecd85923d81c28f6e24f5fa0a4b82..c29c876d6170b07a0e544616ff3ef16f8901b597 100644 (file)
@@ -179,22 +179,22 @@ int board_early_init_f(void)
         * IRQ 30 (EXT IRQ 5) PCI SLOT 3; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);      /* set all to be non-critical*/
 #if defined(CONFIG_CPCI405_6U)
        if (cpci405_version() == 3) {
-               mtdcr(uicpr, 0xFFFFFF99);       /* set int polarities */
+               mtdcr(UIC0PR, 0xFFFFFF99);      /* set int polarities */
        } else {
-               mtdcr(uicpr, 0xFFFFFF81);       /* set int polarities */
+               mtdcr(UIC0PR, 0xFFFFFF81);      /* set int polarities */
        }
 #else
-       mtdcr(uicpr, 0xFFFFFF81);       /* set int polarities */
+       mtdcr(UIC0PR, 0xFFFFFF81);      /* set int polarities */
 #endif
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,
+       mtdcr(UIC0TR, 0x10000000);      /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);     /* set vect base=0,
                                         * INT0 highest priority */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
 
        return 0;
 }
index 6e97392c4b64d3828a07848d0a2b4a64e337d900..ee90e2c28a5a3b83eb4b241072fffafb155ebf36 100644 (file)
@@ -129,14 +129,14 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI SLOT 3; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical */
-       /*  mtdcr(uicpr, 0xFFFFFF81);   /  set int polarities */
-       mtdcr (uicpr, 0xFFFFFF80);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical */
+       /*  mtdcr(UIC0PR, 0xFFFFFF81);   /  set int polarities */
+       mtdcr (UIC0PR, 0xFFFFFF80);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        return 0;
 }
index fc0d091bca9ecd1039f1c313fe00f7fb0a5a84ae..228a57057a930691caa22ff2be7abd0aec7cdecb 100644 (file)
@@ -43,13 +43,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF80);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF80);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index 28a50c7b0e77286ece1810eda7e40d3b51c0ebce..f475d11072d25841bdfff769377ea58f1d275060 100644 (file)
@@ -124,13 +124,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) unused; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFFB1);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFFB1);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 100 us
index 376de98354816832a1a8be78daba72a27d317bf2..056f455d687ba27a9aa34fe4470ffd999bc07f74 100644 (file)
@@ -87,37 +87,37 @@ int board_early_init_f(void)
        /*
         * Setup the interrupt controller polarities, triggers, etc.
         */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000005);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffff7ff);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000005);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffff7ff);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
 
        /*
         * UIC1:
         *  bit30: ext. Irq 1: PLD : int 32+30
         */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xfffffffd);
-       mtdcr(uic1tr, 0x00000000);
-       mtdcr(uic1vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xfffffffd);
+       mtdcr(UIC1TR, 0x00000000);
+       mtdcr(UIC1VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
 
        /*
         * UIC2
         *  bit3: ext. Irq 2: DCF77 : int 64+3
         */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-       mtdcr(uic2er, 0x00000000);      /* disable all */
-       mtdcr(uic2cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic2pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic2tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic2vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all */
+       mtdcr(UIC2CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC2PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC2TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC2VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
 
        /* select Ethernet pins */
        mfsdr(SDR0_PFC1, sdr0_pfc1);
index b72b716ddf272b1afa9525b49a1083493b4328f1..132531b39c53cdfdca3a00dccd2d95b6fcfa977d 100644 (file)
@@ -363,13 +363,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, CONFIG_SYS_UIC0_POLARITY);/* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, CONFIG_SYS_UIC0_POLARITY);/* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index acb23dad1f560440594c308c1dd06ee2153a4207..2a2c4343c0d26b5080a0b414d50cd78559a43878 100644 (file)
@@ -86,13 +86,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF9F);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF9F);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index 709bcdd98026ee87595ebea257cd07b55b113fc8..ab909e503046acad8263d172f9f494df959852e9 100644 (file)
@@ -45,13 +45,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI SLOT 3; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF81);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF81);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        /*
         * EBC Configuration Register: clear EBTC -> high-Z ebc signals between
index 04bc569ead1cc03a9088a2a3b0fbb19833b74ab4..34a163240115f275c2fa2fa6664c8f1692e439f1 100644 (file)
@@ -155,13 +155,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) FPGA Timestamp; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) PCI Reset; active low; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);        /* clear all ints */
-       mtdcr(uicer, 0x00000000);        /* disable all ints */
-       mtdcr(uiccr, 0x00000000);        /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF80);        /* set int polarities */
-       mtdcr(uictr, 0x10000000);        /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);       /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);        /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);        /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);        /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);        /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF80);        /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);        /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);       /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);        /* clear all ints */
 
        /*
         * Setup GPIO pins (IRQ4/GPIO21 as GPIO)
@@ -271,7 +271,7 @@ int misc_init_r (void)
                                pci_write_config_dword(PCIDEVID_405GP, i, *ptr++);
                        }
                }
-               mtdcr(uicsr, 0xFFFFFFFF);        /* clear all ints */
+               mtdcr(UIC0SR, 0xFFFFFFFF);        /* clear all ints */
 
                *magic = 0;      /* clear pci reconfig magic again */
        }
index a3c1cec6ef441d845d510550a7e8b476e5fd5350..f14ef7a20f843a88ff0f48e34ae22f2b11301a0e 100644 (file)
@@ -78,13 +78,13 @@ int board_early_init_f(void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF99);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest prio */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF99);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest prio */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to
index 5ff87e7a2503ce77f6d262a1f83777de9cc3bb02..e7415e44cb0bc7e368ed8861b39b286700587498 100644 (file)
@@ -48,13 +48,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF); /* clear all ints */
-       mtdcr(uicer, 0x00000000); /* disable all ints */
-       mtdcr(uiccr, 0x00000000); /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF81); /* set int polarities */
-       mtdcr(uictr, 0x10000000); /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001); /* set vect base=0, INT0 highest priority */
-       mtdcr(uicsr, 0xFFFFFFFF); /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF); /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000); /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000); /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF81); /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000); /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001); /* set vect base=0, INT0 highest priority */
+       mtdcr(UIC0SR, 0xFFFFFFFF); /* clear all ints */
 
        /*
         * EBC Configuration Register:
index 419311aec83b5fa4a7516fb90b02e8f5d2efc6e8..3725ece3946cf90e85686220bb4c4adbd633ecc4 100644 (file)
@@ -114,13 +114,13 @@ int board_early_init_f(void)
         * IRQ 30 (EXT IRQ 5) ETH1-PHY-IRQ#; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) PLD-IRQ#; active low; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF80);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0, INT0 highest prio */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF80);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0, INT0 highest prio */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register:
index 119cbf2627312721b8b9a4ef098f72dffe30fa3a..f0f9bff3eb2d9f05b9e705f49394391720f977b2 100644 (file)
@@ -148,29 +148,29 @@ int board_early_init_f(void)
        /*
         * Setup the interrupt controller polarities, triggers, etc.
         */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000005);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffff7ef);
-       mtdcr(uic0tr, 0x00000000);
-       mtdcr(uic0vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffc7f5);
-       mtdcr(uic1tr, 0x00000000);
-       mtdcr(uic1vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-       mtdcr(uic2er, 0x00000000);      /* disable all */
-       mtdcr(uic2cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic2pr, 0x27ffffff);
-       mtdcr(uic2tr, 0x00000000);
-       mtdcr(uic2vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000005);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffff7ef);
+       mtdcr(UIC0TR, 0x00000000);
+       mtdcr(UIC0VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffc7f5);
+       mtdcr(UIC1TR, 0x00000000);
+       mtdcr(UIC1VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all */
+       mtdcr(UIC2CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC2PR, 0x27ffffff);
+       mtdcr(UIC2TR, 0x00000000);
+       mtdcr(UIC2VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
 
        /* select Ethernet pins */
        mfsdr(SDR0_PFC1, sdr0_pfc1);
index 7477f56b2b1ccb2bc01485941df05e3d7c0c8468..3f81665eb205b24a9e242cf56fbf290f14b69b72 100644 (file)
@@ -88,13 +88,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFFB5);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFFB5);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index de9c7b974cfa85e0dc78361ea61398959ee9edf9..fb48022659946e81a6576393aabb6efc4f914818 100644 (file)
@@ -45,13 +45,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF80);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF80);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index e86f1d0abc693de0a443905b9b6b3622b2676748..f2591d57f4f3245f6eaa6deca741060e20b2175d 100644 (file)
@@ -64,13 +64,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF9F);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF9F);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index 0f8412776b6739b4b301a9a3d0676368f1d2ba46..50d9748c71a9a80374105663081463625832e96d 100644 (file)
@@ -37,13 +37,13 @@ int board_early_init_f (void)
    |
    +-------------------------------------------------------------------------*/
 
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000020);      /* set all but FPGA SMI to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF90);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000020);     /* set all but FPGA SMI to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF90);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        /* Perform reset of PHY connected to PPC via register in CPLD */
        out8 (PHY_CTRL_ADDR, 0x2e);     /* activate nRESET,FDX,F100,ANEN, enable output */
@@ -94,28 +94,28 @@ phys_size_t initdram (int board_type)
 
        tot_size = 0;
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
                tot_size += bank_size;
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        tmp = mfdcr (SDRAM0_CFGDATA);
        if (tmp & 0x00000001) {
                bank_size = 0x00400000 << ((tmp >> 17) & 0x7);
index c2dae560f5f1b31927d1aa2fe5041eaefa3319cd..7a9726fe78e591980efcb9046547f654ba5a5319 100644 (file)
@@ -382,7 +382,7 @@ sdram_init:
        /*----------------------------------------------------------- */
        /* Set SDTR1  */
        /*----------------------------------------------------------- */
-       addi    r5,0,mem_sdtr1
+       addi    r5,0,SDRAM0_TR
        mtdcr   SDRAM0_CFGADDR,r5
        mtdcr   SDRAM0_CFGDATA,r4
 
@@ -413,7 +413,7 @@ sdram_init:
 
        /* Set SDRAM bank 0 register and adjust r6 for next bank */
        /*------------------------------------------------------ */
-       addi    r7,0,mem_mb0cf
+       addi    r7,0,SDRAM0_B0CR
        mtdcr   SDRAM0_CFGADDR,r7
        mtdcr   SDRAM0_CFGDATA,r6
 
@@ -424,7 +424,7 @@ sdram_init:
        cmpi    0, r12, 2
        bne     b1skip
 
-       addi    r7,0,mem_mb1cf
+       addi    r7,0,SDRAM0_B1CR
        mtdcr   SDRAM0_CFGADDR,r7
        mtdcr   SDRAM0_CFGDATA,r6
 
@@ -432,7 +432,7 @@ sdram_init:
 
        /* Set SDRAM bank 2 register and adjust r6 for next bank */
        /*------------------------------------------------------ */
-b1skip:        addi    r7,0,mem_mb2cf
+b1skip:        addi    r7,0,SDRAM0_B2CR
        mtdcr   SDRAM0_CFGADDR,r7
        mtdcr   SDRAM0_CFGDATA,r6
 
@@ -443,7 +443,7 @@ b1skip:     addi    r7,0,mem_mb2cf
        cmpi    0, r12, 2
        bne     b3skip
 
-       addi    r7,0,mem_mb3cf
+       addi    r7,0,SDRAM0_B3CR
        mtdcr   SDRAM0_CFGADDR,r7
        mtdcr   SDRAM0_CFGDATA,r6
 b3skip:
@@ -456,7 +456,7 @@ b3skip:
        addis   r7, 0, 0x05F0   /* RTR value for 100Mhz */
        bl      rtr_2
 rtr_1: addis   r7, 0, 0x03F8
-rtr_2: addi    r4,0,mem_rtr
+rtr_2: addi    r4,0,SDRAM0_RTR
        mtdcr   SDRAM0_CFGADDR,r4
        mtdcr   SDRAM0_CFGDATA,r7
 
@@ -476,7 +476,7 @@ rtr_2:      addi    r4,0,mem_rtr
        /* Set DC_EN to '1' and BRD_PRF to '01' for 16 byte PLB Burst  */
        /* read/prefetch. */
        /*----------------------------------------------------------- */
-       addi    r4,0,mem_mcopt1
+       addi    r4,0,SDRAM0_CFG
        mtdcr   SDRAM0_CFGADDR,r4
        addis   r4,0,0x80C0             /* set DC_EN=1 */
        ori     r4,r4,0x0000
index dc4dbd3c3a567556cf59f737a42cf814ae43ceaf..d4ba043b28372ae2d4e8a16f6a3f2dc16c2dcf24 100644 (file)
 #endif
 #include <spd_sdram.h>
 #include <asm/mmu.h>
+#include <asm/io.h>
 #if defined(CONFIG_OF_LIBFDT)
 #include <libfdt.h>
 #endif
+#include <hwconfig.h>
+#include <fdt_support.h>
 #if defined(CONFIG_PQ_MDS_PIB)
 #include "../common/pq-mds-pib.h"
 #endif
+#include "../../../drivers/qe/uec.h"
 
 const qe_iop_conf_t qe_iop_conf_tab[] = {
        /* GETH1 */
@@ -89,11 +93,19 @@ const qe_iop_conf_t qe_iop_conf_tab[] = {
        {0,  0, 0, 0, QE_IOP_TAB_END}, /* END of table */
 };
 
-int board_early_init_f(void)
+/* Handle "mpc8360ea rev.2.1 erratum 2: RGMII Timing"? */
+static int board_handle_erratum2(void)
 {
+       const immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
 
-       u8 *bcsr = (u8 *)CONFIG_SYS_BCSR;
+       return REVID_MAJOR(immr->sysconf.spridr) == 2 &&
+              REVID_MINOR(immr->sysconf.spridr) == 1;
+}
+
+int board_early_init_f(void)
+{
        const immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
+       u8 *bcsr = (u8 *)CONFIG_SYS_BCSR;
 
        /* Enable flash write */
        bcsr[0xa] &= ~0x04;
@@ -105,6 +117,21 @@ int board_early_init_f(void)
        /* Enable second UART */
        bcsr[0x9] &= ~0x01;
 
+       if (board_handle_erratum2()) {
+               void *immap = (immap_t *)(CONFIG_SYS_IMMR + 0x14a8);
+
+               /*
+                * IMMR + 0x14A8[4:5] = 11 (clk delay for UCC 2)
+                * IMMR + 0x14A8[18:19] = 11 (clk delay for UCC 1)
+                */
+               setbits_be32(immap, 0x0c003000);
+
+               /*
+                * IMMR + 0x14AC[20:27] = 10101010
+                * (data delay for both UCC's)
+                */
+               clrsetbits_be32(immap + 4, 0xff0, 0xaa0);
+       }
        return 0;
 }
 
@@ -116,6 +143,28 @@ int board_early_init_r(void)
        return 0;
 }
 
+#ifdef CONFIG_UEC_ETH
+static uec_info_t uec_info[] = {
+#ifdef CONFIG_UEC_ETH1
+       STD_UEC_INFO(1),
+#endif
+#ifdef CONFIG_UEC_ETH2
+       STD_UEC_INFO(2),
+#endif
+};
+
+int board_eth_init(bd_t *bd)
+{
+       if (board_handle_erratum2()) {
+               int i;
+
+               for (i = 0; i < ARRAY_SIZE(uec_info); i++)
+                       uec_info[i].enet_interface = ENET_1000_RGMII_RXID;
+       }
+       return uec_eth_init(bd, uec_info, ARRAY_SIZE(uec_info));
+}
+#endif /* CONFIG_UEC_ETH */
+
 #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
 extern void ddr_enable_ecc(unsigned int dram_size);
 #endif
@@ -126,6 +175,7 @@ phys_size_t initdram(int board_type)
 {
        volatile immap_t *im = (immap_t *) CONFIG_SYS_IMMR;
        u32 msize = 0;
+       u32 lbc_sdram_size;
 
        if ((im->sysconf.immrbar & IMMRBAR_BASE_ADDR) != (u32) im)
                return -1;
@@ -147,7 +197,9 @@ phys_size_t initdram(int board_type)
        /*
         * Initialize SDRAM if it is on local bus.
         */
-       msize += sdram_init(msize * 1024 * 1024);
+       lbc_sdram_size = sdram_init(msize * 1024 * 1024);
+       if (!msize)
+               msize = lbc_sdram_size;
 
        /* return total bus SDRAM size(bytes)  -- DDR */
        return (msize * 1024 * 1024);
@@ -307,21 +359,28 @@ static int sdram_init(unsigned int base) { return 0; }
 #endif
 
 #if defined(CONFIG_OF_BOARD_SETUP)
-void ft_board_setup(void *blob, bd_t *bd)
+static void ft_board_fixup_qe_usb(void *blob, bd_t *bd)
 {
-       const immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
+       if (!hwconfig_subarg_cmp("qe_usb", "mode", "peripheral"))
+               return;
+
+       do_fixup_by_compat(blob, "fsl,mpc8323-qe-usb", "mode",
+                          "peripheral", sizeof("peripheral"), 1);
+}
 
+void ft_board_setup(void *blob, bd_t *bd)
+{
        ft_cpu_setup(blob, bd);
 #ifdef CONFIG_PCI
        ft_pci_setup(blob, bd);
 #endif
+       ft_board_fixup_qe_usb(blob, bd);
        /*
         * mpc8360ea pb mds errata 2: RGMII timing
         * if on mpc8360ea rev. 2.1,
         * change both ucc phy-connection-types from rgmii-id to rgmii-rxid
         */
-       if ((REVID_MAJOR(immr->sysconf.spridr) == 2) &&
-           (REVID_MINOR(immr->sysconf.spridr) == 1)) {
+       if (board_handle_erratum2()) {
                int nodeoffset;
                const char *prop;
                int path;
index c1d0525678eba80f97c80e44bd0eb42bc5737312..e38af731bed519855f53c59119454c68de0056f0 100644 (file)
 #
 # mpc8536ds board
 #
+ifndef NAND_SPL
+ifeq ($(CONFIG_MK_NAND), y)
+TEXT_BASE = $(CONFIG_RAMBOOT_TEXT_BASE)
+LDSCRIPT := $(TOPDIR)/cpu/$(CPU)/u-boot-nand.lds
+endif
+endif
+
+ifeq ($(CONFIG_MK_SDCARD), y)
+TEXT_BASE = $(CONFIG_RAMBOOT_TEXT_BASE)
+RESET_VECTOR_ADDRESS = 0xf8fffffc
+endif
+
+ifeq ($(CONFIG_MK_SPIFLASH), y)
+TEXT_BASE = $(CONFIG_RAMBOOT_TEXT_BASE)
+RESET_VECTOR_ADDRESS = 0xf8fffffc
+endif
+
 ifndef TEXT_BASE
 TEXT_BASE = 0xeff80000
 endif
 
+ifndef RESET_VECTOR_ADDRESS
 RESET_VECTOR_ADDRESS = 0xeffffffc
+endif
index 35a13d449966471d07b953de1e514eb51b70a549..dc52d7f9d445e5fb64dcbf51c671c4f9963ed94d 100644 (file)
@@ -71,6 +71,17 @@ struct fsl_e_tlb_entry tlb_table[] = {
        SET_TLB_ENTRY(1, CONFIG_SYS_NAND_BASE, CONFIG_SYS_NAND_BASE_PHYS,
                      MAS3_SX|MAS3_SW|MAS3_SR, MAS2_I|MAS2_G,
                      0, 4, BOOKE_PAGESZ_1M, 1),
+
+#if defined(CONFIG_SYS_RAMBOOT) && defined(CONFIG_SYS_INIT_L2_ADDR)
+       /* *I*G - L2SRAM */
+       SET_TLB_ENTRY(1, CONFIG_SYS_INIT_L2_ADDR, CONFIG_SYS_INIT_L2_ADDR_PHYS,
+                     MAS3_SX|MAS3_SW|MAS3_SR, MAS2_I|MAS2_G,
+                     0, 5, BOOKE_PAGESZ_256K, 1),
+       SET_TLB_ENTRY(1, CONFIG_SYS_INIT_L2_ADDR + 0x40000,
+                     CONFIG_SYS_INIT_L2_ADDR_PHYS + 0x40000,
+                     MAS3_SX|MAS3_SW|MAS3_SR, MAS2_I|MAS2_G,
+                     0, 6, BOOKE_PAGESZ_256K, 1),
+#endif
 };
 
 int num_tlb_entries = ARRAY_SIZE(tlb_table);
index ae258e1f2637d66f0421663561b4d7dd2d4272b1..03cd6b8847df93be3c11b47f925d999dc1ba66bb 100644 (file)
 int board_early_init_f (void)
 {
 #if 0 /* test-only */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000010);
-       mtdcr (uicpr, 0xFFFF7FF0);      /* set int polarities */
-       mtdcr (uictr, 0x00000010);      /* set int trigger levels */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr (UIC0CR, 0x00000010);
+       mtdcr (UIC0PR, 0xFFFF7FF0);      /* set int polarities */
+       mtdcr (UIC0TR, 0x00000010);      /* set int trigger levels */
+       mtdcr (UIC0SR, 0xFFFFFFFF);      /* clear all ints */
 #else
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFFF0);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFFF0);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 #endif
 
 #if 1 /* test-only */
@@ -114,18 +114,17 @@ int checkboard (void)
 
 long int init_sdram_static_settings(void)
 {
-#define mtsdram0(reg, data)  mtdcr(SDRAM0_CFGADDR,reg);mtdcr(SDRAM0_CFGDATA,data)
        /* disable memcontroller so updates work */
-       mtsdram0( mem_mcopt1, MEM_MCOPT1_INIT_VAL );
-       mtsdram0( mem_rtr   , MEM_RTR_INIT_VAL   );
-       mtsdram0( mem_pmit  , MEM_PMIT_INIT_VAL  );
-       mtsdram0( mem_mb0cf , MEM_MB0CF_INIT_VAL );
-       mtsdram0( mem_mb1cf , MEM_MB1CF_INIT_VAL );
-       mtsdram0( mem_sdtr1 , MEM_SDTR1_INIT_VAL );
+       mtsdram(SDRAM0_CFG, MEM_MCOPT1_INIT_VAL);
+       mtsdram(SDRAM0_RTR, MEM_RTR_INIT_VAL);
+       mtsdram(SDRAM0_PMIT, MEM_PMIT_INIT_VAL);
+       mtsdram(SDRAM0_B0CR, MEM_MB0CF_INIT_VAL);
+       mtsdram(SDRAM0_B1CR, MEM_MB1CF_INIT_VAL);
+       mtsdram(SDRAM0_TR, MEM_SDTR1_INIT_VAL);
 
        /* SDRAM have a power on delay,  500 micro should do */
        udelay(500);
-       mtsdram0( mem_mcopt1, MEM_MCOPT1_INIT_VAL|SDRAM0_CFG_ENABLE );
+       mtsdram(SDRAM0_CFG, MEM_MCOPT1_INIT_VAL|SDRAM0_CFG_ENABLE);
 
        return (CONFIG_SYS_SDRAM_SIZE); /* CONFIG_SYS_SDRAM_SIZE is in G2000.h */
  }
index 5246bc8c4fb88fd9983882d7c4a9455539f147b2..ff5f1832359f3cacbbd20630dad4adc864092ac9 100644 (file)
@@ -36,13 +36,13 @@ enum {
 
 int board_early_init_f(void)
 {
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical */
-       mtdcr(uicpr, 0xFFFFFF80);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest prio */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);      /* set all to be non-critical */
+       mtdcr(UIC0PR, 0xFFFFFF80);      /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);      /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);     /* set vect base=0,INT0 highest prio */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks
index 27c159bec62b25767ed6f2cab163ce7bfbca1c1d..7cc1bf26783d6432b6cbd73499b01b1ed4befe61 100644 (file)
@@ -83,21 +83,21 @@ int board_early_init_f(void)
        /*
         * Setup the interrupt controller polarities, triggers, etc.
         */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000009);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffffe13);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x01c00008);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffe0ff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00ffc000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000009);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffffe13);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x01c00008);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffe0ff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00ffc000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
 
        /*
         * Setup other serial configuration
index 0de1be85792f6aa724b53eec2a1b7d96d2921ffe..2cd2e6d4503741504cf19ddee6db8715acd72194 100644 (file)
@@ -44,37 +44,37 @@ int board_early_init_f(void)
        /*
         * Setup the interrupt controller polarities, triggers, etc.
         */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000005);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-       mtdcr(uic2er, 0x00000000);      /* disable all */
-       mtdcr(uic2cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic2pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic2tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic2vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic3sr, 0xffffffff);      /* clear all */
-       mtdcr(uic3er, 0x00000000);      /* disable all */
-       mtdcr(uic3cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic3pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic3tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic3vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic3sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000005);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all */
+       mtdcr(UIC2CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC2PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC2TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC2VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC3SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC3ER, 0x00000000);      /* disable all */
+       mtdcr(UIC3CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC3PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC3TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC3VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC3SR, 0xffffffff);      /* clear all */
 
        /*
         * Configure PFC (Pin Function Control) registers
index 628ce3dc90b851258ebc5d730ee92edcdd862a1b..a56c2cc98794d688c0fa9fb2a7f40910c35ceed6 100644 (file)
 
 int board_early_init_f(void)
 {
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical */
-       mtdcr(uicpr, 0xFFFFFF80);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest prio */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);      /* set all to be non-critical */
+       mtdcr(UIC0PR, 0xFFFFFF80);      /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);      /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);     /* set vect base=0,INT0 highest prio */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks
index 6dc9a01af8f3f2e968fee3ec44ebacccf08d87d7..1849ca47d77f01f902841ac7345c509429d7cc89 100644 (file)
@@ -48,12 +48,12 @@ int board_early_init_f (void)
    |       IRQ 30 (EXT IRQ 5) SystemACE BRdy (unused)
    |       IRQ 31 (EXT IRQ 6) (unused)
    +-------------------------------------------------------------------------*/
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF87);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF87);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        /* Configure the interface to the SystemACE MCU port.
           The SystemACE is fast, but there is no reason to have
index bb6f85eee51b56c5492b0eee898910eb52082efc..88fdd84130f9159d03f267ffd76f5ffe7bdd5ae8 100644 (file)
@@ -35,59 +35,59 @@ phys_size_t initdram (int board_type)
        /* Configure the SDRAMS */
 
        /* disable memory controller */
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        mtdcr (SDRAM0_CFGDATA, 0x00000000);
 
        udelay (500);
 
        /* Clear SDRAM0_BESR0 (Bus Error Syndrome Register) */
-       mtdcr (SDRAM0_CFGADDR, mem_besra);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_BESR0);
        mtdcr (SDRAM0_CFGDATA, 0xffffffff);
 
        /* Clear SDRAM0_BESR1 (Bus Error Syndrome Register) */
-       mtdcr (SDRAM0_CFGADDR, mem_besrb);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_BESR1);
        mtdcr (SDRAM0_CFGDATA, 0xffffffff);
 
        /* Clear SDRAM0_ECCCFG (disable ECC) */
-       mtdcr (SDRAM0_CFGADDR, mem_ecccf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
        mtdcr (SDRAM0_CFGDATA, 0x00000000);
 
        /* Clear SDRAM0_ECCESR (ECC Error Syndrome Register) */
-       mtdcr (SDRAM0_CFGADDR, mem_eccerr);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCESR);
        mtdcr (SDRAM0_CFGDATA, 0xffffffff);
 
        /* Timing register: CASL=2, PTA=2, CTP=2, LDF=1, RFTA=5, RCD=2 */
-       mtdcr (SDRAM0_CFGADDR, mem_sdtr1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
        mtdcr (SDRAM0_CFGDATA, 0x010a4016);
 
        /* Memory Bank 0 Config == BA=0x00000000, SZ=64M, AM=3, BE=1 */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        mtdcr (SDRAM0_CFGDATA, 0x00084001);
 
        /* Memory Bank 1 Config == BA=0x04000000, SZ=64M, AM=3, BE=1 */
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        mtdcr (SDRAM0_CFGDATA, 0x04084001);
 
        /* Memory Bank 2 Config ==  BE=0 */
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        mtdcr (SDRAM0_CFGDATA, 0x00000000);
 
        /* Memory Bank 3 Config ==  BE=0 */
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        mtdcr (SDRAM0_CFGDATA, 0x00000000);
 
        /* refresh timer = 0x400  */
-       mtdcr (SDRAM0_CFGADDR, mem_rtr);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
        mtdcr (SDRAM0_CFGDATA, 0x04000000);
 
        /* Power management idle timer set to the default. */
-       mtdcr (SDRAM0_CFGADDR, mem_pmit);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_PMIT);
        mtdcr (SDRAM0_CFGDATA, 0x07c00000);
 
        udelay (500);
 
        /* Enable banks (DCE=1, BPRF=1, ECCDD=1, EMDUL=1) */
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        mtdcr (SDRAM0_CFGDATA, 0x80e00000);
 
        return SDRAM_LEN;
@@ -108,7 +108,7 @@ int testdram (void)
 #ifdef DEBUG
        printf ("SDRAM Controller Registers --\n");
 
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        val = mfdcr (SDRAM0_CFGDATA);
        printf ("    SDRAM0_CFG   : 0x%08x\n", val);
 
@@ -116,19 +116,19 @@ int testdram (void)
        val = mfdcr (SDRAM0_CFGDATA);
        printf ("    SDRAM0_STATUS: 0x%08x\n", val);
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        val = mfdcr (SDRAM0_CFGDATA);
        printf ("    SDRAM0_B0CR  : 0x%08x\n", val);
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        val = mfdcr (SDRAM0_CFGDATA);
        printf ("    SDRAM0_B1CR  : 0x%08x\n", val);
 
-       mtdcr (SDRAM0_CFGADDR, mem_sdtr1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
        val = mfdcr (SDRAM0_CFGDATA);
        printf ("    SDRAM0_TR    : 0x%08x\n", val);
 
-       mtdcr (SDRAM0_CFGADDR, mem_rtr);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
        val = mfdcr (SDRAM0_CFGDATA);
        printf ("    SDRAM0_RTR   : 0x%08x\n", val);
 #endif
index 3d4d149f6c64c0b879b583a50973d9a6e2be64ae..40a097cef59ef010d09857f49471f4db01535a54 100644 (file)
@@ -87,29 +87,29 @@ int board_early_init_f(void)
        /*
         * Setup the interrupt controller polarities, triggers, etc.
         */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000005);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffff7ff);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-       mtdcr(uic2er, 0x00000000);      /* disable all */
-       mtdcr(uic2cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic2pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic2tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic2vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000005);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffff7ff);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all */
+       mtdcr(UIC2CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC2PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC2TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC2VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
 
        /*
         * Take sim card reader and CF controller out of reset.  Also enable PHY
index a9c2a6f441a3549dad702e67e5c81033a99495d6..f4090f40dd3f1bf5a0d9d6584c43e9aba29cd00e 100644 (file)
@@ -44,29 +44,29 @@ int board_early_init_f(void)
        /*--------------------------------------------------------------------
         * Setup the interrupt controller polarities, triggers, etc.
         *-------------------------------------------------------------------*/
-       mtdcr(uic0sr, 0xffffffff);  /* clear all. if write with 1 then the status is cleared  */
-       mtdcr(uic0er, 0x00000000);  /* disable all */
-       mtdcr(uic0cr, 0x00000000);  /* we have not critical interrupts at the moment */
-       mtdcr(uic0pr, 0xFFBFF1EF);  /* Adjustment of the polarity */
-       mtdcr(uic0tr, 0x00000900);  /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000000);  /* int31 highest, base=0x000 is within DDRAM */
-       mtdcr(uic0sr, 0xffffffff);  /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);  /* clear all */
-       mtdcr(uic1er, 0x00000000);  /* disable all */
-       mtdcr(uic1cr, 0x00000000);  /* all non-critical */
-       mtdcr(uic1pr, 0xFFFFC6A5);  /* Adjustment of the polarity */
-       mtdcr(uic1tr, 0x60000040);  /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000000);  /* int31 highest, base=0x000 is within DDRAM */
-       mtdcr(uic1sr, 0xffffffff);  /* clear all */
-
-       mtdcr(uic2sr, 0xffffffff);  /* clear all */
-       mtdcr(uic2er, 0x00000000);  /* disable all */
-       mtdcr(uic2cr, 0x00000000);  /* all non-critical */
-       mtdcr(uic2pr, 0x27C00000);  /* Adjustment of the polarity */
-       mtdcr(uic2tr, 0x3C000000);  /* per ref-board manual */
-       mtdcr(uic2vr, 0x00000000);  /* int31 highest, base=0x000 is within DDRAM */
-       mtdcr(uic2sr, 0xffffffff);  /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);  /* clear all. if write with 1 then the status is cleared  */
+       mtdcr(UIC0ER, 0x00000000);  /* disable all */
+       mtdcr(UIC0CR, 0x00000000);  /* we have not critical interrupts at the moment */
+       mtdcr(UIC0PR, 0xFFBFF1EF);  /* Adjustment of the polarity */
+       mtdcr(UIC0TR, 0x00000900);  /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000000);  /* int31 highest, base=0x000 is within DDRAM */
+       mtdcr(UIC0SR, 0xffffffff);  /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);  /* clear all */
+       mtdcr(UIC1ER, 0x00000000);  /* disable all */
+       mtdcr(UIC1CR, 0x00000000);  /* all non-critical */
+       mtdcr(UIC1PR, 0xFFFFC6A5);  /* Adjustment of the polarity */
+       mtdcr(UIC1TR, 0x60000040);  /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000000);  /* int31 highest, base=0x000 is within DDRAM */
+       mtdcr(UIC1SR, 0xffffffff);  /* clear all */
+
+       mtdcr(UIC2SR, 0xffffffff);  /* clear all */
+       mtdcr(UIC2ER, 0x00000000);  /* disable all */
+       mtdcr(UIC2CR, 0x00000000);  /* all non-critical */
+       mtdcr(UIC2PR, 0x27C00000);  /* Adjustment of the polarity */
+       mtdcr(UIC2TR, 0x3C000000);  /* per ref-board manual */
+       mtdcr(UIC2VR, 0x00000000);  /* int31 highest, base=0x000 is within DDRAM */
+       mtdcr(UIC2SR, 0xffffffff);  /* clear all */
 
        /* Trace Pins are disabled. SDR0_PFC0 Register */
        mtsdr(SDR0_PFC0, 0x0);
index 522b88f8ea1c14207a593c3a2507864cb5ee33ca..1e8afa6f57d4e2195ae91cc4780e545533f27b33 100644 (file)
@@ -193,6 +193,5 @@ void onenand_board_init(struct mtd_info *mtd)
        chip->write_word = ebi_nand_write_word;
 
        chip->read_bufferram = ebi_read_bufferram;
-       chip->read_spareram = ebi_read_bufferram;
        chip->write_bufferram = ebi_write_bufferram;
 }
index d8279e81c988f2444f37b1215e5826cbcd2c6329..ae8eade64ad5d6ff9317f687c5aa0f0638050a7e 100644 (file)
@@ -348,7 +348,7 @@ int init_sdram (void)
        /* trc_clocks is sum of trp_clocks + tras_clocks */
        trc_clocks = trp_clocks + tras_clocks;
        /* get SDRAM timing register */
-       mtdcr (SDRAM0_CFGADDR, mem_sdtr1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
        sdram_tim = mfdcr (SDRAM0_CFGDATA) & ~0x018FC01F;
        /* insert CASL value */
        sdram_tim |= ((unsigned long) (cal_val)) << 23;
@@ -369,7 +369,7 @@ int init_sdram (void)
        /* insert SZ value; */
        tmp |= ((unsigned long) sdram_table[i].sz << 17);
        /* get SDRAM bank 0 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        sdram_bank = mfdcr (SDRAM0_CFGDATA) & ~0xFFCEE001;
        sdram_bank |= (baseaddr | tmp | 0x01);
 
@@ -380,7 +380,7 @@ int init_sdram (void)
 #endif
 
        /* write SDRAM timing register */
-       mtdcr (SDRAM0_CFGADDR, mem_sdtr1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
        mtdcr (SDRAM0_CFGDATA, sdram_tim);
 
 #ifdef SDRAM_DEBUG
@@ -390,22 +390,22 @@ int init_sdram (void)
 #endif
 
        /* write SDRAM bank 0 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        mtdcr (SDRAM0_CFGDATA, sdram_bank);
 
        if (get_bus_freq (tmp) > 110000000) {   /* > 110MHz */
                /* get SDRAM refresh interval register */
-               mtdcr (SDRAM0_CFGADDR, mem_rtr);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
                tmp = mfdcr (SDRAM0_CFGDATA) & ~0x3FF80000;
                tmp |= 0x07F00000;
        } else {
                /* get SDRAM refresh interval register */
-               mtdcr (SDRAM0_CFGADDR, mem_rtr);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
                tmp = mfdcr (SDRAM0_CFGDATA) & ~0x3FF80000;
                tmp |= 0x05F00000;
        }
        /* write SDRAM refresh interval register */
-       mtdcr (SDRAM0_CFGADDR, mem_rtr);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
        mtdcr (SDRAM0_CFGDATA, tmp);
        /* enable ECC if used */
 #if defined(ENABLE_ECC) && !defined(CONFIG_BOOT_PCI)
@@ -415,18 +415,18 @@ int init_sdram (void)
 #ifdef SDRAM_DEBUG
                serial_puts ("disable ECC.. ");
 #endif
-               mtdcr (SDRAM0_CFGADDR, mem_ecccf);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
                tmp = mfdcr (SDRAM0_CFGDATA);
                tmp &= 0xff0fffff;              /* disable all banks */
-               mtdcr (SDRAM0_CFGADDR, mem_ecccf);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
                /* set up SDRAM Controller with ECC enabled */
 #ifdef SDRAM_DEBUG
                serial_puts ("setup SDRAM Controller.. ");
 #endif
                mtdcr (SDRAM0_CFGDATA, tmp);
-               mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
                tmp = (mfdcr (SDRAM0_CFGDATA) & ~0xFFE00000) | 0x90800000;
-               mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
                mtdcr (SDRAM0_CFGDATA, tmp);
                udelay (600);
 #ifdef SDRAM_DEBUG
@@ -447,7 +447,7 @@ int init_sdram (void)
                serial_puts ("enable ECC\n");
 #endif
                udelay (400);
-               mtdcr (SDRAM0_CFGADDR, mem_ecccf);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
                tmp = mfdcr (SDRAM0_CFGDATA);
                tmp |= 0x00800000;              /* enable bank 0 */
                mtdcr (SDRAM0_CFGDATA, tmp);
@@ -456,9 +456,9 @@ int init_sdram (void)
 #endif
        {
                /* enable SDRAM controller with no ECC, 32-bit SDRAM width, 16 byte burst */
-               mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
                tmp = (mfdcr (SDRAM0_CFGDATA) & ~0xFFE00000) | 0x80C00000;
-               mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
                mtdcr (SDRAM0_CFGDATA, tmp);
                udelay (400);
        }
@@ -489,13 +489,13 @@ int board_early_init_f (void)
    |       caused the interrupt.
    |
    +-------------------------------------------------------------------------*/
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical (for now) */
-       mtdcr (uicpr, 0xFFFFFF80);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical (for now) */
+       mtdcr (UIC0PR, 0xFFFFFF80);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
        return 0;
 }
 
@@ -631,13 +631,13 @@ phys_size_t initdram (int board_type)
        ds = 0;
        /* since the DRAM controller is allready set up, calculate the size with the
           bank registers    */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        bank_reg[0] = mfdcr (SDRAM0_CFGDATA);
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        bank_reg[1] = mfdcr (SDRAM0_CFGDATA);
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        bank_reg[2] = mfdcr (SDRAM0_CFGDATA);
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        bank_reg[3] = mfdcr (SDRAM0_CFGDATA);
        TotalSize = 0;
        for (i = 0; i < 4; i++) {
@@ -648,7 +648,7 @@ phys_size_t initdram (int board_type)
                } else
                        ds = 1;
        }
-       mtdcr (SDRAM0_CFGADDR, mem_ecccf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
        tmp = mfdcr (SDRAM0_CFGDATA);
 
        if (!tmp)
index e00d1d08f5cf59d9b6e7df64d9c1d8e853148c5e..792eccc15450e755cff63f1683527c360acb9926 100644 (file)
@@ -361,7 +361,7 @@ int board_early_init_f (void)
                SDRAM_err ("unsupported SDRAM");
 
        /* get SDRAM timing register */
-       mtdcr (SDRAM0_CFGADDR, mem_sdtr1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
        tmp = mfdcr (SDRAM0_CFGDATA) & ~0x018FC01F;
        /* insert CASL value */
 /*  tmp |= ((unsigned long)cal_val) << 23; */
@@ -385,7 +385,7 @@ int board_early_init_f (void)
 #endif
 
        /* write SDRAM timing register */
-       mtdcr (SDRAM0_CFGADDR, mem_sdtr1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
        mtdcr (SDRAM0_CFGDATA, tmp);
        baseaddr = CONFIG_SYS_SDRAM_BASE;
        bank_size = (((unsigned long) density) << 22) / 2;
@@ -418,7 +418,7 @@ int board_early_init_f (void)
                SDRAM_err ("unsupported SDRAM");
        }       /* endswitch */
        /* get SDRAM bank 0 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        bank = mfdcr (SDRAM0_CFGDATA) & ~0xFFCEE001;
        bank |= (baseaddr | tmp | 0x01);
 #ifdef SDRAM_DEBUG
@@ -434,11 +434,11 @@ int board_early_init_f (void)
        sdram_size += bank_size;
 
        /* write SDRAM bank 0 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        mtdcr (SDRAM0_CFGDATA, bank);
 
        /* get SDRAM bank 1 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        bank = mfdcr (SDRAM0_CFGDATA) & ~0xFFCEE001;
        sdram_size = 0;
 
@@ -459,11 +459,11 @@ int board_early_init_f (void)
        serial_puts ("\n");
 #endif
        /* write SDRAM bank 1 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        mtdcr (SDRAM0_CFGDATA, bank);
 
        /* get SDRAM bank 2 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        bank = mfdcr (SDRAM0_CFGDATA) & ~0xFFCEE001;
 
        bank |= (baseaddr | tmp | 0x01);
@@ -482,11 +482,11 @@ int board_early_init_f (void)
        sdram_size += bank_size;
 
        /* write SDRAM bank 2 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        mtdcr (SDRAM0_CFGDATA, bank);
 
        /* get SDRAM bank 3 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        bank = mfdcr (SDRAM0_CFGDATA) & ~0xFFCEE001;
 
 #ifdef SDRAM_DEBUG
@@ -509,12 +509,12 @@ int board_early_init_f (void)
 #endif
 
        /* write SDRAM bank 3 register */
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        mtdcr (SDRAM0_CFGDATA, bank);
 
 
        /* get SDRAM refresh interval register */
-       mtdcr (SDRAM0_CFGADDR, mem_rtr);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
        tmp = mfdcr (SDRAM0_CFGDATA) & ~0x3FF80000;
 
        if (tmemclk < NSto10PS (16))
@@ -523,13 +523,13 @@ int board_early_init_f (void)
                tmp |= 0x03F80000;
 
        /* write SDRAM refresh interval register */
-       mtdcr (SDRAM0_CFGADDR, mem_rtr);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
        mtdcr (SDRAM0_CFGDATA, tmp);
 
        /* enable SDRAM controller with no ECC, 32-bit SDRAM width, 16 byte burst */
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        tmp = (mfdcr (SDRAM0_CFGDATA) & ~0xFFE00000) | 0x80E00000;
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        mtdcr (SDRAM0_CFGDATA, tmp);
 
 
@@ -552,13 +552,13 @@ int board_early_init_f (void)
    |       caused the interrupt.
    |
    +-------------------------------------------------------------------------*/
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical (for now) */
-       mtdcr (uicpr, 0xFFFFFF80);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical (for now) */
+       mtdcr (UIC0PR, 0xFFFFFF80);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
        return 0;
 }
@@ -619,13 +619,13 @@ phys_size_t initdram (int board_type)
        /* since the DRAM controller is allready set up,
         * calculate the size with the bank registers
         */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        bank_reg[0] = mfdcr (SDRAM0_CFGDATA);
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        bank_reg[1] = mfdcr (SDRAM0_CFGDATA);
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        bank_reg[2] = mfdcr (SDRAM0_CFGDATA);
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        bank_reg[3] = mfdcr (SDRAM0_CFGDATA);
        TotalSize = 0;
        for (i = 0; i < 4; i++) {
index f7baed6e910441000d3610cab7d32be89f07012a..2f21fbb4e383802092a036fc2c0ee5d3174fa208 100644 (file)
@@ -29,17 +29,17 @@ void show_sdram_registers(void)
        u32 value;
 
        printf("SDRAM Controller Registers --\n");
-       mfsdram(mem_mcopt1, value);
+       mfsdram(SDRAM0_CFG, value);
        printf("    SDRAM0_CFG   : 0x%08x\n", value);
-       mfsdram(mem_status, value);
+       mfsdram(SDRAM0_STATUS, value);
        printf("    SDRAM0_STATUS: 0x%08x\n", value);
-       mfsdram(mem_mb0cf, value);
+       mfsdram(SDRAM0_B0CR, value);
        printf("    SDRAM0_B0CR  : 0x%08x\n", value);
-       mfsdram(mem_mb1cf, value);
+       mfsdram(SDRAM0_B1CR, value);
        printf("    SDRAM0_B1CR  : 0x%08x\n", value);
-       mfsdram(mem_sdtr1, value);
+       mfsdram(SDRAM0_TR, value);
        printf("    SDRAM0_TR    : 0x%08x\n", value);
-       mfsdram(mem_rtr, value);
+       mfsdram(SDRAM0_RTR, value);
        printf("    SDRAM0_RTR   : 0x%08x\n", value);
 }
 #endif
@@ -50,53 +50,53 @@ long int init_ppc405_sdram(unsigned int dram_size)
        printf(__FUNCTION__);
 #endif
        /* disable memory controller */
-       mtsdram(mem_mcopt1, 0x00000000);
+       mtsdram(SDRAM0_CFG, 0x00000000);
 
        udelay (500);
 
        /* Clear SDRAM0_BESR0 (Bus Error Syndrome Register) */
-       mtsdram(mem_besra, 0xffffffff);
+       mtsdram(SDRAM0_BESR0, 0xffffffff);
 
        /* Clear SDRAM0_BESR1 (Bus Error Syndrome Register) */
-       mtsdram(mem_besrb, 0xffffffff);
+       mtsdram(SDRAM0_BESR1, 0xffffffff);
 
        /* Clear SDRAM0_ECCCFG (disable ECC) */
-       mtsdram(mem_ecccf, 0x00000000);
+       mtsdram(SDRAM0_ECCCFG, 0x00000000);
 
        /* Clear SDRAM0_ECCESR (ECC Error Syndrome Register) */
-       mtsdram(mem_eccerr, 0xffffffff);
+       mtsdram(SDRAM0_ECCESR, 0xffffffff);
 
        /* Timing register: CASL=2, PTA=2, CTP=2, LDF=1, RFTA=5, RCD=2
         */
-       mtsdram(mem_sdtr1, 0x008a4015);
+       mtsdram(SDRAM0_TR, 0x008a4015);
 
        /* Memory Bank 0 Config == BA=0x00000000, SZ=64M, AM=3, BE=1
         * and refresh timer
         */
        switch (dram_size >> 20) {
        case 32:
-               mtsdram(mem_mb0cf, 0x00062001);
-               mtsdram(mem_rtr,   0x07F00000);
+               mtsdram(SDRAM0_B0CR, 0x00062001);
+               mtsdram(SDRAM0_RTR,   0x07F00000);
                break;
        case 64:
-               mtsdram(mem_mb0cf, 0x00084001);
-               mtsdram(mem_rtr,   0x04100000);
+               mtsdram(SDRAM0_B0CR, 0x00084001);
+               mtsdram(SDRAM0_RTR,   0x04100000);
                break;
        case 128:
-               mtsdram(mem_mb0cf, 0x000A4001);
-               mtsdram(mem_rtr,   0x04100000);
+               mtsdram(SDRAM0_B0CR, 0x000A4001);
+               mtsdram(SDRAM0_RTR,   0x04100000);
                break;
        default:
                printf("Invalid memory size of %d MB given\n", dram_size >> 20);
        }
 
        /* Power management idle timer set to the default. */
-       mtsdram(mem_pmit, 0x07c00000);
+       mtsdram(SDRAM0_PMIT, 0x07c00000);
 
        udelay (500);
 
        /* Enable banks (DCE=1, BPRF=1, ECCDD=1, EMDUL=1) TODO */
-       mtsdram(mem_mcopt1, 0x90800000);
+       mtsdram(SDRAM0_CFG, 0x90800000);
 
 #ifdef DEBUG
        printf("%s: done\n", __FUNCTION__);
index 40bec8edcc5bfe9991370177d139dde74af99389..ba3e9c3cff1ef1adf6c9fd04146d99933ff381b1 100644 (file)
@@ -58,12 +58,12 @@ int board_early_init_f (void)
         *      IRQ 17-24 RESERVED/UNUSED
         *      IRQ 31 (EXT IRQ 6) (unused)
         */
-       mtdcr(uicsr, 0xFFFFFFFF); /* clear all ints */
-       mtdcr(uicer, 0x00000000); /* disable all ints */
-       mtdcr(uiccr, 0x00000000); /* set all to be non-critical */
-       mtdcr(uicpr, 0xFFFFE000); /* set int polarities */
-       mtdcr(uictr, 0x00000000); /* set int trigger levels */
-       mtdcr(uicsr, 0xFFFFFFFF); /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF); /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000); /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000); /* set all to be non-critical */
+       mtdcr(UIC0PR, 0xFFFFE000); /* set int polarities */
+       mtdcr(UIC0TR, 0x00000000); /* set int trigger levels */
+       mtdcr(UIC0SR, 0xFFFFFFFF); /* clear all ints */
 
        mtdcr(CPC0_CR1, CPC0_CR1_VALUE);
        mtdcr(CPC0_ECR, 0x60606000);
index 836c0346da30a98f1071f8f09e1474bcc6ad7858..4522612daef16ed4acf6e981c03a96d754cc6e45 100644 (file)
@@ -129,29 +129,29 @@ int board_early_init_f(void)
        /*
         * Setup the interrupt controller polarities, triggers, etc.
         */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000005);      /* ATI & UIC1 crit are critical */
-       mtdcr(uic0pr, 0xfffff7ff);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-       mtdcr(uic2er, 0x00000000);      /* disable all */
-       mtdcr(uic2cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic2pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic2tr, 0x00000000);      /* per ref-board manual */
-       mtdcr(uic2vr, 0x00000000);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000005);      /* ATI & UIC1 crit are critical */
+       mtdcr(UIC0PR, 0xfffff7ff);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all */
+       mtdcr(UIC2CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC2PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC2TR, 0x00000000);      /* per ref-board manual */
+       mtdcr(UIC2VR, 0x00000000);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
        mtsdr(SDR0_PFC0, 0x00003E00);   /* Pin function:  */
        mtsdr(SDR0_PFC1, 0x00848000);   /* Pin function: UART0 has 4 pins */
 
index 9054282c94d82568efaea7a3fd231d3f1f0f7de7..945d79aa200e9b91fef805c1b220e4643dd97feb 100644 (file)
@@ -64,12 +64,12 @@ int board_early_init_f (void)
         *      IRQ 17-24 RESERVED/UNUSED
         *      IRQ 31 (EXT IRQ 6) (unused)
         */
-       mtdcr(uicsr, 0xFFFFFFFF); /* clear all ints */
-       mtdcr(uicer, 0x00000000); /* disable all ints */
-       mtdcr(uiccr, 0x00000000); /* set all to be non-critical */
-       mtdcr(uicpr, 0xFFFFE000); /* set int polarities */
-       mtdcr(uictr, 0x00000000); /* set int trigger levels */
-       mtdcr(uicsr, 0xFFFFFFFF); /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF); /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000); /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000); /* set all to be non-critical */
+       mtdcr(UIC0PR, 0xFFFFE000); /* set int polarities */
+       mtdcr(UIC0TR, 0x00000000); /* set int trigger levels */
+       mtdcr(UIC0SR, 0xFFFFFFFF); /* clear all ints */
 
        mtdcr(CPC0_CR1, CPC0_CR1_VALUE);
        mtdcr(CPC0_ECR, 0x60606000);
index f966d02f1070db05362ef2e7edd22f22e99f0984..ac059a903b1946d7f6894f21dcad7a77384337b6 100644 (file)
@@ -155,21 +155,21 @@ int board_early_init_f(void)
        /*--------------------------------------------------------------------
         * Setup the interrupt controller polarities, triggers, etc.
         *-------------------------------------------------------------------*/
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000001);      /* UIC1 crit is critical */
-       mtdcr(uic0pr, 0xfffffe1f);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x01c00000);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffe0ff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00ffc000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000001);      /* UIC1 crit is critical */
+       mtdcr(UIC0PR, 0xfffffe1f);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x01c00000);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffe0ff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00ffc000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
 
        /*--------------------------------------------------------------------
         * Setup other serial configuration
index be79b42bd041701309faf3be7a7f4f90099dcfe5..cdb91ac36b44d0c285ef2bfb9749ef31248a1c76 100644 (file)
@@ -60,36 +60,36 @@ int board_early_init_f (void)
         * UIC2         UIC1
         * UIC3         UIC2
         */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-       mtdcr (uic1er, 0x00000000);     /* disable all */
-       mtdcr (uic1cr, 0x00000009);     /* SMI & UIC1 crit are critical */
-       mtdcr (uic1pr, 0xfffffe03);     /* per manual */
-       mtdcr (uic1tr, 0x01c00000);     /* per manual */
-       mtdcr (uic1vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-       mtdcr (uic2er, 0x00000000);     /* disable all */
-       mtdcr (uic2cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic2pr, 0xffffe0ff);     /* per ref-board manual */
-       mtdcr (uic2tr, 0x00ffc000);     /* per ref-board manual */
-       mtdcr (uic2vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-       mtdcr (uic3er, 0x00000000);     /* disable all */
-       mtdcr (uic3cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic3pr, 0xffffffff);     /* per ref-board manual */
-       mtdcr (uic3tr, 0x00ff8c0f);     /* per ref-board manual */
-       mtdcr (uic3vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic0sr, 0xfc000000); /* clear all */
-       mtdcr (uic0er, 0x00000000); /* disable all */
-       mtdcr (uic0cr, 0x00000000); /* all non-critical */
-       mtdcr (uic0pr, 0xfc000000); /* */
-       mtdcr (uic0tr, 0x00000000); /* */
-       mtdcr (uic0vr, 0x00000001); /* */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC1ER, 0x00000000);     /* disable all */
+       mtdcr (UIC1CR, 0x00000009);     /* SMI & UIC1 crit are critical */
+       mtdcr (UIC1PR, 0xfffffe03);     /* per manual */
+       mtdcr (UIC1TR, 0x01c00000);     /* per manual */
+       mtdcr (UIC1VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all */
+       mtdcr (UIC2CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC2PR, 0xffffe0ff);     /* per ref-board manual */
+       mtdcr (UIC2TR, 0x00ffc000);     /* per ref-board manual */
+       mtdcr (UIC2VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC3ER, 0x00000000);     /* disable all */
+       mtdcr (UIC3CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC3PR, 0xffffffff);     /* per ref-board manual */
+       mtdcr (UIC3TR, 0x00ff8c0f);     /* per ref-board manual */
+       mtdcr (UIC3VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC0SR, 0xfc000000); /* clear all */
+       mtdcr (UIC0ER, 0x00000000); /* disable all */
+       mtdcr (UIC0CR, 0x00000000); /* all non-critical */
+       mtdcr (UIC0PR, 0xfc000000); /* */
+       mtdcr (UIC0TR, 0x00000000); /* */
+       mtdcr (UIC0VR, 0x00000001); /* */
 
        /* Setup shutdown/SSD empty interrupt as inputs */
        out32(GPIO0_TCR, in32(GPIO0_TCR) & ~(CONFIG_SYS_GPIO_SHUTDOWN | CONFIG_SYS_GPIO_SSD_EMPTY));
index 18054e45b6ee6bcbcce5e07623bdf7dfb534d816..20fd4dc2769cfa623c1b721dfcd08d0fc490ad76 100644 (file)
@@ -101,21 +101,21 @@ int board_early_init_f(void)
        /*--------------------------------------------------------------------
         * Setup the interrupt controller polarities, triggers, etc.
         *-------------------------------------------------------------------*/
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000001);      /* UIC1 crit is critical */
-       mtdcr(uic0pr, 0xfffffe13);      /* per ref-board manual */
-       mtdcr(uic0tr, 0x01c00008);      /* per ref-board manual */
-       mtdcr(uic0vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic0sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic1pr, 0xffffe0ff);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x00ffc000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000001);      /* UIC1 crit is critical */
+       mtdcr(UIC0PR, 0xfffffe13);      /* per ref-board manual */
+       mtdcr(UIC0TR, 0x01c00008);      /* per ref-board manual */
+       mtdcr(UIC0VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC0SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC1PR, 0xffffe0ff);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x00ffc000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
 
        return 0;
 }
index ffc47de25dccc3438ec45af14ecc08a25321d56a..f878c49bfad8bec9927356c888d63d72b1eec8ca 100644 (file)
@@ -40,13 +40,13 @@ DECLARE_GLOBAL_DATA_PTR;
 int board_early_init_f(void)
 {
        /* taken from PPCBoot */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);
-       mtdcr(uicpr, 0xFFFF7FFE);       /* set int polarities */
-       mtdcr(uictr, 0x00000000);       /* set int trigger levels */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);
+       mtdcr(UIC0PR, 0xFFFF7FFE);      /* set int polarities */
+       mtdcr(UIC0TR, 0x00000000);      /* set int trigger levels */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0VCR, 0x00000001);     /* set vect base=0,INT0 highest priority */
 
        mtdcr(CPC0_SRR, 0x00040000);   /* Hold PCI bridge in reset */
 
index d8b0564b3be93901e2faae1067c5144432fe8c54..e1c61463dd2e7a1ae41e5091366f2dc9038c47ca 100644 (file)
@@ -266,11 +266,11 @@ long int fixed_sdram (void)
        /*--------------------------------------------------------------------
         * Setup some default
         *------------------------------------------------------------------*/
-       mtsdram (mem_uabba, 0x00000000);        /* ubba=0 (default)             */
-       mtsdram (mem_slio, 0x00000000);         /* rdre=0 wrre=0 rarw=0         */
-       mtsdram (mem_devopt, 0x00000000);       /* dll=0 ds=0 (normal)          */
-       mtsdram (mem_wddctr, 0x00000000);       /* wrcp=0 dcd=0                 */
-       mtsdram (mem_clktr, 0x40000000);        /* clkp=1 (90 deg wr) dcdt=0    */
+       mtsdram (SDRAM0_UABBA, 0x00000000);     /* ubba=0 (default)             */
+       mtsdram (SDRAM0_SLIO, 0x00000000);              /* rdre=0 wrre=0 rarw=0         */
+       mtsdram (SDRAM0_DEVOPT, 0x00000000);    /* dll=0 ds=0 (normal)          */
+       mtsdram (SDRAM0_WDDCTR, 0x00000000);    /* wrcp=0 dcd=0                 */
+       mtsdram (SDRAM0_CLKTR, 0x40000000);     /* clkp=1 (90 deg wr) dcdt=0    */
 
        /*--------------------------------------------------------------------
         * Setup for board-specific specific mem
@@ -278,20 +278,20 @@ long int fixed_sdram (void)
        /*
         * Following for CAS Latency = 2.5 @ 133 MHz PLB
         */
-       mtsdram (mem_b0cr, 0x000a4001); /* SDBA=0x000 128MB, Mode 3, enabled */
-       mtsdram (mem_tr0, 0x410a4012);  /* WR=2  WD=1 CL=2.5 PA=3 CP=4 LD=2 */
+       mtsdram (SDRAM0_B0CR, 0x000a4001); /* SDBA=0x000 128MB, Mode 3, enabled */
+       mtsdram (SDRAM0_TR0, 0x410a4012);       /* WR=2  WD=1 CL=2.5 PA=3 CP=4 LD=2 */
        /* RA=10 RD=3                       */
-       mtsdram (mem_tr1, 0x8080082f);  /* SS=T2 SL=STAGE 3 CD=1 CT=0x02f   */
-       mtsdram (mem_rtr, 0x08200000);  /* Rate 15.625 ns @ 133 MHz PLB     */
-       mtsdram (mem_cfg1, 0x00000000); /* Self-refresh exit, disable PM    */
+       mtsdram (SDRAM0_TR1, 0x8080082f);       /* SS=T2 SL=STAGE 3 CD=1 CT=0x02f   */
+       mtsdram (SDRAM0_RTR, 0x08200000);       /* Rate 15.625 ns @ 133 MHz PLB     */
+       mtsdram (SDRAM0_CFG1, 0x00000000); /* Self-refresh exit, disable PM    */
        udelay (400);                   /* Delay 200 usecs (min)            */
 
        /*--------------------------------------------------------------------
         * Enable the controller, then wait for DCEN to complete
         *------------------------------------------------------------------*/
-       mtsdram (mem_cfg0, 0x86000000); /* DCEN=1, PMUD=1, 64-bit           */
+       mtsdram (SDRAM0_CFG0, 0x86000000); /* DCEN=1, PMUD=1, 64-bit        */
        for (;;) {
-               mfsdram (mem_mcsts, reg);
+               mfsdram (SDRAM0_MCSTS, reg);
                if (reg & 0x80000000)
                        break;
        }
index b80c206940014cc44dfb9cb5ac5bed79c58fd604..92b15aa50fba70b3077a980a722e77f5e16d72db 100644 (file)
@@ -212,36 +212,36 @@ int board_early_init_f (void)
         * UIC2         UIC1
         * UIC3         UIC2
         */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-       mtdcr (uic1er, 0x00000000);     /* disable all */
-       mtdcr (uic1cr, 0x00000000);     /* all non- critical */
-       mtdcr (uic1pr, 0xfffffe03);     /* polarity */
-       mtdcr (uic1tr, 0x01c00000);     /* trigger edge vs level */
-       mtdcr (uic1vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-       mtdcr (uic2er, 0x00000000);     /* disable all */
-       mtdcr (uic2cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic2pr, 0xffffc8ff);     /* polarity */
-       mtdcr (uic2tr, 0x00ff0000);     /* trigger edge vs level */
-       mtdcr (uic2vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-       mtdcr (uic3er, 0x00000000);     /* disable all */
-       mtdcr (uic3cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic3pr, 0xffff83ff);     /* polarity */
-       mtdcr (uic3tr, 0x00ff8c0f);     /* trigger edge vs level */
-       mtdcr (uic3vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic0sr, 0xfc000000);     /* clear all */
-       mtdcr (uic0er, 0x00000000);     /* disable all */
-       mtdcr (uic0cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic0pr, 0xfc000000);
-       mtdcr (uic0tr, 0x00000000);
-       mtdcr (uic0vr, 0x00000001);
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC1ER, 0x00000000);     /* disable all */
+       mtdcr (UIC1CR, 0x00000000);     /* all non- critical */
+       mtdcr (UIC1PR, 0xfffffe03);     /* polarity */
+       mtdcr (UIC1TR, 0x01c00000);     /* trigger edge vs level */
+       mtdcr (UIC1VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all */
+       mtdcr (UIC2CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC2PR, 0xffffc8ff);     /* polarity */
+       mtdcr (UIC2TR, 0x00ff0000);     /* trigger edge vs level */
+       mtdcr (UIC2VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC3ER, 0x00000000);     /* disable all */
+       mtdcr (UIC3CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC3PR, 0xffff83ff);     /* polarity */
+       mtdcr (UIC3TR, 0x00ff8c0f);     /* trigger edge vs level */
+       mtdcr (UIC3VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC0SR, 0xfc000000);     /* clear all */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all */
+       mtdcr (UIC0CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC0PR, 0xfc000000);
+       mtdcr (UIC0TR, 0x00000000);
+       mtdcr (UIC0VR, 0x00000001);
 
        fpga_init();
 
index ad3f9bc28e1f964443dc1b9068986a432a27f419..0c8e6dfb1ecbca94614cf7f311cb04efe7f69c05 100644 (file)
@@ -202,36 +202,36 @@ int board_early_init_f (void)
         * UIC2         UIC1
         * UIC3         UIC2
         */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-       mtdcr (uic1er, 0x00000000);     /* disable all */
-       mtdcr (uic1cr, 0x00000000);     /* all non- critical */
-       mtdcr (uic1pr, 0xfffffe03);     /* polarity */
-       mtdcr (uic1tr, 0x01c00000);     /* trigger edge vs level */
-       mtdcr (uic1vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic1sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-       mtdcr (uic2er, 0x00000000);     /* disable all */
-       mtdcr (uic2cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic2pr, 0xffffc8ff);     /* polarity */
-       mtdcr (uic2tr, 0x00ff0000);     /* trigger edge vs level */
-       mtdcr (uic2vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic2sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-       mtdcr (uic3er, 0x00000000);     /* disable all */
-       mtdcr (uic3cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic3pr, 0xffff83ff);     /* polarity */
-       mtdcr (uic3tr, 0x00ff8c0f);     /* trigger edge vs level */
-       mtdcr (uic3vr, 0x00000001);     /* int31 highest, base=0x000 */
-       mtdcr (uic3sr, 0xffffffff);     /* clear all */
-
-       mtdcr (uic0sr, 0xfc000000);     /* clear all */
-       mtdcr (uic0er, 0x00000000);     /* disable all */
-       mtdcr (uic0cr, 0x00000000);     /* all non-critical */
-       mtdcr (uic0pr, 0xfc000000);
-       mtdcr (uic0tr, 0x00000000);
-       mtdcr (uic0vr, 0x00000001);
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC1ER, 0x00000000);     /* disable all */
+       mtdcr (UIC1CR, 0x00000000);     /* all non- critical */
+       mtdcr (UIC1PR, 0xfffffe03);     /* polarity */
+       mtdcr (UIC1TR, 0x01c00000);     /* trigger edge vs level */
+       mtdcr (UIC1VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC1SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC2ER, 0x00000000);     /* disable all */
+       mtdcr (UIC2CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC2PR, 0xffffc8ff);     /* polarity */
+       mtdcr (UIC2TR, 0x00ff0000);     /* trigger edge vs level */
+       mtdcr (UIC2VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC2SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+       mtdcr (UIC3ER, 0x00000000);     /* disable all */
+       mtdcr (UIC3CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC3PR, 0xffff83ff);     /* polarity */
+       mtdcr (UIC3TR, 0x00ff8c0f);     /* trigger edge vs level */
+       mtdcr (UIC3VR, 0x00000001);     /* int31 highest, base=0x000 */
+       mtdcr (UIC3SR, 0xffffffff);     /* clear all */
+
+       mtdcr (UIC0SR, 0xfc000000);     /* clear all */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all */
+       mtdcr (UIC0CR, 0x00000000);     /* all non-critical */
+       mtdcr (UIC0PR, 0xfc000000);
+       mtdcr (UIC0TR, 0x00000000);
+       mtdcr (UIC0VR, 0x00000001);
 
        fpga_init();
 
index 66842eaf4da8070eb8f9765b515f843c5e340e8b..74e6204db9e94eb51daed075bba639c40334243d 100644 (file)
@@ -41,13 +41,13 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
         */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
-       mtdcr(uicpr, 0xFFFFFF81);       /* set int polarities */
-       mtdcr(uictr, 0x10000000);       /* set int trigger levels */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);       /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);       /* set all to be non-critical*/
+       mtdcr(UIC0PR, 0xFFFFFF81);       /* set int polarities */
+       mtdcr(UIC0TR, 0x10000000);       /* set int trigger levels */
+       mtdcr(UIC0VCR, 0x00000001);      /* set vect base=0,INT0 highest priority*/
+       mtdcr(UIC0SR, 0xFFFFFFFF);       /* clear all ints */
 
        /*
         * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
index 440d6502ab1fc943f013c4a9a441e07ec149a410..b2013d66791e1b41f9713505d328695d27d6a255 100644 (file)
@@ -24,5 +24,5 @@
 # sbc8548 board
 #
 ifndef TEXT_BASE
-TEXT_BASE = 0xfff80000
+TEXT_BASE = 0xfffa0000
 endif
index 5ae7b1244a7b61a0352f40573a6085d763c645fd..63927f72984ee475da3b8abef8fa1c79bea8496b 100644 (file)
@@ -294,22 +294,22 @@ int board_early_init_f (void)
 
        writeb (cpldConfig_1, CPLD_CONTROL_1);  /* disable everything in CPLD */
 
-       mtdcr (uicsr, 0xFFFFFFFF);    /* clear all ints */
-       mtdcr (uicer, 0x00000000);    /* disable all ints */
-       mtdcr (uiccr, 0x00000000);    /* set all to be non-critical */
+       mtdcr (UIC0SR, 0xFFFFFFFF);    /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);    /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);    /* set all to be non-critical */
 
        if (IS_CAMERON) {
                sc3_cameron_init();
                mtdcr (0x0B6, 0x18000000);
-               mtdcr (uicpr, 0xFFFFFFF0);
-               mtdcr (uictr, 0x10001030);
+               mtdcr (UIC0PR, 0xFFFFFFF0);
+               mtdcr (UIC0TR, 0x10001030);
        } else {
                mtdcr (0x0B6, 0x0000000);
-               mtdcr (uicpr, 0xFFFFFFE0);
-               mtdcr (uictr, 0x10000020);
+               mtdcr (UIC0PR, 0xFFFFFFE0);
+               mtdcr (UIC0TR, 0x10000020);
        }
-       mtdcr (uicvcr, 0x00000001);   /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);    /* clear all ints */
+       mtdcr (UIC0VCR, 0x00000001);   /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);    /* clear all ints */
 
        /* setup other implementation specific details */
        mtdcr (CPC0_ECR, 0x60606000);
@@ -577,7 +577,7 @@ static int printSDRAMConfig(char reg, unsigned long cr)
 }
 
 #ifdef SC3_DEBUGOUT
-static unsigned int mbcf[] = {mem_mb0cf, mem_mb1cf, mem_mb2cf, mem_mb3cf};
+static unsigned int mbcf[] = {SDRAM0_B0CR, SDRAM0_B1CR, SDRAM0_B2CR, SDRAM0_B3CR};
 #endif
 
 phys_size_t initdram (int board_type)
@@ -591,7 +591,7 @@ phys_size_t initdram (int board_type)
 
        puts("\nSDRAM configuration:\n");
 
-       mtdcr (SDRAM0_CFGADDR, mem_mcopt1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
        ul1 = mfdcr(SDRAM0_CFGDATA);
 
        if (!(ul1 & 0x80000000)) {
@@ -604,7 +604,7 @@ phys_size_t initdram (int board_type)
                mems += printSDRAMConfig (i, ul1);
        }
 
-       mtdcr (SDRAM0_CFGADDR, mem_sdtr1);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
        ul1 = mfdcr(SDRAM0_CFGDATA);
 
        printf ("Timing:\n -CAS latency %lu\n", ((ul1 & 0x1800000) >> 23)+1);
@@ -614,14 +614,14 @@ phys_size_t initdram (int board_type)
        printf (" -CAS to RAS %lu\n", ((ul1 & 0x1C) >> 2) + 4);
        printf (" -RAS to CAS %lu\n", ((ul1 & 0x3) + 1));
        puts ("Misc:\n");
-       mtdcr (SDRAM0_CFGADDR, mem_rtr);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
        ul1 = mfdcr(SDRAM0_CFGDATA);
        printf (" -Refresh rate: %luns\n", (ul1 >> 16) * 7);
 
-       mtdcr(SDRAM0_CFGADDR,mem_pmit);
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_PMIT);
        ul2=mfdcr(SDRAM0_CFGDATA);
 
-       mtdcr(SDRAM0_CFGADDR,mem_mcopt1);
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_CFG);
        ul1=mfdcr(SDRAM0_CFGDATA);
 
        if (ul1 & 0x20000000)
@@ -658,7 +658,7 @@ phys_size_t initdram (int board_type)
        else
                puts(" -Memory lines only at write cycles active outputs\n");
 
-       mtdcr (SDRAM0_CFGADDR, mem_status);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_STATUS);
        ul1 = mfdcr (SDRAM0_CFGDATA);
        if (ul1 & 0x80000000)
                puts(" -SDRAM Controller ready\n");
@@ -670,19 +670,19 @@ phys_size_t initdram (int board_type)
 
        return (mems * 1024 * 1024);
 #else
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
        ul1 = mfdcr (SDRAM0_CFGDATA);
        mems = printSDRAMConfig (0, ul1);
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
        ul1 = mfdcr (SDRAM0_CFGDATA);
        mems += printSDRAMConfig (1, ul1);
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
        ul1 = mfdcr(SDRAM0_CFGDATA);
        mems += printSDRAMConfig (2, ul1);
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
        ul1 = mfdcr(SDRAM0_CFGDATA);
        mems += printSDRAMConfig (3, ul1);
 
index 090b07a1e62e046ef46e375dedf6a8a5e7d76097..5477f986b98ffdd7750fc7db62f87388f2453172 100644 (file)
@@ -182,7 +182,7 @@ sdram_init:
         * Disable memory controller to allow
         * values to be changed.
         */
-       addi    r3, 0, mem_mcopt1
+       addi    r3, 0, SDRAM0_CFG
        mtdcr   SDRAM0_CFGADDR, r3
        addis   r4, 0, 0x0
        ori     r4, r4, 0x0
@@ -192,7 +192,7 @@ sdram_init:
         * Set MB0CF for ext bank 0. (0-4MB) Address Mode 5 since 11x8x2
         * All other banks are disabled.
         */
-       addi    r3, 0, mem_mb0cf
+       addi    r3, 0, SDRAM0_B0CR
        mtdcr   SDRAM0_CFGADDR, r3
        addis   r4, 0, 0x0000           /* BA=0x0, SZ=4MB */
        ori     r4, r4, 0x8001          /* Mode is 5, 11x8x2or4, BE=Enabled */
@@ -222,7 +222,7 @@ sdram_init:
        /*
         * Set up SDTR1
         */
-       addi    r3, 0, mem_sdtr1
+       addi    r3, 0, SDRAM0_TR
        mtdcr   SDRAM0_CFGADDR, r3
        addis   r4, 0, 0x0086           /* SDTR1 value for 100Mhz */
        ori     r4, r4, 0x400D
@@ -231,7 +231,7 @@ sdram_init:
        /*
         * Set RTR
         */
-       addi    r3, 0, mem_rtr
+       addi    r3, 0, SDRAM0_RTR
        mtdcr   SDRAM0_CFGADDR, r3
        addis   r4, 0, 0x05F0           /* RTR refresh val = 15.625ms@100Mhz */
        mtdcr   SDRAM0_CFGDATA, r4
@@ -250,7 +250,7 @@ sdram_init:
        /********************************************************************
         * Set memory controller options reg, MCOPT1.
         *******************************************************************/
-       addi    r3, 0, mem_mcopt1
+       addi    r3, 0, SDRAM0_CFG
        mtdcr   SDRAM0_CFGADDR, r3
        addis   r4, 0, 0x80E0           /* DC_EN=1,SRE=0,PME=0,MEMCHK=0 */
        ori     r4, r4, 0x0000          /* REGEN=0,DRW=00,BRPF=01,ECCDD=1 */
index 6479beeb13bb612cc7cd1f1384ff0e6a55327610..a818808ba08e794eb862ca3c7aa330876176d535 100644 (file)
@@ -64,16 +64,16 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) Level One PHY; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) SAM 1; active high; level sensitive
         */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
 
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF80);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF80);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,
                                           INT0 highest priority */
 
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
 #elif defined(CONFIG_W7OLMC)
        /*
@@ -95,16 +95,16 @@ int board_early_init_f (void)
         * IRQ 30 (EXT IRQ 5) RCMM Reset; active low; level sensitive
         * IRQ 31 (EXT IRQ 6) PHY; active high; level sensitive
         */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
 
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical */
-       mtdcr (uicpr, 0xFFFFFF80);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical */
+       mtdcr (UIC0PR, 0xFFFFFF80);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,
                                           INT0 highest priority */
 
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
 
 #else  /* Unknown */
 #    error "Unknown W7O board configuration"
@@ -170,16 +170,16 @@ unsigned long get_dram_size (void)
        int size = 0;
 
        /* Get bank Size registers */
-       mtdcr (SDRAM0_CFGADDR, mem_mb0cf);      /* get bank 0 config reg */
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);    /* get bank 0 config reg */
        regs[0] = mfdcr (SDRAM0_CFGDATA);
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb1cf);      /* get bank 1 config reg */
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);    /* get bank 1 config reg */
        regs[1] = mfdcr (SDRAM0_CFGDATA);
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb2cf);      /* get bank 2 config reg */
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);    /* get bank 2 config reg */
        regs[2] = mfdcr (SDRAM0_CFGDATA);
 
-       mtdcr (SDRAM0_CFGADDR, mem_mb3cf);      /* get bank 3 config reg */
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);    /* get bank 3 config reg */
        regs[3] = mfdcr (SDRAM0_CFGDATA);
 
        /* compute the size, add each bank if enabled */
index 58041fcd3498cabcd4bf6e6a9c1933f0f278d4f6..011fb94bb63234d147a507de669097c91b0bee7e 100644 (file)
@@ -74,36 +74,36 @@ int board_early_init_f(void)
         * UIC2         UIC1
         * UIC3         UIC2
         */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-       mtdcr(uic1er, 0x00000000);      /* disable all */
-       mtdcr(uic1cr, 0x00000003);      /* SMI & UIC1 crit are critical */
-       mtdcr(uic1pr, 0xfffffe00);      /* per ref-board manual */
-       mtdcr(uic1tr, 0x01c00000);      /* per ref-board manual */
-       mtdcr(uic1vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic1sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-       mtdcr(uic2er, 0x00000000);      /* disable all */
-       mtdcr(uic2cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic2pr, 0xffffc0ff);      /* per ref-board manual */
-       mtdcr(uic2tr, 0x00ff8000);      /* per ref-board manual */
-       mtdcr(uic2vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic2sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic3sr, 0xffffffff);      /* clear all */
-       mtdcr(uic3er, 0x00000000);      /* disable all */
-       mtdcr(uic3cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic3pr, 0xffffffff);      /* per ref-board manual */
-       mtdcr(uic3tr, 0x00ff8c0f);      /* per ref-board manual */
-       mtdcr(uic3vr, 0x00000001);      /* int31 highest, base=0x000 */
-       mtdcr(uic3sr, 0xffffffff);      /* clear all */
-
-       mtdcr(uic0sr, 0xfc000000);      /* clear all */
-       mtdcr(uic0er, 0x00000000);      /* disable all */
-       mtdcr(uic0cr, 0x00000000);      /* all non-critical */
-       mtdcr(uic0pr, 0xfc000000);      /* */
-       mtdcr(uic0tr, 0x00000000);      /* */
-       mtdcr(uic0vr, 0x00000001);      /* */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC1ER, 0x00000000);      /* disable all */
+       mtdcr(UIC1CR, 0x00000003);      /* SMI & UIC1 crit are critical */
+       mtdcr(UIC1PR, 0xfffffe00);      /* per ref-board manual */
+       mtdcr(UIC1TR, 0x01c00000);      /* per ref-board manual */
+       mtdcr(UIC1VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC1SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC2ER, 0x00000000);      /* disable all */
+       mtdcr(UIC2CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC2PR, 0xffffc0ff);      /* per ref-board manual */
+       mtdcr(UIC2TR, 0x00ff8000);      /* per ref-board manual */
+       mtdcr(UIC2VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC2SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC3SR, 0xffffffff);      /* clear all */
+       mtdcr(UIC3ER, 0x00000000);      /* disable all */
+       mtdcr(UIC3CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC3PR, 0xffffffff);      /* per ref-board manual */
+       mtdcr(UIC3TR, 0x00ff8c0f);      /* per ref-board manual */
+       mtdcr(UIC3VR, 0x00000001);      /* int31 highest, base=0x000 */
+       mtdcr(UIC3SR, 0xffffffff);      /* clear all */
+
+       mtdcr(UIC0SR, 0xfc000000);      /* clear all */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all */
+       mtdcr(UIC0CR, 0x00000000);      /* all non-critical */
+       mtdcr(UIC0PR, 0xfc000000);      /* */
+       mtdcr(UIC0TR, 0x00000000);      /* */
+       mtdcr(UIC0VR, 0x00000001);      /* */
 
        LED0_ON();
 
index fc9dfa02c013ac717b36dfacef1d6b7709859f76..01273a1f7db1ea06af686ae379203c05f89ac026 100644 (file)
@@ -50,13 +50,13 @@ static u32 start_time;
 
 int board_early_init_f(void)
 {
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicer, 0x00000000);       /* disable all ints */
-       mtdcr(uiccr, 0x00000000);
-       mtdcr(uicpr, 0xFFFF7F00);       /* set int polarities */
-       mtdcr(uictr, 0x00000000);       /* set int trigger levels */
-       mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
-       mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0ER, 0x00000000);      /* disable all ints */
+       mtdcr(UIC0CR, 0x00000000);
+       mtdcr(UIC0PR, 0xFFFF7F00);      /* set int polarities */
+       mtdcr(UIC0TR, 0x00000000);      /* set int trigger levels */
+       mtdcr(UIC0SR, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr(UIC0VCR, 0x00000001);     /* set vect base=0,INT0 highest priority */
 
        /*
         * Configure CPC0_PCI to enable PerWE as output
index 86837723b55dab1be00f6aa8305f78bef882fa71..919a0bf6e780c8d609e3145a01dd161626be4521 100644 (file)
@@ -574,14 +574,18 @@ static int fdt_parse_prop(char **newval, int count, char *data, int *len)
                 * Byte stream.  Convert the values.
                 */
                newp++;
-               while ((*newp != ']') && (stridx < count)) {
-                       tmp = simple_strtoul(newp, &newp, 16);
-                       *data++ = tmp & 0xFF;
-                       *len    = *len + 1;
+               while ((stridx < count) && (*newp != ']')) {
                        while (*newp == ' ')
                                newp++;
-                       if (*newp != '\0')
+                       if (*newp == '\0') {
                                newp = newval[++stridx];
+                               continue;
+                       }
+                       if (!isxdigit(*newp))
+                               break;
+                       tmp = simple_strtoul(newp, &newp, 16);
+                       *data++ = tmp & 0xFF;
+                       *len    = *len + 1;
                }
                if (*newp != ']') {
                        printf("Unexpected character '%c'\n", *newp);
@@ -589,12 +593,15 @@ static int fdt_parse_prop(char **newval, int count, char *data, int *len)
                }
        } else {
                /*
-                * Assume it is a string.  Copy it into our data area for
-                * convenience (including the terminating '\0').
+                * Assume it is one or more strings.  Copy it into our
+                * data area for convenience (including the
+                * terminating '\0's).
                 */
                while (stridx < count) {
-                       *len = strlen(newp) + 1;
+                       size_t length = strlen(newp) + 1;
                        strcpy(data, newp);
+                       data += length;
+                       *len += length;
                        newp = newval[++stridx];
                }
        }
index 3ed15092ae989a00dafb1c91a84b2873c8cb30a8..d0ebd0fd603e4f8ab20712616c570f2df91f5425 100644 (file)
@@ -93,39 +93,39 @@ int do_reginfo (cmd_tbl_t *cmdtp, int flag, int argc, char *argv[])
 #elif defined (CONFIG_405GP)
        printf ("\n405GP registers; MSR=%08x\n",mfmsr());
        printf ("\nUniversal Interrupt Controller Regs\n"
-           "uicsr    uicer    uiccr    uicpr    uictr    uicmsr   uicvr    uicvcr"
+           "UIC0SR    UIC0ER    UIC0CR    UIC0PR    UIC0TR    UIC0MSR   UIC0VR    UIC0VCR"
            "\n"
            "%08x %08x %08x %08x %08x %08x %08x %08x\n",
-       mfdcr(uicsr),
-       mfdcr(uicer),
-       mfdcr(uiccr),
-       mfdcr(uicpr),
-       mfdcr(uictr),
-       mfdcr(uicmsr),
-       mfdcr(uicvr),
-       mfdcr(uicvcr));
+       mfdcr(UIC0SR),
+       mfdcr(UIC0ER),
+       mfdcr(UIC0CR),
+       mfdcr(UIC0PR),
+       mfdcr(UIC0TR),
+       mfdcr(UIC0MSR),
+       mfdcr(UIC0VR),
+       mfdcr(UIC0VCR));
 
        puts ("\nMemory (SDRAM) Configuration\n"
            "besra    besrsa   besrb    besrsb   bear     mcopt1   rtr      pmit\n");
 
-       mtdcr(SDRAM0_CFGADDR,mem_besra);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_besrsa);       printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_besrb);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_besrsb);       printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_bear); printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_mcopt1);       printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_rtr);          printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_pmit); printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_BESR0);     printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_BESRS0);    printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_BESR1);     printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_BESRS1);    printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_BEAR);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_CFG);       printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_RTR);               printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_PMIT);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
 
        puts ("\n"
            "mb0cf    mb1cf    mb2cf    mb3cf    sdtr1    ecccf    eccerr\n");
-       mtdcr(SDRAM0_CFGADDR,mem_mb0cf);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_mb1cf);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_mb2cf);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_mb3cf);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_sdtr1);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_ecccf);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_eccerr);       printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_B0CR);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_B1CR);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_B2CR);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_B3CR);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_TR);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_ECCCFG);    printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_ECCESR);    printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
 
        printf ("\n\n"
            "DMA Channels\n"
@@ -180,27 +180,27 @@ int do_reginfo (cmd_tbl_t *cmdtp, int flag, int argc, char *argv[])
 #elif defined(CONFIG_405EP)
        printf ("\n405EP registers; MSR=%08x\n",mfmsr());
        printf ("\nUniversal Interrupt Controller Regs\n"
-           "uicsr    uicer    uiccr    uicpr    uictr    uicmsr   uicvr    uicvcr"
+           "UIC0SR    UIC0ER    UIC0CR    UIC0PR    UIC0TR    UIC0MSR   UIC0VR    UIC0VCR"
            "\n"
            "%08x %08x %08x %08x %08x %08x %08x %08x\n",
-       mfdcr(uicsr),
-       mfdcr(uicer),
-       mfdcr(uiccr),
-       mfdcr(uicpr),
-       mfdcr(uictr),
-       mfdcr(uicmsr),
-       mfdcr(uicvr),
-       mfdcr(uicvcr));
+       mfdcr(UIC0SR),
+       mfdcr(UIC0ER),
+       mfdcr(UIC0CR),
+       mfdcr(UIC0PR),
+       mfdcr(UIC0TR),
+       mfdcr(UIC0MSR),
+       mfdcr(UIC0VR),
+       mfdcr(UIC0VCR));
 
        puts ("\nMemory (SDRAM) Configuration\n"
            "mcopt1   rtr      pmit     mb0cf    mb1cf    sdtr1\n");
 
-       mtdcr(SDRAM0_CFGADDR,mem_mcopt1);       printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_rtr);          printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_pmit); printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_mb0cf);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_mb1cf);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
-       mtdcr(SDRAM0_CFGADDR,mem_sdtr1);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_CFG);       printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_RTR);               printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_PMIT);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_B0CR);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_B1CR);      printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
+       mtdcr(SDRAM0_CFGADDR,SDRAM0_TR);        printf ("%08x ", mfdcr(SDRAM0_CFGDATA));
 
        printf ("\n\n"
            "DMA Channels\n"
index 5c930d38880f431b29c80ab2ad69b8ab49a2d1c0..031e8d5744fdc40cbad01b428fdb8b4ad52c2f8d 100644 (file)
@@ -23,8 +23,8 @@
 #include <common.h>
 #include <mpc83xx.h>
 #include <ioports.h>
-#ifdef CONFIG_USB_EHCI_FSL
 #include <asm/io.h>
+#ifdef CONFIG_USB_EHCI_FSL
 #include <usb/ehci-fsl.h>
 #endif
 
@@ -63,149 +63,163 @@ static void config_qe_ioports(void)
  */
 void cpu_init_f (volatile immap_t * im)
 {
-       /* Pointer is writable since we allocated a register for it */
-       gd = (gd_t *) (CONFIG_SYS_INIT_RAM_ADDR + CONFIG_SYS_GBL_DATA_OFFSET);
-
-       /* Clear initial global data */
-       memset ((void *) gd, 0, sizeof (gd_t));
-
-       /* system performance tweaking */
-
-#ifdef CONFIG_SYS_ACR_PIPE_DEP
-       /* Arbiter pipeline depth */
-       im->arbiter.acr = (im->arbiter.acr & ~ACR_PIPE_DEP) |
-                         (CONFIG_SYS_ACR_PIPE_DEP << ACR_PIPE_DEP_SHIFT);
+       __be32 acr_mask =
+#ifdef CONFIG_SYS_ACR_PIPE_DEP /* Arbiter pipeline depth */
+               (ACR_PIPE_DEP << ACR_PIPE_DEP_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_ACR_RPTCNT
-       /* Arbiter repeat count */
-       im->arbiter.acr = (im->arbiter.acr & ~(ACR_RPTCNT)) |
-                         (CONFIG_SYS_ACR_RPTCNT << ACR_RPTCNT_SHIFT);
+#ifdef CONFIG_SYS_ACR_RPTCNT /* Arbiter repeat count */
+               (ACR_RPTCNT << ACR_RPTCNT_SHIFT) |
 #endif
-
+               0;
+       __be32 acr_val =
+#ifdef CONFIG_SYS_ACR_PIPE_DEP /* Arbiter pipeline depth */
+               (CONFIG_SYS_ACR_PIPE_DEP << ACR_PIPE_DEP_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_ACR_RPTCNT /* Arbiter repeat count */
+               (CONFIG_SYS_ACR_RPTCNT << ACR_RPTCNT_SHIFT) |
+#endif
+               0;
+       __be32 spcr_mask =
+#ifdef CONFIG_SYS_SPCR_OPT /* Optimize transactions between CSB and other dev */
+               (SPCR_OPT << SPCR_OPT_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SPCR_TSECEP /* all eTSEC's Emergency priority */
+               (SPCR_TSECEP << SPCR_TSECEP_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SPCR_TSEC1EP /* TSEC1 Emergency priority */
+               (SPCR_TSEC1EP << SPCR_TSEC1EP_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SPCR_TSEC2EP /* TSEC2 Emergency priority */
+               (SPCR_TSEC2EP << SPCR_TSEC2EP_SHIFT) |
+#endif
+               0;
+       __be32 spcr_val =
 #ifdef CONFIG_SYS_SPCR_OPT
-       /* Optimize transactions between CSB and other devices */
-       im->sysconf.spcr = (im->sysconf.spcr & ~SPCR_OPT) |
-                          (CONFIG_SYS_SPCR_OPT << SPCR_OPT_SHIFT);
+               (CONFIG_SYS_SPCR_OPT << SPCR_OPT_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SPCR_TSECEP
-       /* all eTSEC's Emergency priority */
-       im->sysconf.spcr = (im->sysconf.spcr & ~SPCR_TSECEP) |
-                          (CONFIG_SYS_SPCR_TSECEP << SPCR_TSECEP_SHIFT);
+#ifdef CONFIG_SYS_SPCR_TSECEP /* all eTSEC's Emergency priority */
+               (CONFIG_SYS_SPCR_TSECEP << SPCR_TSECEP_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SPCR_TSEC1EP
-       /* TSEC1 Emergency priority */
-       im->sysconf.spcr = (im->sysconf.spcr & ~SPCR_TSEC1EP) |
-                          (CONFIG_SYS_SPCR_TSEC1EP << SPCR_TSEC1EP_SHIFT);
+#ifdef CONFIG_SYS_SPCR_TSEC1EP /* TSEC1 Emergency priority */
+               (CONFIG_SYS_SPCR_TSEC1EP << SPCR_TSEC1EP_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SPCR_TSEC2EP
-       /* TSEC2 Emergency priority */
-       im->sysconf.spcr = (im->sysconf.spcr & ~SPCR_TSEC2EP) |
-                          (CONFIG_SYS_SPCR_TSEC2EP << SPCR_TSEC2EP_SHIFT);
+#ifdef CONFIG_SYS_SPCR_TSEC2EP /* TSEC2 Emergency priority */
+               (CONFIG_SYS_SPCR_TSEC2EP << SPCR_TSEC2EP_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_ENCCM
-       /* Encryption clock mode */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_ENCCM) |
-                      (CONFIG_SYS_SCCR_ENCCM << SCCR_ENCCM_SHIFT);
+               0;
+       __be32 sccr_mask =
+#ifdef CONFIG_SYS_SCCR_ENCCM /* Encryption clock mode */
+               (SCCR_ENCCM << SCCR_ENCCM_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_PCICM
-       /* PCI & DMA clock mode */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_PCICM) |
-                      (CONFIG_SYS_SCCR_PCICM << SCCR_PCICM_SHIFT);
+#ifdef CONFIG_SYS_SCCR_PCICM /* PCI & DMA clock mode */
+               (SCCR_PCICM << SCCR_PCICM_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_TSECCM
-       /* all TSEC's clock mode */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_TSECCM) |
-                      (CONFIG_SYS_SCCR_TSECCM << SCCR_TSECCM_SHIFT);
+#ifdef CONFIG_SYS_SCCR_TSECCM /* all TSEC's clock mode */
+               (SCCR_TSECCM << SCCR_TSECCM_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_TSEC1CM
-       /* TSEC1 clock mode */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_TSEC1CM) |
-                      (CONFIG_SYS_SCCR_TSEC1CM << SCCR_TSEC1CM_SHIFT);
+#ifdef CONFIG_SYS_SCCR_TSEC1CM /* TSEC1 clock mode */
+               (SCCR_TSEC1CM << SCCR_TSEC1CM_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_TSEC2CM
-       /* TSEC2 clock mode */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_TSEC2CM) |
-                      (CONFIG_SYS_SCCR_TSEC2CM << SCCR_TSEC2CM_SHIFT);
+#ifdef CONFIG_SYS_SCCR_TSEC2CM /* TSEC2 clock mode */
+               (SCCR_TSEC2CM << SCCR_TSEC2CM_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_TSEC1ON
-       /* TSEC1 clock switch */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_TSEC1ON) |
-                      (CONFIG_SYS_SCCR_TSEC1ON << SCCR_TSEC1ON_SHIFT);
+#ifdef CONFIG_SYS_SCCR_TSEC1ON /* TSEC1 clock switch */
+               (SCCR_TSEC1ON << SCCR_TSEC1ON_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_TSEC2ON
-       /* TSEC2 clock switch */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_TSEC2ON) |
-                      (CONFIG_SYS_SCCR_TSEC2ON << SCCR_TSEC2ON_SHIFT);
+#ifdef CONFIG_SYS_SCCR_TSEC2ON /* TSEC2 clock switch */
+               (SCCR_TSEC2ON << SCCR_TSEC2ON_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_USBMPHCM
-       /* USB MPH clock mode */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_USBMPHCM) |
-                      (CONFIG_SYS_SCCR_USBMPHCM << SCCR_USBMPHCM_SHIFT);
+#ifdef CONFIG_SYS_SCCR_USBMPHCM /* USB MPH clock mode */
+               (SCCR_USBMPHCM << SCCR_USBMPHCM_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_USBDRCM
-       /* USB DR clock mode */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_USBDRCM) |
-                      (CONFIG_SYS_SCCR_USBDRCM << SCCR_USBDRCM_SHIFT);
+#ifdef CONFIG_SYS_SCCR_USBDRCM /* USB DR clock mode */
+               (SCCR_USBDRCM << SCCR_USBDRCM_SHIFT) |
 #endif
-
-#ifdef CONFIG_SYS_SCCR_SATACM
-       /* SATA controller clock mode */
-       im->clk.sccr = (im->clk.sccr & ~SCCR_SATACM) |
-                      (CONFIG_SYS_SCCR_SATACM << SCCR_SATACM_SHIFT);
+#ifdef CONFIG_SYS_SCCR_SATACM /* SATA controller clock mode */
+               (SCCR_SATACM << SCCR_SATACM_SHIFT) |
+#endif
+               0;
+       __be32 sccr_val =
+#ifdef CONFIG_SYS_SCCR_ENCCM /* Encryption clock mode */
+               (CONFIG_SYS_SCCR_ENCCM << SCCR_ENCCM_SHIFT) |
 #endif
+#ifdef CONFIG_SYS_SCCR_PCICM /* PCI & DMA clock mode */
+               (CONFIG_SYS_SCCR_PCICM << SCCR_PCICM_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SCCR_TSECCM /* all TSEC's clock mode */
+               (CONFIG_SYS_SCCR_TSECCM << SCCR_TSECCM_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SCCR_TSEC1CM /* TSEC1 clock mode */
+               (CONFIG_SYS_SCCR_TSEC1CM << SCCR_TSEC1CM_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SCCR_TSEC2CM /* TSEC2 clock mode */
+               (CONFIG_SYS_SCCR_TSEC2CM << SCCR_TSEC2CM_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SCCR_TSEC1ON /* TSEC1 clock switch */
+               (CONFIG_SYS_SCCR_TSEC1ON << SCCR_TSEC1ON_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SCCR_TSEC2ON /* TSEC2 clock switch */
+               (CONFIG_SYS_SCCR_TSEC2ON << SCCR_TSEC2ON_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SCCR_USBMPHCM /* USB MPH clock mode */
+               (CONFIG_SYS_SCCR_USBMPHCM << SCCR_USBMPHCM_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SCCR_USBDRCM /* USB DR clock mode */
+               (CONFIG_SYS_SCCR_USBDRCM << SCCR_USBDRCM_SHIFT) |
+#endif
+#ifdef CONFIG_SYS_SCCR_SATACM /* SATA controller clock mode */
+               (CONFIG_SYS_SCCR_SATACM << SCCR_SATACM_SHIFT) |
+#endif
+               0;
+
+       /* Pointer is writable since we allocated a register for it */
+       gd = (gd_t *) (CONFIG_SYS_INIT_RAM_ADDR + CONFIG_SYS_GBL_DATA_OFFSET);
+
+       /* Clear initial global data */
+       memset ((void *) gd, 0, sizeof (gd_t));
+
+       /* system performance tweaking */
+       clrsetbits_be32(&im->arbiter.acr, acr_mask, acr_val);
+
+       clrsetbits_be32(&im->sysconf.spcr, spcr_mask, spcr_val);
+
+       clrsetbits_be32(&im->clk.sccr, sccr_mask, sccr_val);
 
        /* RSR - Reset Status Register - clear all status (4.6.1.3) */
-       gd->reset_status = im->reset.rsr;
-       im->reset.rsr = ~(RSR_RES);
+       gd->reset_status = __raw_readl(&im->reset.rsr);
+       __raw_writel(~(RSR_RES), &im->reset.rsr);
 
        /* AER - Arbiter Event Register - store status */
-       gd->arbiter_event_attributes = im->arbiter.aeatr;
-       gd->arbiter_event_address = im->arbiter.aeadr;
+       gd->arbiter_event_attributes = __raw_readl(&im->arbiter.aeatr);
+       gd->arbiter_event_address = __raw_readl(&im->arbiter.aeadr);
 
        /*
         * RMR - Reset Mode Register
         * contains checkstop reset enable (4.6.1.4)
         */
-       im->reset.rmr = (RMR_CSRE & (1<<RMR_CSRE_SHIFT));
-
-       /* LCRR - Clock Ratio Register (10.3.1.16) */
-       im->lbus.lcrr = CONFIG_SYS_LCRR;
+       __raw_writel(RMR_CSRE & (1<<RMR_CSRE_SHIFT), &im->reset.rmr);
 
-       /* Enable Time Base & Decrimenter ( so we will have udelay() )*/
-       im->sysconf.spcr |= SPCR_TBEN;
+       /* Enable Time Base & Decrementer ( so we will have udelay() )*/
+       setbits_be32(&im->sysconf.spcr, SPCR_TBEN);
 
        /* System General Purpose Register */
 #ifdef CONFIG_SYS_SICRH
 #if defined(CONFIG_MPC834x) || defined(CONFIG_MPC8313)
        /* regarding to MPC34x manual rev.1 bits 28..29 must be preserved */
-       im->sysconf.sicrh = (im->sysconf.sicrh & 0x0000000C) | CONFIG_SYS_SICRH;
+       __raw_writel((im->sysconf.sicrh & 0x0000000C) | CONFIG_SYS_SICRH,
+                    &im->sysconf.sicrh);
 #else
-       im->sysconf.sicrh = CONFIG_SYS_SICRH;
+       __raw_writel(CONFIG_SYS_SICRH, &im->sysconf.sicrh);
 #endif
 #endif
 #ifdef CONFIG_SYS_SICRL
-       im->sysconf.sicrl = CONFIG_SYS_SICRL;
+       __raw_writel(CONFIG_SYS_SICRL, &im->sysconf.sicrl);
 #endif
-       /* DDR control driver register */
-#ifdef CONFIG_SYS_DDRCDR
-       im->sysconf.ddrcdr = CONFIG_SYS_DDRCDR;
+#ifdef CONFIG_SYS_DDRCDR /* DDR control driver register */
+       __raw_writel(CONFIG_SYS_DDRCDR, &im->sysconf.ddrcdr);
 #endif
-       /* Output buffer impedance register */
-#ifdef CONFIG_SYS_OBIR
-       im->sysconf.obir = CONFIG_SYS_OBIR;
+#ifdef CONFIG_SYS_OBIR /* Output buffer impedance register */
+       __raw_writel(CONFIG_SYS_OBIR, &im->sysconf.obir);
 #endif
 
 #ifdef CONFIG_QE
@@ -308,7 +322,7 @@ void cpu_init_f (volatile immap_t * im)
 
        /* Wait for clock to stabilize */
        do {
-               temp = in_be32(&ehci->control);
+               temp = __raw_readl(&ehci->control);
                udelay(1000);
        } while (!(temp & PHY_CLK_VALID));
 #endif
@@ -317,8 +331,41 @@ void cpu_init_f (volatile immap_t * im)
 
 int cpu_init_r (void)
 {
+       volatile immap_t *im = (volatile immap_t *)CONFIG_SYS_IMMR;
 #ifdef CONFIG_QE
        uint qe_base = CONFIG_SYS_IMMR + 0x00100000; /* QE immr base */
+#endif
+       __be32 lcrr_mask =
+#ifdef CONFIG_SYS_LCRR_DBYP /* PLL bypass */
+               LCRR_DBYP |
+#endif
+#ifdef CONFIG_SYS_LCRR_EADC /* external address delay */
+               LCRR_EADC |
+#endif
+#ifdef CONFIG_SYS_LCRR_CLKDIV /* system clock divider */
+               LCRR_CLKDIV |
+#endif
+               0;
+       __be32 lcrr_val =
+#ifdef CONFIG_SYS_LCRR_DBYP /* PLL bypass */
+               CONFIG_SYS_LCRR_DBYP |
+#endif
+#ifdef CONFIG_SYS_LCRR_EADC
+               CONFIG_SYS_LCRR_EADC |
+#endif
+#ifdef CONFIG_SYS_LCRR_CLKDIV /* system clock divider */
+               CONFIG_SYS_LCRR_CLKDIV |
+#endif
+               0;
+
+       /* LCRR - Clock Ratio Register (10.3.1.16)
+        * write, read, and isync per MPC8379ERM rev.1 CLKDEV field description
+        */
+       clrsetbits_be32(&im->lbus.lcrr, lcrr_mask, lcrr_val);
+       __raw_readl(&im->lbus.lcrr);
+       isync();
+
+#ifdef CONFIG_QE
        qe_init(qe_base);
        qe_reset();
 #endif
index 83fa709da2dae636effcc069ec6386f162ca2859..5e6dbe3331db1309df4bb70711d26407f4025a5f 100644 (file)
@@ -422,32 +422,31 @@ long int spd_sdram(int(read_spd)(uint addr))
         * program all the registers.
         * -------------------------------------------------------------------*/
 
-#define mtsdram0(reg, data)  mtdcr(SDRAM0_CFGADDR,reg);mtdcr(SDRAM0_CFGDATA,data)
        /* disable memcontroller so updates work */
-       mtsdram0( mem_mcopt1, 0 );
+       mtsdram(SDRAM0_CFG, 0);
 
 #ifndef CONFIG_405EP /* not on PPC405EP */
-       mtsdram0( mem_besra , sdram0_besr0 );
-       mtsdram0( mem_besrb , sdram0_besr1 );
-       mtsdram0( mem_ecccf , sdram0_ecccfg );
-       mtsdram0( mem_eccerr, sdram0_eccesr );
+       mtsdram(SDRAM0_BESR0, sdram0_besr0);
+       mtsdram(SDRAM0_BESR1, sdram0_besr1);
+       mtsdram(SDRAM0_ECCCFG, sdram0_ecccfg);
+       mtsdram(SDRAM0_ECCESR, sdram0_eccesr);
 #endif
-       mtsdram0( mem_rtr   , sdram0_rtr );
-       mtsdram0( mem_pmit  , sdram0_pmit );
-       mtsdram0( mem_mb0cf , sdram0_b0cr );
-       mtsdram0( mem_mb1cf , sdram0_b1cr );
+       mtsdram(SDRAM0_RTR, sdram0_rtr);
+       mtsdram(SDRAM0_PMIT, sdram0_pmit);
+       mtsdram(SDRAM0_B0CR, sdram0_b0cr);
+       mtsdram(SDRAM0_B1CR, sdram0_b1cr);
 #ifndef CONFIG_405EP /* not on PPC405EP */
-       mtsdram0( mem_mb2cf , sdram0_b2cr );
-       mtsdram0( mem_mb3cf , sdram0_b3cr );
+       mtsdram(SDRAM0_B2CR, sdram0_b2cr);
+       mtsdram(SDRAM0_B3CR, sdram0_b3cr);
 #endif
-       mtsdram0( mem_sdtr1 , sdram0_tr );
+       mtsdram(SDRAM0_TR, sdram0_tr);
 
        /* SDRAM have a power on delay,  500 micro should do */
        udelay(500);
        sdram0_cfg = SDRAM0_CFG_DCE | SDRAM0_CFG_BRPF(1) | SDRAM0_CFG_ECCDD | SDRAM0_CFG_EMDULR;
        if (ecc_on)
                sdram0_cfg |= SDRAM0_CFG_MEMCHK;
-       mtsdram0(mem_mcopt1, sdram0_cfg);
+       mtsdram(SDRAM0_CFG, sdram0_cfg);
 
        return (total_size);
 }
index c93f23a679f6b7c7a85ef8389730bd4da75317f2..6176eabfbfdcbc8813518bd6d7205126eff5e6d1 100644 (file)
@@ -230,7 +230,7 @@ long int spd_sdram(void) {
        /*
         * program SDRAM Clock Timing Register (SDRAM0_CLKTR)
         */
-       mtsdram(mem_clktr, 0x40000000);
+       mtsdram(SDRAM0_CLKTR, 0x40000000);
 
        /*
         * delay to ensure 200 usec has elapsed
@@ -240,14 +240,14 @@ long int spd_sdram(void) {
        /*
         * enable the memory controller
         */
-       mfsdram(mem_cfg0, cfg0);
-       mtsdram(mem_cfg0, cfg0 | SDRAM_CFG0_DCEN);
+       mfsdram(SDRAM0_CFG0, cfg0);
+       mtsdram(SDRAM0_CFG0, cfg0 | SDRAM_CFG0_DCEN);
 
        /*
         * wait for SDRAM_CFG0_DC_EN to complete
         */
        while (1) {
-               mfsdram(mem_mcsts, mcsts);
+               mfsdram(SDRAM0_MCSTS, mcsts);
                if ((mcsts & SDRAM_MCSTS_MRSC) != 0)
                        break;
        }
@@ -386,7 +386,7 @@ static void program_cfg0(unsigned long *dimm_populated,
        /*
         * get Memory Controller Options 0 data
         */
-       mfsdram(mem_cfg0, cfg0);
+       mfsdram(SDRAM0_CFG0, cfg0);
 
        /*
         * clear bits
@@ -457,7 +457,7 @@ static void program_cfg0(unsigned long *dimm_populated,
         * Note: DCEN must be enabled after all DDR SDRAM controller
         * configuration registers get initialized.
         */
-       mtsdram(mem_cfg0, cfg0);
+       mtsdram(SDRAM0_CFG0, cfg0);
 }
 
 static void program_cfg1(unsigned long *dimm_populated,
@@ -465,7 +465,7 @@ static void program_cfg1(unsigned long *dimm_populated,
                         unsigned long num_dimm_banks)
 {
        unsigned long cfg1;
-       mfsdram(mem_cfg1, cfg1);
+       mfsdram(SDRAM0_CFG1, cfg1);
 
        /*
         * Self-refresh exit, disable PM
@@ -475,7 +475,7 @@ static void program_cfg1(unsigned long *dimm_populated,
        /*
         * program Memory Controller Options 1
         */
-       mtsdram(mem_cfg1, cfg1);
+       mtsdram(SDRAM0_CFG1, cfg1);
 }
 
 static void program_rtr(unsigned long *dimm_populated,
@@ -535,7 +535,7 @@ static void program_rtr(unsigned long *dimm_populated,
        /*
         * program Refresh Timer Register (SDRAM0_RTR)
         */
-       mtsdram(mem_rtr, sdram_rtr);
+       mtsdram(SDRAM0_RTR, sdram_rtr);
 }
 
 static void program_tr0(unsigned long *dimm_populated,
@@ -576,7 +576,7 @@ static void program_tr0(unsigned long *dimm_populated,
        /*
         * get SDRAM Timing Register 0 (SDRAM_TR0) and clear bits
         */
-       mfsdram(mem_tr0, tr0);
+       mfsdram(SDRAM0_TR0, tr0);
        tr0 &= ~(SDRAM_TR0_SDWR_MASK | SDRAM_TR0_SDWD_MASK |
                 SDRAM_TR0_SDCL_MASK | SDRAM_TR0_SDPA_MASK |
                 SDRAM_TR0_SDCP_MASK | SDRAM_TR0_SDLD_MASK |
@@ -821,7 +821,7 @@ static void program_tr0(unsigned long *dimm_populated,
        }
 
        debug("tr0: %x\n", tr0);
-       mtsdram(mem_tr0, tr0);
+       mtsdram(SDRAM0_TR0, tr0);
 }
 
 static int short_mem_test(void)
@@ -848,7 +848,7 @@ static int short_mem_test(void)
                 0x55AA55AA, 0x55AA55AA, 0xAA55AA55, 0xAA55AA55}};
 
        for (bxcr_num = 0; bxcr_num < MAXBXCR; bxcr_num++) {
-               mtdcr(SDRAM0_CFGADDR, mem_b0cr + (bxcr_num << 2));
+               mtdcr(SDRAM0_CFGADDR, SDRAM0_B0CR + (bxcr_num << 2));
                if ((mfdcr(SDRAM0_CFGDATA) & SDRAM_BXCR_SDBE) == SDRAM_BXCR_SDBE) {
                        /* Bank is enabled */
                        membase = (unsigned long*)
@@ -918,11 +918,11 @@ static void program_tr1(void)
        /*
         * get SDRAM Timing Register 0 (SDRAM_TR0) and clear bits
         */
-       mfsdram(mem_tr1, tr1);
+       mfsdram(SDRAM0_TR1, tr1);
        tr1 &= ~(SDRAM_TR1_RDSS_MASK | SDRAM_TR1_RDSL_MASK |
                 SDRAM_TR1_RDCD_MASK | SDRAM_TR1_RDCT_MASK);
 
-       mfsdram(mem_tr0, tr0);
+       mfsdram(SDRAM0_TR0, tr0);
        if (((tr0 & SDRAM_TR0_SDCL_MASK) == SDRAM_TR0_SDCL_2_5_CLK) &&
            (sys_info.freqPLB > 100000000)) {
                tr1 |= SDRAM_TR1_RDSS_TR2;
@@ -937,14 +937,14 @@ static void program_tr1(void)
        /*
         * save CFG0 ECC setting to a temporary variable and turn ECC off
         */
-       mfsdram(mem_cfg0, cfg0);
+       mfsdram(SDRAM0_CFG0, cfg0);
        ecc_temp = cfg0 & SDRAM_CFG0_MCHK_MASK;
-       mtsdram(mem_cfg0, (cfg0 & ~SDRAM_CFG0_MCHK_MASK) | SDRAM_CFG0_MCHK_NON);
+       mtsdram(SDRAM0_CFG0, (cfg0 & ~SDRAM_CFG0_MCHK_MASK) | SDRAM_CFG0_MCHK_NON);
 
        /*
         * get the delay line calibration register value
         */
-       mfsdram(mem_dlycal, dlycal);
+       mfsdram(SDRAM0_DLYCAL, dlycal);
        dly_val = SDRAM_DLYCAL_DLCV_DECODE(dlycal) << 2;
 
        max_pass_length = 0;
@@ -964,7 +964,7 @@ static void program_tr1(void)
                        /*
                         * Set the timing reg for the test.
                         */
-                       mtsdram(mem_tr1, (tr1 | SDRAM_TR1_RDCT_ENCODE(rdclt)));
+                       mtsdram(SDRAM0_TR1, (tr1 | SDRAM_TR1_RDCT_ENCODE(rdclt)));
 
                        if (short_mem_test()) {
                                if (fail_found == TRUE) {
@@ -1018,7 +1018,7 @@ static void program_tr1(void)
        /*
         * restore the orignal ECC setting
         */
-       mtsdram(mem_cfg0, (cfg0 & ~SDRAM_CFG0_MCHK_MASK) | ecc_temp);
+       mtsdram(SDRAM0_CFG0, (cfg0 & ~SDRAM_CFG0_MCHK_MASK) | ecc_temp);
 
        /*
         * set the SDRAM TR1 RDCD value
@@ -1056,7 +1056,7 @@ static void program_tr1(void)
        /*
         * program SDRAM Timing Register 1 TR1
         */
-       mtsdram(mem_tr1, tr1);
+       mtsdram(SDRAM0_TR1, tr1);
 }
 
 static unsigned long program_bxcr(unsigned long *dimm_populated,
@@ -1086,7 +1086,7 @@ static unsigned long program_bxcr(unsigned long *dimm_populated,
         * Set the BxCR regs.  First, wipe out the bank config registers.
         */
        for (bx_cr_num = 0; bx_cr_num < MAXBXCR; bx_cr_num++) {
-               mtdcr(SDRAM0_CFGADDR, mem_b0cr + (bx_cr_num << 2));
+               mtdcr(SDRAM0_CFGADDR, SDRAM0_B0CR + (bx_cr_num << 2));
                mtdcr(SDRAM0_CFGDATA, 0x00000000);
                bank_parms[bx_cr_num].bank_size_bytes = 0;
        }
@@ -1232,7 +1232,7 @@ static unsigned long program_bxcr(unsigned long *dimm_populated,
        /* Set the SDRAM0_BxCR regs thanks to sort tables */
        for (bx_cr_num = 0, bank_base_addr = 0; bx_cr_num < MAXBXCR; bx_cr_num++) {
                if (bank_parms[sorted_bank_num[bx_cr_num]].bank_size_bytes) {
-                       mtdcr(SDRAM0_CFGADDR, mem_b0cr + (sorted_bank_num[bx_cr_num] << 2));
+                       mtdcr(SDRAM0_CFGADDR, SDRAM0_B0CR + (sorted_bank_num[bx_cr_num] << 2));
                        temp = mfdcr(SDRAM0_CFGDATA) & ~(SDRAM_BXCR_SDBA_MASK | SDRAM_BXCR_SDSZ_MASK |
                                                  SDRAM_BXCR_SDAM_MASK | SDRAM_BXCR_SDBE);
                        temp = temp | (bank_base_addr & SDRAM_BXCR_SDBA_MASK) |
index 5a3336e3c8a16457024ec6301b56386cfdeffe99..30c6e0e38e7dca01772442dcabd933703b4604a1 100644 (file)
@@ -188,14 +188,14 @@ phys_size_t initdram(int board_type)
                /*
                 * Disable memory controller.
                 */
-               mtsdram(mem_mcopt1, 0x00000000);
+               mtsdram(SDRAM0_CFG, 0x00000000);
 
                /*
                 * Set MB0CF for bank 0.
                 */
-               mtsdram(mem_mb0cf, mb0cf[i].reg);
-               mtsdram(mem_sdtr1, sdtr1);
-               mtsdram(mem_rtr, compute_rtr(speed, mb0cf[i].rows, 64));
+               mtsdram(SDRAM0_B0CR, mb0cf[i].reg);
+               mtsdram(SDRAM0_TR, sdtr1);
+               mtsdram(SDRAM0_RTR, compute_rtr(speed, mb0cf[i].rows, 64));
 
                udelay(200);
 
@@ -204,7 +204,7 @@ phys_size_t initdram(int board_type)
                 * Set DC_EN to '1' and BRD_PRF to '01' for 16 byte PLB Burst
                 * read/prefetch.
                 */
-               mtsdram(mem_mcopt1, 0x80800000);
+               mtsdram(SDRAM0_CFG, 0x80800000);
 
                udelay(10000);
 
@@ -216,9 +216,9 @@ phys_size_t initdram(int board_type)
                         * defined (assumes same type as bank 0)
                         */
 #ifdef CONFIG_SDRAM_BANK1
-                       mtsdram(mem_mcopt1, 0x00000000);
-                       mtsdram(mem_mb1cf, mb0cf[i].size | mb0cf[i].reg);
-                       mtsdram(mem_mcopt1, 0x80800000);
+                       mtsdram(SDRAM0_CFG, 0x00000000);
+                       mtsdram(SDRAM0_B1CR, mb0cf[i].size | mb0cf[i].reg);
+                       mtsdram(SDRAM0_CFG, 0x80800000);
                        udelay(10000);
 
                        /*
@@ -228,8 +228,8 @@ phys_size_t initdram(int board_type)
                         */
                        if (get_ram_size((long *)mb0cf[i].size, mb0cf[i].size) !=
                            mb0cf[i].size) {
-                               mtsdram(mem_mb1cf, 0);
-                               mtsdram(mem_mcopt1, 0);
+                               mtsdram(SDRAM0_B1CR, 0);
+                               mtsdram(SDRAM0_CFG, 0);
                        } else {
                                /*
                                 * We have two identical banks, so the size
@@ -315,7 +315,7 @@ static void sdram_tr1_set(int ram_address, int* tr1_value)
        /* go through all possible SDRAM0_TR1[RDCT] values */
        for (i=0; i<=0x1ff; i++) {
                /* set the current value for TR1 */
-               mtsdram(mem_tr1, (0x80800800 | i));
+               mtsdram(SDRAM0_TR1, (0x80800800 | i));
 
                /* write values */
                for (j=0; j<NUM_TRIES; j++) {
@@ -383,31 +383,31 @@ phys_size_t initdram(int board_type)
                /*
                 * Disable memory controller.
                 */
-               mtsdram(mem_cfg0, 0x00000000);
+               mtsdram(SDRAM0_CFG0, 0x00000000);
 
                /*
                 * Setup some default
                 */
-               mtsdram(mem_uabba, 0x00000000); /* ubba=0 (default)             */
-               mtsdram(mem_slio, 0x00000000);  /* rdre=0 wrre=0 rarw=0         */
-               mtsdram(mem_devopt, 0x00000000); /* dll=0 ds=0 (normal)         */
-               mtsdram(mem_wddctr, CONFIG_SYS_SDRAM0_WDDCTR);
-               mtsdram(mem_clktr, 0x40000000); /* clkp=1 (90 deg wr) dcdt=0    */
+               mtsdram(SDRAM0_UABBA, 0x00000000); /* ubba=0 (default)          */
+               mtsdram(SDRAM0_SLIO, 0x00000000);       /* rdre=0 wrre=0 rarw=0         */
+               mtsdram(SDRAM0_DEVOPT, 0x00000000); /* dll=0 ds=0 (normal)              */
+               mtsdram(SDRAM0_WDDCTR, CONFIG_SYS_SDRAM0_WDDCTR);
+               mtsdram(SDRAM0_CLKTR, 0x40000000); /* clkp=1 (90 deg wr) dcdt=0 */
 
                /*
                 * Following for CAS Latency = 2.5 @ 133 MHz PLB
                 */
-               mtsdram(mem_b0cr, mb0cf[i].reg);
-               mtsdram(mem_tr0, CONFIG_SYS_SDRAM0_TR0);
-               mtsdram(mem_tr1, 0x80800800);   /* SS=T2 SL=STAGE 3 CD=1 CT=0x00*/
-               mtsdram(mem_rtr, CONFIG_SYS_SDRAM0_RTR);
-               mtsdram(mem_cfg1, 0x00000000);  /* Self-refresh exit, disable PM*/
+               mtsdram(SDRAM0_B0CR, mb0cf[i].reg);
+               mtsdram(SDRAM0_TR0, CONFIG_SYS_SDRAM0_TR0);
+               mtsdram(SDRAM0_TR1, 0x80800800);        /* SS=T2 SL=STAGE 3 CD=1 CT=0x00*/
+               mtsdram(SDRAM0_RTR, CONFIG_SYS_SDRAM0_RTR);
+               mtsdram(SDRAM0_CFG1, 0x00000000);       /* Self-refresh exit, disable PM*/
                udelay(400);                    /* Delay 200 usecs (min)        */
 
                /*
                 * Enable the controller, then wait for DCEN to complete
                 */
-               mtsdram(mem_cfg0, CONFIG_SYS_SDRAM0_CFG0);
+               mtsdram(SDRAM0_CFG0, CONFIG_SYS_SDRAM0_CFG0);
                udelay(10000);
 
                if (get_ram_size(0, mb0cf[i].size) == mb0cf[i].size) {
@@ -416,7 +416,7 @@ phys_size_t initdram(int board_type)
                         * Optimize TR1 to current hardware environment
                         */
                        sdram_tr1_set(0x00000000, &tr1_bank1);
-                       mtsdram(mem_tr1, (tr1_bank1 | 0x80800800));
+                       mtsdram(SDRAM0_TR1, (tr1_bank1 | 0x80800800));
 
 
                        /*
@@ -424,9 +424,9 @@ phys_size_t initdram(int board_type)
                         * defined (assumes same type as bank 0)
                         */
 #ifdef CONFIG_SDRAM_BANK1
-                       mtsdram(mem_cfg0, 0);
-                       mtsdram(mem_b1cr, mb0cf[i].size | mb0cf[i].reg);
-                       mtsdram(mem_cfg0, CONFIG_SYS_SDRAM0_CFG0);
+                       mtsdram(SDRAM0_CFG0, 0);
+                       mtsdram(SDRAM0_B1CR, mb0cf[i].size | mb0cf[i].reg);
+                       mtsdram(SDRAM0_CFG0, CONFIG_SYS_SDRAM0_CFG0);
                        udelay(10000);
 
                        /*
@@ -436,9 +436,9 @@ phys_size_t initdram(int board_type)
                         */
                        if (get_ram_size((long *)mb0cf[i].size, mb0cf[i].size)
                            != mb0cf[i].size) {
-                               mtsdram(mem_cfg0, 0);
-                               mtsdram(mem_b1cr, 0);
-                               mtsdram(mem_cfg0, CONFIG_SYS_SDRAM0_CFG0);
+                               mtsdram(SDRAM0_CFG0, 0);
+                               mtsdram(SDRAM0_B1CR, 0);
+                               mtsdram(SDRAM0_CFG0, CONFIG_SYS_SDRAM0_CFG0);
                                udelay(10000);
                        } else {
                                /*
index d298b312ceed7963e3a5125645d538374e938a49..8b1b259fafe6b8034b5f13a8cf4b503c4bdb29e7 100644 (file)
@@ -109,7 +109,7 @@ void external_interrupt(struct pt_regs *regs)
        /*
         * Read masked interrupt status register to determine interrupt source
         */
-       uic_msr = mfdcr(uic0msr);
+       uic_msr = mfdcr(UIC0MSR);
 
 #if (UIC_MAX > 1)
        if ((UIC_MASK(VECNUM_UIC1CI) & uic_msr) ||
@@ -129,7 +129,7 @@ void external_interrupt(struct pt_regs *regs)
                uic_interrupt(UIC3_DCR_BASE, 96);
 #endif
 
-       mtdcr(uic0sr, (uic_msr & UICB0_ALL));
+       mtdcr(UIC0SR, (uic_msr & UICB0_ALL));
 
        if (uic_msr & ~(UICB0_ALL))
                uic_interrupt(UIC0_DCR_BASE, 0);
@@ -140,13 +140,13 @@ void external_interrupt(struct pt_regs *regs)
 void pic_irq_ack(unsigned int vec)
 {
        if ((vec >= 0) && (vec < 32))
-               mtdcr(uicsr, UIC_MASK(vec));
+               mtdcr(UIC0SR, UIC_MASK(vec));
        else if ((vec >= 32) && (vec < 64))
-               mtdcr(uic1sr, UIC_MASK(vec));
+               mtdcr(UIC1SR, UIC_MASK(vec));
        else if ((vec >= 64) && (vec < 96))
-               mtdcr(uic2sr, UIC_MASK(vec));
+               mtdcr(UIC2SR, UIC_MASK(vec));
        else if (vec >= 96)
-               mtdcr(uic3sr, UIC_MASK(vec));
+               mtdcr(UIC3SR, UIC_MASK(vec));
 }
 
 /*
@@ -156,13 +156,13 @@ void pic_irq_enable(unsigned int vec)
 {
 
        if ((vec >= 0) && (vec < 32))
-               mtdcr(uicer, mfdcr(uicer) | UIC_MASK(vec));
+               mtdcr(UIC0ER, mfdcr(UIC0ER) | UIC_MASK(vec));
        else if ((vec >= 32) && (vec < 64))
-               mtdcr(uic1er, mfdcr(uic1er) | UIC_MASK(vec));
+               mtdcr(UIC1ER, mfdcr(UIC1ER) | UIC_MASK(vec));
        else if ((vec >= 64) && (vec < 96))
-               mtdcr(uic2er, mfdcr(uic2er) | UIC_MASK(vec));
+               mtdcr(UIC2ER, mfdcr(UIC2ER) | UIC_MASK(vec));
        else if (vec >= 96)
-               mtdcr(uic3er, mfdcr(uic3er) | UIC_MASK(vec));
+               mtdcr(UIC3ER, mfdcr(UIC3ER) | UIC_MASK(vec));
 
        debug("Install interrupt vector %d\n", vec);
 }
@@ -170,11 +170,11 @@ void pic_irq_enable(unsigned int vec)
 void pic_irq_disable(unsigned int vec)
 {
        if ((vec >= 0) && (vec < 32))
-               mtdcr(uicer, mfdcr(uicer) & ~UIC_MASK(vec));
+               mtdcr(UIC0ER, mfdcr(UIC0ER) & ~UIC_MASK(vec));
        else if ((vec >= 32) && (vec < 64))
-               mtdcr(uic1er, mfdcr(uic1er) & ~UIC_MASK(vec));
+               mtdcr(UIC1ER, mfdcr(UIC1ER) & ~UIC_MASK(vec));
        else if ((vec >= 64) && (vec < 96))
-               mtdcr(uic2er, mfdcr(uic2er) & ~UIC_MASK(vec));
+               mtdcr(UIC2ER, mfdcr(UIC2ER) & ~UIC_MASK(vec));
        else if (vec >= 96)
-               mtdcr(uic3er, mfdcr(uic3er) & ~UIC_MASK(vec));
+               mtdcr(UIC3ER, mfdcr(UIC3ER) & ~UIC_MASK(vec));
 }
diff --git a/doc/README.mpc8536ds b/doc/README.mpc8536ds
new file mode 100644 (file)
index 0000000..4d0bee0
--- /dev/null
@@ -0,0 +1,127 @@
+Overview:
+=========
+
+The MPC8536E integrates a PowerPC processor core with system logic
+required for imaging, networking, and communications applications.
+
+Boot from NAND:
+===============
+
+The MPC8536E is capable of booting from NAND flash which uses the image
+u-boot-nand.bin. This image contains two parts: a first stage image(also
+call 4K NAND loader and a second stage image. The former is appended to
+the latter to produce u-boot-nand.bin.
+
+The bootup process can be divided into two stages: the first stage will
+configure the L2SRAM, then copy the second stage image to L2SRAM and jump
+to it. The second stage image is to configure all the hardware and boot up
+to U-Boot command line.
+
+The 4K NAND loader's code comes from the corresponding nand_spl directory,
+along with the code twisted by CONFIG_NAND_SPL. The macro CONFIG_NAND_SPL
+is mainly used to shrink the code size to the 4K size limitation.
+
+The macro CONFIG_SYS_RAMBOOT is used to control the code to produce the
+second stage image. It's set in the board config file when boot from NAND
+is selected.
+
+Build and boot steps
+--------------------
+
+1. Building image
+       make MPC8536DS_NAND_config
+       make CROSS_COMPILE=powerpc-none-linux-gnuspe- all
+
+2. Change dip-switch
+       SW2[5-8] = 1011
+       SW9[1-3] = 101
+       Note: 1 stands for 'on', 0 stands for 'off'
+
+3. Flash image
+       tftp 1000000 u-boot-nand.bin
+       nand erase 0 a0000
+       nand write 1000000 0 a0000
+
+Boot from On-chip ROM:
+======================
+
+The MPC8536E is capable of booting from the on-chip ROM - boot from eSDHC
+and boot from eSPI. When power on, the porcessor excutes the ROM code to
+initialize the eSPI/eSDHC controller, and loads the mian U-Boot image from
+the memory device that interfaced to the controller, such as the SDCard or
+SPI EEPROM, to the target memory, e.g. SDRAM or L2SRAM, then boot from it.
+
+The memory device should contain a specific data structure with control word
+and config word at the fixed address. The config word direct the process how
+to config the memory device, and the control word direct the processor where
+to find the image on the memory device, or where copy the main image to. The
+user can use any method to store the data structure to the memory device, only
+if store it on the assigned address.
+
+Build and boot steps
+--------------------
+
+For boot from eSDHC:
+1. Build image
+       make MPC8536DS_SDCARD_config
+       make CROSS_COMPILE=powerpc-none-linux-gnuspe- all
+
+2. Change dip-switch
+       SW2[5-8] = 0111
+       SW3[1]   = 0
+       SW8[7]   = 0 - The on-board SD/MMC slot is active
+       SW8[7]   = 1 - The externel SD/MMC slot is active
+
+3. Put image to SDCard
+       Put the follwing info at the assigned address on the SDCard:
+
+          Offset   |   Data     | Description
+       --------------------------------------------------------
+       | 0x40-0x43 | 0x424F4F54 | BOOT signature              |
+       --------------------------------------------------------
+       | 0x48-0x4B | 0x00080000 | u-boot.bin's size           |
+       --------------------------------------------------------
+       | 0x50-0x53 | 0x???????? | u-boot.bin's Addr on SDCard |
+       --------------------------------------------------------
+       | 0x58-0x5B | 0xF8F80000 | Target Address              |
+       -------------------------------------------------------
+       | 0x60-0x63 | 0xF8FFF000 | Execution Starting Address  |
+       --------------------------------------------------------
+       | 0x68-0x6B | 0x6        | Number of Config Addr/Data  |
+       --------------------------------------------------------
+       | 0x80-0x83 | 0xFF720100 | Config Addr 1               |
+       | 0x84-0x87 | 0xF8F80000 | Config Data 1               |
+       --------------------------------------------------------
+       | 0x88-0x8b | 0xFF720e44 | Config Addr 2               |
+       | 0x8c-0x8f | 0x0000000C | Config Data 2               |
+       --------------------------------------------------------
+       | 0x90-0x93 | 0xFF720000 | Config Addr 3               |
+       | 0x94-0x97 | 0x80010000 | Config Data 3               |
+       --------------------------------------------------------
+       | 0x98-0x9b | 0xFF72e40e | Config Addr 4               |
+       | 0x9c-0x9f | 0x00000040 | Config Data 4               |
+       --------------------------------------------------------
+       | 0xa0-0xa3 | 0x40000001 | Config Addr 5               |
+       | 0xa4-0xa7 | 0x00000100 | Config Data 5               |
+       --------------------------------------------------------
+       | 0xa8-0xab | 0x80000001 | Config Addr 6               |
+       | 0xac-0xaf | 0x80000001 | Config Data 6               |
+       --------------------------------------------------------
+       |              ......                                  |
+       --------------------------------------------------------
+       | 0x???????? | u-boot.bin                              |
+       --------------------------------------------------------
+
+       then insert the SDCard to the active slot to boot up.
+
+For boot from eSPI:
+1. Build image
+       make MPC8536DS_SPIFLASH_config
+       make CROSS_COMPILE=powerpc-none-linux-gnuspe- all
+
+2. Change dip-switch
+       SW2[5-8] = 0110
+
+3. Put image to SPI flash
+       Put the info in the above table onto the SPI flash, then
+       boot up.
index d72d97d027e7d6a07d26115472b70de29a6be836..6cbe12f1f5848e18e1e67d91588a8ce611aeca8a 100644 (file)
@@ -63,6 +63,30 @@ a 33MHz PCI configuration is currently untested.)
     =>
 
 
+Updating U-boot with U-boot:
+============================
+
+Note that versions of u-boot up to and including 2009.08 had u-boot stored
+at 0xfff8_0000 -> 0xffff_ffff (512k).  Currently it is being stored from
+0xfffa_0000 -> 0xffff_ffff (384k).  If you use an old macro/script to
+update u-boot with u-boot and it uses the old address, you will render
+your board inoperable, and you will require JTAG recovery.
+
+The following steps list how to update with the current address:
+
+       tftp u-boot.bin
+       md 200000 10
+       protect off all
+       erase fffa0000 ffffffff
+       cp.b 200000 fffa0000 60000
+       md fffa0000 10
+       protect on all
+
+The "md" steps in the above are just a precautionary step that allow
+you to confirm the u-boot version that was downloaded, and then confirm
+that it was copied to flash.
+
+
 Hardware Reference:
 ===================
 
index 47bbf792c40702c68461829014ddfa7e03585f70..2241990f94f5c87a76af7e9933342f28a3506a52 100644 (file)
@@ -100,29 +100,9 @@ static const struct fsl_i2c *i2c_dev[2] = {
  */
 static const struct {
        unsigned short divider;
-#ifdef __PPC__
-       u8 dfsr;
-#endif
        u8 fdr;
 } fsl_i2c_speed_map[] = {
-#ifdef __PPC__
-       {160, 1, 32}, {192, 1, 33}, {224, 1, 34}, {256, 1, 35},
-       {288, 1, 0}, {320, 1, 1}, {352, 6, 1}, {384, 1, 2}, {416, 6, 2},
-       {448, 1, 38}, {480, 1, 3}, {512, 1, 39}, {544, 11, 3}, {576, 1, 4},
-       {608, 22, 3}, {640, 1, 5}, {672, 32, 3}, {704, 11, 5}, {736, 43, 3},
-       {768, 1, 6}, {800, 54, 3}, {832, 11, 6}, {896, 1, 42}, {960, 1, 7},
-       {1024, 1, 43}, {1088, 22, 7}, {1152, 1, 8}, {1216, 43, 7}, {1280, 1, 9},
-       {1408, 22, 9}, {1536, 1, 10}, {1664, 22, 10}, {1792, 1, 46},
-       {1920, 1, 11}, {2048, 1, 47}, {2176, 43, 11}, {2304, 1, 12},
-       {2560, 1, 13}, {2816, 43, 13}, {3072, 1, 14}, {3328, 43, 14},
-       {3584, 1, 50}, {3840, 1, 15}, {4096, 1, 51}, {4608, 1, 16},
-       {5120, 1, 17}, {6144, 1, 18}, {7168, 1, 54}, {7680, 1, 19},
-       {8192, 1, 55}, {9216, 1, 20}, {10240, 1, 21}, {12288, 1, 22},
-       {14336, 1, 58}, {15360, 1, 23}, {16384, 1, 59}, {18432, 1, 24},
-       {20480, 1, 25}, {24576, 1, 26}, {28672, 1, 62}, {30720, 1, 27},
-       {32768, 1, 63}, {36864, 1, 28}, {40960, 1, 29}, {49152, 1, 30},
-       {61440, 1, 31}, {-1, 1, 31}
-#elif defined(__M68K__)
+#ifdef __M68K__
        {20, 32}, {22, 33}, {24, 34}, {26, 35},
        {28, 0}, {28, 36}, {30, 1}, {32, 37},
        {34, 2}, {36, 38}, {40, 3}, {40, 39},
@@ -158,7 +138,6 @@ static unsigned int set_i2c_bus_speed(const struct fsl_i2c *dev,
        unsigned int i2c_clk, unsigned int speed)
 {
        unsigned short divider = min(i2c_clk / speed, (unsigned short) -1);
-       unsigned int i;
 
        /*
         * We want to choose an FDR/DFSR that generates an I2C bus speed that
@@ -166,23 +145,72 @@ static unsigned int set_i2c_bus_speed(const struct fsl_i2c *dev,
         * want the first divider that is equal to or greater than the
         * calculated divider.
         */
+#ifdef __PPC__
+       u8 dfsr, fdr = 0x31; /* Default if no FDR found */
+       /* a, b and dfsr matches identifiers A,B and C respectively in AN2919 */
+       unsigned short a, b, ga, gb;
+       unsigned long c_div, est_div;
+
+#ifdef CONFIG_FSL_I2C_CUSTOM_DFSR
+       dfsr = CONFIG_FSL_I2C_CUSTOM_DFSR;
+#else
+       /* Condition 1: dfsr <= 50/T */
+       dfsr = (5 * (i2c_clk / 1000)) / 100000;
+#endif
+#ifdef CONFIG_FSL_I2C_CUSTOM_FDR
+       fdr = CONFIG_FSL_I2C_CUSTOM_FDR;
+       speed = i2c_clk / divider; /* Fake something */
+#else
+       debug("Requested speed:%d, i2c_clk:%d\n", speed, i2c_clk);
+       if (!dfsr)
+               dfsr = 1;
+
+       est_div = ~0;
+       for (ga = 0x4, a = 10; a <= 30; ga++, a += 2) {
+               for (gb = 0; gb < 8; gb++) {
+                       b = 16 << gb;
+                       c_div = b * (a + ((3*dfsr)/b)*2);
+                       if ((c_div > divider) && (c_div < est_div)) {
+                               unsigned short bin_gb, bin_ga;
+
+                               est_div = c_div;
+                               bin_gb = gb << 2;
+                               bin_ga = (ga & 0x3) | ((ga & 0x4) << 3);
+                               fdr = bin_gb | bin_ga;
+                               speed = i2c_clk / est_div;
+                               debug("FDR:0x%.2x, div:%ld, ga:0x%x, gb:0x%x, "
+                                     "a:%d, b:%d, speed:%d\n",
+                                     fdr, est_div, ga, gb, a, b, speed);
+                               /* Condition 2 not accounted for */
+                               debug("Tr <= %d ns\n",
+                                     (b - 3 * dfsr) * 1000000 /
+                                     (i2c_clk / 1000));
+                       }
+               }
+               if (a == 20)
+                       a += 2;
+               if (a == 24)
+                       a += 4;
+       }
+       debug("divider:%d, est_div:%ld, DFSR:%d\n", divider, est_div, dfsr);
+       debug("FDR:0x%.2x, speed:%d\n", fdr, speed);
+#endif
+       writeb(dfsr, &dev->dfsrr);      /* set default filter */
+       writeb(fdr, &dev->fdr);         /* set bus speed */
+#else
+       unsigned int i;
 
        for (i = 0; i < ARRAY_SIZE(fsl_i2c_speed_map); i++)
                if (fsl_i2c_speed_map[i].divider >= divider) {
                        u8 fdr;
-#ifdef __PPC__
-                       u8 dfsr;
-                       dfsr = fsl_i2c_speed_map[i].dfsr;
-#endif
+
                        fdr = fsl_i2c_speed_map[i].fdr;
                        speed = i2c_clk / fsl_i2c_speed_map[i].divider;
                        writeb(fdr, &dev->fdr);         /* set bus speed */
-#ifdef __PPC__
-                       writeb(dfsr, &dev->dfsrr);      /* set default filter */
-#endif
+
                        break;
                }
-
+#endif
        return speed;
 }
 
@@ -223,7 +251,7 @@ i2c_init(int speed, int slaveadd)
 #endif
 }
 
-static __inline__ int
+static int
 i2c_wait4bus(void)
 {
        unsigned long long timeval = get_ticks();
@@ -248,6 +276,8 @@ i2c_wait(int write)
                csr = readb(&i2c_dev[i2c_bus_num]->sr);
                if (!(csr & I2C_SR_MIF))
                        continue;
+               /* Read again to allow register to stabilise */
+               csr = readb(&i2c_dev[i2c_bus_num]->sr);
 
                writeb(0x0, &i2c_dev[i2c_bus_num]->sr);
 
@@ -293,9 +323,6 @@ __i2c_write(u8 *data, int length)
 {
        int i;
 
-       writeb(I2C_CR_MEN | I2C_CR_MSTA | I2C_CR_MTX,
-              &i2c_dev[i2c_bus_num]->cr);
-
        for (i = 0; i < length; i++) {
                writeb(data[i], &i2c_dev[i2c_bus_num]->dr);
 
@@ -326,9 +353,10 @@ __i2c_read(u8 *data, int length)
                        writeb(I2C_CR_MEN | I2C_CR_MSTA | I2C_CR_TXAK,
                               &i2c_dev[i2c_bus_num]->cr);
 
-               /* Generate stop on last byte */
+               /* Do not generate stop on last byte */
                if (i == length - 1)
-                       writeb(I2C_CR_MEN | I2C_CR_TXAK, &i2c_dev[i2c_bus_num]->cr);
+                       writeb(I2C_CR_MEN | I2C_CR_MSTA | I2C_CR_MTX,
+                              &i2c_dev[i2c_bus_num]->cr);
 
                data[i] = readb(&i2c_dev[i2c_bus_num]->dr);
        }
@@ -353,6 +381,9 @@ i2c_read(u8 dev, uint addr, int alen, u8 *data, int length)
 
        writeb(I2C_CR_MEN, &i2c_dev[i2c_bus_num]->cr);
 
+       if (i2c_wait4bus()) /* Wait until STOP */
+               debug("i2c_read: wait4bus timed out\n");
+
        if (i == length)
            return 0;
 
@@ -372,6 +403,8 @@ i2c_write(u8 dev, uint addr, int alen, u8 *data, int length)
        }
 
        writeb(I2C_CR_MEN, &i2c_dev[i2c_bus_num]->cr);
+       if (i2c_wait4bus()) /* Wait until STOP */
+               debug("i2c_write: wait4bus timed out\n");
 
        if (i == length)
            return 0;
index 425eb181bf019ad4e506645aa9b885eabc110b4a..287e5559005172fd4cd4dbfedf11c1d4d63dcff0 100644 (file)
@@ -79,6 +79,7 @@ void disable_law(u8 idx)
        return;
 }
 
+#ifndef CONFIG_NAND_SPL
 static int get_law_entry(u8 i, struct law_entry *e)
 {
        volatile ccsr_local_t *ccm = (void *)(CONFIG_SYS_FSL_CORENET_CCM_ADDR);
@@ -96,6 +97,7 @@ static int get_law_entry(u8 i, struct law_entry *e)
 
        return 1;
 }
+#endif
 #else
 void set_law(u8 idx, phys_addr_t addr, enum law_size sz, enum law_trgt_if id)
 {
@@ -130,6 +132,7 @@ void disable_law(u8 idx)
        return;
 }
 
+#ifndef CONFIG_NAND_SPL
 static int get_law_entry(u8 i, struct law_entry *e)
 {
        volatile u32 *base = (volatile u32 *)(CONFIG_SYS_IMMR + 0xc08);
@@ -149,6 +152,7 @@ static int get_law_entry(u8 i, struct law_entry *e)
        return 1;
 }
 #endif
+#endif
 
 int set_next_law(phys_addr_t addr, enum law_size sz, enum law_trgt_if id)
 {
index 37d8b7312cf96d172b4132cb8b3f8db8ec5879b4..eabaf3e773f63d8e14d46694e1a57fd394437428 100644 (file)
@@ -202,7 +202,6 @@ static struct nand_ecclayout nand_davinci_4bit_layout_oobfirst = {
        },
 #endif
 };
-#endif
 
 static void nand_davinci_4bit_enable_hwecc(struct mtd_info *mtd, int mode)
 {
@@ -289,7 +288,6 @@ static int nand_davinci_4bit_calculate_ecc(struct mtd_info *mtd,
 static int nand_davinci_4bit_correct_data(struct mtd_info *mtd, uint8_t *dat,
                                          uint8_t *read_ecc, uint8_t *calc_ecc)
 {
-       struct nand_chip *this = mtd->priv;
        unsigned short ecc_10bit[8] = { 0, 0, 0, 0, 0, 0, 0, 0 };
        int i;
        unsigned int hw_4ecc[4] = { 0, 0, 0, 0 }, iserror = 0;
@@ -441,6 +439,7 @@ static int nand_davinci_4bit_correct_data(struct mtd_info *mtd, uint8_t *dat,
 
        return numerrors;
 }
+#endif /* CONFIG_SYS_NAND_4BIT_HW_ECC_OOBFIRST */
 
 static int nand_davinci_dev_ready(struct mtd_info *mtd)
 {
index 1ff9e1daf59ccaddf3d0b97613943112af608981..2404c6a8f0ef37962f19644925cc076b013730eb 100644 (file)
@@ -25,6 +25,7 @@
 
 #include "common.h"
 #include "qe.h"
+#include "asm/immap_qe.h"
 
 /* Fast or Giga ethernet
 */
index 1568310090b94d9956c75c33236ed97ba1416c97..febfbcef532614600db62070a9017c79b8813c8e 100644 (file)
@@ -23,6 +23,9 @@
 #ifndef __UEC_H__
 #define __UEC_H__
 
+#include "qe.h"
+#include "uccf.h"
+
 #define MAX_TX_THREADS                         8
 #define MAX_RX_THREADS                         8
 #define MAX_TX_QUEUES                          8
@@ -670,6 +673,7 @@ typedef enum enet_interface {
        ENET_1000_RGMII,
        ENET_1000_RGMII_ID,
        ENET_1000_RGMII_RXID,
+       ENET_1000_RGMII_TXID,
        ENET_1000_TBI,
        ENET_1000_RTBI,
        ENET_1000_SGMII
index aa4eb5e389363adf43c823f12b0a7d74ab81244d..97151839428e8913fdf67d8e1f1fc54a42a56049 100644 (file)
@@ -429,12 +429,23 @@ static int marvell_init(struct uec_mii_info *mii_info)
 {
        struct eth_device *edev = mii_info->dev;
        uec_private_t *uec = edev->priv;
+       enum enet_interface iface = uec->uec_info->enet_interface;
 
-       if (uec->uec_info->enet_interface == ENET_1000_RGMII_ID) {
+       if (iface == ENET_1000_RGMII_ID ||
+                       iface == ENET_1000_RGMII_RXID ||
+                       iface == ENET_1000_RGMII_TXID) {
                int temp;
 
                temp = phy_read(mii_info, MII_M1111_PHY_EXT_CR);
-               temp |= (MII_M1111_RX_DELAY | MII_M1111_TX_DELAY);
+               if (iface == ENET_1000_RGMII_ID) {
+                       temp |= MII_M1111_RX_DELAY | MII_M1111_TX_DELAY;
+               } else if (iface == ENET_1000_RGMII_RXID) {
+                       temp &= ~MII_M1111_TX_DELAY;
+                       temp |= MII_M1111_RX_DELAY;
+               } else if (iface == ENET_1000_RGMII_TXID) {
+                       temp &= ~MII_M1111_RX_DELAY;
+                       temp |= MII_M1111_TX_DELAY;
+               }
                phy_write(mii_info, MII_M1111_PHY_EXT_CR, temp);
 
                temp = phy_read(mii_info, MII_M1111_PHY_EXT_SR);
index b03ed0bb8e9287214fd9bbbac28cff0fdc1c0385..286739c3687834de0e93fa644bfdde1607510271 100644 (file)
@@ -439,7 +439,7 @@ static unsigned long ubifs_findfile(struct super_block *sb, char *filename)
                                continue;
                        }
                        /* Relative to cur dir */
-                       sprintf(buf, "%s%s",
+                       sprintf(buf, "%s/%s",
                                        link_name, next == NULL ? "" : next);
                        memcpy(symlinkpath, buf, sizeof(buf));
                        next = name = symlinkpath;
index 100dfe10692195f88f150bc5289d3fdb875e150c..41942954b80ba18b2fa124739e2f7ba91268885a 100644 (file)
 #include <asm/fsl_lbc.h>
 
 typedef struct ccsr_local {
-       u32     ccsrbarh;       /* 0x0 - Control Configuration Status Registers Base Address Register High */
-       u32     ccsrbarl;       /* 0x4 - Control Configuration Status Registers Base Address Register Low */
-       u32     ccsrar;         /* 0x8 - Configuration, Control, and Status Attribute Register */
+       u32     ccsrbarh;       /* CCSR Base Addr High */
+       u32     ccsrbarl;       /* CCSR Base Addr Low */
+       u32     ccsrar;         /* CCSR Attr */
 #define CCSRAR_C       0x80000000      /* Commit */
        u8      res1[4];
-       u32     altcbarh;       /* 0x10 - Alternate Configuration Base Address Register High */
-       u32     altcbarl;       /* 0x14 - Alternate Configuration Base Address Register Low */
-       u32     altcar;         /* 0x18 - Alternate Configuration Attribute Register */
+       u32     altcbarh;       /* Alternate Configuration Base Addr High */
+       u32     altcbarl;       /* Alternate Configuration Base Addr Low */
+       u32     altcar;         /* Alternate Configuration Attr */
        u8      res2[4];
-       u32     bstrh;          /* 0x20 - Boot space translation register high */
-       u32     bstrl;          /* 0x24 - Boot space translation register Low */
-       u32     bstrar;         /* 0x28 - Boot space translation attributes register */
+       u32     bstrh;          /* Boot space translation high */
+       u32     bstrl;          /* Boot space translation Low */
+       u32     bstrar;         /* Boot space translation attributes */
        u8      res3[0xbd4];
        struct {
-               u32     lawbarh;        /* 0xc00 + n * 0x10 - LAW0 base address register high */
-               u32     lawbarl;        /* 0xc04 + n * 0x10 - LAW0 base address register low */
-               u32     lawar;          /* 0xc08 + n * 0x10 - LAW0 attributes register */
+               u32     lawbarh;        /* LAWn base addr high */
+               u32     lawbarl;        /* LAWn base addr low */
+               u32     lawar;          /* LAWn attributes */
                u8      res4[4];
        } law[32];
        u8      res35[0x204];
 } ccsr_local_t;
 
-/*
- * Local-Access Registers and ECM Registers(0x0000-0x2000)
- */
+/* Local-Access Registers & ECM Registers */
 typedef struct ccsr_local_ecm {
-       uint    ccsrbar;        /* 0x0 - Control Configuration Status Registers Base Address Register */
-       char    res1[4];
-       uint    altcbar;        /* 0x8 - Alternate Configuration Base Address Register */
-       char    res2[4];
-       uint    altcar;         /* 0x10 - Alternate Configuration Attribute Register */
-       char    res3[12];
-       uint    bptr;           /* 0x20 - Boot Page Translation Register */
-       char    res4[3044];
-       uint    lawbar0;        /* 0xc08 - Local Access Window 0 Base Address Register */
-       char    res5[4];
-       uint    lawar0;         /* 0xc10 - Local Access Window 0 Attributes Register */
-       char    res6[20];
-       uint    lawbar1;        /* 0xc28 - Local Access Window 1 Base Address Register */
-       char    res7[4];
-       uint    lawar1;         /* 0xc30 - Local Access Window 1 Attributes Register */
-       char    res8[20];
-       uint    lawbar2;        /* 0xc48 - Local Access Window 2 Base Address Register */
-       char    res9[4];
-       uint    lawar2;         /* 0xc50 - Local Access Window 2 Attributes Register */
-       char    res10[20];
-       uint    lawbar3;        /* 0xc68 - Local Access Window 3 Base Address Register */
-       char    res11[4];
-       uint    lawar3;         /* 0xc70 - Local Access Window 3 Attributes Register */
-       char    res12[20];
-       uint    lawbar4;        /* 0xc88 - Local Access Window 4 Base Address Register */
-       char    res13[4];
-       uint    lawar4;         /* 0xc90 - Local Access Window 4 Attributes Register */
-       char    res14[20];
-       uint    lawbar5;        /* 0xca8 - Local Access Window 5 Base Address Register */
-       char    res15[4];
-       uint    lawar5;         /* 0xcb0 - Local Access Window 5 Attributes Register */
-       char    res16[20];
-       uint    lawbar6;        /* 0xcc8 - Local Access Window 6 Base Address Register */
-       char    res17[4];
-       uint    lawar6;         /* 0xcd0 - Local Access Window 6 Attributes Register */
-       char    res18[20];
-       uint    lawbar7;        /* 0xce8 - Local Access Window 7 Base Address Register */
-       char    res19[4];
-       uint    lawar7;         /* 0xcf0 - Local Access Window 7 Attributes Register */
-       char    res19_8a[20];
-       uint    lawbar8;        /* 0xd08 - Local Access Window 8 Base Address Register */
-       char    res19_8b[4];
-       uint    lawar8;         /* 0xd10 - Local Access Window 8 Attributes Register */
-       char    res19_9a[20];
-       uint    lawbar9;        /* 0xd28 - Local Access Window 9 Base Address Register */
-       char    res19_9b[4];
-       uint    lawar9;         /* 0xd30 - Local Access Window 9 Attributes Register */
-       char    res19_10a[20];
-       uint    lawbar10;       /* 0xd48 - Local Access Window 10 Base Address Register */
-       char    res19_10b[4];
-       uint    lawar10;        /* 0xd50 - Local Access Window 10 Attributes Register */
-       char    res19_11a[20];
-       uint    lawbar11;       /* 0xd68 - Local Access Window 11 Base Address Register */
-       char    res19_11b[4];
-       uint    lawar11;        /* 0xd70 - Local Access Window 11 Attributes Register */
-       char    res20[652];
-       uint    eebacr;         /* 0x1000 - ECM CCB Address Configuration Register */
-       char    res21[12];
-       uint    eebpcr;         /* 0x1010 - ECM CCB Port Configuration Register */
-       char    res22[3564];
-       uint    eedr;           /* 0x1e00 - ECM Error Detect Register */
-       char    res23[4];
-       uint    eeer;           /* 0x1e08 - ECM Error Enable Register */
-       uint    eeatr;          /* 0x1e0c - ECM Error Attributes Capture Register */
-       uint    eeadr;          /* 0x1e10 - ECM Error Address Capture Register */
-       char    res24[492];
+       u32     ccsrbar;        /* CCSR Base Addr */
+       u8      res1[4];
+       u32     altcbar;        /* Alternate Configuration Base Addr */
+       u8      res2[4];
+       u32     altcar;         /* Alternate Configuration Attr */
+       u8      res3[12];
+       u32     bptr;           /* Boot Page Translation */
+       u8      res4[3044];
+       u32     lawbar0;        /* Local Access Window 0 Base Addr */
+       u8      res5[4];
+       u32     lawar0;         /* Local Access Window 0 Attrs */
+       u8      res6[20];
+       u32     lawbar1;        /* Local Access Window 1 Base Addr */
+       u8      res7[4];
+       u32     lawar1;         /* Local Access Window 1 Attrs */
+       u8      res8[20];
+       u32     lawbar2;        /* Local Access Window 2 Base Addr */
+       u8      res9[4];
+       u32     lawar2;         /* Local Access Window 2 Attrs */
+       u8      res10[20];
+       u32     lawbar3;        /* Local Access Window 3 Base Addr */
+       u8      res11[4];
+       u32     lawar3;         /* Local Access Window 3 Attrs */
+       u8      res12[20];
+       u32     lawbar4;        /* Local Access Window 4 Base Addr */
+       u8      res13[4];
+       u32     lawar4;         /* Local Access Window 4 Attrs */
+       u8      res14[20];
+       u32     lawbar5;        /* Local Access Window 5 Base Addr */
+       u8      res15[4];
+       u32     lawar5;         /* Local Access Window 5 Attrs */
+       u8      res16[20];
+       u32     lawbar6;        /* Local Access Window 6 Base Addr */
+       u8      res17[4];
+       u32     lawar6;         /* Local Access Window 6 Attrs */
+       u8      res18[20];
+       u32     lawbar7;        /* Local Access Window 7 Base Addr */
+       u8      res19[4];
+       u32     lawar7;         /* Local Access Window 7 Attrs */
+       u8      res19_8a[20];
+       u32     lawbar8;        /* Local Access Window 8 Base Addr */
+       u8      res19_8b[4];
+       u32     lawar8;         /* Local Access Window 8 Attrs */
+       u8      res19_9a[20];
+       u32     lawbar9;        /* Local Access Window 9 Base Addr */
+       u8      res19_9b[4];
+       u32     lawar9;         /* Local Access Window 9 Attrs */
+       u8      res19_10a[20];
+       u32     lawbar10;       /* Local Access Window 10 Base Addr */
+       u8      res19_10b[4];
+       u32     lawar10;        /* Local Access Window 10 Attrs */
+       u8      res19_11a[20];
+       u32     lawbar11;       /* Local Access Window 11 Base Addr */
+       u8      res19_11b[4];
+       u32     lawar11;        /* Local Access Window 11 Attrs */
+       u8      res20[652];
+       u32     eebacr;         /* ECM CCB Addr Configuration */
+       u8      res21[12];
+       u32     eebpcr;         /* ECM CCB Port Configuration */
+       u8      res22[3564];
+       u32     eedr;           /* ECM Error Detect */
+       u8      res23[4];
+       u32     eeer;           /* ECM Error Enable */
+       u32     eeatr;          /* ECM Error Attrs Capture */
+       u32     eeadr;          /* ECM Error Addr Capture */
+       u8      res24[492];
 } ccsr_local_ecm_t;
 
-/*
- * DDR memory controller registers(0x2000-0x3000)
- */
+/* DDR memory controller registers */
 typedef struct ccsr_ddr {
-       uint    cs0_bnds;               /* 0x2000 - DDR Chip Select 0 Memory Bounds */
-       char    res1[4];
-       uint    cs1_bnds;               /* 0x2008 - DDR Chip Select 1 Memory Bounds */
-       char    res2[4];
-       uint    cs2_bnds;               /* 0x2010 - DDR Chip Select 2 Memory Bounds */
-       char    res3[4];
-       uint    cs3_bnds;               /* 0x2018 - DDR Chip Select 3 Memory Bounds */
-       char    res4[100];
-       uint    cs0_config;             /* 0x2080 - DDR Chip Select Configuration */
-       uint    cs1_config;             /* 0x2084 - DDR Chip Select Configuration */
-       uint    cs2_config;             /* 0x2088 - DDR Chip Select Configuration */
-       uint    cs3_config;             /* 0x208c - DDR Chip Select Configuration */
-       char    res4a[48];
-       uint    cs0_config_2;           /* 0x20c0 - DDR Chip Select Configuration 2 */
-       uint    cs1_config_2;           /* 0x20c4 - DDR Chip Select Configuration 2 */
-       uint    cs2_config_2;           /* 0x20c8 - DDR Chip Select Configuration 2 */
-       uint    cs3_config_2;           /* 0x20cc - DDR Chip Select Configuration 2 */
-       char    res5[48];
-       uint    timing_cfg_3;           /* 0x2100 - DDR SDRAM Timing Configuration Register 3 */
-       uint    timing_cfg_0;           /* 0x2104 - DDR SDRAM Timing Configuration Register 0 */
-       uint    timing_cfg_1;           /* 0x2108 - DDR SDRAM Timing Configuration Register 1 */
-       uint    timing_cfg_2;           /* 0x210c - DDR SDRAM Timing Configuration Register 2 */
-       uint    sdram_cfg;              /* 0x2110 - DDR SDRAM Control Configuration */
-       uint    sdram_cfg_2;            /* 0x2114 - DDR SDRAM Control Configuration 2 */
-       uint    sdram_mode;             /* 0x2118 - DDR SDRAM Mode Configuration */
-       uint    sdram_mode_2;           /* 0x211c - DDR SDRAM Mode Configuration 2*/
-       uint    sdram_md_cntl;          /* 0x2120 - DDR SDRAM Mode Control */
-       uint    sdram_interval;         /* 0x2124 - DDR SDRAM Interval Configuration */
-       uint    sdram_data_init;        /* 0x2128 - DDR SDRAM Data initialization */
-       char    res6[4];
-       uint    sdram_clk_cntl;         /* 0x2130 - DDR SDRAM Clock Control */
-       char    res7[20];
-       uint    init_addr;              /* 0x2148 - DDR training initialization address */
-       uint    init_ext_addr;          /* 0x214C - DDR training initialization extended address */
-       char    res8_1[16];
-       uint    timing_cfg_4;           /* 0x2160 - DDR SDRAM Timing Configuration Register 4 */
-       uint    timing_cfg_5;           /* 0x2164 - DDR SDRAM Timing Configuration Register 5 */
-       char    reg8_1a[8];
-       uint    ddr_zq_cntl;            /* 0x2170 - DDR ZQ calibration control*/
-       uint    ddr_wrlvl_cntl;         /* 0x2174 - DDR write leveling control*/
-       char    reg8_1aa[4];
-       uint    ddr_sr_cntr;            /* 0x217C - DDR self refresh counter */
-       uint    ddr_sdram_rcw_1;        /* 0x2180 - DDR Register Control Words 1 */
-       uint    ddr_sdram_rcw_2;        /* 0x2184 - DDR Register Control Words 2 */
-       char    res8_1b[2456];
-       uint    ddr_dsr1;               /* 0x2B20 - DDR Debug Status Register 1 */
-       uint    ddr_dsr2;               /* 0x2B24 - DDR Debug Status Register 2 */
-       uint    ddr_cdr1;               /* 0x2B28 - DDR Control Driver Register 1 */
-       uint    ddr_cdr2;               /* 0x2B2C - DDR Control Driver Register 2 */
-       char    res8_1c[200];
-       uint    ip_rev1;                /* 0x2BF8 - DDR IP Block Revision 1 */
-       uint    ip_rev2;                /* 0x2BFC - DDR IP Block Revision 2 */
-       char    res8_2[512];
-       uint    data_err_inject_hi;     /* 0x2e00 - DDR Memory Data Path Error Injection Mask High */
-       uint    data_err_inject_lo;     /* 0x2e04 - DDR Memory Data Path Error Injection Mask Low */
-       uint    ecc_err_inject;         /* 0x2e08 - DDR Memory Data Path Error Injection Mask ECC */
-       char    res9[20];
-       uint    capture_data_hi;        /* 0x2e20 - DDR Memory Data Path Read Capture High */
-       uint    capture_data_lo;        /* 0x2e24 - DDR Memory Data Path Read Capture Low */
-       uint    capture_ecc;            /* 0x2e28 - DDR Memory Data Path Read Capture ECC */
-       char    res10[20];
-       uint    err_detect;             /* 0x2e40 - DDR Memory Error Detect */
-       uint    err_disable;            /* 0x2e44 - DDR Memory Error Disable */
-       uint    err_int_en;             /* 0x2e48 - DDR  */
-       uint    capture_attributes;     /* 0x2e4c - DDR Memory Error Attributes Capture */
-       uint    capture_address;        /* 0x2e50 - DDR Memory Error Address Capture */
-       uint    capture_ext_address;    /* 0x2e54 - DDR Memory Error Extended Address Capture */
-       uint    err_sbe;                /* 0x2e58 - DDR Memory Single-Bit ECC Error Management */
-       char    res11[164];
-       uint    debug_1;                /* 0x2f00 */
-       uint    debug_2;
-       uint    debug_3;
-       uint    debug_4;
-       uint    debug_5;
-       uint    debug_6;
-       uint    debug_7;
-       uint    debug_8;
-       uint    debug_9;
-       uint    debug_10;
-       uint    debug_11;
-       uint    debug_12;
-       uint    debug_13;               /* +0xF30 */
-       uint    debug_14;
-       uint    debug_15;
-       uint    debug_16;
-       uint    debug_17;
-       uint    debug_18;               /* +0xF44 */
-       char    res12[184];
+       u32     cs0_bnds;               /* Chip Select 0 Memory Bounds */
+       u8      res1[4];
+       u32     cs1_bnds;               /* Chip Select 1 Memory Bounds */
+       u8      res2[4];
+       u32     cs2_bnds;               /* Chip Select 2 Memory Bounds */
+       u8      res3[4];
+       u32     cs3_bnds;               /* Chip Select 3 Memory Bounds */
+       u8      res4[100];
+       u32     cs0_config;             /* Chip Select Configuration */
+       u32     cs1_config;             /* Chip Select Configuration */
+       u32     cs2_config;             /* Chip Select Configuration */
+       u32     cs3_config;             /* Chip Select Configuration */
+       u8      res4a[48];
+       u32     cs0_config_2;           /* Chip Select Configuration 2 */
+       u32     cs1_config_2;           /* Chip Select Configuration 2 */
+       u32     cs2_config_2;           /* Chip Select Configuration 2 */
+       u32     cs3_config_2;           /* Chip Select Configuration 2 */
+       u8      res5[48];
+       u32     timing_cfg_3;           /* SDRAM Timing Configuration 3 */
+       u32     timing_cfg_0;           /* SDRAM Timing Configuration 0 */
+       u32     timing_cfg_1;           /* SDRAM Timing Configuration 1 */
+       u32     timing_cfg_2;           /* SDRAM Timing Configuration 2 */
+       u32     sdram_cfg;              /* SDRAM Control Configuration */
+       u32     sdram_cfg_2;            /* SDRAM Control Configuration 2 */
+       u32     sdram_mode;             /* SDRAM Mode Configuration */
+       u32     sdram_mode_2;           /* SDRAM Mode Configuration 2 */
+       u32     sdram_md_cntl;          /* SDRAM Mode Control */
+       u32     sdram_interval;         /* SDRAM Interval Configuration */
+       u32     sdram_data_init;        /* SDRAM Data initialization */
+       u8      res6[4];
+       u32     sdram_clk_cntl;         /* SDRAM Clock Control */
+       u8      res7[20];
+       u32     init_addr;              /* training init addr */
+       u32     init_ext_addr;          /* training init extended addr */
+       u8      res8_1[16];
+       u32     timing_cfg_4;           /* SDRAM Timing Configuration 4 */
+       u32     timing_cfg_5;           /* SDRAM Timing Configuration 5 */
+       u8      reg8_1a[8];
+       u32     ddr_zq_cntl;            /* ZQ calibration control*/
+       u32     ddr_wrlvl_cntl;         /* write leveling control*/
+       u8      reg8_1aa[4];
+       u32     ddr_sr_cntr;            /* self refresh counter */
+       u32     ddr_sdram_rcw_1;        /* Control Words 1 */
+       u32     ddr_sdram_rcw_2;        /* Control Words 2 */
+       u8      res8_1b[2456];
+       u32     ddr_dsr1;               /* Debug Status 1 */
+       u32     ddr_dsr2;               /* Debug Status 2 */
+       u32     ddr_cdr1;               /* Control Driver 1 */
+       u32     ddr_cdr2;               /* Control Driver 2 */
+       u8      res8_1c[200];
+       u32     ip_rev1;                /* IP Block Revision 1 */
+       u32     ip_rev2;                /* IP Block Revision 2 */
+       u8      res8_2[512];
+       u32     data_err_inject_hi;     /* Data Path Err Injection Mask High */
+       u32     data_err_inject_lo;     /* Data Path Err Injection Mask Low */
+       u32     ecc_err_inject;         /* Data Path Err Injection Mask ECC */
+       u8      res9[20];
+       u32     capture_data_hi;        /* Data Path Read Capture High */
+       u32     capture_data_lo;        /* Data Path Read Capture Low */
+       u32     capture_ecc;            /* Data Path Read Capture ECC */
+       u8      res10[20];
+       u32     err_detect;             /* Error Detect */
+       u32     err_disable;            /* Error Disable */
+       u32     err_int_en;
+       u32     capture_attributes;     /* Error Attrs Capture */
+       u32     capture_address;        /* Error Addr Capture */
+       u32     capture_ext_address;    /* Error Extended Addr Capture */
+       u32     err_sbe;                /* Single-Bit ECC Error Management */
+       u8      res11[164];
+       u32     debug_1;
+       u32     debug_2;
+       u32     debug_3;
+       u32     debug_4;
+       u32     debug_5;
+       u32     debug_6;
+       u32     debug_7;
+       u32     debug_8;
+       u32     debug_9;
+       u32     debug_10;
+       u32     debug_11;
+       u32     debug_12;
+       u32     debug_13;
+       u32     debug_14;
+       u32     debug_15;
+       u32     debug_16;
+       u32     debug_17;
+       u32     debug_18;
+       u8      res12[184];
 } ccsr_ddr_t;
 
-/*
- * I2C Registers(0x3000-0x4000)
- */
+/* I2C Registers */
 typedef struct ccsr_i2c {
        struct fsl_i2c  i2c[1];
        u8      res[4096 - 1 * sizeof(struct fsl_i2c)];
@@ -217,176 +211,167 @@ typedef struct ccsr_i2c {
        || defined(CONFIG_MPC8541) \
        || defined(CONFIG_MPC8548) \
        || defined(CONFIG_MPC8555)
-/* DUART Registers(0x4000-0x5000) */
+/* DUART Registers */
 typedef struct ccsr_duart {
-       char    res1[1280];
-       u_char  urbr1_uthr1_udlb1;/* 0x4500 - URBR1, UTHR1, UDLB1 with the same address offset of 0x04500 */
-       u_char  uier1_udmb1;    /* 0x4501 - UIER1, UDMB1 with the same address offset of 0x04501 */
-       u_char  uiir1_ufcr1_uafr1;/* 0x4502 - UIIR1, UFCR1, UAFR1 with the same address offset of 0x04502 */
-       u_char  ulcr1;          /* 0x4503 - UART1 Line Control Register */
-       u_char  umcr1;          /* 0x4504 - UART1 Modem Control Register */
-       u_char  ulsr1;          /* 0x4505 - UART1 Line Status Register */
-       u_char  umsr1;          /* 0x4506 - UART1 Modem Status Register */
-       u_char  uscr1;          /* 0x4507 - UART1 Scratch Register */
-       char    res2[8];
-       u_char  udsr1;          /* 0x4510 - UART1 DMA Status Register */
-       char    res3[239];
-       u_char  urbr2_uthr2_udlb2;/* 0x4600 - URBR2, UTHR2, UDLB2 with the same address offset of 0x04600 */
-       u_char  uier2_udmb2;    /* 0x4601 - UIER2, UDMB2 with the same address offset of 0x04601 */
-       u_char  uiir2_ufcr2_uafr2;/* 0x4602 - UIIR2, UFCR2, UAFR2 with the same address offset of 0x04602 */
-       u_char  ulcr2;          /* 0x4603 - UART2 Line Control Register */
-       u_char  umcr2;          /* 0x4604 - UART2 Modem Control Register */
-       u_char  ulsr2;          /* 0x4605 - UART2 Line Status Register */
-       u_char  umsr2;          /* 0x4606 - UART2 Modem Status Register */
-       u_char  uscr2;          /* 0x4607 - UART2 Scratch Register */
-       char    res4[8];
-       u_char  udsr2;          /* 0x4610 - UART2 DMA Status Register */
-       char    res5[2543];
+       u8      res1[1280];
+/* URBR1, UTHR1, UDLB1 with the same addr */
+       u8      urbr1_uthr1_udlb1;
+/* UIER1, UDMB1 with the same addr01 */
+       u8      uier1_udmb1;
+/* UIIR1, UFCR1, UAFR1 with the same addr */
+       u8      uiir1_ufcr1_uafr1;
+       u8      ulcr1;          /* UART1 Line Control */
+       u8      umcr1;          /* UART1 Modem Control */
+       u8      ulsr1;          /* UART1 Line Status */
+       u8      umsr1;          /* UART1 Modem Status */
+       u8      uscr1;          /* UART1 Scratch */
+       u8      res2[8];
+       u8      udsr1;          /* UART1 DMA Status */
+       u8      res3[239];
+/* URBR2, UTHR2, UDLB2 with the same addr */
+       u8      urbr2_uthr2_udlb2;
+/* UIER2, UDMB2 with the same addr */
+       u8      uier2_udmb2;
+/* UIIR2, UFCR2, UAFR2 with the same addr */
+       u8      uiir2_ufcr2_uafr2;
+       u8      ulcr2;          /* UART2 Line Control */
+       u8      umcr2;          /* UART2 Modem Control */
+       u8      ulsr2;          /* UART2 Line Status */
+       u8      umsr2;          /* UART2 Modem Status */
+       u8      uscr2;          /* UART2 Scratch */
+       u8      res4[8];
+       u8      udsr2;          /* UART2 DMA Status */
+       u8      res5[2543];
 } ccsr_duart_t;
 #else /* MPC8560 uses UART on its CPM */
 typedef struct ccsr_duart {
-       char res[4096];
+       u8 res[4096];
 } ccsr_duart_t;
 #endif
 
-/* Local Bus Controller Registers(0x5000-0x6000) */
-/* Omitting OCeaN(0x6000) and Reserved(0x7000) block */
-
+/* Local Bus Controller Registers */
 typedef struct ccsr_lbc {
-       uint    br0;            /* 0x5000 - LBC Base Register 0 */
-       uint    or0;            /* 0x5004 - LBC Options Register 0 */
-       uint    br1;            /* 0x5008 - LBC Base Register 1 */
-       uint    or1;            /* 0x500c - LBC Options Register 1 */
-       uint    br2;            /* 0x5010 - LBC Base Register 2 */
-       uint    or2;            /* 0x5014 - LBC Options Register 2 */
-       uint    br3;            /* 0x5018 - LBC Base Register 3 */
-       uint    or3;            /* 0x501c - LBC Options Register 3 */
-       uint    br4;            /* 0x5020 - LBC Base Register 4 */
-       uint    or4;            /* 0x5024 - LBC Options Register 4 */
-       uint    br5;            /* 0x5028 - LBC Base Register 5 */
-       uint    or5;            /* 0x502c - LBC Options Register 5 */
-       uint    br6;            /* 0x5030 - LBC Base Register 6 */
-       uint    or6;            /* 0x5034 - LBC Options Register 6 */
-       uint    br7;            /* 0x5038 - LBC Base Register 7 */
-       uint    or7;            /* 0x503c - LBC Options Register 7 */
-       char    res1[40];
-       uint    mar;            /* 0x5068 - LBC UPM Address Register */
-       char    res2[4];
-       uint    mamr;           /* 0x5070 - LBC UPMA Mode Register */
-       uint    mbmr;           /* 0x5074 - LBC UPMB Mode Register */
-       uint    mcmr;           /* 0x5078 - LBC UPMC Mode Register */
-       char    res3[8];
-       uint    mrtpr;          /* 0x5084 - LBC Memory Refresh Timer Prescaler Register */
-       uint    mdr;            /* 0x5088 - LBC UPM Data Register */
-       char    res4[8];
-       uint    lsdmr;          /* 0x5094 - LBC SDRAM Mode Register */
-       char    res5[8];
-       uint    lurt;           /* 0x50a0 - LBC UPM Refresh Timer */
-       uint    lsrt;           /* 0x50a4 - LBC SDRAM Refresh Timer */
-       char    res6[8];
-       uint    ltesr;          /* 0x50b0 - LBC Transfer Error Status Register */
-       uint    ltedr;          /* 0x50b4 - LBC Transfer Error Disable Register */
-       uint    lteir;          /* 0x50b8 - LBC Transfer Error Interrupt Register */
-       uint    lteatr;         /* 0x50bc - LBC Transfer Error Attributes Register */
-       uint    ltear;          /* 0x50c0 - LBC Transfer Error Address Register */
-       char    res7[12];
-       uint    lbcr;           /* 0x50d0 - LBC Configuration Register */
-       uint    lcrr;           /* 0x50d4 - LBC Clock Ratio Register */
-       char    res8[3880];
+       u32     br0;            /* LBC Base 0 */
+       u32     or0;            /* LBC Options 0 */
+       u32     br1;            /* LBC Base 1 */
+       u32     or1;            /* LBC Options 1 */
+       u32     br2;            /* LBC Base 2 */
+       u32     or2;            /* LBC Options 2 */
+       u32     br3;            /* LBC Base 3 */
+       u32     or3;            /* LBC Options 3 */
+       u32     br4;            /* LBC Base 4 */
+       u32     or4;            /* LBC Options 4 */
+       u32     br5;            /* LBC Base 5 */
+       u32     or5;            /* LBC Options 5 */
+       u32     br6;            /* LBC Base 6 */
+       u32     or6;            /* LBC Options 6 */
+       u32     br7;            /* LBC Base 7 */
+       u32     or7;            /* LBC Options 7 */
+       u8      res1[40];
+       u32     mar;            /* LBC UPM Addr */
+       u8      res2[4];
+       u32     mamr;           /* LBC UPMA Mode */
+       u32     mbmr;           /* LBC UPMB Mode */
+       u32     mcmr;           /* LBC UPMC Mode */
+       u8      res3[8];
+       u32     mrtpr;          /* LBC Memory Refresh Timer Prescaler */
+       u32     mdr;            /* LBC UPM Data */
+       u8      res4[8];
+       u32     lsdmr;          /* LBC SDRAM Mode */
+       u8      res5[8];
+       u32     lurt;           /* LBC UPM Refresh Timer */
+       u32     lsrt;           /* LBC SDRAM Refresh Timer */
+       u8      res6[8];
+       u32     ltesr;          /* LBC Transfer Error Status */
+       u32     ltedr;          /* LBC Transfer Error Disable */
+       u32     lteir;          /* LBC Transfer Error IRQ */
+       u32     lteatr;         /* LBC Transfer Error Attrs */
+       u32     ltear;          /* LBC Transfer Error Addr */
+       u8      res7[12];
+       u32     lbcr;           /* LBC Configuration */
+       u32     lcrr;           /* LBC Clock Ratio */
+       u8      res8[3880];
 } ccsr_lbc_t;
 
-/*
- * eSPI Registers(0x7000-0x8000)
- */
+/* eSPI Registers */
 typedef struct ccsr_espi {
-       uint    mode;           /* 0x00 - eSPI mode register  */
-       uint    event;          /* 0x04 - eSPI event register */
-       uint    mask;           /* 0x08 - eSPI mask register  */
-       uint    com;            /* 0x0c - eSPI command register */
-       uint    tx;             /* 0x10 - eSPI transmit FIFO access register */
-       uint    rx;             /* 0x14 - eSPI receive FIFO access register */
-       char    res1[8];        /* reserved */
-       uint    csmode[4];      /* 0x20 - 0x2c: sSPI CS0/1/2/3 mode register */
-       char    res2[4048];     /* fill up to 0x1000 */
+       u32     mode;           /* eSPI mode */
+       u32     event;          /* eSPI event */
+       u32     mask;           /* eSPI mask */
+       u32     com;            /* eSPI command */
+       u32     tx;             /* eSPI transmit FIFO access */
+       u32     rx;             /* eSPI receive FIFO access */
+       u8      res1[8];        /* reserved */
+       u32     csmode[4];      /* 0x2c: sSPI CS0/1/2/3 mode */
+       u8      res2[4048];     /* fill up to 0x1000 */
 } ccsr_espi_t;
 
-/*
- * PCI Registers(0x8000-0x9000)
- */
+/* PCI Registers */
 typedef struct ccsr_pcix {
-       uint    cfg_addr;       /* 0x8000 - PCIX Configuration Address Register */
-       uint    cfg_data;       /* 0x8004 - PCIX Configuration Data Register */
-       uint    int_ack;        /* 0x8008 - PCIX Interrupt Acknowledge Register */
-       char    res1[3060];
-       uint    potar0;         /* 0x8c00 - PCIX Outbound Transaction Address Register 0 */
-       uint    potear0;        /* 0x8c04 - PCIX Outbound Translation Extended Address Register 0 */
-       uint    powbar0;        /* 0x8c08 - PCIX Outbound Window Base Address Register 0 */
-       uint    powbear0;       /* 0x8c0c - PCIX Outbound Window Base Extended Address Register 0 */
-       uint    powar0;         /* 0x8c10 - PCIX Outbound Window Attributes Register 0 */
-       char    res2[12];
-       uint    potar1;         /* 0x8c20 - PCIX Outbound Transaction Address Register 1 */
-       uint    potear1;        /* 0x8c24 - PCIX Outbound Translation Extended Address Register 1 */
-       uint    powbar1;        /* 0x8c28 - PCIX Outbound Window Base Address Register 1 */
-       uint    powbear1;       /* 0x8c2c - PCIX Outbound Window Base Extended Address Register 1 */
-       uint    powar1;         /* 0x8c30 - PCIX Outbound Window Attributes Register 1 */
-       char    res3[12];
-       uint    potar2;         /* 0x8c40 - PCIX Outbound Transaction Address Register 2 */
-       uint    potear2;        /* 0x8c44 - PCIX Outbound Translation Extended Address Register 2 */
-       uint    powbar2;        /* 0x8c48 - PCIX Outbound Window Base Address Register 2 */
-       uint    powbear2;       /* 0x8c4c - PCIX Outbound Window Base Extended Address Register 2 */
-       uint    powar2;         /* 0x8c50 - PCIX Outbound Window Attributes Register 2 */
-       char    res4[12];
-       uint    potar3;         /* 0x8c60 - PCIX Outbound Transaction Address Register 3 */
-       uint    potear3;        /* 0x8c64 - PCIX Outbound Translation Extended Address Register 3 */
-       uint    powbar3;        /* 0x8c68 - PCIX Outbound Window Base Address Register 3 */
-       uint    powbear3;       /* 0x8c6c - PCIX Outbound Window Base Extended Address Register 3 */
-       uint    powar3;         /* 0x8c70 - PCIX Outbound Window Attributes Register 3 */
-       char    res5[12];
-       uint    potar4;         /* 0x8c80 - PCIX Outbound Transaction Address Register 4 */
-       uint    potear4;        /* 0x8c84 - PCIX Outbound Translation Extended Address Register 4 */
-       uint    powbar4;        /* 0x8c88 - PCIX Outbound Window Base Address Register 4 */
-       uint    powbear4;       /* 0x8c8c - PCIX Outbound Window Base Extended Address Register 4 */
-       uint    powar4;         /* 0x8c90 - PCIX Outbound Window Attributes Register 4 */
-       char    res6[268];
-       uint    pitar3;         /* 0x8da0 - PCIX Inbound Translation Address Register 3  */
-       uint    pitear3;        /* 0x8da4 - PCIX Inbound Translation Extended Address Register 3 */
-       uint    piwbar3;        /* 0x8da8 - PCIX Inbound Window Base Address Register 3 */
-       uint    piwbear3;       /* 0x8dac - PCIX Inbound Window Base Extended Address Register 3 */
-       uint    piwar3;         /* 0x8db0 - PCIX Inbound Window Attributes Register 3 */
-       char    res7[12];
-       uint    pitar2;         /* 0x8dc0 - PCIX Inbound Translation Address Register 2  */
-       uint    pitear2;        /* 0x8dc4 - PCIX Inbound Translation Extended Address Register 2 */
-       uint    piwbar2;        /* 0x8dc8 - PCIX Inbound Window Base Address Register 2 */
-       uint    piwbear2;       /* 0x8dcc - PCIX Inbound Window Base Extended Address Register 2 */
-       uint    piwar2;         /* 0x8dd0 - PCIX Inbound Window Attributes Register 2 */
-       char    res8[12];
-       uint    pitar1;         /* 0x8de0 - PCIX Inbound Translation Address Register 1  */
-       uint    pitear1;        /* 0x8de4 - PCIX Inbound Translation Extended Address Register 1 */
-       uint    piwbar1;        /* 0x8de8 - PCIX Inbound Window Base Address Register 1 */
-       char    res9[4];
-       uint    piwar1;         /* 0x8df0 - PCIX Inbound Window Attributes Register 1 */
-       char    res10[12];
-       uint    pedr;           /* 0x8e00 - PCIX Error Detect Register */
-       uint    pecdr;          /* 0x8e04 - PCIX Error Capture Disable Register */
-       uint    peer;           /* 0x8e08 - PCIX Error Enable Register */
-       uint    peattrcr;       /* 0x8e0c - PCIX Error Attributes Capture Register */
-       uint    peaddrcr;       /* 0x8e10 - PCIX Error Address Capture Register */
-       uint    peextaddrcr;    /* 0x8e14 - PCIX  Error Extended Address Capture Register */
-       uint    pedlcr;         /* 0x8e18 - PCIX Error Data Low Capture Register */
-       uint    pedhcr;         /* 0x8e1c - PCIX Error Error Data High Capture Register */
-       uint    gas_timr;       /* 0x8e20 - PCIX Gasket Timer Register */
-       char    res11[476];
+       u32     cfg_addr;       /* PCIX Configuration Addr */
+       u32     cfg_data;       /* PCIX Configuration Data */
+       u32     int_ack;        /* PCIX IRQ Acknowledge */
+       u8      res1[3060];
+       u32     potar0;         /* PCIX Outbound Transaction Addr 0 */
+       u32     potear0;        /* PCIX Outbound Translation Extended Addr 0 */
+       u32     powbar0;        /* PCIX Outbound Window Base Addr 0 */
+       u32     powbear0;       /* PCIX Outbound Window Base Extended Addr 0 */
+       u32     powar0;         /* PCIX Outbound Window Attrs 0 */
+       u8      res2[12];
+       u32     potar1;         /* PCIX Outbound Transaction Addr 1 */
+       u32     potear1;        /* PCIX Outbound Translation Extended Addr 1 */
+       u32     powbar1;        /* PCIX Outbound Window Base Addr 1 */
+       u32     powbear1;       /* PCIX Outbound Window Base Extended Addr 1 */
+       u32     powar1;         /* PCIX Outbound Window Attrs 1 */
+       u8      res3[12];
+       u32     potar2;         /* PCIX Outbound Transaction Addr 2 */
+       u32     potear2;        /* PCIX Outbound Translation Extended Addr 2 */
+       u32     powbar2;        /* PCIX Outbound Window Base Addr 2 */
+       u32     powbear2;       /* PCIX Outbound Window Base Extended Addr 2 */
+       u32     powar2;         /* PCIX Outbound Window Attrs 2 */
+       u8      res4[12];
+       u32     potar3;         /* PCIX Outbound Transaction Addr 3 */
+       u32     potear3;        /* PCIX Outbound Translation Extended Addr 3 */
+       u32     powbar3;        /* PCIX Outbound Window Base Addr 3 */
+       u32     powbear3;       /* PCIX Outbound Window Base Extended Addr 3 */
+       u32     powar3;         /* PCIX Outbound Window Attrs 3 */
+       u8      res5[12];
+       u32     potar4;         /* PCIX Outbound Transaction Addr 4 */
+       u32     potear4;        /* PCIX Outbound Translation Extended Addr 4 */
+       u32     powbar4;        /* PCIX Outbound Window Base Addr 4 */
+       u32     powbear4;       /* PCIX Outbound Window Base Extended Addr 4 */
+       u32     powar4;         /* PCIX Outbound Window Attrs 4 */
+       u8      res6[268];
+       u32     pitar3;         /* PCIX Inbound Translation Addr 3 */
+       u32     pitear3;        /* PCIX Inbound Translation Extended Addr 3 */
+       u32     piwbar3;        /* PCIX Inbound Window Base Addr 3 */
+       u32     piwbear3;       /* PCIX Inbound Window Base Extended Addr 3 */
+       u32     piwar3;         /* PCIX Inbound Window Attrs 3 */
+       u8      res7[12];
+       u32     pitar2;         /* PCIX Inbound Translation Addr 2 */
+       u32     pitear2;        /* PCIX Inbound Translation Extended Addr 2 */
+       u32     piwbar2;        /* PCIX Inbound Window Base Addr 2 */
+       u32     piwbear2;       /* PCIX Inbound Window Base Extended Addr 2 */
+       u32     piwar2;         /* PCIX Inbound Window Attrs 2 */
+       u8      res8[12];
+       u32     pitar1;         /* PCIX Inbound Translation Addr 1 */
+       u32     pitear1;        /* PCIX Inbound Translation Extended Addr 1 */
+       u32     piwbar1;        /* PCIX Inbound Window Base Addr 1 */
+       u8      res9[4];
+       u32     piwar1;         /* PCIX Inbound Window Attrs 1 */
+       u8      res10[12];
+       u32     pedr;           /* PCIX Error Detect */
+       u32     pecdr;          /* PCIX Error Capture Disable */
+       u32     peer;           /* PCIX Error Enable */
+       u32     peattrcr;       /* PCIX Error Attrs Capture */
+       u32     peaddrcr;       /* PCIX Error Addr Capture */
+       u32     peextaddrcr;    /* PCIX Error Extended Addr Capture */
+       u32     pedlcr;         /* PCIX Error Data Low Capture */
+       u32     pedhcr;         /* PCIX Error Error Data High Capture */
+       u32     gas_timr;       /* PCIX Gasket Timer */
+       u8      res11[476];
 } ccsr_pcix_t;
 
-typedef struct ccsr_gpio {
-       uint    gpdir;
-       uint    gpodr;
-       uint    gpdat;
-       uint    gpier;
-       uint    gpimr;
-       uint    gpicr;
-} ccsr_gpio_t;
-
 #define PCIX_COMMAND   0x62
 #define POWAR_EN       0x80000000
 #define POWAR_IO_READ  0x00080000
@@ -403,49 +388,55 @@ typedef struct ccsr_gpio {
 #define PIWAR_WRITE_SNOOP      0x00005000
 #define PIWAR_MEM_2G           0x0000001e
 
+typedef struct ccsr_gpio {
+       u32     gpdir;
+       u32     gpodr;
+       u32     gpdat;
+       u32     gpier;
+       u32     gpimr;
+       u32     gpicr;
+} ccsr_gpio_t;
 
-/*
- * L2 Cache Registers(0x2_0000-0x2_1000)
- */
+/* L2 Cache Registers */
 typedef struct ccsr_l2cache {
-       uint    l2ctl;          /* 0x20000 - L2 configuration register 0 */
-       char    res1[12];
-       uint    l2cewar0;       /* 0x20010 - L2 cache external write address register 0 */
-       char    res2[4];
-       uint    l2cewcr0;       /* 0x20018 - L2 cache external write control register 0 */
-       char    res3[4];
-       uint    l2cewar1;       /* 0x20020 - L2 cache external write address register 1 */
-       char    res4[4];
-       uint    l2cewcr1;       /* 0x20028 - L2 cache external write control register 1 */
-       char    res5[4];
-       uint    l2cewar2;       /* 0x20030 - L2 cache external write address register 2 */
-       char    res6[4];
-       uint    l2cewcr2;       /* 0x20038 - L2 cache external write control register 2 */
-       char    res7[4];
-       uint    l2cewar3;       /* 0x20040 - L2 cache external write address register 3 */
-       char    res8[4];
-       uint    l2cewcr3;       /* 0x20048 - L2 cache external write control register 3 */
-       char    res9[180];
-       uint    l2srbar0;       /* 0x20100 - L2 memory-mapped SRAM base address register 0 */
-       char    res10[4];
-       uint    l2srbar1;       /* 0x20108 - L2 memory-mapped SRAM base address register 1 */
-       char    res11[3316];
-       uint    l2errinjhi;     /* 0x20e00 - L2 error injection mask high register */
-       uint    l2errinjlo;     /* 0x20e04 - L2 error injection mask low register */
-       uint    l2errinjctl;    /* 0x20e08 - L2 error injection tag/ECC control register */
-       char    res12[20];
-       uint    l2captdatahi;   /* 0x20e20 - L2 error data high capture register */
-       uint    l2captdatalo;   /* 0x20e24 - L2 error data low capture register */
-       uint    l2captecc;      /* 0x20e28 - L2 error ECC capture register */
-       char    res13[20];
-       uint    l2errdet;       /* 0x20e40 - L2 error detect register */
-       uint    l2errdis;       /* 0x20e44 - L2 error disable register */
-       uint    l2errinten;     /* 0x20e48 - L2 error interrupt enable register */
-       uint    l2errattr;      /* 0x20e4c - L2 error attributes capture register */
-       uint    l2erraddr;      /* 0x20e50 - L2 error address capture register */
-       char    res14[4];
-       uint    l2errctl;       /* 0x20e58 - L2 error control register */
-       char    res15[420];
+       u32     l2ctl;          /* L2 configuration 0 */
+       u8      res1[12];
+       u32     l2cewar0;       /* L2 cache external write addr 0 */
+       u8      res2[4];
+       u32     l2cewcr0;       /* L2 cache external write control 0 */
+       u8      res3[4];
+       u32     l2cewar1;       /* L2 cache external write addr 1 */
+       u8      res4[4];
+       u32     l2cewcr1;       /* L2 cache external write control 1 */
+       u8      res5[4];
+       u32     l2cewar2;       /* L2 cache external write addr 2 */
+       u8      res6[4];
+       u32     l2cewcr2;       /* L2 cache external write control 2 */
+       u8      res7[4];
+       u32     l2cewar3;       /* L2 cache external write addr 3 */
+       u8      res8[4];
+       u32     l2cewcr3;       /* L2 cache external write control 3 */
+       u8      res9[180];
+       u32     l2srbar0;       /* L2 memory-mapped SRAM base addr 0 */
+       u8      res10[4];
+       u32     l2srbar1;       /* L2 memory-mapped SRAM base addr 1 */
+       u8      res11[3316];
+       u32     l2errinjhi;     /* L2 error injection mask high */
+       u32     l2errinjlo;     /* L2 error injection mask low */
+       u32     l2errinjctl;    /* L2 error injection tag/ECC control */
+       u8      res12[20];
+       u32     l2captdatahi;   /* L2 error data high capture */
+       u32     l2captdatalo;   /* L2 error data low capture */
+       u32     l2captecc;      /* L2 error ECC capture */
+       u8      res13[20];
+       u32     l2errdet;       /* L2 error detect */
+       u32     l2errdis;       /* L2 error disable */
+       u32     l2errinten;     /* L2 error interrupt enable */
+       u32     l2errattr;      /* L2 error attributes capture */
+       u32     l2erraddr;      /* L2 error addr capture */
+       u8      res14[4];
+       u32     l2errctl;       /* L2 error control */
+       u8      res15[420];
 } ccsr_l2cache_t;
 
 #define MPC85xx_L2CTL_L2E                      0x80000000
@@ -453,919 +444,910 @@ typedef struct ccsr_l2cache {
 #define MPC85xx_L2ERRDIS_MBECC                 0x00000008
 #define MPC85xx_L2ERRDIS_SBECC                 0x00000004
 
-/*
- * DMA Registers(0x2_1000-0x2_2000)
- */
+/* DMA Registers */
 typedef struct ccsr_dma {
-       char    res1[256];
+       u8      res1[256];
        struct fsl_dma dma[4];
-       uint    dgsr;           /* 0x21300 - DMA General Status Register */
-       char    res2[11516];
+       u32     dgsr;           /* DMA General Status */
+       u8      res2[11516];
 } ccsr_dma_t;
 
-/*
- * tsec1 tsec2: 24000-26000
- */
+/* tsec */
 typedef struct ccsr_tsec {
-       char    res1[16];
-       uint    ievent;         /* 0x24010 - Interrupt Event Register */
-       uint    imask;          /* 0x24014 - Interrupt Mask Register */
-       uint    edis;           /* 0x24018 - Error Disabled Register */
-       char    res2[4];
-       uint    ecntrl;         /* 0x24020 - Ethernet Control Register */
-       uint    minflr;         /* 0x24024 - Minimum Frame Length Register */
-       uint    ptv;            /* 0x24028 - Pause Time Value Register */
-       uint    dmactrl;        /* 0x2402c - DMA Control Register */
-       uint    tbipa;          /* 0x24030 - TBI PHY Address Register */
-       char    res3[88];
-       uint    fifo_tx_thr;            /* 0x2408c - FIFO transmit threshold register */
-       char    res4[8];
-       uint    fifo_tx_starve;         /* 0x24098 - FIFO transmit starve register */
-       uint    fifo_tx_starve_shutoff;         /* 0x2409c - FIFO transmit starve shutoff register */
-       char    res5[96];
-       uint    tctrl;          /* 0x24100 - Transmit Control Register */
-       uint    tstat;          /* 0x24104 - Transmit Status Register */
-       char    res6[4];
-       uint    tbdlen;         /* 0x2410c - Transmit Buffer Descriptor Data Length Register */
-       char    res7[16];
-       uint    ctbptrh;        /* 0x24120 - Current Transmit Buffer Descriptor Pointer High Register */
-       uint    ctbptr;         /* 0x24124 - Current Transmit Buffer Descriptor Pointer Register */
-       char    res8[88];
-       uint    tbptrh;         /* 0x24180 - Transmit Buffer Descriptor Pointer High Register */
-       uint    tbptr;          /* 0x24184 - Transmit Buffer Descriptor Pointer Low Register */
-       char    res9[120];
-       uint    tbaseh;         /* 0x24200 - Transmit Descriptor Base Address High Register */
-       uint    tbase;          /* 0x24204 - Transmit Descriptor Base Address Register */
-       char    res10[168];
-       uint    ostbd;          /* 0x242b0 - Out-of-Sequence Transmit Buffer Descriptor Register */
-       uint    ostbdp;         /* 0x242b4 - Out-of-Sequence Transmit Data Buffer Pointer Register */
-       uint    os32tbdp;       /* 0x242b8 - Out-of-Sequence 32 Bytes Transmit Data Buffer Pointer Low Register */
-       uint    os32iptrh;      /* 0x242bc - Out-of-Sequence 32 Bytes Transmit Insert Pointer High Register */
-       uint    os32iptrl;      /* 0x242c0 - Out-of-Sequence 32 Bytes Transmit Insert Pointer Low Register */
-       uint    os32tbdr;       /* 0x242c4 - Out-of-Sequence 32 Bytes Transmit Reserved Register */
-       uint    os32iil;        /* 0x242c8 - Out-of-Sequence 32 Bytes Transmit Insert Index/Length Register */
-       char    res11[52];
-       uint    rctrl;          /* 0x24300 - Receive Control Register */
-       uint    rstat;          /* 0x24304 - Receive Status Register */
-       char    res12[4];
-       uint    rbdlen;         /* 0x2430c - RxBD Data Length Register */
-       char    res13[16];
-       uint    crbptrh;        /* 0x24320 - Current Receive Buffer Descriptor Pointer High */
-       uint    crbptr;         /* 0x24324 - Current Receive Buffer Descriptor Pointer */
-       char    res14[24];
-       uint    mrblr;          /* 0x24340 - Maximum Receive Buffer Length Register */
-       uint    mrblr2r3;       /* 0x24344 - Maximum Receive Buffer Length R2R3 Register */
-       char    res15[56];
-       uint    rbptrh;         /* 0x24380 - Receive Buffer Descriptor Pointer High 0 */
-       uint    rbptr;          /* 0x24384 - Receive Buffer Descriptor Pointer */
-       uint    rbptrh1;        /* 0x24388 - Receive Buffer Descriptor Pointer High 1 */
-       uint    rbptrl1;        /* 0x2438c - Receive Buffer Descriptor Pointer Low 1 */
-       uint    rbptrh2;        /* 0x24390 - Receive Buffer Descriptor Pointer High 2 */
-       uint    rbptrl2;        /* 0x24394 - Receive Buffer Descriptor Pointer Low 2 */
-       uint    rbptrh3;        /* 0x24398 - Receive Buffer Descriptor Pointer High 3 */
-       uint    rbptrl3;        /* 0x2439c - Receive Buffer Descriptor Pointer Low 3 */
-       char    res16[96];
-       uint    rbaseh;         /* 0x24400 - Receive Descriptor Base Address High 0 */
-       uint    rbase;          /* 0x24404 - Receive Descriptor Base Address */
-       uint    rbaseh1;        /* 0x24408 - Receive Descriptor Base Address High 1 */
-       uint    rbasel1;        /* 0x2440c - Receive Descriptor Base Address Low 1 */
-       uint    rbaseh2;        /* 0x24410 - Receive Descriptor Base Address High 2 */
-       uint    rbasel2;        /* 0x24414 - Receive Descriptor Base Address Low 2 */
-       uint    rbaseh3;        /* 0x24418 - Receive Descriptor Base Address High 3 */
-       uint    rbasel3;        /* 0x2441c - Receive Descriptor Base Address Low 3 */
-       char    res17[224];
-       uint    maccfg1;        /* 0x24500 - MAC Configuration 1 Register */
-       uint    maccfg2;        /* 0x24504 - MAC Configuration 2 Register */
-       uint    ipgifg;         /* 0x24508 - Inter Packet Gap/Inter Frame Gap Register */
-       uint    hafdup;         /* 0x2450c - Half Duplex Register */
-       uint    maxfrm;         /* 0x24510 - Maximum Frame Length Register */
-       char    res18[12];
-       uint    miimcfg;        /* 0x24520 - MII Management Configuration Register */
-       uint    miimcom;        /* 0x24524 - MII Management Command Register */
-       uint    miimadd;        /* 0x24528 - MII Management Address Register */
-       uint    miimcon;        /* 0x2452c - MII Management Control Register */
-       uint    miimstat;       /* 0x24530 - MII Management Status Register */
-       uint    miimind;        /* 0x24534 - MII Management Indicator Register */
-       char    res19[4];
-       uint    ifstat;         /* 0x2453c - Interface Status Register */
-       uint    macstnaddr1;    /* 0x24540 - Station Address Part 1 Register */
-       uint    macstnaddr2;    /* 0x24544 - Station Address Part 2 Register */
-       char    res20[312];
-       uint    tr64;           /* 0x24680 - Transmit and Receive 64-byte Frame Counter */
-       uint    tr127;          /* 0x24684 - Transmit and Receive 65-127 byte Frame Counter */
-       uint    tr255;          /* 0x24688 - Transmit and Receive 128-255 byte Frame Counter */
-       uint    tr511;          /* 0x2468c - Transmit and Receive 256-511 byte Frame Counter */
-       uint    tr1k;           /* 0x24690 - Transmit and Receive 512-1023 byte Frame Counter */
-       uint    trmax;          /* 0x24694 - Transmit and Receive 1024-1518 byte Frame Counter */
-       uint    trmgv;          /* 0x24698 - Transmit and Receive 1519-1522 byte Good VLAN Frame */
-       uint    rbyt;           /* 0x2469c - Receive Byte Counter */
-       uint    rpkt;           /* 0x246a0 - Receive Packet Counter */
-       uint    rfcs;           /* 0x246a4 - Receive FCS Error Counter */
-       uint    rmca;           /* 0x246a8 - Receive Multicast Packet Counter */
-       uint    rbca;           /* 0x246ac - Receive Broadcast Packet Counter */
-       uint    rxcf;           /* 0x246b0 - Receive Control Frame Packet Counter */
-       uint    rxpf;           /* 0x246b4 - Receive Pause Frame Packet Counter */
-       uint    rxuo;           /* 0x246b8 - Receive Unknown OP Code Counter */
-       uint    raln;           /* 0x246bc - Receive Alignment Error Counter */
-       uint    rflr;           /* 0x246c0 - Receive Frame Length Error Counter */
-       uint    rcde;           /* 0x246c4 - Receive Code Error Counter */
-       uint    rcse;           /* 0x246c8 - Receive Carrier Sense Error Counter */
-       uint    rund;           /* 0x246cc - Receive Undersize Packet Counter */
-       uint    rovr;           /* 0x246d0 - Receive Oversize Packet Counter */
-       uint    rfrg;           /* 0x246d4 - Receive Fragments Counter */
-       uint    rjbr;           /* 0x246d8 - Receive Jabber Counter */
-       uint    rdrp;           /* 0x246dc - Receive Drop Counter */
-       uint    tbyt;           /* 0x246e0 - Transmit Byte Counter Counter */
-       uint    tpkt;           /* 0x246e4 - Transmit Packet Counter */
-       uint    tmca;           /* 0x246e8 - Transmit Multicast Packet Counter */
-       uint    tbca;           /* 0x246ec - Transmit Broadcast Packet Counter */
-       uint    txpf;           /* 0x246f0 - Transmit Pause Control Frame Counter */
-       uint    tdfr;           /* 0x246f4 - Transmit Deferral Packet Counter */
-       uint    tedf;           /* 0x246f8 - Transmit Excessive Deferral Packet Counter */
-       uint    tscl;           /* 0x246fc - Transmit Single Collision Packet Counter */
-       uint    tmcl;           /* 0x24700 - Transmit Multiple Collision Packet Counter */
-       uint    tlcl;           /* 0x24704 - Transmit Late Collision Packet Counter */
-       uint    txcl;           /* 0x24708 - Transmit Excessive Collision Packet Counter */
-       uint    tncl;           /* 0x2470c - Transmit Total Collision Counter */
-       char    res21[4];
-       uint    tdrp;           /* 0x24714 - Transmit Drop Frame Counter */
-       uint    tjbr;           /* 0x24718 - Transmit Jabber Frame Counter */
-       uint    tfcs;           /* 0x2471c - Transmit FCS Error Counter */
-       uint    txcf;           /* 0x24720 - Transmit Control Frame Counter */
-       uint    tovr;           /* 0x24724 - Transmit Oversize Frame Counter */
-       uint    tund;           /* 0x24728 - Transmit Undersize Frame Counter */
-       uint    tfrg;           /* 0x2472c - Transmit Fragments Frame Counter */
-       uint    car1;           /* 0x24730 - Carry Register One */
-       uint    car2;           /* 0x24734 - Carry Register Two */
-       uint    cam1;           /* 0x24738 - Carry Mask Register One */
-       uint    cam2;           /* 0x2473c - Carry Mask Register Two */
-       char    res22[192];
-       uint    iaddr0;         /* 0x24800 - Indivdual address register 0 */
-       uint    iaddr1;         /* 0x24804 - Indivdual address register 1 */
-       uint    iaddr2;         /* 0x24808 - Indivdual address register 2 */
-       uint    iaddr3;         /* 0x2480c - Indivdual address register 3 */
-       uint    iaddr4;         /* 0x24810 - Indivdual address register 4 */
-       uint    iaddr5;         /* 0x24814 - Indivdual address register 5 */
-       uint    iaddr6;         /* 0x24818 - Indivdual address register 6 */
-       uint    iaddr7;         /* 0x2481c - Indivdual address register 7 */
-       char    res23[96];
-       uint    gaddr0;         /* 0x24880 - Global address register 0 */
-       uint    gaddr1;         /* 0x24884 - Global address register 1 */
-       uint    gaddr2;         /* 0x24888 - Global address register 2 */
-       uint    gaddr3;         /* 0x2488c - Global address register 3 */
-       uint    gaddr4;         /* 0x24890 - Global address register 4 */
-       uint    gaddr5;         /* 0x24894 - Global address register 5 */
-       uint    gaddr6;         /* 0x24898 - Global address register 6 */
-       uint    gaddr7;         /* 0x2489c - Global address register 7 */
-       char    res24[96];
-       uint    pmd0;           /* 0x24900 - Pattern Match Data Register */
-       char    res25[4];
-       uint    pmask0;         /* 0x24908 - Pattern Mask Register */
-       char    res26[4];
-       uint    pcntrl0;        /* 0x24910 - Pattern Match Control Register */
-       char    res27[4];
-       uint    pattrb0;        /* 0x24918 - Pattern Match Attributes Register */
-       uint    pattrbeli0;     /* 0x2491c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd1;           /* 0x24920 - Pattern Match Data Register */
-       char    res28[4];
-       uint    pmask1;         /* 0x24928 - Pattern Mask Register */
-       char    res29[4];
-       uint    pcntrl1;        /* 0x24930 - Pattern Match Control Register */
-       char    res30[4];
-       uint    pattrb1;        /* 0x24938 - Pattern Match Attributes Register */
-       uint    pattrbeli1;     /* 0x2493c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd2;           /* 0x24940 - Pattern Match Data Register */
-       char    res31[4];
-       uint    pmask2;         /* 0x24948 - Pattern Mask Register */
-       char    res32[4];
-       uint    pcntrl2;        /* 0x24950 - Pattern Match Control Register */
-       char    res33[4];
-       uint    pattrb2;        /* 0x24958 - Pattern Match Attributes Register */
-       uint    pattrbeli2;     /* 0x2495c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd3;           /* 0x24960 - Pattern Match Data Register */
-       char    res34[4];
-       uint    pmask3;         /* 0x24968 - Pattern Mask Register */
-       char    res35[4];
-       uint    pcntrl3;        /* 0x24970 - Pattern Match Control Register */
-       char    res36[4];
-       uint    pattrb3;        /* 0x24978 - Pattern Match Attributes Register */
-       uint    pattrbeli3;     /* 0x2497c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd4;           /* 0x24980 - Pattern Match Data Register */
-       char    res37[4];
-       uint    pmask4;         /* 0x24988 - Pattern Mask Register */
-       char    res38[4];
-       uint    pcntrl4;        /* 0x24990 - Pattern Match Control Register */
-       char    res39[4];
-       uint    pattrb4;        /* 0x24998 - Pattern Match Attributes Register */
-       uint    pattrbeli4;     /* 0x2499c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd5;           /* 0x249a0 - Pattern Match Data Register */
-       char    res40[4];
-       uint    pmask5;         /* 0x249a8 - Pattern Mask Register */
-       char    res41[4];
-       uint    pcntrl5;        /* 0x249b0 - Pattern Match Control Register */
-       char    res42[4];
-       uint    pattrb5;        /* 0x249b8 - Pattern Match Attributes Register */
-       uint    pattrbeli5;     /* 0x249bc - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd6;           /* 0x249c0 - Pattern Match Data Register */
-       char    res43[4];
-       uint    pmask6;         /* 0x249c8 - Pattern Mask Register */
-       char    res44[4];
-       uint    pcntrl6;        /* 0x249d0 - Pattern Match Control Register */
-       char    res45[4];
-       uint    pattrb6;        /* 0x249d8 - Pattern Match Attributes Register */
-       uint    pattrbeli6;     /* 0x249dc - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd7;           /* 0x249e0 - Pattern Match Data Register */
-       char    res46[4];
-       uint    pmask7;         /* 0x249e8 - Pattern Mask Register */
-       char    res47[4];
-       uint    pcntrl7;        /* 0x249f0 - Pattern Match Control Register */
-       char    res48[4];
-       uint    pattrb7;        /* 0x249f8 - Pattern Match Attributes Register */
-       uint    pattrbeli7;     /* 0x249fc - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd8;           /* 0x24a00 - Pattern Match Data Register */
-       char    res49[4];
-       uint    pmask8;         /* 0x24a08 - Pattern Mask Register */
-       char    res50[4];
-       uint    pcntrl8;        /* 0x24a10 - Pattern Match Control Register */
-       char    res51[4];
-       uint    pattrb8;        /* 0x24a18 - Pattern Match Attributes Register */
-       uint    pattrbeli8;     /* 0x24a1c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd9;           /* 0x24a20 - Pattern Match Data Register */
-       char    res52[4];
-       uint    pmask9;         /* 0x24a28 - Pattern Mask Register */
-       char    res53[4];
-       uint    pcntrl9;        /* 0x24a30 - Pattern Match Control Register */
-       char    res54[4];
-       uint    pattrb9;        /* 0x24a38 - Pattern Match Attributes Register */
-       uint    pattrbeli9;     /* 0x24a3c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd10;          /* 0x24a40 - Pattern Match Data Register */
-       char    res55[4];
-       uint    pmask10;        /* 0x24a48 - Pattern Mask Register */
-       char    res56[4];
-       uint    pcntrl10;       /* 0x24a50 - Pattern Match Control Register */
-       char    res57[4];
-       uint    pattrb10;       /* 0x24a58 - Pattern Match Attributes Register */
-       uint    pattrbeli10;    /* 0x24a5c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd11;          /* 0x24a60 - Pattern Match Data Register */
-       char    res58[4];
-       uint    pmask11;        /* 0x24a68 - Pattern Mask Register */
-       char    res59[4];
-       uint    pcntrl11;       /* 0x24a70 - Pattern Match Control Register */
-       char    res60[4];
-       uint    pattrb11;       /* 0x24a78 - Pattern Match Attributes Register */
-       uint    pattrbeli11;    /* 0x24a7c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd12;          /* 0x24a80 - Pattern Match Data Register */
-       char    res61[4];
-       uint    pmask12;        /* 0x24a88 - Pattern Mask Register */
-       char    res62[4];
-       uint    pcntrl12;       /* 0x24a90 - Pattern Match Control Register */
-       char    res63[4];
-       uint    pattrb12;       /* 0x24a98 - Pattern Match Attributes Register */
-       uint    pattrbeli12;    /* 0x24a9c - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd13;          /* 0x24aa0 - Pattern Match Data Register */
-       char    res64[4];
-       uint    pmask13;        /* 0x24aa8 - Pattern Mask Register */
-       char    res65[4];
-       uint    pcntrl13;       /* 0x24ab0 - Pattern Match Control Register */
-       char    res66[4];
-       uint    pattrb13;       /* 0x24ab8 - Pattern Match Attributes Register */
-       uint    pattrbeli13;    /* 0x24abc - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd14;          /* 0x24ac0 - Pattern Match Data Register */
-       char    res67[4];
-       uint    pmask14;        /* 0x24ac8 - Pattern Mask Register */
-       char    res68[4];
-       uint    pcntrl14;       /* 0x24ad0 - Pattern Match Control Register */
-       char    res69[4];
-       uint    pattrb14;       /* 0x24ad8 - Pattern Match Attributes Register */
-       uint    pattrbeli14;    /* 0x24adc - Pattern Match Attributes Extract Length and Extract Index Register */
-       uint    pmd15;          /* 0x24ae0 - Pattern Match Data Register */
-       char    res70[4];
-       uint    pmask15;        /* 0x24ae8 - Pattern Mask Register */
-       char    res71[4];
-       uint    pcntrl15;       /* 0x24af0 - Pattern Match Control Register */
-       char    res72[4];
-       uint    pattrb15;       /* 0x24af8 - Pattern Match Attributes Register */
-       uint    pattrbeli15;    /* 0x24afc - Pattern Match Attributes Extract Length and Extract Index Register */
-       char    res73[248];
-       uint    attr;           /* 0x24bf8 - Attributes Register */
-       uint    attreli;        /* 0x24bfc - Attributes Extract Length and Extract Index Register */
-       char    res74[1024];
+       u8      res1[16];
+       u32     ievent;         /* IRQ Event */
+       u32     imask;          /* IRQ Mask */
+       u32     edis;           /* Error Disabled */
+       u8      res2[4];
+       u32     ecntrl;         /* Ethernet Control */
+       u32     minflr;         /* Minimum Frame Len */
+       u32     ptv;            /* Pause Time Value */
+       u32     dmactrl;        /* DMA Control */
+       u32     tbipa;          /* TBI PHY Addr */
+       u8      res3[88];
+       u32     fifo_tx_thr;            /* FIFO transmit threshold */
+       u8      res4[8];
+       u32     fifo_tx_starve;         /* FIFO transmit starve */
+       u32     fifo_tx_starve_shutoff; /* FIFO transmit starve shutoff */
+       u8      res5[96];
+       u32     tctrl;          /* TX Control */
+       u32     tstat;          /* TX Status */
+       u8      res6[4];
+       u32     tbdlen;         /* TX Buffer Desc Data Len */
+       u8      res7[16];
+       u32     ctbptrh;        /* Current TX Buffer Desc Ptr High */
+       u32     ctbptr;         /* Current TX Buffer Desc Ptr */
+       u8      res8[88];
+       u32     tbptrh;         /* TX Buffer Desc Ptr High */
+       u32     tbptr;          /* TX Buffer Desc Ptr Low */
+       u8      res9[120];
+       u32     tbaseh;         /* TX Desc Base Addr High */
+       u32     tbase;          /* TX Desc Base Addr */
+       u8      res10[168];
+       u32     ostbd;          /* Out-of-Sequence(OOS) TX Buffer Desc */
+       u32     ostbdp;         /* OOS TX Data Buffer Ptr */
+       u32     os32tbdp;       /* OOS 32 Bytes TX Data Buffer Ptr Low */
+       u32     os32iptrh;      /* OOS 32 Bytes TX Insert Ptr High */
+       u32     os32iptrl;      /* OOS 32 Bytes TX Insert Ptr Low */
+       u32     os32tbdr;       /* OOS 32 Bytes TX Reserved */
+       u32     os32iil;        /* OOS 32 Bytes TX Insert Idx/Len */
+       u8      res11[52];
+       u32     rctrl;          /* RX Control */
+       u32     rstat;          /* RX Status */
+       u8      res12[4];
+       u32     rbdlen;         /* RxBD Data Len */
+       u8      res13[16];
+       u32     crbptrh;        /* Current RX Buffer Desc Ptr High */
+       u32     crbptr;         /* Current RX Buffer Desc Ptr */
+       u8      res14[24];
+       u32     mrblr;          /* Maximum RX Buffer Len */
+       u32     mrblr2r3;       /* Maximum RX Buffer Len R2R3 */
+       u8      res15[56];
+       u32     rbptrh;         /* RX Buffer Desc Ptr High 0 */
+       u32     rbptr;          /* RX Buffer Desc Ptr */
+       u32     rbptrh1;        /* RX Buffer Desc Ptr High 1 */
+       u32     rbptrl1;        /* RX Buffer Desc Ptr Low 1 */
+       u32     rbptrh2;        /* RX Buffer Desc Ptr High 2 */
+       u32     rbptrl2;        /* RX Buffer Desc Ptr Low 2 */
+       u32     rbptrh3;        /* RX Buffer Desc Ptr High 3 */
+       u32     rbptrl3;        /* RX Buffer Desc Ptr Low 3 */
+       u8      res16[96];
+       u32     rbaseh;         /* RX Desc Base Addr High 0 */
+       u32     rbase;          /* RX Desc Base Addr */
+       u32     rbaseh1;        /* RX Desc Base Addr High 1 */
+       u32     rbasel1;        /* RX Desc Base Addr Low 1 */
+       u32     rbaseh2;        /* RX Desc Base Addr High 2 */
+       u32     rbasel2;        /* RX Desc Base Addr Low 2 */
+       u32     rbaseh3;        /* RX Desc Base Addr High 3 */
+       u32     rbasel3;        /* RX Desc Base Addr Low 3 */
+       u8      res17[224];
+       u32     maccfg1;        /* MAC Configuration 1 */
+       u32     maccfg2;        /* MAC Configuration 2 */
+       u32     ipgifg;         /* Inter Packet Gap/Inter Frame Gap */
+       u32     hafdup;         /* Half Duplex */
+       u32     maxfrm;         /* Maximum Frame Len */
+       u8      res18[12];
+       u32     miimcfg;        /* MII Management Configuration */
+       u32     miimcom;        /* MII Management Cmd */
+       u32     miimadd;        /* MII Management Addr */
+       u32     miimcon;        /* MII Management Control */
+       u32     miimstat;       /* MII Management Status */
+       u32     miimind;        /* MII Management Indicator */
+       u8      res19[4];
+       u32     ifstat;         /* Interface Status */
+       u32     macstnaddr1;    /* Station Addr Part 1 */
+       u32     macstnaddr2;    /* Station Addr Part 2 */
+       u8      res20[312];
+       u32     tr64;           /* TX & RX 64-byte Frame Counter */
+       u32     tr127;          /* TX & RX 65-127 byte Frame Counter */
+       u32     tr255;          /* TX & RX 128-255 byte Frame Counter */
+       u32     tr511;          /* TX & RX 256-511 byte Frame Counter */
+       u32     tr1k;           /* TX & RX 512-1023 byte Frame Counter */
+       u32     trmax;          /* TX & RX 1024-1518 byte Frame Counter */
+       u32     trmgv;          /* TX & RX 1519-1522 byte Good VLAN Frame */
+       u32     rbyt;           /* RX Byte Counter */
+       u32     rpkt;           /* RX Packet Counter */
+       u32     rfcs;           /* RX FCS Error Counter */
+       u32     rmca;           /* RX Multicast Packet Counter */
+       u32     rbca;           /* RX Broadcast Packet Counter */
+       u32     rxcf;           /* RX Control Frame Packet Counter */
+       u32     rxpf;           /* RX Pause Frame Packet Counter */
+       u32     rxuo;           /* RX Unknown OP Code Counter */
+       u32     raln;           /* RX Alignment Error Counter */
+       u32     rflr;           /* RX Frame Len Error Counter */
+       u32     rcde;           /* RX Code Error Counter */
+       u32     rcse;           /* RX Carrier Sense Error Counter */
+       u32     rund;           /* RX Undersize Packet Counter */
+       u32     rovr;           /* RX Oversize Packet Counter */
+       u32     rfrg;           /* RX Fragments Counter */
+       u32     rjbr;           /* RX Jabber Counter */
+       u32     rdrp;           /* RX Drop Counter */
+       u32     tbyt;           /* TX Byte Counter Counter */
+       u32     tpkt;           /* TX Packet Counter */
+       u32     tmca;           /* TX Multicast Packet Counter */
+       u32     tbca;           /* TX Broadcast Packet Counter */
+       u32     txpf;           /* TX Pause Control Frame Counter */
+       u32     tdfr;           /* TX Deferral Packet Counter */
+       u32     tedf;           /* TX Excessive Deferral Packet Counter */
+       u32     tscl;           /* TX Single Collision Packet Counter */
+       u32     tmcl;           /* TX Multiple Collision Packet Counter */
+       u32     tlcl;           /* TX Late Collision Packet Counter */
+       u32     txcl;           /* TX Excessive Collision Packet Counter */
+       u32     tncl;           /* TX Total Collision Counter */
+       u8      res21[4];
+       u32     tdrp;           /* TX Drop Frame Counter */
+       u32     tjbr;           /* TX Jabber Frame Counter */
+       u32     tfcs;           /* TX FCS Error Counter */
+       u32     txcf;           /* TX Control Frame Counter */
+       u32     tovr;           /* TX Oversize Frame Counter */
+       u32     tund;           /* TX Undersize Frame Counter */
+       u32     tfrg;           /* TX Fragments Frame Counter */
+       u32     car1;           /* Carry One */
+       u32     car2;           /* Carry Two */
+       u32     cam1;           /* Carry Mask One */
+       u32     cam2;           /* Carry Mask Two */
+       u8      res22[192];
+       u32     iaddr0;         /* Indivdual addr 0 */
+       u32     iaddr1;         /* Indivdual addr 1 */
+       u32     iaddr2;         /* Indivdual addr 2 */
+       u32     iaddr3;         /* Indivdual addr 3 */
+       u32     iaddr4;         /* Indivdual addr 4 */
+       u32     iaddr5;         /* Indivdual addr 5 */
+       u32     iaddr6;         /* Indivdual addr 6 */
+       u32     iaddr7;         /* Indivdual addr 7 */
+       u8      res23[96];
+       u32     gaddr0;         /* Global addr 0 */
+       u32     gaddr1;         /* Global addr 1 */
+       u32     gaddr2;         /* Global addr 2 */
+       u32     gaddr3;         /* Global addr 3 */
+       u32     gaddr4;         /* Global addr 4 */
+       u32     gaddr5;         /* Global addr 5 */
+       u32     gaddr6;         /* Global addr 6 */
+       u32     gaddr7;         /* Global addr 7 */
+       u8      res24[96];
+       u32     pmd0;           /* Pattern Match Data */
+       u8      res25[4];
+       u32     pmask0;         /* Pattern Mask */
+       u8      res26[4];
+       u32     pcntrl0;        /* Pattern Match Control */
+       u8      res27[4];
+       u32     pattrb0;        /* Pattern Match Attrs */
+       u32     pattrbeli0;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd1;           /* Pattern Match Data */
+       u8      res28[4];
+       u32     pmask1;         /* Pattern Mask */
+       u8      res29[4];
+       u32     pcntrl1;        /* Pattern Match Control */
+       u8      res30[4];
+       u32     pattrb1;        /* Pattern Match Attrs */
+       u32     pattrbeli1;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd2;           /* Pattern Match Data */
+       u8      res31[4];
+       u32     pmask2;         /* Pattern Mask */
+       u8      res32[4];
+       u32     pcntrl2;        /* Pattern Match Control */
+       u8      res33[4];
+       u32     pattrb2;        /* Pattern Match Attrs */
+       u32     pattrbeli2;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd3;           /* Pattern Match Data */
+       u8      res34[4];
+       u32     pmask3;         /* Pattern Mask */
+       u8      res35[4];
+       u32     pcntrl3;        /* Pattern Match Control */
+       u8      res36[4];
+       u32     pattrb3;        /* Pattern Match Attrs */
+       u32     pattrbeli3;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd4;           /* Pattern Match Data */
+       u8      res37[4];
+       u32     pmask4;         /* Pattern Mask */
+       u8      res38[4];
+       u32     pcntrl4;        /* Pattern Match Control */
+       u8      res39[4];
+       u32     pattrb4;        /* Pattern Match Attrs */
+       u32     pattrbeli4;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd5;           /* Pattern Match Data */
+       u8      res40[4];
+       u32     pmask5;         /* Pattern Mask */
+       u8      res41[4];
+       u32     pcntrl5;        /* Pattern Match Control */
+       u8      res42[4];
+       u32     pattrb5;        /* Pattern Match Attrs */
+       u32     pattrbeli5;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd6;           /* Pattern Match Data */
+       u8      res43[4];
+       u32     pmask6;         /* Pattern Mask */
+       u8      res44[4];
+       u32     pcntrl6;        /* Pattern Match Control */
+       u8      res45[4];
+       u32     pattrb6;        /* Pattern Match Attrs */
+       u32     pattrbeli6;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd7;           /* Pattern Match Data */
+       u8      res46[4];
+       u32     pmask7;         /* Pattern Mask */
+       u8      res47[4];
+       u32     pcntrl7;        /* Pattern Match Control */
+       u8      res48[4];
+       u32     pattrb7;        /* Pattern Match Attrs */
+       u32     pattrbeli7;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd8;           /* Pattern Match Data */
+       u8      res49[4];
+       u32     pmask8;         /* Pattern Mask */
+       u8      res50[4];
+       u32     pcntrl8;        /* Pattern Match Control */
+       u8      res51[4];
+       u32     pattrb8;        /* Pattern Match Attrs */
+       u32     pattrbeli8;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd9;           /* Pattern Match Data */
+       u8      res52[4];
+       u32     pmask9;         /* Pattern Mask */
+       u8      res53[4];
+       u32     pcntrl9;        /* Pattern Match Control */
+       u8      res54[4];
+       u32     pattrb9;        /* Pattern Match Attrs */
+       u32     pattrbeli9;     /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd10;          /* Pattern Match Data */
+       u8      res55[4];
+       u32     pmask10;        /* Pattern Mask */
+       u8      res56[4];
+       u32     pcntrl10;       /* Pattern Match Control */
+       u8      res57[4];
+       u32     pattrb10;       /* Pattern Match Attrs */
+       u32     pattrbeli10;    /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd11;          /* Pattern Match Data */
+       u8      res58[4];
+       u32     pmask11;        /* Pattern Mask */
+       u8      res59[4];
+       u32     pcntrl11;       /* Pattern Match Control */
+       u8      res60[4];
+       u32     pattrb11;       /* Pattern Match Attrs */
+       u32     pattrbeli11;    /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd12;          /* Pattern Match Data */
+       u8      res61[4];
+       u32     pmask12;        /* Pattern Mask */
+       u8      res62[4];
+       u32     pcntrl12;       /* Pattern Match Control */
+       u8      res63[4];
+       u32     pattrb12;       /* Pattern Match Attrs */
+       u32     pattrbeli12;    /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd13;          /* Pattern Match Data */
+       u8      res64[4];
+       u32     pmask13;        /* Pattern Mask */
+       u8      res65[4];
+       u32     pcntrl13;       /* Pattern Match Control */
+       u8      res66[4];
+       u32     pattrb13;       /* Pattern Match Attrs */
+       u32     pattrbeli13;    /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd14;          /* Pattern Match Data */
+       u8      res67[4];
+       u32     pmask14;        /* Pattern Mask */
+       u8      res68[4];
+       u32     pcntrl14;       /* Pattern Match Control */
+       u8      res69[4];
+       u32     pattrb14;       /* Pattern Match Attrs */
+       u32     pattrbeli14;    /* Pattern Match Attrs Extract Len & Idx */
+       u32     pmd15;          /* Pattern Match Data */
+       u8      res70[4];
+       u32     pmask15;        /* Pattern Mask */
+       u8      res71[4];
+       u32     pcntrl15;       /* Pattern Match Control */
+       u8      res72[4];
+       u32     pattrb15;       /* Pattern Match Attrs */
+       u32     pattrbeli15;    /* Pattern Match Attrs Extract Len & Idx */
+       u8      res73[248];
+       u32     attr;           /* Attrs */
+       u32     attreli;        /* Attrs Extract Len & Idx */
+       u8      res74[1024];
 } ccsr_tsec_t;
 
-/*
- * PIC Registers(0x4_0000-0x8_0000)
- */
+/* PIC Registers */
 typedef struct ccsr_pic {
-       char    res1[64];       /* 0x40000 */
-       uint    ipidr0;         /* 0x40040 - Interprocessor Interrupt Dispatch Register 0 */
-       char    res2[12];
-       uint    ipidr1;         /* 0x40050 - Interprocessor Interrupt Dispatch Register 1 */
-       char    res3[12];
-       uint    ipidr2;         /* 0x40060 - Interprocessor Interrupt Dispatch Register 2 */
-       char    res4[12];
-       uint    ipidr3;         /* 0x40070 - Interprocessor Interrupt Dispatch Register 3 */
-       char    res5[12];
-       uint    ctpr;           /* 0x40080 - Current Task Priority Register */
-       char    res6[12];
-       uint    whoami;         /* 0x40090 - Who Am I Register */
-       char    res7[12];
-       uint    iack;           /* 0x400a0 - Interrupt Acknowledge Register */
-       char    res8[12];
-       uint    eoi;            /* 0x400b0 - End Of Interrupt Register */
-       char    res9[3916];
-       uint    frr;            /* 0x41000 - Feature Reporting Register */
-       char    res10[28];
-       uint    gcr;            /* 0x41020 - Global Configuration Register */
-#define MPC85xx_PICGCR_RST   0x80000000
-#define MPC85xx_PICGCR_M     0x20000000
-       char    res11[92];
-       uint    vir;            /* 0x41080 - Vendor Identification Register */
-       char    res12[12];
-       uint    pir;            /* 0x41090 - Processor Initialization Register */
-       char    res13[12];
-       uint    ipivpr0;        /* 0x410a0 - IPI Vector/Priority Register 0 */
-       char    res14[12];
-       uint    ipivpr1;        /* 0x410b0 - IPI Vector/Priority Register 1 */
-       char    res15[12];
-       uint    ipivpr2;        /* 0x410c0 - IPI Vector/Priority Register 2 */
-       char    res16[12];
-       uint    ipivpr3;        /* 0x410d0 - IPI Vector/Priority Register 3 */
-       char    res17[12];
-       uint    svr;            /* 0x410e0 - Spurious Vector Register */
-       char    res18[12];
-       uint    tfrr;           /* 0x410f0 - Timer Frequency Reporting Register */
-       char    res19[12];
-       uint    gtccr0;         /* 0x41100 - Global Timer Current Count Register 0 */
-       char    res20[12];
-       uint    gtbcr0;         /* 0x41110 - Global Timer Base Count Register 0 */
-       char    res21[12];
-       uint    gtvpr0;         /* 0x41120 - Global Timer Vector/Priority Register 0 */
-       char    res22[12];
-       uint    gtdr0;          /* 0x41130 - Global Timer Destination Register 0 */
-       char    res23[12];
-       uint    gtccr1;         /* 0x41140 - Global Timer Current Count Register 1 */
-       char    res24[12];
-       uint    gtbcr1;         /* 0x41150 - Global Timer Base Count Register 1 */
-       char    res25[12];
-       uint    gtvpr1;         /* 0x41160 - Global Timer Vector/Priority Register 1 */
-       char    res26[12];
-       uint    gtdr1;          /* 0x41170 - Global Timer Destination Register 1 */
-       char    res27[12];
-       uint    gtccr2;         /* 0x41180 - Global Timer Current Count Register 2 */
-       char    res28[12];
-       uint    gtbcr2;         /* 0x41190 - Global Timer Base Count Register 2 */
-       char    res29[12];
-       uint    gtvpr2;         /* 0x411a0 - Global Timer Vector/Priority Register 2 */
-       char    res30[12];
-       uint    gtdr2;          /* 0x411b0 - Global Timer Destination Register 2 */
-       char    res31[12];
-       uint    gtccr3;         /* 0x411c0 - Global Timer Current Count Register 3 */
-       char    res32[12];
-       uint    gtbcr3;         /* 0x411d0 - Global Timer Base Count Register 3 */
-       char    res33[12];
-       uint    gtvpr3;         /* 0x411e0 - Global Timer Vector/Priority Register 3 */
-       char    res34[12];
-       uint    gtdr3;          /* 0x411f0 - Global Timer Destination Register 3 */
-       char    res35[268];
-       uint    tcr;            /* 0x41300 - Timer Control Register */
-       char    res36[12];
-       uint    irqsr0;         /* 0x41310 - IRQ_OUT Summary Register 0 */
-       char    res37[12];
-       uint    irqsr1;         /* 0x41320 - IRQ_OUT Summary Register 1 */
-       char    res38[12];
-       uint    cisr0;          /* 0x41330 - Critical Interrupt Summary Register 0 */
-       char    res39[12];
-       uint    cisr1;          /* 0x41340 - Critical Interrupt Summary Register 1 */
-       char    res40[188];
-       uint    msgr0;          /* 0x41400 - Message Register 0 */
-       char    res41[12];
-       uint    msgr1;          /* 0x41410 - Message Register 1 */
-       char    res42[12];
-       uint    msgr2;          /* 0x41420 - Message Register 2 */
-       char    res43[12];
-       uint    msgr3;          /* 0x41430 - Message Register 3 */
-       char    res44[204];
-       uint    mer;            /* 0x41500 - Message Enable Register */
-       char    res45[12];
-       uint    msr;            /* 0x41510 - Message Status Register */
-       char    res46[60140];
-       uint    eivpr0;         /* 0x50000 - External Interrupt Vector/Priority Register 0 */
-       char    res47[12];
-       uint    eidr0;          /* 0x50010 - External Interrupt Destination Register 0 */
-       char    res48[12];
-       uint    eivpr1;         /* 0x50020 - External Interrupt Vector/Priority Register 1 */
-       char    res49[12];
-       uint    eidr1;          /* 0x50030 - External Interrupt Destination Register 1 */
-       char    res50[12];
-       uint    eivpr2;         /* 0x50040 - External Interrupt Vector/Priority Register 2 */
-       char    res51[12];
-       uint    eidr2;          /* 0x50050 - External Interrupt Destination Register 2 */
-       char    res52[12];
-       uint    eivpr3;         /* 0x50060 - External Interrupt Vector/Priority Register 3 */
-       char    res53[12];
-       uint    eidr3;          /* 0x50070 - External Interrupt Destination Register 3 */
-       char    res54[12];
-       uint    eivpr4;         /* 0x50080 - External Interrupt Vector/Priority Register 4 */
-       char    res55[12];
-       uint    eidr4;          /* 0x50090 - External Interrupt Destination Register 4 */
-       char    res56[12];
-       uint    eivpr5;         /* 0x500a0 - External Interrupt Vector/Priority Register 5 */
-       char    res57[12];
-       uint    eidr5;          /* 0x500b0 - External Interrupt Destination Register 5 */
-       char    res58[12];
-       uint    eivpr6;         /* 0x500c0 - External Interrupt Vector/Priority Register 6 */
-       char    res59[12];
-       uint    eidr6;          /* 0x500d0 - External Interrupt Destination Register 6 */
-       char    res60[12];
-       uint    eivpr7;         /* 0x500e0 - External Interrupt Vector/Priority Register 7 */
-       char    res61[12];
-       uint    eidr7;          /* 0x500f0 - External Interrupt Destination Register 7 */
-       char    res62[12];
-       uint    eivpr8;         /* 0x50100 - External Interrupt Vector/Priority Register 8 */
-       char    res63[12];
-       uint    eidr8;          /* 0x50110 - External Interrupt Destination Register 8 */
-       char    res64[12];
-       uint    eivpr9;         /* 0x50120 - External Interrupt Vector/Priority Register 9 */
-       char    res65[12];
-       uint    eidr9;          /* 0x50130 - External Interrupt Destination Register 9 */
-       char    res66[12];
-       uint    eivpr10;        /* 0x50140 - External Interrupt Vector/Priority Register 10 */
-       char    res67[12];
-       uint    eidr10;         /* 0x50150 - External Interrupt Destination Register 10 */
-       char    res68[12];
-       uint    eivpr11;        /* 0x50160 - External Interrupt Vector/Priority Register 11 */
-       char    res69[12];
-       uint    eidr11;         /* 0x50170 - External Interrupt Destination Register 11 */
-       char    res70[140];
-       uint    iivpr0;         /* 0x50200 - Internal Interrupt Vector/Priority Register 0 */
-       char    res71[12];
-       uint    iidr0;          /* 0x50210 - Internal Interrupt Destination Register 0 */
-       char    res72[12];
-       uint    iivpr1;         /* 0x50220 - Internal Interrupt Vector/Priority Register 1 */
-       char    res73[12];
-       uint    iidr1;          /* 0x50230 - Internal Interrupt Destination Register 1 */
-       char    res74[12];
-       uint    iivpr2;         /* 0x50240 - Internal Interrupt Vector/Priority Register 2 */
-       char    res75[12];
-       uint    iidr2;          /* 0x50250 - Internal Interrupt Destination Register 2 */
-       char    res76[12];
-       uint    iivpr3;         /* 0x50260 - Internal Interrupt Vector/Priority Register 3 */
-       char    res77[12];
-       uint    iidr3;          /* 0x50270 - Internal Interrupt Destination Register 3 */
-       char    res78[12];
-       uint    iivpr4;         /* 0x50280 - Internal Interrupt Vector/Priority Register 4 */
-       char    res79[12];
-       uint    iidr4;          /* 0x50290 - Internal Interrupt Destination Register 4 */
-       char    res80[12];
-       uint    iivpr5;         /* 0x502a0 - Internal Interrupt Vector/Priority Register 5 */
-       char    res81[12];
-       uint    iidr5;          /* 0x502b0 - Internal Interrupt Destination Register 5 */
-       char    res82[12];
-       uint    iivpr6;         /* 0x502c0 - Internal Interrupt Vector/Priority Register 6 */
-       char    res83[12];
-       uint    iidr6;          /* 0x502d0 - Internal Interrupt Destination Register 6 */
-       char    res84[12];
-       uint    iivpr7;         /* 0x502e0 - Internal Interrupt Vector/Priority Register 7 */
-       char    res85[12];
-       uint    iidr7;          /* 0x502f0 - Internal Interrupt Destination Register 7 */
-       char    res86[12];
-       uint    iivpr8;         /* 0x50300 - Internal Interrupt Vector/Priority Register 8 */
-       char    res87[12];
-       uint    iidr8;          /* 0x50310 - Internal Interrupt Destination Register 8 */
-       char    res88[12];
-       uint    iivpr9;         /* 0x50320 - Internal Interrupt Vector/Priority Register 9 */
-       char    res89[12];
-       uint    iidr9;          /* 0x50330 - Internal Interrupt Destination Register 9 */
-       char    res90[12];
-       uint    iivpr10;        /* 0x50340 - Internal Interrupt Vector/Priority Register 10 */
-       char    res91[12];
-       uint    iidr10;         /* 0x50350 - Internal Interrupt Destination Register 10 */
-       char    res92[12];
-       uint    iivpr11;        /* 0x50360 - Internal Interrupt Vector/Priority Register 11 */
-       char    res93[12];
-       uint    iidr11;         /* 0x50370 - Internal Interrupt Destination Register 11 */
-       char    res94[12];
-       uint    iivpr12;        /* 0x50380 - Internal Interrupt Vector/Priority Register 12 */
-       char    res95[12];
-       uint    iidr12;         /* 0x50390 - Internal Interrupt Destination Register 12 */
-       char    res96[12];
-       uint    iivpr13;        /* 0x503a0 - Internal Interrupt Vector/Priority Register 13 */
-       char    res97[12];
-       uint    iidr13;         /* 0x503b0 - Internal Interrupt Destination Register 13 */
-       char    res98[12];
-       uint    iivpr14;        /* 0x503c0 - Internal Interrupt Vector/Priority Register 14 */
-       char    res99[12];
-       uint    iidr14;         /* 0x503d0 - Internal Interrupt Destination Register 14 */
-       char    res100[12];
-       uint    iivpr15;        /* 0x503e0 - Internal Interrupt Vector/Priority Register 15 */
-       char    res101[12];
-       uint    iidr15;         /* 0x503f0 - Internal Interrupt Destination Register 15 */
-       char    res102[12];
-       uint    iivpr16;        /* 0x50400 - Internal Interrupt Vector/Priority Register 16 */
-       char    res103[12];
-       uint    iidr16;         /* 0x50410 - Internal Interrupt Destination Register 16 */
-       char    res104[12];
-       uint    iivpr17;        /* 0x50420 - Internal Interrupt Vector/Priority Register 17 */
-       char    res105[12];
-       uint    iidr17;         /* 0x50430 - Internal Interrupt Destination Register 17 */
-       char    res106[12];
-       uint    iivpr18;        /* 0x50440 - Internal Interrupt Vector/Priority Register 18 */
-       char    res107[12];
-       uint    iidr18;         /* 0x50450 - Internal Interrupt Destination Register 18 */
-       char    res108[12];
-       uint    iivpr19;        /* 0x50460 - Internal Interrupt Vector/Priority Register 19 */
-       char    res109[12];
-       uint    iidr19;         /* 0x50470 - Internal Interrupt Destination Register 19 */
-       char    res110[12];
-       uint    iivpr20;        /* 0x50480 - Internal Interrupt Vector/Priority Register 20 */
-       char    res111[12];
-       uint    iidr20;         /* 0x50490 - Internal Interrupt Destination Register 20 */
-       char    res112[12];
-       uint    iivpr21;        /* 0x504a0 - Internal Interrupt Vector/Priority Register 21 */
-       char    res113[12];
-       uint    iidr21;         /* 0x504b0 - Internal Interrupt Destination Register 21 */
-       char    res114[12];
-       uint    iivpr22;        /* 0x504c0 - Internal Interrupt Vector/Priority Register 22 */
-       char    res115[12];
-       uint    iidr22;         /* 0x504d0 - Internal Interrupt Destination Register 22 */
-       char    res116[12];
-       uint    iivpr23;        /* 0x504e0 - Internal Interrupt Vector/Priority Register 23 */
-       char    res117[12];
-       uint    iidr23;         /* 0x504f0 - Internal Interrupt Destination Register 23 */
-       char    res118[12];
-       uint    iivpr24;        /* 0x50500 - Internal Interrupt Vector/Priority Register 24 */
-       char    res119[12];
-       uint    iidr24;         /* 0x50510 - Internal Interrupt Destination Register 24 */
-       char    res120[12];
-       uint    iivpr25;        /* 0x50520 - Internal Interrupt Vector/Priority Register 25 */
-       char    res121[12];
-       uint    iidr25;         /* 0x50530 - Internal Interrupt Destination Register 25 */
-       char    res122[12];
-       uint    iivpr26;        /* 0x50540 - Internal Interrupt Vector/Priority Register 26 */
-       char    res123[12];
-       uint    iidr26;         /* 0x50550 - Internal Interrupt Destination Register 26 */
-       char    res124[12];
-       uint    iivpr27;        /* 0x50560 - Internal Interrupt Vector/Priority Register 27 */
-       char    res125[12];
-       uint    iidr27;         /* 0x50570 - Internal Interrupt Destination Register 27 */
-       char    res126[12];
-       uint    iivpr28;        /* 0x50580 - Internal Interrupt Vector/Priority Register 28 */
-       char    res127[12];
-       uint    iidr28;         /* 0x50590 - Internal Interrupt Destination Register 28 */
-       char    res128[12];
-       uint    iivpr29;        /* 0x505a0 - Internal Interrupt Vector/Priority Register 29 */
-       char    res129[12];
-       uint    iidr29;         /* 0x505b0 - Internal Interrupt Destination Register 29 */
-       char    res130[12];
-       uint    iivpr30;        /* 0x505c0 - Internal Interrupt Vector/Priority Register 30 */
-       char    res131[12];
-       uint    iidr30;         /* 0x505d0 - Internal Interrupt Destination Register 30 */
-       char    res132[12];
-       uint    iivpr31;        /* 0x505e0 - Internal Interrupt Vector/Priority Register 31 */
-       char    res133[12];
-       uint    iidr31;         /* 0x505f0 - Internal Interrupt Destination Register 31 */
-       char    res134[4108];
-       uint    mivpr0;         /* 0x51600 - Messaging Interrupt Vector/Priority Register 0 */
-       char    res135[12];
-       uint    midr0;          /* 0x51610 - Messaging Interrupt Destination Register 0 */
-       char    res136[12];
-       uint    mivpr1;         /* 0x51620 - Messaging Interrupt Vector/Priority Register 1 */
-       char    res137[12];
-       uint    midr1;          /* 0x51630 - Messaging Interrupt Destination Register 1 */
-       char    res138[12];
-       uint    mivpr2;         /* 0x51640 - Messaging Interrupt Vector/Priority Register 2 */
-       char    res139[12];
-       uint    midr2;          /* 0x51650 - Messaging Interrupt Destination Register 2 */
-       char    res140[12];
-       uint    mivpr3;         /* 0x51660 - Messaging Interrupt Vector/Priority Register 3 */
-       char    res141[12];
-       uint    midr3;          /* 0x51670 - Messaging Interrupt Destination Register 3 */
-       char    res142[59852];
-       uint    ipi0dr0;        /* 0x60040 - Processor 0 Interprocessor Interrupt Dispatch Register 0 */
-       char    res143[12];
-       uint    ipi0dr1;        /* 0x60050 - Processor 0 Interprocessor Interrupt Dispatch Register 1 */
-       char    res144[12];
-       uint    ipi0dr2;        /* 0x60060 - Processor 0 Interprocessor Interrupt Dispatch Register 2 */
-       char    res145[12];
-       uint    ipi0dr3;        /* 0x60070 - Processor 0 Interprocessor Interrupt Dispatch Register 3 */
-       char    res146[12];
-       uint    ctpr0;          /* 0x60080 - Current Task Priority Register for Processor 0 */
-       char    res147[12];
-       uint    whoami0;        /* 0x60090 - Who Am I Register for Processor 0 */
-       char    res148[12];
-       uint    iack0;          /* 0x600a0 - Interrupt Acknowledge Register for Processor 0 */
-       char    res149[12];
-       uint    eoi0;           /* 0x600b0 - End Of Interrupt Register for Processor 0 */
-       char    res150[130892];
+       u8      res1[64];
+       u32     ipidr0;         /* Interprocessor IRQ Dispatch 0 */
+       u8      res2[12];
+       u32     ipidr1;         /* Interprocessor IRQ Dispatch 1 */
+       u8      res3[12];
+       u32     ipidr2;         /* Interprocessor IRQ Dispatch 2 */
+       u8      res4[12];
+       u32     ipidr3;         /* Interprocessor IRQ Dispatch 3 */
+       u8      res5[12];
+       u32     ctpr;           /* Current Task Priority */
+       u8      res6[12];
+       u32     whoami;         /* Who Am I */
+       u8      res7[12];
+       u32     iack;           /* IRQ Acknowledge */
+       u8      res8[12];
+       u32     eoi;            /* End Of IRQ */
+       u8      res9[3916];
+       u32     frr;            /* Feature Reporting */
+       u8      res10[28];
+       u32     gcr;            /* Global Configuration */
+#define MPC85xx_PICGCR_RST     0x80000000
+#define MPC85xx_PICGCR_M       0x20000000
+       u8      res11[92];
+       u32     vir;            /* Vendor Identification */
+       u8      res12[12];
+       u32     pir;            /* Processor Initialization */
+       u8      res13[12];
+       u32     ipivpr0;        /* IPI Vector/Priority 0 */
+       u8      res14[12];
+       u32     ipivpr1;        /* IPI Vector/Priority 1 */
+       u8      res15[12];
+       u32     ipivpr2;        /* IPI Vector/Priority 2 */
+       u8      res16[12];
+       u32     ipivpr3;        /* IPI Vector/Priority 3 */
+       u8      res17[12];
+       u32     svr;            /* Spurious Vector */
+       u8      res18[12];
+       u32     tfrr;           /* Timer Frequency Reporting */
+       u8      res19[12];
+       u32     gtccr0;         /* Global Timer Current Count 0 */
+       u8      res20[12];
+       u32     gtbcr0;         /* Global Timer Base Count 0 */
+       u8      res21[12];
+       u32     gtvpr0;         /* Global Timer Vector/Priority 0 */
+       u8      res22[12];
+       u32     gtdr0;          /* Global Timer Destination 0 */
+       u8      res23[12];
+       u32     gtccr1;         /* Global Timer Current Count 1 */
+       u8      res24[12];
+       u32     gtbcr1;         /* Global Timer Base Count 1 */
+       u8      res25[12];
+       u32     gtvpr1;         /* Global Timer Vector/Priority 1 */
+       u8      res26[12];
+       u32     gtdr1;          /* Global Timer Destination 1 */
+       u8      res27[12];
+       u32     gtccr2;         /* Global Timer Current Count 2 */
+       u8      res28[12];
+       u32     gtbcr2;         /* Global Timer Base Count 2 */
+       u8      res29[12];
+       u32     gtvpr2;         /* Global Timer Vector/Priority 2 */
+       u8      res30[12];
+       u32     gtdr2;          /* Global Timer Destination 2 */
+       u8      res31[12];
+       u32     gtccr3;         /* Global Timer Current Count 3 */
+       u8      res32[12];
+       u32     gtbcr3;         /* Global Timer Base Count 3 */
+       u8      res33[12];
+       u32     gtvpr3;         /* Global Timer Vector/Priority 3 */
+       u8      res34[12];
+       u32     gtdr3;          /* Global Timer Destination 3 */
+       u8      res35[268];
+       u32     tcr;            /* Timer Control */
+       u8      res36[12];
+       u32     irqsr0;         /* IRQ_OUT Summary 0 */
+       u8      res37[12];
+       u32     irqsr1;         /* IRQ_OUT Summary 1 */
+       u8      res38[12];
+       u32     cisr0;          /* Critical IRQ Summary 0 */
+       u8      res39[12];
+       u32     cisr1;          /* Critical IRQ Summary 1 */
+       u8      res40[188];
+       u32     msgr0;          /* Message 0 */
+       u8      res41[12];
+       u32     msgr1;          /* Message 1 */
+       u8      res42[12];
+       u32     msgr2;          /* Message 2 */
+       u8      res43[12];
+       u32     msgr3;          /* Message 3 */
+       u8      res44[204];
+       u32     mer;            /* Message Enable */
+       u8      res45[12];
+       u32     msr;            /* Message Status */
+       u8      res46[60140];
+       u32     eivpr0;         /* External IRQ Vector/Priority 0 */
+       u8      res47[12];
+       u32     eidr0;          /* External IRQ Destination 0 */
+       u8      res48[12];
+       u32     eivpr1;         /* External IRQ Vector/Priority 1 */
+       u8      res49[12];
+       u32     eidr1;          /* External IRQ Destination 1 */
+       u8      res50[12];
+       u32     eivpr2;         /* External IRQ Vector/Priority 2 */
+       u8      res51[12];
+       u32     eidr2;          /* External IRQ Destination 2 */
+       u8      res52[12];
+       u32     eivpr3;         /* External IRQ Vector/Priority 3 */
+       u8      res53[12];
+       u32     eidr3;          /* External IRQ Destination 3 */
+       u8      res54[12];
+       u32     eivpr4;         /* External IRQ Vector/Priority 4 */
+       u8      res55[12];
+       u32     eidr4;          /* External IRQ Destination 4 */
+       u8      res56[12];
+       u32     eivpr5;         /* External IRQ Vector/Priority 5 */
+       u8      res57[12];
+       u32     eidr5;          /* External IRQ Destination 5 */
+       u8      res58[12];
+       u32     eivpr6;         /* External IRQ Vector/Priority 6 */
+       u8      res59[12];
+       u32     eidr6;          /* External IRQ Destination 6 */
+       u8      res60[12];
+       u32     eivpr7;         /* External IRQ Vector/Priority 7 */
+       u8      res61[12];
+       u32     eidr7;          /* External IRQ Destination 7 */
+       u8      res62[12];
+       u32     eivpr8;         /* External IRQ Vector/Priority 8 */
+       u8      res63[12];
+       u32     eidr8;          /* External IRQ Destination 8 */
+       u8      res64[12];
+       u32     eivpr9;         /* External IRQ Vector/Priority 9 */
+       u8      res65[12];
+       u32     eidr9;          /* External IRQ Destination 9 */
+       u8      res66[12];
+       u32     eivpr10;        /* External IRQ Vector/Priority 10 */
+       u8      res67[12];
+       u32     eidr10;         /* External IRQ Destination 10 */
+       u8      res68[12];
+       u32     eivpr11;        /* External IRQ Vector/Priority 11 */
+       u8      res69[12];
+       u32     eidr11;         /* External IRQ Destination 11 */
+       u8      res70[140];
+       u32     iivpr0;         /* Internal IRQ Vector/Priority 0 */
+       u8      res71[12];
+       u32     iidr0;          /* Internal IRQ Destination 0 */
+       u8      res72[12];
+       u32     iivpr1;         /* Internal IRQ Vector/Priority 1 */
+       u8      res73[12];
+       u32     iidr1;          /* Internal IRQ Destination 1 */
+       u8      res74[12];
+       u32     iivpr2;         /* Internal IRQ Vector/Priority 2 */
+       u8      res75[12];
+       u32     iidr2;          /* Internal IRQ Destination 2 */
+       u8      res76[12];
+       u32     iivpr3;         /* Internal IRQ Vector/Priority 3 */
+       u8      res77[12];
+       u32     iidr3;          /* Internal IRQ Destination 3 */
+       u8      res78[12];
+       u32     iivpr4;         /* Internal IRQ Vector/Priority 4 */
+       u8      res79[12];
+       u32     iidr4;          /* Internal IRQ Destination 4 */
+       u8      res80[12];
+       u32     iivpr5;         /* Internal IRQ Vector/Priority 5 */
+       u8      res81[12];
+       u32     iidr5;          /* Internal IRQ Destination 5 */
+       u8      res82[12];
+       u32     iivpr6;         /* Internal IRQ Vector/Priority 6 */
+       u8      res83[12];
+       u32     iidr6;          /* Internal IRQ Destination 6 */
+       u8      res84[12];
+       u32     iivpr7;         /* Internal IRQ Vector/Priority 7 */
+       u8      res85[12];
+       u32     iidr7;          /* Internal IRQ Destination 7 */
+       u8      res86[12];
+       u32     iivpr8;         /* Internal IRQ Vector/Priority 8 */
+       u8      res87[12];
+       u32     iidr8;          /* Internal IRQ Destination 8 */
+       u8      res88[12];
+       u32     iivpr9;         /* Internal IRQ Vector/Priority 9 */
+       u8      res89[12];
+       u32     iidr9;          /* Internal IRQ Destination 9 */
+       u8      res90[12];
+       u32     iivpr10;        /* Internal IRQ Vector/Priority 10 */
+       u8      res91[12];
+       u32     iidr10;         /* Internal IRQ Destination 10 */
+       u8      res92[12];
+       u32     iivpr11;        /* Internal IRQ Vector/Priority 11 */
+       u8      res93[12];
+       u32     iidr11;         /* Internal IRQ Destination 11 */
+       u8      res94[12];
+       u32     iivpr12;        /* Internal IRQ Vector/Priority 12 */
+       u8      res95[12];
+       u32     iidr12;         /* Internal IRQ Destination 12 */
+       u8      res96[12];
+       u32     iivpr13;        /* Internal IRQ Vector/Priority 13 */
+       u8      res97[12];
+       u32     iidr13;         /* Internal IRQ Destination 13 */
+       u8      res98[12];
+       u32     iivpr14;        /* Internal IRQ Vector/Priority 14 */
+       u8      res99[12];
+       u32     iidr14;         /* Internal IRQ Destination 14 */
+       u8      res100[12];
+       u32     iivpr15;        /* Internal IRQ Vector/Priority 15 */
+       u8      res101[12];
+       u32     iidr15;         /* Internal IRQ Destination 15 */
+       u8      res102[12];
+       u32     iivpr16;        /* Internal IRQ Vector/Priority 16 */
+       u8      res103[12];
+       u32     iidr16;         /* Internal IRQ Destination 16 */
+       u8      res104[12];
+       u32     iivpr17;        /* Internal IRQ Vector/Priority 17 */
+       u8      res105[12];
+       u32     iidr17;         /* Internal IRQ Destination 17 */
+       u8      res106[12];
+       u32     iivpr18;        /* Internal IRQ Vector/Priority 18 */
+       u8      res107[12];
+       u32     iidr18;         /* Internal IRQ Destination 18 */
+       u8      res108[12];
+       u32     iivpr19;        /* Internal IRQ Vector/Priority 19 */
+       u8      res109[12];
+       u32     iidr19;         /* Internal IRQ Destination 19 */
+       u8      res110[12];
+       u32     iivpr20;        /* Internal IRQ Vector/Priority 20 */
+       u8      res111[12];
+       u32     iidr20;         /* Internal IRQ Destination 20 */
+       u8      res112[12];
+       u32     iivpr21;        /* Internal IRQ Vector/Priority 21 */
+       u8      res113[12];
+       u32     iidr21;         /* Internal IRQ Destination 21 */
+       u8      res114[12];
+       u32     iivpr22;        /* Internal IRQ Vector/Priority 22 */
+       u8      res115[12];
+       u32     iidr22;         /* Internal IRQ Destination 22 */
+       u8      res116[12];
+       u32     iivpr23;        /* Internal IRQ Vector/Priority 23 */
+       u8      res117[12];
+       u32     iidr23;         /* Internal IRQ Destination 23 */
+       u8      res118[12];
+       u32     iivpr24;        /* Internal IRQ Vector/Priority 24 */
+       u8      res119[12];
+       u32     iidr24;         /* Internal IRQ Destination 24 */
+       u8      res120[12];
+       u32     iivpr25;        /* Internal IRQ Vector/Priority 25 */
+       u8      res121[12];
+       u32     iidr25;         /* Internal IRQ Destination 25 */
+       u8      res122[12];
+       u32     iivpr26;        /* Internal IRQ Vector/Priority 26 */
+       u8      res123[12];
+       u32     iidr26;         /* Internal IRQ Destination 26 */
+       u8      res124[12];
+       u32     iivpr27;        /* Internal IRQ Vector/Priority 27 */
+       u8      res125[12];
+       u32     iidr27;         /* Internal IRQ Destination 27 */
+       u8      res126[12];
+       u32     iivpr28;        /* Internal IRQ Vector/Priority 28 */
+       u8      res127[12];
+       u32     iidr28;         /* Internal IRQ Destination 28 */
+       u8      res128[12];
+       u32     iivpr29;        /* Internal IRQ Vector/Priority 29 */
+       u8      res129[12];
+       u32     iidr29;         /* Internal IRQ Destination 29 */
+       u8      res130[12];
+       u32     iivpr30;        /* Internal IRQ Vector/Priority 30 */
+       u8      res131[12];
+       u32     iidr30;         /* Internal IRQ Destination 30 */
+       u8      res132[12];
+       u32     iivpr31;        /* Internal IRQ Vector/Priority 31 */
+       u8      res133[12];
+       u32     iidr31;         /* Internal IRQ Destination 31 */
+       u8      res134[4108];
+       u32     mivpr0;         /* Messaging IRQ Vector/Priority 0 */
+       u8      res135[12];
+       u32     midr0;          /* Messaging IRQ Destination 0 */
+       u8      res136[12];
+       u32     mivpr1;         /* Messaging IRQ Vector/Priority 1 */
+       u8      res137[12];
+       u32     midr1;          /* Messaging IRQ Destination 1 */
+       u8      res138[12];
+       u32     mivpr2;         /* Messaging IRQ Vector/Priority 2 */
+       u8      res139[12];
+       u32     midr2;          /* Messaging IRQ Destination 2 */
+       u8      res140[12];
+       u32     mivpr3;         /* Messaging IRQ Vector/Priority 3 */
+       u8      res141[12];
+       u32     midr3;          /* Messaging IRQ Destination 3 */
+       u8      res142[59852];
+       u32     ipi0dr0;        /* Processor 0 Interprocessor IRQ Dispatch 0 */
+       u8      res143[12];
+       u32     ipi0dr1;        /* Processor 0 Interprocessor IRQ Dispatch 1 */
+       u8      res144[12];
+       u32     ipi0dr2;        /* Processor 0 Interprocessor IRQ Dispatch 2 */
+       u8      res145[12];
+       u32     ipi0dr3;        /* Processor 0 Interprocessor IRQ Dispatch 3 */
+       u8      res146[12];
+       u32     ctpr0;          /* Current Task Priority for Processor 0 */
+       u8      res147[12];
+       u32     whoami0;        /* Who Am I for Processor 0 */
+       u8      res148[12];
+       u32     iack0;          /* IRQ Acknowledge for Processor 0 */
+       u8      res149[12];
+       u32     eoi0;           /* End Of IRQ for Processor 0 */
+       u8      res150[130892];
 } ccsr_pic_t;
 
-/*
- * CPM Block(0x8_0000-0xc_0000)
- */
+/* CPM Block */
 #ifndef CONFIG_CPM2
 typedef struct ccsr_cpm {
-       char res[262144];
+       u8 res[262144];
 } ccsr_cpm_t;
 #else
 /*
- * 0x8000-0x8ffff:DPARM
- * 0x9000-0x90bff: General SIU
+ * DPARM
+ * General SIU
  */
 typedef struct ccsr_cpm_siu {
-       char    res1[80];
-       uint    smaer;
-       uint    smser;
-       uint    smevr;
-       char    res2[4];
-       uint    lmaer;
-       uint    lmser;
-       uint    lmevr;
-       char    res3[2964];
+       u8      res1[80];
+       u32     smaer;
+       u32     smser;
+       u32     smevr;
+       u8      res2[4];
+       u32     lmaer;
+       u32     lmser;
+       u32     lmevr;
+       u8      res3[2964];
 } ccsr_cpm_siu_t;
 
-/* 0x90c00-0x90cff: Interrupt Controller */
+/* IRQ Controller */
 typedef struct ccsr_cpm_intctl {
-       ushort  sicr;
-       char    res1[2];
-       uint    sivec;
-       uint    sipnrh;
-       uint    sipnrl;
-       uint    siprr;
-       uint    scprrh;
-       uint    scprrl;
-       uint    simrh;
-       uint    simrl;
-       uint    siexr;
-       char    res2[88];
-       uint    sccr;
-       char    res3[124];
+       u16     sicr;
+       u8      res1[2];
+       u32     sivec;
+       u32     sipnrh;
+       u32     sipnrl;
+       u32     siprr;
+       u32     scprrh;
+       u32     scprrl;
+       u32     simrh;
+       u32     simrl;
+       u32     siexr;
+       u8      res2[88];
+       u32     sccr;
+       u8      res3[124];
 } ccsr_cpm_intctl_t;
 
-/* 0x90d00-0x90d7f: input/output port */
+/* input/output port */
 typedef struct ccsr_cpm_iop {
-       uint    pdira;
-       uint    ppara;
-       uint    psora;
-       uint    podra;
-       uint    pdata;
-       char    res1[12];
-       uint    pdirb;
-       uint    pparb;
-       uint    psorb;
-       uint    podrb;
-       uint    pdatb;
-       char    res2[12];
-       uint    pdirc;
-       uint    pparc;
-       uint    psorc;
-       uint    podrc;
-       uint    pdatc;
-       char    res3[12];
-       uint    pdird;
-       uint    ppard;
-       uint    psord;
-       uint    podrd;
-       uint    pdatd;
-       char    res4[12];
+       u32     pdira;
+       u32     ppara;
+       u32     psora;
+       u32     podra;
+       u32     pdata;
+       u8      res1[12];
+       u32     pdirb;
+       u32     pparb;
+       u32     psorb;
+       u32     podrb;
+       u32     pdatb;
+       u8      res2[12];
+       u32     pdirc;
+       u32     pparc;
+       u32     psorc;
+       u32     podrc;
+       u32     pdatc;
+       u8      res3[12];
+       u32     pdird;
+       u32     ppard;
+       u32     psord;
+       u32     podrd;
+       u32     pdatd;
+       u8      res4[12];
 } ccsr_cpm_iop_t;
 
-/* 0x90d80-0x91017: CPM timers */
+/* CPM timers */
 typedef struct ccsr_cpm_timer {
-       u_char  tgcr1;
-       char    res1[3];
-       u_char  tgcr2;
-       char    res2[11];
-       ushort  tmr1;
-       ushort  tmr2;
-       ushort  trr1;
-       ushort  trr2;
-       ushort  tcr1;
-       ushort  tcr2;
-       ushort  tcn1;
-       ushort  tcn2;
-       ushort  tmr3;
-       ushort  tmr4;
-       ushort  trr3;
-       ushort  trr4;
-       ushort  tcr3;
-       ushort  tcr4;
-       ushort  tcn3;
-       ushort  tcn4;
-       ushort  ter1;
-       ushort  ter2;
-       ushort  ter3;
-       ushort  ter4;
-       char    res3[608];
+       u8      tgcr1;
+       u8      res1[3];
+       u8      tgcr2;
+       u8      res2[11];
+       u16     tmr1;
+       u16     tmr2;
+       u16     trr1;
+       u16     trr2;
+       u16     tcr1;
+       u16     tcr2;
+       u16     tcn1;
+       u16     tcn2;
+       u16     tmr3;
+       u16     tmr4;
+       u16     trr3;
+       u16     trr4;
+       u16     tcr3;
+       u16     tcr4;
+       u16     tcn3;
+       u16     tcn4;
+       u16     ter1;
+       u16     ter2;
+       u16     ter3;
+       u16     ter4;
+       u8      res3[608];
 } ccsr_cpm_timer_t;
 
-/* 0x91018-0x912ff: SDMA */
+/* SDMA */
 typedef struct ccsr_cpm_sdma {
-       uchar   sdsr;
-       char    res1[3];
-       uchar   sdmr;
-       char    res2[739];
+       u8      sdsr;
+       u8      res1[3];
+       u8      sdmr;
+       u8      res2[739];
 } ccsr_cpm_sdma_t;
 
-/* 0x91300-0x9131f: FCC1 */
+/* FCC1 */
 typedef struct ccsr_cpm_fcc1 {
-       uint    gfmr;
-       uint    fpsmr;
-       ushort  ftodr;
-       char    res1[2];
-       ushort  fdsr;
-       char    res2[2];
-       ushort  fcce;
-       char    res3[2];
-       ushort  fccm;
-       char    res4[2];
-       u_char  fccs;
-       char    res5[3];
-       u_char  ftirr_phy[4];
+       u32     gfmr;
+       u32     fpsmr;
+       u16     ftodr;
+       u8      res1[2];
+       u16     fdsr;
+       u8      res2[2];
+       u16     fcce;
+       u8      res3[2];
+       u16     fccm;
+       u8      res4[2];
+       u8      fccs;
+       u8      res5[3];
+       u8      ftirr_phy[4];
 } ccsr_cpm_fcc1_t;
 
-/* 0x91320-0x9133f: FCC2 */
+/* FCC2 */
 typedef struct ccsr_cpm_fcc2 {
-       uint    gfmr;
-       uint    fpsmr;
-       ushort  ftodr;
-       char    res1[2];
-       ushort  fdsr;
-       char    res2[2];
-       ushort  fcce;
-       char    res3[2];
-       ushort  fccm;
-       char    res4[2];
-       u_char  fccs;
-       char    res5[3];
-       u_char  ftirr_phy[4];
+       u32     gfmr;
+       u32     fpsmr;
+       u16     ftodr;
+       u8      res1[2];
+       u16     fdsr;
+       u8      res2[2];
+       u16     fcce;
+       u8      res3[2];
+       u16     fccm;
+       u8      res4[2];
+       u8      fccs;
+       u8      res5[3];
+       u8      ftirr_phy[4];
 } ccsr_cpm_fcc2_t;
 
-/* 0x91340-0x9137f: FCC3 */
+/* FCC3 */
 typedef struct ccsr_cpm_fcc3 {
-       uint    gfmr;
-       uint    fpsmr;
-       ushort  ftodr;
-       char    res1[2];
-       ushort  fdsr;
-       char    res2[2];
-       ushort  fcce;
-       char    res3[2];
-       ushort  fccm;
-       char    res4[2];
-       u_char  fccs;
-       char    res5[3];
-       char    res[36];
+       u32     gfmr;
+       u32     fpsmr;
+       u16     ftodr;
+       u8      res1[2];
+       u16     fdsr;
+       u8      res2[2];
+       u16     fcce;
+       u8      res3[2];
+       u16     fccm;
+       u8      res4[2];
+       u8      fccs;
+       u8      res5[3];
+       u8      res[36];
 } ccsr_cpm_fcc3_t;
 
-/* 0x91380-0x9139f: FCC1 extended */
+/* FCC1 extended */
 typedef struct ccsr_cpm_fcc1_ext {
-       uint    firper;
-       uint    firer;
-       uint    firsr_h;
-       uint    firsr_l;
-       u_char  gfemr;
-       char    res[15];
+       u32     firper;
+       u32     firer;
+       u32     firsr_h;
+       u32     firsr_l;
+       u8      gfemr;
+       u8      res[15];
 
 } ccsr_cpm_fcc1_ext_t;
 
-/* 0x913a0-0x913cf: FCC2 extended */
+/* FCC2 extended */
 typedef struct ccsr_cpm_fcc2_ext {
-       uint    firper;
-       uint    firer;
-       uint    firsr_h;
-       uint    firsr_l;
-       u_char  gfemr;
-       char    res[31];
+       u32     firper;
+       u32     firer;
+       u32     firsr_h;
+       u32     firsr_l;
+       u8      gfemr;
+       u8      res[31];
 } ccsr_cpm_fcc2_ext_t;
 
-/* 0x913d0-0x913ff: FCC3 extended */
+/* FCC3 extended */
 typedef struct ccsr_cpm_fcc3_ext {
-       u_char  gfemr;
-       char    res[47];
+       u8      gfemr;
+       u8      res[47];
 } ccsr_cpm_fcc3_ext_t;
 
-/* 0x91400-0x915ef: TC layers */
+/* TC layers */
 typedef struct ccsr_cpm_tmp1 {
-       char    res[496];
+       u8      res[496];
 } ccsr_cpm_tmp1_t;
 
-/* 0x915f0-0x9185f: BRGs:5,6,7,8 */
+/* BRGs:5,6,7,8 */
 typedef struct ccsr_cpm_brg2 {
-       uint    brgc5;
-       uint    brgc6;
-       uint    brgc7;
-       uint    brgc8;
-       char    res[608];
+       u32     brgc5;
+       u32     brgc6;
+       u32     brgc7;
+       u32     brgc8;
+       u8      res[608];
 } ccsr_cpm_brg2_t;
 
-/* 0x91860-0x919bf: I2C */
+/* I2C */
 typedef struct ccsr_cpm_i2c {
-       u_char  i2mod;
-       char    res1[3];
-       u_char  i2add;
-       char    res2[3];
-       u_char  i2brg;
-       char    res3[3];
-       u_char  i2com;
-       char    res4[3];
-       u_char  i2cer;
-       char    res5[3];
-       u_char  i2cmr;
-       char    res6[331];
+       u8      i2mod;
+       u8      res1[3];
+       u8      i2add;
+       u8      res2[3];
+       u8      i2brg;
+       u8      res3[3];
+       u8      i2com;
+       u8      res4[3];
+       u8      i2cer;
+       u8      res5[3];
+       u8      i2cmr;
+       u8      res6[331];
 } ccsr_cpm_i2c_t;
 
-/* 0x919c0-0x919ef: CPM core */
+/* CPM core */
 typedef struct ccsr_cpm_cp {
-       uint    cpcr;
-       uint    rccr;
-       char    res1[14];
-       ushort  rter;
-       char    res2[2];
-       ushort  rtmr;
-       ushort  rtscr;
-       char    res3[2];
-       uint    rtsr;
-       char    res4[12];
+       u32     cpcr;
+       u32     rccr;
+       u8      res1[14];
+       u16     rter;
+       u8      res2[2];
+       u16     rtmr;
+       u16     rtscr;
+       u8      res3[2];
+       u32     rtsr;
+       u8      res4[12];
 } ccsr_cpm_cp_t;
 
-/* 0x919f0-0x919ff: BRGs:1,2,3,4 */
+/* BRGs:1,2,3,4 */
 typedef struct ccsr_cpm_brg1 {
-       uint    brgc1;
-       uint    brgc2;
-       uint    brgc3;
-       uint    brgc4;
+       u32     brgc1;
+       u32     brgc2;
+       u32     brgc3;
+       u32     brgc4;
 } ccsr_cpm_brg1_t;
 
-/* 0x91a00-0x91a9f: SCC1-SCC4 */
+/* SCC1-SCC4 */
 typedef struct ccsr_cpm_scc {
-       uint    gsmrl;
-       uint    gsmrh;
-       ushort  psmr;
-       char    res1[2];
-       ushort  todr;
-       ushort  dsr;
-       ushort  scce;
-       char    res2[2];
-       ushort  sccm;
-       char    res3;
-       u_char  sccs;
-       char    res4[8];
+       u32     gsmrl;
+       u32     gsmrh;
+       u16     psmr;
+       u8      res1[2];
+       u16     todr;
+       u16     dsr;
+       u16     scce;
+       u8      res2[2];
+       u16     sccm;
+       u8      res3;
+       u8      sccs;
+       u8      res4[8];
 } ccsr_cpm_scc_t;
 
-/* 0x91a80-0x91a9f */
 typedef struct ccsr_cpm_tmp2 {
-       char    res[32];
+       u8      res[32];
 } ccsr_cpm_tmp2_t;
 
-/* 0x91aa0-0x91aff: SPI */
+/* SPI */
 typedef struct ccsr_cpm_spi {
-       ushort  spmode;
-       char    res1[4];
-       u_char  spie;
-       char    res2[3];
-       u_char  spim;
-       char    res3[2];
-       u_char  spcom;
-       char    res4[82];
+       u16     spmode;
+       u8      res1[4];
+       u8      spie;
+       u8      res2[3];
+       u8      spim;
+       u8      res3[2];
+       u8      spcom;
+       u8      res4[82];
 } ccsr_cpm_spi_t;
 
-/* 0x91b00-0x91b1f: CPM MUX */
+/* CPM MUX */
 typedef struct ccsr_cpm_mux {
-       u_char  cmxsi1cr;
-       char    res1;
-       u_char  cmxsi2cr;
-       char    res2;
-       uint    cmxfcr;
-       uint    cmxscr;
-       char    res3[2];
-       ushort  cmxuar;
-       char    res4[16];
+       u8      cmxsi1cr;
+       u8      res1;
+       u8      cmxsi2cr;
+       u8      res2;
+       u32     cmxfcr;
+       u32     cmxscr;
+       u8      res3[2];
+       u16     cmxuar;
+       u8      res4[16];
 } ccsr_cpm_mux_t;
 
-/* 0x91b20-0xbffff: SI,MCC,etc */
+/* SI,MCC,etc */
 typedef struct ccsr_cpm_tmp3 {
-       char res[58592];
+       u8 res[58592];
 } ccsr_cpm_tmp3_t;
 
 typedef struct ccsr_cpm_iram {
-       unsigned long iram[8192];
-       char res[98304];
+       u32     iram[8192];
+       u8      res[98304];
 } ccsr_cpm_iram_t;
 
 typedef struct ccsr_cpm {
-       /* Some references are into the unique and known dpram spaces,
+       /* Some references are into the unique & known dpram spaces,
         * others are from the generic base.
         */
 #define im_dprambase           im_dpram1
-       u_char                  im_dpram1[16*1024];
-       char                    res1[16*1024];
-       u_char                  im_dpram2[16*1024];
-       char                    res2[16*1024];
-       ccsr_cpm_siu_t          im_cpm_siu;     /* SIU Configuration */
-       ccsr_cpm_intctl_t       im_cpm_intctl;  /* Interrupt Controller */
-       ccsr_cpm_iop_t          im_cpm_iop;     /* IO Port control/status */
-       ccsr_cpm_timer_t        im_cpm_timer;   /* CPM timers */
-       ccsr_cpm_sdma_t         im_cpm_sdma;    /* SDMA control/status */
+       u8                      im_dpram1[16*1024];
+       u8                      res1[16*1024];
+       u8                      im_dpram2[16*1024];
+       u8                      res2[16*1024];
+       ccsr_cpm_siu_t          im_cpm_siu; /* SIU Configuration */
+       ccsr_cpm_intctl_t       im_cpm_intctl; /* IRQ Controller */
+       ccsr_cpm_iop_t          im_cpm_iop; /* IO Port control/status */
+       ccsr_cpm_timer_t        im_cpm_timer; /* CPM timers */
+       ccsr_cpm_sdma_t         im_cpm_sdma; /* SDMA control/status */
        ccsr_cpm_fcc1_t         im_cpm_fcc1;
        ccsr_cpm_fcc2_t         im_cpm_fcc2;
        ccsr_cpm_fcc3_t         im_cpm_fcc3;
@@ -1386,203 +1368,199 @@ typedef struct ccsr_cpm {
 } ccsr_cpm_t;
 #endif
 
-/*
- * RapidIO Registers(0xc_0000-0xe_0000)
- */
+/* RapidIO Registers */
 typedef struct ccsr_rio {
-       uint    didcar;         /* 0xc0000 - Device Identity Capability Register */
-       uint    dicar;          /* 0xc0004 - Device Information Capability Register */
-       uint    aidcar;         /* 0xc0008 - Assembly Identity Capability Register */
-       uint    aicar;          /* 0xc000c - Assembly Information Capability Register */
-       uint    pefcar;         /* 0xc0010 - Processing Element Features Capability Register */
-       uint    spicar;         /* 0xc0014 - Switch Port Information Capability Register */
-       uint    socar;          /* 0xc0018 - Source Operations Capability Register */
-       uint    docar;          /* 0xc001c - Destination Operations Capability Register */
-       char    res1[32];
-       uint    msr;            /* 0xc0040 - Mailbox Command And Status Register */
-       uint    pwdcsr;         /* 0xc0044 - Port-Write and Doorbell Command And Status Register */
-       char    res2[4];
-       uint    pellccsr;       /* 0xc004c - Processing Element Logic Layer Control Command and Status Register */
-       char    res3[12];
-       uint    lcsbacsr;       /* 0xc005c - Local Configuration Space Base Address Command and Status Register */
-       uint    bdidcsr;        /* 0xc0060 - Base Device ID Command and Status Register */
-       char    res4[4];
-       uint    hbdidlcsr;      /* 0xc0068 - Host Base Device ID Lock Command and Status Register */
-       uint    ctcsr;          /* 0xc006c - Component Tag Command and Status Register */
-       char    res5[144];
-       uint    pmbh0csr;       /* 0xc0100 - 8/16 LP-LVDS Port Maintenance Block Header 0 Command and Status Register */
-       char    res6[28];
-       uint    pltoccsr;       /* 0xc0120 - Port Link Time-out Control Command and Status Register */
-       uint    prtoccsr;       /* 0xc0124 - Port Response Time-out Control Command and Status Register */
-       char    res7[20];
-       uint    pgccsr;         /* 0xc013c - Port General Command and Status Register */
-       uint    plmreqcsr;      /* 0xc0140 - Port Link Maintenance Request Command and Status Register */
-       uint    plmrespcsr;     /* 0xc0144 - Port Link Maintenance Response Command and Status Register */
-       uint    plascsr;        /* 0xc0148 - Port Local Ackid Status Command and Status Register */
-       char    res8[12];
-       uint    pescsr;         /* 0xc0158 - Port Error and Status Command and Status Register */
-       uint    pccsr;          /* 0xc015c - Port Control Command and Status Register */
-       char    res9[65184];
-       uint    cr;             /* 0xd0000 - Port Control Command and Status Register */
-       char    res10[12];
-       uint    pcr;            /* 0xd0010 - Port Configuration Register */
-       uint    peir;           /* 0xd0014 - Port Error Injection Register */
-       char    res11[3048];
-       uint    rowtar0;        /* 0xd0c00 - RapidIO Outbound Window Translation Address Register 0 */
-       char    res12[12];
-       uint    rowar0;         /* 0xd0c10 - RapidIO Outbound Attributes Register 0 */
-       char    res13[12];
-       uint    rowtar1;        /* 0xd0c20 - RapidIO Outbound Window Translation Address Register 1 */
-       char    res14[4];
-       uint    rowbar1;        /* 0xd0c28 - RapidIO Outbound Window Base Address Register 1 */
-       char    res15[4];
-       uint    rowar1;         /* 0xd0c30 - RapidIO Outbound Attributes Register 1 */
-       char    res16[12];
-       uint    rowtar2;        /* 0xd0c40 - RapidIO Outbound Window Translation Address Register 2 */
-       char    res17[4];
-       uint    rowbar2;        /* 0xd0c48 - RapidIO Outbound Window Base Address Register 2 */
-       char    res18[4];
-       uint    rowar2;         /* 0xd0c50 - RapidIO Outbound Attributes Register 2 */
-       char    res19[12];
-       uint    rowtar3;        /* 0xd0c60 - RapidIO Outbound Window Translation Address Register 3 */
-       char    res20[4];
-       uint    rowbar3;        /* 0xd0c68 - RapidIO Outbound Window Base Address Register 3 */
-       char    res21[4];
-       uint    rowar3;         /* 0xd0c70 - RapidIO Outbound Attributes Register 3 */
-       char    res22[12];
-       uint    rowtar4;        /* 0xd0c80 - RapidIO Outbound Window Translation Address Register 4 */
-       char    res23[4];
-       uint    rowbar4;        /* 0xd0c88 - RapidIO Outbound Window Base Address Register 4 */
-       char    res24[4];
-       uint    rowar4;         /* 0xd0c90 - RapidIO Outbound Attributes Register 4 */
-       char    res25[12];
-       uint    rowtar5;        /* 0xd0ca0 - RapidIO Outbound Window Translation Address Register 5 */
-       char    res26[4];
-       uint    rowbar5;        /* 0xd0ca8 - RapidIO Outbound Window Base Address Register 5 */
-       char    res27[4];
-       uint    rowar5;         /* 0xd0cb0 - RapidIO Outbound Attributes Register 5 */
-       char    res28[12];
-       uint    rowtar6;        /* 0xd0cc0 - RapidIO Outbound Window Translation Address Register 6 */
-       char    res29[4];
-       uint    rowbar6;        /* 0xd0cc8 - RapidIO Outbound Window Base Address Register 6 */
-       char    res30[4];
-       uint    rowar6;         /* 0xd0cd0 - RapidIO Outbound Attributes Register 6 */
-       char    res31[12];
-       uint    rowtar7;        /* 0xd0ce0 - RapidIO Outbound Window Translation Address Register 7 */
-       char    res32[4];
-       uint    rowbar7;        /* 0xd0ce8 - RapidIO Outbound Window Base Address Register 7 */
-       char    res33[4];
-       uint    rowar7;         /* 0xd0cf0 - RapidIO Outbound Attributes Register 7 */
-       char    res34[12];
-       uint    rowtar8;        /* 0xd0d00 - RapidIO Outbound Window Translation Address Register 8 */
-       char    res35[4];
-       uint    rowbar8;        /* 0xd0d08 - RapidIO Outbound Window Base Address Register 8 */
-       char    res36[4];
-       uint    rowar8;         /* 0xd0d10 - RapidIO Outbound Attributes Register 8 */
-       char    res37[76];
-       uint    riwtar4;        /* 0xd0d60 - RapidIO Inbound Window Translation Address Register 4 */
-       char    res38[4];
-       uint    riwbar4;        /* 0xd0d68 - RapidIO Inbound Window Base Address Register 4 */
-       char    res39[4];
-       uint    riwar4;         /* 0xd0d70 - RapidIO Inbound Attributes Register 4 */
-       char    res40[12];
-       uint    riwtar3;        /* 0xd0d80 - RapidIO Inbound Window Translation Address Register 3 */
-       char    res41[4];
-       uint    riwbar3;        /* 0xd0d88 - RapidIO Inbound Window Base Address Register 3 */
-       char    res42[4];
-       uint    riwar3;         /* 0xd0d90 - RapidIO Inbound Attributes Register 3 */
-       char    res43[12];
-       uint    riwtar2;        /* 0xd0da0 - RapidIO Inbound Window Translation Address Register 2 */
-       char    res44[4];
-       uint    riwbar2;        /* 0xd0da8 - RapidIO Inbound Window Base Address Register 2 */
-       char    res45[4];
-       uint    riwar2;         /* 0xd0db0 - RapidIO Inbound Attributes Register 2 */
-       char    res46[12];
-       uint    riwtar1;        /* 0xd0dc0 - RapidIO Inbound Window Translation Address Register 1 */
-       char    res47[4];
-       uint    riwbar1;        /* 0xd0dc8 - RapidIO Inbound Window Base Address Register 1 */
-       char    res48[4];
-       uint    riwar1;         /* 0xd0dd0 - RapidIO Inbound Attributes Register 1 */
-       char    res49[12];
-       uint    riwtar0;        /* 0xd0de0 - RapidIO Inbound Window Translation Address Register 0 */
-       char    res50[12];
-       uint    riwar0;         /* 0xd0df0 - RapidIO Inbound Attributes Register 0 */
-       char    res51[12];
-       uint    pnfedr;         /* 0xd0e00 - Port Notification/Fatal Error Detect Register */
-       uint    pnfedir;        /* 0xd0e04 - Port Notification/Fatal Error Detect Register */
-       uint    pnfeier;        /* 0xd0e08 - Port Notification/Fatal Error Interrupt Enable Register */
-       uint    pecr;           /* 0xd0e0c - Port Error Control Register */
-       uint    pepcsr0;        /* 0xd0e10 - Port Error Packet/Control Symbol Register 0 */
-       uint    pepr1;          /* 0xd0e14 - Port Error Packet Register 1 */
-       uint    pepr2;          /* 0xd0e18 - Port Error Packet Register 2 */
-       char    res52[4];
-       uint    predr;          /* 0xd0e20 - Port Recoverable Error Detect Register */
-       char    res53[4];
-       uint    pertr;          /* 0xd0e28 - Port Error Recovery Threshold Register */
-       uint    prtr;           /* 0xd0e2c - Port Retry Threshold Register */
-       char    res54[464];
-       uint    omr;            /* 0xd1000 - Outbound Mode Register */
-       uint    osr;            /* 0xd1004 - Outbound Status Register */
-       uint    eodqtpar;       /* 0xd1008 - Extended Outbound Descriptor Queue Tail Pointer Address Register */
-       uint    odqtpar;        /* 0xd100c - Outbound Descriptor Queue Tail Pointer Address Register */
-       uint    eosar;          /* 0xd1010 - Extended Outbound Unit Source Address Register */
-       uint    osar;           /* 0xd1014 - Outbound Unit Source Address Register */
-       uint    odpr;           /* 0xd1018 - Outbound Destination Port Register */
-       uint    odatr;          /* 0xd101c - Outbound Destination Attributes Register */
-       uint    odcr;           /* 0xd1020 - Outbound Doubleword Count Register */
-       uint    eodqhpar;       /* 0xd1024 - Extended Outbound Descriptor Queue Head Pointer Address Register */
-       uint    odqhpar;        /* 0xd1028 - Outbound Descriptor Queue Head Pointer Address Register */
-       char    res55[52];
-       uint    imr;            /* 0xd1060 - Outbound Mode Register */
-       uint    isr;            /* 0xd1064 - Inbound Status Register */
-       uint    eidqtpar;       /* 0xd1068 - Extended Inbound Descriptor Queue Tail Pointer Address Register */
-       uint    idqtpar;        /* 0xd106c - Inbound Descriptor Queue Tail Pointer Address Register */
-       uint    eifqhpar;       /* 0xd1070 - Extended Inbound Frame Queue Head Pointer Address Register */
-       uint    ifqhpar;        /* 0xd1074 - Inbound Frame Queue Head Pointer Address Register */
-       char    res56[1000];
-       uint    dmr;            /* 0xd1460 - Doorbell Mode Register */
-       uint    dsr;            /* 0xd1464 - Doorbell Status Register */
-       uint    edqtpar;        /* 0xd1468 - Extended Doorbell Queue Tail Pointer Address Register */
-       uint    dqtpar;         /* 0xd146c - Doorbell Queue Tail Pointer Address Register */
-       uint    edqhpar;        /* 0xd1470 - Extended Doorbell Queue Head Pointer Address Register */
-       uint    dqhpar;         /* 0xd1474 - Doorbell Queue Head Pointer Address Register */
-       char    res57[104];
-       uint    pwmr;           /* 0xd14e0 - Port-Write Mode Register */
-       uint    pwsr;           /* 0xd14e4 - Port-Write Status Register */
-       uint    epwqbar;        /* 0xd14e8 - Extended Port-Write Queue Base Address Register */
-       uint    pwqbar;         /* 0xd14ec - Port-Write Queue Base Address Register */
-       char    res58[60176];
+       u32     didcar;         /* Device Identity Capability */
+       u32     dicar;          /* Device Information Capability */
+       u32     aidcar;         /* Assembly Identity Capability */
+       u32     aicar;          /* Assembly Information Capability */
+       u32     pefcar;         /* Processing Element Features Capability */
+       u32     spicar;         /* Switch Port Information Capability */
+       u32     socar;          /* Source Operations Capability */
+       u32     docar;          /* Destination Operations Capability */
+       u8      res1[32];
+       u32     msr;            /* Mailbox Cmd And Status */
+       u32     pwdcsr;         /* Port-Write & Doorbell Cmd And Status */
+       u8      res2[4];
+       u32     pellccsr;       /* Processing Element Logic Layer CCSR */
+       u8      res3[12];
+       u32     lcsbacsr;       /* Local Cfg Space Base Addr Cmd & Status */
+       u32     bdidcsr;        /* Base Device ID Cmd & Status */
+       u8      res4[4];
+       u32     hbdidlcsr;      /* Host Base Device ID Lock Cmd & Status */
+       u32     ctcsr;          /* Component Tag Cmd & Status */
+       u8      res5[144];
+       u32     pmbh0csr;       /* Port Maint. Block Hdr 0 Cmd & Status */
+       u8      res6[28];
+       u32     pltoccsr;       /* Port Link Time-out Ctrl Cmd & Status */
+       u32     prtoccsr;       /* Port Response Time-out Ctrl Cmd & Status */
+       u8      res7[20];
+       u32     pgccsr;         /* Port General Cmd & Status */
+       u32     plmreqcsr;      /* Port Link Maint. Request Cmd & Status */
+       u32     plmrespcsr;     /* Port Link Maint. Response Cmd & Status */
+       u32     plascsr;        /* Port Local Ackid Status Cmd & Status */
+       u8      res8[12];
+       u32     pescsr;         /* Port Error & Status Cmd & Status */
+       u32     pccsr;          /* Port Control Cmd & Status */
+       u8      res9[65184];
+       u32     cr;             /* Port Control Cmd & Status */
+       u8      res10[12];
+       u32     pcr;            /* Port Configuration */
+       u32     peir;           /* Port Error Injection */
+       u8      res11[3048];
+       u32     rowtar0;        /* RIO Outbound Window Translation Addr 0 */
+       u8      res12[12];
+       u32     rowar0;         /* RIO Outbound Attrs 0 */
+       u8      res13[12];
+       u32     rowtar1;        /* RIO Outbound Window Translation Addr 1 */
+       u8      res14[4];
+       u32     rowbar1;        /* RIO Outbound Window Base Addr 1 */
+       u8      res15[4];
+       u32     rowar1;         /* RIO Outbound Attrs 1 */
+       u8      res16[12];
+       u32     rowtar2;        /* RIO Outbound Window Translation Addr 2 */
+       u8      res17[4];
+       u32     rowbar2;        /* RIO Outbound Window Base Addr 2 */
+       u8      res18[4];
+       u32     rowar2;         /* RIO Outbound Attrs 2 */
+       u8      res19[12];
+       u32     rowtar3;        /* RIO Outbound Window Translation Addr 3 */
+       u8      res20[4];
+       u32     rowbar3;        /* RIO Outbound Window Base Addr 3 */
+       u8      res21[4];
+       u32     rowar3;         /* RIO Outbound Attrs 3 */
+       u8      res22[12];
+       u32     rowtar4;        /* RIO Outbound Window Translation Addr 4 */
+       u8      res23[4];
+       u32     rowbar4;        /* RIO Outbound Window Base Addr 4 */
+       u8      res24[4];
+       u32     rowar4;         /* RIO Outbound Attrs 4 */
+       u8      res25[12];
+       u32     rowtar5;        /* RIO Outbound Window Translation Addr 5 */
+       u8      res26[4];
+       u32     rowbar5;        /* RIO Outbound Window Base Addr 5 */
+       u8      res27[4];
+       u32     rowar5;         /* RIO Outbound Attrs 5 */
+       u8      res28[12];
+       u32     rowtar6;        /* RIO Outbound Window Translation Addr 6 */
+       u8      res29[4];
+       u32     rowbar6;        /* RIO Outbound Window Base Addr 6 */
+       u8      res30[4];
+       u32     rowar6;         /* RIO Outbound Attrs 6 */
+       u8      res31[12];
+       u32     rowtar7;        /* RIO Outbound Window Translation Addr 7 */
+       u8      res32[4];
+       u32     rowbar7;        /* RIO Outbound Window Base Addr 7 */
+       u8      res33[4];
+       u32     rowar7;         /* RIO Outbound Attrs 7 */
+       u8      res34[12];
+       u32     rowtar8;        /* RIO Outbound Window Translation Addr 8 */
+       u8      res35[4];
+       u32     rowbar8;        /* RIO Outbound Window Base Addr 8 */
+       u8      res36[4];
+       u32     rowar8;         /* RIO Outbound Attrs 8 */
+       u8      res37[76];
+       u32     riwtar4;        /* RIO Inbound Window Translation Addr 4 */
+       u8      res38[4];
+       u32     riwbar4;        /* RIO Inbound Window Base Addr 4 */
+       u8      res39[4];
+       u32     riwar4;         /* RIO Inbound Attrs 4 */
+       u8      res40[12];
+       u32     riwtar3;        /* RIO Inbound Window Translation Addr 3 */
+       u8      res41[4];
+       u32     riwbar3;        /* RIO Inbound Window Base Addr 3 */
+       u8      res42[4];
+       u32     riwar3;         /* RIO Inbound Attrs 3 */
+       u8      res43[12];
+       u32     riwtar2;        /* RIO Inbound Window Translation Addr 2 */
+       u8      res44[4];
+       u32     riwbar2;        /* RIO Inbound Window Base Addr 2 */
+       u8      res45[4];
+       u32     riwar2;         /* RIO Inbound Attrs 2 */
+       u8      res46[12];
+       u32     riwtar1;        /* RIO Inbound Window Translation Addr 1 */
+       u8      res47[4];
+       u32     riwbar1;        /* RIO Inbound Window Base Addr 1 */
+       u8      res48[4];
+       u32     riwar1;         /* RIO Inbound Attrs 1 */
+       u8      res49[12];
+       u32     riwtar0;        /* RIO Inbound Window Translation Addr 0 */
+       u8      res50[12];
+       u32     riwar0;         /* RIO Inbound Attrs 0 */
+       u8      res51[12];
+       u32     pnfedr;         /* Port Notification/Fatal Error Detect */
+       u32     pnfedir;        /* Port Notification/Fatal Error Detect */
+       u32     pnfeier;        /* Port Notification/Fatal Error IRQ Enable */
+       u32     pecr;           /* Port Error Control */
+       u32     pepcsr0;        /* Port Error Packet/Control Symbol 0 */
+       u32     pepr1;          /* Port Error Packet 1 */
+       u32     pepr2;          /* Port Error Packet 2 */
+       u8      res52[4];
+       u32     predr;          /* Port Recoverable Error Detect */
+       u8      res53[4];
+       u32     pertr;          /* Port Error Recovery Threshold */
+       u32     prtr;           /* Port Retry Threshold */
+       u8      res54[464];
+       u32     omr;            /* Outbound Mode */
+       u32     osr;            /* Outbound Status */
+       u32     eodqtpar;       /* Extended Outbound Desc Queue Tail Ptr Addr */
+       u32     odqtpar;        /* Outbound Desc Queue Tail Ptr Addr */
+       u32     eosar;          /* Extended Outbound Unit Source Addr */
+       u32     osar;           /* Outbound Unit Source Addr */
+       u32     odpr;           /* Outbound Destination Port */
+       u32     odatr;          /* Outbound Destination Attrs */
+       u32     odcr;           /* Outbound Doubleword Count */
+       u32     eodqhpar;       /* Extended Outbound Desc Queue Head Ptr Addr */
+       u32     odqhpar;        /* Outbound Desc Queue Head Ptr Addr */
+       u8      res55[52];
+       u32     imr;            /* Outbound Mode */
+       u32     isr;            /* Inbound Status */
+       u32     eidqtpar;       /* Extended Inbound Desc Queue Tail Ptr Addr */
+       u32     idqtpar;        /* Inbound Desc Queue Tail Ptr Addr */
+       u32     eifqhpar;       /* Extended Inbound Frame Queue Head Ptr Addr */
+       u32     ifqhpar;        /* Inbound Frame Queue Head Ptr Addr */
+       u8      res56[1000];
+       u32     dmr;            /* Doorbell Mode */
+       u32     dsr;            /* Doorbell Status */
+       u32     edqtpar;        /* Extended Doorbell Queue Tail Ptr Addr */
+       u32     dqtpar;         /* Doorbell Queue Tail Ptr Addr */
+       u32     edqhpar;        /* Extended Doorbell Queue Head Ptr Addr */
+       u32     dqhpar;         /* Doorbell Queue Head Ptr Addr */
+       u8      res57[104];
+       u32     pwmr;           /* Port-Write Mode */
+       u32     pwsr;           /* Port-Write Status */
+       u32     epwqbar;        /* Extended Port-Write Queue Base Addr */
+       u32     pwqbar;         /* Port-Write Queue Base Addr */
+       u8      res58[60176];
 } ccsr_rio_t;
 
-/* Quick Engine Block Pin Muxing Registers (0xe_0100 - 0xe_01bf) */
+/* Quick Engine Block Pin Muxing Registers */
 typedef struct par_io {
-       uint    cpodr;          /* 0x100 */
-       uint    cpdat;          /* 0x104 */
-       uint    cpdir1;         /* 0x108 */
-       uint    cpdir2;         /* 0x10c */
-       uint    cppar1;         /* 0x110 */
-       uint    cppar2;         /* 0x114 */
-       char    res[8];
-}par_io_t;
+       u32     cpodr;
+       u32     cpdat;
+       u32     cpdir1;
+       u32     cpdir2;
+       u32     cppar1;
+       u32     cppar2;
+       u8      res[8];
+} par_io_t;
 
-/*
- * Global Utilities Register Block(0xe_0000-0xf_ffff)
- */
+/* Global Utilities Block */
 #ifdef CONFIG_FSL_CORENET
 typedef struct ccsr_gur {
-       u32     porsr1;         /* 0xe0000 - POR status register */
-       u8      res1[28];       /* 0xe0004 - 0xe001c Reserved: PORSRn */
-       u32     gpporcr1;       /* 0xe0020 - General-purpose POR configuration register */
+       u32     porsr1;         /* POR status */
+       u8      res1[28];
+       u32     gpporcr1;       /* General-purpose POR configuration */
        u8      res2[12];
-       u32     gpiocr;         /* 0xe0030 - GPIO control register */
+       u32     gpiocr;         /* GPIO control */
        u8      res3[12];
-       u32     gpoutdr;        /* 0xe0040 - General-purpose output data register */
+       u32     gpoutdr;        /* General-purpose output data */
        u8      res4[12];
-       u32     gpindr;         /* 0xe0050 - General-purpose input data register */
+       u32     gpindr;         /* General-purpose input data */
        u8      res5[12];
-       u32     pmuxcr;         /* 0xe0060 - Alternate function signal multiplex control */
+       u32     pmuxcr;         /* Alt function signal multiplex control */
        u8      res6[12];
-       u32     devdisr;        /* 0xe0070 - Device disable control */
+       u32     devdisr;        /* Device disable control */
 #define FSL_CORENET_DEVDISR_PCIE1      0x80000000
 #define FSL_CORENET_DEVDISR_PCIE2      0x40000000
 #define FSL_CORENET_DEVDISR_PCIE3      0x20000000
@@ -1606,157 +1584,157 @@ typedef struct ccsr_gur {
 #define FSL_CORENET_DEVDISR_DUART1     0x00000002
 #define FSL_CORENET_DEVDISR_DUART2     0x00000001
        u8      res7[12];
-       u32     powmgtcsr;      /* 0xe0080 - Power management status and control register */
+       u32     powmgtcsr;      /* Power management status & control */
        u8      res8[12];
-       u32     coredisru;      /* 0xe0090 - uppper portion for support of 64 cores */
-       u32     coredisrl;      /* 0xe0094 - lower portion for support of 64 cores */
+       u32     coredisru;      /* uppper portion for support of 64 cores */
+       u32     coredisrl;      /* lower portion for support of 64 cores */
        u8      res9[8];
-       u32     pvr;            /* 0xe00a0 - Processor version register */
-       u32     svr;            /* 0xe00a4 - System version register */
+       u32     pvr;            /* Processor version */
+       u32     svr;            /* System version */
        u8      res10[8];
-       u32     rstcr;          /* 0xe00b0 - Reset control register */
-       u32     rstrqpblsr;     /* 0xe00b4 - Reset request preboot loader status register */
+       u32     rstcr;          /* Reset control */
+       u32     rstrqpblsr;     /* Reset request preboot loader status */
        u8      res11[8];
-       u32     rstrqmr1;       /* 0xe00c0 - Reset request mask register */
-       u8      res12[4];       /* Reserved: RSTRQMR2 */
-       u32     rstrqsr1;       /* 0xe00c8 - Reset request status register */
-       u8      res13[4];       /* Reserved: RSTRQSR2 */
-       u8      res14[4];       /* Reserved: RSTRQWDTMRU */
-       u32     rstrqwdtmrl;    /* 0xe00d4 - Reset request WDT mask register */
-       u8      res15[4];       /* Reserved: RSTRQWDTSRU */
-       u32     rstrqwdtsrl;    /* 0xe00dc - Reset request WDT status register */
-       u8      res16[4];       /* Reserved: BRRU max total of  2 for up to 64 cores */
-       u32     brrl;           /* 0xe00e4 Boot release register */
+       u32     rstrqmr1;       /* Reset request mask */
+       u8      res12[4];
+       u32     rstrqsr1;       /* Reset request status */
+       u8      res13[4];
+       u8      res14[4];
+       u32     rstrqwdtmrl;    /* Reset request WDT mask */
+       u8      res15[4];
+       u32     rstrqwdtsrl;    /* Reset request WDT status */
+       u8      res16[4];
+       u32     brrl;           /* Boot release */
        u8      res17[24];
-       u32     rcwsr[16];      /* 0xe0100 - 0xe013c: Reset control word status register */
+       u32     rcwsr[16];      /* Reset control word status */
 #define FSL_CORENET_RCWSR4_SRDS_PRTCL          0xfc000000
 #define FSL_CORENET_RCWSR5_DDR_SYNC            0x00008000
 #define FSL_CORENET_RCWSR5_DDR_SYNC_SHIFT              15
 #define FSL_CORENET_RCWSR7_MCK_TO_PLAT_RAT     0x00400000
 #define FSL_CORENET_RCWSR8_HOST_AGT_B1         0x00e00000
 #define FSL_CORENET_RCWSR8_HOST_AGT_B2         0x00100000
-       u8      res18[192];     /* Reserved: RCWSRn (max total of 64)*/
-       u32     scratchrw[4];   /* 0xe0200 - 0xe020c: Scratch Read/Write register */
-       u8      res19[240];     /* Reserved: SCRATCHRWn (max total of 64)*/
-       u32     scratchw1r[4];  /* 0xe0300 - 0xe030c: Scratch Read register (Write once) */
-       u8      res20[240];     /* Reserved: SCRATCHW1Rn (max total of 64)*/
-       u32     scrtsr[8];      /* 0xe0400 - 0xe041c: Core reset status register */
-       u8      res21[224];     /* Reserved: CRSTSRn (max total of 64 for up to 64 cores)*/
-       u32     pex1liodnr;     /* 0xe0500 PCI Express 1 Logical I/O Device Number register*/
-       u32     pex2liodnr;     /* 0xe0504 PCI Express 2 Logical I/O Device Number register*/
-       u32     pex3liodnr;     /* 0xe0508 PCI Express 3 Logical I/O Device Number register*/
-       u32     pex4liodnr;     /* 0xe050c PCI Express 4 Logical I/O Device Number register*/
-       u32     rio1liodnr;     /* 0xe0510 RIO 1 Logical I/O Device Number register*/
-       u32     rio2liodnr;     /* 0xe0514 RIO 2 Logical I/O Device Number register*/
-       u32     rio3liodnr;     /* 0xe0518 RIO 3 Logical I/O Device Number register*/
-       u32     rio4liodnr;     /* 0xe051c RIO 4 Logical I/O Device Number register*/
-       u32     usb1liodnr;     /* 0xe0520 USB 1 Logical I/O Device Number register*/
-       u32     usb2liodnr;     /* 0xe0524 USB 2 Logical I/O Device Number register*/
-       u32     usb3liodnr;     /* 0xe0528 USB 3 Logical I/O Device Number register*/
-       u32     usb4liodnr;     /* 0xe052c USB 4 Logical I/O Device Number register*/
-       u32     sdmmc1liodnr;   /* 0xe0530 SD/MMC 1 Logical I/O Device Number register*/
-       u32     sdmmc2liodnr;   /* 0xe0534 SD/MMC 2 Logical I/O Device Number register*/
-       u32     sdmmc3liodnr;   /* 0xe0538 SD/MMC 3 Logical I/O Device Number register*/
-       u32     sdmmc4liodnr;   /* 0xe053c SD/MMC 4 Logical I/O Device Number register*/
-       u32     rmuliodnr;      /* 0xe0540 RIO Message Unit Logical I/O Device Number register*/
-       u32     rduliodnr;      /* 0xe0544 RIO Doorbell Unit Logical I/O Device Number register*/
-       u32     rpwuliodnr;     /* 0xe0548 RIO Port Write Unit Logical I/O Device Number register*/
-       u8      res22[52];      /* Reserved: for future LIODN register expansion */
-       u32     dma1liodnr;     /* 0xe0580 DMA 1 Logical I/O Device Number register*/
-       u32     dma2liodnr;     /* 0xe0584 DMA 2 Logical I/O Device Number register*/
-       u32     dma3liodnr;     /* 0xe0588 DMA 3 Logical I/O Device Number register*/
-       u32     dma4liodnr;     /* 0xe058c DMA 4 Logical I/O Device Number register*/
-       u8      res23[48];      /* Reserved: for future LIODN register expansion */
-       u8      res24[64];      /* Reserved */
-       u32     pblsr;          /* 0xe0600 Preboot loader status register*/
-       u32     pamubypenr;     /* 0xe0604 PAMU bypass enable register*/
-       u32     dmacr1;         /* 0xe0608 DMA control register*/
-       u8      res25[4];       /* Reserved: DMACR2 (max total of 2)*/
-       u32     gensr1;         /* 0xe0610 General status register*/
-       u8      res26[12];      /* Reserved: GENSRn (max total of 4)*/
-       u32     gencr1;         /* 0xe0620 General control register*/
-       u8      res27[12];      /* Reserved: GENCRn (max total of 4)*/
-       u8      res28[4];       /* Reserved: CGENSRU (upper portion for support of 64 cores) */
-       u32     cgensrl;        /* 0xe0634 Core general status register*/
-       u8      res29[8];       /* Reserved */
-       u8      res30[4];       /* Reserved: CGENCRU (upper portion for support of 64 cores) */
-       u32     cgencrl;        /* 0xe0634 Core general control register*/
-       u8      res31[184];     /* Reserved 0xe0648 - 0xe06fc */
-       u32     sriopstecr;     /* 0xe0700 SRIO prescaler timer enable control register*/
-       u8      res32[2300];    /* Reserved 0xe0704 - 0xe0ffc */
+       u8      res18[192];
+       u32     scratchrw[4];   /* Scratch Read/Write */
+       u8      res19[240];
+       u32     scratchw1r[4];  /* Scratch Read (Write once) */
+       u8      res20[240];
+       u32     scrtsr[8];      /* Core reset status */
+       u8      res21[224];
+       u32     pex1liodnr;     /* PCI Express 1 LIODN */
+       u32     pex2liodnr;     /* PCI Express 2 LIODN */
+       u32     pex3liodnr;     /* PCI Express 3 LIODN */
+       u32     pex4liodnr;     /* PCI Express 4 LIODN */
+       u32     rio1liodnr;     /* RIO 1 LIODN */
+       u32     rio2liodnr;     /* RIO 2 LIODN */
+       u32     rio3liodnr;     /* RIO 3 LIODN */
+       u32     rio4liodnr;     /* RIO 4 LIODN */
+       u32     usb1liodnr;     /* USB 1 LIODN */
+       u32     usb2liodnr;     /* USB 2 LIODN */
+       u32     usb3liodnr;     /* USB 3 LIODN */
+       u32     usb4liodnr;     /* USB 4 LIODN */
+       u32     sdmmc1liodnr;   /* SD/MMC 1 LIODN */
+       u32     sdmmc2liodnr;   /* SD/MMC 2 LIODN */
+       u32     sdmmc3liodnr;   /* SD/MMC 3 LIODN */
+       u32     sdmmc4liodnr;   /* SD/MMC 4 LIODN */
+       u32     rmuliodnr;      /* RIO Message Unit LIODN */
+       u32     rduliodnr;      /* RIO Doorbell Unit LIODN */
+       u32     rpwuliodnr;     /* RIO Port Write Unit LIODN */
+       u8      res22[52];
+       u32     dma1liodnr;     /* DMA 1 LIODN */
+       u32     dma2liodnr;     /* DMA 2 LIODN */
+       u32     dma3liodnr;     /* DMA 3 LIODN */
+       u32     dma4liodnr;     /* DMA 4 LIODN */
+       u8      res23[48];
+       u8      res24[64];
+       u32     pblsr;          /* Preboot loader status */
+       u32     pamubypenr;     /* PAMU bypass enable */
+       u32     dmacr1;         /* DMA control */
+       u8      res25[4];
+       u32     gensr1;         /* General status */
+       u8      res26[12];
+       u32     gencr1;         /* General control */
+       u8      res27[12];
+       u8      res28[4];
+       u32     cgensrl;        /* Core general status */
+       u8      res29[8];
+       u8      res30[4];
+       u32     cgencrl;        /* Core general control */
+       u8      res31[184];
+       u32     sriopstecr;     /* SRIO prescaler timer enable control */
+       u8      res32[2300];
 } ccsr_gur_t;
 
 typedef struct ccsr_clk {
-        u32     clkc0csr;       /* 0xe1000 - Core 0 Clock control/status register */
-        u8      res1[0x1c];
-        u32     clkc1csr;       /* 0xe1020 - Core 1 Clock control/status register */
-        u8      res2[0x1c];
-        u32     clkc2csr;       /* 0xe1040 - Core 2 Clock control/status register */
-        u8      res3[0x1c];
-        u32     clkc3csr;       /* 0xe1060 - Core 3 Clock control/status register */
-        u8      res4[0x1c];
-        u32     clkc4csr;       /* 0xe1080 - Core 4 Clock control/status register */
-        u8      res5[0x1c];
-        u32     clkc5csr;       /* 0xe10a0 - Core 5 Clock control/status register */
-        u8      res6[0x1c];
-        u32     clkc6csr;       /* 0xe10c0 - Core 6 Clock control/status register */
-        u8      res7[0x1c];
-        u32     clkc7csr;       /* 0xe10e0 - Core 7 Clock control/status register */
-        u8      res8[0x71c];
-        u32     pllc1gsr;       /* 0xe1800 - Cluster PLL 1 General Status Register */
-        u8      res10[0x1c];
-        u32     pllc2gsr;       /* 0xe1820 - Cluster PLL 2 General Status Register */
-        u8      res11[0x1c];
-        u32     pllc3gsr;       /* 0xe1840 - Cluster PLL 3 General Status Register */
-        u8      res12[0x1c];
-        u32     pllc4gsr;       /* 0xe1860 - Cluster PLL 4 General Status Register */
-        u8      res13[0x39c];
-        u32     pllpgsr;        /* 0xe1c00 - Platform PLL General Status Register */
-        u8      res14[0x1c];
-        u32     plldgsr;        /* 0xe1c20 - DDR PLL General Status Register */
-        u8      res15[0x3dc];
+       u32     clkc0csr;       /* Core 0 Clock control/status */
+       u8      res1[0x1c];
+       u32     clkc1csr;       /* Core 1 Clock control/status */
+       u8      res2[0x1c];
+       u32     clkc2csr;       /* Core 2 Clock control/status */
+       u8      res3[0x1c];
+       u32     clkc3csr;       /* Core 3 Clock control/status */
+       u8      res4[0x1c];
+       u32     clkc4csr;       /* Core 4 Clock control/status */
+       u8      res5[0x1c];
+       u32     clkc5csr;       /* Core 5 Clock control/status */
+       u8      res6[0x1c];
+       u32     clkc6csr;       /* Core 6 Clock control/status */
+       u8      res7[0x1c];
+       u32     clkc7csr;       /* Core 7 Clock control/status */
+       u8      res8[0x71c];
+       u32     pllc1gsr;       /* Cluster PLL 1 General Status */
+       u8      res10[0x1c];
+       u32     pllc2gsr;       /* Cluster PLL 2 General Status */
+       u8      res11[0x1c];
+       u32     pllc3gsr;       /* Cluster PLL 3 General Status */
+       u8      res12[0x1c];
+       u32     pllc4gsr;       /* Cluster PLL 4 General Status */
+       u8      res13[0x39c];
+       u32     pllpgsr;        /* Platform PLL General Status */
+       u8      res14[0x1c];
+       u32     plldgsr;        /* DDR PLL General Status */
+       u8      res15[0x3dc];
 } ccsr_clk_t;
 
 typedef struct ccsr_rcpm {
-       u8      res1[4];        /* 0xe2000 - Reserved */
-       u32     cdozsrl;        /* 0xe2004 - Core Doze Status Register */
-       u8      res2[4];        /* 0xe2008 - Reserved */
-       u32     cdozcrl;        /* 0xe200c - Core Doze Control Register */
-       u8      res3[4];        /* 0xe2010 - Reserved */
-       u32     cnapsrl;        /* 0xe2014 - Core Nap Status Register */
-       u8      res4[4];        /* 0xe2018 - Reserved */
-       u32     cnapcrl;        /* 0xe201c - Core Nap Control Register */
-       u8      res5[4];        /* 0xe2020 - Reserved */
-       u32     cdozpsrl;       /* 0xe2024 - Core Doze Previous Status Register */
-       u8      res6[4];        /* 0xe2028 - Reserved */
-       u32     cdozpcrl;       /* 0xe202c - Core Doze Previous Control Register */
-       u8      res7[4];        /* 0xe2030 - Reserved */
-       u32     cwaitsrl;       /* 0xe2034 - Core Wait Status Register */
-       u8      res8[8];        /* Reserved */
-       u32     powmgtcsr;      /* 0xe2040 - Power Mangement Control & Status Register */
-       u8      res9[12];       /* Reserved */
-       u32     ippdexpcr0;     /* 0xe2050 - IP Powerdown Exception Control Register 0 */
-       u8      res10[12];      /* Reserved */
-       u8      res11[4];       /* Reserved */
-       u32     cpmimrl;        /* 0xe2064 - Core Power Management Interrupt Masking Register */
-       u8      res12[4];       /* Reserved */
-       u32     cpmcimrl;       /* 0xe206c - Core Power Management Critical Interrupt Masking Register */
-       u8      res13[4];       /* Reserved */
-       u32     cpmmcimrl;      /* 0xe2074 - Core Power Management Machine Check Interrupt Masking Register */
-       u8      res14[4];       /* Reserved */
-       u32     cpmnmimrl;      /* 0xe207c - Core Power Management NMI Masking Register */
-       u8      res15[4];       /* Reserved */
-       u32     ctbenrl;        /* 0xe2084 - Core Time Base Enable Register */
-       u8      res16[4];       /* Reserved */
-       u32     ctbclkselrl;    /* 0xe208c - Core Time Base Clock Select Register */
-       u8      res17[4];       /* Reserved */
-       u32     ctbhltcrl;      /* 0xe2094 - Core Time Base Halt Control Register */
+       u8      res1[4];
+       u32     cdozsrl;        /* Core Doze Status */
+       u8      res2[4];
+       u32     cdozcrl;        /* Core Doze Control */
+       u8      res3[4];
+       u32     cnapsrl;        /* Core Nap Status */
+       u8      res4[4];
+       u32     cnapcrl;        /* Core Nap Control */
+       u8      res5[4];
+       u32     cdozpsrl;       /* Core Doze Previous Status */
+       u8      res6[4];
+       u32     cdozpcrl;       /* Core Doze Previous Control */
+       u8      res7[4];
+       u32     cwaitsrl;       /* Core Wait Status */
+       u8      res8[8];
+       u32     powmgtcsr;      /* Power Mangement Control & Status */
+       u8      res9[12];
+       u32     ippdexpcr0;     /* IP Powerdown Exception Control 0 */
+       u8      res10[12];
+       u8      res11[4];
+       u32     cpmimrl;        /* Core PM IRQ Masking */
+       u8      res12[4];
+       u32     cpmcimrl;       /* Core PM Critical IRQ Masking */
+       u8      res13[4];
+       u32     cpmmcimrl;      /* Core PM Machine Check IRQ Masking */
+       u8      res14[4];
+       u32     cpmnmimrl;      /* Core PM NMI Masking */
+       u8      res15[4];
+       u32     ctbenrl;        /* Core Time Base Enable */
+       u8      res16[4];
+       u32     ctbclkselrl;    /* Core Time Base Clock Select */
+       u8      res17[4];
+       u32     ctbhltcrl;      /* Core Time Base Halt Control */
        u8      res18[0xf68];
 } ccsr_rcpm_t;
 
 #else
 typedef struct ccsr_gur {
-       uint    porpllsr;       /* 0xe0000 - POR PLL ratio status register */
+       u32     porpllsr;       /* POR PLL ratio status */
 #ifdef CONFIG_MPC8536
 #define MPC85xx_PORPLLSR_DDR_RATIO     0x3e000000
 #define MPC85xx_PORPLLSR_DDR_RATIO_SHIFT       25
@@ -1767,17 +1745,17 @@ typedef struct ccsr_gur {
 #define MPC85xx_PORPLLSR_QE_RATIO      0x3e000000
 #define MPC85xx_PORPLLSR_QE_RATIO_SHIFT                25
 #define MPC85xx_PORPLLSR_PLAT_RATIO    0x0000003e
-#define MPC85xx_PORPLLSR_PLAT_RATIO_SHIFT       1
-       uint    porbmsr;        /* 0xe0004 - POR boot mode status register */
+#define MPC85xx_PORPLLSR_PLAT_RATIO_SHIFT      1
+       u32     porbmsr;        /* POR boot mode status */
 #define MPC85xx_PORBMSR_HA             0x00070000
 #define MPC85xx_PORBMSR_HA_SHIFT       16
-       uint    porimpscr;      /* 0xe0008 - POR I/O impedance status and control register */
-       uint    pordevsr;       /* 0xe000c - POR I/O device status regsiter */
+       u32     porimpscr;      /* POR I/O impedance status & control */
+       u32     pordevsr;       /* POR I/O device status regsiter */
 #define MPC85xx_PORDEVSR_SGMII1_DIS    0x20000000
 #define MPC85xx_PORDEVSR_SGMII2_DIS    0x10000000
 #define MPC85xx_PORDEVSR_SGMII3_DIS    0x08000000
 #define MPC85xx_PORDEVSR_SGMII4_DIS    0x04000000
-#define MPC85xx_PORDEVSR_SRDS2_IO_SEL   0x38000000
+#define MPC85xx_PORDEVSR_SRDS2_IO_SEL  0x38000000
 #define MPC85xx_PORDEVSR_PCI1          0x00800000
 #define MPC85xx_PORDEVSR_IO_SEL                0x00780000
 #define MPC85xx_PORDEVSR_IO_SEL_SHIFT  19
@@ -1789,36 +1767,32 @@ typedef struct ccsr_gur {
 #define MPC85xx_PORDEVSR_DRAM_RTYPE    0x00000060
 #define MPC85xx_PORDEVSR_RIO_CTLS      0x00000008
 #define MPC85xx_PORDEVSR_RIO_DEV_ID    0x00000007
-       uint    pordbgmsr;      /* 0xe0010 - POR debug mode status register */
-       uint    pordevsr2;      /* 0xe0014 - POR I/O device status regsiter 2 */
+       u32     pordbgmsr;      /* POR debug mode status */
+       u32     pordevsr2;      /* POR I/O device status 2 */
 /* The 8544 RM says this is bit 26, but it's really bit 24 */
 #define MPC85xx_PORDEVSR2_SEC_CFG      0x00000080
-       char    res1[8];
-       uint    gpporcr;        /* 0xe0020 - General-purpose POR configuration register */
-       char    res2[12];
-       uint    gpiocr;         /* 0xe0030 - GPIO control register */
-       char    res3[12];
+       u8      res1[8];
+       u32     gpporcr;        /* General-purpose POR configuration */
+       u8      res2[12];
+       u32     gpiocr;         /* GPIO control */
+       u8      res3[12];
 #if defined(CONFIG_MPC8569)
-       uint    plppar1;
-                       /* 0xe0040 - Platform port pin assignment register 1 */
-       uint    plppar2;
-                       /* 0xe0044 - Platform port pin assignment register 2 */
-       uint    plpdir1;
-                       /* 0xe0048 - Platform port pin direction register 1 */
-       uint    plpdir2;
-                       /* 0xe004c - Platform port pin direction register 2 */
+       u32     plppar1;        /* Platform port pin assignment 1 */
+       u32     plppar2;        /* Platform port pin assignment 2 */
+       u32     plpdir1;        /* Platform port pin direction 1 */
+       u32     plpdir2;        /* Platform port pin direction 2 */
 #else
-       uint    gpoutdr;        /* 0xe0040 - General-purpose output data register */
-       char    res4[12];
+       u32     gpoutdr;        /* General-purpose output data */
+       u8      res4[12];
 #endif
-       uint    gpindr;         /* 0xe0050 - General-purpose input data register */
-       char    res5[12];
-       uint    pmuxcr;         /* 0xe0060 - Alternate function signal multiplex control */
+       u32     gpindr;         /* General-purpose input data */
+       u8      res5[12];
+       u32     pmuxcr;         /* Alt. function signal multiplex control */
 #define MPC85xx_PMUXCR_SD_DATA         0x80000000
 #define MPC85xx_PMUXCR_SDHC_CD         0x40000000
 #define MPC85xx_PMUXCR_SDHC_WP         0x20000000
-       char    res6[12];
-       uint    devdisr;        /* 0xe0070 - Device disable control */
+       u8      res6[12];
+       u32     devdisr;        /* Device disable control */
 #define MPC85xx_DEVDISR_PCI1           0x80000000
 #define MPC85xx_DEVDISR_PCI2           0x40000000
 #define MPC85xx_DEVDISR_PCIE           0x20000000
@@ -1842,34 +1816,34 @@ typedef struct ccsr_gur {
 #define MPC85xx_DEVDISR_TSEC4          0x00000010
 #define MPC85xx_DEVDISR_I2C            0x00000004
 #define MPC85xx_DEVDISR_DUART          0x00000002
-       char    res7[12];
-       uint    powmgtcsr;      /* 0xe0080 - Power management status and control register */
-       char    res8[12];
-       uint    mcpsumr;        /* 0xe0090 - Machine check summary register */
-       char    res9[12];
-       uint    pvr;            /* 0xe00a0 - Processor version register */
-       uint    svr;            /* 0xe00a4 - System version register */
-       char    res10a[8];
-       uint    rstcr;          /* 0xe00b0 - Reset control register */
+       u8      res7[12];
+       u32     powmgtcsr;      /* Power management status & control */
+       u8      res8[12];
+       u32     mcpsumr;        /* Machine check summary */
+       u8      res9[12];
+       u32     pvr;            /* Processor version */
+       u32     svr;            /* System version */
+       u8      res10a[8];
+       u32     rstcr;          /* Reset control */
 #if defined(CONFIG_MPC8568)||defined(CONFIG_MPC8569)
-       char    res10b[76];
-       par_io_t qe_par_io[7];  /* 0xe0100 - 0xe01bf */
-       char    res10c[3136];
+       u8      res10b[76];
+       par_io_t qe_par_io[7];
+       u8      res10c[3136];
 #else
-       char    res10b[3404];
+       u8      res10b[3404];
 #endif
-       uint    clkocr;         /* 0xe0e00 - Clock out select register */
-       char    res11[12];
-       uint    ddrdllcr;       /* 0xe0e10 - DDR DLL control register */
-       char    res12[12];
-       uint    lbcdllcr;       /* 0xe0e20 - LBC DLL control register */
-       char    res13[248];
-       uint    lbiuiplldcr0;   /* 0xe0f1c -- LBIU PLL Debug Reg 0 */
-       uint    lbiuiplldcr1;   /* 0xe0f20 -- LBIU PLL Debug Reg 1 */
-       uint    ddrioovcr;      /* 0xe0f24 - DDR IO Override Control */
-       uint    tsec12ioovcr;   /* 0xe0f28 - eTSEC 1/2 IO override control */
-       uint    tsec34ioovcr;   /* 0xe0f2c - eTSEC 3/4 IO override control */
-       char    res15[61648];   /* 0xe0f30 to 0xefffff */
+       u32     clkocr;         /* Clock out select */
+       u8      res11[12];
+       u32     ddrdllcr;       /* DDR DLL control */
+       u8      res12[12];
+       u32     lbcdllcr;       /* LBC DLL control */
+       u8      res13[248];
+       u32     lbiuiplldcr0;   /* LBIU PLL Debug Reg 0 */
+       u32     lbiuiplldcr1;   /* LBIU PLL Debug Reg 1 */
+       u32     ddrioovcr;      /* DDR IO Override Control */
+       u32     tsec12ioovcr;   /* eTSEC 1/2 IO override control */
+       u32     tsec34ioovcr;   /* eTSEC 3/4 IO override control */
+       u8      res15[61648];
 } ccsr_gur_t;
 #endif
 
@@ -1884,8 +1858,8 @@ typedef struct ccsr_gur {
 #define CONFIG_SYS_MPC85xx_ESDHC_OFFSET                0x114000
 #define CONFIG_SYS_MPC85xx_LBC_OFFSET          0x124000
 #define CONFIG_SYS_MPC85xx_GPIO_OFFSET         0x130000
-#define CONFIG_SYS_MPC85xx_QMAN_OFFSET         0x318000
-#define CONFIG_SYS_MPC85xx_BMAN_OFFSET         0x31a000
+#define CONFIG_SYS_FSL_CORENET_QMAN_OFFSET     0x318000
+#define CONFIG_SYS_FSL_CORENET_BMAN_OFFSET     0x31a000
 #else
 #define CONFIG_SYS_MPC85xx_ECM_OFFSET          0x0000
 #define CONFIG_SYS_MPC85xx_DDR_OFFSET          0x2000
@@ -1899,6 +1873,7 @@ typedef struct ccsr_gur {
 #define CONFIG_SYS_MPC85xx_SATA2_OFFSET                0x19000
 #define CONFIG_SYS_MPC85xx_L2_OFFSET           0x20000
 #define CONFIG_SYS_MPC85xx_DMA_OFFSET          0x21000
+#define CONFIG_SYS_MPC85xx_USB_OFFSET          0x22000
 #define CONFIG_SYS_MPC85xx_ESDHC_OFFSET                0x2e000
 #define CONFIG_SYS_MPC85xx_SERDES2_OFFSET      0xE3100
 #define CONFIG_SYS_MPC85xx_SERDES1_OFFSET      0xE3000
@@ -1908,31 +1883,53 @@ typedef struct ccsr_gur {
 #define CONFIG_SYS_MPC85xx_PIC_OFFSET          0x40000
 #define CONFIG_SYS_MPC85xx_GUTS_OFFSET         0xE0000
 
-#define CONFIG_SYS_MPC85xx_QMAN_ADDR   (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_QMAN_OFFSET)
-#define CONFIG_SYS_MPC85xx_BMAN_ADDR   (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_BMAN_OFFSET)
-#define CONFIG_SYS_MPC85xx_GUTS_ADDR   (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_GUTS_OFFSET)
-#define CONFIG_SYS_FSL_CORENET_CCM_ADDR        (CONFIG_SYS_IMMR + CONFIG_SYS_FSL_CORENET_CCM_OFFSET)
-#define CONFIG_SYS_FSL_CORENET_CLK_ADDR        (CONFIG_SYS_IMMR + CONFIG_SYS_FSL_CORENET_CLK_OFFSET)
-#define CONFIG_SYS_FSL_CORENET_RCPM_ADDR (CONFIG_SYS_IMMR + CONFIG_SYS_FSL_CORENET_RCPM_OFFSET)
-#define CONFIG_SYS_MPC85xx_ECM_ADDR    (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_ECM_OFFSET)
-#define CONFIG_SYS_MPC85xx_DDR_ADDR    (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_DDR_OFFSET)
-#define CONFIG_SYS_MPC85xx_DDR2_ADDR   (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_DDR2_OFFSET)
-#define CONFIG_SYS_MPC85xx_LBC_ADDR    (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_LBC_OFFSET)
-#define CONFIG_SYS_MPC85xx_ESPI_ADDR   (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_ESPI_OFFSET)
-#define CONFIG_SYS_MPC85xx_PCIX_ADDR   (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_PCIX_OFFSET)
-#define CONFIG_SYS_MPC85xx_PCIX2_ADDR  (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_PCIX2_OFFSET)
-#define CONFIG_SYS_MPC85xx_GPIO_ADDR    (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_GPIO_OFFSET)
-#define CONFIG_SYS_MPC85xx_SATA1_ADDR  (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_SATA1_OFFSET)
-#define CONFIG_SYS_MPC85xx_SATA2_ADDR  (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_SATA2_OFFSET)
-#define CONFIG_SYS_MPC85xx_L2_ADDR     (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_L2_OFFSET)
-#define CONFIG_SYS_MPC85xx_DMA_ADDR    (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_DMA_OFFSET)
-#define CONFIG_SYS_MPC85xx_ESDHC_ADDR  (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_ESDHC_OFFSET)
-#define CONFIG_SYS_MPC85xx_PIC_ADDR    (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_PIC_OFFSET)
-#define CONFIG_SYS_MPC85xx_CPM_ADDR    (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_CPM_OFFSET)
-#define CONFIG_SYS_MPC85xx_SERDES1_ADDR        (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_SERDES2_OFFSET)
-#define CONFIG_SYS_MPC85xx_SERDES2_ADDR        (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_SERDES2_OFFSET)
-#define CONFIG_SYS_MPC85xx_USB_OFFSET          0x22000
+#define CONFIG_SYS_FSL_CORENET_QMAN_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_FSL_CORENET_QMAN_OFFSET)
+#define CONFIG_SYS_FSL_CORENET_BMAN_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_FSL_CORENET_BMAN_OFFSET)
+#define CONFIG_SYS_MPC85xx_GUTS_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_GUTS_OFFSET)
+#define CONFIG_SYS_FSL_CORENET_CCM_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_FSL_CORENET_CCM_OFFSET)
+#define CONFIG_SYS_FSL_CORENET_CLK_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_FSL_CORENET_CLK_OFFSET)
+#define CONFIG_SYS_FSL_CORENET_RCPM_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_FSL_CORENET_RCPM_OFFSET)
+#define CONFIG_SYS_MPC85xx_ECM_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_ECM_OFFSET)
+#define CONFIG_SYS_MPC85xx_DDR_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_DDR_OFFSET)
+#define CONFIG_SYS_MPC85xx_DDR2_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_DDR2_OFFSET)
+#define CONFIG_SYS_MPC85xx_LBC_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_LBC_OFFSET)
+#define CONFIG_SYS_MPC85xx_ESPI_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_ESPI_OFFSET)
+#define CONFIG_SYS_MPC85xx_PCIX_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_PCIX_OFFSET)
+#define CONFIG_SYS_MPC85xx_PCIX2_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_PCIX2_OFFSET)
+#define CONFIG_SYS_MPC85xx_GPIO_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_GPIO_OFFSET)
+#define CONFIG_SYS_MPC85xx_SATA1_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_SATA1_OFFSET)
+#define CONFIG_SYS_MPC85xx_SATA2_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_SATA2_OFFSET)
+#define CONFIG_SYS_MPC85xx_L2_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_L2_OFFSET)
+#define CONFIG_SYS_MPC85xx_DMA_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_DMA_OFFSET)
+#define CONFIG_SYS_MPC85xx_ESDHC_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_ESDHC_OFFSET)
+#define CONFIG_SYS_MPC85xx_PIC_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_PIC_OFFSET)
+#define CONFIG_SYS_MPC85xx_CPM_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_CPM_OFFSET)
+#define CONFIG_SYS_MPC85xx_SERDES1_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_SERDES2_OFFSET)
+#define CONFIG_SYS_MPC85xx_SERDES2_ADDR \
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_SERDES2_OFFSET)
 #define CONFIG_SYS_MPC85xx_USB_ADDR \
-                       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_USB_OFFSET)
+       (CONFIG_SYS_IMMR + CONFIG_SYS_MPC85xx_USB_OFFSET)
 
 #endif /*__IMMAP_85xx__*/
index 992a3d22105a1c70e3b5355130c38b51ef27d646..b6182d4f21ae07873d4f4af29bf3be2af7446388 100644 (file)
  * SDRAM Controller
  */
 
-/*
- * XXX - ToDo: Revisit file to change all these lower case defines into
- * upper case. Also needs to be done in the controller setup code too
- * of course. sr, 2008-06-02
- */
 #ifndef CONFIG_405EP
-#define mem_besra      0x00    /* bus error syndrome reg a             */
-#define mem_besrsa     0x04    /* bus error syndrome reg set a         */
-#define mem_besrb      0x08    /* bus error syndrome reg b             */
-#define mem_besrsb     0x0c    /* bus error syndrome reg set b         */
-#define mem_bear       0x10    /* bus error address reg                */
+#define SDRAM0_BESR0   0x00    /* bus error syndrome reg a             */
+#define SDRAM0_BESRS0  0x04    /* bus error syndrome reg set a         */
+#define SDRAM0_BESR1   0x08    /* bus error syndrome reg b             */
+#define SDRAM0_BESRS1  0x0c    /* bus error syndrome reg set b         */
+#define SDRAM0_BEAR    0x10    /* bus error address reg                */
 #endif
-#define mem_mcopt1     0x20    /* memory controller options 1          */
-#define mem_status     0x24    /* memory status                        */
-#define mem_rtr                0x30    /* refresh timer reg                    */
-#define mem_pmit       0x34    /* power management idle timer          */
-#define mem_mb0cf      0x40    /* memory bank 0 configuration          */
-#define mem_mb1cf      0x44    /* memory bank 1 configuration          */
+#define SDRAM0_CFG     0x20    /* memory controller options 1          */
+#define SDRAM0_STATUS  0x24    /* memory status                        */
+#define SDRAM0_RTR     0x30    /* refresh timer reg                    */
+#define SDRAM0_PMIT    0x34    /* power management idle timer          */
+#define SDRAM0_B0CR    0x40    /* memory bank 0 configuration          */
+#define SDRAM0_B1CR    0x44    /* memory bank 1 configuration          */
 #ifndef CONFIG_405EP
-#define mem_mb2cf      0x48    /* memory bank 2 configuration          */
-#define mem_mb3cf      0x4c    /* memory bank 3 configuration          */
+#define SDRAM0_B2CR    0x48    /* memory bank 2 configuration          */
+#define SDRAM0_B3CR    0x4c    /* memory bank 3 configuration          */
 #endif
-#define mem_sdtr1      0x80    /* timing reg 1                         */
+#define SDRAM0_TR      0x80    /* timing reg 1                         */
 #ifndef CONFIG_405EP
-#define mem_ecccf      0x94    /* ECC configuration                    */
-#define mem_eccerr     0x98    /* ECC error status                     */
+#define SDRAM0_ECCCFG  0x94    /* ECC configuration                    */
+#define SDRAM0_ECCESR  0x98    /* ECC error status                     */
 #endif
 
 #endif /* CONFIG_SDRAM_PPC4xx_IBM_SDRAM */
 #define SDRAM_CFG0     0x20    /* memory controller options 0          */
 #define SDRAM_CFG1     0x21    /* memory controller options 1          */
 
-/*
- * XXX - ToDo: Revisit file to change all these lower case defines into
- * upper case. Also needs to be done in the controller setup code too
- * of course. sr, 2008-06-02
- */
-#define mem_besr0_clr  0x0000  /* bus error status reg 0 (clr)         */
-#define mem_besr0_set  0x0004  /* bus error status reg 0 (set)         */
-#define mem_besr1_clr  0x0008  /* bus error status reg 1 (clr)         */
-#define mem_besr1_set  0x000c  /* bus error status reg 1 (set)         */
-#define mem_bear       0x0010  /* bus error address reg                */
-#define mem_mirq_clr   0x0011  /* bus master interrupt (clr)           */
-#define mem_mirq_set   0x0012  /* bus master interrupt (set)           */
-#define mem_slio       0x0018  /* ddr sdram slave interface options    */
-#define mem_cfg0       0x0020  /* ddr sdram options 0                  */
-#define mem_cfg1       0x0021  /* ddr sdram options 1                  */
-#define mem_devopt     0x0022  /* ddr sdram device options             */
-#define mem_mcsts      0x0024  /* memory controller status             */
-#define mem_rtr                0x0030  /* refresh timer register               */
-#define mem_pmit       0x0034  /* power management idle timer          */
-#define mem_uabba      0x0038  /* plb UABus base address               */
-#define mem_b0cr       0x0040  /* ddr sdram bank 0 configuration       */
-#define mem_b1cr       0x0044  /* ddr sdram bank 1 configuration       */
-#define mem_b2cr       0x0048  /* ddr sdram bank 2 configuration       */
-#define mem_b3cr       0x004c  /* ddr sdram bank 3 configuration       */
-#define mem_tr0                0x0080  /* sdram timing register 0              */
-#define mem_tr1                0x0081  /* sdram timing register 1              */
-#define mem_clktr      0x0082  /* ddr clock timing register            */
-#define mem_wddctr     0x0083  /* write data/dm/dqs clock timing reg   */
-#define mem_dlycal     0x0084  /* delay line calibration register      */
-#define mem_eccesr     0x0098  /* ECC error status                     */
+#define SDRAM0_BEAR    0x0010  /* bus error address reg                */
+#define SDRAM0_SLIO    0x0018  /* ddr sdram slave interface options    */
+#define SDRAM0_CFG0    0x0020  /* ddr sdram options 0                  */
+#define SDRAM0_CFG1    0x0021  /* ddr sdram options 1                  */
+#define SDRAM0_DEVOPT  0x0022  /* ddr sdram device options             */
+#define SDRAM0_MCSTS   0x0024  /* memory controller status             */
+#define SDRAM0_RTR     0x0030  /* refresh timer register               */
+#define SDRAM0_PMIT    0x0034  /* power management idle timer          */
+#define SDRAM0_UABBA   0x0038  /* plb UABus base address               */
+#define SDRAM0_B0CR    0x0040  /* ddr sdram bank 0 configuration       */
+#define SDRAM0_B1CR    0x0044  /* ddr sdram bank 1 configuration       */
+#define SDRAM0_B2CR    0x0048  /* ddr sdram bank 2 configuration       */
+#define SDRAM0_B3CR    0x004c  /* ddr sdram bank 3 configuration       */
+#define SDRAM0_TR0     0x0080  /* sdram timing register 0              */
+#define SDRAM0_TR1     0x0081  /* sdram timing register 1              */
+#define SDRAM0_CLKTR   0x0082  /* ddr clock timing register            */
+#define SDRAM0_WDDCTR  0x0083  /* write data/dm/dqs clock timing reg   */
+#define SDRAM0_DLYCAL  0x0084  /* delay line calibration register      */
+#define SDRAM0_ECCESR  0x0098  /* ECC error status                     */
 
 /*
  * Memory Controller Options 0
index c908d42452593d158f3813e773f0efbe1674ff39..782d0454b7e5721eb4941af0120870513863bd27 100644 (file)
@@ -1,7 +1,7 @@
 /*
  *  Copyright (C) 2002 Scott McNutt <smcnutt@artesyncp.com>
  *
- * (C) Copyright 2008
+ * (C) Copyright 2008-2009
  * Stefan Roese, DENX Software Engineering, sr@denx.de.
  *
  * See file CREDITS for list of people who contributed to this
@@ -43,7 +43,7 @@
 #define UIC_MAX                1
 #endif
 
-#define IRQ_MAX UIC_MAX * 32
+#define IRQ_MAX                (UIC_MAX * 32)
 
 /*
  * UIC register
 #define UIC3_DCR_BASE 0xf0
 #endif
 
-#define uic0sr (UIC0_DCR_BASE+0x0)     /* UIC0 status                  */
-#define uic0er (UIC0_DCR_BASE+0x2)     /* UIC0 enable                  */
-#define uic0cr (UIC0_DCR_BASE+0x3)     /* UIC0 critical                */
-#define uic0pr (UIC0_DCR_BASE+0x4)     /* UIC0 polarity                */
-#define uic0tr (UIC0_DCR_BASE+0x5)     /* UIC0 triggering              */
-#define uic0msr (UIC0_DCR_BASE+0x6)    /* UIC0 masked status           */
-#define uic0vr (UIC0_DCR_BASE+0x7)     /* UIC0 vector                  */
-#define uic0vcr (UIC0_DCR_BASE+0x8)    /* UIC0 vector configuration    */
-
-#define uic1sr (UIC1_DCR_BASE+0x0)     /* UIC1 status                  */
-#define uic1er (UIC1_DCR_BASE+0x2)     /* UIC1 enable                  */
-#define uic1cr (UIC1_DCR_BASE+0x3)     /* UIC1 critical                */
-#define uic1pr (UIC1_DCR_BASE+0x4)     /* UIC1 polarity                */
-#define uic1tr (UIC1_DCR_BASE+0x5)     /* UIC1 triggering              */
-#define uic1msr (UIC1_DCR_BASE+0x6)    /* UIC1 masked status           */
-#define uic1vr (UIC1_DCR_BASE+0x7)     /* UIC1 vector                  */
-#define uic1vcr (UIC1_DCR_BASE+0x8)    /* UIC1 vector configuration    */
-
-#define uic2sr (UIC2_DCR_BASE+0x0)     /* UIC2 status-Read Clear       */
-#define uic2srs        (UIC2_DCR_BASE+0x1)     /* UIC2 status-Read Set         */
-#define uic2er (UIC2_DCR_BASE+0x2)     /* UIC2 enable                  */
-#define uic2cr (UIC2_DCR_BASE+0x3)     /* UIC2 critical                */
-#define uic2pr (UIC2_DCR_BASE+0x4)     /* UIC2 polarity                */
-#define uic2tr (UIC2_DCR_BASE+0x5)     /* UIC2 triggering              */
-#define uic2msr (UIC2_DCR_BASE+0x6)    /* UIC2 masked status           */
-#define uic2vr (UIC2_DCR_BASE+0x7)     /* UIC2 vector                  */
-#define uic2vcr (UIC2_DCR_BASE+0x8)    /* UIC2 vector configuration    */
-
-#define uic3sr (UIC3_DCR_BASE+0x0)     /* UIC3 status-Read Clear       */
-#define uic3srs        (UIC3_DCR_BASE+0x1)     /* UIC3 status-Read Set         */
-#define uic3er (UIC3_DCR_BASE+0x2)     /* UIC3 enable                  */
-#define uic3cr (UIC3_DCR_BASE+0x3)     /* UIC3 critical                */
-#define uic3pr (UIC3_DCR_BASE+0x4)     /* UIC3 polarity                */
-#define uic3tr (UIC3_DCR_BASE+0x5)     /* UIC3 triggering              */
-#define uic3msr (UIC3_DCR_BASE+0x6)    /* UIC3 masked status           */
-#define uic3vr (UIC3_DCR_BASE+0x7)     /* UIC3 vector                  */
-#define uic3vcr (UIC3_DCR_BASE+0x8)    /* UIC3 vector configuration    */
-
-/* The following is for compatibility with 405 code */
-#define uicsr  uic0sr
-#define uicer  uic0er
-#define uiccr  uic0cr
-#define uicpr  uic0pr
-#define uictr  uic0tr
-#define uicmsr uic0msr
-#define uicvr  uic0vr
-#define uicvcr uic0vcr
+#define UIC0SR (UIC0_DCR_BASE+0x0)     /* UIC0 status                  */
+#define UIC0ER (UIC0_DCR_BASE+0x2)     /* UIC0 enable                  */
+#define UIC0CR (UIC0_DCR_BASE+0x3)     /* UIC0 critical                */
+#define UIC0PR (UIC0_DCR_BASE+0x4)     /* UIC0 polarity                */
+#define UIC0TR (UIC0_DCR_BASE+0x5)     /* UIC0 triggering              */
+#define UIC0MSR (UIC0_DCR_BASE+0x6)    /* UIC0 masked status           */
+#define UIC0VR (UIC0_DCR_BASE+0x7)     /* UIC0 vector                  */
+#define UIC0VCR (UIC0_DCR_BASE+0x8)    /* UIC0 vector configuration    */
+
+#define UIC1SR (UIC1_DCR_BASE+0x0)     /* UIC1 status                  */
+#define UIC1ER (UIC1_DCR_BASE+0x2)     /* UIC1 enable                  */
+#define UIC1CR (UIC1_DCR_BASE+0x3)     /* UIC1 critical                */
+#define UIC1PR (UIC1_DCR_BASE+0x4)     /* UIC1 polarity                */
+#define UIC1TR (UIC1_DCR_BASE+0x5)     /* UIC1 triggering              */
+#define UIC1MSR (UIC1_DCR_BASE+0x6)    /* UIC1 masked status           */
+#define UIC1VR (UIC1_DCR_BASE+0x7)     /* UIC1 vector                  */
+#define UIC1VCR (UIC1_DCR_BASE+0x8)    /* UIC1 vector configuration    */
+
+#define UIC2SR (UIC2_DCR_BASE+0x0)     /* UIC2 status-Read Clear       */
+#define UIC2ER (UIC2_DCR_BASE+0x2)     /* UIC2 enable                  */
+#define UIC2CR (UIC2_DCR_BASE+0x3)     /* UIC2 critical                */
+#define UIC2PR (UIC2_DCR_BASE+0x4)     /* UIC2 polarity                */
+#define UIC2TR (UIC2_DCR_BASE+0x5)     /* UIC2 triggering              */
+#define UIC2MSR (UIC2_DCR_BASE+0x6)    /* UIC2 masked status           */
+#define UIC2VR (UIC2_DCR_BASE+0x7)     /* UIC2 vector                  */
+#define UIC2VCR (UIC2_DCR_BASE+0x8)    /* UIC2 vector configuration    */
+
+#define UIC3SR (UIC3_DCR_BASE+0x0)     /* UIC3 status-Read Clear       */
+#define UIC3ER (UIC3_DCR_BASE+0x2)     /* UIC3 enable                  */
+#define UIC3CR (UIC3_DCR_BASE+0x3)     /* UIC3 critical                */
+#define UIC3PR (UIC3_DCR_BASE+0x4)     /* UIC3 polarity                */
+#define UIC3TR (UIC3_DCR_BASE+0x5)     /* UIC3 triggering              */
+#define UIC3MSR (UIC3_DCR_BASE+0x6)    /* UIC3 masked status           */
+#define UIC3VR (UIC3_DCR_BASE+0x7)     /* UIC3 vector                  */
+#define UIC3VCR (UIC3_DCR_BASE+0x8)    /* UIC3 vector configuration    */
 
 /*
  * Now the interrupt vector definitions. They are different for most of
index 76b78942ba9ecb6d6a891980ec7745ef7aa932ed..5927e763974c613f880fa3c2d4662853d1321753 100644 (file)
 /*
  * Local Bus LCRR and LBCR regs
  */
-#define CONFIG_SYS_LCRR        LCRR_EADC_1 | LCRR_CLKDIV_4
+#define CONFIG_SYS_LCRR_EADC   LCRR_EADC_1
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_4
 #define CONFIG_SYS_LBC_LBCR    ( 0x00040000 /* TODO */ \
                        | (0xFF << LBCR_BMT_SHIFT) \
                        | 0xF ) /* 0x0004ff0f */
index 84cc9fa41ea02ce15e736df16c9b1c7e7b2423ff..8eaff5d06f4dad051b09498c1fc156fd5f1a1348 100644 (file)
 /*
  * Local Bus Configuration & Clock Setup
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_2)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV         LCRR_CLKDIV_2
 #define CONFIG_SYS_LBC_LBCR            0x00040000
 
 /*
index c40d3d3f4a3e5b8f8594a38fddac726555e5d9c5..356586c4280a43a6fa0e8443be2e7c6f4ec5e750 100644 (file)
 /*
  * Local Bus Configuration & Clock Setup
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_2)
+#define CONFIG_SYS_LCRR_DBYP           LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV         LCRR_CLKDIV_2
 #define CONFIG_SYS_LBC_LBCR            0x00000000
 
 /*
index f16616c0db0c9ffcceb19e801c3b542e05b94320..f17f9c7c376d294a12c806e71da2dbfbe314db00 100644 (file)
 /*
  * Local Bus Configuration & Clock Setup
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_2)
+#define CONFIG_SYS_LCRR_DBYP           LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV         LCRR_CLKDIV_2
 #define CONFIG_SYS_LBC_LBCR            0x00000000
 
 /*
index 9b2d25a0118857b0e03ad5e260e52c090d44130c..6361c4595007ed3371d882110ba5b5bd6486ca61 100644 (file)
  * External Local Bus rate is
  *    CLKIN * HRCWL_CSB_TO_CLKIN / HRCWL_LCL_BUS_TO_SCB_CLK / LCRR_CLKDIV
  */
-#define CONFIG_SYS_LCRR        (LCRR_DBYP | LCRR_CLKDIV_4)
+#define CONFIG_SYS_LCRR_DBYP           LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV         LCRR_CLKDIV_4
 #define CONFIG_SYS_LBC_LBCR    0x00000000
 
 /*
index 3b4e3449b0e75aa663193f76fb74ecfd15a937dc..eaa59fde41b87b82b94ed5b01eba0a486a68ae5c 100644 (file)
@@ -317,7 +317,8 @@ boards, we say we have two, but don't display a message if we find only one. */
  * External Local Bus rate is
  *    CLKIN * HRCWL_CSB_TO_CLKIN / HRCWL_LCL_BUS_TO_SCB_CLK / LCRR_CLKDIV
  */
-#define CONFIG_SYS_LCRR        (LCRR_DBYP | LCRR_CLKDIV_4)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_4
 #define CONFIG_SYS_LBC_LBCR    0x00000000
 
 #define CONFIG_SYS_LBC_LSRT    0x32000000    /* LB sdram refresh timer, about 6us */
index b072e84473b593c4d53c235403986bd5a9659ff4..852015512c01f72fe115ca61ec77a065fea88569 100644 (file)
 /*
  * Local Bus Configuration & Clock Setup
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_4)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_4
 #define CONFIG_SYS_LBC_LBCR            0x00000000
 
 /*
 #define CONFIG_NET_MULTI       1
 #endif
 
+#define CONFIG_HWCONFIG                1
+
 /*
  * QE UEC ethernet configuration
  */
 #define CONFIG_SYS_UEC1_TX_CLK         QE_CLK9
 #define CONFIG_SYS_UEC1_ETH_TYPE       GIGA_ETH
 #define CONFIG_SYS_UEC1_PHY_ADDR       0
-#define CONFIG_SYS_UEC1_INTERFACE_MODE ENET_1000_GMII
+#define CONFIG_SYS_UEC1_INTERFACE_MODE ENET_1000_RGMII_ID
 #endif
 
 #define CONFIG_UEC_ETH2                /* GETH2 */
 #define CONFIG_SYS_UEC2_TX_CLK         QE_CLK4
 #define CONFIG_SYS_UEC2_ETH_TYPE       GIGA_ETH
 #define CONFIG_SYS_UEC2_PHY_ADDR       1
-#define CONFIG_SYS_UEC2_INTERFACE_MODE ENET_1000_GMII
+#define CONFIG_SYS_UEC2_INTERFACE_MODE ENET_1000_RGMII_ID
 #endif
 
 /*
index cb0535c151db575d6633e52883e2dc4b87978184..6cee78aa260be77297f0944552ec7814ddf9e800 100644 (file)
 /*
  * Local Bus Configuration & Clock Setup
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_4)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_4
 #define CONFIG_SYS_LBC_LBCR            0x00000000
 
 /*
index a190a50ed8a898d253757c5fa44c1d4799575ff4..abeb6a2c60ae8b8281af7dd23cd54fb0a5f8eba7 100644 (file)
 /*
  * Local Bus Configuration & Clock Setup
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_8)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_8
 #define CONFIG_SYS_LBC_LBCR            0x00000000
 
 /*
index 89fafe7d23d936c792a23baed3647f3a1e716b14..7ef92f7be1f47da7b004c2b199f3ee9b7e7ce088 100644 (file)
 /*
  * Local Bus Configuration & Clock Setup
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_8)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_8
 #define CONFIG_SYS_LBC_LBCR            0x00000000
 
 /*
index faca8059a1f403a339342c02956d2fd24260a38d..a8472754622fd20d45224bd0a674544f8c466a7b 100644 (file)
 #define CONFIG_PHYS_64BIT      1
 #endif
 
+#ifdef CONFIG_MK_NAND
+#define CONFIG_NAND_U_BOOT             1
+#define CONFIG_RAMBOOT_NAND            1
+#define CONFIG_RAMBOOT_TEXT_BASE       0xf8f82000
+#endif
+
+#ifdef CONFIG_MK_SDCARD
+#define CONFIG_RAMBOOT_SDCARD          1
+#define CONFIG_RAMBOOT_TEXT_BASE       0xf8f80000
+#endif
+
+#ifdef CONFIG_MK_SPIFLASH
+#define CONFIG_RAMBOOT_SPIFLASH                1
+#define CONFIG_RAMBOOT_TEXT_BASE       0xf8f80000
+#endif
+
 /* High Level Configuration Options */
 #define CONFIG_BOOKE           1       /* BOOKE */
 #define CONFIG_E500            1       /* BOOKE e500 family */
@@ -86,27 +102,44 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_SYS_NUM_ADDR_MAP                16      /* number of TLB1 entries */
 #endif
 
-#define CONFIG_SYS_MEMTEST_START       0x00010000      /* skip exception vectors */
-#define CONFIG_SYS_MEMTEST_END         0x1f000000      /* skip u-boot at top of RAM  */
+#define CONFIG_SYS_MEMTEST_START 0x00010000    /* skip exception vectors */
+#define CONFIG_SYS_MEMTEST_END   0x1f000000    /* skip u-boot at top of RAM */
 #define CONFIG_PANIC_HANG      /* do not reset board on panic */
 
+/*
+ * Config the L2 Cache as L2 SRAM
+ */
+#define CONFIG_SYS_INIT_L2_ADDR                0xf8f80000
+#ifdef CONFIG_PHYS_64BIT
+#define CONFIG_SYS_INIT_L2_ADDR_PHYS   0xff8f80000ull
+#else
+#define CONFIG_SYS_INIT_L2_ADDR_PHYS   CONFIG_SYS_INIT_L2_ADDR
+#endif
+#define CONFIG_SYS_L2_SIZE             (512 << 10)
+#define CONFIG_SYS_INIT_L2_END (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
+
 /*
  * Base addresses -- Note these are effective addresses where the
  * actual resources get mapped (not physical addresses)
  */
-#define CONFIG_SYS_CCSRBAR_DEFAULT     0xff700000      /* CCSRBAR Default */
 #define CONFIG_SYS_CCSRBAR             0xffe00000      /* relocated CCSRBAR */
 #ifdef CONFIG_PHYS_64BIT
-#define CONFIG_SYS_CCSRBAR_PHYS                0xfffe00000ull  /* physical addr of CCSRBAR */
+#define CONFIG_SYS_CCSRBAR_PHYS        0xfffe00000ull /* physical addr of CCSRBAR */
 #else
-#define CONFIG_SYS_CCSRBAR_PHYS        CONFIG_SYS_CCSRBAR      /* physical addr of CCSRBAR */
+#define CONFIG_SYS_CCSRBAR_PHYS        CONFIG_SYS_CCSRBAR
 #endif
-#define CONFIG_SYS_IMMR                CONFIG_SYS_CCSRBAR      /* PQII uses CONFIG_SYS_IMMR */
+#define CONFIG_SYS_IMMR        CONFIG_SYS_CCSRBAR      /* PQII uses CONFIG_SYS_IMMR */
 
-#define CONFIG_SYS_PCI1_ADDR           (CONFIG_SYS_CCSRBAR+0x8000)
-#define CONFIG_SYS_PCIE1_ADDR          (CONFIG_SYS_CCSRBAR+0xa000)
-#define CONFIG_SYS_PCIE2_ADDR          (CONFIG_SYS_CCSRBAR+0x9000)
-#define CONFIG_SYS_PCIE3_ADDR          (CONFIG_SYS_CCSRBAR+0xb000)
+#if defined(CONFIG_RAMBOOT_NAND) && !defined(CONFIG_NAND_SPL)
+#define CONFIG_SYS_CCSRBAR_DEFAULT     CONFIG_SYS_CCSRBAR
+#else
+#define CONFIG_SYS_CCSRBAR_DEFAULT     0xff700000      /* CCSRBAR Default */
+#endif
+
+#define CONFIG_SYS_PCI1_ADDR           (CONFIG_SYS_CCSRBAR + 0x8000)
+#define CONFIG_SYS_PCIE1_ADDR          (CONFIG_SYS_CCSRBAR + 0xa000)
+#define CONFIG_SYS_PCIE2_ADDR          (CONFIG_SYS_CCSRBAR + 0x9000)
+#define CONFIG_SYS_PCIE3_ADDR          (CONFIG_SYS_CCSRBAR + 0xb000)
 
 /* DDR Setup */
 #define CONFIG_VERY_BIG_RAM
@@ -131,9 +164,9 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_SYS_SPD_BUS_NUM         1
 
 /* These are used when DDR doesn't use SPD. */
-#define CONFIG_SYS_SDRAM_SIZE          256             /* DDR is 256MB */
+#define CONFIG_SYS_SDRAM_SIZE          256     /* DDR is 256MB */
 #define CONFIG_SYS_DDR_CS0_BNDS        0x0000001F
-#define CONFIG_SYS_DDR_CS0_CONFIG      0x80010102      /* Enable, no interleaving */
+#define CONFIG_SYS_DDR_CS0_CONFIG      0x80010102 /* Enable, no interleaving */
 #define CONFIG_SYS_DDR_TIMING_3        0x00000000
 #define CONFIG_SYS_DDR_TIMING_0        0x00260802
 #define CONFIG_SYS_DDR_TIMING_1        0x3935d322
@@ -145,7 +178,7 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_SYS_DDR_CLK_CTRL        0x03800000
 #define CONFIG_SYS_DDR_OCD_CTRL        0x00000000
 #define CONFIG_SYS_DDR_OCD_STATUS      0x00000000
-#define CONFIG_SYS_DDR_CONTROL         0xC3008000      /* Type = DDR2 */
+#define CONFIG_SYS_DDR_CONTROL 0xC3008000      /* Type = DDR2 */
 #define CONFIG_SYS_DDR_CONTROL2        0x04400010
 
 #define CONFIG_SYS_DDR_ERR_INT_EN      0x0000000d
@@ -190,24 +223,36 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_SYS_FLASH_BASE_PHYS     CONFIG_SYS_FLASH_BASE
 #endif
 
-#define CONFIG_SYS_BR0_PRELIM  (BR_PHYS_ADDR((CONFIG_SYS_FLASH_BASE_PHYS + 0x8000000)) | BR_PS_16 | BR_V)
-#define CONFIG_SYS_OR0_PRELIM  0xf8000ff7
+#define CONFIG_FLASH_BR_PRELIM \
+               (BR_PHYS_ADDR((CONFIG_SYS_FLASH_BASE_PHYS + 0x8000000)) \
+                | BR_PS_16 | BR_V)
+#define CONFIG_FLASH_OR_PRELIM 0xf8000ff7
 
-#define CONFIG_SYS_BR1_PRELIM  (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) | BR_PS_16 | BR_V)
+#define CONFIG_SYS_BR1_PRELIM \
+               (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
+                | BR_PS_16 | BR_V)
 #define CONFIG_SYS_OR1_PRELIM  0xf8000ff7
 
-#define CONFIG_SYS_FLASH_BANKS_LIST    {CONFIG_SYS_FLASH_BASE_PHYS + 0x8000000, CONFIG_SYS_FLASH_BASE_PHYS}
+#define CONFIG_SYS_FLASH_BANKS_LIST { CONFIG_SYS_FLASH_BASE_PHYS + 0x8000000, \
+                                     CONFIG_SYS_FLASH_BASE_PHYS }
 #define CONFIG_SYS_FLASH_QUIET_TEST
 #define CONFIG_FLASH_SHOW_PROGRESS 45 /* count down from 45/5: 9..1 */
 
-#define CONFIG_SYS_MAX_FLASH_BANKS     2               /* number of banks */
-#define CONFIG_SYS_MAX_FLASH_SECT      1024            /* sectors per device */
+#define CONFIG_SYS_MAX_FLASH_BANKS     2       /* number of banks */
+#define CONFIG_SYS_MAX_FLASH_SECT      1024    /* sectors per device */
 #undef CONFIG_SYS_FLASH_CHECKSUM
-#define CONFIG_SYS_FLASH_ERASE_TOUT    60000           /* Flash Erase Timeout (ms) */
-#define CONFIG_SYS_FLASH_WRITE_TOUT    500             /* Flash Write Timeout (ms) */
+#define CONFIG_SYS_FLASH_ERASE_TOUT    60000   /* Flash Erase Timeout (ms) */
+#define CONFIG_SYS_FLASH_WRITE_TOUT    500     /* Flash Write Timeout (ms) */
 
 #define CONFIG_SYS_MONITOR_BASE        TEXT_BASE       /* start of monitor */
 
+#if defined(CONFIG_SYS_SPL) || defined(CONFIG_RAMBOOT_NAND) \
+       || defined(CONFIG_RAMBOOT_SDCARD) || defined(CONFIG_RAMBOOT_SPIFLASH)
+#define CONFIG_SYS_RAMBOOT
+#else
+#undef CONFIG_SYS_RAMBOOT
+#endif
+
 #define CONFIG_FLASH_CFI_DRIVER
 #define CONFIG_SYS_FLASH_CFI
 #define CONFIG_SYS_FLASH_EMPTY_INFO
@@ -224,7 +269,7 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #endif
 
 #define CONFIG_SYS_BR3_PRELIM  (BR_PHYS_ADDR(PIXIS_BASE_PHYS) | BR_PS_8 | BR_V)
-#define CONFIG_SYS_OR3_PRELIM          0xffffeff7      /* 32KB but only 4k mapped */
+#define CONFIG_SYS_OR3_PRELIM  0xffffeff7      /* 32KB but only 4k mapped */
 
 #define PIXIS_ID               0x0     /* Board ID at offset 0 */
 #define PIXIS_VER              0x1     /* Board version at offset 1 */
@@ -260,6 +305,8 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define PIXIS_VWATCH           0x24    /* Watchdog Register */
 #define PIXIS_LED              0x25    /* LED Register */
 
+#define PIXIS_SPD_SYSCLK       0x7     /* SYSCLK option */
+
 /* old pixis referenced names */
 #define PIXIS_VCLKH            0x19    /* VELA VCLKH register */
 #define PIXIS_VCLKL            0x1A    /* VELA VCLKL register */
@@ -270,18 +317,28 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_SYS_INIT_RAM_END        0x00004000      /* End of used area in RAM */
 
 #define CONFIG_SYS_GBL_DATA_SIZE       128     /* num bytes initial data */
-#define CONFIG_SYS_GBL_DATA_OFFSET     (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
+#define CONFIG_SYS_GBL_DATA_OFFSET \
+               (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
 #define CONFIG_SYS_INIT_SP_OFFSET      CONFIG_SYS_GBL_DATA_OFFSET
 
-#define CONFIG_SYS_MONITOR_LEN         (256 * 1024) /* Reserve 256 kB for Mon */
-#define CONFIG_SYS_MALLOC_LEN          (1024 * 1024)   /* Reserved for malloc */
+#define CONFIG_SYS_MONITOR_LEN (256 * 1024) /* Reserve 256 kB for Mon */
+#define CONFIG_SYS_MALLOC_LEN  (1024 * 1024)   /* Reserved for malloc */
 
+#ifndef CONFIG_NAND_SPL
 #define CONFIG_SYS_NAND_BASE           0xffa00000
 #ifdef CONFIG_PHYS_64BIT
 #define CONFIG_SYS_NAND_BASE_PHYS      0xfffa00000ull
 #else
 #define CONFIG_SYS_NAND_BASE_PHYS      CONFIG_SYS_NAND_BASE
 #endif
+#else
+#define CONFIG_SYS_NAND_BASE           0xfff00000
+#ifdef CONFIG_PHYS_64BIT
+#define CONFIG_SYS_NAND_BASE_PHYS      0xffff00000ull
+#else
+#define CONFIG_SYS_NAND_BASE_PHYS      CONFIG_SYS_NAND_BASE
+#endif
+#endif
 #define CONFIG_SYS_NAND_BASE_LIST     { CONFIG_SYS_NAND_BASE,\
                                CONFIG_SYS_NAND_BASE + 0x40000, \
                                CONFIG_SYS_NAND_BASE + 0x80000, \
@@ -292,43 +349,66 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_NAND_FSL_ELBC   1
 #define CONFIG_SYS_NAND_BLOCK_SIZE     (128 * 1024)
 
+/* NAND boot: 4K NAND loader config */
+#define CONFIG_SYS_NAND_SPL_SIZE       0x1000
+#define CONFIG_SYS_NAND_U_BOOT_SIZE    ((512 << 10) - 0x2000)
+#define CONFIG_SYS_NAND_U_BOOT_DST     (CONFIG_SYS_INIT_L2_ADDR)
+#define CONFIG_SYS_NAND_U_BOOT_START \
+               (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_NAND_SPL_SIZE)
+#define CONFIG_SYS_NAND_U_BOOT_OFFS    (0)
+#define CONFIG_SYS_NAND_U_BOOT_RELOC   (CONFIG_SYS_INIT_L2_END - 0x2000)
+#define CONFIG_SYS_NAND_U_BOOT_RELOC_SP ((CONFIG_SYS_INIT_L2_END - 1) & ~0xF)
+
 /* NAND flash config */
-#define CONFIG_NAND_BR_PRELIM  (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
-                               | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
-                               | BR_PS_8              /* Port Size = 8 bit */ \
-                               | BR_MS_FCM             /* MSEL = FCM */ \
-                               | BR_V)                 /* valid */
-#define CONFIG_NAND_OR_PRELIM  (0xFFFC0000            /* length 256K */ \
-                               | OR_FCM_PGS            /* Large Page*/ \
-                               | OR_FCM_CSCT \
-                               | OR_FCM_CST \
-                               | OR_FCM_CHT \
-                               | OR_FCM_SCY_1 \
-                               | OR_FCM_TRLX \
-                               | OR_FCM_EHTR)
-
-#define CONFIG_SYS_BR2_PRELIM  CONFIG_NAND_BR_PRELIM  /* NAND Base Address */
-#define CONFIG_SYS_OR2_PRELIM  CONFIG_NAND_OR_PRELIM  /* NAND Options */
-
-#define CONFIG_SYS_BR4_PRELIM  (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0x40000))\
-                               | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
-                               | BR_PS_8              /* Port Size = 8 bit */ \
-                               | BR_MS_FCM             /* MSEL = FCM */ \
-                               | BR_V)                 /* valid */
-#define CONFIG_SYS_OR4_PRELIM  CONFIG_NAND_OR_PRELIM     /* NAND Options */
-#define CONFIG_SYS_BR5_PRELIM  (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0x80000))\
-                               | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
-                               | BR_PS_8              /* Port Size = 8 bit */ \
-                               | BR_MS_FCM             /* MSEL = FCM */ \
-                               | BR_V)                 /* valid */
-#define CONFIG_SYS_OR5_PRELIM  CONFIG_NAND_OR_PRELIM     /* NAND Options */
-
-#define CONFIG_SYS_BR6_PRELIM  (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0xc0000))\
-                               | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
-                               | BR_PS_8              /* Port Size = 8 bit */ \
-                               | BR_MS_FCM             /* MSEL = FCM */ \
-                               | BR_V)                 /* valid */
-#define CONFIG_SYS_OR6_PRELIM  CONFIG_NAND_OR_PRELIM     /* NAND Options */
+#define CONFIG_NAND_BR_PRELIM \
+               (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
+               | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
+               | BR_PS_8               /* Port Size = 8 bit */ \
+               | BR_MS_FCM             /* MSEL = FCM */ \
+               | BR_V)                 /* valid */
+#define CONFIG_NAND_OR_PRELIM  (0xFFFC0000     /* length 256K */ \
+               | OR_FCM_PGS            /* Large Page*/ \
+               | OR_FCM_CSCT \
+               | OR_FCM_CST \
+               | OR_FCM_CHT \
+               | OR_FCM_SCY_1 \
+               | OR_FCM_TRLX \
+               | OR_FCM_EHTR)
+
+#ifdef CONFIG_RAMBOOT_NAND
+#define CONFIG_SYS_BR0_PRELIM  CONFIG_NAND_BR_PRELIM   /* NAND Base Address */
+#define CONFIG_SYS_OR0_PRELIM  CONFIG_NAND_OR_PRELIM   /* NAND Options */
+#define CONFIG_SYS_BR2_PRELIM  CONFIG_FLASH_BR_PRELIM  /* NOR Base Address */
+#define CONFIG_SYS_OR2_PRELIM  CONFIG_FLASH_OR_PRELIM  /* NOR Options */
+#else
+#define CONFIG_SYS_BR0_PRELIM  CONFIG_FLASH_BR_PRELIM  /* NOR Base Address */
+#define CONFIG_SYS_OR0_PRELIM  CONFIG_FLASH_OR_PRELIM  /* NOR Options */
+#define CONFIG_SYS_BR2_PRELIM  CONFIG_NAND_BR_PRELIM   /* NAND Base Address */
+#define CONFIG_SYS_OR2_PRELIM  CONFIG_NAND_OR_PRELIM   /* NAND Options */
+#endif
+
+#define CONFIG_SYS_BR4_PRELIM \
+               (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0x40000)) \
+               | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
+               | BR_PS_8               /* Port Size = 8 bit */ \
+               | BR_MS_FCM             /* MSEL = FCM */ \
+               | BR_V)                 /* valid */
+#define CONFIG_SYS_OR4_PRELIM  CONFIG_NAND_OR_PRELIM   /* NAND Options */
+#define CONFIG_SYS_BR5_PRELIM \
+               (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0x80000)) \
+               | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
+               | BR_PS_8               /* Port Size = 8 bit */ \
+               | BR_MS_FCM             /* MSEL = FCM */ \
+               | BR_V)                 /* valid */
+#define CONFIG_SYS_OR5_PRELIM  CONFIG_NAND_OR_PRELIM   /* NAND Options */
+
+#define CONFIG_SYS_BR6_PRELIM \
+               (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0xc0000)) \
+               | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
+               | BR_PS_8               /* Port Size = 8 bit */ \
+               | BR_MS_FCM             /* MSEL = FCM */ \
+               | BR_V)                 /* valid */
+#define CONFIG_SYS_OR6_PRELIM  CONFIG_NAND_OR_PRELIM   /* NAND Options */
 
 /* Serial Port - controlled on board with jumper J8
  * open - index 2
@@ -344,8 +424,8 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_SYS_BAUDRATE_TABLE      \
        {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
 
-#define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_CCSRBAR+0x4500)
-#define CONFIG_SYS_NS16550_COM2        (CONFIG_SYS_CCSRBAR+0x4600)
+#define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_CCSRBAR + 0x4500)
+#define CONFIG_SYS_NS16550_COM2        (CONFIG_SYS_CCSRBAR + 0x4600)
 
 /* Use the HUSH parser */
 #define CONFIG_SYS_HUSH_PARSER
@@ -360,8 +440,8 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_OF_BOARD_SETUP          1
 #define CONFIG_OF_STDOUT_VIA_ALIAS     1
 
-#define CONFIG_SYS_64BIT_STRTOUL               1
-#define CONFIG_SYS_64BIT_VSPRINTF              1
+#define CONFIG_SYS_64BIT_STRTOUL       1
+#define CONFIG_SYS_64BIT_VSPRINTF      1
 
 
 /*
@@ -526,15 +606,6 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_CMD_EXT2
 #endif
 
-/*
- * USB
- */
-#define CONFIG_CMD_USB
-#define CONFIG_USB_STORAGE
-#define CONFIG_USB_EHCI
-#define CONFIG_USB_EHCI_FSL
-#define CONFIG_EHCI_HCD_INIT_AFTER_RESET
-
 #if defined(CONFIG_TSEC_ENET)
 
 #ifndef CONFIG_NET_MULTI
@@ -569,14 +640,27 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 /*
  * Environment
  */
-#define CONFIG_ENV_IS_IN_FLASH 1
-#if CONFIG_SYS_MONITOR_BASE > 0xfff80000
-#define CONFIG_ENV_ADDR                0xfff80000
+
+#if defined(CONFIG_SYS_RAMBOOT)
+#if defined(CONFIG_RAMBOOT_NAND)
+       #define CONFIG_ENV_IS_IN_NAND   1
+       #define CONFIG_ENV_SIZE         CONFIG_SYS_NAND_BLOCK_SIZE
+       #define CONFIG_ENV_OFFSET ((512 * 1024) + CONFIG_SYS_NAND_BLOCK_SIZE)
+#elif defined(CONFIG_RAMBOOT_SDCARD) || defined(CONFIG_RAMBOOT_SPIFLASH)
+       #define CONFIG_ENV_IS_NOWHERE   1       /* Store ENV in memory only */
+       #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - 0x1000)
+       #define CONFIG_ENV_SIZE         0x2000
+#endif
 #else
-#define CONFIG_ENV_ADDR                (CONFIG_SYS_MONITOR_BASE - CONFIG_ENV_SECT_SIZE)
+       #define CONFIG_ENV_IS_IN_FLASH  1
+       #if CONFIG_SYS_MONITOR_BASE > 0xfff80000
+       #define CONFIG_ENV_ADDR         0xfff80000
+       #else
+       #define CONFIG_ENV_ADDR (CONFIG_SYS_MONITOR_BASE - CONFIG_ENV_SECT_SIZE)
+       #endif
+       #define CONFIG_ENV_SIZE         0x2000
+       #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K (one sector) */
 #endif
-#define CONFIG_ENV_SIZE                0x2000
-#define CONFIG_ENV_SECT_SIZE   0x20000 /* 128K (one sector) */
 
 #define CONFIG_LOADS_ECHO      1       /* echo on for serial download */
 #define CONFIG_SYS_LOADS_BAUD_CHANGE   1       /* allow baudrate change */
@@ -617,7 +701,7 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
  * Miscellaneous configurable options
  */
 #define CONFIG_SYS_LONGHELP                    /* undef to save memory */
-#define CONFIG_CMDLINE_EDITING         /* Command-line editing */
+#define CONFIG_CMDLINE_EDITING                 /* Command-line editing */
 #define CONFIG_SYS_LOAD_ADDR   0x2000000       /* default load address */
 #define CONFIG_SYS_PROMPT      "=> "           /* Monitor Command Prompt */
 #if defined(CONFIG_CMD_KGDB)
@@ -625,9 +709,10 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #else
 #define CONFIG_SYS_CBSIZE      256             /* Console I/O Buffer Size */
 #endif
-#define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
+#define CONFIG_SYS_PBSIZE      (CONFIG_SYS_CBSIZE \
+               + sizeof(CONFIG_SYS_PROMPT) + 16) /* Print Buffer Size */
 #define CONFIG_SYS_MAXARGS     16              /* max number of command args */
-#define CONFIG_SYS_BARGSIZE    CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
+#define CONFIG_SYS_BARGSIZE    CONFIG_SYS_CBSIZE /* Boot Argument Buffer Size */
 #define CONFIG_SYS_HZ          1000            /* decrementer freq: 1ms ticks */
 
 /*
@@ -635,7 +720,7 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
  * have to be in the first 16 MB of memory, since this is
  * the maximum mapped by the Linux kernel during initialization.
  */
-#define CONFIG_SYS_BOOTMAPSZ   (16 << 20)      /* Initial Memory map for Linux*/
+#define CONFIG_SYS_BOOTMAPSZ   (16 << 20) /* Initial Memory map for Linux */
 
 /*
  * Internal Definitions
@@ -671,7 +756,7 @@ extern unsigned long get_board_ddr_clk(unsigned long dummy);
 #define CONFIG_HOSTNAME                unknown
 #define CONFIG_ROOTPATH                /opt/nfsroot
 #define CONFIG_BOOTFILE                uImage
-#define CONFIG_UBOOTPATH       u-boot.bin      /* U-Boot image on TFTP server */
+#define CONFIG_UBOOTPATH       u-boot.bin /* U-Boot image on TFTP server */
 
 #define CONFIG_SERVERIP                192.168.1.1
 #define CONFIG_GATEWAYIP       192.168.1.1
index 9835567838f2b5f9aa9a3c27cdee105ab7f72b6a..f8b016feed31c56ac6b9501ab543caa6ea2dc2a2 100644 (file)
  * External Local Bus rate is
  *  CLKIN * HRCWL_CSB_TO_CLKIN / HRCWL_LCL_BUS_TO_SCB_CLK / LCRR_CLKDIV
  */
-#define CONFIG_SYS_LCRR        (LCRR_DBYP | LCRR_CLKDIV_4)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_4
 #define CONFIG_SYS_LBC_LBCR    0x00000000
 
 /* LB sdram refresh timer, about 6us */
index 866ff179e63407c5ae942b37844f4285f0a88300..f68d834170aa06389d2bfb9844454797f51a17a6 100644 (file)
 /*
  * Local Bus LCRR and LBCR regs
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_EADC_1 | LCRR_CLKDIV_2)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_EADC   LCRR_EADC_1
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_2
 #define CONFIG_SYS_LBC_LBCR    (0x00040000 /* TODO */ \
                                | (0xFF << LBCR_BMT_SHIFT) \
                                | 0xF ) /* 0x0004ff0f */
index da08b7c21344b122da330540efd8bfe34501a7e8..4c909e61ad0cb1010c6fef9c7cdfce3f179d17d2 100644 (file)
@@ -52,7 +52,8 @@
  * External Local Bus rate is
  *    CLKIN * HRCWL_CSB_TO_CLKIN / HRCWL_LCL_BUS_TO_SCB_CLK / LCRR_CLKDIV
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_8)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_8
 
 /* board pre init: do not call, nothing to do */
 #undef CONFIG_BOARD_EARLY_INIT_F
index 79d8638fe2840bc23f3adae942d6ea9447b5475f..bec08dab1fffa32dc6551dc8b41d00a3213513b0 100644 (file)
 /*
  * Local Bus Configuration & Clock Setup
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_EADC_2 | LCRR_CLKDIV_4)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_EADC   LCRR_EADC_2
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_4
 
 /*
  * Init Local Bus Memory Controller:
index e961bb3929f90d8bdd6fee1def6d881dfc95c2b7..bf7cf82d8ebb404e51348947c83ab9faefb87d11 100644 (file)
 #ifndef __CONFIG_H
 #define __CONFIG_H
 
+/*
+ * Top level Makefile configuration choices
+ */
+#ifdef CONFIG_MK_PCI
+#define CONFIG_PCI
+#endif
+
+#ifdef CONFIG_MK_66
+#define PCI_66M
+#endif
+
+#ifdef CONFIG_MK_33
+#define PCI_33M
+#endif
+
 /*
  * High Level Configuration Options
  */
  * External Local Bus rate is
  *    CLKIN * HRCWL_CSB_TO_CLKIN / HRCWL_LCL_BUS_TO_SCB_CLK / LCRR_CLKDIV
  */
-#define CONFIG_SYS_LCRR        (LCRR_DBYP | LCRR_CLKDIV_4)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_4
 #define CONFIG_SYS_LBC_LBCR    0x00000000
 
 #undef CONFIG_SYS_LB_SDRAM     /* if board has SDRAM on local bus */
index d10792a22dab57d2d02843a0356e193234853050..aeac2dea3e491af4789954b44099d0348ec7441b 100644 (file)
 #define CONFIG_SYS_GBL_DATA_OFFSET     (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
 #define CONFIG_SYS_INIT_SP_OFFSET      CONFIG_SYS_GBL_DATA_OFFSET
 
-#define CONFIG_SYS_MONITOR_LEN         (256 * 1024) /* Reserve 256 kB for Mon */
+/*
+ * For soldered on flash, (128kB/sector) we use 2 sectors for u-boot and
+ * one for env+bootpg (TEXT_BASE=0xfffa_0000, 384kB total).  For SODIMM
+ * flash (512kB/sector) we use 1 sector for u-boot, and one for env+bootpg
+ * (TEXT_BASE=0xfff0_0000, 1MB total).  This dynamically sets the right
+ * thing for MONITOR_LEN in both cases.
+ */
+#define CONFIG_SYS_MONITOR_LEN         (~TEXT_BASE + 1)
 #define CONFIG_SYS_MALLOC_LEN          (128 * 1024)    /* Reserved for malloc */
 
 /* Serial Port */
  * Environment
  */
 #define CONFIG_ENV_IS_IN_FLASH 1
-#define CONFIG_ENV_ADDR                (CONFIG_SYS_MONITOR_BASE + 0x40000)
-#define CONFIG_ENV_SECT_SIZE   0x40000 /* 256K(one sector) for env */
 #define CONFIG_ENV_SIZE                0x2000
+#if TEXT_BASE == 0xfff00000    /* Boot from 64MB SODIMM */
+#define CONFIG_ENV_ADDR                (CONFIG_SYS_MONITOR_BASE + 0x80000)
+#define CONFIG_ENV_SECT_SIZE   0x80000 /* 512K(one sector) for env */
+#elif TEXT_BASE == 0xfffa0000  /* Boot from 8MB soldered flash */
+#define CONFIG_ENV_ADDR                (CONFIG_SYS_MONITOR_BASE + 0x40000)
+#define CONFIG_ENV_SECT_SIZE   0x20000 /* 128K(one sector) for env */
+#else
+#warning undefined environment size/location.
+#endif
 
 #define CONFIG_LOADS_ECHO      1       /* echo on for serial download */
 #define CONFIG_SYS_LOADS_BAUD_CHANGE   1       /* allow baudrate change */
index 5304ec94aefa8904e8db32d440a0b1ba35e206c6..d0690feb173dcaf32351deb3fcc1fbba103939f3 100644 (file)
  * External Local Bus rate is
  *    CLKIN * HRCWL_CSB_TO_CLKIN / HRCWL_LCL_BUS_TO_SCB_CLK / LCRR_CLKDIV
  */
-#define CONFIG_SYS_LCRR                (LCRR_DBYP | LCRR_CLKDIV_4)
+#define CONFIG_SYS_LCRR_DBYP   LCRR_DBYP
+#define CONFIG_SYS_LCRR_CLKDIV LCRR_CLKDIV_4
 #define CONFIG_SYS_LBC_LBCR    0x00000000
 
 #undef CONFIG_SYS_LB_SDRAM     /* if board has SDRAM on local bus */
index df03afe0a47e0cb9353cffa9069eff54515fe7a8..9fec5cad3404682ff56d24c3476e7098ec532c4c 100644 (file)
@@ -31,7 +31,7 @@ static void wait_init_complete(void)
        u32 val;
 
        do {
-               mfsdram(mem_mcsts, val);
+               mfsdram(SDRAM0_MCSTS, val);
        } while (!(val & 0x80000000));
 }
 
@@ -62,30 +62,30 @@ phys_size_t initdram(int board_type)
        /*
         * Disable memory controller.
         */
-       mtsdram(mem_cfg0, 0x00000000);
+       mtsdram(SDRAM0_CFG0, 0x00000000);
 
        /*
         * Setup some default
         */
-       mtsdram(mem_uabba, 0x00000000); /* ubba=0 (default)             */
-       mtsdram(mem_slio, 0x00000000);  /* rdre=0 wrre=0 rarw=0         */
-       mtsdram(mem_devopt, 0x00000000); /* dll=0 ds=0 (normal)         */
-       mtsdram(mem_wddctr, 0x00000000); /* wrcp=0 dcd=0                */
-       mtsdram(mem_clktr, 0x40000000); /* clkp=1 (90 deg wr) dcdt=0    */
+       mtsdram(SDRAM0_UABBA, 0x00000000); /* ubba=0 (default)          */
+       mtsdram(SDRAM0_SLIO, 0x00000000);       /* rdre=0 wrre=0 rarw=0         */
+       mtsdram(SDRAM0_DEVOPT, 0x00000000); /* dll=0 ds=0 (normal)              */
+       mtsdram(SDRAM0_WDDCTR, 0x00000000); /* wrcp=0 dcd=0             */
+       mtsdram(SDRAM0_CLKTR, 0x40000000); /* clkp=1 (90 deg wr) dcdt=0 */
 
        /*
         * Following for CAS Latency = 2.5 @ 133 MHz PLB
         */
-       mtsdram(mem_b0cr, 0x00082001);
-       mtsdram(mem_tr0, 0x41094012);
-       mtsdram(mem_tr1, 0x8080083d);   /* SS=T2 SL=STAGE 3 CD=1 CT=0x00*/
-       mtsdram(mem_rtr, 0x04100000);   /* Interval 7.8µs @ 133MHz PLB  */
-       mtsdram(mem_cfg1, 0x00000000);  /* Self-refresh exit, disable PM*/
+       mtsdram(SDRAM0_B0CR, 0x00082001);
+       mtsdram(SDRAM0_TR0, 0x41094012);
+       mtsdram(SDRAM0_TR1, 0x8080083d);        /* SS=T2 SL=STAGE 3 CD=1 CT=0x00*/
+       mtsdram(SDRAM0_RTR, 0x04100000);        /* Interval 7.8µs @ 133MHz PLB  */
+       mtsdram(SDRAM0_CFG1, 0x00000000);       /* Self-refresh exit, disable PM*/
 
        /*
         * Enable the controller, then wait for DCEN to complete
         */
-       mtsdram(mem_cfg0, 0x80000000); /* DCEN=1, PMUD=0*/
+       mtsdram(SDRAM0_CFG0, 0x80000000); /* DCEN=1, PMUD=0*/
        wait_init_complete();
 
        return CONFIG_SYS_MBYTES_SDRAM << 20;
diff --git a/nand_spl/board/freescale/mpc8536ds/Makefile b/nand_spl/board/freescale/mpc8536ds/Makefile
new file mode 100644 (file)
index 0000000..1d5e319
--- /dev/null
@@ -0,0 +1,127 @@
+#
+# (C) Copyright 2007
+# Stefan Roese, DENX Software Engineering, sr@denx.de.
+#
+# Copyright 2009 Freescale Semiconductor, Inc.
+#
+# See file CREDITS for list of people who contributed to this
+# project.
+#
+# This program is free software; you can redistribute it and/or
+# modify it under the terms of the GNU General Public License as
+# published by the Free Software Foundation; either version 2 of
+# the License, or (at your option) any later version.
+#
+# This program is distributed in the hope that it will be useful,
+# but WITHOUT ANY WARRANTY; without even the implied warranty of
+# MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+# GNU General Public License for more details.
+#
+# You should have received a copy of the GNU General Public License
+# along with this program; if not, write to the Free Software
+# Foundation, Inc., 59 Temple Place, Suite 330, Boston,
+# MA 02111-1307 USA
+#
+
+NAND_SPL := y
+TEXT_BASE := 0xfff00000
+PAD_TO := 0xfff01000
+
+include $(TOPDIR)/config.mk
+
+LDSCRIPT= $(TOPDIR)/cpu/$(CPU)/u-boot-nand_spl.lds
+LDFLAGS        = -Bstatic -T $(LDSCRIPT) -Ttext $(TEXT_BASE) $(PLATFORM_LDFLAGS)
+AFLAGS += -DCONFIG_NAND_SPL
+CFLAGS += -DCONFIG_NAND_SPL
+
+SOBJS  = start.o resetvec.o
+COBJS  = cache.o cpu_init_early.o cpu_init_nand.o fsl_law.o law.o \
+         nand_boot.o nand_boot_fsl_elbc.o ns16550.o tlb.o tlb_table.o
+
+SRCS   := $(addprefix $(obj),$(SOBJS:.o=.S) $(COBJS:.o=.c))
+OBJS   := $(addprefix $(obj),$(SOBJS) $(COBJS))
+__OBJS := $(SOBJS) $(COBJS)
+LNDIR  := $(OBJTREE)/nand_spl/board/$(BOARDDIR)
+
+nandobj        := $(OBJTREE)/nand_spl/
+
+ALL    = $(nandobj)u-boot-spl $(nandobj)u-boot-spl.bin $(nandobj)u-boot-spl-16k.bin
+
+all:   $(obj).depend $(ALL)
+
+$(nandobj)u-boot-spl-16k.bin: $(nandobj)u-boot-spl
+       $(OBJCOPY) ${OBJCFLAGS} --pad-to=$(PAD_TO) -O binary $< $@
+
+$(nandobj)u-boot-spl.bin:      $(nandobj)u-boot-spl
+       $(OBJCOPY) ${OBJCFLAGS} -O binary $< $@
+
+$(nandobj)u-boot-spl:  $(OBJS)
+       cd $(LNDIR) && $(LD) $(LDFLAGS) $(__OBJS) $(PLATFORM_LIBS) \
+               -Map $(nandobj)u-boot-spl.map \
+               -o $(nandobj)u-boot-spl
+
+# create symbolic links for common files
+
+$(obj)cache.c:
+       @rm -f $(obj)cache.c
+       ln -sf $(SRCTREE)/lib_ppc/cache.c $(obj)cache.c
+
+$(obj)cpu_init_early.c:
+       @rm -f $(obj)cpu_init_early.c
+       ln -sf $(SRCTREE)/cpu/mpc85xx/cpu_init_early.c $(obj)cpu_init_early.c
+
+$(obj)cpu_init_nand.c:
+       @rm -f $(obj)cpu_init_nand.c
+       ln -sf $(SRCTREE)/cpu/mpc85xx/cpu_init_nand.c $(obj)cpu_init_nand.c
+
+$(obj)fsl_law.c:
+       @rm -f $(obj)fsl_law.c
+       ln -sf $(SRCTREE)/drivers/misc/fsl_law.c $(obj)fsl_law.c
+
+$(obj)law.c:
+       @rm -f $(obj)law.c
+       ln -sf $(SRCTREE)/board/$(BOARDDIR)/law.c $(obj)law.c
+
+$(obj)nand_boot_fsl_elbc.c:
+       @rm -f $(obj)nand_boot_fsl_elbc.c
+       ln -sf $(SRCTREE)/nand_spl/nand_boot_fsl_elbc.c \
+              $(obj)nand_boot_fsl_elbc.c
+
+$(obj)ns16550.c:
+       @rm -f $(obj)ns16550.c
+       ln -sf $(SRCTREE)/drivers/serial/ns16550.c $(obj)ns16550.c
+
+$(obj)resetvec.S:
+       @rm -f $(obj)resetvec.S
+       ln -s $(SRCTREE)/cpu/$(CPU)/resetvec.S $(obj)resetvec.S
+
+$(obj)fixed_ivor.S:
+       @rm -f $(obj)fixed_ivor.S
+       ln -sf $(SRCTREE)/cpu/mpc85xx/fixed_ivor.S $(obj)fixed_ivor.S
+
+$(obj)start.S: $(obj)fixed_ivor.S
+       @rm -f $(obj)start.S
+       ln -sf $(SRCTREE)/cpu/mpc85xx/start.S $(obj)start.S
+
+$(obj)tlb.c:
+       @rm -f $(obj)tlb.c
+       ln -sf $(SRCTREE)/cpu/mpc85xx/tlb.c $(obj)tlb.c
+
+$(obj)tlb_table.c:
+       @rm -f $(obj)tlb_table.c
+       ln -sf $(SRCTREE)/board/$(BOARDDIR)/tlb.c $(obj)tlb_table.c
+
+#########################################################################
+
+$(obj)%.o:     $(obj)%.S
+       $(CC) $(AFLAGS) -c -o $@ $<
+
+$(obj)%.o:     $(obj)%.c
+       $(CC) $(CFLAGS) -c -o $@ $<
+
+# defines $(obj).depend target
+include $(SRCTREE)/rules.mk
+
+sinclude $(obj).depend
+
+#########################################################################
diff --git a/nand_spl/board/freescale/mpc8536ds/nand_boot.c b/nand_spl/board/freescale/mpc8536ds/nand_boot.c
new file mode 100644 (file)
index 0000000..af29dc2
--- /dev/null
@@ -0,0 +1,83 @@
+/*
+ * Copyright 2009 Freescale Semiconductor, Inc.
+ *
+ * This program is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU General Public License as
+ * published by the Free Software Foundation; either version 2 of
+ * the License, or (at your option) any later version.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
+ *
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
+ * MA 02111-1307 USA
+ *
+ */
+
+#include <common.h>
+#include <ns16550.h>
+#include <asm/io.h>
+#include <nand.h>
+
+u32 sysclk_tbl[] = {
+       33333000, 39999600, 49999500, 66666000,
+       83332500, 99999000, 133332000, 166665000
+};
+
+void board_init_f(ulong bootflag)
+{
+       int px_spd;
+       u32 plat_ratio, bus_clk, sys_clk;
+       ccsr_gur_t *gur = (void *)CONFIG_SYS_MPC85xx_GUTS_ADDR;
+       ccsr_lbc_t *lbc = (void *)CONFIG_SYS_MPC85xx_LBC_ADDR;
+
+#if defined(CONFIG_SYS_BR3_PRELIM) && defined(CONFIG_SYS_OR3_PRELIM)
+       /* for FPGA */
+       out_be32(&lbc->br3, CONFIG_SYS_BR3_PRELIM);
+       out_be32(&lbc->or3, CONFIG_SYS_OR3_PRELIM);
+#else
+#error CONFIG_SYS_BR3_PRELIM, CONFIG_SYS_OR3_PRELIM must be defined
+#endif
+
+       /* initialize selected port with appropriate baud rate */
+       px_spd = in_8((unsigned char *)(PIXIS_BASE + PIXIS_SPD));
+       sys_clk = sysclk_tbl[px_spd & PIXIS_SPD_SYSCLK];
+       plat_ratio = in_be32(&gur->porpllsr) & MPC85xx_PORPLLSR_PLAT_RATIO;
+       bus_clk = sys_clk * plat_ratio / 2;
+
+       NS16550_init((NS16550_t)CONFIG_SYS_NS16550_COM1,
+                       bus_clk / 16 / CONFIG_BAUDRATE);
+
+       puts("\nNAND boot... ");
+
+       /* copy code to RAM and jump to it - this should not return */
+       /* NOTE - code has to be copied out of NAND buffer before
+        * other blocks can be read.
+        */
+       relocate_code(CONFIG_SYS_NAND_U_BOOT_RELOC_SP, 0,
+                       CONFIG_SYS_NAND_U_BOOT_RELOC);
+}
+
+void board_init_r(gd_t *gd, ulong dest_addr)
+{
+       nand_boot();
+}
+
+void putc(char c)
+{
+       if (c == '\n')
+               NS16550_putc((NS16550_t)CONFIG_SYS_NS16550_COM1, '\r');
+
+       NS16550_putc((NS16550_t)CONFIG_SYS_NS16550_COM1, c);
+}
+
+void puts(const char *str)
+{
+       while (*str)
+               putc(*str++);
+}
index 63995ce504e40bd289ae19945c6d9c7c19fa1d7c..22baebb314c71a9a53d976b57c1580e5e97984a9 100644 (file)
@@ -24,7 +24,6 @@
  */
 
 #include <common.h>
-#include <version.h>
 
 #include "onenand_ipl.h"
 
index 412572a08dcc59372d5da411e3d532852e8d10e7..7ebb3e32ddb9663e3e07c5919280477b19270601 100644 (file)
@@ -28,8 +28,9 @@
 
 #define THIS_ONENAND(a)         (CONFIG_SYS_ONENAND_BASE + (a))
 
-#define READ_INTERRUPT()                                                \
-       onenand_readw(THIS_ONENAND(ONENAND_REG_INTERRUPT))
+#define READ_INTERRUPT()       onenand_readw(ONENAND_REG_INTERRUPT)
 
+extern int (*onenand_read_page)(ulong block, ulong page,
+                               u_char *buf, int pagesize);
 extern int onenand_read_block(unsigned char *buf);
 #endif
index d1a842dd67d4cd53b4fc0f40bc86c3f4b892b516..8d0df81af6362347667d649820b32a63f05e7dfa 100644 (file)
@@ -1,5 +1,5 @@
 /*
- * (C) Copyright 2005-2008 Samsung Electronis
+ * (C) Copyright 2005-2009 Samsung Electronics
  * Kyungmin Park <kyungmin.park@samsung.com>
  *
  * See file CREDITS for list of people who contributed to this
 extern void *memcpy32(void *dest, void *src, int size);
 #endif
 
+int (*onenand_read_page)(ulong block, ulong page, u_char *buf, int pagesize);
+
 /* read a page with ECC */
-static inline int onenand_read_page(ulong block, ulong page,
+static int generic_onenand_read_page(ulong block, ulong page,
                                u_char * buf, int pagesize)
 {
        unsigned long *base;
@@ -89,9 +91,25 @@ static inline int onenand_read_page(ulong block, ulong page,
        return 0;
 }
 
-#define ONENAND_START_PAGE             1
+#ifndef CONFIG_ONENAND_START_PAGE
+#define CONFIG_ONENAND_START_PAGE      1
+#endif
 #define ONENAND_PAGES_PER_BLOCK                64
 
+static void onenand_generic_init(int *page_is_4KiB, int *page)
+{
+       int dev_id, density;
+
+       if (onenand_readw(ONENAND_REG_TECHNOLOGY))
+               *page_is_4KiB = 1;
+       dev_id = onenand_readw(ONENAND_REG_DEVICE_ID);
+       density = dev_id >> ONENAND_DEVICE_DENSITY_SHIFT;
+       density &= ONENAND_DEVICE_DENSITY_MASK;
+       if (density >= ONENAND_DEVICE_DENSITY_4Gb &&
+           !(dev_id & ONENAND_DEVICE_IS_DDP))
+               *page_is_4KiB = 1;
+}
+
 /**
  * onenand_read_block - Read CONFIG_SYS_MONITOR_LEN from begining
  *                      of OneNAND, skipping bad blocks
@@ -99,24 +117,28 @@ static inline int onenand_read_page(ulong block, ulong page,
  */
 int onenand_read_block(unsigned char *buf)
 {
-       int block;
-       int page = ONENAND_START_PAGE, offset = 0;
-       int pagesize = 0, erase_shift = 0;
-       int erasesize = 0, nblocks = 0;
+       int block, nblocks;
+       int page = CONFIG_ONENAND_START_PAGE, offset = 0;
+       int pagesize, erasesize, erase_shift;
+       int page_is_4KiB = 0;
+
+       onenand_read_page = generic_onenand_read_page;
+
+       onenand_generic_init(&page_is_4KiB, &page);
 
-       if (onenand_readw(ONENAND_REG_TECHNOLOGY)) {
-               pagesize = 4096; /* MLC OneNAND has 4KiB pagesize */
+       if (page_is_4KiB) {
+               pagesize = 4096; /* OneNAND has 4KiB pagesize */
                erase_shift = 18;
        } else {
-               pagesize = 2048;
+               pagesize = 2048; /* OneNAND has 2KiB pagesize */
                erase_shift = 17;
        }
 
-       erasesize = ONENAND_PAGES_PER_BLOCK * pagesize;
+       erasesize = (1 << erase_shift);
        nblocks = (CONFIG_SYS_MONITOR_LEN + erasesize - 1) >> erase_shift;
 
        /* NOTE: you must read page from page 1 of block 0 */
-       /* read the block page by page*/
+       /* read the block page by page */
        for (block = 0; block < nblocks; block++) {
                for (; page < ONENAND_PAGES_PER_BLOCK; page++) {
                        if (onenand_read_page(block, page, buf + offset,