]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/arm/Kconfig
Merge remote-tracking branch 'mips/mips-for-linux-next'
[karo-tx-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_USE_CMPXCHG_LOCKREF
9         select ARCH_MIGHT_HAVE_PC_PARPORT
10         select ARCH_WANT_IPC_PARSE_VERSION
11         select BUILDTIME_EXTABLE_SORT if MMU
12         select CLONE_BACKWARDS
13         select CPU_PM if (SUSPEND || CPU_IDLE)
14         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
15         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
16         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
17         select GENERIC_IDLE_POLL_SETUP
18         select GENERIC_IRQ_PROBE
19         select GENERIC_IRQ_SHOW
20         select GENERIC_PCI_IOMAP
21         select GENERIC_SCHED_CLOCK
22         select GENERIC_SMP_IDLE_THREAD
23         select GENERIC_STRNCPY_FROM_USER
24         select GENERIC_STRNLEN_USER
25         select HARDIRQS_SW_RESEND
26         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
27         select HAVE_ARCH_KGDB
28         select HAVE_ARCH_SECCOMP_FILTER
29         select HAVE_ARCH_TRACEHOOK
30         select HAVE_BPF_JIT
31         select HAVE_CONTEXT_TRACKING
32         select HAVE_C_RECORDMCOUNT
33         select HAVE_DEBUG_KMEMLEAK
34         select HAVE_DMA_API_DEBUG
35         select HAVE_DMA_ATTRS
36         select HAVE_DMA_CONTIGUOUS if MMU
37         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
38         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
39         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
40         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
41         select HAVE_GENERIC_DMA_COHERENT
42         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
43         select HAVE_IDE if PCI || ISA || PCMCIA
44         select HAVE_IRQ_TIME_ACCOUNTING
45         select HAVE_KERNEL_GZIP
46         select HAVE_KERNEL_LZ4
47         select HAVE_KERNEL_LZMA
48         select HAVE_KERNEL_LZO
49         select HAVE_KERNEL_XZ
50         select HAVE_KPROBES if !XIP_KERNEL
51         select HAVE_KRETPROBES if (HAVE_KPROBES)
52         select HAVE_MEMBLOCK
53         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
54         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
55         select HAVE_PERF_EVENTS
56         select HAVE_PERF_REGS
57         select HAVE_PERF_USER_STACK_DUMP
58         select HAVE_REGS_AND_STACK_ACCESS_API
59         select HAVE_SYSCALL_TRACEPOINTS
60         select HAVE_UID16
61         select IRQ_FORCED_THREADING
62         select KTIME_SCALAR
63         select MODULES_USE_ELF_REL
64         select OLD_SIGACTION
65         select OLD_SIGSUSPEND3
66         select PERF_USE_VMALLOC
67         select RTC_LIB
68         select SYS_SUPPORTS_APM_EMULATION
69         # Above selects are sorted alphabetically; please add new ones
70         # according to that.  Thanks.
71         help
72           The ARM series is a line of low-power-consumption RISC chip designs
73           licensed by ARM Ltd and targeted at embedded applications and
74           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
75           manufactured, but legacy ARM-based PC hardware remains popular in
76           Europe.  There is an ARM Linux project with a web page at
77           <http://www.arm.linux.org.uk/>.
78
79 config ARM_HAS_SG_CHAIN
80         bool
81
82 config NEED_SG_DMA_LENGTH
83         bool
84
85 config ARM_DMA_USE_IOMMU
86         bool
87         select ARM_HAS_SG_CHAIN
88         select NEED_SG_DMA_LENGTH
89
90 if ARM_DMA_USE_IOMMU
91
92 config ARM_DMA_IOMMU_ALIGNMENT
93         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
94         range 4 9
95         default 8
96         help
97           DMA mapping framework by default aligns all buffers to the smallest
98           PAGE_SIZE order which is greater than or equal to the requested buffer
99           size. This works well for buffers up to a few hundreds kilobytes, but
100           for larger buffers it just a waste of address space. Drivers which has
101           relatively small addressing window (like 64Mib) might run out of
102           virtual space with just a few allocations.
103
104           With this parameter you can specify the maximum PAGE_SIZE order for
105           DMA IOMMU buffers. Larger buffers will be aligned only to this
106           specified order. The order is expressed as a power of two multiplied
107           by the PAGE_SIZE.
108
109 endif
110
111 config HAVE_PWM
112         bool
113
114 config MIGHT_HAVE_PCI
115         bool
116
117 config SYS_SUPPORTS_APM_EMULATION
118         bool
119
120 config HAVE_TCM
121         bool
122         select GENERIC_ALLOCATOR
123
124 config HAVE_PROC_CPU
125         bool
126
127 config NO_IOPORT
128         bool
129
130 config EISA
131         bool
132         ---help---
133           The Extended Industry Standard Architecture (EISA) bus was
134           developed as an open alternative to the IBM MicroChannel bus.
135
136           The EISA bus provided some of the features of the IBM MicroChannel
137           bus while maintaining backward compatibility with cards made for
138           the older ISA bus.  The EISA bus saw limited use between 1988 and
139           1995 when it was made obsolete by the PCI bus.
140
141           Say Y here if you are building a kernel for an EISA-based machine.
142
143           Otherwise, say N.
144
145 config SBUS
146         bool
147
148 config STACKTRACE_SUPPORT
149         bool
150         default y
151
152 config HAVE_LATENCYTOP_SUPPORT
153         bool
154         depends on !SMP
155         default y
156
157 config LOCKDEP_SUPPORT
158         bool
159         default y
160
161 config TRACE_IRQFLAGS_SUPPORT
162         bool
163         default y
164
165 config RWSEM_GENERIC_SPINLOCK
166         bool
167         default y
168
169 config RWSEM_XCHGADD_ALGORITHM
170         bool
171
172 config ARCH_HAS_ILOG2_U32
173         bool
174
175 config ARCH_HAS_ILOG2_U64
176         bool
177
178 config ARCH_HAS_CPUFREQ
179         bool
180         help
181           Internal node to signify that the ARCH has CPUFREQ support
182           and that the relevant menu configurations are displayed for
183           it.
184
185 config ARCH_HAS_BANDGAP
186         bool
187
188 config GENERIC_HWEIGHT
189         bool
190         default y
191
192 config GENERIC_CALIBRATE_DELAY
193         bool
194         default y
195
196 config ARCH_MAY_HAVE_PC_FDC
197         bool
198
199 config ZONE_DMA
200         bool
201
202 config NEED_DMA_MAP_STATE
203        def_bool y
204
205 config ARCH_HAS_DMA_SET_COHERENT_MASK
206         bool
207
208 config GENERIC_ISA_DMA
209         bool
210
211 config FIQ
212         bool
213
214 config NEED_RET_TO_USER
215         bool
216
217 config ARCH_MTD_XIP
218         bool
219
220 config VECTORS_BASE
221         hex
222         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
223         default DRAM_BASE if REMAP_VECTORS_TO_RAM
224         default 0x00000000
225         help
226           The base address of exception vectors.  This must be two pages
227           in size.
228
229 config ARM_PATCH_PHYS_VIRT
230         bool "Patch physical to virtual translations at runtime" if EMBEDDED
231         default y
232         depends on !XIP_KERNEL && MMU
233         depends on !ARCH_REALVIEW || !SPARSEMEM
234         help
235           Patch phys-to-virt and virt-to-phys translation functions at
236           boot and module load time according to the position of the
237           kernel in system memory.
238
239           This can only be used with non-XIP MMU kernels where the base
240           of physical memory is at a 16MB boundary.
241
242           Only disable this option if you know that you do not require
243           this feature (eg, building a kernel for a single machine) and
244           you need to shrink the kernel to the minimal size.
245
246 config NEED_MACH_GPIO_H
247         bool
248         help
249           Select this when mach/gpio.h is required to provide special
250           definitions for this platform. The need for mach/gpio.h should
251           be avoided when possible.
252
253 config NEED_MACH_IO_H
254         bool
255         help
256           Select this when mach/io.h is required to provide special
257           definitions for this platform.  The need for mach/io.h should
258           be avoided when possible.
259
260 config NEED_MACH_MEMORY_H
261         bool
262         help
263           Select this when mach/memory.h is required to provide special
264           definitions for this platform.  The need for mach/memory.h should
265           be avoided when possible.
266
267 config PHYS_OFFSET
268         hex "Physical address of main memory" if MMU
269         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
270         default DRAM_BASE if !MMU
271         help
272           Please provide the physical address corresponding to the
273           location of main memory in your system.
274
275 config GENERIC_BUG
276         def_bool y
277         depends on BUG
278
279 source "init/Kconfig"
280
281 source "kernel/Kconfig.freezer"
282
283 menu "System Type"
284
285 config MMU
286         bool "MMU-based Paged Memory Management Support"
287         default y
288         help
289           Select if you want MMU-based virtualised addressing space
290           support by paged memory management. If unsure, say 'Y'.
291
292 #
293 # The "ARM system type" choice list is ordered alphabetically by option
294 # text.  Please add new entries in the option alphabetic order.
295 #
296 choice
297         prompt "ARM system type"
298         default ARCH_VERSATILE if !MMU
299         default ARCH_MULTIPLATFORM if MMU
300
301 config ARCH_MULTIPLATFORM
302         bool "Allow multiple platforms to be selected"
303         depends on MMU
304         select ARM_PATCH_PHYS_VIRT
305         select AUTO_ZRELADDR
306         select COMMON_CLK
307         select MULTI_IRQ_HANDLER
308         select SPARSE_IRQ
309         select USE_OF
310
311 config ARCH_INTEGRATOR
312         bool "ARM Ltd. Integrator family"
313         select ARCH_HAS_CPUFREQ
314         select ARM_AMBA
315         select COMMON_CLK
316         select COMMON_CLK_VERSATILE
317         select GENERIC_CLOCKEVENTS
318         select HAVE_TCM
319         select ICST
320         select MULTI_IRQ_HANDLER
321         select NEED_MACH_MEMORY_H
322         select PLAT_VERSATILE
323         select SPARSE_IRQ
324         select VERSATILE_FPGA_IRQ
325         help
326           Support for ARM's Integrator platform.
327
328 config ARCH_REALVIEW
329         bool "ARM Ltd. RealView family"
330         select ARCH_WANT_OPTIONAL_GPIOLIB
331         select ARM_AMBA
332         select ARM_TIMER_SP804
333         select COMMON_CLK
334         select COMMON_CLK_VERSATILE
335         select GENERIC_CLOCKEVENTS
336         select GPIO_PL061 if GPIOLIB
337         select ICST
338         select NEED_MACH_MEMORY_H
339         select PLAT_VERSATILE
340         select PLAT_VERSATILE_CLCD
341         help
342           This enables support for ARM Ltd RealView boards.
343
344 config ARCH_VERSATILE
345         bool "ARM Ltd. Versatile family"
346         select ARCH_WANT_OPTIONAL_GPIOLIB
347         select ARM_AMBA
348         select ARM_TIMER_SP804
349         select ARM_VIC
350         select CLKDEV_LOOKUP
351         select GENERIC_CLOCKEVENTS
352         select HAVE_MACH_CLKDEV
353         select ICST
354         select PLAT_VERSATILE
355         select PLAT_VERSATILE_CLCD
356         select PLAT_VERSATILE_CLOCK
357         select VERSATILE_FPGA_IRQ
358         help
359           This enables support for ARM Ltd Versatile board.
360
361 config ARCH_AT91
362         bool "Atmel AT91"
363         select ARCH_REQUIRE_GPIOLIB
364         select CLKDEV_LOOKUP
365         select HAVE_CLK
366         select IRQ_DOMAIN
367         select NEED_MACH_GPIO_H
368         select NEED_MACH_IO_H if PCCARD
369         select PINCTRL
370         select PINCTRL_AT91 if USE_OF
371         help
372           This enables support for systems based on Atmel
373           AT91RM9200 and AT91SAM9* processors.
374
375 config ARCH_CLPS711X
376         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
377         select ARCH_REQUIRE_GPIOLIB
378         select AUTO_ZRELADDR
379         select CLKDEV_LOOKUP
380         select CLKSRC_MMIO
381         select COMMON_CLK
382         select CPU_ARM720T
383         select GENERIC_CLOCKEVENTS
384         select MFD_SYSCON
385         select MULTI_IRQ_HANDLER
386         select SPARSE_IRQ
387         help
388           Support for Cirrus Logic 711x/721x/731x based boards.
389
390 config ARCH_GEMINI
391         bool "Cortina Systems Gemini"
392         select ARCH_REQUIRE_GPIOLIB
393         select ARCH_USES_GETTIMEOFFSET
394         select CPU_FA526
395         select NEED_MACH_GPIO_H
396         help
397           Support for the Cortina Systems Gemini family SoCs
398
399 config ARCH_EBSA110
400         bool "EBSA-110"
401         select ARCH_USES_GETTIMEOFFSET
402         select CPU_SA110
403         select ISA
404         select NEED_MACH_IO_H
405         select NEED_MACH_MEMORY_H
406         select NO_IOPORT
407         help
408           This is an evaluation board for the StrongARM processor available
409           from Digital. It has limited hardware on-board, including an
410           Ethernet interface, two PCMCIA sockets, two serial ports and a
411           parallel port.
412
413 config ARCH_EP93XX
414         bool "EP93xx-based"
415         select ARCH_HAS_HOLES_MEMORYMODEL
416         select ARCH_REQUIRE_GPIOLIB
417         select ARCH_USES_GETTIMEOFFSET
418         select ARM_AMBA
419         select ARM_VIC
420         select CLKDEV_LOOKUP
421         select CPU_ARM920T
422         select NEED_MACH_MEMORY_H
423         help
424           This enables support for the Cirrus EP93xx series of CPUs.
425
426 config ARCH_FOOTBRIDGE
427         bool "FootBridge"
428         select CPU_SA110
429         select FOOTBRIDGE
430         select GENERIC_CLOCKEVENTS
431         select HAVE_IDE
432         select NEED_MACH_IO_H if !MMU
433         select NEED_MACH_MEMORY_H
434         help
435           Support for systems based on the DC21285 companion chip
436           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
437
438 config ARCH_NETX
439         bool "Hilscher NetX based"
440         select ARM_VIC
441         select CLKSRC_MMIO
442         select CPU_ARM926T
443         select GENERIC_CLOCKEVENTS
444         help
445           This enables support for systems based on the Hilscher NetX Soc
446
447 config ARCH_IOP13XX
448         bool "IOP13xx-based"
449         depends on MMU
450         select CPU_XSC3
451         select NEED_MACH_MEMORY_H
452         select NEED_RET_TO_USER
453         select PCI
454         select PLAT_IOP
455         select VMSPLIT_1G
456         help
457           Support for Intel's IOP13XX (XScale) family of processors.
458
459 config ARCH_IOP32X
460         bool "IOP32x-based"
461         depends on MMU
462         select ARCH_REQUIRE_GPIOLIB
463         select CPU_XSCALE
464         select NEED_MACH_GPIO_H
465         select NEED_RET_TO_USER
466         select PCI
467         select PLAT_IOP
468         help
469           Support for Intel's 80219 and IOP32X (XScale) family of
470           processors.
471
472 config ARCH_IOP33X
473         bool "IOP33x-based"
474         depends on MMU
475         select ARCH_REQUIRE_GPIOLIB
476         select CPU_XSCALE
477         select NEED_MACH_GPIO_H
478         select NEED_RET_TO_USER
479         select PCI
480         select PLAT_IOP
481         help
482           Support for Intel's IOP33X (XScale) family of processors.
483
484 config ARCH_IXP4XX
485         bool "IXP4xx-based"
486         depends on MMU
487         select ARCH_HAS_DMA_SET_COHERENT_MASK
488         select ARCH_REQUIRE_GPIOLIB
489         select CLKSRC_MMIO
490         select CPU_XSCALE
491         select DMABOUNCE if PCI
492         select GENERIC_CLOCKEVENTS
493         select MIGHT_HAVE_PCI
494         select NEED_MACH_IO_H
495         select USB_EHCI_BIG_ENDIAN_DESC
496         select USB_EHCI_BIG_ENDIAN_MMIO
497         help
498           Support for Intel's IXP4XX (XScale) family of processors.
499
500 config ARCH_DOVE
501         bool "Marvell Dove"
502         select ARCH_REQUIRE_GPIOLIB
503         select CPU_PJ4
504         select GENERIC_CLOCKEVENTS
505         select MIGHT_HAVE_PCI
506         select MVEBU_MBUS
507         select PINCTRL
508         select PINCTRL_DOVE
509         select PLAT_ORION_LEGACY
510         select USB_ARCH_HAS_EHCI
511         help
512           Support for the Marvell Dove SoC 88AP510
513
514 config ARCH_KIRKWOOD
515         bool "Marvell Kirkwood"
516         select ARCH_HAS_CPUFREQ
517         select ARCH_REQUIRE_GPIOLIB
518         select CPU_FEROCEON
519         select GENERIC_CLOCKEVENTS
520         select MVEBU_MBUS
521         select PCI
522         select PCI_QUIRKS
523         select PINCTRL
524         select PINCTRL_KIRKWOOD
525         select PLAT_ORION_LEGACY
526         help
527           Support for the following Marvell Kirkwood series SoCs:
528           88F6180, 88F6192 and 88F6281.
529
530 config ARCH_MV78XX0
531         bool "Marvell MV78xx0"
532         select ARCH_REQUIRE_GPIOLIB
533         select CPU_FEROCEON
534         select GENERIC_CLOCKEVENTS
535         select MVEBU_MBUS
536         select PCI
537         select PLAT_ORION_LEGACY
538         help
539           Support for the following Marvell MV78xx0 series SoCs:
540           MV781x0, MV782x0.
541
542 config ARCH_ORION5X
543         bool "Marvell Orion"
544         depends on MMU
545         select ARCH_REQUIRE_GPIOLIB
546         select CPU_FEROCEON
547         select GENERIC_CLOCKEVENTS
548         select MVEBU_MBUS
549         select PCI
550         select PLAT_ORION_LEGACY
551         help
552           Support for the following Marvell Orion 5x series SoCs:
553           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
554           Orion-2 (5281), Orion-1-90 (6183).
555
556 config ARCH_MMP
557         bool "Marvell PXA168/910/MMP2"
558         depends on MMU
559         select ARCH_REQUIRE_GPIOLIB
560         select CLKDEV_LOOKUP
561         select GENERIC_ALLOCATOR
562         select GENERIC_CLOCKEVENTS
563         select GPIO_PXA
564         select IRQ_DOMAIN
565         select MULTI_IRQ_HANDLER
566         select NEED_MACH_GPIO_H
567         select PINCTRL
568         select PLAT_PXA
569         select SPARSE_IRQ
570         help
571           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
572
573 config ARCH_KS8695
574         bool "Micrel/Kendin KS8695"
575         select ARCH_REQUIRE_GPIOLIB
576         select CLKSRC_MMIO
577         select CPU_ARM922T
578         select GENERIC_CLOCKEVENTS
579         select NEED_MACH_MEMORY_H
580         help
581           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
582           System-on-Chip devices.
583
584 config ARCH_W90X900
585         bool "Nuvoton W90X900 CPU"
586         select ARCH_REQUIRE_GPIOLIB
587         select CLKDEV_LOOKUP
588         select CLKSRC_MMIO
589         select CPU_ARM926T
590         select GENERIC_CLOCKEVENTS
591         help
592           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
593           At present, the w90x900 has been renamed nuc900, regarding
594           the ARM series product line, you can login the following
595           link address to know more.
596
597           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
598                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
599
600 config ARCH_LPC32XX
601         bool "NXP LPC32XX"
602         select ARCH_REQUIRE_GPIOLIB
603         select ARM_AMBA
604         select CLKDEV_LOOKUP
605         select CLKSRC_MMIO
606         select CPU_ARM926T
607         select GENERIC_CLOCKEVENTS
608         select HAVE_IDE
609         select HAVE_PWM
610         select USB_ARCH_HAS_OHCI
611         select USE_OF
612         help
613           Support for the NXP LPC32XX family of processors
614
615 config ARCH_PXA
616         bool "PXA2xx/PXA3xx-based"
617         depends on MMU
618         select ARCH_HAS_CPUFREQ
619         select ARCH_MTD_XIP
620         select ARCH_REQUIRE_GPIOLIB
621         select ARM_CPU_SUSPEND if PM
622         select AUTO_ZRELADDR
623         select CLKDEV_LOOKUP
624         select CLKSRC_MMIO
625         select GENERIC_CLOCKEVENTS
626         select GPIO_PXA
627         select HAVE_IDE
628         select MULTI_IRQ_HANDLER
629         select NEED_MACH_GPIO_H
630         select PLAT_PXA
631         select SPARSE_IRQ
632         help
633           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
634
635 config ARCH_MSM
636         bool "Qualcomm MSM"
637         select ARCH_REQUIRE_GPIOLIB
638         select CLKDEV_LOOKUP
639         select CLKSRC_OF if OF
640         select COMMON_CLK
641         select GENERIC_CLOCKEVENTS
642         help
643           Support for Qualcomm MSM/QSD based systems.  This runs on the
644           apps processor of the MSM/QSD and depends on a shared memory
645           interface to the modem processor which runs the baseband
646           stack and controls some vital subsystems
647           (clock and power control, etc).
648
649 config ARCH_SHMOBILE
650         bool "Renesas SH-Mobile / R-Mobile"
651         select ARM_PATCH_PHYS_VIRT
652         select CLKDEV_LOOKUP
653         select GENERIC_CLOCKEVENTS
654         select HAVE_ARM_SCU if SMP
655         select HAVE_ARM_TWD if SMP
656         select HAVE_CLK
657         select HAVE_MACH_CLKDEV
658         select HAVE_SMP
659         select MIGHT_HAVE_CACHE_L2X0
660         select MULTI_IRQ_HANDLER
661         select NO_IOPORT
662         select PINCTRL
663         select PM_GENERIC_DOMAINS if PM
664         select SPARSE_IRQ
665         help
666           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
667
668 config ARCH_RPC
669         bool "RiscPC"
670         select ARCH_ACORN
671         select ARCH_MAY_HAVE_PC_FDC
672         select ARCH_SPARSEMEM_ENABLE
673         select ARCH_USES_GETTIMEOFFSET
674         select FIQ
675         select HAVE_IDE
676         select HAVE_PATA_PLATFORM
677         select ISA_DMA_API
678         select NEED_MACH_IO_H
679         select NEED_MACH_MEMORY_H
680         select NO_IOPORT
681         select VIRT_TO_BUS
682         help
683           On the Acorn Risc-PC, Linux can support the internal IDE disk and
684           CD-ROM interface, serial and parallel port, and the floppy drive.
685
686 config ARCH_SA1100
687         bool "SA1100-based"
688         select ARCH_HAS_CPUFREQ
689         select ARCH_MTD_XIP
690         select ARCH_REQUIRE_GPIOLIB
691         select ARCH_SPARSEMEM_ENABLE
692         select CLKDEV_LOOKUP
693         select CLKSRC_MMIO
694         select CPU_FREQ
695         select CPU_SA1100
696         select GENERIC_CLOCKEVENTS
697         select HAVE_IDE
698         select ISA
699         select NEED_MACH_MEMORY_H
700         select SPARSE_IRQ
701         help
702           Support for StrongARM 11x0 based boards.
703
704 config ARCH_S3C24XX
705         bool "Samsung S3C24XX SoCs"
706         select ARCH_HAS_CPUFREQ
707         select ARCH_REQUIRE_GPIOLIB
708         select CLKDEV_LOOKUP
709         select CLKSRC_SAMSUNG_PWM
710         select GENERIC_CLOCKEVENTS
711         select GPIO_SAMSUNG
712         select HAVE_CLK
713         select HAVE_S3C2410_I2C if I2C
714         select HAVE_S3C2410_WATCHDOG if WATCHDOG
715         select HAVE_S3C_RTC if RTC_CLASS
716         select MULTI_IRQ_HANDLER
717         select NEED_MACH_GPIO_H
718         select NEED_MACH_IO_H
719         select SAMSUNG_ATAGS
720         help
721           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
722           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
723           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
724           Samsung SMDK2410 development board (and derivatives).
725
726 config ARCH_S3C64XX
727         bool "Samsung S3C64XX"
728         select ARCH_HAS_CPUFREQ
729         select ARCH_REQUIRE_GPIOLIB
730         select ARM_VIC
731         select CLKDEV_LOOKUP
732         select CLKSRC_SAMSUNG_PWM
733         select CPU_V6
734         select GENERIC_CLOCKEVENTS
735         select GPIO_SAMSUNG
736         select HAVE_CLK
737         select HAVE_S3C2410_I2C if I2C
738         select HAVE_S3C2410_WATCHDOG if WATCHDOG
739         select HAVE_TCM
740         select NEED_MACH_GPIO_H
741         select NO_IOPORT
742         select PLAT_SAMSUNG
743         select S3C_DEV_NAND
744         select S3C_GPIO_TRACK
745         select SAMSUNG_ATAGS
746         select SAMSUNG_CLKSRC
747         select SAMSUNG_GPIOLIB_4BIT
748         select SAMSUNG_WDT_RESET
749         select USB_ARCH_HAS_OHCI
750         help
751           Samsung S3C64XX series based systems
752
753 config ARCH_S5P64X0
754         bool "Samsung S5P6440 S5P6450"
755         select CLKDEV_LOOKUP
756         select CLKSRC_SAMSUNG_PWM
757         select CPU_V6
758         select GENERIC_CLOCKEVENTS
759         select GPIO_SAMSUNG
760         select HAVE_CLK
761         select HAVE_S3C2410_I2C if I2C
762         select HAVE_S3C2410_WATCHDOG if WATCHDOG
763         select HAVE_S3C_RTC if RTC_CLASS
764         select NEED_MACH_GPIO_H
765         select SAMSUNG_ATAGS
766         select SAMSUNG_WDT_RESET
767         help
768           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
769           SMDK6450.
770
771 config ARCH_S5PC100
772         bool "Samsung S5PC100"
773         select ARCH_REQUIRE_GPIOLIB
774         select CLKDEV_LOOKUP
775         select CLKSRC_SAMSUNG_PWM
776         select CPU_V7
777         select GENERIC_CLOCKEVENTS
778         select GPIO_SAMSUNG
779         select HAVE_CLK
780         select HAVE_S3C2410_I2C if I2C
781         select HAVE_S3C2410_WATCHDOG if WATCHDOG
782         select HAVE_S3C_RTC if RTC_CLASS
783         select NEED_MACH_GPIO_H
784         select SAMSUNG_ATAGS
785         select SAMSUNG_WDT_RESET
786         help
787           Samsung S5PC100 series based systems
788
789 config ARCH_S5PV210
790         bool "Samsung S5PV210/S5PC110"
791         select ARCH_HAS_CPUFREQ
792         select ARCH_HAS_HOLES_MEMORYMODEL
793         select ARCH_SPARSEMEM_ENABLE
794         select CLKDEV_LOOKUP
795         select CLKSRC_SAMSUNG_PWM
796         select CPU_V7
797         select GENERIC_CLOCKEVENTS
798         select GPIO_SAMSUNG
799         select HAVE_CLK
800         select HAVE_S3C2410_I2C if I2C
801         select HAVE_S3C2410_WATCHDOG if WATCHDOG
802         select HAVE_S3C_RTC if RTC_CLASS
803         select NEED_MACH_GPIO_H
804         select NEED_MACH_MEMORY_H
805         select SAMSUNG_ATAGS
806         help
807           Samsung S5PV210/S5PC110 series based systems
808
809 config ARCH_EXYNOS
810         bool "Samsung EXYNOS"
811         select ARCH_HAS_CPUFREQ
812         select ARCH_HAS_HOLES_MEMORYMODEL
813         select ARCH_REQUIRE_GPIOLIB
814         select ARCH_SPARSEMEM_ENABLE
815         select ARM_GIC
816         select CLKDEV_LOOKUP
817         select COMMON_CLK
818         select CPU_V7
819         select GENERIC_CLOCKEVENTS
820         select HAVE_CLK
821         select HAVE_S3C2410_I2C if I2C
822         select HAVE_S3C2410_WATCHDOG if WATCHDOG
823         select HAVE_S3C_RTC if RTC_CLASS
824         select NEED_MACH_MEMORY_H
825         select SPARSE_IRQ
826         select USE_OF
827         help
828           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
829
830 config ARCH_SHARK
831         bool "Shark"
832         select ARCH_USES_GETTIMEOFFSET
833         select CPU_SA110
834         select ISA
835         select ISA_DMA
836         select NEED_MACH_MEMORY_H
837         select PCI
838         select VIRT_TO_BUS
839         select ZONE_DMA
840         help
841           Support for the StrongARM based Digital DNARD machine, also known
842           as "Shark" (<http://www.shark-linux.de/shark.html>).
843
844 config ARCH_DAVINCI
845         bool "TI DaVinci"
846         select ARCH_HAS_HOLES_MEMORYMODEL
847         select ARCH_REQUIRE_GPIOLIB
848         select CLKDEV_LOOKUP
849         select GENERIC_ALLOCATOR
850         select GENERIC_CLOCKEVENTS
851         select GENERIC_IRQ_CHIP
852         select HAVE_IDE
853         select NEED_MACH_GPIO_H
854         select TI_PRIV_EDMA
855         select USE_OF
856         select ZONE_DMA
857         help
858           Support for TI's DaVinci platform.
859
860 config ARCH_OMAP1
861         bool "TI OMAP1"
862         depends on MMU
863         select ARCH_HAS_CPUFREQ
864         select ARCH_HAS_HOLES_MEMORYMODEL
865         select ARCH_OMAP
866         select ARCH_REQUIRE_GPIOLIB
867         select CLKDEV_LOOKUP
868         select CLKSRC_MMIO
869         select GENERIC_CLOCKEVENTS
870         select GENERIC_IRQ_CHIP
871         select HAVE_CLK
872         select HAVE_IDE
873         select IRQ_DOMAIN
874         select NEED_MACH_IO_H if PCCARD
875         select NEED_MACH_MEMORY_H
876         help
877           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
878
879 endchoice
880
881 menu "Multiple platform selection"
882         depends on ARCH_MULTIPLATFORM
883
884 comment "CPU Core family selection"
885
886 config ARCH_MULTI_V4T
887         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
888         depends on !ARCH_MULTI_V6_V7
889         select ARCH_MULTI_V4_V5
890         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
891                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
892                 CPU_ARM925T || CPU_ARM940T)
893
894 config ARCH_MULTI_V5
895         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
896         depends on !ARCH_MULTI_V6_V7
897         select ARCH_MULTI_V4_V5
898         select CPU_ARM926T if (!CPU_ARM946E || CPU_ARM1020 || \
899                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
900                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
901
902 config ARCH_MULTI_V4_V5
903         bool
904
905 config ARCH_MULTI_V6
906         bool "ARMv6 based platforms (ARM11)"
907         select ARCH_MULTI_V6_V7
908         select CPU_V6
909
910 config ARCH_MULTI_V7
911         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
912         default y
913         select ARCH_MULTI_V6_V7
914         select CPU_V7
915
916 config ARCH_MULTI_V6_V7
917         bool
918
919 config ARCH_MULTI_CPU_AUTO
920         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
921         select ARCH_MULTI_V5
922
923 endmenu
924
925 #
926 # This is sorted alphabetically by mach-* pathname.  However, plat-*
927 # Kconfigs may be included either alphabetically (according to the
928 # plat- suffix) or along side the corresponding mach-* source.
929 #
930 source "arch/arm/mach-mvebu/Kconfig"
931
932 source "arch/arm/mach-at91/Kconfig"
933
934 source "arch/arm/mach-bcm/Kconfig"
935
936 source "arch/arm/mach-bcm2835/Kconfig"
937
938 source "arch/arm/mach-clps711x/Kconfig"
939
940 source "arch/arm/mach-cns3xxx/Kconfig"
941
942 source "arch/arm/mach-davinci/Kconfig"
943
944 source "arch/arm/mach-dove/Kconfig"
945
946 source "arch/arm/mach-ep93xx/Kconfig"
947
948 source "arch/arm/mach-footbridge/Kconfig"
949
950 source "arch/arm/mach-gemini/Kconfig"
951
952 source "arch/arm/mach-highbank/Kconfig"
953
954 source "arch/arm/mach-integrator/Kconfig"
955
956 source "arch/arm/mach-iop32x/Kconfig"
957
958 source "arch/arm/mach-iop33x/Kconfig"
959
960 source "arch/arm/mach-iop13xx/Kconfig"
961
962 source "arch/arm/mach-ixp4xx/Kconfig"
963
964 source "arch/arm/mach-keystone/Kconfig"
965
966 source "arch/arm/mach-kirkwood/Kconfig"
967
968 source "arch/arm/mach-ks8695/Kconfig"
969
970 source "arch/arm/mach-msm/Kconfig"
971
972 source "arch/arm/mach-mv78xx0/Kconfig"
973
974 source "arch/arm/mach-imx/Kconfig"
975
976 source "arch/arm/mach-mxs/Kconfig"
977
978 source "arch/arm/mach-netx/Kconfig"
979
980 source "arch/arm/mach-nomadik/Kconfig"
981
982 source "arch/arm/mach-nspire/Kconfig"
983
984 source "arch/arm/plat-omap/Kconfig"
985
986 source "arch/arm/mach-omap1/Kconfig"
987
988 source "arch/arm/mach-omap2/Kconfig"
989
990 source "arch/arm/mach-orion5x/Kconfig"
991
992 source "arch/arm/mach-picoxcell/Kconfig"
993
994 source "arch/arm/mach-pxa/Kconfig"
995 source "arch/arm/plat-pxa/Kconfig"
996
997 source "arch/arm/mach-mmp/Kconfig"
998
999 source "arch/arm/mach-realview/Kconfig"
1000
1001 source "arch/arm/mach-rockchip/Kconfig"
1002
1003 source "arch/arm/mach-sa1100/Kconfig"
1004
1005 source "arch/arm/plat-samsung/Kconfig"
1006
1007 source "arch/arm/mach-socfpga/Kconfig"
1008
1009 source "arch/arm/mach-spear/Kconfig"
1010
1011 source "arch/arm/mach-sti/Kconfig"
1012
1013 source "arch/arm/mach-s3c24xx/Kconfig"
1014
1015 if ARCH_S3C64XX
1016 source "arch/arm/mach-s3c64xx/Kconfig"
1017 endif
1018
1019 source "arch/arm/mach-s5p64x0/Kconfig"
1020
1021 source "arch/arm/mach-s5pc100/Kconfig"
1022
1023 source "arch/arm/mach-s5pv210/Kconfig"
1024
1025 source "arch/arm/mach-exynos/Kconfig"
1026
1027 source "arch/arm/mach-shmobile/Kconfig"
1028
1029 source "arch/arm/mach-sunxi/Kconfig"
1030
1031 source "arch/arm/mach-prima2/Kconfig"
1032
1033 source "arch/arm/mach-tegra/Kconfig"
1034
1035 source "arch/arm/mach-u300/Kconfig"
1036
1037 source "arch/arm/mach-ux500/Kconfig"
1038
1039 source "arch/arm/mach-versatile/Kconfig"
1040
1041 source "arch/arm/mach-vexpress/Kconfig"
1042 source "arch/arm/plat-versatile/Kconfig"
1043
1044 source "arch/arm/mach-virt/Kconfig"
1045
1046 source "arch/arm/mach-vt8500/Kconfig"
1047
1048 source "arch/arm/mach-w90x900/Kconfig"
1049
1050 source "arch/arm/mach-zynq/Kconfig"
1051
1052 # Definitions to make life easier
1053 config ARCH_ACORN
1054         bool
1055
1056 config PLAT_IOP
1057         bool
1058         select GENERIC_CLOCKEVENTS
1059
1060 config PLAT_ORION
1061         bool
1062         select CLKSRC_MMIO
1063         select COMMON_CLK
1064         select GENERIC_IRQ_CHIP
1065         select IRQ_DOMAIN
1066
1067 config PLAT_ORION_LEGACY
1068         bool
1069         select PLAT_ORION
1070
1071 config PLAT_PXA
1072         bool
1073
1074 config PLAT_VERSATILE
1075         bool
1076
1077 config ARM_TIMER_SP804
1078         bool
1079         select CLKSRC_MMIO
1080         select CLKSRC_OF if OF
1081
1082 source arch/arm/mm/Kconfig
1083
1084 config ARM_NR_BANKS
1085         int
1086         default 16 if ARCH_EP93XX
1087         default 8
1088
1089 config IWMMXT
1090         bool "Enable iWMMXt support" if !CPU_PJ4
1091         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1092         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1093         help
1094           Enable support for iWMMXt context switching at run time if
1095           running on a CPU that supports it.
1096
1097 config XSCALE_PMU
1098         bool
1099         depends on CPU_XSCALE
1100         default y
1101
1102 config MULTI_IRQ_HANDLER
1103         bool
1104         help
1105           Allow each machine to specify it's own IRQ handler at run time.
1106
1107 if !MMU
1108 source "arch/arm/Kconfig-nommu"
1109 endif
1110
1111 config PJ4B_ERRATA_4742
1112         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1113         depends on CPU_PJ4B && MACH_ARMADA_370
1114         default y
1115         help
1116           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1117           Event (WFE) IDLE states, a specific timing sensitivity exists between
1118           the retiring WFI/WFE instructions and the newly issued subsequent
1119           instructions.  This sensitivity can result in a CPU hang scenario.
1120           Workaround:
1121           The software must insert either a Data Synchronization Barrier (DSB)
1122           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1123           instruction
1124
1125 config ARM_ERRATA_326103
1126         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1127         depends on CPU_V6
1128         help
1129           Executing a SWP instruction to read-only memory does not set bit 11
1130           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1131           treat the access as a read, preventing a COW from occurring and
1132           causing the faulting task to livelock.
1133
1134 config ARM_ERRATA_411920
1135         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1136         depends on CPU_V6 || CPU_V6K
1137         help
1138           Invalidation of the Instruction Cache operation can
1139           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1140           It does not affect the MPCore. This option enables the ARM Ltd.
1141           recommended workaround.
1142
1143 config ARM_ERRATA_430973
1144         bool "ARM errata: Stale prediction on replaced interworking branch"
1145         depends on CPU_V7
1146         help
1147           This option enables the workaround for the 430973 Cortex-A8
1148           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1149           interworking branch is replaced with another code sequence at the
1150           same virtual address, whether due to self-modifying code or virtual
1151           to physical address re-mapping, Cortex-A8 does not recover from the
1152           stale interworking branch prediction. This results in Cortex-A8
1153           executing the new code sequence in the incorrect ARM or Thumb state.
1154           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1155           and also flushes the branch target cache at every context switch.
1156           Note that setting specific bits in the ACTLR register may not be
1157           available in non-secure mode.
1158
1159 config ARM_ERRATA_458693
1160         bool "ARM errata: Processor deadlock when a false hazard is created"
1161         depends on CPU_V7
1162         depends on !ARCH_MULTIPLATFORM
1163         help
1164           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1165           erratum. For very specific sequences of memory operations, it is
1166           possible for a hazard condition intended for a cache line to instead
1167           be incorrectly associated with a different cache line. This false
1168           hazard might then cause a processor deadlock. The workaround enables
1169           the L1 caching of the NEON accesses and disables the PLD instruction
1170           in the ACTLR register. Note that setting specific bits in the ACTLR
1171           register may not be available in non-secure mode.
1172
1173 config ARM_ERRATA_460075
1174         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1175         depends on CPU_V7
1176         depends on !ARCH_MULTIPLATFORM
1177         help
1178           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1179           erratum. Any asynchronous access to the L2 cache may encounter a
1180           situation in which recent store transactions to the L2 cache are lost
1181           and overwritten with stale memory contents from external memory. The
1182           workaround disables the write-allocate mode for the L2 cache via the
1183           ACTLR register. Note that setting specific bits in the ACTLR register
1184           may not be available in non-secure mode.
1185
1186 config ARM_ERRATA_742230
1187         bool "ARM errata: DMB operation may be faulty"
1188         depends on CPU_V7 && SMP
1189         depends on !ARCH_MULTIPLATFORM
1190         help
1191           This option enables the workaround for the 742230 Cortex-A9
1192           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1193           between two write operations may not ensure the correct visibility
1194           ordering of the two writes. This workaround sets a specific bit in
1195           the diagnostic register of the Cortex-A9 which causes the DMB
1196           instruction to behave as a DSB, ensuring the correct behaviour of
1197           the two writes.
1198
1199 config ARM_ERRATA_742231
1200         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1201         depends on CPU_V7 && SMP
1202         depends on !ARCH_MULTIPLATFORM
1203         help
1204           This option enables the workaround for the 742231 Cortex-A9
1205           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1206           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1207           accessing some data located in the same cache line, may get corrupted
1208           data due to bad handling of the address hazard when the line gets
1209           replaced from one of the CPUs at the same time as another CPU is
1210           accessing it. This workaround sets specific bits in the diagnostic
1211           register of the Cortex-A9 which reduces the linefill issuing
1212           capabilities of the processor.
1213
1214 config PL310_ERRATA_588369
1215         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1216         depends on CACHE_L2X0
1217         help
1218            The PL310 L2 cache controller implements three types of Clean &
1219            Invalidate maintenance operations: by Physical Address
1220            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1221            They are architecturally defined to behave as the execution of a
1222            clean operation followed immediately by an invalidate operation,
1223            both performing to the same memory location. This functionality
1224            is not correctly implemented in PL310 as clean lines are not
1225            invalidated as a result of these operations.
1226
1227 config ARM_ERRATA_643719
1228         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1229         depends on CPU_V7 && SMP
1230         help
1231           This option enables the workaround for the 643719 Cortex-A9 (prior to
1232           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1233           register returns zero when it should return one. The workaround
1234           corrects this value, ensuring cache maintenance operations which use
1235           it behave as intended and avoiding data corruption.
1236
1237 config ARM_ERRATA_720789
1238         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1239         depends on CPU_V7
1240         help
1241           This option enables the workaround for the 720789 Cortex-A9 (prior to
1242           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1243           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1244           As a consequence of this erratum, some TLB entries which should be
1245           invalidated are not, resulting in an incoherency in the system page
1246           tables. The workaround changes the TLB flushing routines to invalidate
1247           entries regardless of the ASID.
1248
1249 config PL310_ERRATA_727915
1250         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1251         depends on CACHE_L2X0
1252         help
1253           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1254           operation (offset 0x7FC). This operation runs in background so that
1255           PL310 can handle normal accesses while it is in progress. Under very
1256           rare circumstances, due to this erratum, write data can be lost when
1257           PL310 treats a cacheable write transaction during a Clean &
1258           Invalidate by Way operation.
1259
1260 config ARM_ERRATA_743622
1261         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1262         depends on CPU_V7
1263         depends on !ARCH_MULTIPLATFORM
1264         help
1265           This option enables the workaround for the 743622 Cortex-A9
1266           (r2p*) erratum. Under very rare conditions, a faulty
1267           optimisation in the Cortex-A9 Store Buffer may lead to data
1268           corruption. This workaround sets a specific bit in the diagnostic
1269           register of the Cortex-A9 which disables the Store Buffer
1270           optimisation, preventing the defect from occurring. This has no
1271           visible impact on the overall performance or power consumption of the
1272           processor.
1273
1274 config ARM_ERRATA_751472
1275         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1276         depends on CPU_V7
1277         depends on !ARCH_MULTIPLATFORM
1278         help
1279           This option enables the workaround for the 751472 Cortex-A9 (prior
1280           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1281           completion of a following broadcasted operation if the second
1282           operation is received by a CPU before the ICIALLUIS has completed,
1283           potentially leading to corrupted entries in the cache or TLB.
1284
1285 config PL310_ERRATA_753970
1286         bool "PL310 errata: cache sync operation may be faulty"
1287         depends on CACHE_PL310
1288         help
1289           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1290
1291           Under some condition the effect of cache sync operation on
1292           the store buffer still remains when the operation completes.
1293           This means that the store buffer is always asked to drain and
1294           this prevents it from merging any further writes. The workaround
1295           is to replace the normal offset of cache sync operation (0x730)
1296           by another offset targeting an unmapped PL310 register 0x740.
1297           This has the same effect as the cache sync operation: store buffer
1298           drain and waiting for all buffers empty.
1299
1300 config ARM_ERRATA_754322
1301         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1302         depends on CPU_V7
1303         help
1304           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1305           r3p*) erratum. A speculative memory access may cause a page table walk
1306           which starts prior to an ASID switch but completes afterwards. This
1307           can populate the micro-TLB with a stale entry which may be hit with
1308           the new ASID. This workaround places two dsb instructions in the mm
1309           switching code so that no page table walks can cross the ASID switch.
1310
1311 config ARM_ERRATA_754327
1312         bool "ARM errata: no automatic Store Buffer drain"
1313         depends on CPU_V7 && SMP
1314         help
1315           This option enables the workaround for the 754327 Cortex-A9 (prior to
1316           r2p0) erratum. The Store Buffer does not have any automatic draining
1317           mechanism and therefore a livelock may occur if an external agent
1318           continuously polls a memory location waiting to observe an update.
1319           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1320           written polling loops from denying visibility of updates to memory.
1321
1322 config ARM_ERRATA_364296
1323         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1324         depends on CPU_V6
1325         help
1326           This options enables the workaround for the 364296 ARM1136
1327           r0p2 erratum (possible cache data corruption with
1328           hit-under-miss enabled). It sets the undocumented bit 31 in
1329           the auxiliary control register and the FI bit in the control
1330           register, thus disabling hit-under-miss without putting the
1331           processor into full low interrupt latency mode. ARM11MPCore
1332           is not affected.
1333
1334 config ARM_ERRATA_764369
1335         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1336         depends on CPU_V7 && SMP
1337         help
1338           This option enables the workaround for erratum 764369
1339           affecting Cortex-A9 MPCore with two or more processors (all
1340           current revisions). Under certain timing circumstances, a data
1341           cache line maintenance operation by MVA targeting an Inner
1342           Shareable memory region may fail to proceed up to either the
1343           Point of Coherency or to the Point of Unification of the
1344           system. This workaround adds a DSB instruction before the
1345           relevant cache maintenance functions and sets a specific bit
1346           in the diagnostic control register of the SCU.
1347
1348 config PL310_ERRATA_769419
1349         bool "PL310 errata: no automatic Store Buffer drain"
1350         depends on CACHE_L2X0
1351         help
1352           On revisions of the PL310 prior to r3p2, the Store Buffer does
1353           not automatically drain. This can cause normal, non-cacheable
1354           writes to be retained when the memory system is idle, leading
1355           to suboptimal I/O performance for drivers using coherent DMA.
1356           This option adds a write barrier to the cpu_idle loop so that,
1357           on systems with an outer cache, the store buffer is drained
1358           explicitly.
1359
1360 config ARM_ERRATA_775420
1361        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1362        depends on CPU_V7
1363        help
1364          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1365          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1366          operation aborts with MMU exception, it might cause the processor
1367          to deadlock. This workaround puts DSB before executing ISB if
1368          an abort may occur on cache maintenance.
1369
1370 config ARM_ERRATA_798181
1371         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1372         depends on CPU_V7 && SMP
1373         help
1374           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1375           adequately shooting down all use of the old entries. This
1376           option enables the Linux kernel workaround for this erratum
1377           which sends an IPI to the CPUs that are running the same ASID
1378           as the one being invalidated.
1379
1380 config ARM_ERRATA_773022
1381         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1382         depends on CPU_V7
1383         help
1384           This option enables the workaround for the 773022 Cortex-A15
1385           (up to r0p4) erratum. In certain rare sequences of code, the
1386           loop buffer may deliver incorrect instructions. This
1387           workaround disables the loop buffer to avoid the erratum.
1388
1389 endmenu
1390
1391 source "arch/arm/common/Kconfig"
1392
1393 menu "Bus support"
1394
1395 config ARM_AMBA
1396         bool
1397
1398 config ISA
1399         bool
1400         help
1401           Find out whether you have ISA slots on your motherboard.  ISA is the
1402           name of a bus system, i.e. the way the CPU talks to the other stuff
1403           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1404           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1405           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1406
1407 # Select ISA DMA controller support
1408 config ISA_DMA
1409         bool
1410         select ISA_DMA_API
1411
1412 # Select ISA DMA interface
1413 config ISA_DMA_API
1414         bool
1415
1416 config PCI
1417         bool "PCI support" if MIGHT_HAVE_PCI
1418         help
1419           Find out whether you have a PCI motherboard. PCI is the name of a
1420           bus system, i.e. the way the CPU talks to the other stuff inside
1421           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1422           VESA. If you have PCI, say Y, otherwise N.
1423
1424 config PCI_DOMAINS
1425         bool
1426         depends on PCI
1427
1428 config PCI_NANOENGINE
1429         bool "BSE nanoEngine PCI support"
1430         depends on SA1100_NANOENGINE
1431         help
1432           Enable PCI on the BSE nanoEngine board.
1433
1434 config PCI_SYSCALL
1435         def_bool PCI
1436
1437 # Select the host bridge type
1438 config PCI_HOST_VIA82C505
1439         bool
1440         depends on PCI && ARCH_SHARK
1441         default y
1442
1443 config PCI_HOST_ITE8152
1444         bool
1445         depends on PCI && MACH_ARMCORE
1446         default y
1447         select DMABOUNCE
1448
1449 source "drivers/pci/Kconfig"
1450 source "drivers/pci/pcie/Kconfig"
1451
1452 source "drivers/pcmcia/Kconfig"
1453
1454 endmenu
1455
1456 menu "Kernel Features"
1457
1458 config HAVE_SMP
1459         bool
1460         help
1461           This option should be selected by machines which have an SMP-
1462           capable CPU.
1463
1464           The only effect of this option is to make the SMP-related
1465           options available to the user for configuration.
1466
1467 config SMP
1468         bool "Symmetric Multi-Processing"
1469         depends on CPU_V6K || CPU_V7
1470         depends on GENERIC_CLOCKEVENTS
1471         depends on HAVE_SMP
1472         depends on MMU || ARM_MPU
1473         select USE_GENERIC_SMP_HELPERS
1474         help
1475           This enables support for systems with more than one CPU. If you have
1476           a system with only one CPU, like most personal computers, say N. If
1477           you have a system with more than one CPU, say Y.
1478
1479           If you say N here, the kernel will run on single and multiprocessor
1480           machines, but will use only one CPU of a multiprocessor machine. If
1481           you say Y here, the kernel will run on many, but not all, single
1482           processor machines. On a single processor machine, the kernel will
1483           run faster if you say N here.
1484
1485           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1486           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1487           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1488
1489           If you don't know what to do here, say N.
1490
1491 config SMP_ON_UP
1492         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1493         depends on SMP && !XIP_KERNEL && MMU
1494         default y
1495         help
1496           SMP kernels contain instructions which fail on non-SMP processors.
1497           Enabling this option allows the kernel to modify itself to make
1498           these instructions safe.  Disabling it allows about 1K of space
1499           savings.
1500
1501           If you don't know what to do here, say Y.
1502
1503 config ARM_CPU_TOPOLOGY
1504         bool "Support cpu topology definition"
1505         depends on SMP && CPU_V7
1506         default y
1507         help
1508           Support ARM cpu topology definition. The MPIDR register defines
1509           affinity between processors which is then used to describe the cpu
1510           topology of an ARM System.
1511
1512 config SCHED_MC
1513         bool "Multi-core scheduler support"
1514         depends on ARM_CPU_TOPOLOGY
1515         help
1516           Multi-core scheduler support improves the CPU scheduler's decision
1517           making when dealing with multi-core CPU chips at a cost of slightly
1518           increased overhead in some places. If unsure say N here.
1519
1520 config SCHED_SMT
1521         bool "SMT scheduler support"
1522         depends on ARM_CPU_TOPOLOGY
1523         help
1524           Improves the CPU scheduler's decision making when dealing with
1525           MultiThreading at a cost of slightly increased overhead in some
1526           places. If unsure say N here.
1527
1528 config HAVE_ARM_SCU
1529         bool
1530         help
1531           This option enables support for the ARM system coherency unit
1532
1533 config HAVE_ARM_ARCH_TIMER
1534         bool "Architected timer support"
1535         depends on CPU_V7
1536         select ARM_ARCH_TIMER
1537         help
1538           This option enables support for the ARM architected timer
1539
1540 config HAVE_ARM_TWD
1541         bool
1542         depends on SMP
1543         select CLKSRC_OF if OF
1544         help
1545           This options enables support for the ARM timer and watchdog unit
1546
1547 config MCPM
1548         bool "Multi-Cluster Power Management"
1549         depends on CPU_V7 && SMP
1550         help
1551           This option provides the common power management infrastructure
1552           for (multi-)cluster based systems, such as big.LITTLE based
1553           systems.
1554
1555 config BIG_LITTLE
1556         bool "big.LITTLE support (Experimental)"
1557         depends on CPU_V7 && SMP
1558         select MCPM
1559         help
1560           This option enables support selections for the big.LITTLE
1561           system architecture.
1562
1563 config BL_SWITCHER
1564         bool "big.LITTLE switcher support"
1565         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1566         select CPU_PM
1567         select ARM_CPU_SUSPEND
1568         help
1569           The big.LITTLE "switcher" provides the core functionality to
1570           transparently handle transition between a cluster of A15's
1571           and a cluster of A7's in a big.LITTLE system.
1572
1573 config BL_SWITCHER_DUMMY_IF
1574         tristate "Simple big.LITTLE switcher user interface"
1575         depends on BL_SWITCHER && DEBUG_KERNEL
1576         help
1577           This is a simple and dummy char dev interface to control
1578           the big.LITTLE switcher core code.  It is meant for
1579           debugging purposes only.
1580
1581 choice
1582         prompt "Memory split"
1583         default VMSPLIT_3G
1584         help
1585           Select the desired split between kernel and user memory.
1586
1587           If you are not absolutely sure what you are doing, leave this
1588           option alone!
1589
1590         config VMSPLIT_3G
1591                 bool "3G/1G user/kernel split"
1592         config VMSPLIT_2G
1593                 bool "2G/2G user/kernel split"
1594         config VMSPLIT_1G
1595                 bool "1G/3G user/kernel split"
1596 endchoice
1597
1598 config PAGE_OFFSET
1599         hex
1600         default 0x40000000 if VMSPLIT_1G
1601         default 0x80000000 if VMSPLIT_2G
1602         default 0xC0000000
1603
1604 config NR_CPUS
1605         int "Maximum number of CPUs (2-32)"
1606         range 2 32
1607         depends on SMP
1608         default "4"
1609
1610 config HOTPLUG_CPU
1611         bool "Support for hot-pluggable CPUs"
1612         depends on SMP
1613         help
1614           Say Y here to experiment with turning CPUs off and on.  CPUs
1615           can be controlled through /sys/devices/system/cpu.
1616
1617 config ARM_PSCI
1618         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1619         depends on CPU_V7
1620         help
1621           Say Y here if you want Linux to communicate with system firmware
1622           implementing the PSCI specification for CPU-centric power
1623           management operations described in ARM document number ARM DEN
1624           0022A ("Power State Coordination Interface System Software on
1625           ARM processors").
1626
1627 # The GPIO number here must be sorted by descending number. In case of
1628 # a multiplatform kernel, we just want the highest value required by the
1629 # selected platforms.
1630 config ARCH_NR_GPIO
1631         int
1632         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1633         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || SOC_DRA7XX
1634         default 392 if ARCH_U8500
1635         default 352 if ARCH_VT8500
1636         default 288 if ARCH_SUNXI
1637         default 264 if MACH_H4700
1638         default 0
1639         help
1640           Maximum number of GPIOs in the system.
1641
1642           If unsure, leave the default value.
1643
1644 source kernel/Kconfig.preempt
1645
1646 config HZ_FIXED
1647         int
1648         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1649                 ARCH_S5PV210 || ARCH_EXYNOS4
1650         default AT91_TIMER_HZ if ARCH_AT91
1651         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1652         default 0
1653
1654 choice
1655         depends on HZ_FIXED = 0
1656         prompt "Timer frequency"
1657
1658 config HZ_100
1659         bool "100 Hz"
1660
1661 config HZ_200
1662         bool "200 Hz"
1663
1664 config HZ_250
1665         bool "250 Hz"
1666
1667 config HZ_300
1668         bool "300 Hz"
1669
1670 config HZ_500
1671         bool "500 Hz"
1672
1673 config HZ_1000
1674         bool "1000 Hz"
1675
1676 endchoice
1677
1678 config HZ
1679         int
1680         default HZ_FIXED if HZ_FIXED != 0
1681         default 100 if HZ_100
1682         default 200 if HZ_200
1683         default 250 if HZ_250
1684         default 300 if HZ_300
1685         default 500 if HZ_500
1686         default 1000
1687
1688 config SCHED_HRTICK
1689         def_bool HIGH_RES_TIMERS
1690
1691 config SCHED_HRTICK
1692         def_bool HIGH_RES_TIMERS
1693
1694 config THUMB2_KERNEL
1695         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1696         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1697         default y if CPU_THUMBONLY
1698         select AEABI
1699         select ARM_ASM_UNIFIED
1700         select ARM_UNWIND
1701         help
1702           By enabling this option, the kernel will be compiled in
1703           Thumb-2 mode. A compiler/assembler that understand the unified
1704           ARM-Thumb syntax is needed.
1705
1706           If unsure, say N.
1707
1708 config THUMB2_AVOID_R_ARM_THM_JUMP11
1709         bool "Work around buggy Thumb-2 short branch relocations in gas"
1710         depends on THUMB2_KERNEL && MODULES
1711         default y
1712         help
1713           Various binutils versions can resolve Thumb-2 branches to
1714           locally-defined, preemptible global symbols as short-range "b.n"
1715           branch instructions.
1716
1717           This is a problem, because there's no guarantee the final
1718           destination of the symbol, or any candidate locations for a
1719           trampoline, are within range of the branch.  For this reason, the
1720           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1721           relocation in modules at all, and it makes little sense to add
1722           support.
1723
1724           The symptom is that the kernel fails with an "unsupported
1725           relocation" error when loading some modules.
1726
1727           Until fixed tools are available, passing
1728           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1729           code which hits this problem, at the cost of a bit of extra runtime
1730           stack usage in some cases.
1731
1732           The problem is described in more detail at:
1733               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1734
1735           Only Thumb-2 kernels are affected.
1736
1737           Unless you are sure your tools don't have this problem, say Y.
1738
1739 config ARM_ASM_UNIFIED
1740         bool
1741
1742 config AEABI
1743         bool "Use the ARM EABI to compile the kernel"
1744         help
1745           This option allows for the kernel to be compiled using the latest
1746           ARM ABI (aka EABI).  This is only useful if you are using a user
1747           space environment that is also compiled with EABI.
1748
1749           Since there are major incompatibilities between the legacy ABI and
1750           EABI, especially with regard to structure member alignment, this
1751           option also changes the kernel syscall calling convention to
1752           disambiguate both ABIs and allow for backward compatibility support
1753           (selected with CONFIG_OABI_COMPAT).
1754
1755           To use this you need GCC version 4.0.0 or later.
1756
1757 config OABI_COMPAT
1758         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1759         depends on AEABI && !THUMB2_KERNEL
1760         default y
1761         help
1762           This option preserves the old syscall interface along with the
1763           new (ARM EABI) one. It also provides a compatibility layer to
1764           intercept syscalls that have structure arguments which layout
1765           in memory differs between the legacy ABI and the new ARM EABI
1766           (only for non "thumb" binaries). This option adds a tiny
1767           overhead to all syscalls and produces a slightly larger kernel.
1768           If you know you'll be using only pure EABI user space then you
1769           can say N here. If this option is not selected and you attempt
1770           to execute a legacy ABI binary then the result will be
1771           UNPREDICTABLE (in fact it can be predicted that it won't work
1772           at all). If in doubt say Y.
1773
1774 config ARCH_HAS_HOLES_MEMORYMODEL
1775         bool
1776
1777 config ARCH_SPARSEMEM_ENABLE
1778         bool
1779
1780 config ARCH_SPARSEMEM_DEFAULT
1781         def_bool ARCH_SPARSEMEM_ENABLE
1782
1783 config ARCH_SELECT_MEMORY_MODEL
1784         def_bool ARCH_SPARSEMEM_ENABLE
1785
1786 config HAVE_ARCH_PFN_VALID
1787         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1788
1789 config HIGHMEM
1790         bool "High Memory Support"
1791         depends on MMU
1792         help
1793           The address space of ARM processors is only 4 Gigabytes large
1794           and it has to accommodate user address space, kernel address
1795           space as well as some memory mapped IO. That means that, if you
1796           have a large amount of physical memory and/or IO, not all of the
1797           memory can be "permanently mapped" by the kernel. The physical
1798           memory that is not permanently mapped is called "high memory".
1799
1800           Depending on the selected kernel/user memory split, minimum
1801           vmalloc space and actual amount of RAM, you may not need this
1802           option which should result in a slightly faster kernel.
1803
1804           If unsure, say n.
1805
1806 config HIGHPTE
1807         bool "Allocate 2nd-level pagetables from highmem"
1808         depends on HIGHMEM
1809
1810 config HW_PERF_EVENTS
1811         bool "Enable hardware performance counter support for perf events"
1812         depends on PERF_EVENTS
1813         default y
1814         help
1815           Enable hardware performance counter support for perf events. If
1816           disabled, perf events will use software events only.
1817
1818 config SYS_SUPPORTS_HUGETLBFS
1819        def_bool y
1820        depends on ARM_LPAE
1821
1822 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1823        def_bool y
1824        depends on ARM_LPAE
1825
1826 config ARCH_WANT_GENERAL_HUGETLB
1827         def_bool y
1828
1829 source "mm/Kconfig"
1830
1831 config FORCE_MAX_ZONEORDER
1832         int "Maximum zone order" if ARCH_SHMOBILE
1833         range 11 64 if ARCH_SHMOBILE
1834         default "12" if SOC_AM33XX
1835         default "9" if SA1111
1836         default "11"
1837         help
1838           The kernel memory allocator divides physically contiguous memory
1839           blocks into "zones", where each zone is a power of two number of
1840           pages.  This option selects the largest power of two that the kernel
1841           keeps in the memory allocator.  If you need to allocate very large
1842           blocks of physically contiguous memory, then you may need to
1843           increase this value.
1844
1845           This config option is actually maximum order plus one. For example,
1846           a value of 11 means that the largest free memory block is 2^10 pages.
1847
1848 config ALIGNMENT_TRAP
1849         bool
1850         depends on CPU_CP15_MMU
1851         default y if !ARCH_EBSA110
1852         select HAVE_PROC_CPU if PROC_FS
1853         help
1854           ARM processors cannot fetch/store information which is not
1855           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1856           address divisible by 4. On 32-bit ARM processors, these non-aligned
1857           fetch/store instructions will be emulated in software if you say
1858           here, which has a severe performance impact. This is necessary for
1859           correct operation of some network protocols. With an IP-only
1860           configuration it is safe to say N, otherwise say Y.
1861
1862 config UACCESS_WITH_MEMCPY
1863         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1864         depends on MMU
1865         default y if CPU_FEROCEON
1866         help
1867           Implement faster copy_to_user and clear_user methods for CPU
1868           cores where a 8-word STM instruction give significantly higher
1869           memory write throughput than a sequence of individual 32bit stores.
1870
1871           A possible side effect is a slight increase in scheduling latency
1872           between threads sharing the same address space if they invoke
1873           such copy operations with large buffers.
1874
1875           However, if the CPU data cache is using a write-allocate mode,
1876           this option is unlikely to provide any performance gain.
1877
1878 config SECCOMP
1879         bool
1880         prompt "Enable seccomp to safely compute untrusted bytecode"
1881         ---help---
1882           This kernel feature is useful for number crunching applications
1883           that may need to compute untrusted bytecode during their
1884           execution. By using pipes or other transports made available to
1885           the process as file descriptors supporting the read/write
1886           syscalls, it's possible to isolate those applications in
1887           their own address space using seccomp. Once seccomp is
1888           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1889           and the task is only allowed to execute a few safe syscalls
1890           defined by each seccomp mode.
1891
1892 config CC_STACKPROTECTOR
1893         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1894         help
1895           This option turns on the -fstack-protector GCC feature. This
1896           feature puts, at the beginning of functions, a canary value on
1897           the stack just before the return address, and validates
1898           the value just before actually returning.  Stack based buffer
1899           overflows (that need to overwrite this return address) now also
1900           overwrite the canary, which gets detected and the attack is then
1901           neutralized via a kernel panic.
1902           This feature requires gcc version 4.2 or above.
1903
1904 config XEN_DOM0
1905         def_bool y
1906         depends on XEN
1907
1908 config XEN
1909         bool "Xen guest support on ARM (EXPERIMENTAL)"
1910         depends on ARM && AEABI && OF
1911         depends on CPU_V7 && !CPU_V6
1912         depends on !GENERIC_ATOMIC64
1913         select ARM_PSCI
1914         help
1915           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1916
1917 endmenu
1918
1919 menu "Boot options"
1920
1921 config USE_OF
1922         bool "Flattened Device Tree support"
1923         select IRQ_DOMAIN
1924         select OF
1925         select OF_EARLY_FLATTREE
1926         help
1927           Include support for flattened device tree machine descriptions.
1928
1929 config ATAGS
1930         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1931         default y
1932         help
1933           This is the traditional way of passing data to the kernel at boot
1934           time. If you are solely relying on the flattened device tree (or
1935           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1936           to remove ATAGS support from your kernel binary.  If unsure,
1937           leave this to y.
1938
1939 config DEPRECATED_PARAM_STRUCT
1940         bool "Provide old way to pass kernel parameters"
1941         depends on ATAGS
1942         help
1943           This was deprecated in 2001 and announced to live on for 5 years.
1944           Some old boot loaders still use this way.
1945
1946 # Compressed boot loader in ROM.  Yes, we really want to ask about
1947 # TEXT and BSS so we preserve their values in the config files.
1948 config ZBOOT_ROM_TEXT
1949         hex "Compressed ROM boot loader base address"
1950         default "0"
1951         help
1952           The physical address at which the ROM-able zImage is to be
1953           placed in the target.  Platforms which normally make use of
1954           ROM-able zImage formats normally set this to a suitable
1955           value in their defconfig file.
1956
1957           If ZBOOT_ROM is not enabled, this has no effect.
1958
1959 config ZBOOT_ROM_BSS
1960         hex "Compressed ROM boot loader BSS address"
1961         default "0"
1962         help
1963           The base address of an area of read/write memory in the target
1964           for the ROM-able zImage which must be available while the
1965           decompressor is running. It must be large enough to hold the
1966           entire decompressed kernel plus an additional 128 KiB.
1967           Platforms which normally make use of ROM-able zImage formats
1968           normally set this to a suitable value in their defconfig file.
1969
1970           If ZBOOT_ROM is not enabled, this has no effect.
1971
1972 config ZBOOT_ROM
1973         bool "Compressed boot loader in ROM/flash"
1974         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1975         help
1976           Say Y here if you intend to execute your compressed kernel image
1977           (zImage) directly from ROM or flash.  If unsure, say N.
1978
1979 choice
1980         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1981         depends on ZBOOT_ROM && ARCH_SH7372
1982         default ZBOOT_ROM_NONE
1983         help
1984           Include experimental SD/MMC loading code in the ROM-able zImage.
1985           With this enabled it is possible to write the ROM-able zImage
1986           kernel image to an MMC or SD card and boot the kernel straight
1987           from the reset vector. At reset the processor Mask ROM will load
1988           the first part of the ROM-able zImage which in turn loads the
1989           rest the kernel image to RAM.
1990
1991 config ZBOOT_ROM_NONE
1992         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1993         help
1994           Do not load image from SD or MMC
1995
1996 config ZBOOT_ROM_MMCIF
1997         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1998         help
1999           Load image from MMCIF hardware block.
2000
2001 config ZBOOT_ROM_SH_MOBILE_SDHI
2002         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
2003         help
2004           Load image from SDHI hardware block
2005
2006 endchoice
2007
2008 config ARM_APPENDED_DTB
2009         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2010         depends on OF && !ZBOOT_ROM
2011         help
2012           With this option, the boot code will look for a device tree binary
2013           (DTB) appended to zImage
2014           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2015
2016           This is meant as a backward compatibility convenience for those
2017           systems with a bootloader that can't be upgraded to accommodate
2018           the documented boot protocol using a device tree.
2019
2020           Beware that there is very little in terms of protection against
2021           this option being confused by leftover garbage in memory that might
2022           look like a DTB header after a reboot if no actual DTB is appended
2023           to zImage.  Do not leave this option active in a production kernel
2024           if you don't intend to always append a DTB.  Proper passing of the
2025           location into r2 of a bootloader provided DTB is always preferable
2026           to this option.
2027
2028 config ARM_ATAG_DTB_COMPAT
2029         bool "Supplement the appended DTB with traditional ATAG information"
2030         depends on ARM_APPENDED_DTB
2031         help
2032           Some old bootloaders can't be updated to a DTB capable one, yet
2033           they provide ATAGs with memory configuration, the ramdisk address,
2034           the kernel cmdline string, etc.  Such information is dynamically
2035           provided by the bootloader and can't always be stored in a static
2036           DTB.  To allow a device tree enabled kernel to be used with such
2037           bootloaders, this option allows zImage to extract the information
2038           from the ATAG list and store it at run time into the appended DTB.
2039
2040 choice
2041         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2042         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2043
2044 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2045         bool "Use bootloader kernel arguments if available"
2046         help
2047           Uses the command-line options passed by the boot loader instead of
2048           the device tree bootargs property. If the boot loader doesn't provide
2049           any, the device tree bootargs property will be used.
2050
2051 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2052         bool "Extend with bootloader kernel arguments"
2053         help
2054           The command-line arguments provided by the boot loader will be
2055           appended to the the device tree bootargs property.
2056
2057 endchoice
2058
2059 config CMDLINE
2060         string "Default kernel command string"
2061         default ""
2062         help
2063           On some architectures (EBSA110 and CATS), there is currently no way
2064           for the boot loader to pass arguments to the kernel. For these
2065           architectures, you should supply some command-line options at build
2066           time by entering them here. As a minimum, you should specify the
2067           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2068
2069 choice
2070         prompt "Kernel command line type" if CMDLINE != ""
2071         default CMDLINE_FROM_BOOTLOADER
2072         depends on ATAGS
2073
2074 config CMDLINE_FROM_BOOTLOADER
2075         bool "Use bootloader kernel arguments if available"
2076         help
2077           Uses the command-line options passed by the boot loader. If
2078           the boot loader doesn't provide any, the default kernel command
2079           string provided in CMDLINE will be used.
2080
2081 config CMDLINE_EXTEND
2082         bool "Extend bootloader kernel arguments"
2083         help
2084           The command-line arguments provided by the boot loader will be
2085           appended to the default kernel command string.
2086
2087 config CMDLINE_FORCE
2088         bool "Always use the default kernel command string"
2089         help
2090           Always use the default kernel command string, even if the boot
2091           loader passes other arguments to the kernel.
2092           This is useful if you cannot or don't want to change the
2093           command-line options your boot loader passes to the kernel.
2094 endchoice
2095
2096 config XIP_KERNEL
2097         bool "Kernel Execute-In-Place from ROM"
2098         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2099         help
2100           Execute-In-Place allows the kernel to run from non-volatile storage
2101           directly addressable by the CPU, such as NOR flash. This saves RAM
2102           space since the text section of the kernel is not loaded from flash
2103           to RAM.  Read-write sections, such as the data section and stack,
2104           are still copied to RAM.  The XIP kernel is not compressed since
2105           it has to run directly from flash, so it will take more space to
2106           store it.  The flash address used to link the kernel object files,
2107           and for storing it, is configuration dependent. Therefore, if you
2108           say Y here, you must know the proper physical address where to
2109           store the kernel image depending on your own flash memory usage.
2110
2111           Also note that the make target becomes "make xipImage" rather than
2112           "make zImage" or "make Image".  The final kernel binary to put in
2113           ROM memory will be arch/arm/boot/xipImage.
2114
2115           If unsure, say N.
2116
2117 config XIP_PHYS_ADDR
2118         hex "XIP Kernel Physical Location"
2119         depends on XIP_KERNEL
2120         default "0x00080000"
2121         help
2122           This is the physical address in your flash memory the kernel will
2123           be linked for and stored to.  This address is dependent on your
2124           own flash usage.
2125
2126 config KEXEC
2127         bool "Kexec system call (EXPERIMENTAL)"
2128         depends on (!SMP || PM_SLEEP_SMP)
2129         help
2130           kexec is a system call that implements the ability to shutdown your
2131           current kernel, and to start another kernel.  It is like a reboot
2132           but it is independent of the system firmware.   And like a reboot
2133           you can start any kernel with it, not just Linux.
2134
2135           It is an ongoing process to be certain the hardware in a machine
2136           is properly shutdown, so do not be surprised if this code does not
2137           initially work for you.
2138
2139 config ATAGS_PROC
2140         bool "Export atags in procfs"
2141         depends on ATAGS && KEXEC
2142         default y
2143         help
2144           Should the atags used to boot the kernel be exported in an "atags"
2145           file in procfs. Useful with kexec.
2146
2147 config CRASH_DUMP
2148         bool "Build kdump crash kernel (EXPERIMENTAL)"
2149         help
2150           Generate crash dump after being started by kexec. This should
2151           be normally only set in special crash dump kernels which are
2152           loaded in the main kernel with kexec-tools into a specially
2153           reserved region and then later executed after a crash by
2154           kdump/kexec. The crash dump kernel must be compiled to a
2155           memory address not used by the main kernel
2156
2157           For more details see Documentation/kdump/kdump.txt
2158
2159 config AUTO_ZRELADDR
2160         bool "Auto calculation of the decompressed kernel image address"
2161         depends on !ZBOOT_ROM
2162         help
2163           ZRELADDR is the physical address where the decompressed kernel
2164           image will be placed. If AUTO_ZRELADDR is selected, the address
2165           will be determined at run-time by masking the current IP with
2166           0xf8000000. This assumes the zImage being placed in the first 128MB
2167           from start of memory.
2168
2169 endmenu
2170
2171 menu "CPU Power Management"
2172
2173 if ARCH_HAS_CPUFREQ
2174 source "drivers/cpufreq/Kconfig"
2175 endif
2176
2177 source "drivers/cpuidle/Kconfig"
2178
2179 endmenu
2180
2181 menu "Floating point emulation"
2182
2183 comment "At least one emulation must be selected"
2184
2185 config FPE_NWFPE
2186         bool "NWFPE math emulation"
2187         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2188         ---help---
2189           Say Y to include the NWFPE floating point emulator in the kernel.
2190           This is necessary to run most binaries. Linux does not currently
2191           support floating point hardware so you need to say Y here even if
2192           your machine has an FPA or floating point co-processor podule.
2193
2194           You may say N here if you are going to load the Acorn FPEmulator
2195           early in the bootup.
2196
2197 config FPE_NWFPE_XP
2198         bool "Support extended precision"
2199         depends on FPE_NWFPE
2200         help
2201           Say Y to include 80-bit support in the kernel floating-point
2202           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2203           Note that gcc does not generate 80-bit operations by default,
2204           so in most cases this option only enlarges the size of the
2205           floating point emulator without any good reason.
2206
2207           You almost surely want to say N here.
2208
2209 config FPE_FASTFPE
2210         bool "FastFPE math emulation (EXPERIMENTAL)"
2211         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2212         ---help---
2213           Say Y here to include the FAST floating point emulator in the kernel.
2214           This is an experimental much faster emulator which now also has full
2215           precision for the mantissa.  It does not support any exceptions.
2216           It is very simple, and approximately 3-6 times faster than NWFPE.
2217
2218           It should be sufficient for most programs.  It may be not suitable
2219           for scientific calculations, but you have to check this for yourself.
2220           If you do not feel you need a faster FP emulation you should better
2221           choose NWFPE.
2222
2223 config VFP
2224         bool "VFP-format floating point maths"
2225         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2226         help
2227           Say Y to include VFP support code in the kernel. This is needed
2228           if your hardware includes a VFP unit.
2229
2230           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2231           release notes and additional status information.
2232
2233           Say N if your target does not have VFP hardware.
2234
2235 config VFPv3
2236         bool
2237         depends on VFP
2238         default y if CPU_V7
2239
2240 config NEON
2241         bool "Advanced SIMD (NEON) Extension support"
2242         depends on VFPv3 && CPU_V7
2243         help
2244           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2245           Extension.
2246
2247 config KERNEL_MODE_NEON
2248         bool "Support for NEON in kernel mode"
2249         depends on NEON && AEABI
2250         help
2251           Say Y to include support for NEON in kernel mode.
2252
2253 endmenu
2254
2255 menu "Userspace binary formats"
2256
2257 source "fs/Kconfig.binfmt"
2258
2259 config ARTHUR
2260         tristate "RISC OS personality"
2261         depends on !AEABI
2262         help
2263           Say Y here to include the kernel code necessary if you want to run
2264           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2265           experimental; if this sounds frightening, say N and sleep in peace.
2266           You can also say M here to compile this support as a module (which
2267           will be called arthur).
2268
2269 endmenu
2270
2271 menu "Power management options"
2272
2273 source "kernel/power/Kconfig"
2274
2275 config ARCH_SUSPEND_POSSIBLE
2276         depends on !ARCH_S5PC100
2277         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2278                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2279         def_bool y
2280
2281 config ARM_CPU_SUSPEND
2282         def_bool PM_SLEEP
2283
2284 endmenu
2285
2286 source "net/Kconfig"
2287
2288 source "drivers/Kconfig"
2289
2290 source "fs/Kconfig"
2291
2292 source "arch/arm/Kconfig.debug"
2293
2294 source "security/Kconfig"
2295
2296 source "crypto/Kconfig"
2297
2298 source "lib/Kconfig"
2299
2300 source "arch/arm/kvm/Kconfig"