]> git.karo-electronics.de Git - karo-tx-linux.git/blob - arch/x86/kernel/smpboot.c
Merge remote-tracking branch 'input/next'
[karo-tx-linux.git] / arch / x86 / kernel / smpboot.c
1  /*
2  *      x86 SMP booting functions
3  *
4  *      (c) 1995 Alan Cox, Building #3 <alan@lxorguk.ukuu.org.uk>
5  *      (c) 1998, 1999, 2000, 2009 Ingo Molnar <mingo@redhat.com>
6  *      Copyright 2001 Andi Kleen, SuSE Labs.
7  *
8  *      Much of the core SMP work is based on previous work by Thomas Radke, to
9  *      whom a great many thanks are extended.
10  *
11  *      Thanks to Intel for making available several different Pentium,
12  *      Pentium Pro and Pentium-II/Xeon MP machines.
13  *      Original development of Linux SMP code supported by Caldera.
14  *
15  *      This code is released under the GNU General Public License version 2 or
16  *      later.
17  *
18  *      Fixes
19  *              Felix Koop      :       NR_CPUS used properly
20  *              Jose Renau      :       Handle single CPU case.
21  *              Alan Cox        :       By repeated request 8) - Total BogoMIPS report.
22  *              Greg Wright     :       Fix for kernel stacks panic.
23  *              Erich Boleyn    :       MP v1.4 and additional changes.
24  *      Matthias Sattler        :       Changes for 2.1 kernel map.
25  *      Michel Lespinasse       :       Changes for 2.1 kernel map.
26  *      Michael Chastain        :       Change trampoline.S to gnu as.
27  *              Alan Cox        :       Dumb bug: 'B' step PPro's are fine
28  *              Ingo Molnar     :       Added APIC timers, based on code
29  *                                      from Jose Renau
30  *              Ingo Molnar     :       various cleanups and rewrites
31  *              Tigran Aivazian :       fixed "0.00 in /proc/uptime on SMP" bug.
32  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs
33  *      Andi Kleen              :       Changed for SMP boot into long mode.
34  *              Martin J. Bligh :       Added support for multi-quad systems
35  *              Dave Jones      :       Report invalid combinations of Athlon CPUs.
36  *              Rusty Russell   :       Hacked into shape for new "hotplug" boot process.
37  *      Andi Kleen              :       Converted to new state machine.
38  *      Ashok Raj               :       CPU hotplug support
39  *      Glauber Costa           :       i386 and x86_64 integration
40  */
41
42 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
43
44 #include <linux/init.h>
45 #include <linux/smp.h>
46 #include <linux/module.h>
47 #include <linux/sched.h>
48 #include <linux/percpu.h>
49 #include <linux/bootmem.h>
50 #include <linux/err.h>
51 #include <linux/nmi.h>
52 #include <linux/tboot.h>
53 #include <linux/stackprotector.h>
54 #include <linux/gfp.h>
55 #include <linux/cpuidle.h>
56
57 #include <asm/acpi.h>
58 #include <asm/desc.h>
59 #include <asm/nmi.h>
60 #include <asm/irq.h>
61 #include <asm/idle.h>
62 #include <asm/realmode.h>
63 #include <asm/cpu.h>
64 #include <asm/numa.h>
65 #include <asm/pgtable.h>
66 #include <asm/tlbflush.h>
67 #include <asm/mtrr.h>
68 #include <asm/mwait.h>
69 #include <asm/apic.h>
70 #include <asm/io_apic.h>
71 #include <asm/i387.h>
72 #include <asm/fpu-internal.h>
73 #include <asm/setup.h>
74 #include <asm/uv/uv.h>
75 #include <linux/mc146818rtc.h>
76
77 #include <asm/smpboot_hooks.h>
78 #include <asm/i8259.h>
79
80 #include <asm/realmode.h>
81
82 /* State of each CPU */
83 DEFINE_PER_CPU(int, cpu_state) = { 0 };
84
85 /* Number of siblings per CPU package */
86 int smp_num_siblings = 1;
87 EXPORT_SYMBOL(smp_num_siblings);
88
89 /* Last level cache ID of each logical CPU */
90 DEFINE_PER_CPU_READ_MOSTLY(u16, cpu_llc_id) = BAD_APICID;
91
92 /* representing HT siblings of each logical CPU */
93 DEFINE_PER_CPU_READ_MOSTLY(cpumask_var_t, cpu_sibling_map);
94 EXPORT_PER_CPU_SYMBOL(cpu_sibling_map);
95
96 /* representing HT and core siblings of each logical CPU */
97 DEFINE_PER_CPU_READ_MOSTLY(cpumask_var_t, cpu_core_map);
98 EXPORT_PER_CPU_SYMBOL(cpu_core_map);
99
100 DEFINE_PER_CPU_READ_MOSTLY(cpumask_var_t, cpu_llc_shared_map);
101
102 /* Per CPU bogomips and other parameters */
103 DEFINE_PER_CPU_SHARED_ALIGNED(struct cpuinfo_x86, cpu_info);
104 EXPORT_PER_CPU_SYMBOL(cpu_info);
105
106 atomic_t init_deasserted;
107
108 /*
109  * Report back to the Boot Processor during boot time or to the caller processor
110  * during CPU online.
111  */
112 static void smp_callin(void)
113 {
114         int cpuid, phys_id;
115         unsigned long timeout;
116
117         /*
118          * If waken up by an INIT in an 82489DX configuration
119          * we may get here before an INIT-deassert IPI reaches
120          * our local APIC.  We have to wait for the IPI or we'll
121          * lock up on an APIC access.
122          *
123          * Since CPU0 is not wakened up by INIT, it doesn't wait for the IPI.
124          */
125         cpuid = smp_processor_id();
126         if (apic->wait_for_init_deassert && cpuid != 0)
127                 apic->wait_for_init_deassert(&init_deasserted);
128
129         /*
130          * (This works even if the APIC is not enabled.)
131          */
132         phys_id = read_apic_id();
133         if (cpumask_test_cpu(cpuid, cpu_callin_mask)) {
134                 panic("%s: phys CPU#%d, CPU#%d already present??\n", __func__,
135                                         phys_id, cpuid);
136         }
137         pr_debug("CPU#%d (phys ID: %d) waiting for CALLOUT\n", cpuid, phys_id);
138
139         /*
140          * STARTUP IPIs are fragile beasts as they might sometimes
141          * trigger some glue motherboard logic. Complete APIC bus
142          * silence for 1 second, this overestimates the time the
143          * boot CPU is spending to send the up to 2 STARTUP IPIs
144          * by a factor of two. This should be enough.
145          */
146
147         /*
148          * Waiting 2s total for startup (udelay is not yet working)
149          */
150         timeout = jiffies + 2*HZ;
151         while (time_before(jiffies, timeout)) {
152                 /*
153                  * Has the boot CPU finished it's STARTUP sequence?
154                  */
155                 if (cpumask_test_cpu(cpuid, cpu_callout_mask))
156                         break;
157                 cpu_relax();
158         }
159
160         if (!time_before(jiffies, timeout)) {
161                 panic("%s: CPU%d started up but did not get a callout!\n",
162                       __func__, cpuid);
163         }
164
165         /*
166          * the boot CPU has finished the init stage and is spinning
167          * on callin_map until we finish. We are free to set up this
168          * CPU, first the APIC. (this is probably redundant on most
169          * boards)
170          */
171
172         pr_debug("CALLIN, before setup_local_APIC()\n");
173         if (apic->smp_callin_clear_local_apic)
174                 apic->smp_callin_clear_local_apic();
175         setup_local_APIC();
176         end_local_APIC_setup();
177
178         /*
179          * Need to setup vector mappings before we enable interrupts.
180          */
181         setup_vector_irq(smp_processor_id());
182
183         /*
184          * Save our processor parameters. Note: this information
185          * is needed for clock calibration.
186          */
187         smp_store_cpu_info(cpuid);
188
189         /*
190          * Get our bogomips.
191          * Update loops_per_jiffy in cpu_data. Previous call to
192          * smp_store_cpu_info() stored a value that is close but not as
193          * accurate as the value just calculated.
194          */
195         calibrate_delay();
196         cpu_data(cpuid).loops_per_jiffy = loops_per_jiffy;
197         pr_debug("Stack at about %p\n", &cpuid);
198
199         /*
200          * This must be done before setting cpu_online_mask
201          * or calling notify_cpu_starting.
202          */
203         set_cpu_sibling_map(raw_smp_processor_id());
204         wmb();
205
206         notify_cpu_starting(cpuid);
207
208         /*
209          * Allow the master to continue.
210          */
211         cpumask_set_cpu(cpuid, cpu_callin_mask);
212 }
213
214 static int cpu0_logical_apicid;
215 static int enable_start_cpu0;
216 /*
217  * Activate a secondary processor.
218  */
219 static void notrace start_secondary(void *unused)
220 {
221         /*
222          * Don't put *anything* before cpu_init(), SMP booting is too
223          * fragile that we want to limit the things done here to the
224          * most necessary things.
225          */
226         cpu_init();
227         x86_cpuinit.early_percpu_clock_init();
228         preempt_disable();
229         smp_callin();
230
231         enable_start_cpu0 = 0;
232
233 #ifdef CONFIG_X86_32
234         /* switch away from the initial page table */
235         load_cr3(swapper_pg_dir);
236         __flush_tlb_all();
237 #endif
238
239         /* otherwise gcc will move up smp_processor_id before the cpu_init */
240         barrier();
241         /*
242          * Check TSC synchronization with the BP:
243          */
244         check_tsc_sync_target();
245
246         /*
247          * We need to hold vector_lock so there the set of online cpus
248          * does not change while we are assigning vectors to cpus.  Holding
249          * this lock ensures we don't half assign or remove an irq from a cpu.
250          */
251         lock_vector_lock();
252         set_cpu_online(smp_processor_id(), true);
253         unlock_vector_lock();
254         per_cpu(cpu_state, smp_processor_id()) = CPU_ONLINE;
255         x86_platform.nmi_init();
256
257         /* enable local interrupts */
258         local_irq_enable();
259
260         /* to prevent fake stack check failure in clock setup */
261         boot_init_stack_canary();
262
263         x86_cpuinit.setup_percpu_clockev();
264
265         wmb();
266         cpu_startup_entry(CPUHP_ONLINE);
267 }
268
269 void __init smp_store_boot_cpu_info(void)
270 {
271         int id = 0; /* CPU 0 */
272         struct cpuinfo_x86 *c = &cpu_data(id);
273
274         *c = boot_cpu_data;
275         c->cpu_index = id;
276 }
277
278 /*
279  * The bootstrap kernel entry code has set these up. Save them for
280  * a given CPU
281  */
282 void smp_store_cpu_info(int id)
283 {
284         struct cpuinfo_x86 *c = &cpu_data(id);
285
286         *c = boot_cpu_data;
287         c->cpu_index = id;
288         /*
289          * During boot time, CPU0 has this setup already. Save the info when
290          * bringing up AP or offlined CPU0.
291          */
292         identify_secondary_cpu(c);
293 }
294
295 static bool
296 topology_sane(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o, const char *name)
297 {
298         int cpu1 = c->cpu_index, cpu2 = o->cpu_index;
299
300         return !WARN_ONCE(cpu_to_node(cpu1) != cpu_to_node(cpu2),
301                 "sched: CPU #%d's %s-sibling CPU #%d is not on the same node! "
302                 "[node: %d != %d]. Ignoring dependency.\n",
303                 cpu1, name, cpu2, cpu_to_node(cpu1), cpu_to_node(cpu2));
304 }
305
306 #define link_mask(_m, c1, c2)                                           \
307 do {                                                                    \
308         cpumask_set_cpu((c1), cpu_##_m##_mask(c2));                     \
309         cpumask_set_cpu((c2), cpu_##_m##_mask(c1));                     \
310 } while (0)
311
312 static bool match_smt(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o)
313 {
314         if (cpu_has_topoext) {
315                 int cpu1 = c->cpu_index, cpu2 = o->cpu_index;
316
317                 if (c->phys_proc_id == o->phys_proc_id &&
318                     per_cpu(cpu_llc_id, cpu1) == per_cpu(cpu_llc_id, cpu2) &&
319                     c->compute_unit_id == o->compute_unit_id)
320                         return topology_sane(c, o, "smt");
321
322         } else if (c->phys_proc_id == o->phys_proc_id &&
323                    c->cpu_core_id == o->cpu_core_id) {
324                 return topology_sane(c, o, "smt");
325         }
326
327         return false;
328 }
329
330 static bool match_llc(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o)
331 {
332         int cpu1 = c->cpu_index, cpu2 = o->cpu_index;
333
334         if (per_cpu(cpu_llc_id, cpu1) != BAD_APICID &&
335             per_cpu(cpu_llc_id, cpu1) == per_cpu(cpu_llc_id, cpu2))
336                 return topology_sane(c, o, "llc");
337
338         return false;
339 }
340
341 static bool match_mc(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o)
342 {
343         if (c->phys_proc_id == o->phys_proc_id) {
344                 if (cpu_has(c, X86_FEATURE_AMD_DCM))
345                         return true;
346
347                 return topology_sane(c, o, "mc");
348         }
349         return false;
350 }
351
352 void set_cpu_sibling_map(int cpu)
353 {
354         bool has_smt = smp_num_siblings > 1;
355         bool has_mp = has_smt || boot_cpu_data.x86_max_cores > 1;
356         struct cpuinfo_x86 *c = &cpu_data(cpu);
357         struct cpuinfo_x86 *o;
358         int i;
359
360         cpumask_set_cpu(cpu, cpu_sibling_setup_mask);
361
362         if (!has_mp) {
363                 cpumask_set_cpu(cpu, cpu_sibling_mask(cpu));
364                 cpumask_set_cpu(cpu, cpu_llc_shared_mask(cpu));
365                 cpumask_set_cpu(cpu, cpu_core_mask(cpu));
366                 c->booted_cores = 1;
367                 return;
368         }
369
370         for_each_cpu(i, cpu_sibling_setup_mask) {
371                 o = &cpu_data(i);
372
373                 if ((i == cpu) || (has_smt && match_smt(c, o)))
374                         link_mask(sibling, cpu, i);
375
376                 if ((i == cpu) || (has_mp && match_llc(c, o)))
377                         link_mask(llc_shared, cpu, i);
378
379         }
380
381         /*
382          * This needs a separate iteration over the cpus because we rely on all
383          * cpu_sibling_mask links to be set-up.
384          */
385         for_each_cpu(i, cpu_sibling_setup_mask) {
386                 o = &cpu_data(i);
387
388                 if ((i == cpu) || (has_mp && match_mc(c, o))) {
389                         link_mask(core, cpu, i);
390
391                         /*
392                          *  Does this new cpu bringup a new core?
393                          */
394                         if (cpumask_weight(cpu_sibling_mask(cpu)) == 1) {
395                                 /*
396                                  * for each core in package, increment
397                                  * the booted_cores for this new cpu
398                                  */
399                                 if (cpumask_first(cpu_sibling_mask(i)) == i)
400                                         c->booted_cores++;
401                                 /*
402                                  * increment the core count for all
403                                  * the other cpus in this package
404                                  */
405                                 if (i != cpu)
406                                         cpu_data(i).booted_cores++;
407                         } else if (i != cpu && !c->booted_cores)
408                                 c->booted_cores = cpu_data(i).booted_cores;
409                 }
410         }
411 }
412
413 /* maps the cpu to the sched domain representing multi-core */
414 const struct cpumask *cpu_coregroup_mask(int cpu)
415 {
416         return cpu_llc_shared_mask(cpu);
417 }
418
419 static void impress_friends(void)
420 {
421         int cpu;
422         unsigned long bogosum = 0;
423         /*
424          * Allow the user to impress friends.
425          */
426         pr_debug("Before bogomips\n");
427         for_each_possible_cpu(cpu)
428                 if (cpumask_test_cpu(cpu, cpu_callout_mask))
429                         bogosum += cpu_data(cpu).loops_per_jiffy;
430         pr_info("Total of %d processors activated (%lu.%02lu BogoMIPS)\n",
431                 num_online_cpus(),
432                 bogosum/(500000/HZ),
433                 (bogosum/(5000/HZ))%100);
434
435         pr_debug("Before bogocount - setting activated=1\n");
436 }
437
438 void __inquire_remote_apic(int apicid)
439 {
440         unsigned i, regs[] = { APIC_ID >> 4, APIC_LVR >> 4, APIC_SPIV >> 4 };
441         const char * const names[] = { "ID", "VERSION", "SPIV" };
442         int timeout;
443         u32 status;
444
445         pr_info("Inquiring remote APIC 0x%x...\n", apicid);
446
447         for (i = 0; i < ARRAY_SIZE(regs); i++) {
448                 pr_info("... APIC 0x%x %s: ", apicid, names[i]);
449
450                 /*
451                  * Wait for idle.
452                  */
453                 status = safe_apic_wait_icr_idle();
454                 if (status)
455                         pr_cont("a previous APIC delivery may have failed\n");
456
457                 apic_icr_write(APIC_DM_REMRD | regs[i], apicid);
458
459                 timeout = 0;
460                 do {
461                         udelay(100);
462                         status = apic_read(APIC_ICR) & APIC_ICR_RR_MASK;
463                 } while (status == APIC_ICR_RR_INPROG && timeout++ < 1000);
464
465                 switch (status) {
466                 case APIC_ICR_RR_VALID:
467                         status = apic_read(APIC_RRR);
468                         pr_cont("%08x\n", status);
469                         break;
470                 default:
471                         pr_cont("failed\n");
472                 }
473         }
474 }
475
476 /*
477  * Poke the other CPU in the eye via NMI to wake it up. Remember that the normal
478  * INIT, INIT, STARTUP sequence will reset the chip hard for us, and this
479  * won't ... remember to clear down the APIC, etc later.
480  */
481 int
482 wakeup_secondary_cpu_via_nmi(int apicid, unsigned long start_eip)
483 {
484         unsigned long send_status, accept_status = 0;
485         int maxlvt;
486
487         /* Target chip */
488         /* Boot on the stack */
489         /* Kick the second */
490         apic_icr_write(APIC_DM_NMI | apic->dest_logical, apicid);
491
492         pr_debug("Waiting for send to finish...\n");
493         send_status = safe_apic_wait_icr_idle();
494
495         /*
496          * Give the other CPU some time to accept the IPI.
497          */
498         udelay(200);
499         if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid])) {
500                 maxlvt = lapic_get_maxlvt();
501                 if (maxlvt > 3)                 /* Due to the Pentium erratum 3AP.  */
502                         apic_write(APIC_ESR, 0);
503                 accept_status = (apic_read(APIC_ESR) & 0xEF);
504         }
505         pr_debug("NMI sent\n");
506
507         if (send_status)
508                 pr_err("APIC never delivered???\n");
509         if (accept_status)
510                 pr_err("APIC delivery error (%lx)\n", accept_status);
511
512         return (send_status | accept_status);
513 }
514
515 static int
516 wakeup_secondary_cpu_via_init(int phys_apicid, unsigned long start_eip)
517 {
518         unsigned long send_status, accept_status = 0;
519         int maxlvt, num_starts, j;
520
521         maxlvt = lapic_get_maxlvt();
522
523         /*
524          * Be paranoid about clearing APIC errors.
525          */
526         if (APIC_INTEGRATED(apic_version[phys_apicid])) {
527                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
528                         apic_write(APIC_ESR, 0);
529                 apic_read(APIC_ESR);
530         }
531
532         pr_debug("Asserting INIT\n");
533
534         /*
535          * Turn INIT on target chip
536          */
537         /*
538          * Send IPI
539          */
540         apic_icr_write(APIC_INT_LEVELTRIG | APIC_INT_ASSERT | APIC_DM_INIT,
541                        phys_apicid);
542
543         pr_debug("Waiting for send to finish...\n");
544         send_status = safe_apic_wait_icr_idle();
545
546         mdelay(10);
547
548         pr_debug("Deasserting INIT\n");
549
550         /* Target chip */
551         /* Send IPI */
552         apic_icr_write(APIC_INT_LEVELTRIG | APIC_DM_INIT, phys_apicid);
553
554         pr_debug("Waiting for send to finish...\n");
555         send_status = safe_apic_wait_icr_idle();
556
557         mb();
558         atomic_set(&init_deasserted, 1);
559
560         /*
561          * Should we send STARTUP IPIs ?
562          *
563          * Determine this based on the APIC version.
564          * If we don't have an integrated APIC, don't send the STARTUP IPIs.
565          */
566         if (APIC_INTEGRATED(apic_version[phys_apicid]))
567                 num_starts = 2;
568         else
569                 num_starts = 0;
570
571         /*
572          * Paravirt / VMI wants a startup IPI hook here to set up the
573          * target processor state.
574          */
575         startup_ipi_hook(phys_apicid, (unsigned long) start_secondary,
576                          stack_start);
577
578         /*
579          * Run STARTUP IPI loop.
580          */
581         pr_debug("#startup loops: %d\n", num_starts);
582
583         for (j = 1; j <= num_starts; j++) {
584                 pr_debug("Sending STARTUP #%d\n", j);
585                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
586                         apic_write(APIC_ESR, 0);
587                 apic_read(APIC_ESR);
588                 pr_debug("After apic_write\n");
589
590                 /*
591                  * STARTUP IPI
592                  */
593
594                 /* Target chip */
595                 /* Boot on the stack */
596                 /* Kick the second */
597                 apic_icr_write(APIC_DM_STARTUP | (start_eip >> 12),
598                                phys_apicid);
599
600                 /*
601                  * Give the other CPU some time to accept the IPI.
602                  */
603                 udelay(300);
604
605                 pr_debug("Startup point 1\n");
606
607                 pr_debug("Waiting for send to finish...\n");
608                 send_status = safe_apic_wait_icr_idle();
609
610                 /*
611                  * Give the other CPU some time to accept the IPI.
612                  */
613                 udelay(200);
614                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
615                         apic_write(APIC_ESR, 0);
616                 accept_status = (apic_read(APIC_ESR) & 0xEF);
617                 if (send_status || accept_status)
618                         break;
619         }
620         pr_debug("After Startup\n");
621
622         if (send_status)
623                 pr_err("APIC never delivered???\n");
624         if (accept_status)
625                 pr_err("APIC delivery error (%lx)\n", accept_status);
626
627         return (send_status | accept_status);
628 }
629
630 /* reduce the number of lines printed when booting a large cpu count system */
631 static void announce_cpu(int cpu, int apicid)
632 {
633         static int current_node = -1;
634         int node = early_cpu_to_node(cpu);
635         int max_cpu_present = find_last_bit(cpumask_bits(cpu_present_mask), NR_CPUS);
636
637         if (system_state == SYSTEM_BOOTING) {
638                 if (node != current_node) {
639                         if (current_node > (-1))
640                                 pr_cont(" OK\n");
641                         current_node = node;
642                         pr_info("Booting Node %3d, Processors ", node);
643                 }
644                 pr_cont(" #%4d%s", cpu, cpu == max_cpu_present ? " OK\n" : "");
645                 return;
646         } else
647                 pr_info("Booting Node %d Processor %d APIC 0x%x\n",
648                         node, cpu, apicid);
649 }
650
651 static int wakeup_cpu0_nmi(unsigned int cmd, struct pt_regs *regs)
652 {
653         int cpu;
654
655         cpu = smp_processor_id();
656         if (cpu == 0 && !cpu_online(cpu) && enable_start_cpu0)
657                 return NMI_HANDLED;
658
659         return NMI_DONE;
660 }
661
662 /*
663  * Wake up AP by INIT, INIT, STARTUP sequence.
664  *
665  * Instead of waiting for STARTUP after INITs, BSP will execute the BIOS
666  * boot-strap code which is not a desired behavior for waking up BSP. To
667  * void the boot-strap code, wake up CPU0 by NMI instead.
668  *
669  * This works to wake up soft offlined CPU0 only. If CPU0 is hard offlined
670  * (i.e. physically hot removed and then hot added), NMI won't wake it up.
671  * We'll change this code in the future to wake up hard offlined CPU0 if
672  * real platform and request are available.
673  */
674 static int
675 wakeup_cpu_via_init_nmi(int cpu, unsigned long start_ip, int apicid,
676                int *cpu0_nmi_registered)
677 {
678         int id;
679         int boot_error;
680
681         /*
682          * Wake up AP by INIT, INIT, STARTUP sequence.
683          */
684         if (cpu)
685                 return wakeup_secondary_cpu_via_init(apicid, start_ip);
686
687         /*
688          * Wake up BSP by nmi.
689          *
690          * Register a NMI handler to help wake up CPU0.
691          */
692         boot_error = register_nmi_handler(NMI_LOCAL,
693                                           wakeup_cpu0_nmi, 0, "wake_cpu0");
694
695         if (!boot_error) {
696                 enable_start_cpu0 = 1;
697                 *cpu0_nmi_registered = 1;
698                 if (apic->dest_logical == APIC_DEST_LOGICAL)
699                         id = cpu0_logical_apicid;
700                 else
701                         id = apicid;
702                 boot_error = wakeup_secondary_cpu_via_nmi(id, start_ip);
703         }
704
705         return boot_error;
706 }
707
708 /*
709  * NOTE - on most systems this is a PHYSICAL apic ID, but on multiquad
710  * (ie clustered apic addressing mode), this is a LOGICAL apic ID.
711  * Returns zero if CPU booted OK, else error code from
712  * ->wakeup_secondary_cpu.
713  */
714 static int do_boot_cpu(int apicid, int cpu, struct task_struct *idle)
715 {
716         volatile u32 *trampoline_status =
717                 (volatile u32 *) __va(real_mode_header->trampoline_status);
718         /* start_ip had better be page-aligned! */
719         unsigned long start_ip = real_mode_header->trampoline_start;
720
721         unsigned long boot_error = 0;
722         int timeout;
723         int cpu0_nmi_registered = 0;
724
725         /* Just in case we booted with a single CPU. */
726         alternatives_enable_smp();
727
728         idle->thread.sp = (unsigned long) (((struct pt_regs *)
729                           (THREAD_SIZE +  task_stack_page(idle))) - 1);
730         per_cpu(current_task, cpu) = idle;
731
732 #ifdef CONFIG_X86_32
733         /* Stack for startup_32 can be just as for start_secondary onwards */
734         irq_ctx_init(cpu);
735 #else
736         clear_tsk_thread_flag(idle, TIF_FORK);
737         initial_gs = per_cpu_offset(cpu);
738         per_cpu(kernel_stack, cpu) =
739                 (unsigned long)task_stack_page(idle) -
740                 KERNEL_STACK_OFFSET + THREAD_SIZE;
741 #endif
742         early_gdt_descr.address = (unsigned long)get_cpu_gdt_table(cpu);
743         initial_code = (unsigned long)start_secondary;
744         stack_start  = idle->thread.sp;
745
746         /* So we see what's up */
747         announce_cpu(cpu, apicid);
748
749         /*
750          * This grunge runs the startup process for
751          * the targeted processor.
752          */
753
754         atomic_set(&init_deasserted, 0);
755
756         if (get_uv_system_type() != UV_NON_UNIQUE_APIC) {
757
758                 pr_debug("Setting warm reset code and vector.\n");
759
760                 smpboot_setup_warm_reset_vector(start_ip);
761                 /*
762                  * Be paranoid about clearing APIC errors.
763                 */
764                 if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid])) {
765                         apic_write(APIC_ESR, 0);
766                         apic_read(APIC_ESR);
767                 }
768         }
769
770         /*
771          * Wake up a CPU in difference cases:
772          * - Use the method in the APIC driver if it's defined
773          * Otherwise,
774          * - Use an INIT boot APIC message for APs or NMI for BSP.
775          */
776         if (apic->wakeup_secondary_cpu)
777                 boot_error = apic->wakeup_secondary_cpu(apicid, start_ip);
778         else
779                 boot_error = wakeup_cpu_via_init_nmi(cpu, start_ip, apicid,
780                                                      &cpu0_nmi_registered);
781
782         if (!boot_error) {
783                 /*
784                  * allow APs to start initializing.
785                  */
786                 pr_debug("Before Callout %d\n", cpu);
787                 cpumask_set_cpu(cpu, cpu_callout_mask);
788                 pr_debug("After Callout %d\n", cpu);
789
790                 /*
791                  * Wait 5s total for a response
792                  */
793                 for (timeout = 0; timeout < 50000; timeout++) {
794                         if (cpumask_test_cpu(cpu, cpu_callin_mask))
795                                 break;  /* It has booted */
796                         udelay(100);
797                         /*
798                          * Allow other tasks to run while we wait for the
799                          * AP to come online. This also gives a chance
800                          * for the MTRR work(triggered by the AP coming online)
801                          * to be completed in the stop machine context.
802                          */
803                         schedule();
804                 }
805
806                 if (cpumask_test_cpu(cpu, cpu_callin_mask)) {
807                         print_cpu_msr(&cpu_data(cpu));
808                         pr_debug("CPU%d: has booted.\n", cpu);
809                 } else {
810                         boot_error = 1;
811                         if (*trampoline_status == 0xA5A5A5A5)
812                                 /* trampoline started but...? */
813                                 pr_err("CPU%d: Stuck ??\n", cpu);
814                         else
815                                 /* trampoline code not run */
816                                 pr_err("CPU%d: Not responding\n", cpu);
817                         if (apic->inquire_remote_apic)
818                                 apic->inquire_remote_apic(apicid);
819                 }
820         }
821
822         if (boot_error) {
823                 /* Try to put things back the way they were before ... */
824                 numa_remove_cpu(cpu); /* was set by numa_add_cpu */
825
826                 /* was set by do_boot_cpu() */
827                 cpumask_clear_cpu(cpu, cpu_callout_mask);
828
829                 /* was set by cpu_init() */
830                 cpumask_clear_cpu(cpu, cpu_initialized_mask);
831
832                 set_cpu_present(cpu, false);
833                 per_cpu(x86_cpu_to_apicid, cpu) = BAD_APICID;
834         }
835
836         /* mark "stuck" area as not stuck */
837         *trampoline_status = 0;
838
839         if (get_uv_system_type() != UV_NON_UNIQUE_APIC) {
840                 /*
841                  * Cleanup possible dangling ends...
842                  */
843                 smpboot_restore_warm_reset_vector();
844         }
845         /*
846          * Clean up the nmi handler. Do this after the callin and callout sync
847          * to avoid impact of possible long unregister time.
848          */
849         if (cpu0_nmi_registered)
850                 unregister_nmi_handler(NMI_LOCAL, "wake_cpu0");
851
852         return boot_error;
853 }
854
855 int native_cpu_up(unsigned int cpu, struct task_struct *tidle)
856 {
857         int apicid = apic->cpu_present_to_apicid(cpu);
858         unsigned long flags;
859         int err;
860
861         WARN_ON(irqs_disabled());
862
863         pr_debug("++++++++++++++++++++=_---CPU UP  %u\n", cpu);
864
865         if (apicid == BAD_APICID ||
866             !physid_isset(apicid, phys_cpu_present_map) ||
867             !apic->apic_id_valid(apicid)) {
868                 pr_err("%s: bad cpu %d\n", __func__, cpu);
869                 return -EINVAL;
870         }
871
872         /*
873          * Already booted CPU?
874          */
875         if (cpumask_test_cpu(cpu, cpu_callin_mask)) {
876                 pr_debug("do_boot_cpu %d Already started\n", cpu);
877                 return -ENOSYS;
878         }
879
880         /*
881          * Save current MTRR state in case it was changed since early boot
882          * (e.g. by the ACPI SMI) to initialize new CPUs with MTRRs in sync:
883          */
884         mtrr_save_state();
885
886         per_cpu(cpu_state, cpu) = CPU_UP_PREPARE;
887
888         /* the FPU context is blank, nobody can own it */
889         __cpu_disable_lazy_restore(cpu);
890
891         err = do_boot_cpu(apicid, cpu, tidle);
892         if (err) {
893                 pr_debug("do_boot_cpu failed %d\n", err);
894                 return -EIO;
895         }
896
897         /*
898          * Check TSC synchronization with the AP (keep irqs disabled
899          * while doing so):
900          */
901         local_irq_save(flags);
902         check_tsc_sync_source(cpu);
903         local_irq_restore(flags);
904
905         while (!cpu_online(cpu)) {
906                 cpu_relax();
907                 touch_nmi_watchdog();
908         }
909
910         return 0;
911 }
912
913 /**
914  * arch_disable_smp_support() - disables SMP support for x86 at runtime
915  */
916 void arch_disable_smp_support(void)
917 {
918         disable_ioapic_support();
919 }
920
921 /*
922  * Fall back to non SMP mode after errors.
923  *
924  * RED-PEN audit/test this more. I bet there is more state messed up here.
925  */
926 static __init void disable_smp(void)
927 {
928         init_cpu_present(cpumask_of(0));
929         init_cpu_possible(cpumask_of(0));
930         smpboot_clear_io_apic_irqs();
931
932         if (smp_found_config)
933                 physid_set_mask_of_physid(boot_cpu_physical_apicid, &phys_cpu_present_map);
934         else
935                 physid_set_mask_of_physid(0, &phys_cpu_present_map);
936         cpumask_set_cpu(0, cpu_sibling_mask(0));
937         cpumask_set_cpu(0, cpu_core_mask(0));
938 }
939
940 /*
941  * Various sanity checks.
942  */
943 static int __init smp_sanity_check(unsigned max_cpus)
944 {
945         preempt_disable();
946
947 #if !defined(CONFIG_X86_BIGSMP) && defined(CONFIG_X86_32)
948         if (def_to_bigsmp && nr_cpu_ids > 8) {
949                 unsigned int cpu;
950                 unsigned nr;
951
952                 pr_warn("More than 8 CPUs detected - skipping them\n"
953                         "Use CONFIG_X86_BIGSMP\n");
954
955                 nr = 0;
956                 for_each_present_cpu(cpu) {
957                         if (nr >= 8)
958                                 set_cpu_present(cpu, false);
959                         nr++;
960                 }
961
962                 nr = 0;
963                 for_each_possible_cpu(cpu) {
964                         if (nr >= 8)
965                                 set_cpu_possible(cpu, false);
966                         nr++;
967                 }
968
969                 nr_cpu_ids = 8;
970         }
971 #endif
972
973         if (!physid_isset(hard_smp_processor_id(), phys_cpu_present_map)) {
974                 pr_warn("weird, boot CPU (#%d) not listed by the BIOS\n",
975                         hard_smp_processor_id());
976
977                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
978         }
979
980         /*
981          * If we couldn't find an SMP configuration at boot time,
982          * get out of here now!
983          */
984         if (!smp_found_config && !acpi_lapic) {
985                 preempt_enable();
986                 pr_notice("SMP motherboard not detected\n");
987                 disable_smp();
988                 if (APIC_init_uniprocessor())
989                         pr_notice("Local APIC not detected. Using dummy APIC emulation.\n");
990                 return -1;
991         }
992
993         /*
994          * Should not be necessary because the MP table should list the boot
995          * CPU too, but we do it for the sake of robustness anyway.
996          */
997         if (!apic->check_phys_apicid_present(boot_cpu_physical_apicid)) {
998                 pr_notice("weird, boot CPU (#%d) not listed by the BIOS\n",
999                           boot_cpu_physical_apicid);
1000                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1001         }
1002         preempt_enable();
1003
1004         /*
1005          * If we couldn't find a local APIC, then get out of here now!
1006          */
1007         if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid]) &&
1008             !cpu_has_apic) {
1009                 if (!disable_apic) {
1010                         pr_err("BIOS bug, local APIC #%d not detected!...\n",
1011                                 boot_cpu_physical_apicid);
1012                         pr_err("... forcing use of dummy APIC emulation (tell your hw vendor)\n");
1013                 }
1014                 smpboot_clear_io_apic();
1015                 disable_ioapic_support();
1016                 return -1;
1017         }
1018
1019         verify_local_APIC();
1020
1021         /*
1022          * If SMP should be disabled, then really disable it!
1023          */
1024         if (!max_cpus) {
1025                 pr_info("SMP mode deactivated\n");
1026                 smpboot_clear_io_apic();
1027
1028                 connect_bsp_APIC();
1029                 setup_local_APIC();
1030                 bsp_end_local_APIC_setup();
1031                 return -1;
1032         }
1033
1034         return 0;
1035 }
1036
1037 static void __init smp_cpu_index_default(void)
1038 {
1039         int i;
1040         struct cpuinfo_x86 *c;
1041
1042         for_each_possible_cpu(i) {
1043                 c = &cpu_data(i);
1044                 /* mark all to hotplug */
1045                 c->cpu_index = nr_cpu_ids;
1046         }
1047 }
1048
1049 /*
1050  * Prepare for SMP bootup.  The MP table or ACPI has been read
1051  * earlier.  Just do some sanity checking here and enable APIC mode.
1052  */
1053 void __init native_smp_prepare_cpus(unsigned int max_cpus)
1054 {
1055         unsigned int i;
1056
1057         preempt_disable();
1058         smp_cpu_index_default();
1059
1060         /*
1061          * Setup boot CPU information
1062          */
1063         smp_store_boot_cpu_info(); /* Final full version of the data */
1064         cpumask_copy(cpu_callin_mask, cpumask_of(0));
1065         mb();
1066
1067         current_thread_info()->cpu = 0;  /* needed? */
1068         for_each_possible_cpu(i) {
1069                 zalloc_cpumask_var(&per_cpu(cpu_sibling_map, i), GFP_KERNEL);
1070                 zalloc_cpumask_var(&per_cpu(cpu_core_map, i), GFP_KERNEL);
1071                 zalloc_cpumask_var(&per_cpu(cpu_llc_shared_map, i), GFP_KERNEL);
1072         }
1073         set_cpu_sibling_map(0);
1074
1075
1076         if (smp_sanity_check(max_cpus) < 0) {
1077                 pr_info("SMP disabled\n");
1078                 disable_smp();
1079                 goto out;
1080         }
1081
1082         default_setup_apic_routing();
1083
1084         preempt_disable();
1085         if (read_apic_id() != boot_cpu_physical_apicid) {
1086                 panic("Boot APIC ID in local APIC unexpected (%d vs %d)",
1087                      read_apic_id(), boot_cpu_physical_apicid);
1088                 /* Or can we switch back to PIC here? */
1089         }
1090         preempt_enable();
1091
1092         connect_bsp_APIC();
1093
1094         /*
1095          * Switch from PIC to APIC mode.
1096          */
1097         setup_local_APIC();
1098
1099         if (x2apic_mode)
1100                 cpu0_logical_apicid = apic_read(APIC_LDR);
1101         else
1102                 cpu0_logical_apicid = GET_APIC_LOGICAL_ID(apic_read(APIC_LDR));
1103
1104         /*
1105          * Enable IO APIC before setting up error vector
1106          */
1107         if (!skip_ioapic_setup && nr_ioapics)
1108                 enable_IO_APIC();
1109
1110         bsp_end_local_APIC_setup();
1111
1112         if (apic->setup_portio_remap)
1113                 apic->setup_portio_remap();
1114
1115         smpboot_setup_io_apic();
1116         /*
1117          * Set up local APIC timer on boot CPU.
1118          */
1119
1120         pr_info("CPU%d: ", 0);
1121         print_cpu_info(&cpu_data(0));
1122         x86_init.timers.setup_percpu_clockev();
1123
1124         if (is_uv_system())
1125                 uv_system_init();
1126
1127         set_mtrr_aps_delayed_init();
1128 out:
1129         preempt_enable();
1130 }
1131
1132 void arch_enable_nonboot_cpus_begin(void)
1133 {
1134         set_mtrr_aps_delayed_init();
1135 }
1136
1137 void arch_enable_nonboot_cpus_end(void)
1138 {
1139         mtrr_aps_init();
1140 }
1141
1142 /*
1143  * Early setup to make printk work.
1144  */
1145 void __init native_smp_prepare_boot_cpu(void)
1146 {
1147         int me = smp_processor_id();
1148         switch_to_new_gdt(me);
1149         /* already set me in cpu_online_mask in boot_cpu_init() */
1150         cpumask_set_cpu(me, cpu_callout_mask);
1151         per_cpu(cpu_state, me) = CPU_ONLINE;
1152 }
1153
1154 void __init native_smp_cpus_done(unsigned int max_cpus)
1155 {
1156         pr_debug("Boot done\n");
1157
1158         nmi_selftest();
1159         impress_friends();
1160 #ifdef CONFIG_X86_IO_APIC
1161         setup_ioapic_dest();
1162 #endif
1163         mtrr_aps_init();
1164 }
1165
1166 static int __initdata setup_possible_cpus = -1;
1167 static int __init _setup_possible_cpus(char *str)
1168 {
1169         get_option(&str, &setup_possible_cpus);
1170         return 0;
1171 }
1172 early_param("possible_cpus", _setup_possible_cpus);
1173
1174
1175 /*
1176  * cpu_possible_mask should be static, it cannot change as cpu's
1177  * are onlined, or offlined. The reason is per-cpu data-structures
1178  * are allocated by some modules at init time, and dont expect to
1179  * do this dynamically on cpu arrival/departure.
1180  * cpu_present_mask on the other hand can change dynamically.
1181  * In case when cpu_hotplug is not compiled, then we resort to current
1182  * behaviour, which is cpu_possible == cpu_present.
1183  * - Ashok Raj
1184  *
1185  * Three ways to find out the number of additional hotplug CPUs:
1186  * - If the BIOS specified disabled CPUs in ACPI/mptables use that.
1187  * - The user can overwrite it with possible_cpus=NUM
1188  * - Otherwise don't reserve additional CPUs.
1189  * We do this because additional CPUs waste a lot of memory.
1190  * -AK
1191  */
1192 __init void prefill_possible_map(void)
1193 {
1194         int i, possible;
1195
1196         /* no processor from mptable or madt */
1197         if (!num_processors)
1198                 num_processors = 1;
1199
1200         i = setup_max_cpus ?: 1;
1201         if (setup_possible_cpus == -1) {
1202                 possible = num_processors;
1203 #ifdef CONFIG_HOTPLUG_CPU
1204                 if (setup_max_cpus)
1205                         possible += disabled_cpus;
1206 #else
1207                 if (possible > i)
1208                         possible = i;
1209 #endif
1210         } else
1211                 possible = setup_possible_cpus;
1212
1213         total_cpus = max_t(int, possible, num_processors + disabled_cpus);
1214
1215         /* nr_cpu_ids could be reduced via nr_cpus= */
1216         if (possible > nr_cpu_ids) {
1217                 pr_warn("%d Processors exceeds NR_CPUS limit of %d\n",
1218                         possible, nr_cpu_ids);
1219                 possible = nr_cpu_ids;
1220         }
1221
1222 #ifdef CONFIG_HOTPLUG_CPU
1223         if (!setup_max_cpus)
1224 #endif
1225         if (possible > i) {
1226                 pr_warn("%d Processors exceeds max_cpus limit of %u\n",
1227                         possible, setup_max_cpus);
1228                 possible = i;
1229         }
1230
1231         pr_info("Allowing %d CPUs, %d hotplug CPUs\n",
1232                 possible, max_t(int, possible - num_processors, 0));
1233
1234         for (i = 0; i < possible; i++)
1235                 set_cpu_possible(i, true);
1236         for (; i < NR_CPUS; i++)
1237                 set_cpu_possible(i, false);
1238
1239         nr_cpu_ids = possible;
1240 }
1241
1242 #ifdef CONFIG_HOTPLUG_CPU
1243
1244 static void remove_siblinginfo(int cpu)
1245 {
1246         int sibling;
1247         struct cpuinfo_x86 *c = &cpu_data(cpu);
1248
1249         for_each_cpu(sibling, cpu_core_mask(cpu)) {
1250                 cpumask_clear_cpu(cpu, cpu_core_mask(sibling));
1251                 /*/
1252                  * last thread sibling in this cpu core going down
1253                  */
1254                 if (cpumask_weight(cpu_sibling_mask(cpu)) == 1)
1255                         cpu_data(sibling).booted_cores--;
1256         }
1257
1258         for_each_cpu(sibling, cpu_sibling_mask(cpu))
1259                 cpumask_clear_cpu(cpu, cpu_sibling_mask(sibling));
1260         cpumask_clear(cpu_sibling_mask(cpu));
1261         cpumask_clear(cpu_core_mask(cpu));
1262         c->phys_proc_id = 0;
1263         c->cpu_core_id = 0;
1264         cpumask_clear_cpu(cpu, cpu_sibling_setup_mask);
1265 }
1266
1267 static void __ref remove_cpu_from_maps(int cpu)
1268 {
1269         set_cpu_online(cpu, false);
1270         cpumask_clear_cpu(cpu, cpu_callout_mask);
1271         cpumask_clear_cpu(cpu, cpu_callin_mask);
1272         /* was set by cpu_init() */
1273         cpumask_clear_cpu(cpu, cpu_initialized_mask);
1274         numa_remove_cpu(cpu);
1275 }
1276
1277 void cpu_disable_common(void)
1278 {
1279         int cpu = smp_processor_id();
1280
1281         remove_siblinginfo(cpu);
1282
1283         /* It's now safe to remove this processor from the online map */
1284         lock_vector_lock();
1285         remove_cpu_from_maps(cpu);
1286         unlock_vector_lock();
1287         fixup_irqs();
1288 }
1289
1290 int native_cpu_disable(void)
1291 {
1292         clear_local_APIC();
1293
1294         cpu_disable_common();
1295         return 0;
1296 }
1297
1298 void native_cpu_die(unsigned int cpu)
1299 {
1300         /* We don't do anything here: idle task is faking death itself. */
1301         unsigned int i;
1302
1303         for (i = 0; i < 10; i++) {
1304                 /* They ack this in play_dead by setting CPU_DEAD */
1305                 if (per_cpu(cpu_state, cpu) == CPU_DEAD) {
1306                         if (system_state == SYSTEM_RUNNING)
1307                                 pr_info("CPU %u is now offline\n", cpu);
1308                         return;
1309                 }
1310                 msleep(100);
1311         }
1312         pr_err("CPU %u didn't die...\n", cpu);
1313 }
1314
1315 void play_dead_common(void)
1316 {
1317         idle_task_exit();
1318         reset_lazy_tlbstate();
1319         amd_e400_remove_cpu(raw_smp_processor_id());
1320
1321         mb();
1322         /* Ack it */
1323         __this_cpu_write(cpu_state, CPU_DEAD);
1324
1325         /*
1326          * With physical CPU hotplug, we should halt the cpu
1327          */
1328         local_irq_disable();
1329 }
1330
1331 static bool wakeup_cpu0(void)
1332 {
1333         if (smp_processor_id() == 0 && enable_start_cpu0)
1334                 return true;
1335
1336         return false;
1337 }
1338
1339 /*
1340  * We need to flush the caches before going to sleep, lest we have
1341  * dirty data in our caches when we come back up.
1342  */
1343 static inline void mwait_play_dead(void)
1344 {
1345         unsigned int eax, ebx, ecx, edx;
1346         unsigned int highest_cstate = 0;
1347         unsigned int highest_subcstate = 0;
1348         void *mwait_ptr;
1349         int i;
1350
1351         if (!this_cpu_has(X86_FEATURE_MWAIT))
1352                 return;
1353         if (!this_cpu_has(X86_FEATURE_CLFLSH))
1354                 return;
1355         if (__this_cpu_read(cpu_info.cpuid_level) < CPUID_MWAIT_LEAF)
1356                 return;
1357
1358         eax = CPUID_MWAIT_LEAF;
1359         ecx = 0;
1360         native_cpuid(&eax, &ebx, &ecx, &edx);
1361
1362         /*
1363          * eax will be 0 if EDX enumeration is not valid.
1364          * Initialized below to cstate, sub_cstate value when EDX is valid.
1365          */
1366         if (!(ecx & CPUID5_ECX_EXTENSIONS_SUPPORTED)) {
1367                 eax = 0;
1368         } else {
1369                 edx >>= MWAIT_SUBSTATE_SIZE;
1370                 for (i = 0; i < 7 && edx; i++, edx >>= MWAIT_SUBSTATE_SIZE) {
1371                         if (edx & MWAIT_SUBSTATE_MASK) {
1372                                 highest_cstate = i;
1373                                 highest_subcstate = edx & MWAIT_SUBSTATE_MASK;
1374                         }
1375                 }
1376                 eax = (highest_cstate << MWAIT_SUBSTATE_SIZE) |
1377                         (highest_subcstate - 1);
1378         }
1379
1380         /*
1381          * This should be a memory location in a cache line which is
1382          * unlikely to be touched by other processors.  The actual
1383          * content is immaterial as it is not actually modified in any way.
1384          */
1385         mwait_ptr = &current_thread_info()->flags;
1386
1387         wbinvd();
1388
1389         while (1) {
1390                 /*
1391                  * The CLFLUSH is a workaround for erratum AAI65 for
1392                  * the Xeon 7400 series.  It's not clear it is actually
1393                  * needed, but it should be harmless in either case.
1394                  * The WBINVD is insufficient due to the spurious-wakeup
1395                  * case where we return around the loop.
1396                  */
1397                 clflush(mwait_ptr);
1398                 __monitor(mwait_ptr, 0, 0);
1399                 mb();
1400                 __mwait(eax, 0);
1401                 /*
1402                  * If NMI wants to wake up CPU0, start CPU0.
1403                  */
1404                 if (wakeup_cpu0())
1405                         start_cpu0();
1406         }
1407 }
1408
1409 static inline void hlt_play_dead(void)
1410 {
1411         if (__this_cpu_read(cpu_info.x86) >= 4)
1412                 wbinvd();
1413
1414         while (1) {
1415                 native_halt();
1416                 /*
1417                  * If NMI wants to wake up CPU0, start CPU0.
1418                  */
1419                 if (wakeup_cpu0())
1420                         start_cpu0();
1421         }
1422 }
1423
1424 void native_play_dead(void)
1425 {
1426         play_dead_common();
1427         tboot_shutdown(TB_SHUTDOWN_WFS);
1428
1429         mwait_play_dead();      /* Only returns on failure */
1430         if (cpuidle_play_dead())
1431                 hlt_play_dead();
1432 }
1433
1434 #else /* ... !CONFIG_HOTPLUG_CPU */
1435 int native_cpu_disable(void)
1436 {
1437         return -ENOSYS;
1438 }
1439
1440 void native_cpu_die(unsigned int cpu)
1441 {
1442         /* We said "no" in __cpu_disable */
1443         BUG();
1444 }
1445
1446 void native_play_dead(void)
1447 {
1448         BUG();
1449 }
1450
1451 #endif