]> git.karo-electronics.de Git - karo-tx-linux.git/blob - drivers/net/ethernet/emulex/benet/be.h
Merge remote-tracking branch 'md/for-next'
[karo-tx-linux.git] / drivers / net / ethernet / emulex / benet / be.h
1 /*
2  * Copyright (C) 2005 - 2013 Emulex
3  * All rights reserved.
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License version 2
7  * as published by the Free Software Foundation.  The full GNU General
8  * Public License is included in this distribution in the file called COPYING.
9  *
10  * Contact Information:
11  * linux-drivers@emulex.com
12  *
13  * Emulex
14  * 3333 Susan Street
15  * Costa Mesa, CA 92626
16  */
17
18 #ifndef BE_H
19 #define BE_H
20
21 #include <linux/pci.h>
22 #include <linux/etherdevice.h>
23 #include <linux/delay.h>
24 #include <net/tcp.h>
25 #include <net/ip.h>
26 #include <net/ipv6.h>
27 #include <linux/if_vlan.h>
28 #include <linux/workqueue.h>
29 #include <linux/interrupt.h>
30 #include <linux/firmware.h>
31 #include <linux/slab.h>
32 #include <linux/u64_stats_sync.h>
33
34 #include "be_hw.h"
35 #include "be_roce.h"
36
37 #define DRV_VER                 "4.9.224.0u"
38 #define DRV_NAME                "be2net"
39 #define BE_NAME                 "Emulex BladeEngine2"
40 #define BE3_NAME                "Emulex BladeEngine3"
41 #define OC_NAME                 "Emulex OneConnect"
42 #define OC_NAME_BE              OC_NAME "(be3)"
43 #define OC_NAME_LANCER          OC_NAME "(Lancer)"
44 #define OC_NAME_SH              OC_NAME "(Skyhawk)"
45 #define DRV_DESC                "Emulex OneConnect 10Gbps NIC Driver"
46
47 #define BE_VENDOR_ID            0x19a2
48 #define EMULEX_VENDOR_ID        0x10df
49 #define BE_DEVICE_ID1           0x211
50 #define BE_DEVICE_ID2           0x221
51 #define OC_DEVICE_ID1           0x700   /* Device Id for BE2 cards */
52 #define OC_DEVICE_ID2           0x710   /* Device Id for BE3 cards */
53 #define OC_DEVICE_ID3           0xe220  /* Device id for Lancer cards */
54 #define OC_DEVICE_ID4           0xe228   /* Device id for VF in Lancer */
55 #define OC_DEVICE_ID5           0x720   /* Device Id for Skyhawk cards */
56 #define OC_DEVICE_ID6           0x728   /* Device id for VF in SkyHawk */
57 #define OC_SUBSYS_DEVICE_ID1    0xE602
58 #define OC_SUBSYS_DEVICE_ID2    0xE642
59 #define OC_SUBSYS_DEVICE_ID3    0xE612
60 #define OC_SUBSYS_DEVICE_ID4    0xE652
61
62 static inline char *nic_name(struct pci_dev *pdev)
63 {
64         switch (pdev->device) {
65         case OC_DEVICE_ID1:
66                 return OC_NAME;
67         case OC_DEVICE_ID2:
68                 return OC_NAME_BE;
69         case OC_DEVICE_ID3:
70         case OC_DEVICE_ID4:
71                 return OC_NAME_LANCER;
72         case BE_DEVICE_ID2:
73                 return BE3_NAME;
74         case OC_DEVICE_ID5:
75         case OC_DEVICE_ID6:
76                 return OC_NAME_SH;
77         default:
78                 return BE_NAME;
79         }
80 }
81
82 /* Number of bytes of an RX frame that are copied to skb->data */
83 #define BE_HDR_LEN              ((u16) 64)
84 /* allocate extra space to allow tunneling decapsulation without head reallocation */
85 #define BE_RX_SKB_ALLOC_SIZE (BE_HDR_LEN + 64)
86
87 #define BE_MAX_JUMBO_FRAME_SIZE 9018
88 #define BE_MIN_MTU              256
89
90 #define BE_NUM_VLANS_SUPPORTED  64
91 #define BE_UMC_NUM_VLANS_SUPPORTED      15
92 #define BE_MAX_EQD              128u
93 #define BE_MAX_TX_FRAG_COUNT    30
94
95 #define EVNT_Q_LEN              1024
96 #define TX_Q_LEN                2048
97 #define TX_CQ_LEN               1024
98 #define RX_Q_LEN                1024    /* Does not support any other value */
99 #define RX_CQ_LEN               1024
100 #define MCC_Q_LEN               128     /* total size not to exceed 8 pages */
101 #define MCC_CQ_LEN              256
102
103 #define BE2_MAX_RSS_QS          4
104 #define BE3_MAX_RSS_QS          16
105 #define BE3_MAX_TX_QS           16
106 #define BE3_MAX_EVT_QS          16
107
108 #define MAX_RX_QS               32
109 #define MAX_EVT_QS              32
110 #define MAX_TX_QS               32
111
112 #define MAX_ROCE_EQS            5
113 #define MAX_MSIX_VECTORS        32
114 #define MIN_MSIX_VECTORS        1
115 #define BE_TX_BUDGET            256
116 #define BE_NAPI_WEIGHT          64
117 #define MAX_RX_POST             BE_NAPI_WEIGHT /* Frags posted at a time */
118 #define RX_FRAGS_REFILL_WM      (RX_Q_LEN - MAX_RX_POST)
119
120 #define MAX_VFS                 30 /* Max VFs supported by BE3 FW */
121 #define FW_VER_LEN              32
122
123 struct be_dma_mem {
124         void *va;
125         dma_addr_t dma;
126         u32 size;
127 };
128
129 struct be_queue_info {
130         struct be_dma_mem dma_mem;
131         u16 len;
132         u16 entry_size; /* Size of an element in the queue */
133         u16 id;
134         u16 tail, head;
135         bool created;
136         atomic_t used;  /* Number of valid elements in the queue */
137 };
138
139 static inline u32 MODULO(u16 val, u16 limit)
140 {
141         BUG_ON(limit & (limit - 1));
142         return val & (limit - 1);
143 }
144
145 static inline void index_adv(u16 *index, u16 val, u16 limit)
146 {
147         *index = MODULO((*index + val), limit);
148 }
149
150 static inline void index_inc(u16 *index, u16 limit)
151 {
152         *index = MODULO((*index + 1), limit);
153 }
154
155 static inline void *queue_head_node(struct be_queue_info *q)
156 {
157         return q->dma_mem.va + q->head * q->entry_size;
158 }
159
160 static inline void *queue_tail_node(struct be_queue_info *q)
161 {
162         return q->dma_mem.va + q->tail * q->entry_size;
163 }
164
165 static inline void *queue_index_node(struct be_queue_info *q, u16 index)
166 {
167         return q->dma_mem.va + index * q->entry_size;
168 }
169
170 static inline void queue_head_inc(struct be_queue_info *q)
171 {
172         index_inc(&q->head, q->len);
173 }
174
175 static inline void index_dec(u16 *index, u16 limit)
176 {
177         *index = MODULO((*index - 1), limit);
178 }
179
180 static inline void queue_tail_inc(struct be_queue_info *q)
181 {
182         index_inc(&q->tail, q->len);
183 }
184
185 struct be_eq_obj {
186         struct be_queue_info q;
187         char desc[32];
188
189         /* Adaptive interrupt coalescing (AIC) info */
190         bool enable_aic;
191         u32 min_eqd;            /* in usecs */
192         u32 max_eqd;            /* in usecs */
193         u32 eqd;                /* configured val when aic is off */
194         u32 cur_eqd;            /* in usecs */
195
196         u8 idx;                 /* array index */
197         u8 msix_idx;
198         u16 tx_budget;
199         u16 spurious_intr;
200         struct napi_struct napi;
201         struct be_adapter *adapter;
202 } ____cacheline_aligned_in_smp;
203
204 struct be_aic_obj {             /* Adaptive interrupt coalescing (AIC) info */
205         bool enable;
206         u32 min_eqd;            /* in usecs */
207         u32 max_eqd;            /* in usecs */
208         u32 prev_eqd;           /* in usecs */
209         u32 et_eqd;             /* configured val when aic is off */
210         ulong jiffies;
211         u64 rx_pkts_prev;       /* Used to calculate RX pps */
212         u64 tx_reqs_prev;       /* Used to calculate TX pps */
213 };
214
215 struct be_mcc_obj {
216         struct be_queue_info q;
217         struct be_queue_info cq;
218         bool rearm_cq;
219 };
220
221 struct be_tx_stats {
222         u64 tx_bytes;
223         u64 tx_pkts;
224         u64 tx_reqs;
225         u64 tx_wrbs;
226         u64 tx_compl;
227         ulong tx_jiffies;
228         u32 tx_stops;
229         u32 tx_drv_drops;       /* pkts dropped by driver */
230         struct u64_stats_sync sync;
231         struct u64_stats_sync sync_compl;
232 };
233
234 struct be_tx_obj {
235         u32 db_offset;
236         struct be_queue_info q;
237         struct be_queue_info cq;
238         /* Remember the skbs that were transmitted */
239         struct sk_buff *sent_skb_list[TX_Q_LEN];
240         struct be_tx_stats stats;
241 } ____cacheline_aligned_in_smp;
242
243 /* Struct to remember the pages posted for rx frags */
244 struct be_rx_page_info {
245         struct page *page;
246         DEFINE_DMA_UNMAP_ADDR(bus);
247         u16 page_offset;
248         bool last_page_user;
249 };
250
251 struct be_rx_stats {
252         u64 rx_bytes;
253         u64 rx_pkts;
254         u32 rx_drops_no_skbs;   /* skb allocation errors */
255         u32 rx_drops_no_frags;  /* HW has no fetched frags */
256         u32 rx_post_fail;       /* page post alloc failures */
257         u32 rx_compl;
258         u32 rx_mcast_pkts;
259         u32 rx_compl_err;       /* completions with err set */
260         struct u64_stats_sync sync;
261 };
262
263 struct be_rx_compl_info {
264         u32 rss_hash;
265         u16 vlan_tag;
266         u16 pkt_size;
267         u16 rxq_idx;
268         u16 port;
269         u8 vlanf;
270         u8 num_rcvd;
271         u8 err;
272         u8 ipf;
273         u8 tcpf;
274         u8 udpf;
275         u8 ip_csum;
276         u8 l4_csum;
277         u8 ipv6;
278         u8 vtm;
279         u8 pkt_type;
280         u8 ip_frag;
281 };
282
283 struct be_rx_obj {
284         struct be_adapter *adapter;
285         struct be_queue_info q;
286         struct be_queue_info cq;
287         struct be_rx_compl_info rxcp;
288         struct be_rx_page_info page_info_tbl[RX_Q_LEN];
289         struct be_rx_stats stats;
290         u8 rss_id;
291         bool rx_post_starved;   /* Zero rx frags have been posted to BE */
292 } ____cacheline_aligned_in_smp;
293
294 struct be_drv_stats {
295         u32 be_on_die_temperature;
296         u32 eth_red_drops;
297         u32 rx_drops_no_pbuf;
298         u32 rx_drops_no_txpb;
299         u32 rx_drops_no_erx_descr;
300         u32 rx_drops_no_tpre_descr;
301         u32 rx_drops_too_many_frags;
302         u32 forwarded_packets;
303         u32 rx_drops_mtu;
304         u32 rx_crc_errors;
305         u32 rx_alignment_symbol_errors;
306         u32 rx_pause_frames;
307         u32 rx_priority_pause_frames;
308         u32 rx_control_frames;
309         u32 rx_in_range_errors;
310         u32 rx_out_range_errors;
311         u32 rx_frame_too_long;
312         u32 rx_address_filtered;
313         u32 rx_dropped_too_small;
314         u32 rx_dropped_too_short;
315         u32 rx_dropped_header_too_small;
316         u32 rx_dropped_tcp_length;
317         u32 rx_dropped_runt;
318         u32 rx_ip_checksum_errs;
319         u32 rx_tcp_checksum_errs;
320         u32 rx_udp_checksum_errs;
321         u32 tx_pauseframes;
322         u32 tx_priority_pauseframes;
323         u32 tx_controlframes;
324         u32 rxpp_fifo_overflow_drop;
325         u32 rx_input_fifo_overflow_drop;
326         u32 pmem_fifo_overflow_drop;
327         u32 jabber_events;
328         u32 rx_roce_bytes_lsd;
329         u32 rx_roce_bytes_msd;
330         u32 rx_roce_frames;
331         u32 roce_drops_payload_len;
332         u32 roce_drops_crc;
333 };
334
335 struct be_vf_cfg {
336         unsigned char mac_addr[ETH_ALEN];
337         int if_handle;
338         int pmac_id;
339         u16 def_vid;
340         u16 vlan_tag;
341         u32 tx_rate;
342 };
343
344 enum vf_state {
345         ENABLED = 0,
346         ASSIGNED = 1
347 };
348
349 #define BE_FLAGS_LINK_STATUS_INIT               1
350 #define BE_FLAGS_WORKER_SCHEDULED               (1 << 3)
351 #define BE_FLAGS_VLAN_PROMISC                   (1 << 4)
352 #define BE_FLAGS_NAPI_ENABLED                   (1 << 9)
353 #define BE_UC_PMAC_COUNT                30
354 #define BE_VF_UC_PMAC_COUNT             2
355 #define BE_FLAGS_QNQ_ASYNC_EVT_RCVD             (1 << 11)
356
357 /* Ethtool set_dump flags */
358 #define LANCER_INITIATE_FW_DUMP                 0x1
359
360 struct phy_info {
361         u8 transceiver;
362         u8 autoneg;
363         u8 fc_autoneg;
364         u8 port_type;
365         u16 phy_type;
366         u16 interface_type;
367         u32 misc_params;
368         u16 auto_speeds_supported;
369         u16 fixed_speeds_supported;
370         int link_speed;
371         u32 dac_cable_len;
372         u32 advertising;
373         u32 supported;
374 };
375
376 struct be_resources {
377         u16 max_vfs;            /* Total VFs "really" supported by FW/HW */
378         u16 max_mcast_mac;
379         u16 max_tx_qs;
380         u16 max_rss_qs;
381         u16 max_rx_qs;
382         u16 max_uc_mac;         /* Max UC MACs programmable */
383         u16 max_vlans;          /* Number of vlans supported */
384         u16 max_evt_qs;
385         u32 if_cap_flags;
386 };
387
388 struct be_adapter {
389         struct pci_dev *pdev;
390         struct net_device *netdev;
391
392         u8 __iomem *csr;        /* CSR BAR used only for BE2/3 */
393         u8 __iomem *db;         /* Door Bell */
394
395         struct mutex mbox_lock; /* For serializing mbox cmds to BE card */
396         struct be_dma_mem mbox_mem;
397         /* Mbox mem is adjusted to align to 16 bytes. The allocated addr
398          * is stored for freeing purpose */
399         struct be_dma_mem mbox_mem_alloced;
400
401         struct be_mcc_obj mcc_obj;
402         spinlock_t mcc_lock;    /* For serializing mcc cmds to BE card */
403         spinlock_t mcc_cq_lock;
404
405         u16 cfg_num_qs;         /* configured via set-channels */
406         u16 num_evt_qs;
407         u16 num_msix_vec;
408         struct be_eq_obj eq_obj[MAX_EVT_QS];
409         struct msix_entry msix_entries[MAX_MSIX_VECTORS];
410         bool isr_registered;
411
412         /* TX Rings */
413         u16 num_tx_qs;
414         struct be_tx_obj tx_obj[MAX_TX_QS];
415
416         /* Rx rings */
417         u16 num_rx_qs;
418         struct be_rx_obj rx_obj[MAX_RX_QS];
419         u32 big_page_size;      /* Compounded page size shared by rx wrbs */
420
421         struct be_drv_stats drv_stats;
422         struct be_aic_obj aic_obj[MAX_EVT_QS];
423         u16 vlans_added;
424         u8 vlan_tag[VLAN_N_VID];
425         u8 vlan_prio_bmap;      /* Available Priority BitMap */
426         u16 recommended_prio;   /* Recommended Priority */
427         struct be_dma_mem rx_filter; /* Cmd DMA mem for rx-filter */
428
429         struct be_dma_mem stats_cmd;
430         /* Work queue used to perform periodic tasks like getting statistics */
431         struct delayed_work work;
432         u16 work_counter;
433
434         struct delayed_work func_recovery_work;
435         u32 flags;
436         u32 cmd_privileges;
437         /* Ethtool knobs and info */
438         char fw_ver[FW_VER_LEN];
439         char fw_on_flash[FW_VER_LEN];
440         int if_handle;          /* Used to configure filtering */
441         u32 *pmac_id;           /* MAC addr handle used by BE card */
442         u32 beacon_state;       /* for set_phys_id */
443
444         bool eeh_error;
445         bool fw_timeout;
446         bool hw_error;
447
448         u32 port_num;
449         bool promiscuous;
450         u32 function_mode;
451         u32 function_caps;
452         u32 rx_fc;              /* Rx flow control */
453         u32 tx_fc;              /* Tx flow control */
454         bool stats_cmd_sent;
455         u32 if_type;
456         struct {
457                 u32 size;
458                 u32 total_size;
459                 u64 io_addr;
460         } roce_db;
461         u32 num_msix_roce_vec;
462         struct ocrdma_dev *ocrdma_dev;
463         struct list_head entry;
464
465         u32 flash_status;
466         struct completion flash_compl;
467
468         struct be_resources res;        /* resources available for the func */
469         u16 num_vfs;                    /* Number of VFs provisioned by PF */
470         u8 virtfn;
471         struct be_vf_cfg *vf_cfg;
472         bool be3_native;
473         u32 sli_family;
474         u8 hba_port_num;
475         u16 pvid;
476         struct phy_info phy;
477         u8 wol_cap;
478         bool wol;
479         u32 uc_macs;            /* Count of secondary UC MAC programmed */
480         u16 asic_rev;
481         u16 qnq_vid;
482         u32 msg_enable;
483         int be_get_temp_freq;
484         u8 pf_number;
485         u64 rss_flags;
486 };
487
488 #define be_physfn(adapter)              (!adapter->virtfn)
489 #define sriov_enabled(adapter)          (adapter->num_vfs > 0)
490 #define sriov_want(adapter)             (be_physfn(adapter) &&  \
491                                          (num_vfs || pci_num_vf(adapter->pdev)))
492 #define for_all_vfs(adapter, vf_cfg, i)                                 \
493         for (i = 0, vf_cfg = &adapter->vf_cfg[i]; i < adapter->num_vfs; \
494                 i++, vf_cfg++)
495
496 #define ON                              1
497 #define OFF                             0
498
499 #define be_max_vlans(adapter)           (adapter->res.max_vlans)
500 #define be_max_uc(adapter)              (adapter->res.max_uc_mac)
501 #define be_max_mc(adapter)              (adapter->res.max_mcast_mac)
502 #define be_max_vfs(adapter)             (adapter->res.max_vfs)
503 #define be_max_rss(adapter)             (adapter->res.max_rss_qs)
504 #define be_max_txqs(adapter)            (adapter->res.max_tx_qs)
505 #define be_max_prio_txqs(adapter)       (adapter->res.max_prio_tx_qs)
506 #define be_max_rxqs(adapter)            (adapter->res.max_rx_qs)
507 #define be_max_eqs(adapter)             (adapter->res.max_evt_qs)
508 #define be_if_cap_flags(adapter)        (adapter->res.if_cap_flags)
509
510 static inline u16 be_max_qs(struct be_adapter *adapter)
511 {
512         /* If no RSS, need atleast the one def RXQ */
513         u16 num = max_t(u16, be_max_rss(adapter), 1);
514
515         num = min(num, be_max_eqs(adapter));
516         return min_t(u16, num, num_online_cpus());
517 }
518
519 #define lancer_chip(adapter)    (adapter->pdev->device == OC_DEVICE_ID3 || \
520                                  adapter->pdev->device == OC_DEVICE_ID4)
521
522 #define skyhawk_chip(adapter)   (adapter->pdev->device == OC_DEVICE_ID5 || \
523                                  adapter->pdev->device == OC_DEVICE_ID6)
524
525 #define BE3_chip(adapter)       (adapter->pdev->device == BE_DEVICE_ID2 || \
526                                  adapter->pdev->device == OC_DEVICE_ID2)
527
528 #define BE2_chip(adapter)       (adapter->pdev->device == BE_DEVICE_ID1 || \
529                                  adapter->pdev->device == OC_DEVICE_ID1)
530
531 #define BEx_chip(adapter)       (BE3_chip(adapter) || BE2_chip(adapter))
532
533 #define be_roce_supported(adapter)      (skyhawk_chip(adapter) && \
534                                         (adapter->function_mode & RDMA_ENABLED))
535
536 extern const struct ethtool_ops be_ethtool_ops;
537
538 #define msix_enabled(adapter)           (adapter->num_msix_vec > 0)
539 #define num_irqs(adapter)               (msix_enabled(adapter) ?        \
540                                                 adapter->num_msix_vec : 1)
541 #define tx_stats(txo)                   (&(txo)->stats)
542 #define rx_stats(rxo)                   (&(rxo)->stats)
543
544 /* The default RXQ is the last RXQ */
545 #define default_rxo(adpt)               (&adpt->rx_obj[adpt->num_rx_qs - 1])
546
547 #define for_all_rx_queues(adapter, rxo, i)                              \
548         for (i = 0, rxo = &adapter->rx_obj[i]; i < adapter->num_rx_qs;  \
549                 i++, rxo++)
550
551 /* Skip the default non-rss queue (last one)*/
552 #define for_all_rss_queues(adapter, rxo, i)                             \
553         for (i = 0, rxo = &adapter->rx_obj[i]; i < (adapter->num_rx_qs - 1);\
554                 i++, rxo++)
555
556 #define for_all_tx_queues(adapter, txo, i)                              \
557         for (i = 0, txo = &adapter->tx_obj[i]; i < adapter->num_tx_qs;  \
558                 i++, txo++)
559
560 #define for_all_evt_queues(adapter, eqo, i)                             \
561         for (i = 0, eqo = &adapter->eq_obj[i]; i < adapter->num_evt_qs; \
562                 i++, eqo++)
563
564 #define is_mcc_eqo(eqo)                 (eqo->idx == 0)
565 #define mcc_eqo(adapter)                (&adapter->eq_obj[0])
566
567 #define PAGE_SHIFT_4K           12
568 #define PAGE_SIZE_4K            (1 << PAGE_SHIFT_4K)
569
570 /* Returns number of pages spanned by the data starting at the given addr */
571 #define PAGES_4K_SPANNED(_address, size)                                \
572                 ((u32)((((size_t)(_address) & (PAGE_SIZE_4K - 1)) +     \
573                         (size) + (PAGE_SIZE_4K - 1)) >> PAGE_SHIFT_4K))
574
575 /* Returns bit offset within a DWORD of a bitfield */
576 #define AMAP_BIT_OFFSET(_struct, field)                                 \
577                 (((size_t)&(((_struct *)0)->field))%32)
578
579 /* Returns the bit mask of the field that is NOT shifted into location. */
580 static inline u32 amap_mask(u32 bitsize)
581 {
582         return (bitsize == 32 ? 0xFFFFFFFF : (1 << bitsize) - 1);
583 }
584
585 static inline void
586 amap_set(void *ptr, u32 dw_offset, u32 mask, u32 offset, u32 value)
587 {
588         u32 *dw = (u32 *) ptr + dw_offset;
589         *dw &= ~(mask << offset);
590         *dw |= (mask & value) << offset;
591 }
592
593 #define AMAP_SET_BITS(_struct, field, ptr, val)                         \
594                 amap_set(ptr,                                           \
595                         offsetof(_struct, field)/32,                    \
596                         amap_mask(sizeof(((_struct *)0)->field)),       \
597                         AMAP_BIT_OFFSET(_struct, field),                \
598                         val)
599
600 static inline u32 amap_get(void *ptr, u32 dw_offset, u32 mask, u32 offset)
601 {
602         u32 *dw = (u32 *) ptr;
603         return mask & (*(dw + dw_offset) >> offset);
604 }
605
606 #define AMAP_GET_BITS(_struct, field, ptr)                              \
607                 amap_get(ptr,                                           \
608                         offsetof(_struct, field)/32,                    \
609                         amap_mask(sizeof(((_struct *)0)->field)),       \
610                         AMAP_BIT_OFFSET(_struct, field))
611
612 #define be_dws_cpu_to_le(wrb, len)      swap_dws(wrb, len)
613 #define be_dws_le_to_cpu(wrb, len)      swap_dws(wrb, len)
614 static inline void swap_dws(void *wrb, int len)
615 {
616 #ifdef __BIG_ENDIAN
617         u32 *dw = wrb;
618         BUG_ON(len % 4);
619         do {
620                 *dw = cpu_to_le32(*dw);
621                 dw++;
622                 len -= 4;
623         } while (len);
624 #endif                          /* __BIG_ENDIAN */
625 }
626
627 static inline u8 is_tcp_pkt(struct sk_buff *skb)
628 {
629         u8 val = 0;
630
631         if (ip_hdr(skb)->version == 4)
632                 val = (ip_hdr(skb)->protocol == IPPROTO_TCP);
633         else if (ip_hdr(skb)->version == 6)
634                 val = (ipv6_hdr(skb)->nexthdr == NEXTHDR_TCP);
635
636         return val;
637 }
638
639 static inline u8 is_udp_pkt(struct sk_buff *skb)
640 {
641         u8 val = 0;
642
643         if (ip_hdr(skb)->version == 4)
644                 val = (ip_hdr(skb)->protocol == IPPROTO_UDP);
645         else if (ip_hdr(skb)->version == 6)
646                 val = (ipv6_hdr(skb)->nexthdr == NEXTHDR_UDP);
647
648         return val;
649 }
650
651 static inline bool is_ipv4_pkt(struct sk_buff *skb)
652 {
653         return skb->protocol == htons(ETH_P_IP) && ip_hdr(skb)->version == 4;
654 }
655
656 static inline void be_vf_eth_addr_generate(struct be_adapter *adapter, u8 *mac)
657 {
658         u32 addr;
659
660         addr = jhash(adapter->netdev->dev_addr, ETH_ALEN, 0);
661
662         mac[5] = (u8)(addr & 0xFF);
663         mac[4] = (u8)((addr >> 8) & 0xFF);
664         mac[3] = (u8)((addr >> 16) & 0xFF);
665         /* Use the OUI from the current MAC address */
666         memcpy(mac, adapter->netdev->dev_addr, 3);
667 }
668
669 static inline bool be_multi_rxq(const struct be_adapter *adapter)
670 {
671         return adapter->num_rx_qs > 1;
672 }
673
674 static inline bool be_error(struct be_adapter *adapter)
675 {
676         return adapter->eeh_error || adapter->hw_error || adapter->fw_timeout;
677 }
678
679 static inline bool be_hw_error(struct be_adapter *adapter)
680 {
681         return adapter->eeh_error || adapter->hw_error;
682 }
683
684 static inline void  be_clear_all_error(struct be_adapter *adapter)
685 {
686         adapter->eeh_error = false;
687         adapter->hw_error = false;
688         adapter->fw_timeout = false;
689 }
690
691 static inline bool be_is_wol_excluded(struct be_adapter *adapter)
692 {
693         struct pci_dev *pdev = adapter->pdev;
694
695         if (!be_physfn(adapter))
696                 return true;
697
698         switch (pdev->subsystem_device) {
699         case OC_SUBSYS_DEVICE_ID1:
700         case OC_SUBSYS_DEVICE_ID2:
701         case OC_SUBSYS_DEVICE_ID3:
702         case OC_SUBSYS_DEVICE_ID4:
703                 return true;
704         default:
705                 return false;
706         }
707 }
708
709 static inline int qnq_async_evt_rcvd(struct be_adapter *adapter)
710 {
711         return adapter->flags & BE_FLAGS_QNQ_ASYNC_EVT_RCVD;
712 }
713
714 void be_cq_notify(struct be_adapter *adapter, u16 qid, bool arm,
715                   u16 num_popped);
716 void be_link_status_update(struct be_adapter *adapter, u8 link_status);
717 void be_parse_stats(struct be_adapter *adapter);
718 int be_load_fw(struct be_adapter *adapter, u8 *func);
719 bool be_is_wol_supported(struct be_adapter *adapter);
720 bool be_pause_supported(struct be_adapter *adapter);
721 u32 be_get_fw_log_level(struct be_adapter *adapter);
722 int be_update_queues(struct be_adapter *adapter);
723 int be_poll(struct napi_struct *napi, int budget);
724
725 /*
726  * internal function to initialize-cleanup roce device.
727  */
728 void be_roce_dev_add(struct be_adapter *);
729 void be_roce_dev_remove(struct be_adapter *);
730
731 /*
732  * internal function to open-close roce device during ifup-ifdown.
733  */
734 void be_roce_dev_open(struct be_adapter *);
735 void be_roce_dev_close(struct be_adapter *);
736
737 #endif                          /* BE_H */